[go: up one dir, main page]

TWI757033B - 跨時脈域之中斷控制裝置與中斷控制方法 - Google Patents

跨時脈域之中斷控制裝置與中斷控制方法 Download PDF

Info

Publication number
TWI757033B
TWI757033B TW110100262A TW110100262A TWI757033B TW I757033 B TWI757033 B TW I757033B TW 110100262 A TW110100262 A TW 110100262A TW 110100262 A TW110100262 A TW 110100262A TW I757033 B TWI757033 B TW I757033B
Authority
TW
Taiwan
Prior art keywords
interrupt
signal
interrupt signal
reset
clock domain
Prior art date
Application number
TW110100262A
Other languages
English (en)
Other versions
TW202230118A (zh
Inventor
賴振祥
陳鼎升
Original Assignee
財團法人工業技術研究院
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 財團法人工業技術研究院 filed Critical 財團法人工業技術研究院
Application granted granted Critical
Publication of TWI757033B publication Critical patent/TWI757033B/zh
Publication of TW202230118A publication Critical patent/TW202230118A/zh

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/12Synchronisation of different clock signals provided by a plurality of clock generators
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/24Interrupt
    • G06F2213/2422Sharing of interrupt line among a plurality of interrupt sources

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Bus Control (AREA)

Abstract

一種跨時脈域之中斷控制裝置。一中斷共享邏輯電路用以接收至少一第一原始中斷訊號與一第二原始中斷訊號,並產生一組合後之中斷訊號。一中斷處理邏輯電路用以根據組合後之中斷訊號輸出一處理後之中斷訊號至一處理器,以使處理器執行一中斷服務程序,並於中斷服務程序結束前,使處理後之中斷訊號轉為非致能。於中斷服務程序完成之後,處理器發出一中斷清除訊號以使第一原始中斷訊號轉為非致能。當中斷處理邏輯電路偵測出第一原始中斷訊號已經轉為非致能之後,中斷處理邏輯電路重新根據組合後之中斷訊號產生處理後之中斷訊號。

Description

跨時脈域之中斷控制裝置與中斷控制方法
本發明是有關於一種跨時脈域之中斷控制裝置與中斷控制方法。
在晶片設計時,經常遇到位於不同時脈域(clock domain)的電路之間有互相傳遞訊號的需求。若未妥善處理的話,則所傳遞的訊號有可能出現亞穩態(metastable)的狀況。不穩定的訊號將導致晶片在不特定的狀況下運作而發生失效(failure),進而影響晶片的可靠度。上述的亞穩態的問題通常無法以軟體模擬的方式事先找出,因此造成電路設計時除錯上的很大困擾。
上述之跨時脈域(Clock Domain Crossing,CDC)所產生的問題特別容易發生於多個位於第一時脈域的訊號來源同時對位於第二時脈域的電路傳送訊號的情況。例如是當多個位於第一時脈域的周邊裝置同時對位於第二時脈域的處理器傳送中斷訊號的情況。雖然目前已有許多解決的方式,這些方式多半是採用訊號同步器(Synchronizer),將第一時脈域之多個訊號進行同步處理後再傳送至第二時脈域。然而這些解決方式並沒有對從第二時脈域回覆的訊號進行同步處理,而導致電路產生誤動作。
因此,如何解決上述之關於跨時脈域所產生之電路誤動作的問題,乃目前業界所致力的方向之一。
根據本發明之一方面,提出一種跨時脈域之中斷控制裝置,包括一中斷共享邏輯電路與一中斷處理邏輯電路。中斷共享邏輯電路用以接收至少一第一原始中斷訊號與一第二原始中斷訊號,並產生一組合後之中斷訊號。中斷處理邏輯電路用以根據組合後之中斷訊號輸出一處理後之中斷訊號至一處理器,以使處理器執行一中斷服務程序,並於中斷服務程序結束前,使處理後之中斷訊號轉為非致能。其中,於中斷服務程序完成之後,處理器發出一中斷清除訊號以使第一原始中斷訊號轉為非致能,當中斷處理邏輯電路偵測出第一原始中斷訊號已經轉為非致能之後,中斷處理邏輯電路重新根據組合後之中斷訊號產生處理後之中斷訊號。
根據本發明之另一方面,提出一種跨時脈域之中斷控制方法,包括下列步驟。將至少一第一原始中斷訊號與一第二原始中斷訊號組合為一組合後之中斷訊號。根據組合後中斷訊號產生一處理後之中斷訊號,處理後之中斷訊號用以使一處理器執行一中斷服務程序,並於中斷服務程序結束前,使處理後之中斷訊號轉為非致能。其中,於中斷服務程序完成之後,處理器發出一中斷清除訊號,用以指示第一原始中斷訊號轉為非致能,當第一原始中斷訊號被偵測出已經轉為非致能之後,重新根據組合後之中斷訊號產生處理後之中斷訊號。
為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
100,500,700:中斷訊號處理系統
102,502,702:第一周邊裝置
104,504,704:第二周邊裝置
106,506,706:第三周邊裝置
108,508,B1~B5:或閘
110,510,710:處理器
112,512,712:中斷控制邏輯單元
202~216,1002~1018:流程步驟
302,304,602,604,606,1102,1104:脈波
402,404,406,514,D1~D12:正反器
516:訊號同步器
518:非同步先進先出緩衝器
520:匯流排連接介面
708:跨時脈域之中斷控制裝置
714,720:匯流排連接介面
718:非同步先進先出緩衝器
802:中斷共享邏輯電路
804:中斷處理邏輯電路
806:中斷訊號同步器
808:中斷遮罩邏輯單元
810:中斷清除偵測器
812:重置邏輯同步器
814:重置回復偵測器
202~216,1002~1018:流程步驟
902:第一暫存器
904:第二暫存器
A1~A8:及閘
第1圖繪示中斷訊號處理系統之架構圖。
第2圖繪示乃處理器回應於中斷訊號所執行之相關動作的流程圖。
第3圖繪示乃處理器回應於中斷訊號所執行之相關動作時之相關訊號的波形圖。
第4A圖繪示使用於跨時脈域之中斷訊號傳輸之電路圖。
第4B圖繪示第4A圖之電路的相關訊號波形圖。
第5圖繪示乃使用訊號同步器之中斷訊號處理系統的方塊圖。
第6圖繪示乃第5圖之中斷訊號處理系統產生誤動作時之相關訊號波形圖。
第7圖繪示乃依照使用本揭露之實施例之一種使用跨時脈域之中斷控制裝置之中斷訊號處理系統的方塊圖。
第8圖繪示乃依照使用本揭露之實施例之跨時脈域之中斷控制裝置的方塊圖。
第9圖為第8圖之跨時脈域之中斷控制裝置的詳細電路圖之一例。
第10圖繪示乃處理器回應於跨時脈域之中斷控制裝置之所輸出之中斷訊號後所執行之相關動作的流程圖。
第11圖繪示乃處理器回應於中斷訊號所執行之相關動作時之相 關訊號的波形圖。
第12圖為第9圖之跨時脈域之中斷控制裝置的邏輯狀態之一例。
第13圖為第9圖之跨時脈域之中斷控制裝置的邏輯狀態之另一例。
第14圖為第9圖之跨時脈域之中斷控制裝置的邏輯狀態之再一例。
中斷要求(Interrupt Request,IRQ)是指電腦上的硬體設備發給處理器一種訊號(中斷訊號),要求處理器暫時放下目前進行中的工作,把工作優先權暫時轉讓給發送這個中斷訊號的設備,要求處理器優先來處理這個設備的工作。電腦周邊裝置即是使用中斷要求讓處理器優先執行相關動作,以便能即時處理資料。
請參照第1圖,其繪示中斷訊號處理系統100之架構圖。中斷訊號處理系統100例如包括第一周邊裝置(Peripheral device)102、第二周邊裝置104、第三周邊裝置106、或閘(OR gate)108、處理器110、及中斷控制邏輯單元(Interrupt control logic)112。第一周邊裝置102、第二周邊裝置104、第三周邊裝置106分別產生第一原始中斷訊號Int_a1、第二原始中斷訊號Int_a2、及第三原始中斷訊號Int_a3。第一原始中斷訊號Int_a1、第二原始中斷訊號Int_a2、及第三原始中斷訊號Int_a3經由或閘108的邏輯或運算之處理後,係得到組合後之中斷訊號Int_a。組合後之中斷訊號Int_a係輸 入至中斷控制邏輯單元112,並由處理器110處理對應之中斷服務程序(Interrupt service routine)。
請參考第2圖,其繪示乃處理器回應於中斷訊號所執行之相關動作的流程圖。請同時參考第1圖與第3圖,其中第3圖繪示乃處理器回應於中斷訊號所執行之相關動作時之相關訊號的波形圖。第3圖係僅繪示出第一原始中斷訊號Int_a1與第二原始中斷訊號Int_a2。首先,於步驟202,處理器110執行目前之指令。接著,於步驟204,處理器110判斷是否目前之指令係為中斷要求。若是,則進入步驟206,若否,則進入步驟216。例如,或閘108先將第一原始中斷訊號Int_a1與第二原始中斷訊號Int_a2進行邏輯或運算,以得到組合後之中斷訊號Int_a。中斷控制邏輯單元112接收組合後之中斷訊號Int_a,並輸出有效中斷訊號Int_eff至處理器110。當組合後之中斷訊號Int_a轉為致能(例如為高位準),中斷控制邏輯單元112對應地亦於時間點t0將有效中斷訊號Int_eff轉為致能(例如為高位準)。處理器110根據被致能的有效中斷訊號Int_eff可以得知目前之指令係為中斷要求。
於步驟206中,處理器110先遮罩(mask)中斷訊號,並儲存前一個執行之指令的返回位址(return address)與狀態暫存器(status register)。例如,於有效主動訊號Int_eff被致能之後,處理器110將遮罩訊號Msk轉為致能(例如為高位準),以使中斷控制邏輯單元112將有效主動訊號Int_eff轉為非致能(例如是低位準)。
接著,進入步驟208,若處理器110同時收到多個中斷訊號,則處理器110判斷何者為主動中斷訊號(active interrupt)。例如,處理器110係以優先權比較高之周邊裝置所發送的中斷訊號作為主動中斷訊號。舉例來說,如果第一周邊裝置102的優先權較高時,則處理器110係以第一周邊裝置102所發送的第一原始中斷訊號Int_a1(其已經由邏輯或運算被包含於組合後之中斷訊號Int_a中)作為主動中斷訊號。
之後,進入步驟210,處理器110執行主動中斷訊號所對應的中斷服務程序。例如是執行對應至有效主動訊號Int_eff的脈波302所對應之中斷要求(例如是第一周邊裝置102的中斷要求)的中斷服務程序,中斷服務程序的執行期間為期間ISR0。接著,執行步驟212,於中斷服務程序執行完畢之後,處理器110發出中斷清除訊號給主動中斷訊號所對應之周邊裝置,以清除此主動中斷訊號。例如,處理器110發出中斷清除訊號Clr_int_a1給主動中斷訊號所對應之第一周邊裝置102,以使第一周邊裝置102將所發出的第一原始中斷訊號Int_a1轉為非致能(例如是低位準)。
之後,進入步驟214,處理器110重新取回(restore)返回位址與狀態暫存器,並取消遮罩(unmask)中斷訊號,例如處理器110於時間點t1讓遮罩訊號Msk轉為非致能。接著,執行步驟216,處理器110擷取下一個指令,並回到步驟202,重複執行步驟204至216。例如,於遮罩訊號Msk轉為非致能後,中斷控制邏輯單元112再次去檢查組合後之中斷訊號Int_a的狀態。當組合後之中斷訊號Int_a仍為致能時(例 如為高位準)時,中斷控制邏輯單元112對應地於時間點t1將有效中斷訊號Int_eff轉為致能(例如為高位準)。處理器110根據被致能的有效中斷訊號Int_eff得知,目前之指令係為中斷要求。
然後,在有效主動訊號Int_eff被致能之後,處理器110使遮罩訊號Msk轉為致能(例如為高位準),以對中斷訊號進行遮罩動作。此時,中斷控制邏輯單元112將有效主動訊號Int_eff轉為非致能(例如是低位準)。接著,處理器110執行對應至有效主動訊號Int_eff的脈波304所對應之中斷要求(對應至第二周邊裝置104的第二原始中斷訊號Int_a2)的中斷服務程序,中斷服務程序的執行期間為期間ISR1。接著,於中斷服務程序執行完畢之後,處理器110發出中斷清除訊號Clr_int_a2給第二周邊裝置104,以使第二周邊裝置104將所發出的第二原始中斷訊號Int_a2轉為非致能(例如是低位準)。
請參照第4A圖與第4B圖,其中第4A圖繪示使用於跨時脈域(clock domain crossing)之中斷訊號傳輸之電路圖,第4B圖繪示第4A圖之電路的相關訊號波形圖。假設組合後之中斷訊號Int_a係由第一時脈域Dmn1傳送至第二時脈域Dmn2。第一時脈域Dmn1之正反器(例如是D型正反器(D flip flop))402係由第一時脈Clk_a之觸發緣(上升緣(rising edge)或下降緣(falling edge))所觸發,第二時脈域Dmn2之正反器404與正反器406係由第二時脈Clk_b之觸發緣(上升緣或下降緣)所觸發。組合後之中斷訊號Int_a係先輸入至第一時脈域Dmn1之正反器402,以得到中介中斷訊號Int_x1。中介中斷訊號Int_x1再傳送至第二時脈域Dmn2之正反器404,以得到中介中斷訊號 Int_x2。茲以正反器402與正反器404係以時脈訊號的上升緣進行觸發為例做說明。於時間點t3時,由於中介中斷訊號Int_x1的上升緣相對於第二時脈Clk_b的上升緣的設置時間(setup time)或保持時間(hold time)不足,因此正反器404所輸出的中介中斷訊號Int_x2可能會產生狀態不確定或訊號不穩定的情況,亦即是產生亞穩態(metastable)。具有亞穩態之中介中斷訊號Int_x2再輸入至正反器406之後,則可得到較為穩定的處理後之中斷訊號Int_b。其中,設置時間係為輸入至正反器之資料輸入端的訊號,在時脈訊號之觸發緣發生之前,狀態應保持固定的時間。而保持時間則為輸入至正反器之資料輸入端的訊號,在時脈訊號之觸發緣發生之後,狀態應保持固定的時間。
上述之亞穩態狀況可藉由使用訊號同步器(Synchronizer)來解決。請參照第5圖,其繪示乃使用訊號同步器之中斷訊號處理系統的方塊圖。於中斷訊號處理系統500中,由第一周邊裝置502、第二周邊裝置504、與第三周邊裝置506發出之第一原始中斷訊號Int_a1、第二原始中斷訊號Int_a2、與第三原始中斷訊號Int_a3輸入至或閘508以產生組合後之中斷訊號Int_a。組合後之中斷訊號Int_a係輸入至正反器514與訊號同步器516進行處理,以產生處理後之中斷訊號Int_b。處理後之中斷訊號Int_b輸入至中斷控制邏輯單元512,並由處理器510對應地執行中斷服務程序。處理器510並將對應的指令(command)與回應(response)儲存於非同步先進先出(First in first out,FIFO)緩衝器518,再經由匯流排連接介面520傳送給第一周邊裝置502、第二周邊裝置504、或第三周邊裝置506。
雖然第5圖之中斷訊號處理系統500採用訊號同步器516,以將第一時脈域Dmn1之組合後之中斷訊號Int_a進行同步處理後再傳送至第二時脈域Dmn2。然而中斷訊號處理系統500並沒有對於第一時脈域Dmn1上中斷訊號的清除動作在第二時脈域Dmn2進行相對應的同步處理,而導致處理器510產生誤動作。
請參照第6圖,其繪示乃第5圖之中斷訊號處理系統產生誤動作時之相關訊號波形圖。由於處理器510所輸出的中斷清除訊號Clr_int_a1係經由非同步先進先出緩衝器518與匯流排連接介面520傳送至第一周邊裝置502,因此處理器510輸出之中斷清除訊號Clr_int_a1之脈衝602的時間點與第一周邊裝置502實際接收到脈衝602的時間點將會不同。例如,當處理器510於時間點t4輸出脈衝602時,處理器510會以為在脈衝602結束時之時間點t5,第一周邊裝置502應該已經接收到脈衝602而將第一原始中斷信號Int_a1轉為非致能(例如為低位準)(如原始中斷信號Int_a1之虛線部分所示)。然而,由於不同時脈域之訊號傳遞必須經過多種不同的傳輸線介面(例如由匯流排連接介面520來表示),而使得傳送所需的時間較處理器510所預期的還長。因此,第一周邊裝置502可能於時間點t7才收到中斷清除訊號Clr_int_a1之脈衝602,而於時間點t7將第一原始中斷信號Int_a1轉為非致能(例如為低位準)。然而,由於處理器510誤以為第一周邊裝置502應該已經於時間點t5收到中斷清除訊號Clr_int_a1之脈衝602,故處理器510於時間點t6將遮罩訊號Msk轉為非致能(例如低位準),而使有效中斷訊號Int_eff對處理後之中斷訊號Int_b進行取樣,以得到脈波 604。雖然處理器510已經根據有效中斷訊號Int_eff的前一個脈波606於期間ISR0內執行對應至第一原始中斷訊號Int_a1的第一次的中斷服務程序。然而,於期間ISR0’內,處理器510將會根據有效中斷訊號Int_eff的脈波604,再一次地執行對應至第一原始中斷訊號Int_a1的第二次中斷服務程序,而導致處理器510產生誤動作。其中,造成誤動作之相關波形部分係以粗線條顯示。
為了解決上述之由於跨時脈域所產生之中斷清除訊號延遲,所導致之一個中斷要求卻使得處理器進行二次中斷服務程序的誤動作,本揭露提出一種跨時脈域之中斷控制裝置。請參照第7圖,其繪示乃依照使用本揭露之實施例之一種使用跨時脈域之中斷控制裝置之中斷訊號處理系統的方塊圖。於中斷訊號處理系統700中,由第一周邊裝置702、第二周邊裝置704、與第三周邊裝置706產生之第一原始中斷訊號Int_a1、第二原始中斷訊號Int_a2、與第三原始中斷訊號Int_a3係輸入至跨時脈域之中斷控制裝置708。跨時脈域之中斷控制裝置708產生處理後之中斷訊號Int_b。處理後之中斷訊號Int_b輸入至中斷控制邏輯單元712,並由處理器710進行對應之中斷服務程序。處理器710並將對應的指令與回應儲存於非同步先進先出緩衝器718,再經由匯流排連接介面720傳送給第一周邊裝置702、第二周邊裝置704、或第三周邊裝置706。處理器710並將一中斷失能訊號Int_ds,經由匯流排連接介面714,輸出至跨時脈域之中斷控制裝置708。
請參照第8圖,其繪示乃依照使用本揭露之實施例之跨時脈域之中斷控制裝置的方塊圖。跨時脈域之中斷控制裝置708例如 包括一中斷共享邏輯電路802與一中斷處理邏輯電路804。中斷共享邏輯電路802用以接收至少一第一原始中斷訊號Int_a1與一第二原始中斷訊號Int_a2,並產生一組合後之中斷訊號Int_a。中斷處理邏輯電路804用以根據組合後之中斷訊號Int_a輸出一處理後之中斷訊號Int_b至處理器710,以使處理器710執行一中斷服務程序。並於中斷服務程序結束前,使處理後之中斷訊號Int_b轉為非致能。
其中,於中斷服務程序完成之後,處理器710發出一中斷清除訊號Clr_int_a1以使第一原始中斷訊號Int_a1轉為非致能。當中斷處理邏輯電路804偵測出第一原始中斷訊號Int_a1已經轉為非致能之後,中斷處理邏輯電路804重新根據組合後之中斷訊號Int_a產生處理後之中斷訊號Int_b。
請同時參考第8圖與第9圖,其中第9圖為第8圖之跨時脈域之中斷控制裝置708的詳細電路圖之一例。其中,第一周邊裝置702與第二周邊裝置704係位於第一時脈域Dmn1,處理器710係位於第二時脈域Dmn2。中斷共享邏輯電路802係位於第一時脈域Dmn1,部分之中斷處理邏輯電路804係位於第二時脈域Dmn2。組合後之中斷訊號Int_a係對應到至少第一原始中斷訊號Int_a1與第二原始中斷訊號Int_a2執行邏輯或運算之後的結果。
中斷處理邏輯電路804例如包括一中斷訊號同步器806。第一原始中斷訊號Int_a1與第二原始中斷訊號Int_a2係與第一時脈域Dmn1之一第一時脈訊號Clk_a同步。中斷訊號同步器806接收組合後之中斷訊號Int_a,並使組合後之中斷訊號Int_a與第二時脈域 Dmn2之一第二時脈訊號Clk_b同步,以輸出一調整後之中斷訊號Int_a’。中斷訊號同步器806更用以接收一重置訊號Rst。當重置訊號Rst為致能(例如為低位準、邏輯0)時,調整後之中斷訊號Int_a’係轉為非致能(例如為低位準、邏輯0)。
中斷處理邏輯電路804例如更包括一中斷清除偵測器810,用以輸出一已清除指示訊號Clr。當中斷清除偵測器808偵測出第一原始中斷訊號Int_a1已經轉為非致能(例如為低位準、邏輯0)之後,已清除指示訊號Clr轉為致能(例如為低位準、邏輯0)。其中,中斷清除偵測器810與中斷共享邏輯電路802係位於相同之時脈域,例如第一時脈域Dmn1。
中斷處理邏輯電路804例如更包括一重置邏輯同步器812。重置邏輯同步器812用以於已清除指示訊號Clr轉為致能(例如為低位準、邏輯0)時,使所輸出之重置訊號Rst轉為致能(例如為低位準、邏輯0)。重置訊號Rst係輸出至中斷訊號同步器806。
中斷處理邏輯電路804例如更包括一重置回復偵測器814,用以接收重置訊號Rst。重置回復偵測器814更用以於重置訊號Rst由致能轉為非致能時(例如為由低位準轉為高位準、邏輯0轉為邏輯1),使所輸出之一重置回復訊號Rst_rc由非致能轉為致能(例如為由低位準轉為高位準、邏輯0轉為邏輯1)。重置回復偵測器814用以使重置回復訊號Rst_rc與第二時脈域Dmn2之第二時脈訊號Clk_b同步。
中斷處理邏輯電路804之中斷遮罩邏輯單元808更用以接收重置回復訊號Rst_rc與中斷失能訊號Int_ds。中斷遮罩邏輯單元 808包括一第一暫存器902與一第二暫存器904。當重置回復訊號Rst_rc轉為致能時,第一暫存器902儲存一第一邏輯值。當中斷失能訊號Int_ds轉為致能時,第二暫存器904儲存一第二邏輯值。當第一暫存器902儲存第一邏輯值且第二暫存器904儲存第二邏輯值時,中斷遮罩邏輯單元808以調整後之中斷訊號Int_a’作為處理後之中斷訊號Int_b。茲更進一步說明如下。
請參考第10圖,其繪示乃處理器回應於跨時脈域之中斷控制裝置708之所輸出之中斷訊號後所執行之相關動作的流程圖。請同時參考第7圖、第8圖與第11圖,其中第11圖繪示乃處理器回應於中斷訊號所執行之相關動作時之相關訊號的波形圖。首先,於步驟1002,處理器710執行目前之指令。接著,於步驟1004,處理器710判斷是否目前之指令係為中斷要求。若是,則進入步驟1006,若否,則進入步驟1018。例如,中斷控制邏輯單元712於處理後之中斷訊號Int_b轉為致能(例如為高位準)之後,對應地於時間點t8將有效中斷訊號Int_eff轉為致能(例如為高位準)。處理器710根據被致能的有效中斷訊號Int_eff得知,目前之指令係為中斷要求。
於步驟1006中,處理器710先遮罩中斷訊號,並儲存前一個執行之指令的返回位址與狀態暫存器。例如,處理器710收到有效主動訊號Int_eff的脈波1102之後,處理器710於時間點t9將遮罩訊號Msk轉為致能(例如為高位準),以使中斷控制邏輯單元712於時間點t9將有效主動訊號Int_eff轉為非致能(例如是低位準)。
接著,進入步驟1008,若同時收到多個中斷訊號,則處理器710判斷何者為主動中斷訊號。例如,處理器710係以優先權比較高之周邊裝置所發送的中斷訊號作為主動中斷訊號,舉例來說,處理器710係以第一周邊裝置702所發送的第一原始中斷訊號Int_a1(其已經由邏輯或運算被包含於組合後之中斷訊號Int_a中)作為主動中斷訊號。有效主動訊號Int_eff的脈波1102係用以指示處理器710將執行主動中斷訊號(例如第一原始中斷訊號Int_a1)所對應的中斷要求。
之後,進入步驟1010,處理器710藉由使中斷失能訊號Int_ds為致能(例如是高位準),來阻止更進一步的中斷(disable further interrupt(s))。例如,於時間點t10,中斷失能訊號Int_ds係轉為致能,使得處理後之中斷訊號Int_b於時間點t11轉為非致能(例如為低位準)。如此,即使第二原始中斷訊號Int_a2仍為致能而使組合後之中斷訊號Int_a仍保持為致能,處理後之中斷訊號Int_b仍維持於非致能。
接著,進入步驟1012,處理器710執行主動中斷訊號所對應的中斷服務程序。例如是執行對應至有效主動訊號Int_eff的脈波1102所對應之中斷要求的中斷服務程序,例如是第一周邊裝置702所發出的中斷要求的中斷服務程序。中斷服務程序的執行期間為期間ISR0。接著,執行步驟1014,於中斷服務程序執行完畢之後,處理器710發出中斷清除訊號給主動中斷訊號所對應之周邊裝置,以清除此主動中斷訊號。例如,處理器710發出中斷清除訊號Clr_int_a1給主動中斷訊號所對應之第一周邊裝置702,中斷清除訊號Clr_int_a1例如於 時間點t12轉為致能(例如是高位準),以使第一周邊裝置702將所發出的第一原始中斷訊號Int_a1於時間點t14轉為非致能(例如是低位準)。
之後,進入步驟1016,處理器710重新取回返回位址與狀態暫存器,並取消遮罩中斷訊號。例如處理器710於時間點t13讓遮罩訊號Msk轉為非致能(例如是低位準)。接著,執行步驟1018,處理器710擷取下一個指令,並回到步驟1002。
請同時參考第11圖與第12圖,第12圖為第9圖之跨時脈域之中斷控制裝置708的邏輯狀態之一例。跨時脈域之中斷控制裝置708例如包括有及閘A1至A8、或閘B1至B5、以及正反器D1至D12。第12圖中標示「0」係代表邏輯0,第12圖中標示「1」係代表邏輯1。而第12圖中之「0/1」係代表先前的一個時間點為邏輯0,而之後的另一個時間點的邏輯值為邏輯1。
茲以第11圖之時間點t10為例。於中斷共享邏輯電路802中,第一原始中斷訊號Int_a1與第二原始中斷訊號Int_a1係經由或閘B1與正反器D4,以產生組合後之中斷訊號Int_a。此時,第一原始中斷訊號Int_a1為邏輯1,第二原始中斷訊號Int_a2為邏輯0,而組合後之中斷訊號Int_a為邏輯1。
於中斷訊號同步器806中,正反器D6與正反器D7接收組合後之中斷訊號Int_a,並使組合後之中斷訊號Int_a與第二時脈訊號Clk_b同步,以輸出調整後之中斷訊號Int_a’。以時間點t10為例,調整後之中斷訊號Int_a’為邏輯1。
於中斷遮罩邏輯單元808中,當正反器D11與正反器D12輸出邏輯0,使得或閘B3輸出邏輯0,而使得調整後之中斷訊號Int_a’可以通過及閘A4,使調整後之中斷訊號Int_a’作為處理後之中斷訊號Int_b。
請同時參考第11圖與第13圖,第13圖為第9圖之跨時脈域之中斷控制裝置708的邏輯狀態之另一例。第13圖中標示「0」係代表邏輯0,第13圖中標示「1」係代表邏輯1。
於中斷清除偵測器810中,當第一原始中斷訊號Int_a1於時間點t14由致能(例如為高位準之邏輯1)轉為非致能(例如為低位準之邏輯0)時,正反器D1的輸出為第一原始中斷訊號Int_a1前一個時間點的值,亦即為邏輯1,而及閘A1的反向端輸入為目前時間點的第一原始中斷訊號Int_a1之邏輯0。如此,及閘A1將輸出邏輯1,而使得或閘B2輸出邏輯0,並使得正反器D5輸出的已清除指示訊號Clr於時間點t15由邏輯1(非致能)轉為邏輯0(致能)。如此,可以讓中斷清除偵測器810於偵測出第一原始中斷訊號Int_a1已經轉為非致能(邏輯0)之後,讓已清除指示訊號Clr轉為致能(邏輯0)。
於重置邏輯同步器812中,例如於時間點t15,當已清除指示訊號Clr轉為致能(邏輯0)時,由於已清除指示訊號Clr係輸入至正反器D8、正反器D9、及正反器D10的重置端,因此,為邏輯0的已清除指示訊號Clr將使得正反器D8、正反器D9、及正反器D10的輸出均為邏輯0,而使所輸出之重置訊號Rst轉為致能(邏輯0)。
於重置回復偵測器814中,致能之重置訊號Rst(邏輯0),將使及閘A5輸出之重置回復訊號Rst_rc維持於非致能(邏輯0)。
請同時參考第11圖與第14圖,第14圖為第9圖之跨時脈域之中斷控制裝置708的邏輯狀態之再一例。第14圖中標示「0」係代表邏輯0,第14圖中標示「1」係代表邏輯1。第14圖中之「1/0」係代表先前的一個時間點為邏輯1,而之後的另一個時間點的邏輯值為邏輯0,而第14圖中之「0/1」係代表先前的一個時間點為邏輯0,而之後的另一個時間點的邏輯值為邏輯1。
例如於時間點t16,當第一原始中斷訊號Int_a1持續維持於邏輯0時,及閘A1將輸出邏輯0,而或閘B2則輸出邏輯1,使得正反器D5輸出邏輯1,亦即,此時已清除指示訊號Clr係轉為非致能(邏輯1)。為邏輯1之已清除指示訊號Clr輸入至正反器D8、正反器D9、及正反器D10的重置端之後,將不會對正反器D8、正反器D9、及正反器D10進行重置,而使得輸入至正反器D8的邏輯1之值作為正反器D8、正反器D9、及正反器D10的輸出值,而使得重置訊號Rst係於第二時脈訊號Clk_b的觸發緣發生時(例如時間點t17),轉為邏輯1。此時,及閘A5的反向端接收正反器D10輸出之重置訊號Rst之前一個時脈週期的邏輯0,及閘A5的另一端接收當下時間點之為邏輯1的重置訊號Rst,使得及閘A5輸出邏輯1。亦即,此時之重置回覆訊號Rst_rc將轉為邏輯1(例如於時間點t18)。重置回覆訊號Rst_rc之邏輯1之值將透過或閘B4、及閘A6、與正反器D11所形成的迴圈,使正反器D11之輸出保持於重置回覆訊號Rst_rc之邏輯1之值。或閘B4、及閘A6、與正反 器D11將作為第一暫存器902。即使重置回覆訊號Rst_rc於時間點t19轉為邏輯0,重置回覆訊號Rst_rc先前曾經有過的邏輯1之值亦將儲存於第一暫存器902(亦即透過或閘B4、及閘A6、與正反器D11所形成的迴圈,會使正反器D11持續輸出邏輯1)。
當於時間點t10,中斷失能訊號Int_ds轉為致能(邏輯1)時,中斷失能訊號Int_ds之邏輯1之值將透過或閘B5、及閘A8、與正反器D12所形成的迴圈,使正反器D12之輸出保持於中斷失能訊號Int_ds之邏輯1之值。或閘B5、及閘A8、與正反器D12係作為第二暫存器904。
因此,當重置回復訊號Rst_rc轉為致能(邏輯1)時,第一暫存器902儲存一第一邏輯值(邏輯1)。當中斷失能訊號Int_ds轉為致能(邏輯1)時,第二暫存器904儲存一第二邏輯值(邏輯1)。當第一暫存器902儲存第一邏輯值(邏輯1)且第二暫存器904儲存第二邏輯值(邏輯1)時,及閘A7的兩個輸入端均為邏輯1之值,而使得及閘A7輸出邏輯1,而使得及閘A6與及閘A8的輸出轉為邏輯0,並進而分別使正反器D11與正反器D12的輸出轉為邏輯0。此時,或閘B3的輸出將轉為邏輯0,而使得調整後之中斷訊號Int_a’可以通過及閘A4而作為處理後之中斷訊號Int_b。上述之調整後之中斷訊號Int_a’可以通過及閘A4而作為處理後之中斷訊號Int_b係指,處理後之中斷訊號Int_b的邏輯值將等於調整後之中斷訊號Int_a’的邏輯值,而使得中斷遮罩邏輯單元808以調整後之中斷訊號Int_a’作為處理後之中斷訊號Int_b。
因此,如第11圖所示,當中斷處理邏輯電路804藉由於時間點t15讓已清除指示訊號Clr轉為致能(邏輯0),並使重置訊號Rst轉為致能(邏輯0),來產生為邏輯1的重置回復訊號Rst_rc,以偵測出第一原始中斷訊號Int_a1已經轉為非致能之後,中斷處理邏輯電路804使非致能(邏輯0)之處理後之中斷訊號Int_b轉為對應至組合後之中斷訊號Int_a。也就是,如第11圖之時間點t20所示,中斷處理邏輯電路804重新根據組合後之中斷訊號Int_a產生處理後之中斷訊號Int_b,例如使原本為非致能(邏輯0)之處理後之中斷訊號Int_b,轉變為以調整後的中斷訊號Int_a’(基於組合後之中斷訊號Int_a所產生)作為處理後之中斷訊號Int_b。
其中,對應於第一原始中斷訊號Int_a1的有效中斷訊號Int_eff的脈衝1102,處理器710於期間ISR0之間執行中斷服務程序(對應至第一周邊裝置702的第一原始中斷訊號Int_a1的中斷要求)。而於時間點t20之後,處理後之中斷訊號Int_b重新對調整後之中斷訊號Int_a’進行取樣而轉為致能之後,重複上述動作,則有效中斷訊號Int_eff將於時間點t21會產生另一脈衝1104。處理器710將於期間ISR1之間執行另一個中斷服務程序(對應至第二周邊裝置704的第二原始中斷訊號Int_a2的中斷要求)。
本揭露更提出一種跨時脈域之中斷控制方法,包括以下步驟。將至少一第一原始中斷訊號與一第二原始中斷訊號組合為一組合後之中斷訊號。根據組合後中斷訊號產生一處理後之中斷訊號,處理後之中斷訊號用以使一處理器執行一中斷服務程序,並於中斷服務 程序結束前,使處理後之中斷訊號轉為非致能。其中,於中斷服務程序完成之後,處理器發出一中斷清除訊號,用以指示第一原始中斷訊號轉為非致能,當第一原始中斷訊號被偵測出已經轉為非致能之後,重新根據組合後之中斷訊號產生處理後之中斷訊號。
第一原始中斷訊號係由一第一周邊裝置所產生,而第二原始中斷訊號係由一第二周邊裝置所產生,第一周邊裝置與第二周邊裝置係位於一第一時脈域,處理器係位於一第二時脈域,組合後之中斷訊號係位於第一時脈域,處理後之中斷訊號係位於第二時脈域。組合後之中斷訊號係對應到至少第一原始中斷訊號與第二原始中斷訊號執行邏輯或運算之後的結果。
其中,第一原始中斷訊號與第二原始中斷訊號係與一第一時脈域之一第一時脈訊號同步。上述之跨時脈域之中斷控制方法更包括下列步驟。將組合後之中斷訊號與一第二時脈域之一第二時脈訊號同步以得到一調整後之中斷訊號,當一重置訊號為致能時,調整後之中斷訊號係轉為非致能。
上述之跨時脈域之中斷控制方法更包括下列步驟。根據調整後之中斷訊號產生一中斷回復信號,其中於調整後之中斷訊號產生位準轉換時,中斷回復信號係為致能。
上述之跨時脈域之中斷控制方法更包括下列步驟。當中斷回復信號為致能時,以調整後之中斷訊號作為處理後之中斷訊號,並輸出處理後之中斷訊號。
上述之跨時脈域之中斷控制方法更包括下列步驟。當偵測出第一原始中斷訊號已經轉為非致能之後,將一已清除指示訊號轉為致能,其中第一原始中斷訊號與已清除指示訊號係位於相同之時脈域。
上述之跨時脈域之中斷控制方法更包括下列步驟。當已清除指示訊號轉為致能時,使一重置訊號轉為致能。
上述之跨時脈域之中斷控制方法更包括下列步驟。於重置訊號由致能轉為非致能時,使所輸出之一重置回復訊號由非致能轉為致能,並使重置回復訊號與一第二時脈域之一第二時脈訊號同步。
上述之跨時脈域之中斷控制方法更包括下列步驟。當重置回復訊號轉為致能時,使一第一暫存器儲存一第一邏輯值,當一中斷失能訊號轉為致能時,使一第二暫存器儲存一第二邏輯值。當第一暫存器儲存第一邏輯值且第二暫存器儲存第二邏輯值時,以調整後之中斷訊號作為處理後之中斷訊號。
由上述可知,本揭露之跨時脈域之中斷控制裝置與中斷控制方法,藉由於中斷服務程序結束前,使處理後之中斷訊號轉為非致能,並且於偵測第一原始中斷訊號回應於中斷清除訊號而確實已經轉為非致能之後,才重新擷取組合後之中斷訊號來判斷是否有其他的中斷要求。如此,可以有效地避免處理器針對中斷訊號執行中斷服務程序時所可能產生之重複執行中斷服務程序之誤動作,而避免處理器之失效,以提高系統之穩定度。
綜上所述,雖然本發明已以實施例揭露如上,然其並非 用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
802:中斷共享邏輯電路
804:中斷處理邏輯電路
806:中斷訊號同步器
808:中斷遮罩邏輯單元
810:中斷清除偵測器
812:重置邏輯同步器
814:重置回復偵測器

Claims (18)

  1. 一種跨時脈域之中斷控制裝置,包括:一中斷共享邏輯電路,用以接收一或多個原始中斷訊號,並產生一組合後之中斷訊號;以及一中斷處理邏輯電路,用以根據該組合後之中斷訊號輸出一處理後之中斷訊號至一處理器,以使該處理器執行一中斷服務程序;其中,當該中斷服務程序被執行時,該處理器發出一控制訊號以阻止更進一步的中斷訊號,然後該處理器發出一中斷清除訊號以使該一或多個原始中斷訊號中之一對應的中斷訊號轉為非致能,當該中斷處理邏輯電路偵測出該對應的中斷訊號被清除之後,該中斷處理邏輯電路重新根據該組合後之中斷訊號產生該處理後之中斷訊號;其中,該一或多個原始中斷訊號係由係位於一第一時脈域之複數個周邊裝置所產生,該處理器係位於一第二時脈域,該中斷共享邏輯電路係位於該第一時脈域,該中斷處理邏輯電路係位於該第一時脈域與該第二時脈域。
  2. 如請求項1所述之中斷控制裝置,其中,該組合後之中斷訊號係對應到該一或多個原始中斷訊號執行邏輯或運算之後的結果。
  3. 如請求項1所述之中斷控制裝置,其中,該中斷處理邏輯電路包括一中斷訊號同步器,該一或多個原始中斷訊號 係與該第一時脈域之一第一時脈訊號同步,該中斷訊號同步器接收該組合後之中斷訊號,並使該組合後之中斷訊號與該第二時脈域之一第二時脈訊號同步,以輸出一調整後之中斷訊號,該中斷訊號同步器更用以接收一重置訊號,當該重置訊號為致能時,該調整後之中斷訊號係轉為非致能。
  4. 如請求項3所述之中斷控制裝置,其中,該中斷處理邏輯電路更包括一重置回復偵測器,用以接收所產生的該重置訊號,並輸出一重置回復信號,於所產生的該重置訊號被非致能時,該重置回復信號係為致能。
  5. 如請求項4所述之中斷控制裝置,其中,該中斷處理邏輯電路更包括一中斷遮罩邏輯單元,用以根據該調整後之中斷訊號、該中斷失能訊號、該重置回復信號的關係,來輸出該處理後之中斷訊號。
  6. 如請求項1所述之中斷控制裝置,其中,該中斷處理邏輯電路更包括一中斷清除偵測器,用以輸出一已清除指示訊號,當該中斷清除偵測器偵測出該對應的中斷訊號已被清除,該已清除指示訊號轉為致能,該中斷清除偵測器與該中斷共享邏輯電路係位於相同之時脈域。
  7. 如請求項6所述之中斷控制裝置,其中,該中斷處理邏輯電路更包括一重置邏輯同步器與一中斷訊號同步器,該重置邏輯同步器用以於該已清除指示訊號轉為致能時,使一重置訊號係輸出至該中斷訊號同步器。
  8. 如請求項7所述之中斷控制裝置,其中,該中斷處理邏輯電路更包括一重置回復偵測器,用以接收該重置訊號,該重置回復偵測器更用以於重置訊號由致能轉為非致能時,使所輸出之一重置回復訊號由非致能轉為致能,該重置回復偵測器更用以使該重置回復訊號與該第二時脈域之一第二時脈訊號同步。
  9. 如請求項8所述之中斷控制裝置,其中,該中斷處理邏輯電路更包括一中斷遮罩邏輯單元,用以接收一中斷失能訊號、該重置回復訊號與一調整後之中斷訊號,該中斷遮罩邏輯單元包括一第一暫存器與一第二暫存器,當該重置回復訊號轉為致能時,該第一暫存器儲存一第一邏輯值,當該中斷失能訊號轉為致能時,該第二暫存器儲存一第二邏輯值,當該第一暫存器儲存該第一邏輯值且該第二暫存器儲存該第二邏輯值時,該中斷遮罩邏輯單元以該調整後之中斷訊號作為該處理後之中斷訊號,並輸出該處理後之中斷訊號。
  10. 一種跨時脈域之中斷控制方法,包括:將一或多個原始中斷訊號組合為一組合後之中斷訊號;以及根據該組合後中斷訊號產生一處理後之中斷訊號,該處理後之中斷訊號用以使一處理器執行一中斷服務程序,當該中斷服務程序被執行時,使該處理後之中斷訊號轉為非致能;其中,於該中斷服務程序完成之前,該處理器發出一中斷清除訊號,用以指示該一或多個原始中斷訊號中之一對應的中斷訊 號轉為非致能,當該對應的中斷訊號被偵測出已經被清除之後,重新根據該組合後之中斷訊號產生該處理後之中斷訊號;其中,該一或多個原始中斷訊號係由位於一第一時脈域的複數個周邊裝置所產生,該處理器係位於一第二時脈域,該組合後之中斷訊號係位於該第一時脈域,該處理後之中斷訊號係位於該第二時脈域。
  11. 如請求項10所述之中斷控制方法,其中,該組合後之中斷訊號係對應到至少該一或多個原始中斷訊號執行邏輯或運算之後的結果。
  12. 如請求項10所述之中斷控制方法,其中,該一或多個原始中斷訊號係與該第一時脈域之一第一時脈訊號同步,該方法更包括:將該組合後之中斷訊號與該第二時脈域之一第二時脈訊號同步以得到一調整後之中斷訊號,當所產生之一重置訊號為致能時,該調整後之中斷訊號係轉為非致能。
  13. 如請求項12所述之中斷控制方法,更包括:根據所產生之該重置訊號產生一重置回復信號,其中於所產生之該重置訊號轉為非致能時,該重置回復信號係為致能。
  14. 如請求項13所述之中斷控制方法,更包括:當該重置回復信號為致能時,以該調整後之中斷訊號作為該處理後之中斷訊號,並輸出該處理後之中斷訊號。
  15. 如請求項14所述之中斷控制方法,更包括: 當偵測出該對應之中斷訊號已被清除之後,接著將一已清除指示訊號轉為致能,其中該對應之中斷訊號與該已清除指示訊號係位於相同之時脈域。
  16. 如請求項15所述之中斷控制方法,更包括:當該已清除指示訊號轉為致能時,使所產生之該重置訊號轉為致能。
  17. 如請求項16所述之中斷控制方法,更包括:於該重置訊號由致能轉為非致能時,使所輸出之一重置回復訊號由非致能轉為致能,並使該重置回復訊號與該第二時脈域之一第二時脈訊號同步。
  18. 如請求項17所述之中斷控制方法,更包括:當該重置回復訊號轉為致能時,使一第一暫存器儲存一第一邏輯值,當一中斷失能訊號轉為致能時,使一第二暫存器儲存一第二邏輯值;以及當該第一暫存器儲存該第一邏輯值且該第二暫存器儲存該第二邏輯值時,以該調整後之中斷訊號作為該處理後之中斷訊號。
TW110100262A 2020-12-22 2021-01-05 跨時脈域之中斷控制裝置與中斷控制方法 TWI757033B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/131,140 US11200184B1 (en) 2020-12-22 2020-12-22 Interrupt control device and interrupt control method between clock domains
US17/131,140 2020-12-22

Publications (2)

Publication Number Publication Date
TWI757033B true TWI757033B (zh) 2022-03-01
TW202230118A TW202230118A (zh) 2022-08-01

Family

ID=78828621

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110100262A TWI757033B (zh) 2020-12-22 2021-01-05 跨時脈域之中斷控制裝置與中斷控制方法

Country Status (2)

Country Link
US (1) US11200184B1 (zh)
TW (1) TWI757033B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN120705024A (zh) * 2025-08-26 2025-09-26 上海壁仞科技股份有限公司 中断调试装置、方法和人工智能芯片

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10788853B2 (en) * 2017-01-31 2020-09-29 Texas Instruments Incorporated Interrupt handling method and apparatus for slow peripherals
US20230168708A1 (en) * 2021-12-01 2023-06-01 Nxp B.V. Synchronizer circuit
US20240086348A1 (en) * 2022-09-14 2024-03-14 Blue Origin, Llc Capturing timestamp-based data in a dynamically aligned window

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101236541A (zh) * 2008-03-03 2008-08-06 北京中星微电子有限公司 一种集中控制的中断控制器及其中断控制方法
TW201128399A (en) * 2009-02-20 2011-08-16 Qualcomm Inc Methods and apparatus for resource sharing in a programmable interrupt controller
TWI395089B (zh) * 2008-03-05 2013-05-01 Intel Corp 用於在多重時鐘域中促進決定論之裝置、系統及方法
US20160350162A1 (en) * 2015-06-01 2016-12-01 Freescale Semiconductor Inc. Detector For High Frequency Interrupts
US10788853B2 (en) * 2017-01-31 2020-09-29 Texas Instruments Incorporated Interrupt handling method and apparatus for slow peripherals

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5367689A (en) * 1992-10-02 1994-11-22 Compaq Computer Corporation Apparatus for strictly ordered input/output operations for interrupt system integrity
DE19580707C2 (de) * 1994-06-28 2003-10-30 Intel Corp PCI-ZU-ISA-Interrupt-Protokoll-Konverter und -Auswahlmechanismus
US6247084B1 (en) 1997-10-08 2001-06-12 Lsi Logic Corporation Integrated circuit with unified memory system and dual bus architecture
AU2003900746A0 (en) 2003-02-17 2003-03-06 Silverbrook Research Pty Ltd Methods, systems and apparatus (NPS041)
US8416468B2 (en) 1999-09-17 2013-04-09 Silverbrook Research Pty Ltd Sensing device for subsampling imaged coded data
US7128270B2 (en) 1999-09-17 2006-10-31 Silverbrook Research Pty Ltd Scanning device for coded data
JP2002175261A (ja) * 2000-12-05 2002-06-21 Oki Electric Ind Co Ltd データ転送制御回路
GB2373595B (en) 2001-03-15 2005-09-07 Italtel Spa A system of distributed microprocessor interfaces toward macro-cell based designs implemented as ASIC or FPGA bread boarding and relative common bus protocol
EP1625503A1 (en) 2003-05-09 2006-02-15 Koninklijke Philips Electronics N.V. Method for data signal transfer across different clock-domains
US7113122B2 (en) 2005-01-19 2006-09-26 Atmel Corporation Current sensing analog to digital converter and method of use
US7802075B2 (en) 2005-07-05 2010-09-21 Viasat, Inc. Synchronized high-assurance circuits
DE102006025133A1 (de) 2006-05-30 2007-12-06 Infineon Technologies Ag Speicher- und Speicherkommunikationssystem
US8935302B2 (en) 2006-12-06 2015-01-13 Intelligent Intellectual Property Holdings 2 Llc Apparatus, system, and method for data block usage information synchronization for a non-volatile storage volume
US8407528B2 (en) 2009-06-30 2013-03-26 Texas Instruments Incorporated Circuits, systems, apparatus and processes for monitoring activity in multi-processing systems
US9432298B1 (en) 2011-12-09 2016-08-30 P4tents1, LLC System, method, and computer program product for improving memory systems
US8898502B2 (en) 2011-07-05 2014-11-25 Psion Inc. Clock domain crossing interface
GB2493416B (en) 2012-05-24 2014-04-23 Broadcom Corp Apparatus and method for synchronising signals
US9672173B2 (en) * 2015-02-26 2017-06-06 Red Hat Israel, Ltd. Shared PCI interrupt line management
US10515046B2 (en) 2017-07-01 2019-12-24 Intel Corporation Processors, methods, and systems with a configurable spatial accelerator
US10635622B2 (en) 2018-04-03 2020-04-28 Xilinx, Inc. System-on-chip interface architecture

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101236541A (zh) * 2008-03-03 2008-08-06 北京中星微电子有限公司 一种集中控制的中断控制器及其中断控制方法
TWI395089B (zh) * 2008-03-05 2013-05-01 Intel Corp 用於在多重時鐘域中促進決定論之裝置、系統及方法
TW201128399A (en) * 2009-02-20 2011-08-16 Qualcomm Inc Methods and apparatus for resource sharing in a programmable interrupt controller
US20160350162A1 (en) * 2015-06-01 2016-12-01 Freescale Semiconductor Inc. Detector For High Frequency Interrupts
US10788853B2 (en) * 2017-01-31 2020-09-29 Texas Instruments Incorporated Interrupt handling method and apparatus for slow peripherals

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN120705024A (zh) * 2025-08-26 2025-09-26 上海壁仞科技股份有限公司 中断调试装置、方法和人工智能芯片

Also Published As

Publication number Publication date
US11200184B1 (en) 2021-12-14
TW202230118A (zh) 2022-08-01

Similar Documents

Publication Publication Date Title
TWI757033B (zh) 跨時脈域之中斷控制裝置與中斷控制方法
TWI731200B (zh) 使用i2c匯流排與主機連接的從機及其通信方法
JP5459807B2 (ja) マルチプロセッサデータ処理システムにおけるデバッグシグナリング
JPH07129426A (ja) 障害処理方式
JP2002323995A (ja) トレース回路
CN113009961A (zh) 一种跨时钟同步电路及SoC系统
US5881294A (en) System for transforming PCI level interrupts
CN106844025B (zh) 一种异步中断处理方法及中断控制器
EP4036734A1 (en) Glitch absorption apparatus and method
JP2021072074A (ja) 半導体装置および半導体装置の制御方法
CN112187233B (zh) 复位装置、方法、时钟系统及电子设备
US7805557B2 (en) Interrupt controller and method for handling interrupts
JP2002149419A (ja) 割り込みをクリアするロジック・ユニット及び集積回路
CN101667448B (zh) 存储器存取控制装置及其相关控制方法
US6463551B1 (en) Debug circuit and microcomputer incorporating debug circuit
JP2014106969A (ja) Plcシステムでのデータ処理装置及びその方法
CN117807933A (zh) 一种信号处理方法、装置、芯片及电子设备
CN119829492B (zh) 一种中断信号的控制电路和电子设备
CN115167613B (zh) 从快时钟域到慢时钟域的同步处理电路、方法和芯片
JP2002082813A (ja) プログラムロジック装置
CN119576839B (zh) 抗干扰的i2c从机模块和通信系统
US11307767B1 (en) System for controlling memory operations in system-on-chips
CN118277309A (zh) Dma电路和电子设备
JP2024122106A (ja) 制御装置
JP3528770B2 (ja) 同期化の異常検出機能を備えた同期化回路、半導体集積回路、及び情報処理装置