[go: up one dir, main page]

TWI749465B - 積體電路的轉移封裝方法 - Google Patents

積體電路的轉移封裝方法 Download PDF

Info

Publication number
TWI749465B
TWI749465B TW109104736A TW109104736A TWI749465B TW I749465 B TWI749465 B TW I749465B TW 109104736 A TW109104736 A TW 109104736A TW 109104736 A TW109104736 A TW 109104736A TW I749465 B TWI749465 B TW I749465B
Authority
TW
Taiwan
Prior art keywords
pins
bonding
integrated circuit
bare chips
transfer
Prior art date
Application number
TW109104736A
Other languages
English (en)
Other versions
TW202131481A (zh
Inventor
楊立昌
林益勝
Original Assignee
聚積科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 聚積科技股份有限公司 filed Critical 聚積科技股份有限公司
Priority to TW109104736A priority Critical patent/TWI749465B/zh
Priority to CN202110029388.8A priority patent/CN113270332A/zh
Priority to US17/248,374 priority patent/US11715644B2/en
Publication of TW202131481A publication Critical patent/TW202131481A/zh
Application granted granted Critical
Publication of TWI749465B publication Critical patent/TWI749465B/zh

Links

Images

Classifications

    • H10W70/041
    • H10W70/453
    • H10W72/0198
    • H10W74/014
    • H10W74/016
    • H10W99/00
    • H10W72/01212
    • H10W72/0711
    • H10W72/07178
    • H10W72/072
    • H10W72/07232
    • H10W72/234
    • H10W72/241
    • H10W72/252
    • H10W74/00
    • H10W74/111
    • H10W90/726

Landscapes

  • Engineering & Computer Science (AREA)
  • Wire Bonding (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Die Bonding (AREA)

Abstract

一種積體電路的轉移封裝方法包含一提供步驟、一轉移步驟,及一鍵合步驟。該提供步驟是提供多個裸晶片,及一包括多個鍵合區的導線架,該導線架的每一該鍵合區具有一晶片座、多支與該晶片座連接的引腳,及多個分別設置在每一該引腳上且位在該晶片座的焊墊。該轉移步驟將部份的該等裸晶片分別轉移至該導線架對應的該等晶片座上。該鍵合步驟以覆晶方式將該等裸晶片對位在該等引腳的該等焊墊上,並透過熱壓方式直接將該等裸晶片分別鍵合在該等晶片座。

Description

積體電路的轉移封裝方法
本發明是有關於一種半導體製程方法,特別是指一種積體電路的轉移封裝方法。
在積體電路(integrated circuits,IC)的前段生產製程所生產的裸晶片(die)主要是經由晶圓製作、電路設計,及晶圓切割等步驟製作而成,隨後將各別的裸晶片透過打線接合(wire bonding)或覆晶接合(flip chip bonding)方式電連接至一導線架(lead frame)上,最後再進行整體的封裝製程。
其中,將裸晶片透過打線接合(wire bonding)電連接至導線架的製程中,除了需要考量焊線選用的成本與其長度造成的訊號傳遞影響之外,其製程繁複也是此接合方式的缺點;而透過覆晶接合(flip chip bonding)方式將裸晶片電連接至導線架的製程中,雖然省略了焊線而無須進行打線步驟,但需要先對裸晶片進行凸塊製程(bumping),也就是在裸晶片上先形成例如由錫球構成的凸塊,才能透過凸塊與導線架焊接接合。
因此,無論是打線接合需使用焊線進行打線,或覆晶接合(flip chip bonding)需先行進行凸塊製程(bumping),均導致現有裸晶片在接合至導電架的製程中,無法有效提升其製程效率。
因此,本發明的目的,即在提供一種積體電路的轉移封裝方法。
於是,本發明積體電路的轉移封裝方法包含一提供步驟、一轉移步驟,及一鍵合步驟。
該提供步驟是提供多個裸晶片,及一包括多個鍵合區的導線架,該導線架的每一該鍵合區具有一晶片座、多支與該晶片座連接的引腳,及多個分別設置在每一該引腳上且位在該晶片座的焊墊。
該轉移步驟將部份的該等裸晶片分別轉移至該導線架對應的該等晶片座上。
該鍵合步驟以覆晶(flip chip)方式將該等裸晶片對位在該等引腳的該等焊墊上,並透過熱壓方式直接將該等裸晶片分別鍵合在該等晶片座。
本發明之功效在於,先行提供在該等引腳上設置有焊墊的導線架,並一次將多個裸晶片以覆晶(flip chip)方式進行轉移而對位在對應的焊墊上,再透過熱壓方式直接將該等裸晶片分別鍵合在該等晶片座,省略現有凸塊製程(bumping)有效提升製程效率。
在本發明被詳細描述前,應當注意在以下的說明內容中,類似的元件是以相同的編號來表示。
參閱圖1至圖3,本發明積體電路的轉移封裝方法包含一提供步驟101、一轉移步驟102、一鍵合步驟103、一封裝步驟104,及一剪切步驟105。
該提供步驟101提供多個裸晶片2,及一導線架(lead frame)3。該等裸晶片2是由一已製作具有微電路的晶圓(wafer)20上分割而得,也就是說,該等裸晶片2可視為一未封裝的積體電路(IC)。
該導線架3適用於供該等裸晶片2設置及後續封裝使用,該導線架3為金屬製且呈片狀,該導線架3包括多個陣列排列的鍵合區30,且每一該鍵合區30具有一晶片座31、多支由與該晶片座31連接的引腳32,及多個分別設置在每一該引腳32上且位在該晶片座31的焊墊33。
具體地說,本實施例中所提供的該導線架3的該等引腳32是內伸至該晶片座31而與該晶片座31連接,並在該等引腳32與該晶片座31的連接處分別設置位在該晶片座31設的該等焊墊33;其中,該等引腳32的數量沒有特別限制,鄰近的該鍵合區30的該等引腳32數量可以相同也可以不同,於本實施例中,該導線架3的的每一個鍵合區30的該等引腳32數量是以二十四支為例做說明,但不以此為限,此外,該等焊墊33的構成材料則是以焊錫為例做說明。
參閱圖1、圖2及圖4,該轉移步驟102主要是將部份的該等裸晶片2分別轉移至該導線架3對應的該等晶片座31上。詳細地說,先將該晶圓20固定於一例如藍膜(blue tape)的膠層(圖未示),並對該晶圓20進行切割而形成多個裸晶片2,接著再將膠層上的該等裸晶片2轉移至一暫時基板(圖未示)上,隨後透過一吸取裝置4將該暫時基板上的該等裸晶片2轉移至該等晶片座31上,從而完成該轉移步驟102。
參閱圖1、圖4及圖5,在完成該轉移步驟102而將該等裸晶片2轉移到該晶片座3上方後,接著進行該鍵合步驟103,以覆晶(flip chip)方式將該等裸晶片2對位在該等引腳32的該等焊墊33上,並透過熱壓方式直接將該等裸晶片2分別鍵合(bonding)在該等晶片座3上,即可完成該鍵合步驟103。
透過先提供在該等引腳32上設置有焊墊33的導線架3,並一次將多個裸晶片2進行轉移而以覆晶(flip chip)方式對位在對應的焊墊33上,再直接以熱壓方式將該等裸晶片2進行鍵合(bonding)在該等晶片座31,省略現有的凸塊製程(bumping),從而有效提升積體電路的轉移封裝整體的製程效率。
在轉移並透過熱壓鍵合該等裸晶片2於該導線架3上後,接著即可進行該封裝步驟104,也就是進行封膠(molding)步驟,將具有多個鍵合完成的裸晶片2的導線架3置於一壓模機(圖未示),透過例如樹脂的封裝膠5包覆該等裸晶片2而露出該等引腳32,從而完成該封裝步驟104。
參閱圖1、圖5,及圖6,待該封裝步驟104完成後,即可進行最後的該剪切步驟105,剪切該等引腳32讓具有該封裝膠5的的該等裸晶片2彼此分開,並對該等引腳32進行彎曲成型,而得到一封裝完成且具有多個引腳32的積體電路6。
綜上所述,本發明積體電路的轉移封裝方法,先行提供具有多支引腳32的導電架3,且先在該等引腳32上設置有焊墊33,再一次將多個裸晶片2以覆晶(flip chip)方式進行轉移而對位在對應的焊墊33上,隨即透過熱壓方式將該等裸晶片2直接鍵合在該等晶片座33,省略現有凸塊製程(bumping),從而有效提升積體電路的轉移封裝整體的製程效率。,故確實能達成本發明的目的。
惟以上所述者,僅為本發明的實施例而已,當不能以此限定本發明實施的範圍,凡是依本發明申請專利範圍及專利說明書內容所作的簡單的等效變化與修飾,皆仍屬本發明專利涵蓋的範圍內。
101:提供步驟 102:轉移步驟 103:鍵合步驟 104:封裝步驟 105:剪切步驟 2:裸晶片 20:晶圓 3:導線架 30:鍵合區 31:晶片座 32:引腳 33:焊墊 4:吸取裝置 5:封裝膠 6:積體電路
本發明的其他的特徵及功效,將於參照圖式的實施方式中清楚地呈現,其中: 圖1是一流程圖,說明本發明積體電路的轉移封裝方法的一實施例; 圖2是一俯視示意圖,說明本發明積體電路的轉移封裝方法的一提供步驟中提供的多個裸晶片; 圖3是一俯視示意圖,說明本發明積體電路的轉移封裝方法的該提供步驟中提供的一導線架; 圖4是一局部剖視示意圖,說明本發明積體電路的轉移封裝方法的一轉移步驟與一鍵合步驟; 圖5是一剖視示意圖,輔助圖4說明本發明積體電路的轉移封裝方法的一封裝步驟;及 圖6是一立體示意圖,說明本發明積體電路的轉移封裝方法實施一剪切步驟所得的一積體電路。
101:提供步驟
102:轉移步驟
103:鍵合步驟
104:封裝步驟
105:剪切步驟

Claims (4)

  1. 一種積體電路的轉移封裝方法,包含:一提供步驟,提供多個裸晶片,及一包括多個鍵合區的導線架,該導線架的每一該鍵合區具有一晶片座、多支與該晶片座連接的引腳,及多個分別設置在每一該引腳上且位在該晶片座的焊墊;一轉移步驟,先將部分的該等裸晶片轉移至一暫時基板,再透過一吸取裝置將該暫時基板上部份的該等裸晶片分別轉移至該導線架對應的該等晶片座上;及一鍵合步驟,以覆晶方式將該等裸晶片對位在該等引腳的該等焊墊上,並透過熱壓方式直接將該等裸晶片分別鍵合在該等晶片座。
  2. 如請求項1所述的積體電路的轉移封裝方法,還包含一實施在該鍵合步驟之後的封裝步驟,將封裝膠覆蓋該等裸晶片並露出該等引腳。
  3. 如請求項2所述的積體電路的轉移封裝方法,還包含一實施在該封裝步驟之後的剪切步驟,剪切該等引腳而得到一具有多個引腳的積體電路。
  4. 如請求項1所述的積體電路的轉移封裝方法,其中,該裸晶片為一未封裝的積體電路。
TW109104736A 2020-02-14 2020-02-14 積體電路的轉移封裝方法 TWI749465B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW109104736A TWI749465B (zh) 2020-02-14 2020-02-14 積體電路的轉移封裝方法
CN202110029388.8A CN113270332A (zh) 2020-02-14 2021-01-11 集成电路的转移封装方法
US17/248,374 US11715644B2 (en) 2020-02-14 2021-01-22 Method for packaging integrated circuit chip

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW109104736A TWI749465B (zh) 2020-02-14 2020-02-14 積體電路的轉移封裝方法

Publications (2)

Publication Number Publication Date
TW202131481A TW202131481A (zh) 2021-08-16
TWI749465B true TWI749465B (zh) 2021-12-11

Family

ID=77228015

Family Applications (1)

Application Number Title Priority Date Filing Date
TW109104736A TWI749465B (zh) 2020-02-14 2020-02-14 積體電路的轉移封裝方法

Country Status (3)

Country Link
US (1) US11715644B2 (zh)
CN (1) CN113270332A (zh)
TW (1) TWI749465B (zh)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200633149A (en) * 2005-01-13 2006-09-16 Fairchild Semiconductor Semiconductor die package including universal footprint and method for manufacturing the same
TW200830442A (en) * 2006-10-31 2008-07-16 Texas Instruments Inc Non-pull back pad package with an additional solder standoff
TW201023305A (en) * 2008-12-02 2010-06-16 Great Team Backend Foundry Inc Flip-chip package structure and the die attach method thereof

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3508478B2 (ja) * 1997-06-27 2004-03-22 日立電線株式会社 半導体装置の製造方法
TWI263351B (en) * 2005-09-20 2006-10-01 Siliconware Precision Industries Co Ltd Semiconductor package and fabrication method thereof
JP5196838B2 (ja) * 2007-04-17 2013-05-15 リンテック株式会社 接着剤付きチップの製造方法
JP5578597B2 (ja) * 2007-09-03 2014-08-27 独立行政法人物質・材料研究機構 蛍光体及びその製造方法、並びにそれを用いた発光装置
JP5622128B2 (ja) * 2013-05-22 2014-11-12 大日本印刷株式会社 樹脂封止型半導体装置、多面付樹脂封止型半導体装置、リードフレーム、および樹脂封止型半導体装置の製造方法
JP2015041663A (ja) * 2013-08-21 2015-03-02 日東電工株式会社 封止用シート、及び、半導体装置の製造方法
CN205282448U (zh) * 2015-05-28 2016-06-01 意法半导体股份有限公司 表面安装类型半导体器件

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200633149A (en) * 2005-01-13 2006-09-16 Fairchild Semiconductor Semiconductor die package including universal footprint and method for manufacturing the same
TW200830442A (en) * 2006-10-31 2008-07-16 Texas Instruments Inc Non-pull back pad package with an additional solder standoff
TW201023305A (en) * 2008-12-02 2010-06-16 Great Team Backend Foundry Inc Flip-chip package structure and the die attach method thereof

Also Published As

Publication number Publication date
US11715644B2 (en) 2023-08-01
TW202131481A (zh) 2021-08-16
CN113270332A (zh) 2021-08-17
US20210257222A1 (en) 2021-08-19

Similar Documents

Publication Publication Date Title
TWI429050B (zh) 堆疊式晶片封裝
US10867897B2 (en) PoP device
US8619431B2 (en) Three-dimensional system-in-package package-on-package structure
TWI496270B (zh) 半導體封裝件及其製法
TWI635585B (zh) 半導體封裝件及其製法
JP2001320013A (ja) 半導体装置およびその製造方法
US9425177B2 (en) Method of manufacturing semiconductor device including grinding semiconductor wafer
CN101477956B (zh) 小片重新配置的封装结构及封装方法
TWI534965B (zh) 半導體封裝件及其製法
US12506098B2 (en) Method for chip packaging with high-density connection layer, and chip packaging structure
TWI224840B (en) Method for fabricating flip chip ball grid array package
JP3474858B2 (ja) ベースレス半導体装置およびその製造方法
TWI749465B (zh) 積體電路的轉移封裝方法
JP2001007238A (ja) ウエハーレベルの集積回路装置のパッケージ方法
JP2005142452A (ja) 半導体装置及びその製造方法
US20120086119A1 (en) Chip stacked structure
TWI627694B (zh) 模封互連基板之面板組合構造及其製造方法
TW202403978A (zh) 封裝結構及其製造方法
TWI435434B (zh) 省略中介板之半導體封裝方法及其使用之底晶片
JP2000294724A (ja) 半導体装置及びその製造方法
US20040207065A1 (en) [stack-type multi-chip package and method of fabricating bumps on the backside of a chip]
CN218447901U (zh) 半导体封装结构
TWM636396U (zh) 半導體封裝結構
CN100378977C (zh) 无晶片承载件的半导体装置及其制法
TWI229927B (en) Semiconductor device with stacked package and method for fabricating the same