TWI747667B - 三維記憶體件中的同軸階梯結構及其形成方法 - Google Patents
三維記憶體件中的同軸階梯結構及其形成方法 Download PDFInfo
- Publication number
- TWI747667B TWI747667B TW109144661A TW109144661A TWI747667B TW I747667 B TWI747667 B TW I747667B TW 109144661 A TW109144661 A TW 109144661A TW 109144661 A TW109144661 A TW 109144661A TW I747667 B TWI747667 B TW I747667B
- Authority
- TW
- Taiwan
- Prior art keywords
- coaxial
- magnetic regions
- memory device
- regions
- magnetic
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 68
- 238000003860 storage Methods 0.000 claims abstract description 59
- 238000005530 etching Methods 0.000 claims description 58
- 238000009966 trimming Methods 0.000 claims description 25
- 238000000059 patterning Methods 0.000 claims description 5
- 239000010410 layer Substances 0.000 description 138
- 239000000463 material Substances 0.000 description 18
- 238000001312 dry etching Methods 0.000 description 13
- 239000000758 substrate Substances 0.000 description 13
- 238000001039 wet etching Methods 0.000 description 13
- 239000012790 adhesive layer Substances 0.000 description 10
- 210000004027 cell Anatomy 0.000 description 8
- 238000001459 lithography Methods 0.000 description 8
- 238000000231 atomic layer deposition Methods 0.000 description 7
- 238000005229 chemical vapour deposition Methods 0.000 description 7
- 238000005240 physical vapour deposition Methods 0.000 description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 6
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 6
- 229920005591 polysilicon Polymers 0.000 description 6
- 229910052710 silicon Inorganic materials 0.000 description 6
- 239000010703 silicon Substances 0.000 description 6
- 238000000427 thin-film deposition Methods 0.000 description 6
- 239000003292 glue Substances 0.000 description 5
- 238000001020 plasma etching Methods 0.000 description 5
- 238000012545 processing Methods 0.000 description 5
- 238000004528 spin coating Methods 0.000 description 5
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 4
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000000151 deposition Methods 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 238000009713 electroplating Methods 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 4
- 238000004519 manufacturing process Methods 0.000 description 4
- 229910052814 silicon oxide Inorganic materials 0.000 description 4
- 239000000126 substance Substances 0.000 description 4
- 239000004020 conductor Substances 0.000 description 3
- 238000011161 development Methods 0.000 description 3
- 238000007747 plating Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- 238000013459 approach Methods 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000014509 gene expression Effects 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 2
- 238000005192 partition Methods 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- GPXJNWSHGFTCBW-UHFFFAOYSA-N Indium phosphide Chemical compound [In]#P GPXJNWSHGFTCBW-UHFFFAOYSA-N 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 239000000853 adhesive Substances 0.000 description 1
- 230000001070 adhesive effect Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 238000007772 electroless plating Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 238000011112 process operation Methods 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 210000000352 storage cell Anatomy 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/10—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the top-view layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/50—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the boundary region between the core region and the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/20—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B41/23—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B41/27—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
Landscapes
- Semiconductor Memories (AREA)
- Mram Or Spin Memory Techniques (AREA)
- Hall/Mr Elements (AREA)
- Non-Volatile Memory (AREA)
Abstract
公開了具有同軸階梯結構的三維記憶體件的實施例及其形成方法。在一個示例中,三維記憶體件包括儲存陣列結構和位於儲存陣列結構中間的同軸階梯結構。同軸階梯結構包括在平面圖中的徑向方向上的複數個同軸區。複數個同軸區中的每個同軸區包括在平面圖中的切線方向上的複數個階梯。
Description
本公開內容的實施例涉及三維(3D)記憶體件及其製造方法。
透過改進製程技術、電路設計、程式設計演算法和製造製程,平面記憶體單元被縮小到更小的尺寸。然而,隨著儲存單元的特徵尺寸接近下限,平面製程和製造技術變得具有挑戰性且成本高昂。結果,平面記憶體單元的儲存密度接近上限。
3D記憶體架構能夠解決平面記憶體單元中的密度限制。3D記憶體架構包括記憶體陣列和周邊設備,用於控制去往和來自記憶體陣列的訊號。
本文公開了具有同軸階梯結構的3D記憶體件的實施例及其形成方法。
在一個示例中,3D記憶體件包括儲存陣列結構和位於儲存陣列結構中間的同軸階梯結構。同軸階梯結構包括沿平面圖中的徑向方向上的複數個同軸區。複數個同軸區中的每個同軸區包括在平面圖中的切線方向上的複數個階梯。
在另一示例中,3D記憶體件包括儲存陣列結構和位於儲存陣列結構中間的同軸階梯結構。同軸階梯結構包括沿平面圖中的切線方向上的複數個磁區。複數個磁區中的每個磁區都包括在平面圖中的徑向方向上的複數個階梯。
在又一示例中,公開了一種用於形成3D記憶體件的同軸階梯結構的方法。在包括垂直交錯的犧牲層和介電質層的介電質堆疊的中間,沿平面圖中的切線方向形成複數個磁區。複數個磁區中的每個磁區都處於不同的深度。在複數個磁區的每個磁區中,在平面圖中的徑向方向上朝向複數個磁區的中心形成複數個階梯,使得複數個磁區中的每個階梯處於不同的深度。
儘管討論了具體的配置和佈置,但是應當理解的是,這僅僅是出於說明的目的。相關領域的技術人員將認識到的是,在不脫離本公開內容的精神和範圍的情況下,可以使用其它配置和佈置。對相關領域的技術人員來說顯而易見的是,本公開內容也可以用於各種其它應用。
注意,說明書中提到“一個實施例”、“實施例”、“示例實施例”、“一些實施例”等表示所描述的實施例可以包括特定的特徵、結構或特性,但是每個實施例不一定包括特定的特徵、結構或特性。此外,這樣的短語不一定指代相同的實施例。此外,當結合實施例描述特定特徵、結構或特性時,無論是否明確描述,結合其它實施例實現這樣的特徵、結構或特性都在相關領域的技術人員的知識範圍內。
一般來說,術語可以至少部分地根據上下文中的使用來理解。例如,本文使用的術語“一個或複數個”,至少部分取決於上下文,可以用於以單數形式描述任何特徵、結構或特性,或可以用於以複數形式描述特徵、結構或特性的組合。類似地,術語諸如“一”、“一(an)”或“所述”同樣可以被理解為至少部分地根據上下文來傳達單數用法或複數用法。此外,術語“基於”可以被理解為不一定旨在傳達一組排他性的因素,而是可以允許存在不一定明確地描述的另外的因素,同樣,至少部分取決於上下文。
應當容易理解的是,本公開內容中的“上”、“上面”和“上方”的含義應該以最廣泛的方式解釋,以使得“上”不僅意指直接在某物上,而且還包括在具有中間特徵或其之間的層的某物上的含義,並且“上面”或“上方”不僅意指在某物“上面”或“上方”的含義,而且還可以包括它是在某物“上面”或“上方”而其間沒有中間特徵或層的含義(即,直接在某物上)。
此外,為了便於描述,本文可以使用空間相對術語,例如“下方”、“下面”、“下層”、“上面”、“上層”等來描述如圖所示的一個元件或特徵與另一個元件或特徵的關係。空間上相關的術語旨在包括裝置在使用或操作中的不同方向(除了圖中所示的方位之外)。所述裝置可以以面向其它方向(旋轉90度或在其它方向),並且本文使用的空間上相關的描述符同樣可以相應地解釋。
如本文使用的,術語“基底”指代其上添加了後續材料層的材料。基底本身可以圖案化。添加在基底頂部的材料可以被圖案化或者可以保持未被圖案化。此外,基底可以包括多種半導體材料,例如矽、鍺、砷化鎵、磷化銦等。替代地,基底可以由非導體材料製成,例如玻璃、塑膠或藍寶石晶圓。
如本文使用的,術語“層”指代包括具有厚度的區域的材料部分。層可以在整個底層或上層的結構上延伸,或具有的範圍可以小於底層或上層的結構的範圍。此外,層可以是厚度小於連續結構厚度的均勻或非均勻連續結構的區域。例如,層可以位於連續結構的頂部表面和底部表面之間或在頂部表面和底部表面處的任何一對水平面之間。層能夠橫向地、垂直地和/或沿著錐形表面延伸。基底可以是一層,可以在其中包括一層或多層,和/或可以在其上、其上面和/或其下具有一層或多層。層可以包括複數個層。例如,互連層可以包括一個或複數個導電和接觸層(其中形成互連線和/或通路觸點)以及一個或複數個介電質層。
如本文使用的,術語“額定的/額定地”指代在產品或製程的設計階段設置的部件或製程操作的特性或參數的期望或目標值,以及高於和/或低於期望值的值的範圍。值的範圍可能是由於製造製程或容差的微小變化造成的。如本文使用的,術語“大約”指示給定量的值,其可以基於與主題半導體裝置相關聯的特定技術節點而變化。基於特定的技術節點,術語“大約”可以指示給定數量的值,該值在例如值的10-30%內變化(例如該值的±10%、±20%或±30%)。
本文使用的,術語“3D記憶體件”指代在橫向的基底上具有垂直向的記憶體單元電晶體串(本文中稱作“記憶體串”的區域,例如NAND儲存串)的半導體裝置,以使得記憶體串相對於基底在垂直方向上延伸。如本文使用的,術語“垂直的/垂直地”指代額定地垂直於基底的橫向表面。
在一些3D記憶體件中,用於儲存資料的儲存單元透過堆疊的儲存結構(例如,儲存堆疊體)垂直地進行堆疊。3D記憶體件通常包括形成在堆疊的儲存結構的一個或複數個側面(邊緣)或中心的階梯結構,用於諸如字元線扇出的目的。階梯結構通常在每個記憶體平面中的儲存堆疊體的邊緣或中心形成為梯田狀斜坡。然而,具有梯田狀斜坡形狀的階梯結構可能導致難以控制和平衡的不均勻分佈的壓力。此外,隨著階梯結構的層級繼續增加,且每一層級的深度減小,字元線接觸加工過程變得越來越具有挑戰性,因為在階梯結構中使相鄰層級穿孔的可能性增加,這可導致具有梯田狀斜坡形狀的階梯結構短路。
根據本公開內容的各種實施例提供了儲存堆疊體中間的新型同軸階梯結構及其加工方法,以更好地分散由階梯結構引起的壓力。階梯結構可以具有對稱的同軸佈局,例如同心圓佈局。因此,與具有梯田狀斜坡形狀的傳統階梯結構相比,來自同軸階梯結構的壓力可以更容易地被控制和平衡,從而使得3D記憶體件更穩定並且增加了產量。階梯結構的對稱同軸佈局也可以減少由於字元線接觸穿孔而短路的可能性。
圖1A示出了根據本公開內容的一些實施例的具有示例性同軸階梯結構的3D記憶體件100的平面圖。在一些實施例中,3D記憶體件100包括儲存陣列結構102,在平面圖中,儲存陣列結構102的中間具有記憶體單元陣列和同軸階梯結構104。在一些實施例中,同軸階梯結構104在儲存陣列結構102的中間,例如如圖1A中所示的在儲存陣列結構102的中心。應當理解的是,在一些示例中,同軸階梯結構104可以在儲存陣列結構102的中間,但不在其中心,即在平面圖中的儲存陣列結構102的任何地方。在一些實施例中,同軸階梯結構104是用於置放互連(例如,字元線接觸)的功能性的階梯結構。應當理解的是,另外的階梯結構(例如,虛擬階梯結構,未示出)可以形成在儲存陣列結構102的一個或複數個側面,並且用於平衡在3D記憶體件100的加工期間和加工之後的蝕刻或化學機械拋光(CMP)過程中的負載。還應當理解的是,在一些示例中,可以在儲存陣列結構102中形成另外的同軸階梯結構104以及功能性的階梯結構和/或虛擬階梯結構。注意的是,圖1A中包括x軸和y軸,以示出晶圓平面中的兩個正交(垂直)方向。x方向是3D記憶體件100的字元線方向,並且y方向是3D記憶體件100的位線方向。
儲存陣列結構102可以包括記憶體單元陣列。在一些實施例中,3D記憶體件100是NAND快閃記憶體裝置,其中記憶體單元以儲存陣列結構102中的NAND記憶體串的陣列(未示出)的形式提供。儲存陣列結構102可以包括任何其它合適的元件,包括但不限於閘極線縫隙(GLS)、穿孔陣列接觸(TAC)、陣列公共源極(ACS)等。根據一些實施例,儲存陣列結構102的每個字元線在儲存陣列結構102中的x方向上橫向延伸到同軸階梯結構104中的相應階梯(級)。
如圖1A中所示,根據一些實施例,同軸階梯結構104包括在平面圖中徑向方向(例如,r方向)上的複數個同軸區106,並且每個同軸區106包括在平面圖中切線方向(例如,t方向)上的複數個階梯。在一些實施例中,同軸階梯結構104具有同軸圓佈局,並且每個同軸區106對應于相對於(如圖1A中所示的)公共中心o的相應的同軸環(即,環帶,例如,由兩個同軸圓界定的區域)。應當理解的是,在徑向上從中心開始的第一同軸區106可以對應於一個圓。徑向方向(例如,r方向)和切線方向(例如,t方向)是相對於中心o的兩個正交(垂直)方向。在一些實施例中,每個同軸區106在徑向方向上具有相同的尺寸,但是在如圖1A中所示的平面圖中切線方向上具有不同的尺寸。在不同的示例中,同軸區106的數量可以根據各種因素而變化,例如,3D記憶體件100中的字元線的數量和儲存單元的層級、每個同軸區106的平面尺寸、每個階梯的高度等。
如圖1A中所示,根據一些實施例,同軸階梯結構104還包括沿切線方向上的複數個磁區108,並且每個磁區108包括沿平面圖中的徑向方向上的複數個階梯。在一些實施例中,每個磁區108具有相同的形狀和平面尺寸,並且由從中心分開相同角度的兩個半徑來界定。在一些實施例中,同軸階梯結構104具有同軸圓佈局,並且每個磁區108對應於如圖1A中所示的圓形磁區。取決於各種因素,例如,同軸階梯結構104的橫向尺寸、字元線接觸的間距和臨界尺寸等,磁區108的數量及其角度在不同的示例中可以變化。
如圖1A中所示,同軸階梯結構104可以被分為複數個區域,每個區域具有由同軸區106和磁區108定義的各自的階梯。例如,每個同軸區106可以包括複數個沿切線方向的階梯,每個階梯設置在各自的磁區108中;每個磁區108可以包括沿徑向方向上的複數個階梯,每個階梯設置在各自的同軸區106中。因此,同軸階梯結構104中的階梯數量可以基於同軸區106的數量和磁區108的數量來確定。
儘管圖1A中的同軸階梯結構104在平面圖中具有同軸圓佈局,但是應當理解的是,本文公開的同軸階梯結構可以具有任何其它合適的同軸佈局,包括但不限於同軸正方形佈局、同軸矩形佈局、同軸六邊形佈局、同軸八邊形佈局等,只要佈局包括相對於公共中心的同軸對象。例如,圖1B示出了根據本公開內容的一些實施例的具有另一示例性同軸階梯結構105的3D記憶體件100的平面圖。同軸階梯結構105類似於圖1A中的同軸階梯結構104,除了同軸階梯結構105具有如圖1B中所示的同軸正方形佈局之外。
根據一些實施例,同軸階梯結構105包括沿平面圖中徑向方向上的複數個同軸區107,每個同軸區對應于相對於如圖1B中所示的公共中心o的相應的同軸正方形環(即,正方形環帶,例如,由兩個同軸正方形界定的區域)。應當理解的是,第一同軸區107在徑向方向上從中心開始可以對應於正方形。根據一些實施例,同軸階梯結構105還包括沿平面圖中的切線方向上的複數個磁區109,每個磁區對應於如圖1B中所示的直角三角形。
在一些實施例中,本文公開的同軸階梯結構,例如上述同軸階梯結構104或105,是相對於中心對稱的,以使得與具有梯田狀斜坡形狀的傳統階梯結構相比,由階梯結構引入的壓力可以更好地被平衡和控制。
圖2示出了根據本公開內容的一些實施例的具有同軸階梯結構的示例性3D記憶體件200的頂部前方透視圖。3D記憶體件200可以是在圖1A中具有同軸階梯結構104的3D記憶體件100的一個示例。3D記憶體件200可以包括基底(未示出)上的儲存堆疊體202,其可以包括矽(例如,單晶矽)、矽鍺(SiGe)、砷化鎵(GaAs)、鍺(Ge)、絕緣體上矽(SOI)或任何其它合適的材料。
注意的是,圖2中包括x軸、y軸和z軸,以進一步說明3D記憶體件200中的元件的空間關係。3D記憶體件200的基底包括在x-y平面中橫向延伸的兩個側面:在其上可以形成3D記憶體件200的晶圓的正面側上的頂部表面,以及在與晶圓正面側相對的背面上的底部表面。z軸垂直於x軸和y軸二者。如本文所使用的,當3D記憶體件200的基底在z方向上位於3D記憶體件200的最低平面中時,相對於該基底在z方向(垂直於x-y平面的垂直方向)上,確定3D記憶體件200的一個元件(例如,層或裝置)是在另一個元件(例如,層或裝置)的“上面”、“上方”還是“下方”。描述空間關係的相同概念適用於整個本公開內容。
儲存堆疊體202可以包括垂直交錯的導電層和介電質層。導電層和介電質層可以在垂直方向上交替。在一些實施例中,儲存堆疊體202可以包括在z方向上垂直堆疊的多對導電層和介電質層。儲存堆疊體202中的對的數目(例如,32、64、96、128、160、192、224或256)可確定3D記憶體件200中的記憶體單元的數目。在一些實施例中,3D記憶體件200是NAND快閃記憶體裝置,並且儲存堆疊體202是堆疊的儲存結構,透過其形成NAND記憶體串。每個導電層可以用作NAND記憶體串的閘極線和從閘極線橫向延伸並且終止於用於字元線扇出的同軸階梯結構204的字元線。每個介電質層可以用作閘極到閘極介電質。導電層可以包括導電材料,包括但不限於鎢(W)、鈷(Co)、銅(Cu)、鋁(Al)、多晶矽(多晶矽)、摻雜矽、矽化物或其任意組合。介電質層可以包括介電質材料,包括但不限於氧化矽、氮化矽、氮氧化矽或其任意組合。在一些實施例中,導電層包括金屬,例如鎢,介電質層包括氧化矽。
同軸階梯結構204的每個階梯210(表示為“層”)可以包括一對或多對導電層和介電質層(未示出)。也就是說,每個階梯210的高度可以等於一對或多對導電層和介電質層的總厚度。在一些實施例中,每個階梯的導電用於垂直方向上的互連。在一些實施例中,同軸階梯結構204的每兩個相鄰階梯在z方向上偏移標稱上相同的距離(即厚度),並且在x-y平面上偏移標稱上相同的距離。因此,每個偏移可以形成用於在z方向上與3D記憶體件200的字元線接觸(未示出)互連的“著陸區”。在一些實施例中,同軸階梯結構204是用於置放互連(例如,字元線過孔接觸)的功能性的階梯,與虛擬階梯相反。
例如,如圖3中所示,3D記憶體件300(例如,3D記憶體件200的一個示例)可以包括基底302上方的儲存堆疊體306(例如,儲存堆疊體202的一個示例)。可以在基底302和儲存堆疊體306之間垂直地形成焊盤層304,例如氧化矽層。儲存堆疊體306可以包括垂直交錯的導電層308和介電質層310,即多對導電層308和介電質層310。同軸階梯結構312(例如,同軸階梯結構204的一個示例)可以形成在儲存堆疊體306中。同軸階梯結構312的每個階梯314(例如,階梯210的一個示例)可以具有與相鄰階梯314的偏移,用於置放互連(例如,字元線過孔接觸)。如圖3中所示,每個階梯314的高度可以等於兩對導電層308和介電質層310的總厚度。應當理解的是,在一些示例中,每個階梯314可以等於多於兩對導電層308和介電質層310的總厚度,例如圖2中所示的示例。
返回參考圖2,同軸階梯結構204可以是圖1A中同軸階梯結構104的一個示例。如圖2所示,根據一些實施例,同軸階梯結構204具有同軸圓佈局。同軸階梯結構204可以包括沿平面圖中徑向方向(例如,
r方向)上的複數個同軸區206,並且每個同軸區206可以包括沿平面圖中切線方向(例如,t方向)上的複數個階梯210。在一些實施例中,每個同軸區206對應于相對於如圖2中所示的公共中心
o的相應的同軸環。應當理解的是,在徑向上從中心開始的第一同軸區206可以對應於一個圓。在一些實施例中,每個同軸區206在徑向方向上具有相同的尺寸,但是如圖2中所示的沿平面圖中在切線方向上具有不同的尺寸。如圖2中所示,同軸階梯結構204還可以包括沿切線方向上的複數個磁區208,並且每個磁區208包括沿平面圖中的徑向方向上的複數個階梯210。每個磁區208在x-y平面中可以具有相同的形狀和平面尺寸,並且由從中心以相同角度分開的兩個半徑來界定。在一些實施例中,每個磁區208對應於如圖2中所示的圓形磁區。在如圖2所示的一些實施例中,同軸階梯結構204包括六個圓形磁區208,每個圓形部分由分開60度的兩個半徑來界定。
如圖2中所示,同軸階梯結構204可以被分成複數個區域,每個區域具有由同軸區206和磁區208限定的各自的階梯210。例如,每個同軸區206可以包括複數個沿切線方向的階梯210,每個階梯設置在各自的磁區208中;每個磁區208可以包括沿徑向方向上的複數個階梯,每個階梯設置在各自的同軸區206中。因此,同軸階梯結構204中的階梯數量可以基於同軸區206的數量和磁區208的數量來確定。
在一些實施例中,在每個同軸區206中,其階梯210處於不同的深度。例如,如圖2中所示,每個同軸區206中的階梯210的深度沿切線方向逆時針減小。也就是說,根據一些實施例,在同一同軸區206中不存在具有相同深度的兩個或更多個階梯210,即,其是彼此共面的。應當理解的是,一個同軸區206中的階梯210的深度可以不以相同的方式連續變化,只要它們的深度不同即可。在一些實施例中,在每個同軸區206中,其階梯210具有標稱上相同的橫向尺寸,例如沿切線方向和/或徑向方向上。
類似地,在一些實施例中,在每個磁區208中,其階梯210處於不同的深度。例如,如圖2中所示,磁區208中的階梯210的深度沿徑向方向朝向中心減小。也就是說,根據一些實施例,在同一磁區208中不存在具有相同深度的兩個或更多個階梯210,即,其是彼此共面的。在一些實施例中,在每個磁區208中,其階梯210具有不同的橫向尺寸,例如沿切線方向上。例如,階梯210在每個磁區208中的切線方向上的橫向尺寸可以沿徑向方向上朝向中心減小,如圖2中所示。應當理解的是,在每個磁區208中,其階梯210可以具有例如在徑向方向上的另一標稱上相同的橫向尺寸。
根據一些實施例,透過改變同軸區206和磁區208中的階梯210的深度,同軸階梯結構204的每個階梯210處於不同的深度。也就是說,根據一些實施例,在同軸階梯結構204中不存在具有相同深度的兩個或更多階梯210,即,其是彼此共面的。結果,同軸階梯結構204中的每個階梯210可以用於置放與不同層級的相應字元線接觸的互連(例如,字元線接觸)。例如,如圖3中所示,同軸階梯結構312的每個階梯314可以處於不同深度,用於置放在不同層級處與相應的字元線(導電層308)接觸的互連(例如,字元線接觸,未示出)。雖然在圖2中未示出,但是應當理解的是,在一些示例中,每個階梯210可以包括沿切線方向或徑向方向上具有不同深度的複數個分區,並且每個分區連接到相應的字元線,以進一步增加同軸階梯結構204的字元線扇出能力。
應當理解的是,用於將同軸階梯結構204的每個階梯210佈置在不同深度的方案不受圖2的示例的限制,並且在其它示例中可以包括任何合適的方案。例如,根據本公開內容的一些實施例,圖4A和圖4B各自示出了複數個同軸區的示例性方案,每個同軸區包括複數個階梯401(例如,圖2中階梯210的一個示例)。在圖4A和4B中,每個框402-1~402-N代表同軸階梯結構的相應同軸區。例如,框402-1表示頂部同軸區(即離同軸階梯結構中心最遠的同軸區),框402-2表示頂部同軸區下面的下一個同軸區,而框402-N表示底部同軸區(即最靠近中心的同軸區)。如圖4A和4B中所示,每個同軸區中的階梯401可以處於不同的深度,並且同軸區也可以處於不同的深度。結果,同軸階梯結構的每個階梯401可以處於不同的深度。
應當理解的是,由於一個同軸區可以包括複數個階梯401,因此本文公開的同軸區的深度可以參考同一階梯401在z方向(在相同的相對層級)上的深度,例如頂部階梯、中間階梯或底部階梯。在一個示例中,每個同軸區可以處於不同的深度,例如,框402-1的頂部階梯在z方向上高於框402-2的頂部階梯。在一些實施例中,同軸區在z方向上不重疊。也就是說,根據一些實施例,在每對相鄰同軸區中,較高同軸區的底部階梯不低於較低同軸區的頂部階梯。儘管同軸區的深度可以在垂直方向上連續變化,如圖4A和4B所示,但是基於不同的方案,同軸區中的階梯401的深度可以在切線方向上連續變化(例如,圖4A)或不連續變化(例如,在圖4B中),只要同軸區中的階梯深度不同即可。注意的是,圖4A和圖4B中沒有示出本文公開的同軸階梯結構的橫截面,而是示出了在切線方向上複數個同軸區和每個同軸區中的階梯401的方案。
圖5示出了根據本公開內容的一些實施例的複數個磁區的示例性方案,每個磁區包括複數個階梯。在圖5中,每個框502-1~502-6表示同軸階梯結構的相應磁區,而不是同軸區。例如,框502-1、502-2、502-3、502-4、502-5和502-6可以表示同軸階梯結構的六個磁區(例如,圖2中的磁區208)。如圖5中所示,每個磁區中的階梯(由點表示)可以處於不同的深度,並且磁區也可以處於不同的深度。結果,同軸階梯結構的每個階梯可能處於不同的深度。應當理解的是,由於一個磁區可以包括複數個階梯,因此本文公開的磁區的深度可以參考相同階梯在z方向上(在相同的相對層級上)的深度,例如頂部階梯、中間階梯或底部階梯。在一個示例中,每個磁區可以處於不同的深度,例如,框502-1的頂部階梯在z方向上高於其餘框502-2、502-3、502-4、502-5和502-6的頂部階梯。在一些實施例中,磁區在z方向上不重疊。也就是說,根據一些實施例,在垂直方向上的每對相鄰同軸區中,磁區的底部階梯不低於較低同軸磁區的頂部階梯。儘管如圖5中所示,磁區中階梯的深度可以在垂直方向上連續變化,但是基於不同的方案,只要磁區的階梯不同,磁區的深度可以沿切線方向上連續變化(未示出)或不連續變化(例如,在圖5中)。注意的是,圖5沒有示出本文公開的同軸階梯結構的橫截面,而是示出了切線方向上的複數個磁區的方案。
圖6A-6H示出了根據本公開內容的各種實施例的用於形成3D記憶體件的示例性同軸階梯結構的加工過程。圖8是根據一些實施例的用於形成3D記憶體件的示例性同軸階梯結構的方法800的流程圖。圖9是根據一些實施例的用於形成3D記憶體件的示例性同軸階梯結構的另一方法900的流程圖。圖6A-6H、8和9中描繪的同軸階梯結構的示例包括圖2中描繪的同軸階梯結構204。將一起描述圖6A-6H、8和9。應當理解的是,方法800和900中示出的操作不是全面的,並且在任何示出的操作之前、之後或之間也可以執行其它操作。此外,一些操作可以同時執行,或以不同於圖8和9中所示的循序執行。
參考圖8,方法800開始於操作802,其中在包括垂直交錯的犧牲層和介電質層的介電質堆疊的中間,在平面圖中沿切線方向形成複數個磁區。複數個磁區中的每個磁區可以處於不同的深度。為了形成複數個磁區,順序形成複數個磁區的複數個子集,複數個磁區的每個子集處於相同的深度,並且複數個磁區中的至少一些磁區被截斷,以使得每個磁區處於不同深度。參考圖9,為了順序形成複數個磁區的複數個子集,在操作902處,第一磁區遮罩被圖案化,第一磁區遮罩包括用於磁區的複數個子集中的第一子集的第一開口。在操作904處,透過第一磁區遮罩蝕刻一對或多對犧牲層和介電質層。在操作906處,第二磁區遮罩被圖案化,第二磁區遮罩包括用於磁區的複數個子集中的第一子集和第二子集的第二開口。在操作908處,透過第二磁區遮罩蝕刻一對或多對犧牲層和介電質層。在一些實施例中,磁區的每個子集包括相對於磁區中心的一對對稱的磁區。
參考圖6A,在矽基底(未示出)上形成包括第一介電質層(也稱為“犧牲層”,未示出)和第二介電質層的複數個對(本文一起稱為“介電質層對”,未示出)的介電質堆疊602。也就是說,根據一些實施例,介電質堆疊602包括垂直交錯的犧牲層和介電質層。介電質層和犧牲層可以交替地沉積在矽基底上,以形成介電質堆疊602。在一些實施例中,每個介電質層包括氧化矽層,並且每個犧牲層包括氮化矽層。介電質堆疊602可以透過一個或複數個薄膜沉積過程形成,包括但不限於化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)或其任意組合。
參考圖6A,相對於磁區604A和604B的中心的第一對對稱磁區604A和604B形成在介電質堆疊602的中間。根據一些實施例,每個磁區604A或604B的厚度可以是一個介電質層對的厚度。應當理解的是,在一些示例中,每個磁區604A或604B的厚度可以是一個介電質層對的厚度的
N倍,其中
N是大於1的正整數。為了形成第一對對稱磁區604A和604B,包括用於第一對對稱磁區604A和604B的第一開口的第一磁區遮罩(未示出)可以首先在介電質堆疊602上被圖案化。第一磁區遮罩可以是硬蝕刻遮罩或軟蝕刻遮罩(例如,微影膠遮罩)。在第一磁區遮罩是硬蝕刻遮罩的情況下,第一磁區遮罩可以由例如多晶矽、高介電質常數(高k)介電質、氮化鈦(TiN)或任何其它合適的硬遮罩材料製成。第一磁區遮罩可以透過首先使用一種或多種薄膜沉積過程在介電質堆疊602上沉積硬遮罩材料層來形成,所述薄膜沉積過程包括但不限於CVD、PVD、ALD、電鍍、化學鍍或其任意組合。然後可以使用微影和乾式蝕刻和/或濕式蝕刻過程,例如反應離子蝕刻(RIE),將硬遮罩材料層圖案化以形成與第一對對稱磁區604A和604B匹配的開口。在第一磁區遮罩是軟遮罩的情況下,第一磁區遮罩可以透過使用旋塗在介電質堆疊602上塗覆微影膠層,並且使用微影和顯影過程對塗覆的微影膠層進行圖案化來形成。
可以使用濕式蝕刻和/或乾式蝕刻過程將介電質堆疊602未被第一磁區遮罩覆蓋的部分蝕刻第一深度(例如,一個介電質層對的厚度)。可以使用任何合適的蝕刻劑(例如濕式蝕刻和/或乾式蝕刻)透過第一磁區遮罩清洗暴露部分中的介電質堆疊602的特定厚度(例如一個介電質層對的厚度)。蝕刻厚度(例如,第一深度)可以透過蝕刻速率和/或蝕刻時間來控制。在一些實施例中,第一深度與一個介電質層對的厚度標稱上相同。應當理解的是,在一些示例中,第一深度是一個介電質層對的厚度的數倍。
如圖6B中所示,相對於磁區604A、604B、604C和604D的公共中心的第二對對稱磁區604C和604D也形成在介電質堆疊602的中間。根據一些實施例,每個新磁區604C或604D的厚度可以是一個介電質層對的厚度。每個現有磁區604A或604B的厚度可以從一個介電質層對的厚度增加到兩個介電質層對的厚度。也就是說,透過相同的蝕刻過程,當形成第二對對稱磁區604C和604D時,第一對對稱磁區604A和604B的厚度也可以增加。
為了形成第二對對稱磁區604C和604D,第二磁區遮罩(未示出)可以在介電質堆疊602上被圖案化,該第二磁區遮罩包括用於第一對對稱磁區604A和604B和第二對對稱磁區604C和604D二者的第二開口。第二磁區遮罩可以是硬蝕刻遮罩或軟蝕刻遮罩。在第二磁區遮罩是硬蝕刻遮罩的情況下,第二磁區遮罩可以由例如多晶矽、高k介電質、氮化鈦或任何其它合適的硬遮罩材料製成。第二磁區遮罩可以透過首先使用一種或多種薄膜沉積過程在介電質堆疊602上沉積硬遮罩材料層來形成,所述薄膜沉積過程包括但不限於CVD、PVD、ALD、電鍍、化學鍍或其任意組合。然後,可以使用微影和乾式蝕刻和/或濕式蝕刻過程,例如RIE,將硬遮罩材料層圖案化以形成與第一和第二對對稱磁區604A和604B以及604C和604D二者匹配的開口。在第二磁區遮罩是軟遮罩的情況下,第二磁區遮罩可以透過使用旋塗在介電質堆疊602上塗覆微影膠層,並且使用微影和顯影過程對塗覆的微影膠層進行圖案化來形成。
可以使用濕式蝕刻和/或乾式蝕刻過程將介電質堆疊602未被第二磁區遮罩覆蓋的部分蝕刻第二深度(例如,一個介電質層對的厚度)。可以使用任何合適的蝕刻劑(例如濕式蝕刻和/或乾式蝕刻)來清洗透過第二磁區遮罩而暴露的部分中的介電質堆疊602的特定厚度(例如一個介電質層對的厚度)。蝕刻厚度(例如,第二深度)可以透過蝕刻速率和/或蝕刻時間來控制。在一些實施例中,第二深度與一個介電質層對的厚度標稱上相同。結果,可以形成第二對對稱磁區604C和604D,每個磁區具有第二深度的厚度(例如,一個介電質層對的厚度)。此外,根據一些實施例,當蝕刻第二對對稱磁區604C和604D時,第一對對稱磁區604A和604B透過第二磁區遮罩再次被蝕刻,第一對對稱磁區604A和604B的厚度從第一深度增加到第一和第二深度(例如,兩個介電質層對的厚度)。
如圖6C中所示,相對於磁區604A、604B、604C、604D、604E和604F的公共中心的第三對對稱磁區604E和604F也形成在介電質堆疊602的中間。也就是說,彼此相鄰的磁區604A、604B、604C、604D、604E和604F形成在平面圖中的切線方向上。根據一些實施例,每個新磁區604E或604F的厚度可以是一個介電質層對的厚度。每個現有磁區604A或604B的厚度可以從兩個介電質層對的厚度增加到三個介電質層對的厚度,並且每個現有磁區604C或604D的厚度可以從一個介電質層對的厚度增加到兩個介電質層對的厚度。也就是說,當形成第三對對稱磁區604E和604F時,第一和第二對對稱磁區二者604A和604B以及604C和604D的厚度也可以透過相同的蝕刻過程增加。因此,不同對的磁區可以具有不同的厚度。
為了形成第三對對稱磁區604E和604F,第三磁區遮罩(未示出)可以在介電質堆疊602上被圖案化,該第三磁區遮罩包括用於第一、第二和第三對對稱磁區604A和604B、604C和604D以及604E和604F的第三開口。第三磁區遮罩可以是硬蝕刻遮罩或軟蝕刻遮罩。在第三磁區遮罩是硬蝕刻遮罩的情況下,第三磁區遮罩可以由例如多晶矽、高k介電質、氮化鈦或任何其它合適的硬遮罩材料製成。第三磁區遮罩可以透過首先使用一種或多種薄膜沉積過程在介電質堆疊602上沉積硬遮罩材料層來形成,所述薄膜沉積過程包括但不限於CVD、PVD、ALD、電鍍、化學鍍或其任意組合。然後,可以使用微影和乾式蝕刻和/或濕式蝕刻過程,例如RIE,將硬遮罩材料層圖案化以形成與第一、第二和第三對對稱磁區604A和604B、604C和604D以及604E和604F匹配的開口。在第三磁區遮罩是軟遮罩的情況下,第三磁區遮罩可以透過使用旋塗在介電質堆疊602上塗覆微影膠層,並且使用微影和顯影過程對塗覆的微影膠層進行圖案化來形成。
可以使用濕式蝕刻和/或乾式蝕刻過程將介電質堆疊602未被第三磁區遮罩覆蓋的部分蝕刻第三深度(例如,一個介電質層對的厚度)。可以使用任何合適的蝕刻劑(例如濕式蝕刻和/或乾式蝕刻)來清洗透過第三磁區遮罩而暴露的部分中的介電質堆疊602的特定厚度(例如一個介電質層對的厚度)。蝕刻厚度(例如,第三深度)可以透過蝕刻速率和/或蝕刻時間來控制。在一些實施例中,第三深度與一個介電質層對的厚度標稱上相同。結果,可以形成第三對對稱磁區604E和604F,每個磁區具有第三深度的厚度(例如,一個介電質層對的厚度)。此外,根據一些實施例,當蝕刻第三對對稱磁區604E和604F時,由於第一和第二對對稱磁區二者604A和604B以及604C和604D都透過第三磁區遮罩被再次蝕刻,所以第一對對稱磁區604A和604B的厚度從第一和第二深度增加到第一、第二和第三深度(例如,三個介電質層對的厚度),並且,第二對對稱磁區604C和604D的厚度從第一深度增加到第一和第二深度(例如,兩個介電質層對的厚度)。應當理解的是,圖案化和蝕刻過程的數量在其它示例中可以變化,例如根據要形成的磁區的數量,多於或少於三次。然而,複數個磁區的子集(例如,成對的對稱磁區)可以使用上面參考圖6A-6C描述的重複的圖案化和蝕刻過程順序地形成。
參考圖9,為了截斷複數個磁區中的至少一些磁區,在操作910處,包括複數個磁區中的至少一些磁區的開口的截斷遮罩被圖案化。在操作912處,多對犧牲層和介電質層透過截斷遮罩被蝕刻。
如圖6D中所示,包括磁區604A、604C和604E的開口的截斷遮罩606被圖案化。截斷遮罩606可以是硬蝕刻遮罩或軟蝕刻遮罩。在截斷遮罩是硬蝕刻遮罩的情況下,截斷遮罩606可以由例如多晶矽、高k介電質、氮化鈦或任何其它合適的硬遮罩材料製成。截斷遮罩606可以透過首先使用一種或多種薄膜沉積過程在介電質堆疊602上沉積硬遮罩材料層來形成,所述薄膜沉積過程包括但不限於CVD、PVD、ALD、電鍍、化學鍍或其任意組合。然後,可以使用微影和乾式蝕刻和/或濕式蝕刻過程,例如RIE,將硬遮罩材料層圖案化以形成與磁區604A、604C和604E匹配的開口。在截斷遮罩606是軟遮罩的情況下,截斷遮罩606可以透過使用旋塗在介電質堆疊602上塗覆微影膠層,並且使用微影和顯影過程對塗覆的微影膠層進行圖案化來形成。
截斷遮罩606的開口可以被設計成使得在截斷之後,每個磁區604A、604B、604C、604D、604E和604F可以處於不同的深度,即具有不同的厚度。由於每對對稱磁區604A和604B、604C和604D或604E和604F在截斷前具有相同的厚度,在一些實施例中,開口被設計成使得其匹配來自對稱磁區604A和604B、604C和604D或604E和604F的每對磁區中的一個磁區。應當理解的是,截斷遮罩606的設計可以在其它示例中變化,並且不受圖6D的示例的限制。
如圖6E中所示,從截斷遮罩606的開口暴露的磁區604A、604C和604E(如圖6D所示)被截斷,使得在截斷後,604A、604B、604C、604D、604E和604F處於不同的深度。如本文所使用的,“截斷”過程是透過複數個蝕刻迴圈來減小一個或複數個磁區的深度(增加厚度)的過程。每個蝕刻迴圈可以包括蝕刻一個介電質對的一個或複數個乾式蝕刻和/或濕式蝕刻過程,即增加一個介電質對的厚度。如上文詳細描述的,根據一些實施例,截斷過程的目的是使每個604A、604B、604C、604D、604E或604F處於不同深度。因此,根據磁區的數量,可能需要一定數量的截斷過程。例如,如圖7中所示,磁區1和6可以處於相同深度,磁區2和5可以處於相同深度,並且磁區3和4可以處於相同深度。透過將磁區1、2和3截斷一個截斷深度(例如,三個介電質對的厚度),每個磁區1、2、3、4、5或6可以處於不同的深度。
應當理解的是,上述截斷遮罩606和截斷過程是用於截斷磁區604A、604B、604C、604D、604E和604F的一個示例,並且可以使用任何其它合適的截斷方案(包括各種截斷遮罩和截斷過程)來實現相同的結果。截斷遮罩的數量、截斷遮罩的順序、每個截斷遮罩的設計(例如,開口的數量和圖樣)和/或每個截斷過程減小的深度(例如,蝕刻迴圈的數量)可以影響截斷過程之後每個磁區的特定深度,儘管磁區處於不同的深度。
方法800然後前進到圖8中的操作804處,其中在複數個磁區的每個磁區中,沿平面圖中的徑向方向上朝向複數個磁區的中心形成複數個階梯,以使得複數個磁區的每個階梯處於不同的深度。參考圖9,為了形成複數個階梯,在操作914處,包括複數個磁區的一部分的開口的修整蝕刻遮罩被圖案化。在操作916處,複數個修整蝕刻迴圈是透過修整蝕刻遮罩在徑向方向上朝向複數個磁區的中心執行的。在一些實施例中,包括在平面圖中的切線方向上的複數個階梯的同軸區是由複數個修整蝕刻迴圈中的每個修整蝕刻迴圈形成的。
如圖6F中所示,修整蝕刻遮罩608在介電質堆疊602上被圖案化。修整蝕刻遮罩608可以包括開口,該開口匹配並且暴露部分磁區604A、604B、604C、604D、604E和604F,例如最靠近中心的底部同軸區。在一些實施例中,修整蝕刻遮罩608是軟遮罩(例如,微影膠遮罩),其可以在修整蝕刻過程中被修整以在徑向方向上形成階梯。在一些實施例中,修整蝕刻遮罩608是透過使用旋塗在介電質堆疊602上塗覆微影膠層,並且使用微影和顯影過程圖案化塗覆的微影膠層來形成的。修整蝕刻遮罩608可以用作蝕刻遮罩來蝕刻介電質堆疊602的暴露部分。在修整蝕刻過程期間,修整蝕刻遮罩608可以被修整(例如,如箭頭所示遞增地並且向外地蝕刻),使得修整蝕刻遮罩608的開口可以透過每個修整過程在徑向方向上遞增地擴大。圖6F示出了當磁區604A、604B、604C、604D、604E和604F被修整蝕刻遮罩608的開口完全暴露時,在修整蝕刻過程結束時覆蓋下方的介電質堆疊602的修整的微影膠層的邊界(例如,沿著開口的邊緣)。由於開口是圓形的,所以可以從中心沿徑向方向修整開口。
在一些實施例中,從修整蝕刻遮罩608修整的微影膠層的量可以透過修整速率和/或修整時間來控制,並且可以與所得階梯的尺寸直接相關(例如,決定性)。修整蝕刻遮罩608的修整可以使用任何合適的蝕刻過程來執行,例如各向同性乾式蝕刻或濕式蝕刻。修整蝕刻遮罩608的修整可能導致介電質堆疊602的未被修整蝕刻遮罩608覆蓋的部分被擴大。使用修整的修整蝕刻遮罩608作為第二蝕刻遮罩,可以再次蝕刻介電質堆疊602的擴大的未覆蓋部分,以在每個修整蝕刻過程之後形成的每個同軸區中的不同深度處形成更多階梯。可以使用任何合適的蝕刻劑(例如,濕式蝕刻和/或乾式蝕刻)來去除在擴大的暴露部分中的介電質堆疊602的特定厚度(例如,階梯高度)。蝕刻厚度(例如,階梯高度)可以透過蝕刻速率和/或蝕刻時間來控制。在一些實施例中,蝕刻厚度標稱上與先前的蝕刻步驟中的蝕刻厚度相同。結果,每個階梯的高度標稱上是相同的。應當理解的是,在一些實施例中,不同蝕刻步驟中的蝕刻厚度不同,以使得不同同軸區中的階梯高度不同。微影膠遮罩的修整過程隨後跟有堆疊結構(例如,介電質堆疊602)的蝕刻過程,在本文中被稱為修整蝕刻迴圈。修整蝕刻迴圈的數量可以根據修整蝕刻遮罩608形成的同軸區的數量和階梯的數量來決定。
如圖6G中所示,在每個修整蝕刻迴圈之後,可以在遠離中心的徑向方向上形成不同深度的同軸區610。同軸區610的橫向尺寸可以由透過相應的修整過程從修整蝕刻遮罩608修整的微影膠層的量來確定。所有現有同軸區610的深度可以透過每個新的修整蝕刻迴圈來改變,以使得每個同軸區610可以在修整蝕刻過程之後處於不同的深度。由於磁區604A、604B、604C、604D、604E和604F也處於不同的深度,所以在修剪蝕刻過程之後,徑向方向上的同軸區610和切線方向上的磁區604A、604B、604C、604D、604E和604F可以一起在不同的深度處限定朝向中心的複數個階梯612。換句話說,在每個磁區604A、604B、604C、604D、604E或604F中,可以透過修整蝕刻過程在徑向方向上朝向磁區604A、604B、604C、604D、604E和604F的中心來形成相同數量的階梯(由同軸區610的數量確定)。根據一些實施例,如圖6G中所示,由此形成同軸階梯結構614,其包括同軸區610中的複數個階梯612和磁區604A、604B、604C、604D、604E和604F。
方法800然後前進到圖8中的操作806處,其中透過用導電層替換介電質堆疊的犧牲層,儲存堆疊體包括垂直交錯的導電層和介電質層。如圖6H中所示,使用所謂的閘極替換過程形成儲存堆疊體616,以使得在儲存堆疊體616的中間形成同軸階梯結構614。儲存堆疊體616可以包括垂直交錯的導電層和介電質層。在一些實施例中,介電質堆疊602中的犧牲層(如圖6G中所示)被去除,例如,透過穿過垂直地延伸穿過介電質堆疊602的縫隙開口施加蝕刻劑來使用濕式蝕刻。然後,例如,透過使用一種或多種薄膜沉積過程(包括但不限於CVD、PVD、ALD或其任意組合)透過縫隙開口沉積導電材料,可以用導電層填充所得的凹槽。結果,可以形成儲存堆疊體616來代替介電質堆疊602。
根據本公開內容的一個方面,3D記憶體件包括儲存陣列結構和位於儲存陣列結構中間的同軸階梯結構。同軸階梯結構包括沿平面圖中的徑向方向上的複數個同軸區。複數個同軸區中的每個同軸區包括沿平面圖中的切線方向上的複數個階梯。
在一些實施例中,複數個同軸區的每個同軸區中的複數個階梯處於不同的深度。
在一些實施例中,複數個同軸區的每個同軸區中的複數個階梯具有標稱上相同的橫向尺寸。
在一些實施例中,複數個同軸區處於不同的深度。
在一些實施例中,同軸階梯結構還包括在切線方向上的複數個磁區,並且複數個磁區中的每個磁區包括在徑向方向上的複數個階梯。
在一些實施例中,複數個磁區的每個磁區中的複數個階梯處於不同的深度。
在一些實施例中,複數個磁區中的每個磁區中的複數個階梯具有不同的橫向尺寸。
在一些實施例中,複數個磁區處於不同的深度。
在一些實施例中,同軸階梯結構的每個階梯處於不同的深度。
在一些實施例中,同軸階梯結構具有同軸圓佈局。
在一些實施例中,儲存陣列結構包括垂直交錯的導電層和介電質層,並且每個階梯的高度等於一對或多對導電層和介電質層的總厚度。
根據本公開內容的另一方面,3D記憶體件包括儲存陣列結構和位於儲存陣列結構中間的同軸階梯結構。同軸階梯結構包括沿平面圖中的切線方向上的複數個磁區。複數個磁區中的每個磁區都包括沿平面圖中的徑向方向上的複數個階梯。
在一些實施例中,複數個磁區的每個磁區中的複數個階梯處於不同的深度。
在一些實施例中,複數個磁區中的每個磁區中的複數個階梯具有不同的橫向尺寸。
在一些實施例中,複數個磁區處於不同的深度。
在一些實施例中,同軸階梯結構還包括徑向方向上的複數個同軸區,並且複數個同軸區中的每個同軸區包括切線方向上的複數個階梯。
在一些實施例中,複數個同軸區的每個同軸區中的複數個階梯處於不同的深度。
在一些實施例中,複數個同軸區的每個同軸區中的複數個階梯具有標稱上相同的橫向尺寸。
在一些實施例中,複數個同軸區處於不同的深度。
在一些實施例中,同軸階梯結構的每個階梯處於不同的深度。
在一些實施例中,同軸階梯結構具有同軸圓佈局。
在一些實施例中,儲存陣列結構包括垂直交錯的導電層和介電質層,並且每個階梯的高度等於一對或多對導電層和介電質層的總厚度。
根據本公開內容的又一方面,公開了一種用於形成3D記憶體件的同軸階梯結構的方法。在包括垂直交錯的犧牲層和介電質層的介電質堆疊的中間,在平面圖中的切線方向形成複數個磁區。複數個磁區中的每個磁區都處於不同的深度。在複數個磁區的每個磁區中,在平面圖中的徑向方向上朝向複數個磁區的中心形成複數個階梯,使得複數個磁區中的每個磁區的階梯處於不同的深度。
在一些實施例中,為了形成複數個磁區,順序形成複數個磁區的複數個子集,複數個磁區的每個子集處於相同的深度,並且複數個磁區中的至少一些磁區被截斷,以使得每個磁區處於不同深度。
在一些實施例中,為了順序形成複數個磁區的複數個子集,包括用於磁區的複數個子集的第一子集的第一開口的第一磁區遮罩被圖案化,一對或多對犧牲層和介電質層透過第一磁區遮罩被蝕刻,包括用於磁區的複數個子集中的第二子集和第一子集的第二開口的第二磁區遮罩被圖案化,並且一對或多對犧牲層和介電質層透過第二磁區遮罩被蝕刻。
在一些實施例中,磁區的每個子集包括相對於磁區中心的一對對稱的磁區。
在一些實施例中,為了截斷複數個磁區中的至少一些磁區,包括複數個磁區中的至少一些磁區的開口的截斷遮罩被圖案化,並且多對犧牲層和介電質層透過截斷遮罩被蝕刻。
在一些實施例中,為了在複數個磁區的每個磁區中形成複數個階梯,包括複數個磁區的一部分的開口的修整蝕刻遮罩被圖案化,並且複數個修整蝕刻迴圈透過修整蝕刻遮罩在徑向方向上朝向複數個磁區的中心被執行。
在一些實施例中,包括沿平面圖中的切線方向上的複數個階梯的同軸區是由複數個修整蝕刻迴圈中的每個修整蝕刻迴圈形成的。
在一些實施例中,在複數個磁區的每個磁區中形成複數個階梯之後,透過用導電層替換介電質堆疊的犧牲層來形成包括垂直交錯的導電層和介電質層的儲存堆疊體。
特定實施例的前述描述將如此揭示本公開內容的一般性質,以至於其它人可以透過應用本領域技術內的知識,容易地修改和/或適應這些特定實施例的各種應用,而無需過度的實驗,而不偏離本公開內容的一般概念。因此,基於本文給出的講解和指導,這種適應和修改旨在處於所公開的實施例的等同物的含義和範圍內。應當理解的是,本文的術語或措辭是出於描述而非限制的目的,以使得本說明書的術語或措辭將由本領域技術人員根據講解和指導來解釋。
上面已經借助於說明特定功能及其關係的實現的功能方塊描述了本公開內容的實施例。為了描述的方便,本文任意定義了這些功能方塊的邊界。只要適當地執行指定的功能及其關係,就可以定義替代邊界。
概述和摘要部分可以闡述發明人所設想的本公開內容的一個或複數個但不是所有示例性實施例,因此,並不旨在以任何方式限制本公開內容和所附申請專利範圍。
本公開的廣度和範圍不應受任何上述示例性實施例的限制,而應僅根據以下申請專利範圍及其等同物來定義。
1,2,3,4,5,6,108,109,208,604A,604B,604C,604D,604E,604F:磁區
100,200,300:3D記憶體件
102:儲存陣列結構
104,105,204,312,614:同軸階梯結構
106,107,206,610:同軸區
202,306,616:儲存堆疊體
210,314,401,612:階梯
302:基底
304:焊盤層
308:導電層
310:介電質層
402-1,402-2,402-3,402-N,502-1,502-2,502-3,502-4,502-5,502-6:框
602:介電質堆疊
606:截斷遮罩
608:修整蝕刻遮罩
800,900:方法
802,804,806,902,904,906,908,910,912,914,916:操作
o:中心
結合本文並且形成說明書一部分的附圖示出了本公開內容的實施例,並且與說明書一起進一步用於解釋本公開內容的原理,並且使相關領域的技術人員能夠寫出和使用本公開內容。
圖1A示出了根據本公開內容的一些實施例的具有示例性同軸階梯結構的3D記憶體件的平面圖。
圖1B示出了根據本公開內容的一些實施例的具有另一示例性同軸階梯結構的示例性3D記憶體件的平面圖。
圖2示出了根據本公開內容的一些實施例的具有同軸階梯結構的示例性3D記憶體件的頂部前方透視圖。
圖3示出了根據本公開內容的一些實施例的具有同軸階梯結構的示例性3D記憶體件的側視圖。
圖4A示出了根據本公開內容的一些實施例的複數個同軸區的示例性方案,每個同軸區包括複數個階梯。
圖4B示出了根據本公開內容的一些實施例的複數個同軸區的另一示例性方案,每個同軸區包括複數個階梯。
圖5示出了根據本公開內容的一些實施例的複數個磁區的示例性方案,每個磁區包括複數個階梯。
圖6A-6H示出了根據本公開內容的各種實施例的用於形成3D記憶體件的示例性同軸階梯結構的加工過程。
圖7示出了根據本公開內容的一些實施例的在形成同軸階梯結構時將複數個磁區截斷到不同深度的示例性方案。
圖8是根據一些實施例的用於形成3D記憶體件的示例性同軸階梯結構的方法的流程圖。
圖9是根據一些實施例的用於形成3D記憶體件的示例性同軸階梯結構的另一方法的流程圖。
將參考附圖描述本公開內容的實施例。
200:3D記憶體件
202:儲存堆疊體
204:同軸階梯結構
206:同軸區
208:磁區
210:階梯
Claims (20)
- 一種三維(3D)記憶體件,包括: 儲存陣列結構;以及 位於所述儲存陣列結構中間的同軸階梯結構,其中,所述同軸階梯結構包括在平面圖中徑向方向上的複數個同軸區,並且所述複數個同軸區中的每個同軸區包括在所述平面圖中切線方向上的複數個階梯。
- 如請求項1所述的3D記憶體件,其中,在所述複數個同軸區的每個同軸區中的所述複數個階梯處於不同的深度。
- 如請求項1所述的3D記憶體件,其中,在所述複數個同軸區中的每個同軸區中的所述複數個階梯具有相同的橫向尺寸。
- 如請求項1所述的3D記憶體件,其中,所述複數個同軸區處於不同深度。
- 如請求項1所述的3D記憶體件,其中,所述同軸階梯結構還包括沿切線方向上的複數個磁區,並且所述複數個磁區中的每個磁區包括沿所述徑向方向上的複數個階梯。
- 如請求項5所述的3D記憶體件,其中,所述複數個磁區中的每個磁區中的所述複數個階梯處於不同的深度。
- 如請求項5所述的3D記憶體件,其中,在所述複數個磁區中的每個磁區中的所述複數個階梯具有不同的橫向尺寸。
- 如請求項5所述的3D記憶體件,其中,所述複數個磁區處於不同深度。
- 如請求項1所述的3D記憶體件,其中,所述同軸階梯結構的每個階梯處於不同的深度。
- 如請求項1所述的3D記憶體件,其中,所述同軸階梯結構具有同軸圓佈局。
- 如請求項1所述的3D記憶體件,其中,所述儲存陣列結構包括垂直交錯的導電層和介電質層,並且每個階梯的高度等於一對或多對所述導電層和介電質層的總厚度。
- 一種三維(3D)記憶體件,所述3D記憶體件包括: 儲存陣列結構;以及 位於所述儲存陣列結構中間的同軸階梯結構,其中,所述同軸階梯結構包括在平面圖中切線方向上的複數個磁區,並且所述複數個磁區中的每個磁區包括在所述平面圖中徑向方向上的複數個階梯。
- 如請求項12所述的3D記憶體件,其中,所述複數個磁區中的每個磁區中的所述複數個階梯處於不同的深度。
- 如請求項12所述的3D記憶體件,其中,在所述複數個磁區中的每個磁區中的所述複數個階梯具有不同的橫向尺寸。
- 如請求項12所述的3D記憶體件,其中,所述複數個磁區處於不同深度。
- 如請求項12所述的3D記憶體件,其中,所述同軸階梯結構具有同軸圓佈局。
- 如請求項12所述的3D記憶體件,其中,所述儲存陣列結構包括垂直交錯的導電層和介電質層,並且每個階梯的高度等於一對或多對所述導電層和介電質層的總厚度。
- 一種用於形成三維記憶體件的同軸階梯結構的方法,所述方法包括: 在包括垂直地交錯的犧牲層和介電質層的介電質堆疊的中間,在平面圖中沿切線方向上形成複數個磁區,其中,所述複數個磁區中的每個磁區處於不同的深度;以及 在所述複數個磁區的每個磁區中,在所述平面圖中的徑向方向上朝向所述複數個磁區的中心形成複數個階梯,以使得所述複數個磁區的每個階梯處於不同的深度。
- 如請求項18所述的方法,其中,形成所述複數個磁區包括: 順序形成所述複數個磁區的複數個子集,所述複數個磁區的每個子集處於相同深度;以及 截斷所述複數個磁區中的至少一些磁區,以使得每個磁區處於不同的深度。
- 如請求項18所述的方法,其中,在所述複數個磁區中的每個磁區中形成所述複數個階梯包括: 對包括所述複數個磁區的一部分的開口的修整蝕刻遮罩進行圖案化;以及 透過所述修整蝕刻遮罩在所述徑向方向上朝向所述複數個磁區的中心執行複數個修整蝕刻迴圈。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/CN2020/124671 WO2022087943A1 (en) | 2020-10-29 | 2020-10-29 | Concentric staircase structure in three-dimensional memory device and method thereof |
| WOPCT/CN2020/124671 | 2020-10-29 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI747667B true TWI747667B (zh) | 2021-11-21 |
| TW202218130A TW202218130A (zh) | 2022-05-01 |
Family
ID=74802243
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109144661A TWI747667B (zh) | 2020-10-29 | 2020-12-17 | 三維記憶體件中的同軸階梯結構及其形成方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US11849575B2 (zh) |
| CN (1) | CN112470275B (zh) |
| TW (1) | TWI747667B (zh) |
| WO (1) | WO2022087943A1 (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11901287B2 (en) | 2021-09-02 | 2024-02-13 | Micron Technology, Inc. | Microelectronic devices with multiple step contacts extending to stepped tiers, and related systems and methods |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20110275186A1 (en) * | 2009-03-30 | 2011-11-10 | Fumitoshi Ito | Fabricating and operating a memory array having a multi-level cell region and a single-level cell region |
| US20130087871A1 (en) * | 2007-02-12 | 2013-04-11 | Avalanche Technology, Inc. | Non-volatile magnetic memory element with graded layer |
| US20130335847A1 (en) * | 2012-06-18 | 2013-12-19 | Hitachi, Ltd. | Microwave assisted magnetic recording and magnetic storage device |
| US20140022839A1 (en) * | 2012-07-20 | 2014-01-23 | Chang-Man Park | Method and system for providing magnetic junctions having improved characteristics |
| US20140104724A1 (en) * | 2012-10-17 | 2014-04-17 | Hitachi, Ltd. | Perpendicular magnetic recording medium and magnetic storage device |
| TWI683312B (zh) * | 2017-12-22 | 2020-01-21 | 美商美光科技公司 | 用於自動參考記憶體單元讀取技術的方法 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20160138765A (ko) * | 2015-05-26 | 2016-12-06 | 에스케이하이닉스 주식회사 | 슬리밍 구조물을 포함하는 반도체 메모리 장치 |
| US9698151B2 (en) * | 2015-10-08 | 2017-07-04 | Samsung Electronics Co., Ltd. | Vertical memory devices |
| CN108630528A (zh) * | 2017-03-23 | 2018-10-09 | 旺宏电子股份有限公司 | 非对称阶梯结构及其制造方法 |
| US10186452B2 (en) * | 2017-03-28 | 2019-01-22 | Macronix International Co., Ltd. | Asymmetric stair structure and method for fabricating the same |
| KR102428273B1 (ko) * | 2017-08-01 | 2022-08-02 | 삼성전자주식회사 | 3차원 반도체 소자 |
| KR102403732B1 (ko) * | 2017-11-07 | 2022-05-30 | 삼성전자주식회사 | 3차원 비휘발성 메모리 소자 |
| KR102630926B1 (ko) * | 2018-01-26 | 2024-01-30 | 삼성전자주식회사 | 3차원 반도체 메모리 소자 |
| KR102573272B1 (ko) * | 2018-06-22 | 2023-09-01 | 삼성전자주식회사 | 3차원 반도체 메모리 소자 |
| KR20250162949A (ko) * | 2018-12-07 | 2025-11-19 | 양쯔 메모리 테크놀로지스 씨오., 엘티디. | 새로운 3d nand 메모리 소자 및 그 형성 방법 |
| CN111403391B (zh) * | 2020-03-25 | 2022-11-01 | 长江存储科技有限责任公司 | 一种形成阶梯区的方法和一种半导体器件及3d nand |
-
2020
- 2020-10-29 CN CN202080003273.5A patent/CN112470275B/zh active Active
- 2020-10-29 WO PCT/CN2020/124671 patent/WO2022087943A1/en not_active Ceased
- 2020-12-17 TW TW109144661A patent/TWI747667B/zh active
-
2021
- 2021-01-12 US US17/147,400 patent/US11849575B2/en active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20130087871A1 (en) * | 2007-02-12 | 2013-04-11 | Avalanche Technology, Inc. | Non-volatile magnetic memory element with graded layer |
| US20110275186A1 (en) * | 2009-03-30 | 2011-11-10 | Fumitoshi Ito | Fabricating and operating a memory array having a multi-level cell region and a single-level cell region |
| US20130335847A1 (en) * | 2012-06-18 | 2013-12-19 | Hitachi, Ltd. | Microwave assisted magnetic recording and magnetic storage device |
| US20140022839A1 (en) * | 2012-07-20 | 2014-01-23 | Chang-Man Park | Method and system for providing magnetic junctions having improved characteristics |
| US20140104724A1 (en) * | 2012-10-17 | 2014-04-17 | Hitachi, Ltd. | Perpendicular magnetic recording medium and magnetic storage device |
| TWI683312B (zh) * | 2017-12-22 | 2020-01-21 | 美商美光科技公司 | 用於自動參考記憶體單元讀取技術的方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN112470275A (zh) | 2021-03-09 |
| US11849575B2 (en) | 2023-12-19 |
| CN112470275B (zh) | 2024-01-09 |
| TW202218130A (zh) | 2022-05-01 |
| WO2022087943A1 (en) | 2022-05-05 |
| US20220139941A1 (en) | 2022-05-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI720887B (zh) | 在立體記憶體元件中的階梯結構及用於形成其的方法 | |
| TWI743768B (zh) | 在三維記憶體元件中的階梯結構及用於形成其的方法 | |
| TWI692086B (zh) | 三維記憶體元件及其形成方法 | |
| CN111916461B (zh) | 具有z字形狭缝结构的三维存储器件及其形成方法 | |
| TWI741696B (zh) | 立體記憶體元件中的階梯結構,以及用於形成立體記憶體元件中的階梯結構的方法 | |
| CN109496354B (zh) | 形成三维存储器设备的多分区阶梯结构的方法 | |
| US11361988B2 (en) | Staircase formation in three-dimensional memory device | |
| TWI742652B (zh) | 在立體記憶體元件中的階梯結構及用於形成其的方法 | |
| TWI776138B (zh) | 三維記憶體裝置的多分區階梯結構及其形成方法 | |
| TWI747667B (zh) | 三維記憶體件中的同軸階梯結構及其形成方法 | |
| TWI779201B (zh) | 具有彎折的背面字元線的三維記憶體元件 | |
| TWI742913B (zh) | 半導體元件及其形成方法 | |
| TW202042377A (zh) | 用於形成具有彎折後側字元線的三維(3d)記憶體元件的方法 |