[go: up one dir, main page]

TWI747075B - 介面電路以及通訊裝置 - Google Patents

介面電路以及通訊裝置 Download PDF

Info

Publication number
TWI747075B
TWI747075B TW108140436A TW108140436A TWI747075B TW I747075 B TWI747075 B TW I747075B TW 108140436 A TW108140436 A TW 108140436A TW 108140436 A TW108140436 A TW 108140436A TW I747075 B TWI747075 B TW I747075B
Authority
TW
Taiwan
Prior art keywords
circuit
communication
signal
communication element
data
Prior art date
Application number
TW108140436A
Other languages
English (en)
Other versions
TW202029667A (zh
Inventor
松村俊樹
新冨雄二
松村哲
中牟田和周
Original Assignee
日商村田製作所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商村田製作所股份有限公司 filed Critical 日商村田製作所股份有限公司
Publication of TW202029667A publication Critical patent/TW202029667A/zh
Application granted granted Critical
Publication of TWI747075B publication Critical patent/TWI747075B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/124Sampling or signal conditioning arrangements specially adapted for A/D converters
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)
  • Information Transfer Systems (AREA)
  • Transmitters (AREA)

Abstract

本發明提供一種能夠降低電路規模、消耗電力的介面電路以及通訊裝置。介面電路(1)具備:複數個通訊元件(10-1、10-2);一個AD變換電路(20),將類比訊號進行AD變換為數位資料;以及控制電路(30),根據來自複數個通訊元件(10-1、10-2)的讀出請求訊號,讀出數位資料。

Description

介面電路以及通訊裝置
本發明涉及介面電路以及通訊裝置。
近年來,在便攜式電話、智能電話等移動體通訊終端中,要求用一個終端應對複數個頻率、無線方式的多頻段化、多模式化。對於這樣的應對多頻段化、多模式化的通訊裝置,要求在不使質量劣化的情形下對複數個收發訊號進行高速處理。例如,對LAA(Licensed-Assisted Access,授權輔助接入)進行了標準化,其中,藉由將在無線LAN中使用的5GHz頻帶的未授權頻段用作LTE-Advanced中的載波聚合(CA)的輔小區,從而謀求吞吐量的提高。
通訊裝置一般來說是如下結構,即,對溫度進行監視,補償由溫度變化造成的增益。例如,公開了如下結構,即,對來自一個溫度感測器的類比訊號進行AD變換並導入(例如,專利文獻1)。 先前技術文獻 專利文獻
專利文獻1:美國專利第8526995號說明書
發明所欲解決之問題
例如,在無線LAN用的通訊元件和LTE用的通訊元件混合存在的結構中,在按每個通訊元件設置了溫度感測器和AD變換電路的情形下,存在電路規模、消耗電力增大這樣的課題。
本發明是鑒於上述情形而完成的,其目的在於,實現一種能夠降低電路規模、消耗電力的介面電路以及通訊裝置。 解決問題之技術手段
本發明的一個方面的介面電路具備:複數個通訊元件;一個AD變換電路,將類比訊號進行AD變換為數位資料;以及控制電路,根據來自複數個前述通訊元件的讀出請求訊號,讀出前述數位資料。
在該結構中,由複數個通訊元件共用AD變換電路。由此,能夠降低介面電路的電路規模、消耗電力。
本發明的一個方面的通訊裝置具備:上述介面電路;功率放大器電路,對高頻訊號進行放大;以及感測器,對前述功率放大器電路的溫度進行檢測,並將該檢測的值作為前述類比訊號輸出。
在該結構中,藉由由複數個通訊元件共用AD變換電路,從而能夠降低通訊裝置的電路規模、消耗電力。 發明效果
根據本發明,能夠提供一種能夠降低電路規模、消耗電力的介面電路以及通訊裝置。
以下,基於圖式對實施方式涉及的介面電路以及通訊裝置進行詳細說明。另外,本發明並不被本實施方式所限定。各實施方式是例示,能夠進行在不同的實施方式中示出的結構的部分置換或者組合,這是不言而喻的。在實施方式2以後,省略關於與實施方式1共同的事項的記述,僅對不同點進行說明。特別是,關於基於同樣的結構的同樣的作用效果,將不在每個實施方式中逐次提及。 (實施方式1)
圖1是示出實施方式涉及的介面電路的概略結構的一個例子的方塊圖。圖2是示出實施方式涉及的通訊裝置的主要部分的結構的一個例子的圖。如圖1所示,介面電路1具備通訊元件10-1、10-2、AD變換電路20、以及控制電路30。在本公開中,通訊元件10-1例如為5GHz頻帶的LTE用的通訊元件,通訊元件10-2例如為WiFi用的通訊元件。此外,在本公開中,AD變換電路20將來自感測器2的類比訊號A_sig AD變換為數位資料ts_data。另外,在本公開中,是由兩個通訊元件10-1、10-2共用感測器2以及AD變換電路20的結構。在以下的說明中,因為兩個通訊元件10-1、10-2以及它們的構成要素相同,所以在無需區分兩個通訊元件10-1、10-2以及它們的構成要素的情形下,省略符號“-1”、“-2”、“_1”、“_2”。
如圖2所示,在將實施方式涉及的介面電路1應用於通訊裝置100的情形下,關於感測器2,例如可例示對高頻放大用的功率放大器電路4的溫度進行檢測的溫度感測器,但是並不限於此,例如也可以是超聲波感測器、紅外線感測器、振動感測器。進而,感測器2只要是類比電路即可,例如,可以是電壓計、電流計等。
通訊元件10輸出對作為感測器2的檢測值的類比訊號A_sig進行了AD變換的數位資料ts_data的讀出請求訊號。
控制電路30根據從通訊元件10輸出的讀出請求訊號(後述的啟動訊號tkick以及導入訊號catch),從AD變換電路20讀出數位資料ts_data,並輸出到通訊元件10。
如圖1所示,通訊元件10-1具備通訊介面3-1、啟動電路11-1、以及暫存器12-1。通訊元件10-2具備通訊介面3-2、啟動電路11-2、以及暫存器12-2。
在本公開中,通訊介面3-1例如為5GHz頻帶的LTE用的通訊元件10-1中的串行通訊介面,通訊介面3-2例如為WiFi用的通訊元件10-2中的串行通訊介面。
通訊介面3-1對啟動電路11-1輸出數位資料ts_data的讀出指令wr_1以及通訊時鐘訊號clk_1。通訊介面3-2對啟動電路11-2輸出數位資料ts_data的讀出指令wr_2以及通訊時鐘訊號clk_2。在本公開中,通訊時鐘訊號clk_1和通訊時鐘訊號clk_2是相互不同步的時鐘訊號。通訊時鐘訊號clk_1和通訊時鐘訊號clk_2也可以同步。
啟動電路11-1接收來自通訊介面3-1的讀出指令wr_1,並基於該讀出指令wr_1生成並輸出後述的用於生成賦能訊號ts_en的啟動訊號tkick_1。賦能訊號ts_en是為了使AD變換電路20啟動而從控制電路30輸出的訊號。啟動訊號tkick_1輸出到控制電路30以及啟動電路11-2。
啟動電路11-2接收來自通訊介面3-2的讀出指令wr_2,並基於該讀出指令wr_2生成並輸出用於生成賦能訊號ts_en的啟動訊號tkick_2。啟動訊號tkick_2輸出到控制電路30以及啟動電路11-1。
此外,啟動電路11-1在來自通訊介面3-1的讀出指令wr_1以及來自啟動電路11-2的啟動訊號tkick_2的資料為“1”的情形下,代替啟動訊號tkick_1,生成並輸出用於導入來自AD變換電路20的數位資料ts_data的導入訊號catch_1。導入訊號catch_1輸出到控制電路30。
此外,啟動電路11-2在來自通訊介面3-2的讀出指令wr_2以及來自啟動電路11-1的啟動訊號tkick_1的資料為“1”的情形下,代替啟動訊號tkick_2,生成並輸出用於導入來自AD變換電路20的數位資料ts_data的導入訊號catch_2。導入訊號catch_2輸出到控制電路30。
控制電路30基於來自啟動電路11-1的作為讀出請求訊號而接收到的啟動訊號tkick_1以及導入訊號catch_1、和來自啟動電路11-2的作為讀出請求訊號而接收到的啟動訊號tkick_2以及導入訊號catch_2,對AD變換電路20進行控制。此外,控制電路30將由AD變換電路20進行了AD變換的數位資料ts_data作為導入資料data_1而輸出到暫存器12-1。此外,控制電路30將由AD變換電路20進行了AD變換的數位資料ts_data作為導入資料data_2而輸出到暫存器12-2。
暫存器12-1將來自控制電路30的導入資料data_1輸出到通訊介面3-1。
暫存器12-2將來自控制電路30的導入資料data_2輸出到通訊介面3-2。
接著,對啟動電路11-1以及啟動電路11-2的基本的動作進行說明。圖3是示出啟動電路的內部結構的一個例子的方塊圖。圖4是示出啟動電路的基本的第一動作例的時序圖。圖5是示出啟動電路的基本的第二動作例的時序圖。圖6是示出啟動電路的基本的第三動作例的時序圖。圖7是示出啟動電路的基本的第四動作例的時序圖。在圖4中,示出從通訊介面3-1輸出讀出指令wr_1的例子。在圖5中,示出如下的例子,即,在從通訊介面3-1輸出了讀出指令wr_1之後的給定期間P’中,從通訊介面3-2輸出讀出指令wr_2。在圖6中,示出在給定期間P’之後從通訊介面3-2輸出讀出指令wr_2的例子。在圖7中,示出如下的例子,即,在從通訊介面3-1輸出了讀出指令wr_1之後的通訊時鐘訊號clk_2的兩個週期期間中,輸出來自通訊介面3-2的讀出指令wr_2。
如圖4所示,啟動電路11-1的控制訊號生成電路111-1若接收到來自通訊介面3-1的讀出指令wr_1,則與通訊時鐘訊號clk_1的上升沿同步地將啟動訊號tkick_1的資料值設為“1”。
啟動電路11-2的同步化電路112-2與從啟動訊號tkick_1的上升沿起通訊時鐘訊號clk_2的兩個週期後的上升沿同步地將啟動同步訊號sync_tkick_1的資料值設為“1”。
在經過了給定期間P之後,控制訊號生成電路111-1與從控制電路30輸出的啟動複位訊號tkick_1_rst的上升沿同步地將啟動訊號tkick_1的資料值設為“0”。
同步化電路112-2與從啟動訊號tkick_1的下降沿起通訊時鐘訊號clk_2的兩個週期後的上升沿同步地將啟動同步訊號sync_tkick_1的資料值設為“0”。
此外,如圖5所示,啟動電路11-2的控制訊號生成電路111-2若在啟動同步訊號sync_tkick_1的資料值成為“1”的給定期間P’中接收到來自通訊介面3-2的讀出指令wr_2,則與通訊時鐘訊號clk_2的上升沿同步地將導入訊號catch_2的資料值設為“1”。然後,控制訊號生成電路111-2與從控制電路30輸出的導入複位訊號catch_rst的上升沿同步地將導入訊號catch_2的資料值設為“0”。
此外,如圖6所示,控制訊號生成電路111-2若在不包含於啟動訊號tkick_1的資料值成為“1”的給定期間P以及啟動同步訊號sync_tkick_1的資料值成為“1”的給定期間P’中的任一者的期間中接收到來自通訊介面3-2的讀出指令wr_2,則與通訊時鐘訊號clk_2的上升沿同步地將啟動訊號tkick_2的資料值設為“1”。
此外,如圖7所示,控制訊號生成電路111-2若在從啟動訊號tkick_1的資料值成為“1”起直到啟動同步訊號sync_tkick_1的資料值成為“1”為止的通訊時鐘訊號clk_2的兩個週期期間中接收到來自通訊介面3-2的讀出指令wr_2,則與通訊時鐘訊號clk_2的上升沿同步地將啟動訊號tkick_2的資料值設為“1”。然後,控制訊號生成電路111-2在經過了給定期間p之後,與從控制電路30輸出的啟動複位訊號tkick_2_rst的上升沿同步地將啟動訊號tkick_2的資料值設為“0”。
同步化電路112-1與從啟動訊號tkick_2的下降沿起通訊時鐘訊號clk_1的兩個週期後的上升沿同步地將啟動同步訊號sync_tkick_2的資料值設為“0”。
接著,對實施方式涉及的介面電路1的具體的動作進行說明。圖8是示出實施方式涉及的介面電路的具體的第一動作例的時序圖。圖9是示出實施方式涉及的介面電路的具體的第二動作例的時序圖。圖10是示出實施方式涉及的介面電路的具體的第三動作例的時序圖。圖11是示出實施方式涉及的介面電路的具體的第四動作例的時序圖。圖12是示出實施方式涉及的介面電路的具體的第五動作例的時序圖。圖13是示出實施方式涉及的介面電路的具體的第六動作例的時序圖。圖14是示出實施方式涉及的介面電路的具體的第七動作例的時序圖。圖15是示出實施方式涉及的介面電路的具體的第八動作例的時序圖。在圖8至圖11中,示出了將從通訊介面3-1輸出讀出指令wr_1且啟動訊號tkick_1的資料值成為“1”的時間點作為起點的圖。在圖12至圖15中,示出了將從通訊介面3-2輸出讀出指令wr_2且啟動訊號tkick_2的資料值成為“1”的時間點作為起點的圖。
在本公開中,通訊時鐘訊號clk_1以及通訊時鐘訊號clk_2的時鐘週期視作相對於AD變換電路20中的採樣時鐘訊號ts_clk的時鐘週期充分小。即,圖4至圖7所示的給定期間P、P’、p、p’視作大致相等。此外,如圖8至圖15所示,在本公開中,將從啟動訊號tkick_1或者啟動訊號tkick_2的資料值成為“1”起包含採樣時鐘訊號ts_clk的10個時鐘週期的期間作為AD變換電路20中的“待機期間P1”,將待機期間P1以後的包含採樣時鐘訊號ts_clk的8個時鐘週期的期間作為AD變換電路20中的“AD變換期間P2”,將待機期間P1以及AD變換期間P2的合計期間作為AD變換電路20的“動作期間P0”。控制電路30具有對AD變換電路20中的採樣時鐘訊號ts_clk進行計數的功能。待機期間P1相當於圖4至圖7所示的給定期間P、P’、p、p’。
另外,待機期間P1包含的時鐘週期數以及AD變換期間P2包含的時鐘週期數是一個例子,並不限於上述時鐘週期數。例如,待機期間P1包含的時鐘週期數只要是可確保直到AD變換電路20中的AD變換穩定為止的時間的時鐘週期數即可。此外,雖然在本實施方式中,例示了AD變換電路20中的數位資料ts_data為8比特資料的情形,但是例如在AD變換電路20中的數位資料ts_data為12比特資料的情形下,AD變換期間P2只要是包含採樣時鐘訊號ts_clk的12個時鐘週期的形態即可。本公開並不被待機期間P1包含的時鐘週期數以及AD變換期間P2包含的時鐘週期數所限定。
在圖8至圖11中,示出了如下的例子,即,在從通訊介面3-1輸出讀出指令wr_1且從啟動電路11-1輸出的啟動訊號tkick_1的資料值成為“1”的時間點,開始待機期間P1、AD變換期間P2、動作期間P0的計數。即,在圖8至圖11所示的例子中,基於來自通訊介面3-1的讀出指令wr_1,將AD變換後的數位資料ts_data作為導入資料data_1導入到暫存器12-1。
控制電路30在啟動訊號tkick_1的資料值成為“1”的時間點,開始AD變換電路20中的採樣時鐘訊號ts_clk的輸出,並且將賦能訊號ts_en的資料值設為“1”,開始採樣時鐘訊號ts_clk的計數。
若在待機期間P1中經過了採樣時鐘訊號ts_clk的10個時鐘週期,則控制電路30與採樣時鐘訊號ts_clk的下降沿同步地將AD變換指令xTCONV的資料值設為“1”,並且輸出啟動複位訊號tkick_1_rst。由此,啟動訊號tkick_1的資料值被複位為“0”。
AD變換電路20在此後的AD變換期間P2的採樣時鐘訊號ts_clk的8個時鐘週期中,將來自感測器2的類比訊號A_sigAD變換為數位資料ts_data。
若在AD變換期間P2中經過了採樣時鐘訊號ts_clk的8個時鐘週期,則控制電路30從AD變換電路20讀出AD變換後的數位資料ts_data,並作為導入資料data_1輸出到暫存器12-1。此外,控制電路30與採樣時鐘訊號ts_clk的下降沿同步地將賦能訊號ts_en以及AD變換指令xTCONV的資料值設為“0”。
在圖8以及圖9所示的例子中,在待機期間P1中,從啟動電路11-2輸出的啟動訊號tkick_2的資料值為“0”,即,不從通訊介面3-2輸出讀出指令wr_2。在該情形下,控制電路30不將AD變換後的數位資料ts_data輸出到暫存器12-2。
在圖9中,示出了如下的例子,即,在AD變換期間P2中從啟動電路11-2輸出的啟動訊號tkick_2的資料值為“1”,即,從通訊介面3-2輸出讀出指令wr_2。在該情形下,控制電路30在啟動訊號tkick_2的資料值成為“1”的時間點,開始新的待機期間P1中的採樣時鐘訊號ts_clk的10個時鐘週期的計數。此外,在該情形下,控制電路30維持賦能訊號ts_en的資料值“1”。
在圖10中,示出了如下的例子,即,在待機期間P1中從啟動電路11-2輸出的導入訊號catch_2的資料值為“1”,即,從通訊介面3-2輸出讀出指令wr_2。在該情形下,控制電路30將AD變換後的數位資料ts_data作為導入資料data_1而輸出到暫存器12-1,並且作為導入資料data_2而輸出到暫存器12-2。
此外,若在AD變換期間P2中經過了採樣時鐘訊號ts_clk的8個時鐘週期,則控制電路30與採樣時鐘訊號ts_clk的下降沿同步地將賦能訊號ts_en以及AD變換指令xTCONV的資料值設為“0”,並且輸出導入複位訊號catch_rst。由此,導入訊號catch_2的資料值被複位為“0”。
在圖11中,示出了如下的例子,即,從啟動電路11-1輸出的啟動訊號tkick_1的資料值成為“1”,同時從啟動電路11-2輸出的啟動訊號tkick_2的資料值成為“1”。在此,所謂啟動訊號tkick_1的資料值和啟動訊號tkick_2的資料值同時成為“1”,是指,如圖7所示,在從啟動訊號tkick_1的資料值成為“1”起直到啟動同步訊號sync_tkick_1的資料值成為“1”為止的通訊時鐘訊號clk_2的兩個週期期間中,輸入來自通訊介面3-2的讀出指令wr_2。在該情形下,控制電路30將AD變換後的數位資料ts_data作為導入資料data_1而輸出到暫存器12-1,並且作為導入資料data_2而輸出到暫存器12-2。
在圖12至圖15中,示出了如下的例子,即,在從通訊介面3-2輸出讀出指令wr_2且從啟動電路11-2輸出的啟動訊號tkick_2的資料值成為“1”的時間點,開始待機期間P1、AD變換期間P2、動作期間P0的計數。即,在圖12至圖15所示的例子中,基於來自通訊介面3-2的讀出指令wr_2,將AD變換後的數位資料ts_data作為導入資料data_2而導入到暫存器12-2。
控制電路30在啟動訊號tkick_2的資料值成為“1”的時間點,開始AD變換電路20中的採樣時鐘訊號ts_clk的輸出,並且將賦能訊號ts_en的資料值設為“1”,開始採樣時鐘訊號ts_clk的計數。
若在待機期間P1中經過了採樣時鐘訊號ts_clk的10個時鐘週期,則控制電路30與採樣時鐘訊號ts_clk的下降沿同步地將AD變換指令xTCONV的資料值設為“1”,並且輸出啟動複位訊號tkick_2_rst。由此,啟動訊號tkick_2的資料值被複位為“0”。
AD變換電路20在此後的AD變換期間P2的採樣時鐘訊號ts_clk的8個時鐘週期中,將來自感測器2的類比訊號A_sigAD變換為數位資料ts_data。
若在AD變換期間P2中經過了採樣時鐘訊號ts_clk的8個時鐘週期,則控制電路30從AD變換電路20讀出AD變換後的數位資料ts_data,並作為導入資料data_2而輸出到暫存器12-2。此外,控制電路30與採樣時鐘訊號ts_clk的下降沿同步地將賦能訊號ts_en以及AD變換指令xTCONV的資料值設為“0”。
在圖12以及圖13所示的例子中,在待機期間P1中,從啟動電路11-1輸出的啟動訊號tkick_1的資料值為“0”,即,不從通訊介面3-1輸出讀出指令wr_1。在該情形下,控制電路30不將AD變換後的數位資料ts_data輸出到暫存器12-1。
在圖13中,示出了如下的例子,即,在AD變換期間P2中,從啟動電路11-1輸出的啟動訊號tkick_1的資料值為“1”,即,從通訊介面3-1輸出讀出指令wr_1。在該情形下,控制電路30在啟動訊號tkick_1的資料值成為“1”的時間點,開始新的待機期間P1中的採樣時鐘訊號ts_clk的10個時鐘週期的計數。此外,在該情形下,控制電路30維持賦能訊號ts_en的資料值“1”。
在圖14中,示出了如下的例子,即,在待機期間P1中,從啟動電路11-1輸出的導入訊號catch_1的資料值為“1”,即,從通訊介面3-1輸出讀出指令wr_1。在該情形下,控制電路30將AD變換後的數位資料ts_data作為導入資料data_2而輸出到暫存器12-2,並且作為導入資料data_1而輸出到暫存器12-1。
此外,若在AD變換期間P2中經過了採樣時鐘訊號ts_clk的8個時鐘週期,則控制電路30與採樣時鐘訊號ts_clk的下降沿同步地將賦能訊號ts_en以及AD變換指令xTCONV的資料值設為“0”,並且輸出導入複位訊號catch_rst。由此,導入訊號catch_1的資料值被複位為“0”。
在圖15中,示出了如下的例子,即,從啟動電路11-2輸出的啟動訊號tkick_2的資料值成為“1”,同時從啟動電路11-1輸出的啟動訊號tkick_1的資料值成為“1”。在該情形下,控制電路30將AD變換後的數位資料ts_data作為導入資料data_2而輸出到暫存器12-2,並且作為導入資料data_1而輸出到暫存器12-1。
圖16是示出圖8至圖15所示的各動作例中的數位資料的輸出對象的圖。如圖16所示,控制電路30在從啟動電路11-1輸出的啟動訊號tkick_1的資料值成為“1”的時間點,將通訊元件10-1設定為數位資料ts_data的輸出對象。此外,若在從啟動電路11-1輸出的啟動訊號tkick_1的資料值剛剛成為“1”之後的AD變換電路20的待機期間P1中,從啟動電路11-2輸出的導入訊號catch_2的資料值成為“1”,則控制電路30將通訊元件10-2設定為數位資料ts_data的輸出對象。
此外,如圖16所示,控制電路30在從啟動電路11-2輸出的啟動訊號tkick_2的資料值成為“1”的時間點,將通訊元件10-2設定為數位資料ts_data的輸出對象。此外,若在從啟動電路11-2輸出的啟動訊號tkick_2的資料值剛剛成為“1”之後的AD變換電路20的待機期間P1中,從啟動電路11-1輸出的導入訊號catch_1的資料值成為“1”,則控制電路30將通訊元件10-1設定為數位資料ts_data的輸出對象。
另外,在圖15中,示出了如下的例子,即,從啟動電路11-2輸出的啟動訊號tkick_2的資料值成為“1”,同時從啟動電路11-1輸出的啟動訊號tkick_1的資料值成為“1”,但是在圖16中,在與從啟動電路11-1輸出的啟動訊號tkick_1的資料值成為“1”的同時從啟動電路11-2輸出的啟動訊號tkick_2的資料值成為“1”的情形下,控制電路30將AD變換後的數位資料ts_data作為導入資料data_1而輸出到暫存器12-1,並且作為導入資料data_2而輸出到暫存器12-2。
在本實施方式中,如上所述,是由兩個通訊元件10-1、10-2共用AD變換電路20的結構,因此能夠降低通訊裝置100的電路規模、消耗電力。具體地,與按每個通訊元件設置了類比電路和AD變換電路的結構(也就是說,具備複數個類比電路、複數個AD變換電路、複數個通訊元件的結構)相比,在本實施方式中,由兩個通訊元件10-1、10-2共用AD變換電路20。藉由減少AD變換電路,從而電路面積的縮小成為可能。此外,藉由減少AD變換電路,從而還能夠減少在複數個AD變換電路中消耗的電力。
此外,能夠縮短數位資料ts_data的讀出所需的時間。具體地,在本實施方式中,不僅共用一個AD變換電路,還具備根據來自複數個通訊元件的讀出請求訊號來讀出數位資料的控制電路。如果只是共用AD變換電路,則在一個通訊元件的動作完成之後,開始其它通訊元件的動作。其結果是,AD變換電路的動作期間需要與通訊元件的個數對應的量。然而,在本申請實施方式中,藉由用控制電路像上述的那樣進行控制,從而可縮短AD變換電路20的動作期間。
另外,雖然在上述的實施方式中示出了由兩個通訊元件10-1、10-2共用AD變換電路20的例子,但是也能夠由三個以上的複數個通訊元件共用AD變換電路20。
圖17是示出由六個通訊元件共用AD變換電路的結構例的圖。圖18是示出圖17所示的結構例中的數位資料的輸出對象例的圖。
在圖17所示的結構例中,如圖18的例1所示,從通訊元件10-1輸出啟動訊號tkick_1,在待機期間P1中,從通訊元件10-5輸出導入訊號catch_5,在該情形下,控制電路30將通訊元件10-1以及通訊元件10-5設定為數位資料ts_data的輸出對象。
此外,在圖17所示的結構例中,如圖18的例2所示,從通訊元件10-4輸出啟動訊號tkick_4,在待機期間P1中,從通訊元件10-1輸出導入訊號catch_1,並從通訊元件10-6輸出導入訊號catch_6,在該情形下,控制電路30將通訊元件10-1、通訊元件10-4、以及通訊元件10-6設定為數位資料ts_data的輸出對象。
此外,在圖17所示的結構例中,如圖18的例3所示,從通訊元件10-2輸出啟動訊號tkick_2,在待機期間P1中,從通訊元件10-3輸出導入訊號catch_3,並從通訊元件10-5輸出導入訊號catch_5,在該情形下,控制電路30將通訊元件10-2、通訊元件10-3、以及通訊元件10-5設定為數位資料ts_data的輸出對象。
此外,在圖17所示的結構例中,如圖18的例4所示,從通訊元件10-5輸出啟動訊號tkick_5,在待機期間P1中,從通訊元件10-1輸出導入訊號catch_1,從通訊元件10-2輸出導入訊號catch_2,並從通訊元件10-6輸出導入訊號catch_6,在該情形下,控制電路30將通訊元件10-1、通訊元件10-2、通訊元件10-5、以及通訊元件10-6設定為數位資料ts_data的輸出對象。
此外,在圖17所示的結構例中,如圖18的例5所示,從通訊元件10-3以及通訊元件10-6同時輸出了啟動訊號tkick_3以及啟動訊號tkick_6,在該情形下,控制電路30將通訊元件10-3以及通訊元件10-6設定為數位資料ts_data的輸出對象。
像這樣,在實施方式涉及的介面電路1中,能夠由複數個通訊元件10共用AD變換電路20。由此,能夠降低通訊裝置100的電路規模、消耗電力。此外,能夠縮短資料的讀出所需的時間。
上述的各實施方式用於使本發明容易理解,並非用於對本發明進行限定解釋。本發明能夠在不脫離其主旨的情形下進行變更/改良,並且本發明還包含其等價物。
此外,本公開能夠如上所述或者代替上述而採取以下的結構。
(1)本發明的一個方面的介面電路具備:複數個通訊元件;一個AD變換電路,將類比訊號進行AD變換為數位資料;以及控制電路,根據來自複數個前述通訊元件的讀出請求訊號,讀出前述數位資料。
在按複數個通訊元件的每一個分別具備AD變換電路的結構中,需要與複數個AD變換電路對應的量的消耗電流。在上述結構中,由複數個通訊元件共用AD變換電路。由此,與按複數個通訊元件的每一個分別具備AD變換電路的結構相比,能夠降低介面電路的電路規模、消耗電力。
(2)在上述(1)的介面電路中,在接收到來自複數個前述通訊元件中的第一通訊元件的讀出請求訊號的情形下,前述控制電路對該第一通訊元件輸出前述數位資料,在接收到與前述第一通訊元件不同的第二通訊元件的讀出請求訊號的情形下,前述控制電路對該第二通訊元件輸出前述數位資料。
在該結構中,能夠由複數個通訊元件共用AD變換電路。
(3)在上述(1)的介面電路中,在接收到來自複數個前述通訊元件中的第一通訊元件的讀出請求訊號之後前述AD變換電路需要待機期間,且在該待機期間中接收到來自與前述第一通訊元件不同的第二通訊元件的讀出請求訊號的情形下,控制電路對該第二通訊元件輸出前述數位資料。
如果只是共用AD變換電路,則在一個通訊元件的動作完成之後,開始其它通訊元件的動作。其結果是,AD變換電路的動作期間需要與通訊元件的個數對應的量。在本結構的介面電路中,藉由上述處理,能夠縮短資料的讀出所需的時間。
(4)在上述(1)的介面電路中,前述通訊元件具備:通訊介面,輸出前述數位資料的讀出指令;以及啟動電路,根據前述讀出指令,生成用於使前述AD變換電路啟動的啟動訊號或者用於導入前述數位資料的導入訊號,作為前述讀出請求訊號,前述通訊元件包含第一通訊元件和與該第一通訊元件不同的第二通訊元件,在從前述第一通訊元件的啟動電路輸出了前述啟動訊號之後前述AD變換電路需要待機期間,且在該待機期間中接收到從前述第二通訊元件的通訊介面輸出的前述讀出指令的情形下,前述第二通訊元件的啟動電路輸出前述導入訊號。
在該結構中,對輸出了啟動訊號的通訊元件和在待機期間輸出了導入訊號的通訊元件這兩者同時輸出數位資料。由此,能夠縮短資料的讀出所需的時間。此外,能夠減小啟動電路的電路規模。
(5)本發明的一個方面的通訊裝置具備:上述(1)至(4)中的任一個介面電路;功率放大器電路,對高頻訊號進行放大;以及感測器,對前述功率放大器電路的溫度進行檢測,並將該檢測的值作為前述類比訊號輸出。
在按複數個通訊元件的每一個分別具備AD變換電路的結構的介面電路中,需要與複數個AD變換電路對應的量的消耗電流。在使用了由複數個通訊元件共用AD變換電路的本結構的介面電路的結構中,與按複數個通訊元件的每一個分別具備AD變換電路的結構相比,能夠降低介面電路的電路規模、消耗電力。因此,能夠降低通訊裝置的電路規模、消耗電力。此外,如果只是共用AD變換電路,則在一個通訊元件的動作完成之後,開始其它通訊元件的動作。其結果是,AD變換電路的動作期間需要與通訊元件的個數對應的量。在使用了本結構的介面電路的結構中,藉由上述處理,能夠縮短資料的讀出所需的時間。
根據本公開,能夠降低電路規模、消耗電力,進而,能夠縮短資料的讀出所需的時間。
1:介面電路 2:感測器 3-1、3-2:通訊介面 4:功率放大器電路 10、10-1、10-2、10-3、10-4、10-5、10-6:通訊元件 11-1、11-2:啟動電路 12-1、12-2:暫存器 20:AD變換電路 30:控制電路 100:通訊裝置 111-1、111-2:控制訊號生成電路 112-1、112-2:同步化電路
圖1是示出實施方式涉及的介面電路的概略結構的一個例子的方塊圖。 圖2是示出實施方式涉及的通訊裝置的主要部分的結構的一個例子的圖。 圖3是示出啟動電路的內部結構的一個例子的方塊圖。 圖4是示出啟動電路的基本的第一動作例的時序圖。 圖5是示出啟動電路的基本的第二動作例的時序圖。 圖6是示出啟動電路的基本的第三動作例的時序圖。 圖7是示出啟動電路的基本的第四動作例的時序圖。 圖8是示出實施方式涉及的介面電路的具體的第一動作例的時序圖。 圖9是示出實施方式涉及的介面電路的具體的第二動作例的時序圖。 圖10是示出實施方式涉及的介面電路的具體的第三動作例的時序圖。 圖11是示出實施方式涉及的介面電路的具體的第四動作例的時序圖。 圖12是示出實施方式涉及的介面電路的具體的第五動作例的時序圖。 圖13是示出實施方式涉及的介面電路的具體的第六動作例的時序圖。 圖14是示出實施方式涉及的介面電路的具體的第七動作例的時序圖。 圖15是示出實施方式涉及的介面電路的具體的第八動作例的時序圖。 圖16是示出圖8至圖15所示的各動作例中的數位資料的輸出對象的圖。 圖17是示出由六個通訊元件共用AD變換電路的結構例的圖。 圖18是示出圖17所示的結構例中的數位資料的輸出對象例的圖。
1:介面電路
2:感測器
3-1、3-2:通訊介面
10-1、10-2:通訊元件
11-1、11-2:啟動電路
12-1、12-2:暫存器
20:AD變換電路
30:控制電路

Claims (5)

  1. 一種介面電路,具備:複數個通訊元件;一個AD變換電路,將類比訊號進行AD變換為數位資料;以及控制電路,根據來自複數個前述通訊元件的讀出請求訊號,讀出前述數位資料,並將前述數位資料輸出到輸出前述讀出請求訊號之前述通訊元件。
  2. 如請求項1所述之介面電路,其中,在接收到來自複數個前述通訊元件中的第一通訊元件的讀出請求訊號的情形下,前述控制電路對該第一通訊元件輸出前述數位資料,在接收到與前述第一通訊元件不同的第二通訊元件的讀出請求訊號的情形下,前述控制電路對該第二通訊元件輸出前述數位資料。
  3. 如請求項1所述之介面電路,其中,在接收到來自複數個前述通訊元件中的第一通訊元件的讀出請求訊號之後前述AD變換電路需要待機期間,且在該待機期間中接收到來自與前述第一通訊元件不同的第二通訊元件的讀出請求訊號的情形下,前述控制電路對該第二通訊元件輸出前述數位資料。
  4. 如請求項1所述之介面電路,其中,前述通訊元件具備:通訊介面,輸出前述數位資料的讀出指令;以及啟動電路,根據前述讀出指令,生成用於使前述AD變換電路啟動的啟動訊號或者用於導入前述數位資料的導入訊號,作為前述讀出請求訊號,前述通訊元件包含第一通訊元件和與該第一通訊元件不同的第二通訊元件,在從前述第一通訊元件的啟動電路輸出了前述啟動訊號之後前述AD變換 電路需要待機期間,且在該待機期間中接收到從前述第二通訊元件的通訊介面輸出的前述讀出指令的情形下,前述第二通訊元件的啟動電路輸出前述導入訊號。
  5. 一種通訊裝置,具備:如請求項1至4中的任一項所述之介面電路;功率放大器電路,對高頻訊號進行放大;以及感測器,對前述功率放大器電路的溫度進行檢測,並將該檢測的值作為前述類比訊號輸出。
TW108140436A 2018-12-13 2019-11-07 介面電路以及通訊裝置 TWI747075B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JPJP2018-233833 2018-12-13
JP2018233833 2018-12-13
JPJP2019-170793 2019-09-19
JP2019170793A JP2020098565A (ja) 2018-12-13 2019-09-19 インターフェース回路、及び通信装置

Publications (2)

Publication Number Publication Date
TW202029667A TW202029667A (zh) 2020-08-01
TWI747075B true TWI747075B (zh) 2021-11-21

Family

ID=71106033

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108140436A TWI747075B (zh) 2018-12-13 2019-11-07 介面電路以及通訊裝置

Country Status (3)

Country Link
JP (1) JP2020098565A (zh)
CN (1) CN111327318B (zh)
TW (1) TWI747075B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201315166A (zh) * 2011-09-23 2013-04-01 Broadcom Corp 用於通過通訊媒介發送和接收第一服務和第二服務的服務內容的多服務收發器
TW201817176A (zh) * 2016-10-28 2018-05-01 絡達科技股份有限公司 多模多頻之收發器、射頻前端電路及應用其之射頻系統

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5874847A (ja) * 1981-10-30 1983-05-06 Hitachi Ltd 電子式エンジン制御装置
JP6125111B2 (ja) * 2014-08-22 2017-05-10 三菱電機株式会社 車載電子制御装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201315166A (zh) * 2011-09-23 2013-04-01 Broadcom Corp 用於通過通訊媒介發送和接收第一服務和第二服務的服務內容的多服務收發器
TW201817176A (zh) * 2016-10-28 2018-05-01 絡達科技股份有限公司 多模多頻之收發器、射頻前端電路及應用其之射頻系統

Also Published As

Publication number Publication date
CN111327318B (zh) 2023-11-07
JP2020098565A (ja) 2020-06-25
CN111327318A (zh) 2020-06-23
TW202029667A (zh) 2020-08-01

Similar Documents

Publication Publication Date Title
CN112469016B (zh) 蓝牙-超宽带同步
US20110007680A1 (en) Sleep mode design for coexistence manager
EP2778942B1 (en) Synchronizing data transfer from a core to a physical interface
US20130243147A1 (en) Image sensor using offset code for counting
TW201817205A (zh) 用於與射頻晶片通信的數據機晶片以及包含上述的應用處理器
US8451342B2 (en) Counter circuit, analog-to-digital converter (ADC) including a counter circuit, image sensor including counter circuit and/or ADC, systems associated therewith, and method associated therewith
US9819891B2 (en) Image sensor for distributing output peak current and image processing system including the same
US9509932B2 (en) Image sensors, methods of operating the same, and image processing systems including the same
US8787512B1 (en) Synchronization of time accurate strobe (TAS) messages
US20170199839A1 (en) Bus ownership hand-off techniques
TWI747075B (zh) 介面電路以及通訊裝置
US20140092807A1 (en) Reducing synchronization times during testing of wireless devices
US8406370B2 (en) Counter circuit and solid-state imaging device
US20180019865A1 (en) Baseband integrated circuit for performing digital communication with radio frequency integrated circuit and device including the same
EP2372943A1 (en) Synchronization device, reception device, synchronization method, and reception method
US12506491B2 (en) Sampling circuit, method for using sampling circuit, storage medium, and electronic device
US11070239B2 (en) Interface circuit and communication apparatus
KR102136851B1 (ko) 컬럼 미스매치를 보상하는 이미지 센서 및 이의 이미지 처리 방법
CN107863973A (zh) 一种功率定标方法和装置
KR20170141852A (ko) 전류 안정화 회로를 포함하는 비교 회로 및 이미지 센서
US8493963B1 (en) Multiple time accurate strobe (TAS) messaging
US7751787B2 (en) Timing generator and methods thereof
CN107592670B (zh) 一种同步信号检测方法及同步设备
US10285143B2 (en) Wireless communication device supporting communication schemes and operating method thereof
JP2011234220A (ja) セルサーチ装置及び方法、並びに、無線通信端末