TWI746007B - 功率元件 - Google Patents
功率元件 Download PDFInfo
- Publication number
- TWI746007B TWI746007B TW109119789A TW109119789A TWI746007B TW I746007 B TWI746007 B TW I746007B TW 109119789 A TW109119789 A TW 109119789A TW 109119789 A TW109119789 A TW 109119789A TW I746007 B TWI746007 B TW I746007B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- dielectric layer
- gate
- trench
- field plate
- Prior art date
Links
- 238000002955 isolation Methods 0.000 claims abstract description 45
- 210000000746 body region Anatomy 0.000 claims description 19
- 239000004065 semiconductor Substances 0.000 claims description 15
- 238000000034 method Methods 0.000 description 81
- 239000002019 doping agent Substances 0.000 description 45
- 239000004020 conductor Substances 0.000 description 40
- 238000004519 manufacturing process Methods 0.000 description 16
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 15
- 238000005468 ion implantation Methods 0.000 description 15
- 229910052814 silicon oxide Inorganic materials 0.000 description 15
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 11
- 229920005591 polysilicon Polymers 0.000 description 11
- 238000005530 etching Methods 0.000 description 10
- 239000000758 substrate Substances 0.000 description 10
- 230000015556 catabolic process Effects 0.000 description 9
- 229910015900 BF3 Inorganic materials 0.000 description 8
- WTEOIRVLGSZEPR-UHFFFAOYSA-N boron trifluoride Chemical compound FB(F)F WTEOIRVLGSZEPR-UHFFFAOYSA-N 0.000 description 8
- 238000005229 chemical vapour deposition Methods 0.000 description 8
- 238000001465 metallisation Methods 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 6
- 239000000463 material Substances 0.000 description 6
- 101710150706 Inositol monophosphatase 3 Proteins 0.000 description 5
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 5
- 101710109188 Putative inositol monophosphatase 3 Proteins 0.000 description 5
- 229910052785 arsenic Inorganic materials 0.000 description 5
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 5
- 238000011065 in-situ storage Methods 0.000 description 5
- 229910052698 phosphorus Inorganic materials 0.000 description 5
- 239000011574 phosphorus Substances 0.000 description 5
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 4
- 230000003647 oxidation Effects 0.000 description 4
- 238000007254 oxidation reaction Methods 0.000 description 4
- 125000006850 spacer group Chemical group 0.000 description 4
- 101100129500 Caenorhabditis elegans max-2 gene Proteins 0.000 description 3
- 101100083446 Danio rerio plekhh1 gene Proteins 0.000 description 3
- 101710150697 Inositol monophosphatase 1 Proteins 0.000 description 3
- 102100035679 Inositol monophosphatase 1 Human genes 0.000 description 3
- 101710150707 Inositol monophosphatase 2 Proteins 0.000 description 3
- 102100021608 Inositol monophosphatase 2 Human genes 0.000 description 3
- 229910052581 Si3N4 Inorganic materials 0.000 description 3
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 3
- 239000005380 borophosphosilicate glass Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 239000007943 implant Substances 0.000 description 2
- 238000001459 lithography Methods 0.000 description 2
- 101000599782 Homo sapiens Insulin-like growth factor 2 mRNA-binding protein 3 Proteins 0.000 description 1
- 101000702394 Homo sapiens Signal peptide peptidase-like 2A Proteins 0.000 description 1
- 101000960621 Homo sapiens U3 small nucleolar ribonucleoprotein protein IMP3 Proteins 0.000 description 1
- 102100030403 Signal peptide peptidase-like 2A Human genes 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/611—Insulated-gate field-effect transistors [IGFET] having multiple independently-addressable gate electrodes influencing the same channel
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
Landscapes
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一種功率元件,包括:磊晶層,具有溝渠,自所述磊晶層的第一表面向第二表面延伸;隔離場板,位於所述溝渠中;絕緣填充層,位於所述溝渠中,環繞所述隔離場板的下部的側壁與底部;第一閘極與第二閘極,位於所述溝渠中且位於所述絕緣填充層上;以及介電層,環繞所述第一閘極與所述第二閘極的側壁,其中所述介電層的下部具有所述介電層的最大寬度,且其中所述隔離場板包括第一部分與第二部分,所述第一部分與所述介電層的所述下部相鄰,且其摻雜濃度大於第二部分。
Description
本發明是有關於一種半導體元件及其製造方法,且特別是有關於一種功率元件及其製造方法。
功率金氧半場效電晶體(MOSFET)為電壓型控制元件,其驅動電路簡單、驅動的功率大且開關速度快,具有高的工作頻率,是一種廣泛用於各種電子應用元件的開關元件。
溝槽閘極金氧半場效電晶體是一種將閘極埋入在基底或磊晶層中以使其具有垂直通道的功率金氧半場效電晶體。此種功率金氧半場效電晶體具有較小的單元尺寸與小的導通電阻,適合用於中低壓的功率MOSFET。
分離閘極溝槽閘極(Split Gate Trench,SGT)金氧半場效電晶體則是將單一個閘極拆成兩個閘極,並以隔離場板分隔兩個閘極的一種功率MOSFET。深入磊晶層的隔離場板可增加橫向空乏區(lateral depletion),並使N漂移摻雜濃度(N-drift doping concentration)增加。隔離場板還可以減少閘極和汲極的重疊,因此可以減小閘極到汲極的電容(gate-to-drain capacitance)。因此,該結構在靜態和動態特性方面均具有優異的性能。
然而,由於SGT MOSFET的製程較為複雜,閘極與隔離場板之間容易產生漏電流,以致元件的崩潰電壓不足。另一方面,若為了降低閘極與隔離場板之間的漏電流而減少磊晶層的摻雜濃度,則會造成導通電阻(Ron)增加,閘極電荷量(gate charge,QG)增加,而影響元件的效能。
本發明提出一種功率元件可以降低閘極與隔離場板之間的漏電流,提升元件的崩潰電壓,降低導通電阻,減少閘極電荷量(QG),改善品質因素(figure of merit,FOM),提升元件的效能。
本發明的實施例的一種功率元件,包括一種功率元件,包括:磊晶層,具有溝渠,自所述磊晶層的第一表面向第二表面延伸;汲極摻雜層,位於所述磊晶層的所述第二表面上;第一基體區與第二基體區,位於所述溝渠兩側的所述磊晶層中;第一源極摻雜區與第二源極摻雜區,分別位於所述第一基體區與所述第二基體區中;隔離場板,位於所述溝渠中;絕緣填充層,位於所述溝渠中,環繞所述隔離場板的下部的側壁與底部;第一閘極與第二閘極,位於所述溝渠中且位於所述絕緣填充層上,其中所述第一閘極位於所述隔離場板與所述第一基體區之間,所述第二閘極位於所述隔離場板與所述第二基體區之間;以及介電層,環繞所述第一閘極與所述第二閘極的側壁,其中所述介電層的下部具有所述介電層的最大寬度,且其中所述隔離場板包括第一部分與第二部分,所述第一部分與所述介電層的所述下部相鄰,且其摻雜濃度大於第二部分。
基於上述,閘極溝槽底角處具有足夠厚的氧化層,因此可以降低閘極與隔離場板之間的漏電流,提升元件的崩潰電壓。在維持相同的崩潰電壓的前提下,可以增加磊晶層的濃度,以降低導通電阻(Ron),減少閘極電荷量(QG),改善品質因素(FOM),提升元件的效能。
圖1A至圖1J是依照本發明的第一實施例的一種功率元件的製造方法的剖面示意圖。功率元件例如是SGT MOSFET。
請參照圖1A,功率元件的製造方法包括在基底10中形成汲極摻雜層12。基底10可以是半導體基底10,例如矽基底。汲極摻雜層12可以在晶片製造時以原位(in-situ)摻質製程形成。汲極摻雜層12具有第一導電型摻質。第一導電型摻質為N型摻質,例如是磷或是砷。接著,在汲極摻雜層12上形成磊晶層14。磊晶層14的形成方法例如是選擇性磊晶生長製程。磊晶層14具有第一導電型摻質。第一導電型摻質為N型摻質,例如是磷或是砷。磊晶層14的摻雜濃度例如是低於汲極摻雜層12的摻雜濃度。磊晶層14的摻質可以在進行選擇性磊晶生長製程時原位(in-situ)形成,或是在進行選擇性磊晶生長製程之後再藉由離子植入製程來形成之。
其後,在磊晶層14中形成溝渠16。溝渠16自磊晶層14的第一表面14a向第二表面14b延伸。溝渠16可以藉由微影與蝕刻製程來形成。蝕刻製程可以是非等向性蝕刻製程、等向性蝕刻製程或其組合。之後,在磊晶層14上以及溝渠16之中形成絕緣填充層18與導體層20。絕緣填充層18的材料例如是以化學氣相沉積法形成的氧化矽、氮化矽或其組合。導體層20形成在絕緣填充層18上,並將溝渠16剩餘的空間填滿。導體層20可以是半導體材料,例如是以化學氣相沉積法形成的未摻雜多晶矽或摻雜的多晶矽。
請參照圖1B,對導體層20進行回蝕刻製程,移除溝渠16以外的導體層20,以在溝渠16之中留下導體層20a。在一些實施例中,導體層20a的頂面低於磊晶層14的頂面。
請參照圖1C,在導體層20a上或是導體層20a中形成摻雜層(或稱為摻雜區)20b。摻雜層/摻雜區20b與導體層20a具有相同的導電型的摻質,例如是第一導電型摻質。第一導電型摻質為N型摻質,例如是磷或是砷。摻雜層/摻雜區20b的摻雜濃度例如是高於導體層20a的摻雜濃度。在一些實施例中,摻雜層/摻雜區20b的摻雜濃度範圍為5E18 1/cm
3至5E20 1/cm
3。摻雜層/摻雜區20b的厚度/深度大於1500埃可以有利於後續形成閘極溝槽的蝕刻製程的控制。摻雜層/摻雜區20b的厚度/深度範圍例如是1600埃至 2500埃。
在一實施例中,摻雜區20b位於導體層20a中。摻雜區20b的形成方法例如是對導體層20a進行離子植入製程IMP 1。離子植入製程IMP 1以垂直基底10的表面的方式將摻質植入於導體層20a之中。在另一實施例中,摻雜層20b位於導體層20a上。摻雜層20b的形成方法例如是在形成導體層20a之後,以原位進行化學氣相沉積製程,以在導體層20a上形成濃度大於導體層20a的摻雜層20b。
之後,請參照圖1D,在摻雜層/摻雜區20b上形成導體層20c。導體層20c的形成方法例如是在絕緣填充層18以及摻雜層/摻雜區20b上形成導體層後,再進行回蝕刻製程,以移除溝渠16以外的導體層。導體層20c可以是半導體材料,例如是以化學氣相沉積法形成的未摻雜多晶矽或摻雜的多晶矽。導體層20c的頂面可以與磊晶層14的第一表面14a共平面或低於磊晶層14的第一表面14a。
其後,請參照圖1E,對絕緣填充層18進行回蝕刻製程,移除溝渠16以外的絕緣填充層18,以在溝渠16之中留下絕緣填充層18a。絕緣填充層18a環繞導體層20a的側壁與底面,且環繞部分的摻雜層/摻雜區20b的側壁,並且絕緣填充層18a的頂面介於摻雜區20b的頂面與底面之間。換言之,絕緣填充層18a上具有第一閘極溝槽22與第二閘極溝槽24。第一閘極溝槽22與第二閘極溝槽24的側壁裸露出磊晶層14、導體層20c與部分的摻雜區20b,且第一閘極溝槽22與第二閘極溝槽24的底面裸露出絕緣填充層18a的頂面。回蝕刻製程例如是非等向性蝕刻製程、等向性蝕刻製程或組合。
請參照圖1F,在磊晶層14與導體層20c上以及第一閘極溝槽22與第二閘極溝槽24之中形成介電層30。介電層30可以是以熱氧化法或是化學氣相沉積法形成的氧化矽。在介電層30是以熱氧化法形成的氧化矽層的一些實施例中,摻雜區20b的摻雜濃度大於磊晶層14的摻雜濃度,相較於磊晶層14,摻雜區20b較易於氧化。因此,在摻雜區20b表面所形成的介電層(氧化矽層)30的厚度大於在磊晶層14表面所形成的介電層(氧化矽層)30的厚度。此外,由於摻雜區20b的摻雜濃度大於導體層20c的摻雜濃度,相較於導體層20c,摻雜區20b較易於氧化。因此,在摻雜區20b表面所形成的介電層(氧化矽層)30的厚度大於在導體層20c表面所形成的介電層(氧化矽層)30的厚度,其後將參照圖2詳述之。
請參照圖1G,在介電層30上形成導體層31。導體層31將第一閘極溝槽22與第二閘極溝槽24剩餘的空間填滿。導體層31可以是半導體材料,例如是以化學氣相沉積法形成的摻雜的多晶矽。
請參照圖1H,對導體層31進行回蝕刻,移除第一閘極溝槽22與第二閘極溝槽24以外的導體層31,以在第一閘極溝槽22與第二閘極溝槽24之中形成第一閘極32與第二閘極34。第一閘極32與第二閘極34的頂面可以與磊晶層14的第一表面14a共平面或低於磊晶層14的第一表面14a。
請繼續參照圖1H,於溝渠16兩側的磊晶層14中形成第一基體區36與第二基體區38。第一基體區36與第二基體區38自磊晶層14的第一表面14a向第二表面14b延伸。第一基體區36與第二基體區38具有第二導電型摻質,例如是P型摻質。P型摻質例如是硼或是三氟化硼。第一基體區36與第二基體區38的形成方法例如是離子植入法。在另一實施例中,第一基體區36與第二基體區38可以在形成溝渠16之前形成。舉例來說,第一基體區36與第二基體區38可以在形成磊晶層14的選擇性磊晶生長製程時原位(in-situ)形成,或是在進行選擇性磊晶生長製程之後再藉由離子植入製程來形成之。
接著,於第一基體區36與第二基體區38中分別形成第一源極摻雜區42與第二源極摻雜區44。第一源極摻雜區42與第二源極摻雜區44。具有第一導電型摻質,例如是N型摻質。N型摻質,例如是磷或是砷。第一源極摻雜區42與第二源極摻雜區44形成方法例如是離子植入法。
請參照圖1I,於磊晶層14上形成介電層46,以覆蓋第一源極摻雜區42、第二源極摻雜區44、第一閘極32、第二閘極34以及介電層30。介電層46例如是化學氣相沉積法形成的硼磷矽酸鹽玻璃(BPSG)、氧化矽、氮化矽或其組合。接著,進行微影與蝕刻製程,在介電層46中形成第一接觸窗開口52與第二接觸窗開口54,以分別裸露出第一源極摻雜區42與第二源極摻雜區44。其後,在第一基體區36與第二基體區38中分別形成第一摻雜區62與第二摻雜區64。第一摻雜區62與第二摻雜區64中具有第二導電型摻質。第二導電型摻質可以是P型摻質,例如是硼或是三氟化硼。第一摻雜區62與第二摻雜區64形成方法例如是離子植入法。
請參照圖1J,之後,在第一接觸窗開口52與第二接觸窗開口54中分別形成與第一摻雜區62接觸的第一接觸窗72以及與第二摻雜區64接觸的第二接觸窗74,並且第一接觸窗72與第二接觸窗74彼此電性連接。其後,進行後續的金屬化製程。後續的金屬化製程可以包括將第一閘極32與第二閘極34電性連接等製程。
請參照圖1J,在本實施例中,導體層20a、摻雜層/摻雜區20b以及導體層20c可合稱為源極多晶矽層或隔離場板PL。隔離場板PL可以均勻第一基體區(p-body region)36與第二基體區38下方的磊晶層14的電場分布,使峰值的電場強度降低,因此可以提升崩潰電壓。從另一方面來說,在相同的崩潰電壓下,可以將磊晶層14的摻雜濃度提高,以降低導通電阻(Ron)。
此外,在本實施例中,隔離場板PL包括第一部分P1與第二部分P2。摻雜層/摻雜區20b為隔離場板PL的第一部分P1;導體層20a與導體層20c可以合稱為隔離場板PL的第二部分P2。第一部分P1,被夾在第二部分P2之中,且第一部分P1的摻雜濃度大於第二部分P2的摻雜濃度。
由於本實施例中具有較高濃度的隔離場板PL的第一部分P1被第一閘極溝槽22與第二閘極溝槽24暴露,且第一閘極溝槽22與第二閘極溝槽24的底部高於第一部分P1的底部(如圖1E所示)。因此,後續在形成介電層30的熱氧化製程時,具有較高濃度的第一部分P1有助於較厚的氧化矽層的形成,因此,有較多的第一部分P1被氧化。故而,在形成介電層30之後,水平高度在第一閘極溝槽22與第二閘極溝槽24的頂面與底面之間的隔離場板PL中,第一部分P1為寬度最窄之處,如圖1F與圖2所示。
圖2示出圖1J中區域R的放大示意圖。請參照圖2,在磊晶層14與第一閘極32之間的介電層30稱為第一閘介電層30a。在磊晶層14與第二閘極34之間的介電層30稱為第二閘介電層30b。在隔離場板PL與第一閘極32之間的介電層30稱為第一絕緣層30c。在隔離場板PL與第二閘極34之間的介電層30稱為第二絕緣層30d。
隔離場板PL的第一部分P1(摻雜層/摻雜區20b)與第一絕緣層30c以及第二絕緣層30d的下部30L相鄰且接觸。在隔離場板PL中,在第一部分P1上方的第二部分P2(導體層20c)與第一絕緣層30c以及第二絕緣層30d的上部30U相鄰且接觸。
由於具有較高濃度的第一部分P1有助於形成較厚的氧化矽層,因此,第一絕緣層30c與第二絕緣層30d的下部30L為第一絕緣層30c與第二絕緣層30d中具有最大厚度T
max1 、T
max2之處。此外,雖然在第一閘極32的底面與隔離場板PL的第一部分P1(摻雜層/摻雜區20b)之間的第一絕緣層30c與第二絕緣層30d具有最小厚度T
min1、T
min2,但是,此最小厚度T
min1與第一絕緣層30c的平均厚度的比例,以及最小厚度T
min2與第二絕緣層30d的平均厚度的比例仍大於0.8。在一實施例中,第一絕緣層30c與第二絕緣層30d的平均厚度約為900埃,其中下部30L的最大厚度T
max1 、T
max2約為1600埃,下部30L的最小厚度T
min1、T
min2約為800埃。
由於與第一閘極32與第二閘極34接觸的介電層30(第一絕緣層30c與第二絕緣層30d)的下部30L具有較厚且足夠厚的厚度,因此,可以降低第一閘極32與隔離場板PL之間以及第二閘極34與隔離場板PL之間的漏電流,提升元件的崩潰電壓。
圖3A至圖3E是依照本發明的第二實施例的一種功率元件的製造方法的剖面示意圖。
請參照圖3A,依照上述第一實施例所述的方法,在溝渠16之中形成導體層20a之後,在導體層20a中形成兩個摻雜區20b’。摻雜區20b’形成在導體層20a的邊緣區中,導體層20a的中心區並未形成摻雜區20b’。摻雜區20b’與導體層20a具有相同的導電型的摻質,例如是第一導電型摻質。第一導電型摻質為N型摻質,例如是磷或是砷。摻雜區20b’的摻雜濃度高於導體層20a的摻雜濃度。在一些實施例中,摻雜區20b’的摻雜濃度範圍為 5E18 1/cm
3至 5E20 1/cm
3。摻雜區20b’的形成方法例如是對導體層20a進行傾斜離子植入製程IMP 2。傾斜離子植入製程IMP 2與基底10的表面的法線方向的夾角θ範圍例如是介於30度至60度。
其後,請參照圖3B,依照上述第一實施例所述的方法,在導體層20a與摻雜區20b’上形成導體層20c。在本實施例中,導體層20a、摻雜區20b’以及導體層20c可合稱為源極多晶矽層或隔離場板PL。隔離場板PL可包括第一部分P1與第二部分P2。第一部分P1包括分離的兩個不連接的摻雜區20b’。第二部分P2包括彼此連接的導體層20a與導體層20c,且將兩個摻雜區20b’彼此分隔開。第一部分P1的摻雜濃度大於第二部分P2的摻雜濃度。
之後,請參照圖3C,依照上述第一實施例所述的方法,對絕緣填充層18進行回蝕刻製程,以在溝渠16之中留下絕緣填充層18a,並在絕緣填充層18a上形成第一閘極溝槽22與第二閘極溝槽24。第一閘極溝槽22與第二閘極溝槽24的底面的高度介於兩個摻雜區20b’的頂面與底面之間。
其後,請參照圖3D,依照上述第一實施例所述的方法,在磊晶層14與導體層20c上以及第一閘極溝槽22與第二閘極溝槽24之中形成介電層30。同樣地,由於摻雜區20b’的摻雜濃度大於導體層20c的摻雜濃度且大於磊晶層14的摻雜濃度,相較於導體層20c以及磊晶層14,摻雜區20b’較易於氧化。因此,在摻雜區20b’的表面所形成的介電層30的厚度大於在導體層20c的表面所形成的介電層30的厚度,且在導體層20c的表面所形成的介電層30的厚度大於在磊晶層14的表面所形成的介電層30的厚度。
之後,請參照圖3E,依照上述第一實施例所述的方法進行後續的製程直至形成第一接觸窗72與第二接觸窗74。其後,進行後續的金屬化製程。後續的金屬化製程可以包括將第一閘極32與第二閘極34電性連接等製程。
圖4A至圖4E是依照本發明的第三實施例的一種功率元件的製造方法的剖面示意圖。
請參照圖4A,依照上述第一實施例所述形成導體層20a的方法,在溝渠16之中形成導體層20a’。但,在本實施例中,導體層20a’為具有較高濃度的摻雜的多晶矽。在一實施例中,導體層20a’的摻雜濃度範圍為1E19 1/cm
3至5E20 1/cm
3。
之後,在導體層20a’的邊緣區的表面上形成罩幕層19。罩幕層19裸露出導體層20a’的中心區的表面。罩幕層19可以是圖案化的光阻層,其覆蓋絕緣填充層19的表面與側壁以及導體層20a’的邊緣區的表面。罩幕層19具有開口,裸露出導體層20a’的中心區的表面。罩幕層19也可以是間隙壁,其僅覆蓋在絕緣填充層19的側壁以及導體層20a’的邊緣區的表面。間隙壁的材料可以是氧化矽、氮化矽或其組合。間隙壁的形成方法可以先形成間隙壁材料層,然後再進行非等向性蝕刻製程。
對導體層20a’進行離子植入製程IMP 3,在導體層20a’中形成摻雜區20d。摻雜區20d與導體層20a’可以具有相同或相異導電型的摻質。
在摻雜區20d與導體層20a’具有相同導電型的摻質的實施例中,摻雜區20d的摻雜濃度低於導體層20a’的摻雜濃度。摻雜區20d可以採用離子植入製程IMP 3將摻質以垂直於基底10的表面的方式植入於導體層20a’之中。離子植入製程IMP 3例如是將與導體層20a’的第一導電型摻質相異的第二導電型摻質植入於導體層20a’中,藉由摻質相互補償,以使得所形成的摻雜區20d的摻雜濃度低於導體層20a’的摻雜濃度。第二導電型摻質為P型摻質,例如是硼或是三氟化硼。摻雜區20d的摻雜濃度範圍為5E18 1/cm
3至1E20 1/cm
3。
在摻雜區20d與導體層20a’具有相異導電型的摻質的實施例中,可以採用離子植入製程IMP 3將摻質以垂直於基底10的表面的方式植入於導體層20a’之中以形成摻雜區20d。離子植入製程IMP 3例如是將與導體層20a’的第一導電型摻質相異且摻雜濃度高於導體層20a’的第二導電型摻質植入於導體層20a’中,藉由摻質相互補償,以使得所形成的摻雜區20d的摻質的導電型與導體層20a’的摻質的導電型相異。第二導電型摻質為P型摻質,例如是硼或是三氟化硼。摻雜區20d為具有導電型摻質的摻雜濃度範圍例如是 5E19 1/cm
3至 8E20 1/cm
3。
請參照圖4B,將罩幕層19移除。罩幕層19可以藉由灰化法或蝕刻法移除。之後,依照上述第一實施例所述的方法,在摻雜區20d以及導體層20a’上形成導體層20c。在本實施例中,導體層20a’、摻雜區20d以及導體層20c可合稱為源極多晶矽層或隔離場板PL。
隔離場板PL可包括第一部分P1、第二部分P2與第三部分P3。第一部分P1的摻雜濃度大於第二部分P2的摻雜濃度,且大於第三部分P3的摻雜濃度。第一部分P1包括導體層20a’;第二部分P2包括摻雜區20d;第三部分包括導體層20c。第二部分P2的側壁與底部被第一部分P1環繞包覆,且第三部分P3覆蓋第一部分P1與第二部分P2的頂面。
之後,請參照圖4C,依照上述第一實施例所述的方法,對絕緣填充層18進行回蝕刻製程,以在溝渠16之中留下絕緣填充層18a,並在絕緣填充層18a上形成第一閘極溝槽22與第二閘極溝槽24。第一閘極溝槽22與第二閘極溝槽24的底面的高度低於導體層20a’的頂面,以使得第一閘極溝槽22與第二閘極溝槽24的側壁裸露出導體層20c以及部分的導體層20a’。
其後,請參照圖4D,依照上述第一實施例所述的方法,在磊晶層14與導體層20c上以及第一閘極溝槽22與第二閘極溝槽24之中形成介電層30。由於導體層20a’的摻雜濃度大於導體層20c的摻雜濃度,相較於導體層20c,導體層20a’較易於氧化。因此,在導體層20a’表面所形成的介電層(氧化矽層)30的厚度大於在導體層20c表面所形成的介電層(氧化矽層)30的厚度。摻雜區20d的摻雜,相較於導體層20a’較不易氧化,因此,隔離場板PL可以維持足夠的寬度,避免因為導體層20a’過度氧化變得太細造成阻值太高而影響功率元件的特性。此外,也可確保左右兩側的介電層不會因為導體層20a’過度氧化而彼此相連,若左右兩側的介電層(氧化層)30相連,將導致隔離場板PL的斷路。
之後,請參照圖4E,依照上述第一實施例所述的方法進行後續的製程直至形成第一接觸窗72與第二接觸窗74。其後,進行後續的金屬化製程。後續的金屬化製程可以包括將第一閘極32與第二閘極34電性連接等製程。
圖5A至圖5D是依照本發明的第四實施例的一種功率元件的製造方法的剖面示意圖。
請參照圖5A,依照上述第一實施例所述的形成導體層20a方法,在溝渠16之中形成導體層20a’,但在本實施例中,導體層20a’為具有較高濃度的摻雜的多晶矽。在一實施例中,導體層20a’的摻雜濃度範圍為5E19 1/cm
3至8E20 1/cm
3。
之後,依照上述第一實施例所述的方法,在導體層20a’上形成導體層20c。導體層20c與導體層20a’具有相同的導電型的摻質,例如是第一導電型摻質。導體層20c的摻雜濃度低於導體層20a’的摻雜濃度。導體層20c的形成方法例如是在形成導體層20a’之後,原位進行化學氣相沉積製程,但將摻雜的氣體的濃度降低,以在導體層20a’上形成濃度低於導體層20a’的導體層20c。導體層20c的摻雜濃度例如是導體層20a’的摻雜濃度的2/3~1/2。
在本實施例中,導體層20a’以及導體層20c可合稱為源極多晶矽層或隔離場板PL。導體層20a’為隔離場板PL的第一部分P1;導體層20c為隔離場板PL的第二部分P2。第一部分P1的摻雜濃度大於第二部分P2的摻雜濃度。第二部分P2覆蓋第一部分P1的頂面。
請參照圖5B,依照上述第一實施例所述的方法,對絕緣填充層18進行回蝕刻製程,以在溝渠16之中留下絕緣填充層18a,並在絕緣填充層18a上形成第一閘極溝槽22與第二閘極溝槽24。第一閘極溝槽22與第二閘極溝槽24的底面的高度低於導體層20a’的頂面,以使得第一閘極溝槽22與第二閘極溝槽24的側壁裸露出導體層20c以及部分的導體層20a’。
請參照圖5C,依照上述第一實施例所述的方法,在磊晶層14與導體層20c上以及第一閘極溝槽22與第二閘極溝槽24之中形成介電層30。由於導體層20a’的摻雜濃度大於導體層20c的摻雜濃度,相較於導體層20c,導體層20a’較易於氧化。因此,在導體層20a’表面所形成的介電層(氧化矽層)30的厚度大於在導體層20c表面所形成的介電層(氧化矽層)30的厚度。
之後,請參照圖5D,依照上述第一實施例所述的方法進行後續的製程直至形成第一接觸窗72與第二接觸窗74。其後,進行後續的金屬化製程。後續的金屬化製程可以包括將第一閘極32與第二閘極34電性連接等製程。
以上圖1J、3E、4E、5D分別繪示出SGT MOSFET的一個單元。然而,本發明不以此為限。在一些實施例中,SGT MOSFET可以具有兩個單元C1與C1’,如圖6所示。在圖6中是以圖1J的單元為例來說明之,但本發明不以此為限。單元C1’與C1中相似或相同的構件的元件符號以相同的數字來表示,且在數字後加「’」“’”來表示。舉例來說,第二摻雜區64’與第二摻雜區64相似,均是具有第二導電型的摻質。
單元C1與C1’彼此相鄰,第一基體區36與第一摻雜區62被單元C1與C1’共用。此外,第一摻雜區62、第二摻雜區64以及第二摻雜區64’藉由第一接觸窗72與第二接觸窗74、74’彼此電性連接。單元C1的第一閘極32與第二閘極34以及單元C1’的第一閘極32’與第二閘極34’可以彼此電性連接。
在另一些實施例中,SGT MOSFET可以具有更多個單元,而這一些單元可以排列成一個陣列。換言之,SGT MOSFET可具有多個閘極、多個源極摻雜區與多個汲極摻雜區。這一些多個閘極、多個源極與多個汲極可以分別排列成一個陣列,且這一些多個閘極、多個源極摻雜區與多個汲極摻雜區可以分別藉由內連線而連接在一起而形成一個閘極端點、一個源極端點以及一個汲極端點
綜上所述,本發明在閘極溝槽的下側壁裸露出具有高摻雜濃度的隔離場板,因此,可以在閘極溝槽底角處形成厚的氧化層,故可以降低閘極與源極之間的漏電流,提升元件的崩潰電壓。在維持相同的崩潰電壓的前提下,可以增加磊晶層的濃度,以降低導通電阻(Ron),減少閘極電荷量(gate charge,QG),改善品質因素(figure of merit,FOM),提升元件的效能。
10:基底
12:汲極摻雜層
14:磊晶層
14a:第一表面
14b:第二表面
16:溝渠
18、18a:絕緣填充層
20、20a、20a’、20c、31:導體層
20b:摻雜層、摻雜區
20b’、20d:摻雜區
22:第一閘極溝槽
24:第二閘極溝槽
30、46:介電層
30a:第一閘介電層
30b:第二閘介電層
30c:第一絕緣層
30d:第二絕緣層
30L:下部
30U:上部
32、32’:第一閘極
34、34’:第二閘極
36:第一基體區
38:第二基體區
42:第一源極摻雜區
44:第二源極摻雜區
52:第一接觸窗開口
54:第二接觸窗開口
62:第一摻雜區
64、64’:第二摻雜區
72:第一接觸窗
74、74’:第二接觸窗
C1、C1’:單元
PL:隔離場板
P1:第一部分
P2:第二部分
P3:第三部分
IMP 1、IMP 2、IMP3:離子植入製程
T
min1、T
min2:最小厚度
T
max1 、T
max2:
最大厚度
α1、α2、β1、β2:底角
θ:夾角
圖1A至圖1J是依照本發明的第一實施例的一種功率元件的製造方法的剖面示意圖。
圖2是圖1J中區域R的放大示意圖。
圖3A至圖3E是依照本發明的第二實施例的一種功率元件的製造方法的剖面示意圖。
圖4A至圖4E是依照本發明的第三實施例的一種功率元件的製造方法的剖面示意圖。
圖5A至圖5D是依照本發明的第四實施例的一種功率元件的製造方法的剖面示意圖。
圖6繪示出功率元件的兩個單元的剖面示意圖。
10:基底
12:汲極摻雜層
14:磊晶層
14a:第一表面
14b:第二表面
16:溝渠
18a:絕緣填充層
20a、20c:導體層
20b:摻雜層、摻雜區
22:第一閘極溝槽
24:第二閘極溝槽
30:介電層
PL:隔離場板
P1:第一部分
P2:第二部分
Claims (10)
- 一種半導體元件,包括: 磊晶層,具有溝渠,自所述磊晶層的第一表面向第二表面延伸; 汲極摻雜層,位於所述磊晶層的所述第二表面上; 第一基體區與第二基體區,位於所述溝渠兩側的所述磊晶層中; 第一源極摻雜區與第二源極摻雜區,分別位於所述第一基體區與所述第二基體區中; 隔離場板,位於所述溝渠中; 絕緣填充層,位於所述溝渠中,環繞所述隔離場板的下部的側壁與底部; 第一閘極與第二閘極,位於所述溝渠中且位於所述絕緣填充層上,其中所述第一閘極位於所述隔離場板與所述第一基體區之間,所述第二閘極位於所述隔離場板與所述第二基體區之間;以及 介電層,環繞所述第一閘極與所述第二閘極的側壁,其中所述介電層的下部具有所述介電層的最大寬度,且 其中所述隔離場板包括第一部分與第二部分,所述第一部分與所述介電層的所述下部相鄰,且其摻雜濃度大於第二部分。
- 如請求項1所述的半導體元件,其中所述第一部分為摻雜層,被夾在所述第二部分之中。
- 如請求項1所述的半導體元件,其中所述第一部分包括被所述第二部分分離的兩個不連接的摻雜區。
- 如請求項1所述的半導體元件,其中所述隔離場板更包括第三部分,其摻雜濃度低於所述第一部分且覆蓋所述第一部分與所述第二部分的頂面,並且所述第二部分的側壁與底部被所述第一部分環繞包覆。
- 如請求項1所述的半導體元件,其中所述第二部分位於所述第一部分上且覆蓋所述第一部分的頂面。
- 如請求項1所述的半導體元件,其中所述第一部分的底面高於所述介電層的底面。
- 如請求項1所述的半導體元件,其中所述第一部分的頂面高於所述介電層的底面。
- 如請求項1所述的半導體元件,其中所述介電層的所述最大寬度大於所述介電層的平均寬度。
- 如請求項1所述的半導體元件,其中所述隔離場板在對應所述介電層的所述下部之處具有介電層的最小寬度。
- 如請求項9所述的半導體元件,其中所述介電層的所述最小寬度與所述介電層的平均寬度的比值為0.8以上。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109119789A TWI746007B (zh) | 2020-06-12 | 2020-06-12 | 功率元件 |
| CN202110480080.5A CN113809162B (zh) | 2020-06-12 | 2021-04-30 | 功率元件 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109119789A TWI746007B (zh) | 2020-06-12 | 2020-06-12 | 功率元件 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI746007B true TWI746007B (zh) | 2021-11-11 |
| TW202147620A TW202147620A (zh) | 2021-12-16 |
Family
ID=78892933
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109119789A TWI746007B (zh) | 2020-06-12 | 2020-06-12 | 功率元件 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN113809162B (zh) |
| TW (1) | TWI746007B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN116093133A (zh) * | 2023-01-28 | 2023-05-09 | 上海鼎泰匠芯科技有限公司 | 半导体结构及其制备方法 |
| CN116525663B (zh) * | 2023-07-05 | 2023-09-12 | 江苏应能微电子股份有限公司 | 具有闸源端夹止结构的沟槽式功率mosfet器件及其制备方法 |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4992390A (en) * | 1989-07-06 | 1991-02-12 | General Electric Company | Trench gate structure with thick bottom oxide |
| US5801417A (en) * | 1988-05-17 | 1998-09-01 | Advanced Power Technology, Inc. | Self-aligned power MOSFET device with recessed gate and source |
| TW456049B (en) * | 2000-09-05 | 2001-09-21 | Ind Tech Res Inst | Trench-type metal oxide semiconductor stop structure |
| US7183610B2 (en) * | 2004-04-30 | 2007-02-27 | Siliconix Incorporated | Super trench MOSFET including buried source electrode and method of fabricating the same |
| US8373225B2 (en) * | 2009-12-28 | 2013-02-12 | Force Mos Technology Co., Ltd. | Super-junction trench MOSFET with Resurf stepped oxides and split gate electrodes |
| TWI414025B (zh) * | 2008-12-05 | 2013-11-01 | Maxpower Semiconductor Inc | Power gold - oxygen half - effect transistor structure and its manufacturing method |
| TWI503983B (zh) * | 2012-06-01 | 2015-10-11 | Taiwan Semiconductor Mfg Co Ltd | 半導體裝置及其製造方法 |
| TW201903956A (zh) * | 2017-06-06 | 2019-01-16 | 馬克斯半導體股份有限公司 | 具有帶錐形氧化物厚度的多晶矽填充渠溝的功率元件 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4895810A (en) * | 1986-03-21 | 1990-01-23 | Advanced Power Technology, Inc. | Iopographic pattern delineated power mosfet with profile tailored recessed source |
| DE69806484D1 (de) * | 1998-11-17 | 2002-08-14 | St Microelectronics Srl | Methode zur Herstellung von einem MOSFET mit einem vertikalen Kanal |
| US7829947B2 (en) * | 2009-03-17 | 2010-11-09 | Alpha & Omega Semiconductor Incorporated | Bottom-drain LDMOS power MOSFET structure having a top drain strap |
| US8067800B2 (en) * | 2009-12-28 | 2011-11-29 | Force Mos Technology Co., Ltd. | Super-junction trench MOSFET with resurf step oxide and the method to make the same |
| US8896060B2 (en) * | 2012-06-01 | 2014-11-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Trench power MOSFET |
| CN108878527B (zh) * | 2017-05-12 | 2021-09-28 | 新唐科技股份有限公司 | U形金属氧化物半导体组件及其制造方法 |
-
2020
- 2020-06-12 TW TW109119789A patent/TWI746007B/zh active
-
2021
- 2021-04-30 CN CN202110480080.5A patent/CN113809162B/zh active Active
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5801417A (en) * | 1988-05-17 | 1998-09-01 | Advanced Power Technology, Inc. | Self-aligned power MOSFET device with recessed gate and source |
| US4992390A (en) * | 1989-07-06 | 1991-02-12 | General Electric Company | Trench gate structure with thick bottom oxide |
| TW456049B (en) * | 2000-09-05 | 2001-09-21 | Ind Tech Res Inst | Trench-type metal oxide semiconductor stop structure |
| US7183610B2 (en) * | 2004-04-30 | 2007-02-27 | Siliconix Incorporated | Super trench MOSFET including buried source electrode and method of fabricating the same |
| TWI414025B (zh) * | 2008-12-05 | 2013-11-01 | Maxpower Semiconductor Inc | Power gold - oxygen half - effect transistor structure and its manufacturing method |
| US8373225B2 (en) * | 2009-12-28 | 2013-02-12 | Force Mos Technology Co., Ltd. | Super-junction trench MOSFET with Resurf stepped oxides and split gate electrodes |
| TWI503983B (zh) * | 2012-06-01 | 2015-10-11 | Taiwan Semiconductor Mfg Co Ltd | 半導體裝置及其製造方法 |
| TW201903956A (zh) * | 2017-06-06 | 2019-01-16 | 馬克斯半導體股份有限公司 | 具有帶錐形氧化物厚度的多晶矽填充渠溝的功率元件 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113809162A (zh) | 2021-12-17 |
| CN113809162B (zh) | 2023-05-05 |
| TW202147620A (zh) | 2021-12-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10553717B2 (en) | Medium voltage MOSFET device | |
| US7858478B2 (en) | Method for producing an integrated circuit including a trench transistor and integrated circuit | |
| US7598144B2 (en) | Method for forming inter-poly dielectric in shielded gate field effect transistor | |
| US8174066B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
| US7989886B2 (en) | Alignment of trench for MOS | |
| KR101293927B1 (ko) | 스크리닝 전극을 가진 반도체 장치 및 방법 | |
| US7417298B2 (en) | High voltage insulated-gate transistor | |
| JP2000252468A (ja) | 埋め込みゲートを有するmosゲート装置およびその製造方法 | |
| CN116960178A (zh) | 碳化硅半导体功率晶体管及其制造方法 | |
| CN115642182B (zh) | 横向双扩散场效应晶体管、制作方法、芯片及电路 | |
| CN113809162B (zh) | 功率元件 | |
| CN111933716B (zh) | Ldmos晶体管及其制造方法 | |
| KR19990050418A (ko) | 이중 필드판 구조를 갖는 전력소자 | |
| US20070215914A1 (en) | Power semiconductor device having improved performance and method | |
| JP3354127B2 (ja) | 高電圧素子及びその製造方法 | |
| KR102444384B1 (ko) | 트렌치 파워 mosfet 및 그 제조방법 | |
| TW202228288A (zh) | 高壓元件及其製造方法 | |
| TWI731714B (zh) | 功率元件及其製造方法 | |
| US20240136411A1 (en) | Transistor device and method of fabricating contacts to a semiconductor substrate | |
| WO2007036793A2 (en) | Power mosfets and methods of making same | |
| CN111490102B (zh) | 沟槽栅极半导体装置及其制造方法 | |
| CN115312601A (zh) | Mosfet器件及其制备方法 | |
| JP5037103B2 (ja) | 炭化珪素半導体装置 | |
| CN118335799B (zh) | 具备电场调制结构的场效应晶体管及其制造方法 | |
| KR100405450B1 (ko) | 포켓형 접합층 구조를 가지는 dmos 트랜지스터 및그 제조 방법 |