TWI740531B - 高壓半導體裝置 - Google Patents
高壓半導體裝置 Download PDFInfo
- Publication number
- TWI740531B TWI740531B TW109119141A TW109119141A TWI740531B TW I740531 B TWI740531 B TW I740531B TW 109119141 A TW109119141 A TW 109119141A TW 109119141 A TW109119141 A TW 109119141A TW I740531 B TWI740531 B TW I740531B
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- semiconductor device
- concentration
- voltage semiconductor
- buried layer
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 83
- 239000000758 substrate Substances 0.000 claims abstract description 39
- 230000000295 complement effect Effects 0.000 claims description 3
- 230000005684 electric field Effects 0.000 description 13
- 230000015556 catabolic process Effects 0.000 description 11
- 238000000034 method Methods 0.000 description 9
- 229910044991 metal oxide Inorganic materials 0.000 description 8
- 150000004706 metal oxides Chemical class 0.000 description 8
- 238000010586 diagram Methods 0.000 description 7
- 239000002019 doping agent Substances 0.000 description 6
- 230000000694 effects Effects 0.000 description 6
- 238000005468 ion implantation Methods 0.000 description 4
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 210000000746 body region Anatomy 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 238000002955 isolation Methods 0.000 description 2
- 239000011159 matrix material Substances 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000903 blocking effect Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000004080 punching Methods 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- 229910010271 silicon carbide Inorganic materials 0.000 description 1
Images
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一種高壓半導體裝置,包含基底、埋層、汲極區域、源極區域、閘極以及至少一濃度調變區。該基底具有第一導電類型,該埋層設置於該基底內並具有第二導電類型。該汲極區域與源極區域設置於該基底內並位在該埋層上方,而該閘極則設置在該基底上,位在該源極區域與該汲極區域之間。該至少一濃度調變區係設置在局部的埋層內,並位在該汲極區域下方,其中,該至少一濃度調變區具有該第二導電類型,且該至少一濃度調變區的摻雜濃度小於該埋層的摻雜濃度。
Description
本發明是關於一種半導體裝置,且特別是關於一種高壓半導體裝置。
隨著半導體技術的提昇,業界已能將控制電路、記憶體、低壓操作電路、以及高壓操作電路及相關元件同時整合製作於單一晶片上,以降低成本並提高操作效能。而常用於放大電路中電流或電壓訊號、作為電路震盪器(oscillator)、或作為控制電路開關動作之開關元件的電晶體元件,更隨著半導體製程技術的進步而被應用作為高功率元件或高壓元件。舉例來說,作為高壓元件的電晶體元件係設置於晶片內部電路(internal circuit)與輸入/輸出(I/O)接腳之間,以避免大量電荷在極短時間內經由I/O接腳進入內部電路而造成破壞。
在目前作為高壓元件的電晶體元件中,主要係以降低側向電場的方式來達到提升崩潰電壓(breakdown voltage)的效果,而在結構上大致包括有雙擴散汲極金氧半導體(double diffused drain MOS,DDDMOS)、橫向擴散汲極金氧半導體(laterally diffused MOS,LDMOS)等元件。然而,如何進一步地提升高壓半導體裝置的崩潰電
壓以符合實務上的需求為目前業界所面臨的課題。
本發明之一目的在於提供一種高壓半導體裝置,其係在汲極區域下方的絕緣埋層內局部性地增設至少一濃度調變區,該至少一濃度調變區具有與該絕緣埋層相同的導電型態、相同的摻質以及較低的摻雜濃度,因而可降低該汲極區域下方的電場強度,進而提升該高壓半導體裝置的崩潰電壓。
為達上述目的,本發明之一較佳實施例提供一種高壓半導體裝置,其包括一基底、一埋層、一汲極區域、一源極區域、一閘極以及至少一濃度調變區。該基底具有一第一導電類型,該埋層設置於該基底內,並且具有一第二導電類型,該第二導電類型與該第一導電類型互補。該汲極區域設置於該基底內並位在該埋層上方,該汲極區域具有該第一導電類型。該源極區域設置於該基底內並位在該埋層上方,該源極區域具有該第一導電類型。該閘極設置在該基底上,位在該源極區域與該汲極區域之間。該至少一濃度調變區設置在局部的埋層內。該至少一濃度調變區位在該汲極區域下方並具有該第二導電類型,且該些濃度調變區的摻雜濃度小於該埋層的摻雜濃度。
100、300、400、500、600:高壓半導體裝置
110:基底
120、320、420、520、620:埋層
121:濃度調變區
130:第一井區
140:第二井區
150:汲極區域
160:源極區域
170:基體區域
190、191、193、195:絕緣結構
210:閘極
211:閘極介電層
213:閘極電極層
321:濃度調變區
323:方型摻雜區
421:濃度調變區
521、523:濃度調變區
621、623:濃度調變區
D1:第一方向
D2:第二方向
E1、E2:曲線
第1圖繪示本發明第一實施例中高壓半導體裝置的俯視示意圖。
第2圖為第1圖沿著切線A-A’的剖面示意圖。
第3圖繪示本發明第一實施例中高壓半導體裝置的模擬示意圖。
第4圖繪示繪示本發明第二實施例中高壓半導體裝置的示意圖。
第5圖繪示繪示本發明第三實施例中高壓半導體裝置的示意圖。
第6圖繪示繪示本發明第四實施例中高壓半導體裝置的示意圖。
第7圖繪示繪示本發明第五實施例中高壓半導體裝置的示意圖。
為使熟習本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之數個較佳實施例,並配合所附圖式,詳細說明本發明的構成內容及所欲達成之功效。並且,熟習本發明所屬技術領域之一般技藝者亦能在不脫離本發明的精神下,參考以下所舉實施例,而將數個不同實施例中的特徵進行替換、重組、混合以完成其他實施例。
本發明中針對「第一部件形成在第二部件上或上方」的敘述,其可以是指「第一部件與第二部件直接接觸」,也可以是指「第一部件與第二部件之間另存在有其他部件」,致使第一部件與第二部件並不直接接觸。此外,本發明中的各種實施例可能使用重複的元件符號和/或文字註記。使用這些重複的元件符號與文字註記是為了使敘述更簡潔和明確,而非用以指示不同的實施例及/或配置之間的關聯性。另外,針對本發明中所提及的空間相關的敘述詞彙,例如:「在...之下」、「在...之上」、「低」、「高」、「下方」、「上方」、「之下」、「之上」、「底」、「頂」和類似詞彙時,為便於敘述,其用法均在於描述圖式中一個部件或特徵與另一個(或多個)部件或特徵的相對關係。除了圖式中所
顯示的擺向外,這些空間相關詞彙也用來描述半導體裝置在製作過程中、使用中以及操作時的可能擺向。舉例而言,當半導體裝置被旋轉180度時,原先設置於其他部件「上方」的某部件便會變成設置於其他部件「下方」。因此,隨著半導體裝置的擺向的改變(旋轉90度或其它角度),用以描述其擺向的空間相關敘述亦應透過對應的方式予以解釋。
雖然本發明使用第一、第二、第三等用詞,以敘述種種元件、部件、區域、層、及/或區塊(section),但應了解此等元件、部件、區域、層、及/或區塊不應被此等用詞所限制。此等用詞僅是用以區分某一元件、部件、區域、層、及/或區塊與另一個元件、部件、區域、層、及/或區塊,其本身並不意含及代表該元件有任何之前的序數,也不代表某一元件與另一元件的排列順序、或是製造方法上的順序。因此,在不背離本發明之具體實施例之範疇下,下列所討論之第一元件、部件、區域、層、或區塊亦可以第二元件、部件、區域、層、或區塊等詞稱之。
本發明中所提及的「約」或「實質上」之用語通常表示在一給定值或範圍的20%之內,較佳是10%之內,且更佳是5%之內,或3%之內,或2%之內,或1%之內,或0.5%之內。應注意的是,說明書中所提供的數量為大約的數量,亦即在沒有特定說明「約」或「實質上」的情況下,仍可隱含「約」或「實質上」之含義。
請參照第1圖及第2圖所示,其繪示本發明第一實施例中高壓
半導體裝置100的示意圖,其中,第1圖為高壓半導體裝置100的一俯視示意圖,第2圖則為高壓半導體裝置100的一剖面示意圖。本發明的高壓半導體裝置係指操作電壓約高於90伏特(V)的半導體裝置,其例如是一橫向擴散金氧半導體電晶體(laterally diffused metal oxide semiconductor transistor,LDMOS transistor),可為橫向擴散N型金氧半導體電晶體或是橫向擴散P型金氧半導體電晶體,在本實施例中,高壓半導體裝置100是以橫向擴散P型金氧半導體電晶體為實施樣態進行說明,但並不以此為限。
首先,如第1圖及第2圖所示,高壓半導體裝置100包括一基底110,例如是矽基底、磊晶矽基底、矽鍺基底、碳化矽基底或矽覆絕緣(silicon-on-insulator,SOI)基底等,以及設置在基底110上的至少一絕緣結構190。在本實施例中,絕緣結構190例如是透過局部矽氧化(local oxidation of silicon,LOCOS)方法而形成的一場氧化層(field oxide,FOX),如第2圖所示,但不以此為限。在另一實施例中,該絕緣結構亦可以是透過一沉積製程而形成的淺溝渠隔離(shallow trench isolation,STI)或是透過其他適合製程而製得的絕緣單元等。需注意的是,為了清楚表現高壓半導體裝置100中某些特定摻雜區域的相對關係,第1圖中係將絕緣結構190省略,但熟習該項技藝之人士應可根據第2圖輕易瞭解絕緣結構190的設置位置。此外,關於本發明絕緣結構190的具體設置位置與數量等特徵將會在後續段落中描述。
基底110具有一第一導電類型(例如是P型),其內分別設置有一第一井區130以及一第二井區140。具體來說,第一井區130具有該
第一導電類型(如P型),並且,第一井區130內還形成有一汲極(drain)區域150。汲極區域150同樣具有該第一導電類型(如P型),其摻雜濃度較佳係大於第一井區130的摻雜濃度。第二井區140係環設在第一井區130外側並且具有一第二導電類型(例如是N型),該第二導電類型(如N型)係與該第一導電類型(如P型)互補。在本實施例中,第二井區140在基底110內的深度例如是大於第一井區130,如第2圖所示,但不以此為限。第二井區140內形成有一源極(source)區域160,源極區域160具有該第一導電類型(如P型)。
此外,第二井區140內還形成有一基體(body)區域170,基體區域170具有該第二導電類型(如N型)且其摻雜濃度較佳為大於第二井區140的摻雜濃度。在一實施例中,基體區域170較佳係不直接接觸設置在第一井區130內的汲極區域150。舉例來說,基體區域170的兩相對側可分別設置絕緣結構191和絕緣結構193,而汲極區域150的兩相對側則分別設置絕緣結構193和絕緣結構195,如此,絕緣結構193即可夾設在汲極區域150和基體區域170之間,使得汲極區域150和基體區域170彼此電性隔離,如第2圖所示。並且,在一實施例中,基體區域170可以呈現環狀,例如是如第1圖所示的矩框狀,而可環繞於汲極區域150以及源極區域160的外圍。然而本領域者應可理解,在另一實施例中,該基體區域亦可能具有其他形狀,例如方形、圓環狀、賽道形(racetrack-shaped)或其他適合的形狀等,而不以第1圖所示者為限。另外,基底110上還設置一閘極210,閘極210可包括依序堆疊於基底110上的一閘極介電層211以及一閘極電極層213,其中,閘極電極層213例如為一多晶矽閘極層或金屬閘極層,但不以此為限。閘極210係位在
源極區域160和汲極區域150之間。在本實施例中,閘極210的一側係部分覆蓋基底110內的第二井區140,並且鄰接源極區域160,而閘極210的另一側則部分覆蓋在第一井區130以及絕緣結構195上,而不直接接觸汲極區域150。
另一方面,基底110內還設有一埋層(buried layer)120,係位在第一井區130以及第二井區140下方。埋層120可具有該第二導電類型(如N型)且其摻雜濃度係高於第一井區130以及第二井區140的摻雜濃度。在本實施例中,基底110內的埋層120以及第二井區140係共同作為高壓半導體裝置100的一絕緣(isolation)層,以避免電流直接自第一井區130貫穿(punch through)基底110的底部或內部,而影響高壓半導體裝置100的元件效能。需注意的是,本實施例的高壓半導體裝置100還包含局部開設於埋層120內的至少一濃度調變區(concentration modulated region)121。其中,濃度調變區121的數量可以是單一個,也可以是複數個,本實施例的高壓半導體裝置100是選擇在局部的埋層120內設置相互分隔的兩個濃度調變區121作為實施樣態進行說明,但不以此為限。本領域者應可輕易理解,該濃度調變區的數量還可依據實際元件需求而進一步調整,例如是僅在局部的埋層120內設置單一個該濃度調變區或是設置兩個以上的該濃度調變區。
需注意的是,濃度調變區121較佳是設置在高壓半導體裝置100中電場較強的部位,如設置在鄰近於第一井區130和第二井區140PN接面(PN junction)或是第一井區130和埋層120之間的PN接面處,但不以此為限。舉例來說,濃度調變區121可設置在汲極區域150以及
第一井區130下方的埋層120內,並延伸於埋層120的頂面與底面之間,而直接接觸第一井區130,如第2圖所示。其中,各濃度調變區121在如第1圖所示的一俯視圖上例如是一條狀摻雜區,並且,濃度調變區121整體的涵蓋面積較佳係小於第一井區130的涵蓋面積,如第1圖及第2圖所示。於一較佳實施例中,濃度調變區121在垂直於基底110的一方向(未繪示)上的投影範圍並未超出第一井區130在該垂直方向上的投影範圍。在一實施例中,濃度調變區121的製作例如是在進行埋層120的離子佈植製程時額外設置一遮罩(未繪示),並透過該遮罩阻擋基底110的局部區域,使得該局部區域無法在該離子佈植製程中被植入摻質,而僅能在後續的熱驅入(drive-in)製程中獲得自埋層120所擴散出的少量摻質。因此,濃度調變區121可具有與埋層120相同的導電類型(如N型)、相同的摻質以及相對較低的摻雜濃度。舉例來說,濃度調變區121的摻雜濃度相較於埋層120的摻雜濃度例如是約減少10%至20%左右,較佳係約減少15%,但不以此為限。在另一實施例中,濃度調變區121的製作還可選擇在形成埋層120之前或之後進行,例如可先透過另一離子佈植製程在局部的基底110內直接形成摻雜濃度相對較低的一摻雜區作為該濃度調變區,再形成埋層120,或者是,在基底110內形成埋層120時先局部預留空間,之後再透過另一離子佈植製程於該預留空間內直接形成摻雜濃度相對較低的一摻雜區作為該濃度調變區,但不以此為限。
換言之,濃度調變區121即是局部設置(汲極區域150以及第一井區130下方的部位)在埋層120內的至少一開口(slot),而後透過熱驅入製程獲得自埋層120所擴散出的少量摻質,而可具有相對較低的
摻雜濃度。因此,濃度調變區121可降低該部位的電場強度,進而改善高壓半導體裝置100在電場強度較強的部位(即靠近PN接面的部位或汲極區域150附近)崩潰電壓較低的問題。在此設置下,高壓半導體裝置100的崩潰電壓例如約可提升5伏特左右,但不以此為限。請參照第3圖所示,本實施例的高壓半導體裝置100(如曲線E1所示)在模擬測試下,確實可降低局部的電場強度,而可相較於習用高壓半導體裝置(如曲線E2所示)獲得較高的崩潰電壓,但不以此為限。由此,本實施例的高壓半導體裝置100即可獲得較佳的元件效能。
本領域具有通常知識者應可輕易了解,為能滿足實際產品需求的前提下,本發明的高壓半導體裝置亦可能有其它態樣,而不限於前述。舉例來說,在前述實施例中,雖是以橫向擴散P型金氧半導體電晶體為實施樣態進行說明,而使該第一導電類型為P型、該第二導電類型為N型,但並不以此為限。在另一實施例中,亦可選擇使該第一導電類型為N型,該第二導電類型為P型而形成不同型態的高壓半導體裝置。下文將進一步針對高壓半導體裝置的其他實施例或變化型進行說明。且為簡化說明,以下說明主要針對各實施例不同之處進行詳述,而不再對相同之處作重覆贅述。此外,本發明之各實施例中相同之元件係以相同之標號進行標示,以利於各實施例間互相對照。
根據本發明的另一實施例,係提供一種高壓半導體裝置,其可在局部調整該埋層的摻雜濃度以降低局部的電場強度時,同時避免該部位的摻雜濃度過低而影響該埋層作為絕緣層的效果。請參照第4圖所示,其繪示本發明第二實施例中高壓半導體裝置300的俯視示意
圖。本實施例中的高壓半導體裝置300的結構大體上與前述第一實施例所述高壓半導體裝置100相同,同樣包括基底110、第一井區130、第二井區140、汲極區域150、源極區域160、基體區域170以及絕緣結構190等,相同之處容不再贅述。本實施例與前述實施例的主要差異在於濃度調變區321於埋層320內的具體設置條件,如設置區域、圖案設計、數量以及大小等。
詳細來說,本實施例的埋層320內係局部設置複數個濃度調變區321,濃度調變區321係位在汲極區域150以及第一井區130的下方。並且,濃度調變區321可具有與埋層320相同的導電類型(如N型)、相同的摻質以及較低的摻雜濃度。需注意的是,本實施例的濃度調變區321例如是一方型摻雜區,且各該方型摻雜區在如第4圖所示的一俯視圖上係相互間隔且錯位排列,而可整體呈現一棋盤狀(checkerboard arrangement),但不以此為限。換言之,本實施例的局部埋層320(即埋層320位在第一井區130下方的部分)亦可形成複數個方型摻雜區323,並且,各方型摻雜區323係與濃度調變區321相互間隔且錯位排列,如第4圖所示。
由此,本實施例的濃度調變區321可更為均勻地分布在高壓半導體裝置300中電場較強的部位,使得該部位下方的埋層320的摻雜濃度可更為均勻地降低,例如相較於其他部位的埋層320的摻雜濃度約減少10%至20%左右,較佳係約減少15%,但不以此為限。在此設置下,本實施例的高壓半導體裝置300同樣可改善元件在電場強度較強的部位(即靠近PN接面的部分或汲極區域150附近)的崩潰電壓較低的問
題,並有效提升該部位的崩潰電壓,例如約可提升5伏特左右,而獲得較佳的元件效能。
此外,本領域具有通常知識者應可輕易理解,前述實施例中各濃度調變區321、121的設置數量、圖案(如方形或長條狀)以及大小僅為例示,並不以此為限。在其他實施例中,該濃度調變區亦可依據實際元件需求而可具有其他的設置態樣,以便能更為均勻地局部降低該埋層的摻雜濃度,來達到降低電場強度的效果。並且,該濃度調變區在該埋層內所佔的整體面積亦可依據實際元件需求調整,較佳係在不影響該埋層作為絕緣層效果的前提下,盡可能地提高元件的崩潰電壓。
請參照第5圖至第7圖所示,其分別繪示本發明第三實施例、第四實施例以及第五實施例中高壓半導體裝置400/500/600的俯視示意圖,其中,高壓半導體裝置400/500/600的結構大體上與前述第二實施例所述高壓半導體裝置300相同,容不再贅述。該些實施例與前述第二實施例的主要差異在於該些濃度調變區可具有多種不同的設置態樣。
詳細來說,在第三實施例中,高壓半導體裝置400包含複數個濃度調變區421,並且,各濃度調變區421同樣為一方型摻雜區(摻雜濃度較低),且各該方型摻雜區在如第5圖所示的一俯視圖上係相互間隔地順列(in-line arrangement)排列於第一井區130或汲極區域150下方的埋層420中。而在第四實施例中,高壓半導體裝置500則可同時包含濃度調變區521以及濃度調變區523。濃度調變區521以及濃度調變
區523在如第6圖所示的一俯視圖上可分別為一矩框狀摻雜區(摻雜濃度較低),其中,濃度調變區523與濃度調變區521係相互分離地位在第一井區130或汲極區域150下方的埋層520中,並且,濃度調變區523係環繞在濃度調變區521之外。此外,濃度調變區523和濃度調變區521的幾何中心(geometric center)彼此可以互相重疊,但不限定於此。而在第五實施例中,高壓半導體裝置600則可同時包含複數個濃度調變區621以及複數個濃度調變區623。濃度調變區621例如是相互平行且沿著一第一方向D1延伸的條狀摻雜區(摻雜濃度較低),濃度調變區623則例如是相互平行且沿著一第二方向D2延伸的條狀摻雜區(摻雜濃度較低),第二方向D2不同於第一方向D1。由此,各濃度調變區623在如第7圖所示的一俯視圖上可橫跨濃度調變區621,而在第一井區130或汲極區域150下方的埋層620中呈現一網格狀(grid-shaped)結構,但不以此為限。在該第五實施例中,第一方向D1例如是垂直於第二方向D2,如第7圖所示,但不以此為限,在另一實施例中,該第一方向以及該第二方向還可選擇為彼此相交但相互不垂直,仍可形成整體呈現一網格狀結構的濃度調變區。
在前述的各種設置態樣下,該些濃度調變區(包含第5圖所示的濃度調變區421;第6圖所示的濃度調變區521、523;以及第7圖所示的濃度調變區621、623)同樣可更為均勻地分布在高壓半導體裝置400/500/600中電場較強的部位,使得該部位下方的該埋層(包含第5圖所示的埋層420;第6圖所示的埋層520;以及第7圖所示的埋層620)的摻雜濃度可更為均勻地降低,例如相較於其他部位的該埋層的摻雜濃度約減少10%至20%左右,較佳係約減少15%,但不以此為限。在前
述各種設置態樣下,高壓半導體裝置400/500/600同樣可改善元件在電場強度較強的部位(即靠近PN接面的部分或汲極區域150附近)的崩潰電壓較低的問題,提升該部位的崩潰電壓,例如約可提升5伏特左右,而獲得較佳的元件效能。
此外,另需注意的是,在本發明前述的各實施例中,雖皆是將各種態樣的該些濃度調變區設置在一埋層進行說明,但本領域具有通常知識者應可輕易理解,本發明前述的該些濃度調變區亦可選擇設置在一高壓半導體裝置的其他電絕緣層中,例如是形成在一深井區(deep well)或是一高壓井區(HV well)內等。藉此,同樣可透過該些濃度調變區設置達到局部降低該電絕緣層的摻雜濃度的效果,進而局部性地降低該高壓半導體裝置的電場強度。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:高壓半導體裝置
120:埋層
121:濃度調變區
130:第一井區
140:第二井區
150:汲極區域
160:源極區域
170:基體區域
210:閘極
Claims (17)
- 一種高壓半導體裝置,包含:一基底,具有一第一導電類型;一埋層,設置於該基底內,該埋層具有一第二導電類型,且該第二導電類型與該第一導電類型互補;一第一井區,設置於該基底內;一汲極區域,設置於該基底內並位在該埋層上方,該汲極區域具有該第一導電類型,並且該汲極區域設置在該第一井區內;一源極區域,設置於該基底內並位在該埋層上方,該源極區域具有該第一導電類型;一閘極,設置在該基底上,位在該源極區域與該汲極區域之間;以及至少一濃度調變區,設置在局部的該埋層內,該至少一濃度調變區位在該汲極區域的下方並具有該第二導電類型,且該至少一濃度調變區的摻雜濃度小於該埋層的摻雜濃度,其中,該至少一濃度調變區的投影範圍未超出該第一井區的投影範圍。
- 如申請專利範圍第1項所述的高壓半導體裝置,其中,該至少一濃度調變區的摻雜濃度相較於該埋層的摻雜濃度係減少10%至20%。
- 如申請專利範圍第1項所述的高壓半導體裝置,其中,該至少一濃度調變區包含至少一條狀摻雜區。
- 如申請專利範圍第1項所述的高壓半導體裝置,其中,該至少一濃度調變區包含複數個方型摻雜區,該些方型摻雜區相互間隔且錯位排列。
- 如申請專利範圍第1項所述的高壓半導體裝置,其中,該至少一濃度調變區包含複數個方型摻雜區,該些方型摻雜區相互間隔排列。
- 如申請專利範圍第1項所述的高壓半導體裝置,其中,該至少一濃度調變區包含至少一矩框狀摻雜區。
- 如申請專利範圍第1項所述的高壓半導體裝置,其中,該至少一濃度調變區為複數個,該些濃度調變區包含沿著一第一方向延伸的第一濃度調變區,以及沿著一第二方向延伸的第二濃度調變區,該第二濃度調變區橫跨該第一濃度調變區,且該第一方向不同於該第二方向。
- 如申請專利範圍第1項所述的高壓半導體裝置,其中,該第一井區具有該第一導電類型。
- 如申請專利範圍第8項所述的高壓半導體裝置,其中,該至少一濃度調變區的涵蓋面積小於該第一井區的涵蓋面積。
- 如申請專利範圍第8項所述的高壓半導體裝置,其中,該 至少一濃度調變區直接接觸該第一井區。
- 如申請專利範圍第8項所述的高壓半導體裝置,其中,該埋層和該第一井區之間具有PN接面。
- 如申請專利範圍第8項所述的種高壓半導體裝置,還包含:一第二井區,設置於該基底內,該第二井區具有該第二導電類型,其中,該第二井區環繞該第一井區,且該源極區域設置在該第二井區內。
- 如申請專利範圍第12項所述的高壓半導體裝置,其中該埋層的摻雜濃度大於該第二井區的摻雜濃度。
- 如申請專利範圍第12項所述的高壓半導體裝置,其中,該閘極的一側部分覆蓋該第二井區,且該閘極的該側鄰接該源極區域。
- 如申請專利範圍第12項所述的高壓半導體裝置,還包括一基體區域,位於該第二井區內,該基體區域具有該第二導電類型。
- 如申請專利範圍第15項所述的高壓半導體裝置,該基體區域環繞該汲極區域以及該源極區域。
- 如申請專利範圍第15項所述的高壓半導體裝置,還包括:一第一絕緣結構,設置在該基底上,位在該基體區域與該汲極區域之間;以及一第二絕緣結構,設置在該基底上,位在該汲極區域與該閘極之間,該閘極不直接接觸該汲極區域。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109119141A TWI740531B (zh) | 2020-06-08 | 2020-06-08 | 高壓半導體裝置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109119141A TWI740531B (zh) | 2020-06-08 | 2020-06-08 | 高壓半導體裝置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI740531B true TWI740531B (zh) | 2021-09-21 |
| TW202147610A TW202147610A (zh) | 2021-12-16 |
Family
ID=78777752
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109119141A TWI740531B (zh) | 2020-06-08 | 2020-06-08 | 高壓半導體裝置 |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TWI740531B (zh) |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20130207183A1 (en) * | 2012-02-09 | 2013-08-15 | Ching-Hung Kao | Semiconductor device and method of fabricating the same |
| US20130265086A1 (en) * | 2012-04-06 | 2013-10-10 | Hoon Chang | Semiconductor Devices Including a Guard Ring and Related Semiconductor Systems |
-
2020
- 2020-06-08 TW TW109119141A patent/TWI740531B/zh active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20130207183A1 (en) * | 2012-02-09 | 2013-08-15 | Ching-Hung Kao | Semiconductor device and method of fabricating the same |
| US20130265086A1 (en) * | 2012-04-06 | 2013-10-10 | Hoon Chang | Semiconductor Devices Including a Guard Ring and Related Semiconductor Systems |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202147610A (zh) | 2021-12-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7368785B2 (en) | MOS transistor device structure combining Si-trench and field plate structures for high voltage device | |
| TWI269444B (en) | Semiconductor device and process | |
| US9997626B2 (en) | NLDMOS device and method for manufacturing the same | |
| CN109524457B (zh) | 半导体装置 | |
| JPH09270466A (ja) | 半導体装置及びその製造方法 | |
| KR101699585B1 (ko) | 고전압 반도체 소자 및 그 제조 방법 | |
| TW202119633A (zh) | 有可控制的通道長度的半導體裝置以及其製造方法 | |
| KR20170114703A (ko) | 게이트 전극 구조물 및 이를 포함하는 고전압 반도체 소자 | |
| US9018703B2 (en) | Hybrid high voltage device and manufacturing method thereof | |
| US11393921B2 (en) | High-voltage semiconductor device | |
| TW201251007A (en) | Lateral-diffused metal oxide semiconductor device (LDMOS) and fabrication method thereof | |
| KR102177257B1 (ko) | 반도체 소자 및 그 제조 방법 | |
| CN115547838A (zh) | 金属氧化物半导体器件的制备方法及器件 | |
| TWI740719B (zh) | 高壓半導體裝置 | |
| US20100090291A1 (en) | Transistor structure having reduced input capacitance | |
| TWI740531B (zh) | 高壓半導體裝置 | |
| TWI781289B (zh) | 製造高電壓半導體裝置的方法 | |
| KR102830666B1 (ko) | 반도체 디바이스 및 이의 제조 방법 | |
| KR102908916B1 (ko) | 원형 ldmos 소자 및 그 제조 방법 | |
| TWI747235B (zh) | 高壓半導體裝置 | |
| CN113782604B (zh) | 高压半导体装置 | |
| TWI500152B (zh) | 橫向擴散金氧半導體元件及其製作方法 | |
| KR20170111102A (ko) | 고전압 반도체 소자 | |
| CN109817719B (zh) | Nldmos器件及其制造方法 | |
| TWI747379B (zh) | 高壓半導體裝置及其形成方法 |