[go: up one dir, main page]

TWI610445B - 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法 - Google Patents

具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法 Download PDF

Info

Publication number
TWI610445B
TWI610445B TW105135061A TW105135061A TWI610445B TW I610445 B TWI610445 B TW I610445B TW 105135061 A TW105135061 A TW 105135061A TW 105135061 A TW105135061 A TW 105135061A TW I610445 B TWI610445 B TW I610445B
Authority
TW
Taiwan
Prior art keywords
source
drain region
sidewall spacer
gate electrode
region
Prior art date
Application number
TW105135061A
Other languages
English (en)
Other versions
TW201717401A (zh
Inventor
伯恩哈特 賽爾
Bernhard Sell
Original Assignee
英特爾股份有限公司
Intel Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 英特爾股份有限公司, Intel Corporation filed Critical 英特爾股份有限公司
Publication of TW201717401A publication Critical patent/TW201717401A/zh
Application granted granted Critical
Publication of TWI610445B publication Critical patent/TWI610445B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6212Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • H10B12/056Making the transistor the transistor being a FinFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/36DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being a FinFET
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • H10D30/0243Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] using dummy structures having essentially the same shapes as the semiconductor bodies, e.g. to provide stability
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • H10D30/0245Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] by further thinning the channel after patterning the channel, e.g. using sacrificial oxidation on fins
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/031Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
    • H10D30/0321Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
    • H10D30/0323Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon comprising monocrystalline silicon
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6211Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6212Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections
    • H10D30/6213Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies having non-rectangular cross-sections having rounded corners
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6217Fin field-effect transistors [FinFET] having non-uniform gate electrodes, e.g. gate conductors having varying doping
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • H10D30/6219Fin field-effect transistors [FinFET] characterised by the source or drain electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/01Manufacture or treatment
    • H10D62/021Forming source or drain recesses by etching e.g. recessing by etching and then refilling
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • H10D62/292Non-planar channels of IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/82Heterojunctions
    • H10D62/822Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/021Manufacture or treatment using multiple gate spacer layers, e.g. bilayered sidewall spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/667Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/681Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered
    • H10D64/685Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered being perpendicular to the channel plane
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/693Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator the insulator comprising nitrogen, e.g. nitrides, oxynitrides or nitrogen-doped materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0128Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0158Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/834Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/201Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
    • H10D86/215Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI comprising FinFETs
    • H10P14/3411
    • H10P50/642
    • H10P50/693

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Chemical & Material Sciences (AREA)
  • Thin Film Transistor (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • General Chemical & Material Sciences (AREA)
  • Composite Materials (AREA)
  • Materials Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Photovoltaic Devices (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法被描述。例如,一種半導體裝置包括被設置於基板之上的半導體本體。閘極電極堆疊被設置於該半導體本體的一部分之上以界定該閘極電極堆疊下方的半導體本體中的通道區。源極與汲極區被界定於該閘極電極堆疊的兩側上的半導體本體中。側壁間隔物被設置成相鄰於該閘極電極堆疊且在僅該源極與汲極區的一部分之上。該源極與汲極區在該等側壁間隔物下方的該部分具有比該半導體本體的通道區之高度與寬度更大的高度與寬度。

Description

具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
本發明的實施例為半導體裝置及製程的領域,且尤其為具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法。
在過去幾十年,積體電路中的特性圖案之縮放已經成為不斷增長的半導體產業背後的驅動力。縮放至愈來愈小的特性圖案使半導體晶片的有限基板面上的功能單元之密度能夠增加。例如,縮小電晶體尺寸容許較多數量的記憶體或邏輯裝置被併入晶片上,給予製造出具較多容量的產品。然而對愈多容量的需要並非沒有問題。最佳化各個裝置的性能之必要性變得愈來愈重要。
在製造積體電路裝置中,多閘極電晶體(諸如FIN-FET及三閘極電晶體)已隨著裝置尺寸持續縮小而變得較為普遍。在習知製程中,FIN-FET及三閘極電晶體一般被 製造於大塊矽基板或者絕緣體上矽基板上。在一些例子中,大塊矽基板較佳,因為它們的成本較低且因為它們可以致能較不複雜的FIN-FET及三閘極製造程序。在其他例子中,絕緣體上矽基板較佳是因為FIN-FET及三閘極電晶體的短通道性能被改善。
然而縮放多閘極電晶體並非沒有後果。隨著這些微電子電路的基本建構區塊之尺寸被減小且隨著給定區中所製造之大量基本建構區塊被增加,此種裝置運作期間對外部電阻(Rext)的限制已經變得無法克服。已經嘗試許多不同技術來改善電晶體的Rext,包括改善接觸金屬、增加摻雜劑的活性及降低半導體與接觸金屬間的障壁。然而,Rext降低的領域中仍需要顯著改善。
本發明的實施例包括了具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法。
在實施例中,一種半導體裝置包括被設置於基板之上的半導體本體。閘極電極堆疊被設置於該半導體本體的一部分之上以界定該閘極電極堆疊下方的半導體本體中的通道區。源極與汲極區被界定於該閘極電極堆疊的兩側上的半導體本體中。側壁間隔物被設置成相鄰於該閘極電極堆疊且在僅該源極與汲極區的一部分之上。該源極與汲極區在該等側壁間隔物下方的該部分具有比該半導體本體的通道區之高度與寬度更大的高度與寬度。
在另一實施例中,一種製造半導體裝置的方法包括形成半導體本體於基板之上。閘極電極堆疊被形成於該半導體本體的一部分之上以界定該閘極電極堆疊下方的半導體本體中的通道區以及該閘極電極堆疊的兩側上的半導體本體中的源極與汲極區。側壁間隔物被形成為相鄰於該閘極電極堆疊且在僅該源極與汲極區的一部分之上。該源極與汲極區在該等側壁間隔物下方的該部分具有比該半導體本體的通道區之高度與寬度更大的高度與寬度。
在另一實施例中,一種製造半導體裝置的方法包括形成硬遮罩圖案於基板之上。該硬遮罩圖案包括第一區的多數鰭片形成特性圖案,各者具第一寬度。該硬遮罩圖案也包括第二區的多數鰭片形成特性圖案,各者具大約等於該第一寬度的第二寬度。隨後,抗蝕層被形成及圖案化以覆蓋該第二區及暴露該第一區。隨後,該第一區的多數鰭片形成特性圖案被蝕刻以形成多數薄化鰭片形成特性圖案,各者具小於該第二寬度的第三寬度。隨後,該抗蝕層被移除。隨後,該硬遮罩圖案被轉移至該基板以形成第一區的多數鰭片,各者具該第三寬度,且形成第二區的多數鰭片,各者具該第二寬度。隨後,半導體裝置從該等第一及第二區的多數鰭片加以形成。
在另一實施例中,一種製造半導體裝置的方法包括形成硬遮罩圖案於基板之上。該硬遮罩圖案包括第一區的多數鰭片形成特性圖案,各者具第一寬度。該硬遮罩圖案也包括第二區的多數鰭片形成特性圖案,各者具大約等於該 第一寬度的第二寬度。隨後,該硬遮罩圖案被轉移至該基板以形成第一區的多數鰭片,各者具該第一寬度,且形成第二區的多數鰭片,各者具該第二寬度。隨後,抗蝕層被形成及圖案化以覆蓋該第二區的多數鰭片及暴露該第一區的多數鰭片。隨後,該第一區的多數鰭片被蝕刻以形成多數薄化鰭片,各者具小於該第二寬度的第三寬度。隨後,該抗蝕層被移除。隨後,半導體裝置從該等第一及第二區的多數鰭片加以形成。
100‧‧‧半導體裝置
102‧‧‧基板
104‧‧‧半導體本體
106‧‧‧閘極電極堆疊
108‧‧‧通道區
110‧‧‧源極與汲極區
112‧‧‧側壁間隔物
114‧‧‧隔離層
120‧‧‧步階特性圖案
130‧‧‧刻面特性圖案
140‧‧‧圓角特性圖案
300‧‧‧製程流程
302‧‧‧厚鰭片
304‧‧‧犧牲閘極
306‧‧‧間隔物
308‧‧‧源極-汲極區
310‧‧‧層間介電膜
312‧‧‧薄化鰭片
320‧‧‧永久閘極堆疊
400‧‧‧製程流程
404‧‧‧犧牲閘極
406‧‧‧間隔物
408‧‧‧薄源極-汲極區
410‧‧‧層間介電膜
412‧‧‧薄鰭片
418‧‧‧厚源極與汲極區
420‧‧‧永久閘極堆疊
500A‧‧‧曲線圖
500B‧‧‧曲線圖
600‧‧‧製程流程
602‧‧‧基板
603A‧‧‧硬遮罩
603B‧‧‧硬遮罩
604‧‧‧區
606‧‧‧區
608‧‧‧抗蝕層
610A‧‧‧鰭片
610B‧‧‧鰭片
700‧‧‧製程流程
702‧‧‧基板
703A‧‧‧硬遮罩
703B‧‧‧硬遮罩
704‧‧‧區
706‧‧‧區
708‧‧‧抗蝕層
710A‧‧‧鰭片
710B‧‧‧鰭片
800‧‧‧運算裝置
802‧‧‧主機板
804‧‧‧處理器
806‧‧‧通訊晶片
第1A圖示出了依據本發明實施例之具有頸部半導體本體的半導體裝置之平面圖。
第1B圖示出了依據本發明實施例之第1A圖的半導體裝置沿著a-a’軸所取得的剖面圖。
第1C圖示出了依據本發明實施例之第1A圖的半導體裝置沿著b-b’軸所取得的剖面圖
第2A圖示出了依據本發明實施例之具有頸部半導體本體的半導體裝置之平面圖。
第2B圖示出了依據本發明另一實施例之具有頸部半導體本體的另一半導體裝置之平面圖。
第2C圖示出了依據本發明另一實施例之具有頸部半導體本體的另一半導體裝置之平面圖。
第3圖示出了依據本發明實施例之製造具有頸部半導體本體的半導體裝置之方法中的製程流程。
第4圖示出了依據本發明實施例之製造具有頸部半導體本體的半導體裝置之方法中的製程流程。
第5A圖包括了依據本發明實施例之具有頸部半導體本體的半導體裝置對沒有頸部半導體本體的半導體裝置的驅動電流增益(% Idsat增益)作為矽通道厚度(微米)之函數的曲線圖。
第5B圖包括了依據本發明實施例之具有頸部半導體本體的半導體裝置對沒有頸部半導體本體的半導體裝置的驅動電流增益(% Idlin增益)作為矽通道厚度(微米)之函數的曲線圖。
第6圖示出了依據本發明實施例之製造具有變化寬度的半導體本體的半導體裝置之方法中的製程流程。
第7圖示出了依據本發明實施例之製造具有變化寬度的半導體本體的半導體裝置之方法中的製程流程。
第8圖示出了依據本發明一個實施方式的運算裝置。
具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法被描述。在下列實施方式中,數個特定細節被陳述,諸如特定整合與材料體系,以便提供本發明實施例的徹底理解。對熟習本技藝之人士而言將顯而易見的是,本發明的實施例可在沒有這些特定細節的情況下加以實行。在其他例子中,熟知的特徵(諸如積體電路設計佈局)未被詳細描述以便不會不必要地模糊本發明的 實施例。進一步而言,將理解的是,圖中所示的各種實施例為例示性表示且不必然按比例繪製。
本發明的一或更多個實施例目標為具有下列的半導體裝置:(1)對間隔物下方的鰭片寬度而言不同的主動通道區中的鰭片寬度,(2)在相同晶粒上的不同主動通道中具至少二個不同鰭片寬度的積體電路,(3)圖案化製程,在蝕刻真實鰭片前界定二個不同鰭片寬度,(4)圖案化製程,以在犧牲虛擬閘極移除製程以後、或其組合以後界定二個不同鰭片寬度。一或更多個實施例目標為改善諸如電晶體的裝置的驅動電流且建構具有閒置耗電低與主動性能高的電路。
FinFET中的鰭片之寬度影響臨限電壓(Vt)及該裝置的外部電阻。針對高性能裝置,可能有益處的是具有具較高Vt及較低電阻的相對較寬鰭片。針對低功率裝置,相反才是正確。目前,該製程必須針對這些裝置的一個加以最佳化。可能有益處的是兩個裝置具有最佳性能來最佳化產品功率性能。例如,低功率裝置藉由額外的井摻雜加以產生,導致了會降低(尤其在低電源供應電壓時)驅動電流的較高Vt及較高接面洩漏。替代地,該製程針對低功率裝置加以最佳化,導致高性能裝置的驅動電流被降低。本發明的實施例可藉由提供相同晶粒上的二個不同裝置或者藉由具有低Vt及低外部電阻兩者的裝置,致能高性能與低功率裝置的同時最佳化。
在第一態樣中,具有頸部半導體本體的半導體裝置及 形成具有頸部半導體本體的半導體裝置的方法被提供。此種電晶體結構在通道中及在間隔物下方的鰭片區中具有不同鰭片寬度。頸部鰭片可改善在鰭片CD被縮放時的短通道效應改善與外部電阻間的權衡,改善最佳裝置的驅動電流。
在實例中,第1A圖示出了依據本發明實施例之具有頸部半導體本體的半導體裝置之平面圖。第1B圖示出了依據本發明實施例之第1A圖的半導體裝置沿著a-a’軸所取得的剖面圖。第1C圖示出了依據本發明實施例之第1A圖的半導體裝置沿著b-b’軸所取得的剖面圖。
參照第1A至1C圖,半導體裝置100包括被設置於基板102之上的半導體本體104。閘極電極堆疊106被設置於半導體本體104的一部分之上以界定閘極電極堆疊106下方的半導體本體104中的通道區108。源極與汲極區110被界定於閘極電極堆疊106的兩側上的半導體本體104中。側壁間隔物112被設置成相鄰於閘極電極堆疊106且在僅源極與汲極區110的一部分之上。
參照第1B及1C圖,源極與汲極區110在側壁間隔物112下方的該部分具有比半導體本體104的通道區108之高度(H1)與寬度(W1)更大的高度(H2)與寬度(W2)。高度H1及H2被定義為半導體本體104在隔離層114之上的各別部分之高度,如第1B及1C圖中所示。
參照第1A圖,在實施例中,源極與汲極區110未在 側壁間隔物112下方的部分具有比源極與汲極區110在側壁間隔物112下方的該部分之高度(H2)與寬度(W2)更大的高度與寬度(W3),例如,W3>W2。替代地,在另一實施例中,源極與汲極區110未在側壁間隔物112下方的部分具有與源極與汲極區110在側壁間隔物112下方的該部分之高度(H2)與寬度(W2)大約相同的高度與寬度(W3),例如,W3=W2。
在實施例中,源極與汲極區110的至少一部分為源極與汲極區110的嵌埋部分。即,在形成源極與汲極區110時,原始半導體本體104的一部分被移除且被半導體本體104的新部分替換(例如,藉由磊晶生長)。例如,在一個此種實施例中,源極與汲極區110的該嵌埋部分由不同於通道區108的半導體材料所構成。在一個實施例中,該嵌埋部分不包括源極與汲極區110在側壁間隔物112下方的該部分。在另一實施例中,該嵌埋部分包括至少部份及可能所有的源極與汲極區110在側壁間隔物112下方的該部分。
在實施例中,參照第1B及1C圖,基板102為結晶基板,且半導體本體104(例如,第1B圖中的通道區108及第1C圖中的源極與汲極區110)與結晶基板102連續。即,半導體本體104從大塊基板加以形成。在替代實施例中(未顯示),介電層被設置於該於該半導體本體與該基板間,且該半導體本體與該基板不連續,例如,如同絕緣體上矽(SOI)基板的情況。
在實施例中,通道區108具有大約範圍在30-50奈米的高度(H1)及大約範圍在10-30奈米的寬度(W1)。在該實施例中,通道區108的高度(H1)比源極與汲極區110在側壁間隔物112下方的該部分之高度(H2)少大約1-2奈米。並且,通道區108的寬度(W1)比源極與汲極區110在側壁間隔物112下方的該部分之寬度(W2)少大約2-4奈米。在實施例中,源極與汲極區110在側壁間隔物112下方的該部分之高度(H2)比通道區108的高度(H1)大大約1-7%。在該實施例中,源極與汲極區110在側壁間隔物112下方的該部分之寬度(W2)比通道區108的寬度(W1)大大約6-40%。
第1A至1C圖中的半導體裝置100之可能實施例被描述於下。在第一實例中,第2A圖示出了依據本發明實施例之具有頸部半導體本體的半導體裝置之平面圖。參照第2A圖,通道區108係由步階特性圖案120耦接至源極與汲極區110在側壁間隔物112下方的該部分。閘極電極堆疊106被描繪為虛線以透視下層通道區108。並且,源極與汲極區110未在間隔物112下方的該部分之尺寸較大的選項以源極與汲極區110周圍的長虛線加以描繪。
在第二實例中,第2B圖示出了依據本發明另一實施例之具有頸部半導體本體的另一半導體裝置之平面圖。參照第2B圖,通道區108係由刻面特性圖案130耦接至源極與汲極區110在側壁間隔物112下方的該部分。閘極電極堆疊106被描繪為虛線以透視下層通道區108。並且, 源極與汲極區110未在間隔物112下方的該部分之尺寸較大的選項以源極與汲極區110周圍的長虛線加以描繪。
在第三實例中,第2C圖示出了依據本發明另一實施例之具有頸部半導體本體的另一半導體裝置之平面圖。參照第2C圖,通道區108係由圓角特性圖案140耦接至源極與汲極區110在側壁間隔物112下方的該部分。閘極電極堆疊106被描繪為虛線以透視下層通道區108。並且,源極與汲極區110未在間隔物112下方的該部分之尺寸較大的選項以源極與汲極區110周圍的長虛線加以描繪。
因此,再次參照第2B及2C圖,在實施例中,通道區104係由漸變(graded)特性圖案(例如,120或140)耦接至源極與汲極區110在側壁間隔物112下方的該部分。在實施例中,該漸變特性圖案在半導體裝置110的操作期間降低重疊電容及展佈電阻。
在實施例中,如關於製程流程600及700加以較詳細描述於下,半導體裝置100被設置於相同基板102之上作為具有通道區的第二半導體裝置。在該實施例中,該第二半導體裝置的通道區的最窄寬度大於半導體裝置100的通道區108的最窄寬度(例如,W1)。
半導體裝置100可為任何併入閘極、通道區及一對源極/汲極區的半導體裝置。在實施例中,半導體裝置100為一種諸如但不限於MOS-FET或微機電系統(MEMS)的半導體裝置。在一個實施例中,半導體裝置100為三維MOS-FET且為或隔離裝置或者為複數個巢套裝置中的一 個裝置。如被理解的一個典型積體電路,N通道及P通道電晶體兩者可被製造於單一基板上以形成CMOS積體電路。
基板102及因此半導體本體104可能由可承受製造程序且電荷可在其中遷移的半導體材料所構成。在實施例中,基板102為大塊基板,且半導體本體104與大塊基板102連續。在實施例中,基板102由結晶矽、矽/鍺或以電荷載子(諸如但不限於磷、砷、硼或其組合)摻雜的鍺層所構成。在一個實施例中,基板102中的矽原子之濃度大於97%,或替代地,摻雜原子的濃度小於1%。在另一實施例中,基板102由生長於不同結晶基板頂上的磊晶層所構成,例如生長於硼摻雜大塊矽單晶基板頂上的矽磊晶層。基板102也可包括被設置於大塊結晶基板與磊晶層間的絕緣層,以形成例如絕緣體上矽基板。在此種實例中,半導體本體104可能為隔離半導體本體。在實施例中,該絕緣層由諸如但不限於二氧化矽、氮化矽、氮氧化矽或高k介電層的材料所構成。基板102可替代地由III-V族材料所構成。在實施例中,基板102由III-V材料所構成,諸如但不限於氮化鎵、磷化鎵、砷化鎵、磷化銦、銻化銦、銦鎵砷化物、鋁鎵砷化物、銦鎵磷化物、或其組合。半導體本體104可由多個半導體材料所構成,其各者可包括額外的摻雜原子。在一個實施例中,基板102由結晶矽所構成且電荷載子摻雜劑雜質原子為諸如但不限於硼、砷、銦或磷的原子。在另一實施例中,基板102由III-V 材料所構成且電荷載子摻雜劑雜質原子為諸如但不限於碳、矽、鍺、氧、硫、硒或碲的原子。在另一實施例中,半導體本體104為未經摻雜或僅輕度摻雜。額外地,通常在習知裝置製造中所使用的暈摻雜可能在一個實施例中從半導體裝置100的製造中消除。將理解的是,在實施例中半導體本體104的材料不同於基板102的材料。
在另一實施例中,半導體裝置100為非平面裝置,諸如但不限於fin-FET或三閘極裝置。在此種裝置中,半導體本體104由三維體所構成或從三維體所形成。在一個此種實施例中,閘極電極堆疊106圍繞該三維體的至少頂表面及一對側壁。在另一實施例中,半導體本體104被製成分離的三維體,諸如在奈米線裝置中。在一個此種實施例中,閘極電極堆疊106完全圍繞半導體本體104的一部分。
閘極電極堆疊106可包括閘極電極及下層閘極介電層。在實施例中,閘極電極堆疊106的閘極電極由金屬閘極所構成且該閘極介電層由高K材料所構成。例如,在一個實施例中,該閘極介電層由諸如但不限於氧化鉿、氮氧化鉿、矽酸鉿、氧化鑭、氧化鋯、矽酸鋯、氧化鉭、鈦酸鋇鍶、鈦酸鋇、鈦酸鍶、氧化釔、氧化鋁、鉛鈧鉭氧化物(lead scandium tantalum oxide)、鈮酸鉛鋅、或其組合的材料所構成。此外,閘極介電層的一部分可包括從半導體本體104的頂部幾層所形成的一層原生氧化物。在實施例中,該閘極介電層由頂部高k部分及下方部分(由半導 體材料的氧化物所構成)所構成。在一個實施例中,該閘極介電層由氧化鉿的頂部部分及二氧化矽或氮氧化矽的底部部分所構成。
在一個實施例中,該閘極電極由諸如但不限於金屬氮化物、金屬碳化物、金屬矽化物、金屬鋁化物、鉿、鋯、鈦、鉭、鋁、釕、鈀、鉑、鈷、鎳或導電性金屬氧化物的金屬層所構成。在特定實施例中,該閘極電極由被形成於金屬功函數設定層之上的非功函數設定填充材料所構成。在實施例中,該閘極電極由P型材料所構成。在另一實施例中,該閘極電極由N型材料所構成。在另一實施例中,該閘極電極由中間能隙材料所構成。在特定的此種實施例中,對應的通道區為未經摻雜或為僅輕度摻雜。
在實施例中,側壁間隔物112由絕緣性介電材料所構成,諸如但不限於二氧化矽、碳化矽、氮氧化矽或氮化矽。同樣地,介電層114可由絕緣性介電材料所構成,諸如但不限於二氧化矽、碳化矽、氮氧化矽或氮化矽。
形成諸如以上所述的裝置之方法也被預期在本發明實施例的精神與範圍內。在第一實例中,第3圖示出了依據本發明實施例之製造具有頸部半導體本體的半導體裝置之方法中的製程流程300。
參照製程流程300的A部份,厚鰭片302被形成,犧牲閘極304被圖案化,閘極間隔物306藉由全面性沈積(blanket deposition)與隨後的蝕刻來加以形成,且源極-汲極區308被形成。額外地,層間介電膜310可被沈積及 拋光以暴露犧牲閘極304。參照製程流程300的B部份,犧牲閘極304被移除且厚鰭片302被蝕刻以形成具減少厚度的薄化鰭片312,例如,減少大約範圍在1-5奈米的量。參照製程流程300的C部份,永久閘極堆疊320被形成於薄化鰭片312之上。例如,高k閘極介電層及金屬閘極電極可被形成。在實施例中,薄化鰭片312提供改善的短通道效應,而源極與汲極區308在間隔物306下方的較寬部分有助於降低外部電阻。
犧牲閘極304在實施例中由適於在替換閘極操作時移除的材料所構成。在一個實施例中,犧牲閘極304由多晶矽、非晶矽、二氧化矽、氮化矽、或其組合所構成。在另一實施例中,諸如二氧化矽或氮化矽層的保護性蓋層(未顯示)被形成於犧牲閘極304之上。在實施例中,下層的虛擬閘極介電層(也未顯示)被含括。在實施例中,犧牲閘極304包括側壁間隔物306,其可由適於最終電隔離永久閘極結構與相鄰導電接點的材料所構成。例如,在一個實施例中,間隔物306由介電材料所構成,諸如但不限於二氧化矽、氮氧化矽、氮化矽、或碳摻雜的氮化矽。
在實施例中,犧牲閘極304藉由乾蝕刻或濕蝕刻製程加以移除。在一個實施例中,犧牲閘極304由多晶矽或非晶矽所構成且藉由使用SF6的濕蝕刻製程加以移除。在另一實施例中,犧牲閘極304由多晶矽或非晶矽所構成且藉由使用NH4OH水溶液或氫氧化四甲基銨的濕蝕刻製程加以移除。在一個實施例中,犧牲閘極304由氮化矽所構成 且藉由使用磷酸水溶液的濕蝕刻加以移除。
鰭片302可藉由任何移除鰭片302的一部分而沒有不利影響其他存在的半導體特性圖案之合適技術加以薄化以形成312,諸如藉由使用乾蝕刻或濕蝕刻製程。在一個實施例中,鰭片302藉由使用乾電漿蝕刻(使用NF3、HBr、SF6/Cl或Cl2)加以薄化以形成312。在另一實施例中,濕蝕刻製程被使用。
在第二實例中,第4圖示出了依據本發明實施例之製造具有頸部半導體本體的半導體裝置之方法中的製程流程400。參照製程流程400的A部份,薄鰭片412被形成,犧牲閘極404被圖案化,且薄源極-汲極區408被形成。參照製程流程400的B部份,閘極間隔物406藉由全面性沈積與隨後的蝕刻來加以形成,且厚源極與汲極區418藉由例如磊晶生長來加以形成。額外地,層間介電膜410可被沈積及拋光以暴露犧牲閘極404。犧牲閘極404被接著移除,如B部份中所示。參照製程流程400的C部份,永久閘極堆疊420被形成於薄鰭片412之上。例如,高k閘極介電層及金屬閘極電極可被形成。在實施例中,薄鰭片412提供改善的短通道效應,而源極與汲極區408/418在間隔物406下方的較寬部分有助於降低外部電阻。犧牲閘極形成及替換可如同以上關於製程流程300所述來加以實施。
因此,在實施例中,一種製造半導體裝置的方法包括形成半導體本體於基板之上。閘極電極堆疊被形成於該半 導體本體的一部分之上以界定該閘極電極堆疊下方的半導體本體中的通道區以及該閘極電極堆疊的兩側上的半導體本體中的源極與汲極區。側壁間隔物被形成為相鄰於該閘極電極堆疊且在僅該源極與汲極區的一部分之上。該源極與汲極區在該等側壁間隔物下方的該部分具有比該半導體本體的通道區之高度與寬度更大的高度與寬度。
在一個此種實施例中,形成該閘極電極堆疊包括形成犧牲閘極電極堆疊、移除該犧牲閘極電極堆疊、及形成永久閘極電極堆疊。在該實施例中,形成該通道區包括薄化該半導體本體在移除該犧牲閘極電極堆疊之後且在形成該永久閘極電極堆疊之前所暴露的部分,例如如同關於製程流程300所述。在另一此種實施例中,形成該閘極電極堆疊包括形成犧牲閘極電極堆疊、移除該犧牲閘極電極堆疊、及形成永久閘極電極堆疊。在該實施例中,形成該源極與汲極區包括擴展該半導體本體在移除該犧牲閘極電極堆疊以前所暴露的部分,例如如同關於製程流程400所述。
第5A圖包括了依據本發明實施例之具有頸部半導體本體的半導體裝置對沒有頸部半導體本體的半導體裝置的驅動電流增益(% Idsat增益)作為矽通道厚度(微米)之函數的曲線圖500A。第5B圖包括了依據本發明實施例之具有頸部半導體本體的半導體裝置對沒有頸部半導體本體的半導體裝置的驅動電流增益(% Idlin增益)作為矽通道厚度(微米)之函數的曲線圖500B。參照曲線圖 500A及500B,由前方矽寬度(Wsi)定義所形成的鰭片相較於替換閘極操作期間所定義之具薄化矽寬度(Wsi)的鰭片,例如,如同關於製程300所述。該等曲線圖顯示薄化鰭片裝置的預期驅動電流增益。
在第二態樣中,形成具有變化寬度的半導體本體的方法被提供。此種製程可使不同鰭片寬度形成於相同晶粒內。使用較寬鰭片寬度裝置於高性能應用以及較低鰭片寬度裝置於較低功率(低待機洩漏)應用可因此在相同晶粒上達成。
在第一實例中,第6圖示出了依據本發明實施例之製造具有變化寬度的半導體本體的半導體裝置之方法中的製程流程600。
參照製程流程600的A部份,硬遮罩603A/603B形成於基板602之上(例如,於結晶矽基板之上)以供最終鰭片形成係包括沈積及圖案化硬遮罩層。圖案化的硬遮罩層603A/603B包括最終薄鰭片形成區604及最終厚鰭片形成區606。參照製程流程600的B部份,將保持較寬的鰭片(例如,在區606中)以抗蝕層608加以阻擋且暴露的硬遮罩603A被蝕刻以減少該等線的寬度。參照製程流程600的C部份,抗蝕層608被接著移除(例如包括灰化製程),且新硬遮罩圖案603A/603B被轉移至基板602中以形成鰭片610A及610B。替代地,在實施例中,額外的微影鰭片薄化可在該等鰭片被蝕刻至該基板中以後且在圖案化犧牲閘極以前加以實施。在實施例中,硬遮罩區 603A/603B首先藉由間隔物圖案化流程加以形成,其可被用來有效使被用來形成該等特性圖案的微影製程之間距(pitch)加倍。製程流程600保留該間隔物圖案化流程的間距。
因此,在實施例中,一種製造半導體裝置的方法包括形成硬遮罩圖案於基板之上。該硬遮罩圖案包括第一區的多數鰭片形成特性圖案,各者具第一寬度。該硬遮罩圖案也包括第二區的多數鰭片形成特性圖案,各者具大約等於該第一寬度的第二寬度。隨後,抗蝕層被形成及圖案化以覆蓋該第二區及暴露該第一區。隨後,該第一區的多數鰭片形成特性圖案被蝕刻以形成多數薄化鰭片形成特性圖案,各者具小於該第二寬度的第三寬度。隨後,該抗蝕層被移除。隨後,該硬遮罩圖案被轉移至該基板以形成第一區的多數鰭片,各者具該第三寬度,且形成第二區的多數鰭片,各者具該第二寬度。隨後,半導體裝置從該等第一及第二區的多數鰭片加以形成。在一個此種實施例中,該基板為單晶矽基板,且轉移該硬遮罩圖案至該基板包括形成單晶矽鰭片。
在第二實例中,第7圖示出了依據本發明實施例之製造具有變化寬度的半導體本體的半導體裝置之方法中的製程流程700。
參照製程流程700的A部份,硬遮罩703A/703B形成於基板702之上(例如,於結晶矽基板之上)以供鰭片形成係包括沈積及圖案化硬遮罩層。圖案化的硬遮罩層 703A/703B包括薄鰭片形成區704及厚鰭片形成區706。硬遮罩圖案703A/703B被接著轉移至基板702中以形成對應的鰭片。犧牲閘極圖案化及延伸源極與汲極形成可接著被實施。並且,層間介電材料可被沈積及接著拋光以顯露該等犧牲閘極。該等犧牲閘極被接著移除。參照製程流程700的B部份,將保持較寬的鰭片710B(例如,在區706中)以抗蝕層708加以阻擋。鰭片薄化蝕刻被用來減少鰭片710A的鰭片寬度。參照製程流程700的C部份,抗蝕層708被移除(例如包括灰化製程),且標準裝置製造技術可藉由使用較薄鰭片710A及較寬鰭片710B加以實施。在實施例中,硬遮罩區703A/703B首先藉由間隔物圖案化流程加以形成,其可被用來有效使被用來形成該等特性圖案的微影製程之間距加倍。製程流程700保留該間隔物圖案化流程的間距。
因此,在實施例中,一種製造半導體裝置的方法包括形成硬遮罩圖案於基板之上。該硬遮罩圖案包括第一區的多數鰭片形成特性圖案,各者具第一寬度。該硬遮罩圖案也包括第二區的多數鰭片形成特性圖案,各者具大約等於該第一寬度的第二寬度。隨後,該硬遮罩圖案被轉移至該基板以形成第一區的多數鰭片,各者具該第一寬度,且形成第二區的多數鰭片,各者具該第二寬度。隨後,抗蝕層被形成及圖案化以覆蓋該第二區的多數鰭片及暴露該第一區的多數鰭片。隨後,該第一區的多數鰭片被蝕刻以形成多數薄化鰭片,各者具小於該第二寬度的第三寬度。隨 後,該抗蝕層被移除。隨後,半導體裝置從該等第一及第二區的多數鰭片加以形成。在一個此種實施例中,該基板為單晶矽基板,且轉移該硬遮罩圖案至該基板包括形成單晶矽鰭片。
此處所述的製程可被用來製造一或複數個半導體裝置。該等半導體裝置可能為電晶體或相似裝置。例如,在實施例中,該等半導體裝置為用於邏輯或記憶體的金屬氧化物半導體(MOS)電晶體,或為雙極電晶體。並且,在實施例中,該等半導體裝置具有三維架構,諸如三閘極裝置、獨立存取的雙閘極裝置、或FIN-FET。
第8圖示出了依據本發明一個實施方式的運算裝置800。運算裝置800容納主機板802。主機板802可包括數個組件,包括但不限於處理器804及至少一個通訊晶片806。處理器804被實體及電耦接至主機板802。在一些實施方式中,至少一個通訊晶片806也被實體及電耦接至主機板802。在另外的實施方式中,通訊晶片806為處理器804的一部份。
取決於其應用,運算裝置800可包括可能或可能未實體及電耦接至主機板802的其他組件。這些其他組件包括但不限於揮發性記憶體(例如,DRAM)、非揮發性記憶體(例如,ROM)、快閃記憶體、圖形處理器、數位信號處理器、加密處理器、晶片組、天線、顯示器、觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS)裝置、羅 盤、加速計、陀螺儀、揚聲器、攝影機、及大量儲存裝置(諸如硬碟機、光碟(CD)、數位多媒體光碟(DVD)等)。
通訊晶片806致能無線通訊以供資料傳輸進出運算裝置800。術語「無線」及其衍生詞可被用來描述可經由使用調變的電磁輻射通過非固體媒體來傳送資料的電路、裝置、系統、方法、技術、通訊頻道等。該術語未暗指相關裝置不含有任何導線,儘管在一些實施例中它們可能不含有。通訊晶片806可實施數個無線標準或協定的任一者,包括但不限於Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其衍生、以及被標記為3G、4G、5G、與往後的任何其他無線協定。運算裝置800可包括複數個通訊晶片806。例如,第一通訊晶806可專用於短程無線通訊(諸如Wi-Fi及藍芽)且第二通訊晶片806可專用於長程無線通訊(諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO、及其他)。
運算裝置800的處理器804包括被封裝於處理器804內的積體電路晶粒。在本發明的一些實施方式中,該處理器的積體電路晶粒包括一或更多個裝置,諸如依據本發明實施方式所建造的MOS-FET。術語「處理器」可意指任何裝置或裝置的部分,其處理來自暫存器及/或記憶體的 電子資料以轉換該電子資料成為可被儲存於暫存器及/或記憶體中的其他電子資料。
通訊晶片806也包括被封裝於通訊晶片806內的積體電路晶粒。依據本發明的另一實施方式,該通訊晶片的積體電路晶粒包括一或更多個裝置,諸如依據本發明實施方式所建造的MOS-FET。
在另外的實施方式中,運算裝置800內所容納的另一組件可含有包括一或更多個裝置的積體電路晶粒,該一或更多個裝置諸如依據本發明實施方式所建造的MOS-FET。
在各種實施方式中,運算裝置800可為膝上型電腦、小筆電、筆記型電腦、超極致筆電、智慧型手機、平板、個人數位助理(PDA)、超行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位攝影機、可攜式音樂播放器、或數位錄影機。在另外的實施方式中,運算裝置800可為處理資料的任何其他電子裝置。
因此,具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法被描述。在實施例中,一種半導體裝置包括被設置於基板之上的半導體本體。閘極電極堆疊被設置於該半導體本體的一部分之上以界定該閘極電極堆疊下方的半導體本體中的通道區。源極與汲極區被界定於該閘極電極堆疊的兩側上的半導體本體中。側壁間隔物被設置成相鄰於該閘極電極堆疊且在僅該源極與汲極 區的一部分之上。該源極與汲極區在該等側壁間隔物下方的該部分具有比該半導體本體的通道區之高度與寬度更大的高度與寬度。在一個實施例中,該半導體裝置被設置於相同基板之上作為具有通道區的第二半導體裝置,且該第二半導體裝置的通道區的最窄寬度大於該半導體裝置的通道區的最窄寬度。
300‧‧‧製程流程
302‧‧‧厚鰭片
304‧‧‧犧牲閘極
306‧‧‧間隔物
308‧‧‧源極-汲極區
310‧‧‧層間介電膜
312‧‧‧薄化鰭片
320‧‧‧永久閘極堆疊

Claims (21)

  1. 一種半導體結構,包含:自下層大塊矽基板突出並與之連續的矽本體;閘極電極,於該矽本體的一部分之上,該部分在該閘極電極下方的該矽本體中界定通道區,該閘極電極具有第一側及與該第一側相反的第二側,其中該通道區包含以平面透視看來的第一與第二推拔部分,該第一推拔部分由該通道區的中心向該通道區的第一端變寬,及該第二推拔部分由該通道區的該中心向該通道區的第二端變寬;第一源極/汲極區,耦接至該通道區的該第一端並與該閘極電極的該第一側相鄰;第二源極/汲極區,耦接至該通道區的該第二端並與該閘極電極的該第二側相鄰;第一介電側壁間隔物,相鄰於該閘極電極的該第一側並僅在該第一源極/汲極區的一部分之上;及第二介電側壁間隔物,相鄰於該閘極電極的該第二側並僅在該第二源極/汲極區的一部分之上。
  2. 如申請專利範圍第1項之半導體結構,其中以平面透視看來,該第一源極/汲極區的在該第一介電側壁間隔物下方的該部分具有比該矽本體的該通道區的最大寬度更大的最大寬度,及其中以平面透視看來,該第二源極/汲極區的在該第二介電側壁間隔物下方的該部分具有比該矽本體的該通道區的最大寬度更大的最大寬度。
  3. 如申請專利範圍第2項之半導體結構,其中以平 面透視看來,該第一源極/汲極區在該第一介電側壁間隔物外的部分具有比該第一源極/汲極區在該第一介電側壁間隔物下方的該部分之最大寬度更大的最大寬度,及以平面透視看來,該第二源極/汲極區的在該第二介電側壁間隔物外的部分具有比該第二源極/汲極區的在該第二介電側壁間隔物下方的該部分的最大寬度更大的最大寬度。
  4. 如申請專利範圍第2項之半導體結構,其中以平面透視看來,該第一源極/汲極區的在該第一介電側壁間隔物外的部分具有與該第一源極/汲極區的在該第一介電側壁間隔物下方的該部分的最大寬度大致相同的最大寬度,及以平面透視看來,該第二源極/汲極區的在該第二介電側壁間隔物外的部分具有與該第二源極/汲極區的在該第二介電側壁間隔物下方的該部分的最大寬度大致相同的最大寬度。
  5. 如申請專利範圍第1項之半導體結構,其中該第一源極/汲極區的在該第一介電側壁間隔物下方的該部分的至少一部分包含與該矽本體的該通道區不同的半導體材料,及其中該第二源極/汲極區的在該第二介電側壁間隔物下方的該部分的至少一部分包含所述半導體材料。
  6. 如申請專利範圍第5項之半導體結構,其中該第一源極/汲極區在該第一介電側壁間隔物下方的該部分的全部包含所述半導體材料,及其中該第二源極/汲極區的在該第二介電側壁間隔物的下方的該部分的全部包含所述半導體材料。
  7. 如申請專利範圍第1項之半導體結構,其中該第一源極/汲極區的在該第一介電側壁間隔物外的部分包含與該矽本體的該通道區不同的半導體材料,但該第一源極/汲極區的在該第一介電側壁間隔物下方的該部分並未包含該半導體材料,及其中該第二源極/汲極區的在該第二介電側壁間隔物外的部分包含該半導體材料,但該第二源極/汲極區的在該第二介電側壁間隔物下方的該部分並未包含該半導體材料。
  8. 如申請專利範圍第1項之半導體結構,其中該通道區的高度比該第一源極/汲極區在該第一介電側壁間隔物下方的該部分以及該第二源極/汲極區在該第二介電側壁間隔物下方的該部分之高度少大約1-2奈米。
  9. 如申請專利範圍第1項之半導體結構,其中該第一源極/汲極區在該第一介電側壁間隔物下方的該部分以及該第二源極/汲極區在該第二介電側壁間隔物下方的該部分具有高度比該通道區的高度大大約1-7%,及寬度比該通道區的寬度大大約6-40%。
  10. 如申請專利範圍第1項之半導體結構,更包含:閘極介電質,在該閘極電極與該通道區之間,其中該閘極介電質包含頂高-k部分與底二氧化矽或氧氮化矽部。
  11. 如申請專利範圍第10項之半導體結構,其中該閘極電極包含金屬功函數設定層。
  12. 如申請專利範圍第11項之半導體裝置,其中該閘極電極更包含非功函數設定填充材料,在該金屬功函數 設定層之上。
  13. 一種製造半導體結構的方法,該方法包含:形成由下層大塊矽基板突出並與之連續的矽本體;形成犧牲閘極電極於該矽本體的一部分之上,該部分在該犧牲閘極電極下方的該矽本體中界定第一通道區,該犧牲閘極電極具有第一側及與該第一側相反的第二側;形成第一介電側壁間隔物相鄰於該犧牲閘極電極的該第一側及形成第二介電側壁間隔物相鄰於該犧牲閘極電極的該第二側;形成第一源極/汲極區,耦接至該第一通道區的該第一端並相鄰該閘極電極的該第一側,其中該第一源極/汲極區只有一部分在該第一介電側壁間隔物之下,及形成第二源極/汲極區,耦接至該第一通道區的該第二端並相鄰該閘極電極的該第二側,其中該第二源極/汲極區只有一部分在該第二介電側壁間隔物之下;在形成該第一源極/汲極區與該第二源極/汲極區之後,移除該犧牲閘極電極;在移除該犧牲閘極電極之後,蝕刻該第一通道區以形成第二通道區,該第二通道區包含由平面透視看來第一與第二推拔部分,該第一推拔部分由該第二通道區的中心向該第二通道區的第一端變寬,及該第二推拔部分由該第二通道區的該中心向該第二通道區的第二端變寬;及在蝕刻該第一通道區以形成該第二通道區之後,在該第二通道區之上及在該第一介電側壁間隔物與該第二介電 側壁間隔物之間形成永久閘極電極。
  14. 如申請專利範圍第13項之方法,其中形成該第一源極/汲極區與該第二源極/汲極區包含:移除該矽本體的在該第一介電側壁間隔物下方的一部分的至少一部分及移除該矽本體的在該第二介電側壁間隔物下方的一部分的至少一部分;及磊晶成長與該矽本體的該通道區不同的半導體材料,以形成內藏第一源極/汲極區及內藏第二源極/汲極區。
  15. 如申請專利範圍第13項之方法,其中形成該第一源極/汲極區與該第二源極/汲極區包含:移除該矽本體的在該第一介電側壁間隔物下方的部分直到該犧牲閘極電極的該第一側並移除該矽本體在該第二介電側壁間隔物下方的部分直到該犧牲閘極電極的該第二側;及磊晶成長與該矽本體的該通道區不同的半導體材料,以形成內藏第一源極/汲極區及內藏第二源極/汲極區。
  16. 如申請專利範圍第13項之方法,其中形成該第一源極/汲極區與該第二源極/汲極區包含:移除該矽本體在該第一介電側壁間隔物外的部分,但不移除該矽本體在該第一介電側壁間隔物下方的部分,及移除該矽本體在該第二介電側壁間隔物外的部分,但不移除該矽本體在該第二介電側壁間隔物下方的部分;及磊晶成長與該矽本體的該通道區不同的半導體材料,以形成內藏第一源極/汲極區及內藏第二源極/汲極區。
  17. 如申請專利範圍第13項之方法,其中蝕刻該第一通道區以形成該第二通道區包含降低該第一通道區的高度約1-2奈米。
  18. 如申請專利範圍第13項之方法,更包含:在蝕刻該第一通道區以形成該第二通道區之後及在形成該永久閘極電極之前,在該第二通道區之上,形成閘極介電質,其中該閘極介電質包含底二氧化矽或氧氮化矽部分與頂高-k部分。
  19. 如申請專利範圍第18項之方法,其中形成該閘極電極包含形成金屬功函數設定層。
  20. 如申請專利範圍第19項之方法,其中形成該閘極電極更包含形成非功函數設定填充材料在該金屬功函數設定層之上。
  21. 一種半導體裝置,包含:半導體本體,配置於一基板上;閘極電極堆疊,配置於該半導體本體的一部份上,以在該半導體本體中的該閘極電極堆疊下界定一通道區及在該半導體本體中的該閘極電極堆疊的任一側上界定有源極區與汲極區;及側壁間隔物,配置相鄰於該閘極電極堆疊並只有在該源極區與該汲極區的一部份之上,其中在該側壁間隔物下的該源極區與該汲極區的該部份的寬度大於該半導體本體的該通道區的寬度。
TW105135061A 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法 TWI610445B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
WOPCT/US11/66991 2011-12-22
PCT/US2011/066991 WO2013095550A1 (en) 2011-12-22 2011-12-22 Semiconductor device having a necked semiconductor body and method of forming semiconductor bodies of varying width

Publications (2)

Publication Number Publication Date
TW201717401A TW201717401A (zh) 2017-05-16
TWI610445B true TWI610445B (zh) 2018-01-01

Family

ID=48669191

Family Applications (7)

Application Number Title Priority Date Filing Date
TW101146193A TWI506786B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW105135061A TWI610445B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW110114047A TWI802868B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW111138680A TWI834335B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW104126378A TWI565077B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW108141636A TWI724633B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW106139960A TWI680584B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法

Family Applications Before (1)

Application Number Title Priority Date Filing Date
TW101146193A TWI506786B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法

Family Applications After (5)

Application Number Title Priority Date Filing Date
TW110114047A TWI802868B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW111138680A TWI834335B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW104126378A TWI565077B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW108141636A TWI724633B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法
TW106139960A TWI680584B (zh) 2011-12-22 2012-12-07 具有頸部半導體本體的半導體裝置及形成具有變化寬度的半導體本體的方法

Country Status (5)

Country Link
US (8) US8941214B2 (zh)
CN (5) CN113345952B (zh)
DE (1) DE112011105996B4 (zh)
TW (7) TWI506786B (zh)
WO (1) WO2013095550A1 (zh)

Families Citing this family (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN113345952B (zh) * 2011-12-22 2025-05-13 英特尔公司 具有颈状半导体主体的半导体器件以及形成不同宽度的半导体主体的方法
KR102132829B1 (ko) * 2013-09-27 2020-07-13 인텔 코포레이션 내장된 다이나믹 랜덤 액세스 메모리(edram)를 위한 낮은 누설 비평면 액세스 트랜지스터
CN104576385A (zh) * 2013-10-14 2015-04-29 中国科学院微电子研究所 一种FinFET结构及其制造方法
CN104576382B (zh) * 2013-10-14 2017-09-12 中国科学院微电子研究所 一种非对称FinFET结构及其制造方法
EP3087590B1 (en) 2013-12-23 2025-04-09 Tahoe Research, Ltd. Pre-sculpting of si fin elements prior to cladding for transistor channel applications
CN106104771A (zh) * 2013-12-27 2016-11-09 英特尔公司 扩散的尖端延伸晶体管
US9431523B2 (en) * 2014-01-16 2016-08-30 Globalfoundries Inc. Local thinning of semiconductor fins
WO2015147783A1 (en) 2014-03-24 2015-10-01 Intel Corporation Techniques for achieving multiple transistor fin dimensions on a single die
WO2015147784A1 (en) * 2014-03-24 2015-10-01 Intel Corporation Fin sculpting and cladding during replacement gate process for transistor channel applications
US9570514B2 (en) * 2014-06-06 2017-02-14 Kabushiki Kaisha Toshiba Semiconductor device
US20160027775A1 (en) * 2014-07-25 2016-01-28 Globalfoundries Inc. Dual-width fin structure for finfets devices
US9496259B2 (en) 2015-04-14 2016-11-15 Taiwan Semiconductor Manufacturing Co., Ltd. FinFET semiconductor device having fins with stronger structural strength
US9418897B1 (en) * 2015-06-15 2016-08-16 Taiwan Semiconductor Manufacturing Company, Ltd. Wrap around silicide for FinFETs
US9627378B2 (en) * 2015-06-30 2017-04-18 International Business Machines Corporation Methods of forming FINFETs with locally thinned channels from fins having in-situ doped epitaxial cladding
US9728624B2 (en) * 2015-10-28 2017-08-08 International Business Machines Corporation Semiconductor testing devices
US9941377B2 (en) * 2015-12-29 2018-04-10 Qualcomm Incorporated Semiconductor devices with wider field gates for reduced gate resistance
KR102413610B1 (ko) 2016-03-02 2022-06-24 삼성전자주식회사 레이아웃 디자인 시스템, 이를 이용한 반도체 장치 및 그 제조 방법
US11018254B2 (en) * 2016-03-31 2021-05-25 International Business Machines Corporation Fabrication of vertical fin transistor with multiple threshold voltages
CN107706111B (zh) * 2016-08-09 2020-07-10 中芯国际集成电路制造(上海)有限公司 半导体器件的形成方法
US9837406B1 (en) 2016-09-02 2017-12-05 International Business Machines Corporation III-V FINFET devices having multiple threshold voltages
CN111370466A (zh) * 2016-11-21 2020-07-03 华为技术有限公司 一种场效应晶体管及其制作方法
US10388763B2 (en) * 2016-12-15 2019-08-20 Taiwan Semiconductor Manufacturing Co., Ltd. Manufacturing of semiconductor fin structure and manufacturing method of semiconductor device
DE102017127354A1 (de) * 2016-12-15 2018-06-21 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleiter-bauelement und herstellungsverfahren dafür
US10707331B2 (en) * 2017-04-28 2020-07-07 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET device with a reduced width
CN109560045B (zh) * 2017-09-25 2021-04-02 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US11069795B2 (en) * 2017-09-28 2021-07-20 Intel Corporation Transistors with channel and sub-channel regions with distinct compositions and dimensions
KR20230006054A (ko) * 2017-11-30 2023-01-10 인텔 코포레이션 진보된 집적 회로 구조체 제조를 위한 핀 패터닝
US11075198B2 (en) * 2018-01-08 2021-07-27 Intel Corporation Stacked transistor architecture having diverse fin geometry
US10461078B2 (en) * 2018-02-26 2019-10-29 Taiwan Semiconductor Manufacturing Co., Ltd. Creating devices with multiple threshold voltage by cut-metal-gate process
CN108470769A (zh) * 2018-03-14 2018-08-31 上海华力集成电路制造有限公司 鳍式晶体管及其制造方法
CN108470766A (zh) * 2018-03-14 2018-08-31 上海华力集成电路制造有限公司 全包覆栅极晶体管及其制造方法
US11404423B2 (en) 2018-04-19 2022-08-02 Taiwan Semiconductor Manufacturing Co., Ltd Fin-based strap cell structure for improving memory performance
US10930768B2 (en) * 2018-10-18 2021-02-23 Samsung Electronics Co., Ltd. Low current leakage finFET and methods of making the same
US10957786B2 (en) * 2018-10-18 2021-03-23 Samsung Electronics Co., Ltd. FinFET with reduced extension resistance and methods of manufacturing the same
DE102019111297B4 (de) 2018-11-30 2023-01-26 Taiwan Semiconductor Manufacturing Co., Ltd. Halbleiter-Bauelement und Verfahren
US11362199B2 (en) 2018-11-30 2022-06-14 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method
US11728335B2 (en) 2019-01-25 2023-08-15 Intel Corporation Buried channel structure integrated with non-planar structures
CN112117237B (zh) * 2019-06-21 2025-02-21 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN110571265A (zh) * 2019-07-30 2019-12-13 西安电子科技大学 一种基于GaN的鳍式场效应晶体管器件及其制造方法
CN113540213B (zh) * 2020-04-17 2023-07-14 长鑫存储技术有限公司 有源区、有源区阵列及其形成方法
CN115050818A (zh) * 2022-04-12 2022-09-13 中国科学院微电子研究所 一种鳍式场效应晶体管及其制造方法

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200635044A (en) * 2005-03-30 2006-10-01 Taiwan Semiconductor Mfg Co Ltd Quasi-planar and finfet-like transistors on bulk silicon
US20060237777A1 (en) * 2005-04-22 2006-10-26 Yang-Kyu Choi Multi-bit non-volatile memory device having a dual-gate and method of manufacturing the same, and method of multi-bit cell operation
US7208356B2 (en) * 2004-05-25 2007-04-24 Electronics And Telecommunications Research Institute Method of manufacturing multiple-gate MOS transistor having an improved channel structure
US20080242010A1 (en) * 2004-01-17 2008-10-02 Hwa-Sung Rhee At least penta-sided-channel type of finfet transistor
US8022487B2 (en) * 2008-04-29 2011-09-20 Intel Corporation Increasing body dopant uniformity in multi-gate transistor devices

Family Cites Families (61)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19961528C1 (de) * 1999-12-20 2001-06-13 Siemens Ag Verfahren zur Überwachung des radialen Spalts zwischen dem Rotor und dem Stator eines elektrischen Generators und Vorrichtung zur Durchführung des Verfahrens
JP3476410B2 (ja) * 2000-03-01 2003-12-10 Necエレクトロニクス株式会社 露光用マスクの製造方法
US6413802B1 (en) * 2000-10-23 2002-07-02 The Regents Of The University Of California Finfet transistor structures having a double gate channel extending vertically from a substrate and methods of manufacture
US6800905B2 (en) * 2001-12-14 2004-10-05 International Business Machines Corporation Implanted asymmetric doped polysilicon gate FinFET
US6583469B1 (en) * 2002-01-28 2003-06-24 International Business Machines Corporation Self-aligned dog-bone structure for FinFET applications and methods to fabricate the same
US6642090B1 (en) * 2002-06-03 2003-11-04 International Business Machines Corporation Fin FET devices from bulk semiconductor and method for forming
CN1218400C (zh) * 2002-06-14 2005-09-07 台湾积体电路制造股份有限公司 具有颈状信道的场效晶体管及其制造方法
US7358121B2 (en) * 2002-08-23 2008-04-15 Intel Corporation Tri-gate devices and methods of fabrication
US8222680B2 (en) * 2002-10-22 2012-07-17 Advanced Micro Devices, Inc. Double and triple gate MOSFET devices and methods for making same
US6857478B1 (en) 2003-01-29 2005-02-22 Junata E. Weber Packaged residential fire sprinkler system
US7456476B2 (en) * 2003-06-27 2008-11-25 Intel Corporation Nonplanar semiconductor device with partially or fully wrapped around gate electrode and methods of fabrication
US6897098B2 (en) 2003-07-28 2005-05-24 Intel Corporation Method of fabricating an ultra-narrow channel semiconductor device
US6911697B1 (en) * 2003-08-04 2005-06-28 Advanced Micro Devices, Inc. Semiconductor device having a thin fin and raised source/drain areas
US7095065B2 (en) * 2003-08-05 2006-08-22 Advanced Micro Devices, Inc. Varying carrier mobility in semiconductor devices to achieve overall design goals
US6927104B2 (en) * 2003-09-15 2005-08-09 Chartered Semiconductor Manufacturing Ltd. Method of forming double-gated silicon-on-insulator (SOI) transistors with corner rounding
US7015534B2 (en) * 2003-10-14 2006-03-21 Texas Instruments Incorporated Encapsulated MOS transistor gate structures and methods for making the same
US7029958B2 (en) * 2003-11-04 2006-04-18 Advanced Micro Devices, Inc. Self aligned damascene gate
KR100521384B1 (ko) * 2003-11-17 2005-10-12 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR100539008B1 (ko) * 2003-12-30 2005-12-27 동부아남반도체 주식회사 핀 트랜지스터 제조 방법
US7005700B2 (en) * 2004-01-06 2006-02-28 Jong Ho Lee Double-gate flash memory device
US7180134B2 (en) 2004-01-30 2007-02-20 Taiwan Semiconductor Manufacturing Company, Ltd. Methods and structures for planar and multiple-gate transistors formed on SOI
KR100598099B1 (ko) 2004-02-24 2006-07-07 삼성전자주식회사 다마신 게이트를 갖는 수직 채널 핀 전계효과 트랜지스터 및 그 제조방법
US7122412B2 (en) * 2004-04-30 2006-10-17 Taiwan Semiconductor Manufacturing Company, Ltd. Method of fabricating a necked FINFET device
US7300837B2 (en) * 2004-04-30 2007-11-27 Taiwan Semiconductor Manufacturing Co., Ltd FinFET transistor device on SOI and method of fabrication
US7157350B2 (en) 2004-05-17 2007-01-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming SOI-like structure in a bulk semiconductor substrate using self-organized atomic migration
US7452778B2 (en) * 2004-06-10 2008-11-18 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor nano-wire devices and methods of fabrication
US6949768B1 (en) * 2004-10-18 2005-09-27 International Business Machines Corporation Planar substrate devices integrated with finfets and method of manufacture
US20060086977A1 (en) * 2004-10-25 2006-04-27 Uday Shah Nonplanar device with thinned lower body portion and method of fabrication
US7696537B2 (en) * 2005-04-18 2010-04-13 Toshiba America Electronic Components, Inc. Step-embedded SiGe structure for PFET mobility enhancement
US7858481B2 (en) 2005-06-15 2010-12-28 Intel Corporation Method for fabricating transistor with thinned channel
US7547637B2 (en) 2005-06-21 2009-06-16 Intel Corporation Methods for patterning a semiconductor film
US7384838B2 (en) * 2005-09-13 2008-06-10 International Business Machines Corporation Semiconductor FinFET structures with encapsulated gate electrodes and methods for forming such semiconductor FinFET structures
US7479421B2 (en) * 2005-09-28 2009-01-20 Intel Corporation Process for integrating planar and non-planar CMOS transistors on a bulk substrate and article made thereby
US20070152266A1 (en) 2005-12-29 2007-07-05 Intel Corporation Method and structure for reducing the external resistance of a three-dimensional transistor through use of epitaxial layers
US8354311B2 (en) * 2006-04-04 2013-01-15 Micron Technology, Inc. Method for forming nanofin transistors
US7753074B2 (en) * 2006-07-28 2010-07-13 Masco Corporation Of Indiana Mixing valve
US7456471B2 (en) * 2006-09-15 2008-11-25 International Business Machines Corporation Field effect transistor with raised source/drain fin straps
US7646046B2 (en) 2006-11-14 2010-01-12 Infineon Technologies Ag Field effect transistor with a fin structure
US8518767B2 (en) * 2007-02-28 2013-08-27 International Business Machines Corporation FinFET with reduced gate to fin overlay sensitivity
US7612405B2 (en) * 2007-03-06 2009-11-03 Taiwan Semiconductor Manufacturing Company, Ltd. Fabrication of FinFETs with multiple fin heights
US7560785B2 (en) * 2007-04-27 2009-07-14 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device having multiple fin heights
US7667271B2 (en) * 2007-04-27 2010-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Fin field-effect transistors
US7923337B2 (en) * 2007-06-20 2011-04-12 International Business Machines Corporation Fin field effect transistor devices with self-aligned source and drain regions
CN101350363B (zh) * 2007-07-16 2011-06-22 南亚科技股份有限公司 晶体管结构及其制作方法
US9484435B2 (en) 2007-12-19 2016-11-01 Texas Instruments Incorporated MOS transistor with varying channel width
KR100983693B1 (ko) * 2008-04-10 2010-09-24 주식회사 하이닉스반도체 고집적 반도체 장치 내 수직형 트랜지스터의 제조 방법
US8716786B2 (en) * 2008-06-17 2014-05-06 Infineon Technologies Ag Semiconductor device having different fin widths
JP2012517689A (ja) * 2009-02-12 2012-08-02 パナソニック株式会社 半導体装置及びその製造方法
US8264021B2 (en) * 2009-10-01 2012-09-11 Taiwan Semiconductor Manufacturing Company, Ltd. Finfets and methods for forming the same
US8202780B2 (en) 2009-07-31 2012-06-19 International Business Machines Corporation Method for manufacturing a FinFET device comprising a mask to define a gate perimeter and another mask to define fin regions
US8313999B2 (en) 2009-12-23 2012-11-20 Intel Corporation Multi-gate semiconductor device with self-aligned epitaxial source and drain
US8354719B2 (en) * 2010-02-18 2013-01-15 GlobalFoundries, Inc. Finned semiconductor device with oxygen diffusion barrier regions, and related fabrication methods
DE102010029527B4 (de) 2010-05-31 2012-04-05 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Verfahren zur Herstellung eines selbstjustierenden Transistors mit Mehrfachgate auf einem Vollsubstrat
TWI433241B (zh) * 2010-06-24 2014-04-01 華亞科技股份有限公司 具有浮置體之鰭式場效電晶體的製造方法
US9064715B2 (en) * 2010-12-09 2015-06-23 Taiwan Semiconductor Manufacturing Company, Ltd. Networking packages based on interposers
CN113345952B (zh) * 2011-12-22 2025-05-13 英特尔公司 具有颈状半导体主体的半导体器件以及形成不同宽度的半导体主体的方法
EP2831727B1 (en) * 2012-03-30 2018-09-26 Intel Corporation Accessing a device on a remote machine
KR101909204B1 (ko) * 2012-06-25 2018-10-17 삼성전자 주식회사 내장된 스트레인-유도 패턴을 갖는 반도체 소자 및 그 형성 방법
US8765533B2 (en) * 2012-12-04 2014-07-01 Taiwan Semiconductor Manufacturing Company, Ltd. Fin-like field effect transistor (FinFET) channel profile engineering method and associated device
US9006789B2 (en) * 2013-01-08 2015-04-14 International Business Machines Corporation Compressive strained III-V complementary metal oxide semiconductor (CMOS) device
US9147663B2 (en) * 2013-05-28 2015-09-29 Intel Corporation Bridge interconnection with layered interconnect structures

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080242010A1 (en) * 2004-01-17 2008-10-02 Hwa-Sung Rhee At least penta-sided-channel type of finfet transistor
US7208356B2 (en) * 2004-05-25 2007-04-24 Electronics And Telecommunications Research Institute Method of manufacturing multiple-gate MOS transistor having an improved channel structure
TW200635044A (en) * 2005-03-30 2006-10-01 Taiwan Semiconductor Mfg Co Ltd Quasi-planar and finfet-like transistors on bulk silicon
US20060237777A1 (en) * 2005-04-22 2006-10-26 Yang-Kyu Choi Multi-bit non-volatile memory device having a dual-gate and method of manufacturing the same, and method of multi-bit cell operation
US8022487B2 (en) * 2008-04-29 2011-09-20 Intel Corporation Increasing body dopant uniformity in multi-gate transistor devices

Also Published As

Publication number Publication date
TWI724633B (zh) 2021-04-11
US20220005953A1 (en) 2022-01-06
US20170012132A1 (en) 2017-01-12
US20150147863A1 (en) 2015-05-28
US20190319121A1 (en) 2019-10-17
US11784257B2 (en) 2023-10-10
US11164975B2 (en) 2021-11-02
CN107039281B (zh) 2021-06-18
TW202013745A (zh) 2020-04-01
US9711410B2 (en) 2017-07-18
US10319843B2 (en) 2019-06-11
TWI680584B (zh) 2019-12-21
US20130313610A1 (en) 2013-11-28
US8941214B2 (en) 2015-01-27
TWI834335B (zh) 2024-03-01
TWI506786B (zh) 2015-11-01
TW201543691A (zh) 2015-11-16
TW201342603A (zh) 2013-10-16
US12015087B2 (en) 2024-06-18
CN104137265A (zh) 2014-11-05
TW201826543A (zh) 2018-07-16
CN113540080A (zh) 2021-10-22
CN113345952A (zh) 2021-09-03
US20230013575A1 (en) 2023-01-19
US20240222509A1 (en) 2024-07-04
TWI565077B (zh) 2017-01-01
TW202139471A (zh) 2021-10-16
WO2013095550A1 (en) 2013-06-27
DE112011105996B4 (de) 2023-11-16
US10651310B2 (en) 2020-05-12
TW202308171A (zh) 2023-02-16
DE112011105996T5 (de) 2014-09-04
CN107742640A (zh) 2018-02-27
TWI802868B (zh) 2023-05-21
CN107039281A (zh) 2017-08-11
TW201717401A (zh) 2017-05-16
CN104137265B (zh) 2017-11-17
US12520519B2 (en) 2026-01-06
CN113345952B (zh) 2025-05-13
US20200235241A1 (en) 2020-07-23

Similar Documents

Publication Publication Date Title
US12520519B2 (en) Semiconductor device having a necked semiconductor body and method of forming semiconductor bodies of varying width
US10692888B2 (en) High voltage three-dimensional devices having dielectric liners
US11823954B2 (en) Non-planar I/O and logic semiconductor devices having different workfunction on common substrate
US10056380B2 (en) Non-planar semiconductor device having doped sub-fin region and method to fabricate same
WO2015047281A1 (en) Vertical non-planar semiconductor device for system-on-chip (soc) applications