[go: up one dir, main page]

TWI606565B - 封裝結構及其製作方法 - Google Patents

封裝結構及其製作方法 Download PDF

Info

Publication number
TWI606565B
TWI606565B TW105128012A TW105128012A TWI606565B TW I606565 B TWI606565 B TW I606565B TW 105128012 A TW105128012 A TW 105128012A TW 105128012 A TW105128012 A TW 105128012A TW I606565 B TWI606565 B TW I606565B
Authority
TW
Taiwan
Prior art keywords
pads
openings
package structure
resist layer
substrate
Prior art date
Application number
TW105128012A
Other languages
English (en)
Other versions
TW201807797A (zh
Inventor
鄭有為
Original Assignee
金寶電子工業股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 金寶電子工業股份有限公司 filed Critical 金寶電子工業股份有限公司
Priority to TW105128012A priority Critical patent/TWI606565B/zh
Priority to US15/293,309 priority patent/US20180061793A1/en
Priority to CN201610903318.XA priority patent/CN107785331A/zh
Priority to JP2017029757A priority patent/JP6764355B2/ja
Priority to EP17172245.7A priority patent/EP3291285A1/en
Application granted granted Critical
Publication of TWI606565B publication Critical patent/TWI606565B/zh
Publication of TW201807797A publication Critical patent/TW201807797A/zh

Links

Classifications

    • H10W90/701
    • H10W74/10
    • H10W74/01
    • H10W74/012
    • H10W74/15
    • H10W74/47
    • H10W42/00
    • H10W70/688
    • H10W70/69
    • H10W72/01223
    • H10W72/01323
    • H10W72/01365
    • H10W72/01951
    • H10W72/072
    • H10W72/07236
    • H10W72/07252
    • H10W72/07254
    • H10W72/073
    • H10W72/07338
    • H10W72/221
    • H10W72/232
    • H10W72/241
    • H10W72/242
    • H10W72/29
    • H10W72/331
    • H10W72/332
    • H10W72/354
    • H10W72/59
    • H10W72/856
    • H10W72/926
    • H10W72/9415
    • H10W72/952
    • H10W72/953
    • H10W80/721
    • H10W90/724
    • H10W90/734
    • H10W99/00

Landscapes

  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Non-Metallic Protective Coatings For Printed Circuits (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Wire Bonding (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)

Description

封裝結構及其製作方法
本發明是有關於一種半導體結構及其製作方法,且特別是有關於一種半導體封裝結構及其製作方法。
隨著科技進步,各種電子裝置朝向小型化及多功能化的方向發展。因此為了使電子裝置中的晶片能傳輸或接收更多的訊號,電性連接於晶片與線路板之間的接點也朝向高密度化的方向發展。於習知技術中,電性連接晶片與基板的方法多為先在晶片的接點與基板的導電結構之間配置異方性導電膜(Anisotropic Conductive Film, ACF),且晶片的接點與基板的導電結構皆面向異方性導電膜。然後,壓合晶片的接點、異方性導電膜與基板的導電結構,以藉由異方性導電膜中的導電顆粒電性連接晶片的每一接點與玻璃基板上與前述接點對應的導電結構。
此外,在此種封裝製程中,須先對異方性導電膜進行熱壓,以將異方性導電膜貼附於基板的壓合區域上,接著再高溫壓合晶片於異方性導電膜上,使晶片上的接墊與基板上的焊墊能夠藉由異方性導電膜中的導電粒子而導通。上述兩個步驟須分開進行,因而增加製程的複雜度,且有應用領域的限制,使得製程時間增加,進而導致產能下降。並且,異方性導電膜在經過多次按壓及環境的變化後會造成異方性導電膜的阻抗不穩定,進而導致封裝結構的電性表現下降。再者,異方性導電膜的價格昂貴,故使用異方性導電膜亦會使封裝結構的成本增加。
本發明提供一種封裝結構及其製作方法,其可簡化製程並可提升封裝結構的電性表現。
本發明的封裝結構的製作方法包括下列步驟。提供一基板,基板包括多個焊墊。形成一圖案化防焊層於基板上,圖案化防焊層包括多個階梯狀開口,階梯狀開口分別暴露焊墊。設置一高分子膠體於圖案化防焊層的一頂面,其中熱熔膠體至少環繞焊墊的一設置區域並設置於兩相鄰焊墊之間。分別設置多個焊料於焊墊上,其中焊料分別位於階梯狀開口內。設置一晶片於基板上,其中晶片包括一主動表面以及多個接墊,接墊位於主動表面,並透過焊料而與焊墊連接。對焊料進行一迴焊製程,並使高分子膠體填充於圖案化防焊層的一頂面與主動表面之間。
本發明的封裝結構包括一基板、一圖案化防焊層、多個焊料、一晶片以及一高分子膠體。基板包括多個焊墊。圖案化防焊層設置於基板上並包括多個階梯狀開口。階梯狀開口分別暴露焊墊。焊料設置於焊墊上並位於階梯狀開口內。晶片設置於基板上並包括一主動表面以及多個接墊。接墊設置於主動表面並透過焊料而與焊墊連接。高分子膠體填充於圖案化防焊層的一頂面與主動表面之間,其中熱熔膠體至少環繞焊料的一設置區域並填充於兩相鄰焊料之間。
在本發明的一實施例中,上述的形成圖案化防焊層於基板上的步驟更包括:形成一第一防焊層於基板上,其中第一防焊層覆蓋焊墊。對第一防焊層進行一第一圖案化製程以形成包括多個第一開口的第一圖案化防焊層,第一開口分別暴露焊墊。形成一第二防焊層於第一防焊層上。對第二防焊層進行一第二圖案化製程以形成包括多個第二開口的第二圖案化防焊層,其中第二開口分別暴露第一開口及環繞第一開口的部分第一圖案化防焊層,各第一開口及對應的第二開口共同定義出各階梯狀開口。
在本發明的一實施例中,上述的高分子膠體設置於第二圖案化防焊層上。
在本發明的一實施例中,上述的第一圖案化製程以及第二圖案化製程包括曝光顯影製程。
在本發明的一實施例中,上述的高分子膠體環繞各階梯狀開口。
在本發明的一實施例中,上述的高分子膠體的材料包括合成聚酯樹脂。
在本發明的一實施例中,上述的封裝結構的製作方法更包括:在分別設置焊料於焊墊上之前,對高分子膠體進行一預固化製程,以使高分子膠體呈現一半固化狀態。
在本發明的一實施例中,上述的預固化製程包括對高分子膠體進行加熱。
在本發明的一實施例中,上述的對高分子膠體進行加熱的一加熱溫度實質上介於攝氏50度至80度之間。
在本發明的一實施例中,上述的分別設置焊料於焊墊上的方法包括網板印刷。
在本發明的一實施例中,上述的設置高分子膠體於圖案化防焊層的頂面的方法包括網板印刷。
在本發明的一實施例中,上述的基板包括軟性電路板。
在本發明的一實施例中,上述的圖案化防焊層包括一第一圖案化防焊層以及一第二圖案化防焊層。第一圖案化防焊層設置於基板上並包括多個第一開口,第一開口分別暴露焊墊。第二圖案化防焊層設置於第一圖案化防焊層上並包括多個第二開口,第二開口分別暴露第一開口及環繞第一開口的部分第一圖案化防焊層,其中各第一開口及對應的第二開口共同定義出各階梯狀開口。
在本發明的一實施例中,上述的高分子膠體填充於第二圖案化防焊層與晶片之間。
在本發明的一實施例中,上述的焊料分別填充階梯狀開口。
在本發明的一實施例中,上述的各接墊的尺寸實質上大於各焊墊的尺寸。
基於上述,本發明將高分子膠體設置於具有階梯狀開口的圖案化防焊層的頂面上,其中,階梯狀開口暴露基板的焊墊,並且,高分子膠體環繞焊墊的設置區域並設置於兩相鄰焊墊之間。之後,在將晶片透過焊料而設置於基板上,如此,由於焊料在迴焊固化後會收縮,進而壓縮高分子膠體,使高分子膠體可填滿圖案化防焊層的頂面與晶片的主動表面之間的間隙,因而可達到密封的效果,防止外界的水氣滲入封裝結構內。因此,本發明可透過一次打件作業即同時完成封裝結構的防水結構的製作,因而可取代習知的異方性導電膜的製程,進而簡化封裝結構的製程步驟及降低生產成本。此外,由於本發明是利用表面黏著技術(surface-mount technology SMT)而將晶片設置於基板上,故相對於異方性導電膜來說,其阻抗較為穩定,因此,本發明亦可提升封裝結構的電性表現。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
有關本發明之前述及其他技術內容、特點與功效,在以下配合參考圖式之各實施例的詳細說明中,將可清楚的呈現。以下實施例中所提到的方向用語,例如:「上」、「下」、「前」、「後」、「左」、「右」等,僅是參考附加圖式的方向。因此,使用的方向用語是用來說明,而並非用來限制本發明。並且,在下列各實施例中,相同或相似的元件將採用相同或相似的標號。
圖1A至圖1K是依照本發明的一實施例的一種封裝結構的製作方法之流程剖面示意圖。本實施例的封裝結構的製作方法可包括下列步驟。首先,提供如圖1A所示之一基板110,其中,基板110包括多個焊墊112。接著,形成如圖1H所示之一圖案化防焊層120於基板110上,其中,圖案化防焊層120如圖1H所示之包括多個階梯狀開口122,且階梯狀開口122分別暴露基板110上的焊墊112。在本實施例中,基板110可為一軟性電路板,當然,本發明並不以此為限。在其他實施例中,基板110亦可為一印刷線路板或其他適合的基板。
舉例而言,上述的圖案化防焊層120的製作方法可包括下列步驟:首先如圖1B所示之形成一第一防焊層124a於基板110上。在本實施中,第一防焊層124a可例如全面性覆蓋基板110上表面並覆蓋焊墊112。接著,再對第一防焊層124a進行一第一圖案化製程,此第一圖案化製程可例如為一曝光顯影製程。詳細而言,上述的圖案化製程可如圖1C所示之設置具有多個開口的圖案化光阻層125於第一防焊層124a上,上述開口暴露部分的第一防焊層124a,接著再對暴露的第一防焊層124a進行曝光製程,以移除被暴露的第一防焊層124a而形成如圖1D所示之第一圖案化防焊層124,其中,第一圖案化防焊層124包括多個第一開口122a,且第一開口122a分別暴露焊墊112。須說明的是,上述的圖案化製程是以正型光阻為例,當然,在其他實施例中,圖案化製程亦可採用負型光阻並對應改變圖案化光阻層的圖案來形成第一圖案化防焊層124,本發明並不以此為限。
接著,形成如圖1E所示之一第二防焊層126a於第一圖案化防焊層124上,再對第二防焊層126a進行一第二圖案化製程,此第二圖案化製程亦可為一曝光顯影製程。詳細而言,上述的圖案化製程可如圖1F所示之設置具有多個開口的圖案化光阻層127於第二防焊層126a上,上述開口暴露部分的第二防焊層126a,接著,再對暴露的第二防焊層126a進行曝光製程,以移除被暴露的第二防焊層126a而形成如圖1G所示之第二圖案化防焊層126,其中,第二圖案化防焊層126包括多個第二開口122b,且第二開口122b分別暴露第一開口122a及環繞第一開口122a的部分第一圖案化防焊層124。也就是說,如圖1H所示之圖案化防焊層120可由第一圖案化防焊層124及第二圖案化防焊層126所堆疊而成,且第一圖案化防焊層124的第一開口122a及第二圖案化防焊層126的第二開口122b共同定義出圖案化防焊層120的階梯狀開口122。相似地,第二圖案化製程亦可採用負型光阻並對應改變圖案化光阻層的圖案來形成第二圖案化防焊層126,本發明並不以此為限。
圖2是依照本發明的一實施例的高分子膠體於圖案化防焊層上的配置之俯視示意圖。圖3是依照本發明的另一實施例的高分子膠體於圖案化防焊層上的配置之俯視示意圖。請先參照圖1H及圖2,接著,設置一高分子膠體130於圖案化防焊層120的頂面,詳細而言,高分子膠體130設置於第二圖案化防焊層126的上表面。高分子膠體130通常可由許多相同的、簡單的結構單元通過共價鍵重複連接而成的高分子量(通常可達10至10 6)化合物。在本實施例中,高分子膠體的材料可包括合成聚酯樹脂(synthetic polyester resin)或其他適合的高分子防水絕緣材料,並且,設置高分子膠體130於圖案化防焊層120上的方法可包括網板印刷。當然,本實施例僅用以舉例說明,本發明並不以此為限。在本實施例中,高分子膠體130可至少環繞多個焊墊112的一設置區域,並可設置於兩相鄰焊墊112之間。換句話說,高分子膠體130可沿著多個焊墊112的外圍設置,以環繞所述的多個焊墊112,並可至少設置於兩相鄰焊墊112之間。舉例來說,高分子膠體130可如圖2所示之環繞多個焊墊112的外圍,並橫跨於上下兩列焊墊112之間。此外,在另一實施例中,高分子膠體130也可如圖3所示之環繞各階梯狀開口122,也就是環繞於各個焊墊112的周圍。
接著,在一實施例中,可例如對高分子膠體130進行一預固化製程,以使高分子膠體130呈現一半固化狀態。具體而言,上述的預固化製程可例如是對高分子膠體130進行加熱,其加熱溫度約介於攝氏50度至80度之間。當然,本實施例僅用以舉例說明,本發明並不以此為限。
請接續參照圖1I,分別設置多個焊料140於焊墊112上,其中焊料140分別位於階梯狀開口122內。在本實施例中,設置焊料140於焊墊112上的方法可包括網板印刷,當然,本發明並不以此為限。接著,再如圖1J所示之設置一晶片150於基板110上,其中,晶片150包括一主動表面152以及多個接墊154。接墊154位於主動表面152上,並透過焊料140而與焊墊112連接。換句話說,本實施例是利用表面黏著技術(surface-mount technology SMT)而將晶片150設置於基板110上。在本實施例中,各接墊154的尺寸可如圖1J所示之略大於各焊墊112的尺寸,當然,本發明並不以此為限。高分子膠體130則位於圖案化防焊層120的頂面與晶片150的主動表面152之間。
接著,對焊料140進行一迴焊製程,以將晶片150固設於基板110上,迴焊後的焊料140可完全填充圖案化防焊層120的階梯狀開口122。同時,由於焊料140在迴焊固化後會收縮,進而壓縮高分子膠體130,使高分子膠體130可完全填充於圖案化防焊層120的頂面與主動表面之間的間隙,因而可達到密封的效果,防止外界的水氣滲入封裝結構100內。如此,即可大致完成如圖1K所示的封裝結構100。
就結構上而言,依上述製作方法所形成的封裝結構100可包括基板110、一圖案化防焊層120、多個焊料140、一晶片150以及一高分子膠體130。基板110包括多個焊墊112。圖案化防焊層120設置於基板110上並包括多個階梯狀開口112。階梯狀開口122分別暴露焊墊112。詳細而言,圖案化防焊層120包括如圖1H所示的第一圖案化防焊層124以及第二圖案化防焊層126。第一圖案化防焊層124設置於基板110上並包括多個第一開口122a,且第一開口122a分別暴露焊墊112。第二圖案化防焊層126則設置於第一圖案化防焊層124上並包括多個第二開口122b,且第二開口122b分別暴露第一開口122a及環繞第一開口122a的部分第一圖案化防焊層124,其中,第一開口122a及第二開口122b共同定義出圖案化防焊層120的階梯狀開口122。
並且,焊料140設置於焊墊112上並位於階梯狀開口122內。晶片150設置於基板110上並包括主動表面152以及多個接墊154。接墊154設置於主動表面152並透過焊料140而與焊墊112連接。高分子膠體130則填充於圖案化防焊層120的頂面與晶片150的主動表面152之間,其中,高分子膠體130至少環繞焊料140的設置區域並填充於兩相鄰焊料140之間。
綜上所述,本發明將高分子膠體設置於具有階梯狀開口的圖案化防焊層的頂面上,其中,階梯狀開口暴露基板的焊墊,並且,高分子膠體環繞焊墊的設置區域並設置於兩相鄰焊墊之間。之後,在將晶片透過焊料而設置於基板上,如此,由於焊料在迴焊固化後會收縮,進而壓縮高分子膠體,使高分子膠體可填滿圖案化防焊層的頂面與晶片的主動表面之間的間隙,因而可達到密封的效果,防止外界的水氣滲入封裝結構內。
因此,本發明可透過一次打件作業即同時完成封裝結構的防水結構的製作,因而可取代習知的異方性導電膜的製程,進而簡化封裝結構的製程步驟及降低生產成本。此外,由於本發明是利用表面黏著技術(surface-mount technology SMT)而將晶片設置於基板上,故相對於異方性導電膜來說,其阻抗較為穩定,因此,本發明亦可提升封裝結構的電性表現。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100‧‧‧封裝結構
110‧‧‧基板
112‧‧‧焊墊
120‧‧‧圖案化防焊層
122‧‧‧階梯狀開口
122a‧‧‧第一開口
122b‧‧‧第二開口
124‧‧‧第一圖案化防焊層
124a‧‧‧第一防焊層
125、127‧‧‧圖案化光阻層
126‧‧‧第二圖案化防焊層
126a‧‧‧第二防焊層
130‧‧‧高分子膠體
140‧‧‧焊料
150‧‧‧晶片
152‧‧‧主動表面
154‧‧‧接墊
圖1A至圖1K是依照本發明的一實施例的一種封裝結構的製作方法之流程剖面示意圖。 圖2是依照本發明的一實施例的高分子膠體於圖案化防焊層上的配置之俯視示意圖。 圖3是依照本發明的另一實施例的高分子膠體於圖案化防焊層上的配置之俯視示意圖。
100‧‧‧封裝結構
110‧‧‧基板
112‧‧‧焊墊
120‧‧‧圖案化防焊層
130‧‧‧高分子膠體
140‧‧‧焊料
150‧‧‧晶片
152‧‧‧主動表面
154‧‧‧接墊

Claims (20)

  1. 一種封裝結構的製作方法,包括:提供一基板,該基板包括多個焊墊;形成一圖案化防焊層於該基板上,該圖案化防焊層包括多個階梯狀開口,該些階梯狀開口分別暴露該些焊墊;設置一高分子膠體於該圖案化防焊層的一頂面,其中該高分子膠體至少環繞該些焊墊的一設置區域並設置於兩相鄰焊墊之間,且該頂面為該圖案化防焊層最遠離該基板的表面;分別設置多個焊料於該些焊墊上,其中該些焊料分別位於該些階梯狀開口內;設置一晶片於該基板上,其中該晶片包括一主動表面以及多個接墊,該些接墊位於該主動表面,並透過該些焊料而與該些焊墊連接;以及對該些焊料進行一迴焊製程,並使熱熔膠體填充於該圖案化防焊層的一頂面與該主動表面之間。
  2. 如申請專利範圍第1項所述的封裝結構的製作方法,其中形成該圖案化防焊層於該基板上的步驟更包括:形成一第一防焊層於該基板上,其中該第一防焊層覆蓋該些焊墊;對該第一防焊層進行一第一圖案化製程以形成包括多個第一開口的一第一圖案化防焊層,該些第一開口分別暴露該些焊墊;形成一第二防焊層於該第一圖案化防焊層上;以及 對該第二防焊層進行一第二圖案化製程以形成包括多個第二開口的一第二圖案化防焊層,其中該些第二開口分別暴露該些第一開口及環繞該些第一開口的部分該第一圖案化防焊層,各該第一開口及對應的第二開口共同定義出各該階梯狀開口。
  3. 如申請專利範圍第2項所述的封裝結構的製作方法,其中該高分子膠體設置於該第二圖案化防焊層上。
  4. 如申請專利範圍第2項所述的封裝結構的製作方法,其中該第一圖案化製程以及該第二圖案化製程包括曝光顯影製程。
  5. 如申請專利範圍第1項所述的封裝結構的製作方法,其中該高分子膠體環繞各該階梯狀開口。
  6. 如申請專利範圍第1項所述的封裝結構的製作方法,其中該高分子膠體的材料包括合成聚酯樹脂。
  7. 如申請專利範圍第1項所述的封裝結構的製作方法,更包括:在分別設置該些焊料於該些焊墊上之前,對該高分子膠體進行一預固化製程,以使該高分子膠體呈現一半固化狀態。
  8. 如申請專利範圍第7項所述的封裝結構的製作方法,其中該預固化製程包括對該高分子膠體進行加熱。
  9. 如申請專利範圍第8項所述的封裝結構的製作方法,其中對該高分子膠體進行加熱的一加熱溫度實質上介於攝氏50度至80度之間。
  10. 如申請專利範圍第1項所述的封裝結構的製作方法,其中分別設置該些焊料於該些焊墊上的方法包括網板印刷。
  11. 如申請專利範圍第1項所述的封裝結構的製作方法,其中設置該高分子膠體於該圖案化防焊層的該頂面的方法包括網板印刷。
  12. 如申請專利範圍第1項所述的封裝結構的製作方法,其中該基板包括軟性電路板。
  13. 一種封裝結構,包括:一基板,包括多個焊墊;一圖案化防焊層,設置於該基板上並包括多個階梯狀開口,該些階梯狀開口分別暴露該些焊墊;多個焊料,設置於該些焊墊上並位於該些階梯狀開口內;一晶片,設置於該基板上並包括一主動表面以及多個接墊,該些接墊設置於該主動表面並透過該些焊料而與該些焊墊連接;以及一高分子膠體,填充於該圖案化防焊層的一頂面與該主動表面之間,其中該高分子膠體至少環繞該些焊料的一設置區域並填充於兩相鄰焊料之間,且該頂面為該圖案化防焊層最遠離該基板的表面。
  14. 如申請專利範圍第13項所述的封裝結構,其中該圖案化防焊層包括:一第一圖案化防焊層,設置於該基板上並包括多個第一開 口,該些第一開口分別暴露該些焊墊;以及一第二圖案化防焊層,設置於該第一圖案化防焊層上並包括多個第二開口,該些第二開口分別暴露該些第一開口及環繞該些第一開口的部分該第一圖案化防焊層,其中各該第一開口及對應的第二開口共同定義出各該階梯狀開口。
  15. 如申請專利範圍第14項所述的封裝結構,其中該高分子膠體填充於該第二圖案化防焊層與該晶片之間。
  16. 如申請專利範圍第13項所述的封裝結構,其中該高分子膠體環繞各該階梯狀開口。
  17. 如申請專利範圍第13項所述的封裝結構,其中該些焊料分別填充該些階梯狀開口。
  18. 如申請專利範圍第13項所述的封裝結構,其中該高分子膠體的材料包括合成聚酯樹脂。
  19. 如申請專利範圍第13項所述的封裝結構,其中該基板包括軟性電路板。
  20. 如申請專利範圍第13項所述的封裝結構,其中各該接墊的尺寸實質上大於各該焊墊的尺寸。
TW105128012A 2016-08-31 2016-08-31 封裝結構及其製作方法 TWI606565B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
TW105128012A TWI606565B (zh) 2016-08-31 2016-08-31 封裝結構及其製作方法
US15/293,309 US20180061793A1 (en) 2016-08-31 2016-10-14 Package structure and manufacturing method thereof
CN201610903318.XA CN107785331A (zh) 2016-08-31 2016-10-18 封装结构及其制作方法
JP2017029757A JP6764355B2 (ja) 2016-08-31 2017-02-21 パッケージ構造およびその製造方法
EP17172245.7A EP3291285A1 (en) 2016-08-31 2017-05-22 Semiconductor package structure with a polymer gel surrounding solders connecting a chip to a substrate and manufacturing method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW105128012A TWI606565B (zh) 2016-08-31 2016-08-31 封裝結構及其製作方法

Publications (2)

Publication Number Publication Date
TWI606565B true TWI606565B (zh) 2017-11-21
TW201807797A TW201807797A (zh) 2018-03-01

Family

ID=58772412

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105128012A TWI606565B (zh) 2016-08-31 2016-08-31 封裝結構及其製作方法

Country Status (5)

Country Link
US (1) US20180061793A1 (zh)
EP (1) EP3291285A1 (zh)
JP (1) JP6764355B2 (zh)
CN (1) CN107785331A (zh)
TW (1) TWI606565B (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112185988A (zh) * 2019-06-17 2021-01-05 成都辰显光电有限公司 显示面板及显示面板的制备方法
TWI801483B (zh) * 2019-01-04 2023-05-11 陳石磯 簡易型電路板與晶片之封裝結構

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112186091B (zh) * 2019-06-17 2022-04-15 成都辰显光电有限公司 微型发光二极管芯片的键合方法
CN112713167B (zh) * 2019-10-25 2023-05-19 成都辰显光电有限公司 一种显示面板及显示面板的制备方法
CN115189668B (zh) * 2022-07-18 2025-11-28 偲百创(无锡)科技有限公司 一种声表滤波器封装结构及其封装方法
CN118412412A (zh) * 2024-06-27 2024-07-30 惠科股份有限公司 发光元件的制备方法及显示装置

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200947573A (en) * 2008-02-29 2009-11-16 Sumitomo Bakelite Co Method of forming solder connections, electronic device, and method for manufacturing the same
TW201001640A (en) * 2008-06-23 2010-01-01 Phoenix Prec Technology Corp Package substrate and fabrication method thereof
TW201618628A (zh) * 2014-09-01 2016-05-16 積水化學工業股份有限公司 連接構造體的製造方法

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07254632A (ja) * 1994-03-15 1995-10-03 Clarion Co Ltd 半導体装置及びその製造方法
JP2907188B2 (ja) * 1997-05-30 1999-06-21 日本電気株式会社 半導体装置、半導体装置の実装方法、および半導体装置の製造方法
JP3572994B2 (ja) * 1999-04-23 2004-10-06 松下電工株式会社 固体装置接合用シートの製造方法および固体装置の基板搭載方法
JP2002026056A (ja) * 2000-07-12 2002-01-25 Sony Corp 半田バンプの形成方法及び半導体装置の製造方法
SK5522003A3 (en) * 2000-10-10 2003-11-04 Matsushita Electric Industrial Co Ltd Optical disc
US7138390B2 (en) * 2001-03-12 2006-11-21 Intercept Pharmaceuticals Steroids as agonists for FXR
JP3866591B2 (ja) * 2001-10-29 2007-01-10 富士通株式会社 電極間接続構造体の形成方法および電極間接続構造体
US20050049334A1 (en) * 2003-09-03 2005-03-03 Slawomir Rubinsztain Solvent-modified resin system containing filler that has high Tg, transparency and good reliability in wafer level underfill applications
US6998539B2 (en) * 2003-05-27 2006-02-14 Xerox Corporation Standoff/mask structure for electrical interconnect
TWI253697B (en) * 2005-04-08 2006-04-21 Phoenix Prec Technology Corp Method for fabricating a flip chip package
JP4249164B2 (ja) * 2005-08-11 2009-04-02 ハリマ化成株式会社 はんだペースト組成物
JP4720438B2 (ja) * 2005-11-01 2011-07-13 日本電気株式会社 フリップチップ接続方法
US7652374B2 (en) * 2006-07-31 2010-01-26 Chi Wah Kok Substrate and process for semiconductor flip chip package
EP1952935B1 (en) * 2007-02-01 2016-05-11 Harima Chemicals, Inc. Solder paste composition and solder precoating method
WO2009104506A1 (ja) * 2008-02-19 2009-08-27 日本電気株式会社 プリント配線板、電子装置及びその製造方法
US7812460B2 (en) * 2008-05-30 2010-10-12 Unimicron Technology Corp. Packaging substrate and method for fabricating the same
US8330256B2 (en) * 2008-11-18 2012-12-11 Seiko Epson Corporation Semiconductor device having through electrodes, a manufacturing method thereof, and an electronic apparatus
JP2010171118A (ja) * 2009-01-21 2010-08-05 Panasonic Electric Works Co Ltd 実装部品の表面実装方法、その方法を用いて得られる実装部品構造体、及びその方法に用いられるアンダーフィル用液状エポキシ樹脂組成物
DE102009009828A1 (de) * 2009-02-19 2010-09-02 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Bauteilanordnung und Verfahren zu dessen Herstellung
KR20110064471A (ko) * 2009-12-08 2011-06-15 삼성전기주식회사 패키지 기판 및 그의 제조방법
KR20120133057A (ko) * 2011-05-30 2012-12-10 삼성전자주식회사 반도체 패키지 및 그 제조방법
JP2013151589A (ja) * 2012-01-24 2013-08-08 Sumitomo Bakelite Co Ltd 樹脂組成物、半導体装置、多層回路基板および電子部品
US8803333B2 (en) * 2012-05-18 2014-08-12 Taiwan Semiconductor Manufacturing Company, Ltd. Three-dimensional chip stack and method of forming the same
KR20140068653A (ko) * 2012-11-28 2014-06-09 삼성전기주식회사 인쇄회로기판 및 이의 제조방법
JP2016058673A (ja) * 2014-09-12 2016-04-21 イビデン株式会社 プリント配線板およびその製造方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200947573A (en) * 2008-02-29 2009-11-16 Sumitomo Bakelite Co Method of forming solder connections, electronic device, and method for manufacturing the same
TW201001640A (en) * 2008-06-23 2010-01-01 Phoenix Prec Technology Corp Package substrate and fabrication method thereof
TW201618628A (zh) * 2014-09-01 2016-05-16 積水化學工業股份有限公司 連接構造體的製造方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI801483B (zh) * 2019-01-04 2023-05-11 陳石磯 簡易型電路板與晶片之封裝結構
CN112185988A (zh) * 2019-06-17 2021-01-05 成都辰显光电有限公司 显示面板及显示面板的制备方法
CN112185988B (zh) * 2019-06-17 2022-12-06 成都辰显光电有限公司 显示面板及显示面板的制备方法

Also Published As

Publication number Publication date
TW201807797A (zh) 2018-03-01
JP2018037632A (ja) 2018-03-08
JP6764355B2 (ja) 2020-09-30
CN107785331A (zh) 2018-03-09
EP3291285A1 (en) 2018-03-07
US20180061793A1 (en) 2018-03-01

Similar Documents

Publication Publication Date Title
TWI606565B (zh) 封裝結構及其製作方法
CN101595563B (zh) 在其上表面和下表面具有半导体结构体的半导体装置及其制造方法
JP4448617B2 (ja) 半導体装置及びその製造方法、回路基板並びに電子機器
TWI413223B (zh) 嵌埋有半導體元件之封裝基板及其製法
CN103681365B (zh) 层叠封装结构及其制作方法
JP3328643B2 (ja) 半導体チップを基板に実装する方法及び基板への実装に適した半導体デバイス
CN101515574A (zh) 芯片封装载板、芯片封装体及其制造方法
TW201413841A (zh) 晶片封裝基板和結構及其製作方法
US20090309231A1 (en) Semiconductor device and method of manufacturing the same
CN100356537C (zh) 半导体装置的制造方法
TWI611523B (zh) 半導體封裝件之製法
CN103681358A (zh) 芯片封装基板和结构及其制作方法
JP7163162B2 (ja) 半導体パッケージ
TWI230995B (en) Electronic package with passive components
TW201802971A (zh) 封裝堆疊結構之製法
TWI613076B (zh) 印刷電路板及其製造方法
TWI550744B (zh) 單層線路式封裝基板及其製法、單層線路式封裝結構及其製法
JP2011222742A (ja) プリント基板及びその製造方法、電子部品の実装方法
TW201507564A (zh) 電路板及其製作方法
KR102117469B1 (ko) 전자 소자 모듈 및 그 제조 방법
JP4939916B2 (ja) 多層プリント配線板およびその製造方法
TWI581376B (zh) 封裝結構及其製法
CN101106094A (zh) 内埋式晶片封装结构及其制程
WO2006100738A1 (ja) 半導体装置及びその製造方法
JP3844079B2 (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees