TWI667191B - 半導體器件 - Google Patents
半導體器件 Download PDFInfo
- Publication number
- TWI667191B TWI667191B TW106121847A TW106121847A TWI667191B TW I667191 B TWI667191 B TW I667191B TW 106121847 A TW106121847 A TW 106121847A TW 106121847 A TW106121847 A TW 106121847A TW I667191 B TWI667191 B TW I667191B
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor layer
- type semiconductor
- carbon nanotube
- conductive film
- semiconductor device
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
- H10D62/118—Nanostructure semiconductor bodies
- H10D62/119—Nanowire, nanosheet or nanotube semiconductor bodies
- H10D62/121—Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/856—Complementary IGFETs, e.g. CMOS the complementary IGFETs having different architectures than each other, e.g. high-voltage and low-voltage CMOS
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6748—Group IV materials, e.g. germanium or silicon carbide having a multilayer structure or superlattice structure
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D48/00—Individual devices not covered by groups H10D1/00 - H10D44/00
- H10D48/01—Manufacture or treatment
- H10D48/031—Manufacture or treatment of three-or-more electrode devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/205—Nanosized electrodes, e.g. nanowire electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/252—Source or drain electrodes for field-effect devices for vertical or pseudo-vertical devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/40—Organic transistors
- H10K10/46—Field-effect transistors, e.g. organic thin-film transistors [OTFT]
- H10K10/462—Insulated gate field-effect transistors [IGFETs]
- H10K10/484—Insulated gate field-effect transistors [IGFETs] characterised by the channel regions
- H10K10/486—Insulated gate field-effect transistors [IGFETs] characterised by the channel regions the channel region comprising two or more active layers, e.g. forming pn heterojunctions
-
- H10P14/22—
-
- H10P14/2923—
-
- H10P14/3238—
-
- H10P14/3241—
-
- H10P14/3248—
-
- H10P14/3256—
-
- H10P14/3402—
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y10/00—Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B82—NANOTECHNOLOGY
- B82Y—SPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
- B82Y30/00—Nanotechnology for materials or surface science, e.g. nanocomposites
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K85/00—Organic materials used in the body or electrodes of devices covered by this subclass
- H10K85/20—Carbon compounds, e.g. carbon nanotubes or fullerenes
- H10K85/221—Carbon nanotubes
-
- H10P14/3206—
Landscapes
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electrodes Of Semiconductors (AREA)
- Thin Film Transistor (AREA)
- Materials Engineering (AREA)
- Nanotechnology (AREA)
- Crystallography & Structural Chemistry (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Composite Materials (AREA)
Abstract
一半導體器件,該半導體器件包括:一柵極及一絕緣層,所述絕緣層設置於柵極的表面;一第一奈米
碳管及一第二奈米碳管,所述第一奈米碳管和第二奈米碳管間隔設置於絕緣層的表面;一P型半導體層及一N型半導體層,所述P型半導體層覆蓋第一奈米碳管,並設置於絕緣層的表面,所述N型半導體層覆蓋第二奈米碳管,並設置於絕緣層的表面;一導電膜,所述導電膜設置於P型半導體層和N型半導體層的表面,其中,P型半導體層位於導電膜和第一奈米碳管之間,N型半導體層位於導電膜和第二奈米碳管之間。
Description
本發明涉及一種半導體器件。
近年來,范德華異質結是最近兩年的新興研究領域。范德華異質結通過將具有不同性質(電學以及光學等)的二維材料堆到一起,可以實現對組合而成的“新”材料的性質進行人工調控;由於層間弱的范德華作用力,相鄰的層間不再受晶格必須相匹配的限制;並且,由於沒有成分過渡,所形成的異質結具有原子級陡峭的載流子(勢場)梯度;由於以過渡金屬雙硫族化物為代表的非石墨烯二維層狀材料通常可以形成二類能帶關係,因此以它們為基礎搭建的異質結具有非常強的載流子分離能力;此外,由於超薄的厚度以及特殊的二維結構,使其具有強的柵極回應能力,以及與傳統微電子加工工藝和柔性基底相相容的特性。
本發明提供了新型的含有範德華異質結的半導體器件。
一半導體器件,該半導體器件包括:一柵極,該柵極為一層狀結構;一絕緣層,所述絕緣層設置於柵極的表面;一第一奈米碳管及一第二奈米碳管,所述第一奈米碳管和第二奈米碳管間隔設置於絕緣層的表面;一P型半導體層及一N型半導體層,所述P型半導體層覆蓋第一奈米碳管,並設置於絕緣層的表面,所述N型半導體層覆蓋第二奈米碳管,並設置於絕緣層的表面;一導電膜,所述導電膜設置於P型半導體層和N型半導體層的表面,其中,P型半導體層位於導電膜和第一奈米碳管之間,N型半導體層位於導電膜和第二奈米碳管之間;一第一
電極,該第一電極與第一奈米碳管電連接;一第二電極,該第二電極與第二奈米碳管電連接;以及一第三電極,該第三電極與導電膜電連接。
相較於先前技術,本發明提供了一種新型的半導體器件,該半導體器件在未來的奈米電子學和奈米光電子學領域具有巨大的應用潛力。
100‧‧‧半導體器件
102‧‧‧柵極
104‧‧‧絕緣層
106‧‧‧第一奈米碳管
108‧‧‧第二奈米碳管
110‧‧‧P型半導體層
112‧‧‧N型半導體層
114‧‧‧導電膜
116‧‧‧第一電極
118‧‧‧第二電極
120‧‧‧第三電極
122‧‧‧第一多層立體結構
124‧‧‧第二多層立體結構
圖1為本發明實施例提供的半導體器件的立體結構示意圖。
圖2為本發明實施例提供的半導體器件的側視示意圖。
圖3為本發明實施例提供的半導體器件在用CMOS工作時的特徵曲線圖。
以下將結合附圖及具體實施例對本發明的半導體器件作進一步的詳細說明。
請參閱圖1及圖2,本發明第一實施例提供一種半導體器件100。該半導體器件100包括:一柵極102、一絕緣層104,一第一奈米碳管106、一第二奈米碳管108、一P型半導體層110、一N型半導體層112、一導電膜114、一第一電極116、一第二電極118及一第三電極120。所述柵極102為一層狀結構。所述絕緣層104設置於柵極102的表面。所述第一奈米碳管106和第二奈米碳管108間隔設置於絕緣層104的表面。所述P型半導體層110覆蓋第一奈米碳管106,並設置於絕緣層104的表面。所述N型半導體層112覆蓋第二奈米碳管108,並設置於絕緣層104的表面。所述導電膜114設置於P型半導體層110和N型半導體層112的表面。所述P型半導體層110位於導電膜114和第一奈米碳管106之間。所述N型半導體層112位於導電膜114和第二奈米碳管108之間。所述第一電極116與第一奈米碳管106電連接。所述第二電極118與第二奈米碳管108電連接。所述第三電極120與導電膜114電連接。
所述柵極102由導電材料組成,該導電材料可選擇為金屬、ITO、ATO、導電銀膠、導電聚合物以及導電奈米碳管等。該金屬材料可以為鋁、銅、鎢、鉬、金、鈦、鈀或任意組合的合金。本實施例中,所述柵極102為一層狀結構,絕緣層104設置於柵極102的表面,所述第一奈米碳管106、第二奈米碳管108、P型半導體層110、N型半導體層112、導電膜114、第一電極116及第二電極118均設置於絕緣層104的表面,並由柵極102和絕緣層104支撐。
所述絕緣層104的材料為絕緣材料,其厚度可以為1奈米~100微米。所述絕緣層104使第一奈米碳管106、第二奈米碳管108、P型半導體層110以及N型半導體層112與所述柵極102間隔絕緣設置。本實施例中,絕緣層104的材料為氧化矽。
所述第一奈米碳管106或第二奈米碳管108為金屬型的奈米碳管。第一奈米碳管106或第二奈米碳管108的直徑不限,可以為0.5奈米~150奈米,在某些實施例中,第一奈米碳管106或第二奈米碳管108的直徑可以為1奈米~10奈米。優選地,第一奈米碳管106和第二奈米碳管108均為單壁奈米碳管,其直徑為1奈米~5奈米。本實施例中,第一奈米碳管106和第二奈米碳管108均為金屬型單壁奈米碳管,其直徑為1奈米。本發明中,所述第一奈米碳管106和第二奈米碳管108直接設置在絕緣層104表面,第一奈米碳管106和第二奈米碳管108靠近柵極102,導電膜114遠離柵極102,導電膜114不會在P型半導體層110和柵極102之間或者N型半導體層112與柵極102之間產生屏蔽效應,影像半導體器件100的實際應用。第一奈米碳管106和第二奈米碳管108並列設置於絕緣層104的表面,其之間的距離不限,可以根據實際應用進行調整。在一些實施例中,第一奈米碳管106和第二奈米碳管108之間的距離可以為1奈米~1釐米。第一奈米碳管106和第二奈米碳管108之間的角度不限,可以相互平行或者成一定角度設置,只需確保第一奈米碳管106和第二奈米碳管108之間互不接觸。
所述P型半導體層110或N型半導體層112為一二維結構的半導體層。所述二維結構即半導體層的厚度較小,半導體層的厚度為1奈米~100奈米,優選地,所述P型半導體層110或N型半導體層112的厚度為1奈米~50奈米。所述P型半導體層110或N型半導體層112可以僅包括一層半導體材料,即所述P型半導體層110或N型半導體層112為一個單層的結構。所述P型半導體層110或N型半導體層112的材料不限,可以為無機化合物半導體、元素半導體或有機半導體材料,如:砷化鎵、碳化矽、多晶矽、單晶矽或萘等。N型半導體層112的材料為N型半導體材料。P型半導體層110的材料為P型半導體材料。本實施例中,N型半導體層112的材料為硫化鉬(MoS2),其厚度為37奈米,P型半導體層110的材料為硒化鎢(WSe2),其厚度為22奈米。所述P型半導體層110和N型半導體層112間隔設置,互不接觸。所述P型半導體層110覆蓋第一奈米碳管106後直接設置在絕緣層104的表面。所述N型半導體層112覆蓋第二奈米碳管108後直接設置在絕緣層104的表面。
所述導電膜114的材料為導電材料,可以為金屬、導電聚合物或ITO。導電膜114直接沉積在P型半導體層110和N型半導體層112的遠離絕緣層104的表面,導電膜114跨過P型半導體層110和N型半導體層112。由於導電膜114 P半導體層110和N型半導體層112間隔設置,其間隔處的導電膜114可以設置於絕緣層104的表面。即導電膜114可以看成分成三部分,一部分位於P型半導體層110遠離絕緣層104的表面;一部分位於N型半導體層112遠離絕緣層104的表面;另一部分位於P型半導體層110和N型半導體層112之間,設置於絕緣層104的表面。導電膜114沉積的具體方法不限,可以為離子濺射、磁控濺射或其他鍍膜方法。所述導電膜114的厚度不限,可以為5奈米~100微米。在一些實施例中,導電膜114的厚度為5奈米~100奈米;在另一些實施例中,導電膜114的厚度為5奈米~20奈米。所述導電膜114的形狀不限,可以為長條形、線性、方形等形狀。本實施例中,所述導電膜114為長條形。
所述第一奈米碳管106、P型半導體層110和導電膜114相互層疊形成一第一多層立體結構122。由於第一奈米碳管106相對於P型半導體層110和導電膜114的尺寸較小,該第一多層立體結構122的橫截面的面積由第一奈米碳管106的直徑和長度決定。由於第一奈米碳管106為奈米材料,該第一多層立體結構122的橫截面面積也是奈米級。所述第一多層立體結構122定義一橫向截面及一豎向截面,所述橫向截面即平行於P型半導體層110的方向的截面,所述縱向截面即垂直於P型半導體層110的表面的方向的截面。所述橫向截面的面積由第一奈米碳管106的直徑和長度決定。所述縱向截面的面積由第一奈米碳管106的長度和第一多層立體結構122的厚度決定。優選地,該第一多層立體結構122的橫截面的面積為0.25nm2~1000nm2。更優選地,該第一多層立體結構122的橫截面的面積為1nm2~100nm2。
所述第二奈米碳管108、N型半導體層112和導電膜114相互層疊形成一第二多層立體結構124。由於第二奈米碳管108相對於N型半導體層112和導電膜114的尺寸較小,該第二多層立體結構124的橫截面的面積由第二奈米碳管108的直徑和長度決定。由於第二奈米碳管108為奈米材料,該第二多層立體結構124的橫截面面積也是奈米級。所述第二多層立體結構124定義一橫向截面及一豎向截面,所述橫向截面即平行於N型半導體層112的方向的截面,所述縱向截面即垂直於N型半導體層112的表面的方向的截面。所述橫向截面的面積由第二奈米碳管108的直徑和長度決定。所述縱向截面的面積由第二奈米碳管108的長度和第二多層立體結構124的厚度決定。優選地,該第二多層立體結構124的橫截面的面積為0.25nm2~1000nm2。更優選地,該第二多層立體結構124的橫截面的面積為1nm2~100nm2。
第一奈米碳管106和導電膜114與二維的P型半導體層110在第一多層立體結構122處形成范德華異質結構。在應用時,第一奈米碳管106和導電膜114與P型半導體層110之間形成肖特基結,電流可以穿過該第一多層立體結構122。由
於第一奈米碳管106為奈米材料,該第一多層立體結構122的橫截面面積也是奈米級,即形成了奈米級的半導體結構。該半導體結構具有較低的能耗、奈米級的尺寸以及更高的集成度。
第二奈米碳管108和導電膜114與二維的N型半導體層112在第二多層立體結構124處形成范德華異質結構。在應用時,第二奈米碳管108和導電膜114與N型半導體層112之間形成肖特基結,電流可以穿過該第二多層立體結構124。由於第二奈米碳管108為奈米材料,該第二多層立體結構124的橫截面面積也是奈米級,即形成了奈米級的半導體結構。該半導體結構具有較低的能耗、奈米級的尺寸以及更高的集成度較高的空間解析度以及更高的完整性。
所述第一電極116、第二電極118及第三電極120均由導電材料組成,該導電材料可選擇為金屬、ITO、ATO、導電銀膠、導電聚合物以及導電奈米碳管等。該金屬材料可以為鋁、銅、鎢、鉬、金、鈦、鈀或任意組合的合金。在一些實施例中,所述第一電極116和第二電極118也可以均為一層導電薄膜,該導電薄膜的厚度為2微米~100微米。本實施例中,所述第一電極116、第二電極118為金屬Au,金屬Au的厚度為50奈米。本實施例中,所述第一電極116設置於第一奈米碳管106的一端並貼合於第一奈米碳管106的表面,即Au層設置於第一奈米碳管106表面;所述第二電極118與設置於第二奈米碳管108的一端並貼合於第二奈米碳管108的表面。所述第三電極120為一長條狀導電層,其設置於導電膜114的一端,沿導電膜114的一個邊設置於導電膜114的表面。所述第三電極120的材料可以與第一電極116或第二電極118相同。
本發明所提供的半導體器件100包括兩個基於奈米碳管不對稱范德華異質結構。當半導體器件100在應用時,范德華異質結構在相對的源極-漏極偏置處顯示出不對稱的輸出特性。運輸特性的多樣性主要歸因於奈米碳管費米能級易被調製和器件的不對稱接觸,同時奈米碳管電極適用於電子型或者空穴型導電。可調節器件功能以及側向器件尺寸的限制使得這種包括奈米碳管的不對稱
范德華異質結構的半導體結構具有獨特性,在未來的奈米電子學和奈米光電子學領域具有巨大的潛力。請參見圖3,所述半導體器件100在用作CMOS器件時,柵極102為輸出端,第三電極120為輸出端,第一電極116和第二電極118接入電源,三條曲線分別對應第一電極116和第二電極118之間的電勢差為0.1伏、0.2伏和0.5伏時,對應的輸出曲線。從圖3可以看出,所述CMOS器件具有良好的工作性能。
所述半導體器件100在應用時,第一奈米碳管106和導電膜114可以看作設置在P型半導體層110的兩個相對表面上的電極,第二奈米碳管108和導電膜114看作N型半導體層112的兩個相對表面上的電極。當在第一奈米碳管106、第二奈米碳管108和導電膜114上施加電壓實現導通時,電流的流動路徑為從第一多層立體結構122的橫截面至第二多層立體結構124的橫截面,所述半導體器件100的有效部分為第一多層立體結構122及第二多層立體結構124。因此,所述半導體器件100的體積只需要確保包括第一多層立體結構122和第二多層立體結構124即可,因此,半導體器件100可以具有較小的尺寸,所述半導體器件100可以為一奈米級的半導體元件。
另外,本領域技術人員還可以在本發明精神內做其他變化,這些依據本發明精神所做的變化,都應包含在本發明所要求保護的範圍內。綜上所述,本發明確已符合發明專利之要件,遂依法提出專利申請。惟,以上所述者僅為本發明之較佳實施例,自不能以此限制本案之申請專利範圍。舉凡習知本案技藝之人士援依本發明之精神所作之等效修飾或變化,皆應涵蓋於以下申請專利範圍內。
Claims (10)
- 一種半導體器件,其包括:一柵極,該柵極為一層狀結構;一絕緣層,所述絕緣層設置於柵極的表面;一第一奈米碳管及一第二奈米碳管,所述第一奈米碳管和第二奈米碳管間隔設置於絕緣層的表面;一P型半導體層及一N型半導體層,所述P型半導體層覆蓋第一奈米碳管,並設置於絕緣層的表面,所述N型半導體層覆蓋第二奈米碳管,並設置於絕緣層的表面;一導電膜,所述導電膜設置於P型半導體層和N型半導體層的表面,其中,P型半導體層位於導電膜和第一奈米碳管之間,N型半導體層位於導電膜和第二奈米碳管之間;一第一電極,該第一電極與第一奈米碳管電連接;一第二電極,該第二電極與第二奈米碳管電連接;以及一第三電極,該第三電極與導電膜電連接。
- 如請求項第1項所述之半導體器件,其中,所述第一奈米碳管和第二奈米碳管為金屬型奈米碳管。
- 如請求項第2項所述之半導體器件,其中,所述第一奈米碳管和第二奈米碳管為單壁奈米碳管。
- 如請求項第1項所述之半導體器件,其中,所述第一奈米碳管、P型半導體層及導電膜相互疊加形成一第一多層立體結構,該第一多層立體結構的橫截面的面積為0.25nm2~1000nm2。
- 如請求項第4項所述之半導體器件,其中,所述第一多層立體結構的橫截面的面積為1nm2~100nm2。
- 如請求項第1項所述之半導體器件,其中,所述第二奈米碳管、N型半 導體層及導電膜相互疊加形成一第二多層立體結構,該第二多層立體結構的橫截面的面積為0.25nm2~1000nm2。
- 如請求項第1項所述之半導體器件,其中,所述P型半導體層或N型半導體層的厚度為1奈米~100奈米。
- 如請求項第1項所述之半導體器件,其中,所述導電膜的沉積方法包括離子濺射和磁控濺射。
- 如請求項第8項所述之半導體器件,其中,所述導電膜的厚度為5奈米~100奈米。
- 如請求項第1項所述之半導體器件,其中,所述導電膜跨過P型半導體層和N型半導體層,所述導電膜一部分位於P型半導體層遠離絕緣層的表面;一部分位於N型半導體層遠離絕緣層的表面;一部分位於P型半導體層和N型半導體層之間,設置於絕緣層的表面。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| ??201710375328.5 | 2017-05-24 | ||
| CN201710375328.5A CN108933134B (zh) | 2017-05-24 | 2017-05-24 | 半导体器件 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201900544A TW201900544A (zh) | 2019-01-01 |
| TWI667191B true TWI667191B (zh) | 2019-08-01 |
Family
ID=64401727
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW106121847A TWI667191B (zh) | 2017-05-24 | 2017-06-29 | 半導體器件 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US10424638B2 (zh) |
| JP (1) | JP6546679B2 (zh) |
| CN (1) | CN108933134B (zh) |
| TW (1) | TWI667191B (zh) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN115784208B (zh) | 2021-07-23 | 2024-07-23 | 清华大学 | 碳纳米管p型掺杂的方法 |
| CN115802764A (zh) * | 2021-07-23 | 2023-03-14 | 清华大学 | 隧穿晶体管 |
| CN115811887A (zh) * | 2021-07-23 | 2023-03-17 | 清华大学 | 碳纳米管复合结构 |
| CN115784209B (zh) | 2021-07-23 | 2024-07-23 | 清华大学 | 碳纳米管n型掺杂的方法 |
| EP4199115A1 (en) * | 2021-12-17 | 2023-06-21 | IMEC vzw | Transistor with low parasitic capacitance |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200729407A (en) * | 2005-09-28 | 2007-08-01 | Intel Corp | Process for integrating planar and non-planar CMOS transistors on a bulk substrate and article made thereby |
| US20100059863A1 (en) * | 2004-06-04 | 2010-03-11 | The Board Of Trustees Of The University Of Illinois | Stretchable Form of Single Crystal Silicon for High Performance Electronics on Rubber Substrates |
| US20140197459A1 (en) * | 2011-01-04 | 2014-07-17 | Ecole Polytechnique Federale De Lausanne (Epfl) | Semiconductor device |
| US20150279747A1 (en) * | 2014-03-27 | 2015-10-01 | Fujitsu Limited | Semiconductor manufacturing method and semiconductor device |
| TW201624729A (zh) * | 2014-12-31 | 2016-07-01 | 鴻海精密工業股份有限公司 | N型薄膜電晶體 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2008094517A1 (en) | 2007-01-30 | 2008-08-07 | Solasta, Inc. | Photovoltaic cell and method of making thereof |
| CN100505264C (zh) * | 2007-09-14 | 2009-06-24 | 北京大学 | 一种基于半导体纳米材料的cmos电路及其制备 |
| CN101562203B (zh) | 2008-04-18 | 2014-07-09 | 清华大学 | 太阳能电池 |
| TWI450402B (zh) | 2008-05-02 | 2014-08-21 | Hon Hai Prec Ind Co Ltd | 太陽能電池 |
| WO2010062644A2 (en) | 2008-10-28 | 2010-06-03 | The Regents Of The University Of California | Vertical group iii-v nanowires on si, heterostructures, flexible arrays and fabrication |
| CN101667611B (zh) | 2009-09-15 | 2011-07-20 | 上海交通大学 | 基于定向碳纳米管的太阳能微电池制备方法 |
| CN104103695B (zh) * | 2013-04-02 | 2017-01-25 | 清华大学 | 薄膜晶体管及其制备方法 |
| US9472686B2 (en) * | 2013-08-02 | 2016-10-18 | Northwestern University | Gate-tunable P-N heterojunction diode, and fabrication method and application of same |
| KR102144999B1 (ko) * | 2013-11-05 | 2020-08-14 | 삼성전자주식회사 | 이차원 물질과 그 형성방법 및 이차원 물질을 포함하는 소자 |
| CN104867876B (zh) * | 2014-02-24 | 2017-11-14 | 清华大学 | 薄膜晶体管阵列的制备方法 |
| CN104979468A (zh) * | 2014-04-10 | 2015-10-14 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件及其制造方法 |
| CN105097939B (zh) * | 2014-04-24 | 2018-08-17 | 清华大学 | 薄膜晶体管 |
| CN105097428B (zh) * | 2014-04-24 | 2017-12-01 | 清华大学 | 碳纳米管复合膜 |
| CN105489694A (zh) | 2016-01-14 | 2016-04-13 | 中国石油大学(华东) | 氧化锌/硅p-n异质结紫外光探测器及其制备方法 |
-
2017
- 2017-05-24 CN CN201710375328.5A patent/CN108933134B/zh active Active
- 2017-06-29 TW TW106121847A patent/TWI667191B/zh active
-
2018
- 2018-03-09 US US15/916,423 patent/US10424638B2/en active Active
- 2018-04-26 JP JP2018084921A patent/JP6546679B2/ja active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100059863A1 (en) * | 2004-06-04 | 2010-03-11 | The Board Of Trustees Of The University Of Illinois | Stretchable Form of Single Crystal Silicon for High Performance Electronics on Rubber Substrates |
| TW200729407A (en) * | 2005-09-28 | 2007-08-01 | Intel Corp | Process for integrating planar and non-planar CMOS transistors on a bulk substrate and article made thereby |
| US20140197459A1 (en) * | 2011-01-04 | 2014-07-17 | Ecole Polytechnique Federale De Lausanne (Epfl) | Semiconductor device |
| US20150279747A1 (en) * | 2014-03-27 | 2015-10-01 | Fujitsu Limited | Semiconductor manufacturing method and semiconductor device |
| TW201624729A (zh) * | 2014-12-31 | 2016-07-01 | 鴻海精密工業股份有限公司 | N型薄膜電晶體 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP2018198310A (ja) | 2018-12-13 |
| JP6546679B2 (ja) | 2019-07-17 |
| US20180342578A1 (en) | 2018-11-29 |
| CN108933134A (zh) | 2018-12-04 |
| US10424638B2 (en) | 2019-09-24 |
| TW201900544A (zh) | 2019-01-01 |
| CN108933134B (zh) | 2020-09-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI650808B (zh) | 半導體元件 | |
| TWI667191B (zh) | 半導體器件 | |
| JP6730367B2 (ja) | 太陽電池 | |
| TWI653749B (zh) | 光探測器 | |
| JP6621499B2 (ja) | 半導体素子及び半導体部品 | |
| TWI668181B (zh) | 半導體器件 | |
| TW202119607A (zh) | 光電探測器 | |
| CN112786678B (zh) | 半导体结构及半导体器件 | |
| JP7311442B2 (ja) | 太陽電池の製造方法 | |
| CN108933171B (zh) | 半导体结构及半导体器件 |