[go: up one dir, main page]

TWI514749B - 降頻器、降頻器ic、及降頻器之控制方法 - Google Patents

降頻器、降頻器ic、及降頻器之控制方法 Download PDF

Info

Publication number
TWI514749B
TWI514749B TW101115403A TW101115403A TWI514749B TW I514749 B TWI514749 B TW I514749B TW 101115403 A TW101115403 A TW 101115403A TW 101115403 A TW101115403 A TW 101115403A TW I514749 B TWI514749 B TW I514749B
Authority
TW
Taiwan
Prior art keywords
signal
frequency
circuit
amplifier
output
Prior art date
Application number
TW101115403A
Other languages
English (en)
Other versions
TW201308882A (zh
Inventor
Yoshiaki Nakamura
Original Assignee
Renesas Electronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Renesas Electronics Corp filed Critical Renesas Electronics Corp
Publication of TW201308882A publication Critical patent/TW201308882A/zh
Application granted granted Critical
Publication of TWI514749B publication Critical patent/TWI514749B/zh

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04HBROADCAST COMMUNICATION
    • H04H40/00Arrangements specially adapted for receiving broadcast information
    • H04H40/18Arrangements characterised by circuits or components specially adapted for receiving
    • H04H40/27Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95
    • H04H40/90Arrangements characterised by circuits or components specially adapted for receiving specially adapted for broadcast systems covered by groups H04H20/53 - H04H20/95 specially adapted for satellite broadcast receiving
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D30/00Reducing energy consumption in communication networks
    • Y02D30/70Reducing energy consumption in communication networks in wireless communication networks

Landscapes

  • Physics & Mathematics (AREA)
  • Astronomy & Astrophysics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Superheterodyne Receivers (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Amplifiers (AREA)

Description

降頻器、降頻器IC、及降頻器之控制方法
本發明係關於降頻器、降頻器IC及降頻器之控制方法,特別是關於將經接收之極化波信號加以降頻之降頻器、降頻器IC及降頻器之控制方法。
為將經接收之衛星廣播電波頻率轉換為可以纜線傳送之中間頻率(以下亦稱IF頻率),可使用低雜訊阻斷降頻器(LNB:Low Noise Block Downconverter)。
圖14係用來說明專利文獻1所揭示之衛星廣播接收用轉換器(降頻器)之方塊圖。圖14所示之衛星廣播接收用轉換器中,由碟型天線(未經圖示)所接收之水平極化波或垂直極化波BS信號自BS信號端子221及222輸入,於BS信號端子221及222後段,配置有第1段放大電路223、224及第2段放大電路225。第1段放大電路223、224分別將自BS信號端子221及222輸入之水平極化波或垂直極化波BS信號加以放大。又,第2段放大電路225將第1段放大電路223或224其中任一者之輸出更加以放大。
放大電路223~225係使用高電子遷移率電晶體(HEMT:High Electron Mobility Transistor)等並以高頻動作之低雜訊高頻放大電路。放大電路223或放大電路224為接收水平極化波或垂直極化波其中任一者,需選擇性地切換對此等放大電路供給之電壓。因此,以於衛星廣播用轉換器IC201內建之開關電路310選擇性地切換對放大電路223或放大電路224供給之電壓。亦即,依照接收之BS信號係水平極化波或係垂直極化波,而自端子211及212或端子213及214對放大電路223或224供給必要之電壓。 且第2段放大電路225放大水平極化波或垂直極化波BS信號其中任一者,故在BS信號接收中經常自端子215及216供給必要之電壓。
放大電路225之輸出因於衛星廣播用轉換器IC201所內建之放大電路311而更被放大,在頻率轉換電路312中被轉換為係中間頻率之BS-IF信號。上述BS-IF信號於後段放大電路313更被放大後,因電容器204而被去除DC分量,經由纜線(未經圖示)被送往BS調諧器(未經圖示)。
且包含局部振盪電路之PLL電路314輸出用來將10.7GHz~12.75GHz之接收頻率中低頻帶之10.7GHz~11.7GHz帶與高頻帶之11.7GHz~12.75GHz帶頻率轉換為BS-IF信號之頻率之局部振盪信號。
自BS調諧器對開關電路310輸入用來切換控制接收極化波之DC電壓信號。亦即,對開關電路310輸入兼為電源電壓之13V或18V之DC電壓信號其中任一者,開關電路310藉由偵測經輸入之DC電壓信號之大小決定使用第1段放大電路223及224其中任一者。
藉由以開關電路310偵測DC電壓信號電壓之大小,產生正及負電壓之電壓產生源315通過端子211~216對放大電路223及224其中任一者及放大電路225供給正及負電壓。
於放大電路223~225使用之高電子遷移率電晶體(HEMT)通常藉由對閘極端子供給負電壓,對汲極端子供給正電壓而動作。例如,使用放大電路223時,衛星廣播接收用轉換器IC201自端子213產生負電壓,對HEMT之閘極端子供給此負電壓。同時,自端子214產生正電壓,對HEMT之汲極端子供給正電壓。此時,對不 使用之放大電路224之電壓供給係自端子211及212供給於放大電路224使用之HEMT不動作之電壓。
上述構成中,對放大電路225供給放大電路223之輸出信號。放大電路225亦與放大電路223同樣地動作,對HEMT之閘極端子供給自衛星廣播接收用轉換器IC201之端子215所輸出之負電壓。同時,對HEMT之汲極端子供給自端子216所輸出之正電壓。藉此,對衛星廣播接收用轉換器IC201之放大電路311供給由放大電路225放大之BS信號。
使用放大電路224時,自端子211產生負電壓,對HEMT之閘極端子供給電壓。同時,自端子212產生正電壓,對HEMT之汲極端子供給電壓。此時,對不使用之放大電路223供給於放大電路223使用之HEMT不動作之電壓。
圖14所示之衛星廣播接收用轉換器中,用來切換放大電路223及224之開關電路310內建於衛星廣播接收用轉換器IC201。亦即,衛星廣播接收用轉換器IC201中具有將用來使用來接收水平極化波或垂直極化波其中任一者之放大電路223或放大電路224動作之負電壓加以產生之電路。
且專利文獻2中揭示有關於可提高LNB整體隔離度之降頻器之技術。專利文獻3中揭示有關於可以一個調諧器裝置同時接收複數頻道之調諧器裝置之技術。非專利文獻1中揭示有關於泛用單輸出型LNB之技術。
[先前技術文獻] [專利文獻]
[專利文獻1]日本特開2010-268296號公報
[專利文獻2]日本特開2002-190749號公報
[專利文獻3]日本特開2003-198401號公報
[非專利文獻]
[非專利文獻1]Tino Copani, "A 12-GHz Silicon Bipolar Dual-Conversion Receiver for Digital Satellite Applications" IEEE JOURNAL OF SOLID-STATE CIRCUITS, VOL. 40, NO. 6, JUNE 2005
使用專利文獻1所揭示之降頻器IC構成泛用雙輸出(Universal Dual)降頻器時,可考慮例如圖9所示之構成(圖9所示之構成係由本申請案發明人所導出者)。在此,所謂泛用雙輸出係藉由例如DisEqC(Digital Satellite Equipment Control)規格可輸出兩個中間頻率信號之構成。圖9所示之降頻器中,以1個碟型天線接收水平極化波信號(H)105及垂直極化波信號(V)106,自降頻器電路101及102分別輸出降頻後之中間頻率信號OUT101及OUT102。
圖9所示之降頻器包含放大部103、降頻器電路101與降頻器電路102。放大部103包含將由碟型天線104所接收之水平極化波信號105及垂直極化波信號106加以放大之複數放大器(低雜訊放大器(LNA:Low Noise Amplifier))。
由碟型天線104所接收之水平極化波信號105由LNA111放大,被輸出至LNA113及LNA114。LNA113放大由LNA111放大之水平極化波信號,對降頻器電路101之輸入端子131輸出之。LNA114放大由LNA111放大之水平極化波信號,對降頻器電路102之輸入端子141輸出之。
由碟型天線104所接收之垂直極化波信號106由LNA112放大,對LNA115及LNA116輸出之。LNA115放大由LNA112放大之垂直極化波信號,對降頻器電路101之輸入端子131輸出之。LNA116放大由LNA112放大之垂直極化波信號,對降頻器電路102之輸入端子141輸出之。
亦即,經由LNA111及LNA113對降頻器電路101之輸入端子131供給水平極化波信號105,經由LNA112及LNA115對降頻器電路101之輸入端子131供給垂直極化波信號106。且經由LNA111及LNA114對降頻器電路102之輸入端子141供給水平極化波信號105,經由LNA112及LNA116對降頻器電路102之輸入端子141供給垂直極化波信號106。
降頻器電路101包含基準信號產生器115、局部振盪器116、頻率轉換部117、LNA偏壓電路118及控制電路119。基準信號產生器115包含水晶振盪電路REF111與緩衝器B111。水晶振盪電路REF111產生具有既定基準頻率之基準信號154,對局部振盪器116輸出之。在此,水晶振盪電路REF111使用連接端子133之水晶振盪器X’tal(111)產生基準信號154。局部振盪器116使用基準信號154產生局部振盪頻率信號153。
頻率轉換部117包含前置放大器AMP111、混頻器MIXER111、低通濾波器F111與IF放大器AMP112。前置放大器AMP111將由輸入端子131輸入之垂直極化波信號或水平極化波信號加以放大,對混頻器MIXER111輸出之。混頻器MIXER111使用自局部振盪器116輸出之局部振盪頻率信號153,將自前置放大器AMP111輸出並經放大之垂直極化波信號或水平極化波信號加以降頻。經降頻之垂直極化波信號或水平極化波信號由濾波器F111去除無用之分 量,更由IF放大器AMP112放大,自輸出端子132作為中間頻率信號OUT101輸出之。
LNA偏壓電路118經由端子137對LNA111供給電源,經由端子136對LNA113供給電源,經由端子138對LNA115供給電源。控制電路119因應自控制信號輸入端子135輸入之Tone/Pola信號而控制LNA偏壓電路118及局部振盪器116。
圖10顯示Tone/Pola信號之一例。如圖10所示,Pola(Polarization)信號係例如13V或18V之DC電壓信號。且Tone信號係AC分量(22kHz)之信號,重疊於係DC分量之Pola信號。
如圖10所示,Tone/Pola信號之DC分量為18V時,控制電路119控制LNA偏壓電路118,俾對降頻器電路101之輸入端子131供給水平極化波信號。另一方面,Tone/Pola信號之DC分量為13V時,控制電路119控制LNA偏壓電路118,俾對降頻器電路101之輸入端子131供給垂直極化波信號。
且作為Tone/Pola信號之AC分量供給22kHz之信號時,控制電路119控制局部振盪器116,俾輸出高頻帶之局部振盪頻率信號153(10.6GHz)。另一方面,Tone/Pola信號之AC分量呈斷開狀態時,控制電路119控制局部振盪器116,俾輸出低頻帶之局部振盪頻率信號153(9.75GHz)。
降頻器電路102包含基準信號產生器125、局部振盪器126、頻率轉換部127、LNA偏壓電路128及控制電路129。在此,降頻器電路102之構成與降頻器電路101之構成相同故省略重複之說明。又,LNA偏壓電路128經由端子148對LNA112供給電源,經 由端子146對LNA114供給電源,經由端子147對LNA116供給電源。
圖11係用來說明對圖9所示之降頻器供給電源及Tone/Pola信號之情形之圖。由降頻器電路101降頻之中間頻率信號OUT101因電容元件C112被去除DC分量,經由纜線被供給至調諧器(Tuner101)。另一方面,調諧器(Tuner101)經由與傳送中間頻率信號OUT101之纜線相同之纜線,對降頻器電路101供給電源及Tone/Pola信號。在此,作為對降頻器電路101供給之電源,使用Tone/Pola信號之DC分量(13V或18V)。
Tone/Pola信號之DC分量(13V或18V)經由帶線SL112被供給至調節器REG111。調節器REG111將13V或18V之電壓調整為處於降頻器電路101之最大額定之電壓並對降頻器電路101之電源端子VDD供給之。
且Tone/Pola信號經由帶線SL111被供給至電阻元件R112與電容元件C111。在此,藉由電阻元件R111與電阻元件R112分割Pola信號之DC分量。亦即,使用電阻元件R111與電阻元件R112將Pola信號降低至處於降頻器電路101之最大額定之電壓,對控制信號輸入端子135供給之。另一方面,Tone信號通過電容元件C111,偵測於降頻器電路101內部有無脈衝。
且經由LNA偏壓電路128對放大部103包含之LNA111、LNA113及LNA115供給電源。又,關於對降頻器電路102供給電源及Tone/Pola信號之情形亦與對降頻器電路101供給電源及Tone/Pola信號之情形相同。
圖12係用來說明圖9所示之降頻器之動作之表。
未輸出中間頻率信號OUT101及OUT102時,不自調諧器(Tuner101、Tuner102)對降頻器電路101、102供給電源,故降頻器電路101、102呈斷開狀態。藉此LNA111~116亦呈斷開狀態。
另一方面,輸出中間頻率信號OUT101及OUT102時,經由LNA111及LNA113對降頻器電路101供給水平極化波信號105,或經由LNA112及LNA115對降頻器電路101供給垂直極化波信號106。且經由LNA111及LNA114對降頻器電路102供給水平極化波信號105,或經由LNA112及LNA116對降頻器電路102供給垂直極化波信號106。此時,LNA111及LNA112經常呈導通狀態。
Pola信號為High(18V)時,LNA113呈導通狀態,LNA115呈斷開狀態,對降頻器電路101供給水平極化波信號105。另一方面,Pola信號為Low(13V)時,LNA113呈斷開狀態,LNA115呈導通狀態,對降頻器電路101供給垂直極化波信號106。
同樣地,Pola信號為High(18V)時,LNA114呈導通狀態,LNA116呈斷開狀態,對降頻器電路102供給水平極化波信號105。另一方面,Pola信號為Low(13V)時,LNA114呈斷開狀態,LNA116呈導通狀態,對降頻器電路102供給垂直極化波信號106。
且如圖12所示,Tone信號呈斷開狀態時,作為局部振盪頻率信號153、163輸出低頻帶(9.75GHz)信號。另一方面,重疊有22kHz之Tone信號時,作為局部振盪頻率信號153、163輸出高頻帶(10.6GHz)信號。又,輸出中間頻率信號OUT101及OUT102時,自調諧器(Tuner101、Tuner102)對降頻器電路101、102供給電源。
其次,使用圖13說明關於僅輸出中間頻率信號OUT101或OUT102之情形。僅輸出一方中間頻率信號時,未輸出中間頻率信 號之一方之降頻器電路呈斷開狀態。藉此,可減少降頻器之消耗電力。
首先,說明關於輸出中間頻率信號OUT101,不輸出中間頻率信號OUT102之情形(OUT101為ON,OUT102為OFF之情形)。此時,在LNA111及LNA113呈導通狀態時對降頻器電路101供給水平極化波信號105。另一方面,不輸出中間頻率信號OUT102時,不自圖11所示之調諧器(Tuner102)對降頻器電路102供給電源。因此,未對放大垂直極化波信號106之LNA112供給電源,故不對降頻器電路101供給垂直極化波信號106。
說明關於輸出中間頻率信號OUT102,不輸出中間頻率信號OUT101之情形(OUT101為OFF,OUT102為ON之情形)。此時,在LNA112及LNA116呈導通狀態時對降頻器電路102供給垂直極化波信號106。另一方面,不輸出中間頻率信號OUT101時,不自圖11所示之調諧器(Tuner101)對降頻器電路101供給電源。因此,不對放大水平極化波信號105之LNA111供給電源,故不對降頻器電路102供給水平極化波信號105。
換言之,圖9所示之降頻器中,使用降頻器電路102之LNA偏壓電路128對LNA112供給電源。因此,若降頻器電路102呈斷開狀態LNA偏壓電路128即亦呈斷開狀態,對LNA112之電源供給亦被切斷,故無法對降頻器電路101輸出垂直極化波信號106。
同樣地,圖9所示之降頻器中,使用降頻器電路101之LNA偏壓電路118對LNA111供給電源。因此,若降頻器電路101呈斷開狀態LNA偏壓電路118即亦呈斷開狀態,對LNA111之電源供給亦被切斷,故無法對降頻器電路102輸出水平極化波信號105。此起因於降頻器電路101及102中共有LNA111及LNA112。
如此,使用專利文獻1所揭示之降頻器IC構成泛用雙輸出(Universal Dual)之降頻器時,有若一方降頻器電路(101或102)呈斷開狀態降頻器即不正常動作之問題。
依本發明之降頻器包含:放大部,至少包含:第1放大器,供給第1極化波信號;及第2放大器,供給第2極化波信號;第1降頻器電路,包含:第1基準信號產生器,產生具有第1基準頻率之第1基準信號;第1局部振盪器,使用該第1基準信號產生第1局部振盪頻率信號;第1頻率轉換部,使用該第1局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第1偏壓電路,對該第1放大器供給電源;及第1控制電路,因應第1控制信號而控制該第1基準信號產生器、該第1局部振盪器、該第1頻率轉換部及該第1偏壓電路;及第2降頻器電路,包含:第2基準信號產生器,產生具有第2基準頻率之第2基準信號;第2局部振盪器,使用該第2基準信號產生第2局部振盪頻率信號;第2頻率轉換部,使用該第2局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第2偏壓電路,對該第2放大器供給電源;及第2控制電路,因應第2控制信號而控制該第2基準信號產生器、該第2局部振盪器、該第2頻率轉換部及該第2偏壓電路;且該第1控制信號係顯示省電模式之信號時,該第1控制電路令該第1局部振盪器及該第1頻率轉換部呈非動作狀態,且控制該第1偏壓電路俾對該第1放大器供給電源,該第2控制信號係顯示省電模式之信號時,該第2控制電路令該第2局部振盪器及該第2頻率轉換部呈非動作狀態,且控制該第2偏壓電路俾對該第2放大器供給電源。
依本發明之降頻器中,第1控制信號係顯示省電模式之信號時,令第1局部振盪器及第1頻率轉換部呈非動作狀態,且控制第1偏壓電路俾對第1放大器供給電源,第2控制信號係顯示省 電模式之信號時,令第2局部振盪器及第2頻率轉換部呈非動作狀態,且控制第2偏壓電路俾對第2放大器供給電源。因此,即使第1降頻器電路為省電模式第1放大器亦可呈導通狀態,故可對第2降頻器電路供給極化波信號。且即使第2降頻器電路為省電模式第2放大器亦可呈導通狀態,故可對第1降頻器電路供給極化波信號。因此可提供一種降頻器,即使在使用複數降頻器電路構成泛用雙輸出降頻器時,亦可使其正常動作。
依本發明之降頻器IC包含:基準信號產生器,產生具有既定基準頻率之基準信號;局部振盪器,使用該基準信號產生局部振盪頻率信號;頻率轉換部,使用該局部振盪頻率信號將由放大器放大之極化波信號轉換為中間頻率信號;偏壓電路,對該放大器供給電源;及控制電路,因應控制信號而控制該基準信號產生器、該局部振盪器、該頻率轉換部及該偏壓電路;該控制信號係顯示省電模式之信號時,該控制電路令該局部振盪器及該頻率轉換部呈非動作狀態,且控制該偏壓電路俾對該放大器供給電源。
依本發明之降頻器之控制方法中,該降頻器包含:放大部,至少包含:第1放大器,供給第1極化波信號;及第2放大器,供給第2極化波信號;第1降頻器電路,包含:第1基準信號產生器,產生具有第1基準頻率之第1基準信號;第1局部振盪器,使用該第1基準信號產生第1局部振盪頻率信號;第1頻率轉換部,使用該第1局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第1偏壓電路,對該第1放大器供給電源;及第1控制電路,因應第1控制信號而控制該第1基準信號產生器、該第1局部振盪器、該第1頻率轉換部及該第1偏壓電路;及第2降頻器電路,包含:第2基準信號產生器,產生具有第2基準頻率之第2基準信號;第2局部振盪器,使用該第2基準信號產生第2局部振盪頻率信號;第2頻率轉換部,使用該第2局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第2偏 壓電路,對該第2放大器供給電源;及第2控制電路,因應第2控制信號而控制該第2基準信號產生器、該第2局部振盪器、該第2頻率轉換部及該第2偏壓電路;且該降頻器之控制方法之特徵在於:該第1控制信號係顯示省電模式之信號時,令該第1局部振盪器及該第1頻率轉換部呈非動作狀態,且控制該第1偏壓電路俾對該第1放大器供給電源,該第2控制信號係顯示省電模式之信號時,令該第2局部振盪器及該第2頻率轉換部呈非動作狀態,且控制該第2偏壓電路俾對該第2放大器供給電源。
依本發明之降頻器之控制方法中,第1控制信號係顯示省電模式之信號時,令第1局部振盪器及第1頻率轉換部呈非動作狀態,且控制第1偏壓電路俾對第1放大器供給電源,第2控制信號係顯示省電模式之信號時,令第2局部振盪器及第2頻率轉換部呈非動作狀態,且控制第2偏壓電路俾對第2放大器供給電源。因此,即使第1降頻器電路為省電模式第1放大器亦可呈導通狀態,故可對第2降頻器電路供給極化波信號。且即使第2降頻器電路為省電模式第2放大器亦可呈導通狀態,故可對第1降頻器電路供給極化波信號。因此可提供一種降頻器之控制方法,即使在使用複數降頻器電路構成泛用雙輸出降頻器時,亦可使其正常動作。
依本發明,可提供一種降頻器、降頻器IC及降頻器之控制方法,即使在使用複數降頻器電路構成泛用雙輸出降頻器時,亦可使其正常動作。
[實施發明之形態] 實施形態1
以下,參照圖式說明關於本發明實施形態。
圖1係顯示依本發明實施形態1之降頻器之方塊圖。圖1所示之降頻器係依例如DisEqC(Digital Satellite Equipment Control)規格,可輸出兩個中間頻率信號之泛用雙輸出(Universal Dual)構成之降頻器。亦即,圖1所示之降頻器中,以1個碟型天線4接收水平極化波信號(H)5及垂直極化波信號(V)6,自降頻器電路1及2分別輸出降頻後之中間頻率信號OUT1及OUT2。
圖1所示之降頻器包含放大部3、降頻器電路1與降頻器電路2。在此,例如各降頻器電路1、2分別形成於1個IC晶片。亦即,可輸出兩個中間頻率信號之泛用雙輸出構成之降頻器可使用2個IC晶片(降頻器電路)構成。
放大部3包含將由碟型天線4接收之水平極化波信號5及垂直極化波信號6加以放大之複數放大器(低雜訊放大器(LNA:Low Noise Amplifier))。在此,於各LNA可使用例如高電子遷移率電晶體(HEMT)。
由碟型天線4接收之水平極化波信號5因LNA1(第1放大器)被放大,被輸出至LNA3(第3放大器)及LNA4(第4放大器)。LNA3將由LNA1放大之水平極化波信號加以放大,對降頻器電路1之輸入端子31輸出之。LNA4將由LNA1放大之水平極化波信號加以放大,對降頻器電路2之輸入端子41輸出之。
由碟型天線4接收之垂直極化波信號6因LNA2(第2放大器)被放大,被輸出至LNA5(第5放大器)及LNA6(第6放大器)。LNA5將由LNA2放大之垂直極化波信號加以放大,對降頻器電路1之輸入端子31輸出之。LNA6將由LNA2放大之垂直極化波信號加以放大,對降頻器電路2之輸入端子41輸出之。
亦即,經由LNA1及LNA3對降頻器電路1之輸入端子31供給水平極化波信號5,經由LNA2及LNA5對降頻器電路1之輸入端子31供給垂直極化波信號6。且經由LNA1及LNA4對降頻器電路2之輸入端子41供給水平極化波信號5,經由LNA2及LNA6對降頻器電路2之輸入端子41供給垂直極化波信號6。
降頻器電路1(第1降頻器電路)包含基準信號產生器15(第1基準信號產生器)、局部振盪器16(第1局部振盪器)、頻率轉換部17(第1頻率轉換部)、LNA偏壓電路18(第1偏壓電路)及控制電路19(第1控制電路)。
基準信號產生器15包含水晶振盪電路REF11與緩衝器B11。水晶振盪電路REF11產生具有既定基準頻率之基準信號54(第1基準信號),對局部振盪器16輸出之。在此,水晶振盪電路REF11使用連接端子33之水晶振盪器X’tal(11)產生基準信號54。局部振盪器16使用基準信號54產生局部振盪頻率信號53。
頻率轉換部17包含前置放大器AMP11、混頻器MIXER11、低通濾波器F11與IF放大器AMP12。前置放大器AMP11將由輸入端子31輸入之垂直極化波信號或水平極化波信號加以放大,對混頻器MIXER11輸出之。混頻器MIXER11使用自局部振盪器16輸出之局部振盪頻率信號53,將自前置放大器AMP11輸出並放大之垂直極化波信號或水平極化波信號加以降頻。經降頻之垂直極化波信號或水平極化波信號由濾波器F11去除無用之分量,更由IF放大器AMP12放大,自輸出端子32作為中間頻率信號OUT1輸出。
LNA偏壓電路18經由端子37對LNA1供給電源,經由端子36對LNA3供給電源,經由端子38對LNA5供給電源。控制電路19因應自控制信號輸入端子35輸入之Tone/Pola信號59,控制基準 信號產生器15、局部振盪器16、頻率轉換部17及LNA偏壓電路18。
降頻器電路2(第2降頻器電路)包含基準信號產生器25(第2基準信號產生器)、局部振盪器26(第2局部振盪器)、頻率轉換部27(第2頻率轉換部)、LNA偏壓電路28(第2偏壓電路)及控制電路29(第2控制電路)。基準信號產生器25包含水晶振盪電路REF21與緩衝器B21。
水晶振盪電路REF21產生具有既定基準頻率之基準信號64(第2基準信號),對局部振盪器26輸出之。在此,水晶振盪電路REF21使用連接端子43之水晶振盪器X’tal(21)產生基準信號64。又,一般而言基準信號54與基準信號64之頻率相同。局部振盪器26使用基準信號64產生局部振盪頻率信號63。
頻率轉換部27包含前置放大器AMP21、混頻器MIXER21、低通濾波器F21與IF放大器AMP22。前置放大器AMP21將由輸入端子41輸入之垂直極化波信號或水平極化波信號加以放大,對混頻器MIXER21輸出之。混頻器MIXER21使用自局部振盪器26輸出之局部振盪頻率信號63,將自前置放大器AMP21輸出並經放大之垂直極化波信號或水平極化波信號加以降頻。經降頻之垂直極化波信號或水平極化波信號由濾波器F21去除無用之分量,更由IF放大器AMP22加以放大,自輸出端子42作為中間頻率信號OUT2輸出。
LNA偏壓電路28經由端子48對LNA2供給電源,經由端子46對LNA4供給電源,經由端子47對LNA6供給電源。控制電路29因應自控制信號輸入端子45輸入之Tone/Pola信號69,控制基準信號產生器25、局部振盪器26、頻率轉換部27及LNA偏壓電路28。
圖2顯示依本實施形態之降頻器中使用之Tone/Pola信號一例。如圖2所示,Pola(Polarization)信號係例如18V之DC電壓信號、13V之DC電壓信號或小於10V之DC電壓信號。在此,所謂供給小於10V之DC電壓信號之情形,一般而言係不供給Pola信號之情形,亦即Pola信號之DC信號非通電之情形。換言之,係不自圖3所示之調諧器對降頻器電路供給DC分量之情形。不自圖3所示之調諧器對降頻器電路供給DC分量時,經由電阻元件R11、R12由控制信號輸入端子35偵測之電壓為0V較為理想。以下作為供給小於10V之DC電壓信號時之代表例說明不供給Pola信號之情形。
Pola信號(第1模式選擇信號)係18V之DC電壓信號時,控制電路19控制LNA偏壓電路18,俾對降頻器電路1之輸入端子31供給水平極化波信號。Pola信號係13V之DC電壓信號時,控制電路19控制LNA偏壓電路18,俾對降頻器電路1之輸入端子31供給垂直極化波信號。此時,降頻器電路1之動作模式係一般動作模式。另一方面,不供給Pola信號時,降頻器電路1係省電模式。降頻器電路1係省電模式時,控制電路19令局部振盪器16及頻率轉換部17為非動作狀態,維持LNA偏壓電路18及基準信號產生器15內水晶振盪電路REF11之動作狀態。又,基準信號產生器15內緩衝器B11係將由水晶振盪電路REF11產生之信號對外部輸出之電路,故圖2構成中始終呈非動作狀態。
且Pola信號(第2模式選擇信號)係18V之DC電壓信號時,控制電路29控制LNA偏壓電路28,俾對降頻器電路2之輸入端子41供給水平極化波信號。Pola信號係13V之DC電壓信號時,控制電路29控制LNA偏壓電路28,俾對降頻器電路2之輸入端子41供給垂直極化波信號。此時,降頻器電路2之動作模式係一般動作模式。另一方面,不供給Pola信號時,降頻器電路2係省電 模式。降頻器電路2係省電模式時,控制電路29令局部振盪器26及頻率轉換部27為非動作狀態,維持LNA偏壓電路28及基準信號產生器25內水晶振盪電路REF21之動作狀態。又,基準信號產生器25內緩衝器B21同樣地於圖2構成中始終呈非動作狀態。
如圖2所示,Tone信號係AC分量(22kHz)之信號,重疊於係DC分量之Pola信號。供給Tone/Pola信號作為AC分量22kHz之Tone信號(第1頻帶選擇信號)時,控制電路19控制局部振盪器16,俾輸出高頻帶之局部振盪頻率信號53(例如係Ku帶時為10.6GHz)。另一方面,Tone/Pola信號之AC分量呈斷開狀態時,控制電路19控制局部振盪器16,俾輸出低頻帶之局部振盪頻率信號53(例如係Ku帶時為9.75GHz)。
同樣地,供給Tone/Pola信號作為AC分量22kHz之Tone信號(第2頻帶選擇信號)時,控制電路29控制局部振盪器26,俾輸出高頻帶之局部振盪頻率信號63(例如為10.6GHz)。另一方面,Tone/Pola信號之AC分量呈斷開狀態時,控制電路29控制局部振盪器26,俾輸出低頻帶之局部振盪頻率信號63(例如為9.75GHz)。
圖9所示之降頻器中,如圖10所示僅使用18V之DC電壓信號及13V之DC電壓信號。相對於此,依本實施形態之降頻器中,使用18V之DC電壓信號及13V之DC電壓信號,並對小於10V之DC電壓信號(一般而言係不供給Pola信號之情形)新設定省電模式。亦即,依本實施形態之降頻器中,藉由使Pola信號2bit化,可以控制電路19、29偵測(1)供給水平極化波信號之情形(一般動作模式)、(2)供給垂直極化波信號之情形(一般動作模式)、(3)省電模式之3狀態。
圖6係顯示依本實施形態之降頻器包含之局部振盪器16一例之方塊圖(關於局部振盪器26亦相同)。如圖6所示,局部振盪器 16包含相位比較器PFD、低通濾波器LPF、電壓控制振盪器VCO11與複數分頻器FD。
相位比較器PFD將由水晶振盪電路REF11產生之基準信號54,與由複數分頻器FD分頻之信號加以輸入,輸出將此等信號之相位差轉換為電壓之信號。低通濾波器LPF將自相位比較器PFD輸出之信號所包含之無用之分量加以去除。電壓控制振盪器VCO11因應自低通濾波器LPF輸出之信號電壓控制輸出信號之頻率。由電壓控制振盪器VCO11產生之輸出信號作為局部振盪頻率信號53輸出。
且以經由分頻器FD(1/4)、分頻器FD(1/2)及分頻器FD(1/39)之第1路徑,或經由分頻器FD(1/4)、分頻器FD(1/1.6)及分頻器FD(1/53)之第2路徑將自電壓控制振盪器VCO11輸出之局部振盪頻率信號53加以分頻。使用自控制電路19輸出之控制信號切換開關SW11、SW12,藉此可實施第1及第2路徑之切換。
基準信號54之頻率為31.25MHz時,控制電路19選擇第1路徑,藉此可產生10.6GHz(=31.25MHz×1/4×1/2×1/39)之局部振盪頻率信號(低頻帶)53。另一方面,藉由控制電路19選擇第2路徑,可產生9.75GHz(=31.25MHz×1/4×1/1.6×1/53)之局部振盪頻率信號(高頻帶)53。
在此,分頻器FD(1/1.6)例如圖7所示,可使用分頻器FD(1/2)、分頻器FD(1/4)及影像去除混頻器IRM(Image rejection mixer)構成。
圖3係用來說明對圖1所示之降頻器供給電源及Tone/Pola信號之情形之圖。由降頻器電路1降頻之中間頻率信號OUT1因電容元件C12被去除DC分量,經由纜線對調諧器(Tuner1:第1調 諧器)供給。另一方面,調諧器(Tuner1)經由與傳送中間頻率信號OUT1之纜線相同之纜線對降頻器電路1供給電源及Tone/Pola信號。在此,作為電源,對降頻器電路1供給Tone/Pola信號之DC分量(18V之DC電壓信號、13V之DC電壓信號或小於10V之DC電壓信號(一般而言為0V,此時,DC分量為非通電))。
Tone/Pola信號之DC分量(13V或18V)經由帶線SL12對調節器REG11(第1調節器)供給。調節器REG11將13V或18V之電壓調整為處於降頻器電路1最大額定之電壓並對降頻器電路1之電源端子VDD供給之。
且將Tone/Pola信號經由帶線SL11對電阻元件R12與電容元件C11供給之。在此,藉由電阻元件R11與電阻元件R12分割Pola信號之DC分量。亦即,使用電阻元件R11與電阻元件R12將Pola信號降低至處於降頻器電路1最大額定之電壓,對控制信號輸入端子35供給之。另一方面,Tone信號通過電容元件C11,偵測於降頻器電路1內部有無脈衝。經由LNA偏壓電路28對放大部3包含之LNA1、LNA3及LNA5供給電源。
同樣地,由降頻器電路2降頻之中間頻率信號OUT2因電容元件C22被去除DC分量,經由纜線被供給至調諧器(Tuner2:第2調諧器)。另一方面,調諧器(Tuner2)經由與傳送中間頻率信號OUT2之纜線相同之纜線對降頻器電路2供給電源及Tone/Pola信號。在此,作為電源,對降頻器電路2供給Tone/Pola信號之DC分量(18V之DC電壓信號、13V之DC電壓信號或小於10V之DC電壓信號(一般而言為0V,此時,DC分量為非通電))。
經由帶線SL22對調節器REG21(第2調節器)供給Tone/Pola信號之DC分量(13V或18V)。調節器REG21將13V或18V之電壓 調整為處於降頻器電路2最大額定之電壓並對降頻器電路2之電源端子VDD供給之。
且經由帶線SL21對電阻元件R22與電容元件C21供給Tone/Pola信號。在此,藉由電阻元件R21與電阻元件R22分割Pola信號之DC分量。亦即,使用電阻元件R21與電阻元件R22將Pola信號降低至處於降頻器電路2最大額定之電壓,對控制信號輸入端子45供給之。另一方面,Tone信號通過電容元件C21,偵測於降頻器電路2內部有無脈衝。經由LNA偏壓電路28對放大部3包含之LNA2、LNA4及LNA6供給電源。
在此,依本實施形態之降頻器中,亦可自調節器REG11對降頻器電路2之電源端子VDD供給電源。且亦可自調節器REG21對降頻器電路1之電源端子VDD供給電源。亦即,依本實施形態之降頻器中,不對降頻器電路1供給電源時,亦即不對降頻器電路1供給Tone/Pola信號時,無法自調節器REG11對降頻器電路1之電源端子VDD供給電源。然而此時對降頻器電路2供給電源(亦即,作為電源對降頻器電路2供給Tone/Pola信號之DC分量(13V或18V)),故可自調節器REG21對降頻器電路1之電源端子VDD供給電源。
同樣地,不對降頻器電路2供給電源時,亦即不對降頻器電路2供給Tone/Pola信號時,無法自調節器REG21對降頻器電路2之電源端子VDD供給電源。然而此時對降頻器電路1供給電源(亦即,作為電源對降頻器電路1供給Tone/Pola信號之DC分量(13V或18V)),故可自調節器REG11對降頻器電路2之電源端子VDD供給電源。
圖4係用來說明圖1所示之降頻器動作之表。
不輸出中間頻率信號OUT1及OUT2時,不自調諧器(Tuner1、Tuner2)對降頻器電路1、2供給電源,故降頻器電路1、2呈斷開狀態。藉此LNA1~6亦呈斷開狀態。
另一方面,輸出中間頻率信號OUT1及OUT2時,經由LNA1及LNA3對降頻器電路1供給水平極化波信號5,或經由LNA2及LNA5對降頻器電路1供給垂直極化波信號6。且經由LNA1及LNA4對降頻器電路2供給水平極化波信號5,或經由LNA2及LNA6對降頻器電路2供給垂直極化波信號6。此時,LNA1及LNA2經常呈導通狀態。
且Pola信號為High(18V)時,LNA3呈導通狀態,LNA5呈斷開狀態,對降頻器電路1供給水平極化波信號5。另一方面,Pola信號為Low(13V)時,LNA3呈斷開狀態,LNA5呈導通狀態,對降頻器電路1供給垂直極化波信號6。又,藉由切換來自LNA偏壓電路18之電源供給之有無可實施LNA1、LNA3及LNA5導通狀態‧斷開狀態之切換。且藉由自控制電路19輸出之控制信號可控制來自LNA偏壓電路18之電源供給之有無。
同樣地,Pola信號為High(18V)時,LNA4呈導通狀態,LNA6呈斷開狀態,對降頻器電路2供給水平極化波信號5。另一方面,Pola信號為Low(13V)時,LNA4呈斷開狀態,LNA6呈導通狀態,對降頻器電路2供給垂直極化波信號6。又,藉由切換來自LNA偏壓電路28之電源供給之有無可實施LNA2、LNA4及LNA6導通狀態‧斷開狀態之切換。且藉由自控制電路29輸出之控制信號可控制來自LNA偏壓電路28電源供給之有無。
且如圖4所示,Tone信號呈斷開狀態時,作為局部振盪頻率信號53、63輸出低頻帶(9.75GHz)之信號。另一方面,重疊22kHz之Tone信號時,作為局部振盪頻率信號53、63輸出高頻帶 (10.6GHz)之信號。又,輸出中間頻率信號OUT1及OUT2時,自調諧器(Tuner1、Tuner2)對降頻器電路1、2供給電源。
其次,使用圖5說明關於僅輸出中間頻率信號OUT1或OUT2之情形。僅輸出一方中間頻率信號時,不輸出中間頻率信號之一方降頻器電路呈斷開狀態。藉此,可減少降頻器之消耗電力。
首先,說明關於輸出中間頻率信號OUT1,不輸出中間頻率信號OUT2之情形(OUT1為ON,OUT2為OFF之情形)。此時,降頻器電路2為省電模式,故控制電路29令基準信號產生器25、局部振盪器26及頻率轉換部27為非動作狀態,更控制LNA偏壓電路28,俾對LNA2供給電源。又,此時自調節器REG11對降頻器電路2供給電源。
LNA1及LNA3呈導通狀態時,對降頻器電路1供給水平極化波信號5。另一方面,LNA2及LNA5呈導通狀態時,對降頻器電路1供給垂直極化波信號6。且Tone信號呈斷開狀態時,作為局部振盪頻率信號53輸出低頻帶(9.75GHz)信號。另一方面,重疊22kHz之Tone信號時,作為局部振盪頻率信號53輸出高頻帶(10.6GHz)信號。
其次,說明關於輸出中間頻率信號OUT2,不輸出中間頻率信號OUT1之情形(OUT1為OFF,OUT2為ON之情形)。此時,降頻器電路1為省電模式,故控制電路19令基準信號產生器15、局部振盪器16及頻率轉換部17為非動作狀態,更控制LNA偏壓電路18,俾對LNA1供給電源。又,此時自調節器REG21對降頻器電路1供給電源。
LNA1及LNA4呈導通狀態時,對降頻器電路2供給水平極化波信號5。另一方面,LNA2及LNA6呈導通狀態時,對降頻器電路1 供給垂直極化波信號6。且Tone信號呈斷開狀態時,作為局部振盪頻率信號63輸出低頻帶(9.75GHz)信號。另一方面,重疊22kHz之Tone信號時,作為局部振盪頻率信號63輸出高頻帶(10.6GHz)信號。
圖9所示之降頻器中,使用降頻器電路102之LNA偏壓電路128對LNA112供給電源。因此,若降頻器電路102呈斷開狀態LNA偏壓電路128即亦呈斷開狀態,對LNA112之電源供給亦被切斷,故無法對降頻器電路101輸出垂直極化波信號106。且圖9所示之降頻器中,使用降頻器電路101之LNA偏壓電路118對LNA111供給電源。因此,若降頻器電路101呈斷開狀態LNA偏壓電路118即亦呈斷開狀態,對LNA111之電源供給亦被切斷,故無法對降頻器電路102輸出水平極化波信號105。
如此,使用專利文獻1所揭示之降頻器IC構成泛用雙輸出(Universal Dual)之降頻器時,一方降頻器電路(101或102)若呈斷開狀態即有降頻器不正常動作之問題。因此,專利文獻1所揭示之降頻器IC僅可使用於泛用單輸出(Universal Single)之構成。且使用專利文獻1所揭示之降頻器IC於泛用雙輸出(Universal Dual)降頻器時,需使用其他電源對LNA供給電源。此時,有消耗電力及成本增加,且降頻器規格變得複雜之問題。
相對於此,圖1所示依本實施形態之降頻器中,使用18V之DC電壓信號及13V之DC電壓信號,且對小於10V之DC電壓信號(一般而言係不供給Pola信號之情形)新設定省電模式。亦即,依本實施形態之降頻器中,藉由使Pola信號2bit化,可以控制電路19、29偵測(1)供給水平極化波信號之情形(一般動作模式)、(2)供給垂直極化波信號之情形(一般動作模式)、(3)省電模式之3狀態。
又,控制信號(Pola信號)係顯示省電模式之信號時,控制電路19令局部振盪器16及頻率轉換部17為非動作狀態,更控制LNA偏壓電路18,俾對LNA1供給電源。且控制信號(Pola信號)係顯示省電模式之信號時,控制電路29令局部振盪器26及頻率轉換部27為非動作狀態,更控制LNA偏壓電路28,俾對LNA2供給電源。因此,即使降頻器電路1為省電模式LNA1亦可呈導通狀態,故可對降頻器電路2供給水平極化波信號5。且即使降頻器電路2為省電模式LNA2亦可呈導通狀態,故可對降頻器電路1供給垂直極化波信號6。
且依本實施形態之降頻器中,可自調節器REG11對降頻器電路2之電源端子VDD供給電源。同樣地,可自調節器REG21對降頻器電路1之電源端子VDD供給電源。
亦即,依本實施形態之降頻器中,不對降頻器電路1供給電源時,無法自調節器REG11對降頻器電路1之電源端子VDD供給電源。然而,此時可自調節器REG21對降頻器電路1之電源端子VDD供給電源。同樣地,不對降頻器電路2供給電源時,無法自調節器REG21對降頻器電路2之電源端子VDD供給電源。然而,此時可自調節器REG11對降頻器電路2之電源端子VDD供給電源。因此,即使一方降頻器電路為省電模式,亦可自另一方降頻器電路對一方降頻器供給電源。
如以上說明,以依本實施形態之降頻器,可提供一種降頻器、降頻器IC及降頻器之控制方法,即使在使用複數降頻器電路構成泛用雙輸出降頻器時,亦可使其正常動作。
實施形態2
其次,說明關於本發明實施形態2。圖8係顯示依本實施形態之降頻器之方塊圖。圖8所示之降頻器中,僅降頻器電路1包含 水晶振盪器X’tal(11)之特點與依實施形態1之降頻器不同。此以外與依實施形態1之降頻器相同,故對同一構成要素賦予同一符號省略重複之說明。
如圖8所示,依本實施形態之降頻器中,降頻器電路1之端子33連接水晶振盪器X’tal(11)。又,水晶振盪電路REF11使用水晶振盪器X’tal(11)產生具有既定基準頻率之基準信號54,對局部振盪器16輸出之。且基準信號54由緩衝器B11放大,自降頻器電路1之端子34對降頻器電路2之端子43輸出。又,設定緩衝器B11,俾不隨著控制狀態變化,始終呈動作狀態。
降頻器電路2之基準信號產生器25使用自降頻器電路1輸出之基準信號60(由緩衝器B11放大基準信號54之信號)產生基準信號64。在此,一般而言基準信號54與基準信號64之頻率相同。因此,此時降頻器電路2包含之水晶振盪電路REF21作為將自降頻器電路1輸出之基準信號60加以放大之緩衝器作用。又,設定緩衝器B21,俾不隨著控制狀態變化,始終呈非動作狀態。
依本實施形態之降頻器中,輸出中間頻率信號OUT1,不輸出中間頻率信號OUT2時(OUT1為ON,OUT2為OFF時),降頻器電路2為省電模式。此時,控制電路29令局部振盪器26及頻率轉換部27呈非動作狀態,基準信號產生器25呈動作狀態,更控制LNA偏壓電路28,俾對LNA2供給電源。
另一方面,輸出中間頻率信號OUT2,不輸出中間頻率信號OUT1時(OUT1為OFF,OUT2為ON時),降頻器電路1為省電模式。此時,控制電路19令局部振盪器16及頻率轉換部17呈非動作狀態,基準信號產生器15(水晶振盪電路REF11及緩衝器B11)呈動作狀態,更控制LNA偏壓電路18,俾對LNA1供給電源。
亦即,依本實施形態之降頻器中,降頻器電路1為省電模式時(OUT1為OFF,OUT2為ON時),藉由令基準信號產生器15呈動作狀態,可對降頻器電路2輸出基準信號60。藉此,可省略連接降頻器電路2之端子43之水晶振盪器X’tal(21)(參照實施形態1)。水晶振盪器係成本高之零件,故藉由省略水晶振盪器可有效減少降頻器之製造成本及空間。
且上述中已說明關於降頻器電路1連接水晶振盪器之情形。然而,降頻器電路1亦可不連接水晶振盪器而由降頻器電路2之端子43連接水晶振盪器,將自端子44輸出之基準信號對降頻器電路1之端子33輸出。
且關於上述實施形態1及2中,基準信號產生器內之緩衝器,因不隨著降頻器電路之動作狀態變化,故亦可不由控制電路19及控制電路29控制,在組合件外部設置緩衝器控制專用端子等而獨立控制之。
且上述實施形態1及2中,雖已說明關於接收垂直極化波信號及水平極化波信號之情形,但作為極化波信號亦可使用左旋極化波信號及右旋極化波信號。
以上,雖已就上述實施形態說明本發明,但並不僅限定於上述實施形態構成內,當然包含只要是熟悉該技藝者即可在本申請案申請專利範圍請求項之發明範圍內進行之各種變形、修正、組合。
AMP111、AMP11、AMP21‧‧‧前置放大器
AMP112、AMP12、AMP22‧‧‧IF放大器
B111、B11、B21‧‧‧緩衝器
C111、C112、C11、C12、C21、C22‧‧‧電容元件
F111、F11、F21、LPF‧‧‧低通濾波器
FD(1/1.6)、FD(1/2)、FD(1/39)、FD(1/4)、FD(1/53)、FD‧‧‧分頻器
IRM‧‧‧影像去除混頻器
LNA111~116、LNA1~6‧‧‧放大器
MIXER111、MIXER11、MIXER21‧‧‧混頻器
OUT1、OUT2、OUT101、OUT102‧‧‧中間頻率信號
PFD‧‧‧相位比較器
R11、R12、R111、R112、R21、R22‧‧‧電阻元件
REF111、REF11、REF21‧‧‧水晶振盪電路
REG111、REG11、REG21‧‧‧調節器
SL111、SL112、SL11、SL12、SL21、SL22‧‧‧帶線
SW11、SW12‧‧‧開關
Tuner1、Tuner2、Tuner101、Tuner102‧‧‧調諧器
VCO11‧‧‧電壓控制振盪器
VDD‧‧‧電源端子
X’tal(11)、X’tal(111)、X’tal(21)‧‧‧水晶振盪器
1、2、101、102‧‧‧降頻器電路
3、103‧‧‧放大部
4、104‧‧‧碟型天線
5、105‧‧‧水平極化波信號(H)
6、106‧‧‧垂直極化波信號(V)
15、25、115、125‧‧‧基準信號產生器
16、26、116、126‧‧‧局部振盪器
17、27、117、127‧‧‧頻率轉換部
18、28、118、128‧‧‧LNA偏壓電路
19、29、119、129‧‧‧控制電路
31、41、131、141‧‧‧輸入端子
32、42、132‧‧‧輸出端子
33、34、36、37、38、43、44、46、47、48、133、136、137、138、146、147、148、211~216‧‧‧端子
35、45、135‧‧‧控制信號輸入端子
53、63、153、163‧‧‧局部振盪頻率信號
54、60、64、154‧‧‧基準信號
59、69‧‧‧Tone/Pola信號
201‧‧‧衛星廣播用轉換器IC
204‧‧‧電容器
221、222‧‧‧BS信號端子
310‧‧‧開關電路
223~225、311、313‧‧‧放大電路
312‧‧‧頻率轉換電路
314‧‧‧PLL電路
315‧‧‧電壓產生源
圖1係顯示依實施形態1之降頻器之方塊圖。
圖2係用來說明對依實施形態1之降頻器供給電源及Tone/Pola信號之情形之圖。
圖3係用來說明依實施形態1之降頻器動作之表。
圖4係用來說明依實施形態1之降頻器動作之表。
圖5係用來說明用於依實施形態1之降頻器之Tone/Pola信號之圖。
圖6係顯示依實施形態1之降頻器包含之局部振盪器一例之方塊圖。
圖7係顯示1/1.6分頻器一例之方塊圖。
圖8係顯示依實施形態2之降頻器之方塊圖。
圖9係用來說明本發明課題之圖。
圖10係用來說明用於圖9所示之降頻器之Tone/Pola信號之圖。
圖11係用來說明對圖9所示之降頻器供給電源及Tone/Pola信號之情形之圖。
圖12係用來說明圖9所示之降頻器動作之表。
圖13係用來說明圖9所示之降頻器動作之表。
圖14係用來說明專利文獻1所揭示之降頻器之方塊圖。
AMP11、AMP21‧‧‧前置放大器
AMP12、AMP22‧‧‧IF放大器
B11、B21‧‧‧緩衝器
F11、F21‧‧‧低通濾波器
LNA1~6‧‧‧放大器
MIXER11、MIXER21‧‧‧混頻器
OUT1、OUT2‧‧‧中間頻率信號
REF11、REF21‧‧‧水晶振盪電路
X’tal(11)、X’tal(21)‧‧‧水晶振盪器
1、2‧‧‧降頻器電路
3‧‧‧放大部
4‧‧‧碟型天線
5‧‧‧水平極化波信號(H)
6‧‧‧垂直極化波信號(V)
15、25‧‧‧基準信號產生器
16、26‧‧‧局部振盪器
17、27‧‧‧頻率轉換部
18、28‧‧‧LNA偏壓電路
19、29‧‧‧控制電路
31、41‧‧‧輸入端子
32、42‧‧‧輸出端子
33、34、36、37、38、43、44、46、47、48‧‧‧端子
35、45‧‧‧控制信號輸入端子
53、63‧‧‧局部振盪頻率信號
54、64‧‧‧基準信號
59、69‧‧‧Tone/Pola信號

Claims (13)

  1. 一種降頻器,具有:放大部,至少包含:第1放大器,供給第1極化波信號;及第2放大器,供給第2極化波信號;第1降頻器電路,包含:第1基準信號產生器,產生具有第1基準頻率之第1基準信號;第1局部振盪器,使用該第1基準信號產生第1局部振盪頻率信號;第1頻率轉換部,使用該第1局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第1偏壓電路,對該第1放大器供給電源;及第1控制電路,因應第1控制信號而控制該第1基準信號產生器、該第1局部振盪器、該第1頻率轉換部及該第1偏壓電路;與第2降頻器電路,包含:第2基準信號產生器,產生具有第2基準頻率之第2基準信號;第2局部振盪器,使用該第2基準信號產生第2局部振盪頻率信號;第2頻率轉換部,使用該第2局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第2偏壓電路,對該第2放大器供給電源;及第2控制電路,因應第2控制信號而控制該第2基準信號產生器、該第2局部振盪器、該第2頻率轉換部及該第2偏壓電路;且該第1控制信號係顯示省電模式之信號時,該第1控制電路令該第1局部振盪器及該第1頻率轉換部呈非動作狀態,且控制該第1偏壓電路俾對該第1放大器供給電源, 該第2控制信號係顯示省電模式之信號時,該第2控制電路令該第2局部振盪器及該第2頻率轉換部呈非動作狀態,且控制該第2偏壓電路俾對該第2放大器供給電源。
  2. 如申請專利範圍第1項之降頻器,其中該第1基準信號產生器包含使用水晶振盪器產生該第1基準信號之水晶振盪電路,該第2基準信號產生器以由該第1基準信號產生器產生之該第1基準信號作為該第2基準信號,即使該第1控制信號係顯示省電模式之信號,該第1控制電路亦令該第1基準信號產生器呈動作狀態。
  3. 如申請專利範圍第1或2項之降頻器,其中該第1控制信號包含第1模式選擇信號,該第1模式選擇信號切換下列狀態:該放大部將經放大之該第1極化波信號對該第1降頻器電路輸出之狀態;該放大部將經放大之該第2極化波信號對該第1降頻器電路輸出之狀態;及令該第1降頻器電路成為省電模式之狀態;且該第2控制信號包含第2模式選擇信號,該第2模式選擇信號切換下列狀態:該放大部將經放大之該第1極化波信號對該第2降頻器電路輸出之狀態;該放大部將經放大之該第2極化波信號對該第2降頻器電路輸出之狀態;及令該第2降頻器電路成為省電模式之狀態。
  4. 如申請專利範圍第3項之降頻器,其中該第1及第2模式選擇信號係DC分量之信號,使用3個電位狀態以選擇該各狀態中任一者。
  5. 如申請專利範圍第3項之降頻器,其中 該第1控制信號包含第1頻帶選擇信號,該第1頻帶選擇信號切換自該第1局部振盪器輸出之該第1局部振盪頻率信號之頻率,該第2控制信號包含第2頻帶選擇信號,該第2頻帶選擇信號切換自該第2局部振盪器輸出之該第2局部振盪頻率信號之頻率,該第1及第2頻帶選擇信號分別係重疊於該第1及第2模式選擇信號之AC分量之信號。
  6. 如申請專利範圍第1或2項之降頻器,其中包含:第1調節器,自該第1降頻器電路輸出之中間頻率信號將由第1調諧器經由該第1輸出端子所供給之直流電壓加以調整,並對該第1及第2降頻器電路輸出;及第2調節器,自該第2降頻器電路輸出之中間頻率信號將由第2調諧器經由該第2輸出端子所供給之直流電壓加以調整,並對該第1及第2降頻器電路輸出。
  7. 如申請專利範圍第1或2項之降頻器,其中:該第1及第2頻率轉換部分別包含:前置放大器,將由該放大部所放大之信號再予以放大;混頻器,使用該第1或第2局部振盪頻率信號,將自該前置放大器輸出之信號轉換為中間頻率信號;第1低通濾波器,去除自該混頻器輸出之信號之高頻分量;及IF(中間頻率)放大器,將自該第1低通濾波器輸出之信號放大。
  8. 如申請專利範圍第1或2項之降頻器,其中:該放大部更包含:第3放大器,輸入自該第1放大器輸出之信號,放大該信號並對該第1降頻器電路輸出之;第4放大器,輸入自該第1放大器輸出之信號,放大該信號並對該第2降頻器電路輸出之; 第5放大器,輸入自該第2放大器輸出之信號,放大該信號並對該第1降頻器電路輸出之;及第6放大器,輸入自該第2放大器輸出之信號,放大該信號並對該第2降頻器電路輸出之;且自該第1偏壓電路對該第1放大器、該第3放大器及該第5放大器供給電源,自該第2偏壓電路對該第2放大器、該第4放大器及該第6放大器供給電源。
  9. 如申請專利範圍第1或2項之降頻器,其中:該第1及第2局部振盪器分別包含:相位比較器;第2低通濾波器,去除自該相位比較器輸出之信號之無用之分量;電壓控制振盪器,因應自該第2低通濾波器輸出之信號之電壓,而控制輸出信號之頻率;及分頻器,將自該電壓控制振盪器輸出之輸出信號加以分頻;且該分頻器包含:第1路徑,將自該電壓控制振盪器輸出之輸出信號分頻為第1分頻比;及第2路徑,將自該電壓控制振盪器輸出之輸出信號分頻為第2分頻比;且因應該第1及第2頻帶選擇信號,而切換將自該電壓控制振盪器輸出之輸出信號加以分頻之路徑。
  10. 如申請專利範圍第1或2項之降頻器,其中:該第1極化波信號係垂直極化波信號及水平極化波信號中任一者,該第2極化波信號係該垂直極化波信號及該水平極化波信號中另一者。
  11. 如申請專利範圍第1或2項之降頻器,其中:該第1降頻器電路及該第2降頻器電路分別形成於1個IC晶片。
  12. 一種降頻器IC,包含:基準信號產生器,產生具有既定基準頻率之基準信號;局部振盪器,使用該基準信號產生局部振盪頻率信號;頻率轉換部,使用該局部振盪頻率信號將由放大器放大之極化波信號轉換為中間頻率信號;偏壓電路,對該放大器供給電源;及控制電路,因應控制信號而控制該基準信號產生器、該局部振盪器、該頻率轉換部及該偏壓電路;該控制信號係顯示省電模式之信號時,該控制電路令該局部振盪器及該頻率轉換部呈非動作狀態,且控制該偏壓電路俾對該放大器供給電源。
  13. 一種降頻器之控制方法,該降頻器包含:放大部,至少包含:第1放大器,供給第1極化波信號;及第2放大器,供給第2極化波信號;第1降頻器電路,包含:第1基準信號產生器,產生具有第1基準頻率之第1基準信號;第1局部振盪器,使用該第1基準信號產生第1局部振盪頻率信號;第1頻率轉換部,使用該第1局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第1偏壓電路,對該第1放大器供給電源;及第1控制電路,因應第1控制信號而控制該第1基準信號產生器、該第1局部振盪器、該第1頻率轉換部及該第1偏壓電路;及第2降頻器電路,包含:第2基準信號產生器,產生具有第2基準頻率之第2基準信號; 第2局部振盪器,使用該第2基準信號產生第2局部振盪頻率信號;第2頻率轉換部,使用該第2局部振盪頻率信號將由該放大部放大之信號轉換為中間頻率信號;第2偏壓電路,對該第2放大器供給電源;及第2控制電路,因應第2控制信號而控制該第2基準信號產生器、該第2局部振盪器、該第2頻率轉換部及該第2偏壓電路;且該降頻器之控制方法之特徵在於:該第1控制信號係顯示省電模式之信號時,令該第1局部振盪器及該第1頻率轉換部呈非動作狀態,且控制該第1偏壓電路俾對該第1放大器供給電源,該第2控制信號係顯示省電模式之信號時,令該第2局部振盪器及該第2頻率轉換部呈非動作狀態,且控制該第2偏壓電路俾對該第2放大器供給電源。
TW101115403A 2011-05-16 2012-04-30 降頻器、降頻器ic、及降頻器之控制方法 TWI514749B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011109529A JP5666985B2 (ja) 2011-05-16 2011-05-16 ダウンコンバータ、ダウンコンバータic、およびダウンコンバータの制御方法

Publications (2)

Publication Number Publication Date
TW201308882A TW201308882A (zh) 2013-02-16
TWI514749B true TWI514749B (zh) 2015-12-21

Family

ID=47155902

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101115403A TWI514749B (zh) 2011-05-16 2012-04-30 降頻器、降頻器ic、及降頻器之控制方法

Country Status (4)

Country Link
US (1) US8614594B2 (zh)
JP (1) JP5666985B2 (zh)
CN (1) CN102790588B (zh)
TW (1) TWI514749B (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9076366B2 (en) * 2012-02-16 2015-07-07 Aquantia Corp. Clock recovery system
CN103023553B (zh) * 2012-11-23 2015-07-08 成都林海电子有限责任公司 一种vsat卫星通信l波段下变频器控制方法
CN103780885B (zh) * 2014-01-23 2017-05-17 浙江盛洋科技股份有限公司 一种ku波段双极化双输出高频头
CN104393886B (zh) * 2014-11-26 2016-11-30 厦门科塔电子有限公司 双路下变频转换控制电路
US9787388B1 (en) * 2016-03-31 2017-10-10 Silicon Laboratories Inc. Fully flexible multi-tuner front end architecture for a receiver
US10481236B2 (en) * 2017-03-15 2019-11-19 Cypress Semiconductor Corporation Systems and methods for estimating angle of arrival in a wireless device
US11994604B2 (en) * 2017-03-15 2024-05-28 Cypress Semiconductor Corporation System and methods for improving secure phase-based positioning accuracy
CN108649988A (zh) * 2017-03-21 2018-10-12 瑞昱半导体股份有限公司 无线通信系统接收电路及射频信号接收方法
US10523254B2 (en) * 2017-07-20 2019-12-31 Qualcomm Incorporated Mixer S11 control via sum component termination
US11088720B2 (en) * 2017-12-20 2021-08-10 Murata Manufacturing Co., Ltd. High-frequency module
TWI696344B (zh) 2018-11-16 2020-06-11 財團法人工業技術研究院 線性度改善系統及線性度改善方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6259301B1 (en) * 1996-01-19 2001-07-10 Motorola, Inc. Method and apparatus for selecting from multiple mixers
US20090104951A1 (en) * 2005-10-17 2009-04-23 Toshifumi Nakatani Wireless circuit device
US20100090745A1 (en) * 2008-09-22 2010-04-15 California Institute Of Technology Octave-range, watt-level, fully-integrated CMOS switching power mixer array for linearization and back-off-efficiency improvement
TWI342158B (en) * 2007-04-09 2011-05-11 Realtek Semiconductor Corp Multi-system signal receiving apparatus and method thereof

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002033673A (ja) * 2000-07-18 2002-01-31 Sharp Corp 移動無線通信機の受信装置
JP2002190749A (ja) 2000-12-20 2002-07-05 Sharp Corp ローノイズブロックダウンコンバータ
DE20021703U1 (de) * 2000-12-22 2001-03-22 Kathrein-Werke Kg, 83022 Rosenheim Twin-Konverteranordnung
JP2002374180A (ja) * 2001-06-18 2002-12-26 Alps Electric Co Ltd 衛星放送受信用ダウンコンバータ
GB0128553D0 (en) 2001-11-29 2002-01-23 Zarlink Semiconductor Ltd Tuner arrangement and set top box
JP4258373B2 (ja) * 2003-12-26 2009-04-30 セイコーエプソン株式会社 受信機
JP2005303962A (ja) * 2004-03-18 2005-10-27 Sharp Corp 受信装置
CN200990592Y (zh) * 2005-11-03 2007-12-12 西安华迅微电子有限公司 一次下变频射频信号接收机芯片
JP2010268296A (ja) 2009-05-15 2010-11-25 Sharp Corp 衛星放送受信用コンバータic、衛星放送受信用コンバータ、および衛星放送受信用アンテナ
CN201797482U (zh) * 2010-09-01 2011-04-13 郴州希典科技有限公司 C-band双本振多路输出下变频器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6259301B1 (en) * 1996-01-19 2001-07-10 Motorola, Inc. Method and apparatus for selecting from multiple mixers
US20090104951A1 (en) * 2005-10-17 2009-04-23 Toshifumi Nakatani Wireless circuit device
TWI342158B (en) * 2007-04-09 2011-05-11 Realtek Semiconductor Corp Multi-system signal receiving apparatus and method thereof
US20100090745A1 (en) * 2008-09-22 2010-04-15 California Institute Of Technology Octave-range, watt-level, fully-integrated CMOS switching power mixer array for linearization and back-off-efficiency improvement

Also Published As

Publication number Publication date
JP2012244236A (ja) 2012-12-10
US20120293235A1 (en) 2012-11-22
US8614594B2 (en) 2013-12-24
TW201308882A (zh) 2013-02-16
CN102790588B (zh) 2016-08-17
JP5666985B2 (ja) 2015-02-12
CN102790588A (zh) 2012-11-21

Similar Documents

Publication Publication Date Title
TWI514749B (zh) 降頻器、降頻器ic、及降頻器之控制方法
JP3600765B2 (ja) 受信装置
US8909186B2 (en) Receiver, method and mobile communication device
US8948710B2 (en) Receiving device and semiconductor integrated circuit
WO2020236210A1 (en) Wideband receivers and methods of operation
TWI594596B (zh) 降頻器及其控制方法
CN100391242C (zh) 移动电视接收机的集成电路以及移动tv接收机设备
US6343209B1 (en) Tuner for digital and analog use
US8948714B2 (en) Low noise converter of satellite broadcasting receiver
JP2000224007A (ja) テレビジョン信号受信用チュ−ナ
JP3036717B2 (ja) コンバータ回路
CN101888279A (zh) 卫星广播接收用变换器ic、卫星广播接收用变换器以及卫星广播接收用天线
US6400224B2 (en) Two stage low noise amplifier
CN102045080A (zh) 射频信号接收装置
JP6952040B2 (ja) 受信装置および受信システム
JP2000224061A (ja) 放送受信機およびクロック動作回路
US20070037515A1 (en) Integrated circuit device and low noise block down converter including same
US20070146044A1 (en) Quadrature mixer circuit and RF communication semiconductor integrated circuit
US20090186591A1 (en) Receiver
CN111162807A (zh) 接收器
JP2005303962A (ja) 受信装置
CN101312508A (zh) 一种卫星数字视频广播接收电路及其信号接收方法
JP3504847B2 (ja) 衛星放送受信用dbsチューナ
JP2003298417A (ja) 送受信用2系統pll回路
CN110661537A (zh) 低噪声区块转换器集成电路、转换器及卫星接收系统

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees