[go: up one dir, main page]

TWI500084B - Manufacturing method of semiconductor device - Google Patents

Manufacturing method of semiconductor device Download PDF

Info

Publication number
TWI500084B
TWI500084B TW101132433A TW101132433A TWI500084B TW I500084 B TWI500084 B TW I500084B TW 101132433 A TW101132433 A TW 101132433A TW 101132433 A TW101132433 A TW 101132433A TW I500084 B TWI500084 B TW I500084B
Authority
TW
Taiwan
Prior art keywords
film
high dielectric
insulating film
dielectric constant
wafer
Prior art date
Application number
TW101132433A
Other languages
English (en)
Other versions
TW201327680A (zh
Inventor
秋山浩二
東島裕和
田村知大
青山真太郎
Original Assignee
東京威力科創股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 東京威力科創股份有限公司 filed Critical 東京威力科創股份有限公司
Publication of TW201327680A publication Critical patent/TW201327680A/zh
Application granted granted Critical
Publication of TWI500084B publication Critical patent/TWI500084B/zh

Links

Classifications

    • H10P14/6516
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • C23C14/083Oxides of refractory metals or yttrium
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/58After-treatment
    • C23C14/5806Thermal treatment
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/22Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
    • C23C16/30Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
    • C23C16/40Oxides
    • C23C16/405Oxides of refractory metals or yttrium
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/50Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating using electric discharges
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/44Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
    • C23C16/52Controlling or regulating the coating process
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C16/00Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
    • C23C16/56After-treatment
    • H10D64/0134
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/681Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered
    • H10D64/685Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered being perpendicular to the channel plane
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/691Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator comprising metallic compounds, e.g. metal oxides or metal silicates 
    • H10P14/6329
    • H10P14/6339
    • H10P14/6532
    • H10P14/6544
    • H10P14/662
    • H10P14/6939
    • H10P14/69392
    • H10P14/69394
    • H10P14/69395
    • H10P72/0436
    • H10D64/01316
    • H10D64/01318
    • H10D64/01342
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0144Manufacturing their gate insulating layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • General Chemical & Material Sciences (AREA)
  • Physics & Mathematics (AREA)
  • Inorganic Chemistry (AREA)
  • Plasma & Fusion (AREA)
  • Thermal Sciences (AREA)
  • Formation Of Insulating Films (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Semiconductor Memories (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

半導體裝置之製造方法
本發明關於一種半導體裝置之製造方法及基板處理系統。
近年來,伴隨著MOSFET(Metal Oxide Semiconductor Field Effect Transistor)之高集積化及高性能化的要求,而使用高介電率膜(High-K膜)來作為閘極絕緣膜。當中,又以鉿氧化物系材料受到矚目,已嘗試著提高氧化鉿(HfO2)等材料的介電率,來降低等價氧化膜厚(Equivalent Oxide Thickness;EOT)。
作為提升HfO2的介電率之方法,例如,已被提出有一種將二氧化鈦(TiO2)等之極化率(polarizability)大的材料添加在HfO2中之方法,或是在高溫下熱處理HfO2膜之方法(例如專利文獻1)等。
專利文獻1:美國專利公開2005/0136690A1號公報
然而,前者的方法由於TiO2等之材料的能帶間隙狹窄,因此所合成之HfO2基底的絕緣膜的能帶間隙亦變得狹窄,而有溢漏電流增加之問題。又,專利文獻1等之後者的方法亦有高介電率材料因高溫熱處理而結晶化,透過所產生之結晶粒界(grain boundary)的電氣傳導,而導致溢漏電流增加之問題。
本發明有鑑於上述情事,其目的在於提供一種能夠同時降低EOT及溢漏電流之半導體裝置的製造方法及基板處理系統。
依據本發明實施型態之範例,係提供一種半導體裝置之製造方法,其包含以下工序:第1成膜工序,係於被處理體上成膜第1高介電率絕緣膜;結晶化熱處理工序,係在650℃以上且未達60秒之間熱處理該第1高介電率絕緣膜;以及第2成膜工序,係於該第1高介電率絕緣膜上成膜第2高介電率絕緣膜,該第2高介電率絕緣膜係具有離子半徑小於該第1高介電率絕緣膜之金屬元素的離子半徑之金屬元素,且比介電率係大於該第1高介電率絕緣膜。
依據本發明,便可提供一種能夠同時降低EOT及溢漏電流之半導體裝置的製造方法及基板處理系統。
以下,參閱添附圖式來加以說明本發明之實施型態。
作為本發明實施型態之半導體裝置的製造方法的一工序,首先,針對處理矽晶圓之方法,參閱圖1加以說明。此處雖係針對處理矽晶圓來形成閘極絕緣膜之範例加以說明,但未限定於此。例如,本發明一實施型態 之半導體裝置的製造方法亦可適用於形成電容器的電容絕緣膜(電容器電容膜)之方法。
圖1係顯示用以說明本發明實施型態之半導體製造裝置的製造方法之流程圖。
首先,以氫氟酸等來洗淨矽晶圓的表面。更進一步地,依需要而進行前處理,其係形成SiO2所構成的界面層(工序100)。SiO2所構成的界面層可藉由以鹽酸-過氧化氫(HCl/H2O2)來洗淨矽晶圓而形成。通常,SiO2所構成的界面層係形成為0.3nm左右。
之後,成膜第1高介電率絕緣膜(工序110)。作為第1高介電率絕緣膜,較佳可使用氧化鉿膜(HfO2)、氧化鋯膜(ZrO2)、氧化鋯鉿膜(HfZrOx)及該等膜的層積膜(例如zrO2/HfO2層積膜)。本實施型態中,係使用氧化鉿膜,而成膜為2.5nm的膜厚。
第1高介電率絕緣膜的成膜可藉由ALD(原子層沉積:Atomic Layer Deposition)、CVD(化學氣相成長:Chemical vapor deposition)、PVD(物理氣相成長:PhysicalVaporDeposition)等的手法來成膜。當中又以,藉由可在低溫下成膜且段差被覆性良好之ALD來成膜為佳。
藉由CVD或ALD來成膜第1高介電率絕緣膜之情況的原料(前驅物),在本實施型態中,雖係舉成膜HfO2膜時的前驅物作為一例,但未特別限定於此。作為成膜HfO2膜時的前驅物之其他範例,可使用TDEAH(四(二 乙基胺基)鉿)、TEMAH(四(乙基甲基胺基酸)-鉿)等的胺系有機鉿化合物、HTB(四叔丁醇鉿)等的烷氧化物系有機鉿化合物等。作為氧化劑,可使用O3氣體、O2氣體、H2O氣體、NO2氣體、NO氣體、N2O氣體等。此時,亦可將氧化劑電漿化來提高反應性。
藉由ALD來成膜HfO2膜之情況,係交互地重複使Hf原料薄薄地吸附之程序與供應氧化劑之程序來成膜HfO2膜。又,藉由CVD來成膜HfO2膜之情況,係一邊加熱矽晶圓一邊同時供應Hf原料與氧化劑。此外,藉由ALD來成膜HfO2膜時的成膜溫度通常為150℃~350℃左右,藉由CVD來成膜HfO2膜時的成膜溫度通常為350℃~600℃左右。
成膜第1高介電率絕緣膜後,為了使第1高介電率絕緣膜結晶化,而進行結晶化熱處理(工序120)。
亦可在工序120之前加入電漿處理第1高介電率絕緣膜之工序。圖2係顯示用以說明本發明其他實施型態之半導體裝置的製造方法之流程圖。此實施型態中,除了在工序110與工序120之間加入施予電漿處理之工序(115)以外,其他皆與第1實施型態相同。
藉由電漿處理,可粉碎HfO2的成膜時所殘留之微細構造。因此,工序120之結晶化熱處理時,便會容易析出後述具有高比介電率的Cubic(立方晶)相或Tetragonal(正方晶)相。
成膜為第1高介電率絕緣膜之HfO2膜在低溫下的 主相為穩定相(Monoclinic(單斜晶)相),故比介電率ε為16左右。另一方面,HfO2膜在高溫下會存在有準穩定相(Cubic相(比介電率ε=29)或Tetragonal相(比介電率ε=70))。因此,藉由以短時間來熱處理(瞬間退火(spike anneal))HfO2膜,便可於HfO2膜析出具有高介電率之Cubic相或Tetragonal相。使其析出Cubic相或Tetragonal相之HfO2膜可藉由急速冷卻,來獲得具有Cubic相或Tetragonal相之HfO2膜。
通常,HfO2膜或TiO2膜會因結晶化而形成結晶粒界,導致擴散係數變大,且容易發生相互擴散。特別是,該等相互擴散在高溫下容易發生,例如,若於形成HfO2膜與TiO2膜後進行結晶化熱處理,則HfO2與TiO2膜便會相互擴散,而有HfO2膜改變成HfTiO膜的情況。此時,HfO膜的能帶偏移會降低至TiO2膜的能帶偏移之值,而導致溢漏電流增加。但是,由於工序120的結晶化熱處理係在成膜第2高介電率絕緣膜(工序130)之前進行,因此,可抑制第1高介電率絕緣膜與第2高介電率絕緣膜之間的相互擴散。
結晶化熱處理,例如,可藉由瞬間退火來進行,其係使用藉由燈具加熱等之RTP(Rapid Thermal Process)裝置。結晶化熱處理的熱處理溫度必須在高介電率絕緣膜的結晶化會發生之溫度(通常為650℃以上)下進行。本實施型態中,係在700℃(減壓N2氛圍下)下進行。又,藉由瞬間退火之熱施加時間較佳為未達60秒,特佳 為0.1秒至10秒。其係因為若藉由瞬間退火之熱施加時間為60秒以上的情況,則HfO2膜的穩定相(Monoclinic相)便會容易析出之緣故。
在結晶化熱處理之工序後,成膜第2高介電率絕緣膜(工序130)。作為第2高介電率絕緣,較佳係使用具有較第1高介電率絕緣膜要高介電率之材料(比介電率大的材料)。又,較佳係使用含有離子半徑較第1高介電率絕緣膜的金屬元素(例如,HfO2的情況為Hf)要小的金屬元素之材料。作為第2高介電率絕緣膜的材料較佳係使用含有離子半徑小的金屬元素之材料的理由如下:其係因為藉由導入含有離子半徑小的金屬元素之材料,則第1高介電率絕緣膜(HfO2)中的空隙便會減少,分子體積會收縮,故電氣特性良好的緣故。
作為第2高介電率絕緣膜的具體範例,可使用二氧化鈦(TiO2)膜、三氧化鎢(WO3膜)及鈦酸鹽膜(例如,以TixMeyOz所表示之鈦酸鹽的膜,作為Me,舉例有Hf、Zr、Ce、Nb、Ta、Si、Al、Sr等)。本發明實施型態中雖係使用TiO2膜、WO3膜,但不限於此。
第2高介電率絕緣膜的成膜可藉由ALD、CVD、PVD等的手法來成膜。成膜第2高介電率絕緣膜之情況,為了抑制第1高介電率絕緣膜與第2高介電率絕緣膜之間的相互擴散,第2高介電率絕緣膜的成膜較佳係儘可能地在低溫下成膜。因此,較佳係使用可在較低溫下成膜之ALD或低溫PVD。
此外,藉由CVD或ALD來成膜第2高介電率絕緣膜之情況,前驅物可由公知者當中來適當地選用。例如,作為Ti的CVD或ALD原料,雖可使用例如TiCl4、Ti(O-iPr)4等,但前驅物不限於該等,而亦可使用其他公知的前驅物。又,作為氧化劑,可使用上述成膜HfO2膜之情況的氧化劑。
第2高介電率絕緣膜的膜厚雖依存於第2高介電率絕緣膜的材質,但較佳為5nm以下。具體來說,使用TiO2來作為第2高介電率絕緣膜之情況,第2高介電率絕緣膜的膜厚較佳為5nm以下。使用WO3之情況,第2高介電率絕緣膜的膜厚較佳為5nm以下,特佳為0.2nm~0.5nm的範圍。若第2高介電率絕緣膜的膜厚超過5nm之情況,則會有因FIBL(Fringing Induced Barrier Lowering),而導致短通道特性劣化的情況。
在第2高介電率絕緣膜的成膜後,藉由例如PVD來形成TiN等的閘極電極材料,而製造半導體裝置(工序140)。所獲得之半導體裝置通常係在400℃左右的低溫下燒結,來將絕緣膜與矽間的不成對電子電性地非活性化。
[用以實現本發明實施型態之基板處理系統]
接下來,針對用以實施本發明實施型態的半導體製造方法之基板處理系統,參閱圖3加以說明。
圖3係顯示用以實施本發明實施型態的半導體製造方法之基板處理系統的結構例之概略圖。此外,該基 板處理系統200係針對已進行圖1中之工序100的前處理工序後之矽晶圓,進行工序110~工序130的處理,來形成閘極絕緣膜。
如圖3所示,基板處理系統200係具有用以成膜第1高介電率絕緣膜及第2高介電率絕緣膜之2個成膜裝置1、2;以及用以在工序120中結晶化熱處理第1高介電率絕緣膜之結晶化處理裝置4。又,基板處理系統200較佳係具有用以在工序115中電漿處理第1高介電率絕緣膜之電漿處理裝置3。
成膜裝置1、2、結晶化處理裝置4及電漿處理裝置3係分別對應地設置於呈六角形之晶圓搬送室5的4個邊。又,晶圓搬送室5的其他2個邊係分別設置有加載互鎖室6、7。該等加載互鎖室6、7之與晶圓搬送室5呈相反側係設置有晶圓搬出入室8。晶圓搬出入室8之與加載互鎖室6、7呈相反側係設置有安裝有可容納矽晶圓W的3個晶圓匣盒(Foup)F之埠口9、10、11。
成膜裝置1、2、結晶化處理裝置4、電漿處理裝置3及加載互鎖室6、7係透過閘閥G而連接於晶圓搬送室5之六角形的各邊。藉由開放各閘閥G,而與晶圓搬送室5相連通,藉由關閉各閘閥G,而自晶圓搬送室5被阻隔。又,加載互鎖室6、7之連接於晶圓搬出入室8的部分亦設置有閘閥G。加載互鎖室6、7係藉由開放閘閥G而與晶圓搬出入室8相連通,藉由關閉而自晶圓搬出入室8被阻隔。
晶圓搬送室5內係設置有相對於成膜裝置1、2、結晶化處理裝置4、電漿處理裝置3及加載互鎖室6、7進行晶圓W的搬出入之晶圓搬送裝置12。晶圓搬送裝置12係具有配設於晶圓搬送室5的略中央,來將晶圓W保持在可旋轉及伸縮之旋轉.伸縮部13的前端之2個葉片14a、14b。葉片14a、14b係相互朝向相反方向般地安裝在旋轉.伸縮部13。此外,該晶圓搬送室5內係被保持在特定的真空度。
此外,晶圓搬出入室8的頂部係設置有HEPA過濾器(未圖示)。通過HEPA過濾器而被去除有機物或粒子等後的清潔空氣會在下向流(down flow)之狀態下被供應至晶圓搬出入室8內。因此,係在大氣壓的清潔空氣氛圍下進行晶圓W的搬出入。晶圓搬出入室8之晶圓匣盒F安裝用的3個的埠口9、10、11係分別設置有擋門(未圖示)。而構成為將收納有晶圓W或空的晶圓匣盒直接安裝在該等埠口9、10、11,在安裝時,擋門會被卸除來防止外氣侵入同時與晶圓搬出入室8相連通。又,晶圓搬出入室8的側面係設置有對位室15,來進行晶圓W的對位。
晶圓搬出入室8內係設置有進行往晶圓匣盒F之晶圓W的搬出入以及往加載互鎖室6、7之晶圓W的搬出入之晶圓搬送裝置16。晶圓搬送裝置16係具有2個多關節臂,而為可沿著晶圓匣盒F的配列方向在軌道18上行走之構造。晶圓W的搬送係將晶圓W載置於前 端的手部17上來實施。此外,圖3中係顯示其中一手部17存在於晶圓搬出入室8,另一手部則插入至晶圓匣盒F內之狀態。
基板處理系統200的結構部(例如成膜裝置1、2、結晶化處理裝置4、電漿處理裝置3、晶圓搬送裝置12、16)係構成為連接於電腦所構成的控制部20,而受到控制部20的控制。又,控制部20係連接有作業員為了管理系統而進行指令的輸入操作等之鍵盤,或可視化地顯示系統的運轉狀況之顯示器等所構成的使用者介面21。
控制部20另連接有記憶部22,其係儲存有藉由控制部20的控制來實現系統中所執行的各種處理之控制程式,或對應於處理條件來使各構成部執行處理之程式(即處理配方)。處理配方係記憶在記憶部22中的記憶媒體。記憶媒體可為硬碟,或是CDROM、DVD、快閃記憶體等可移動性者。又,亦可為從其他裝置透過例如專用回線來適當地傳送配方之結構。
基板處理系統200中的處理,例如,係藉由以來自使用者介面21的指示等而從記憶部22呼叫出任意的處理配方,並使控制部20執行來實施。此外,控制部20可直接控制各構成部,或是在各構成部設置個別的控制器,而透過該等來控制。
本發明實施型態之基板處理系統200中,首先,係載置收納有已進行前處理後的晶圓W之晶圓匣盒F。接 下來,藉由被保持在大氣壓的清潔空氣氛圍之晶圓搬出入室8內的晶圓搬送裝置16,來將一片晶圓W從晶圓匣盒F取出並搬入至對位室15,以進行晶圓W的對位。接著,將晶圓W搬入至加載互鎖室6、7的任一者,並將加載互鎖室內真空抽氣。藉由晶圓搬送室5內的晶圓搬送裝置12來取出加載互鎖室內的晶圓,並將晶圓W裝入於成膜裝置1,以進行工序110的成膜處理。在第1高介電率絕緣膜的成膜後,藉由晶圓搬送裝置12來將晶圓W取出,較佳地係搬入至工序115的電漿處理裝置3,來進行第1高介電率絕緣膜的電漿處理。之後,藉由晶圓搬送裝置12來取出晶圓W,並插入至結晶化處理裝置4,而施予工序120的結晶化處理。之後,藉由晶圓搬送裝置12來將晶圓W取出,並將晶圓W裝入於成膜裝置2,以進行工序130的成膜處理。在工序130的成膜處理後,藉由晶圓搬送裝置12來將晶圓W搬入至加載互鎖室6、7的任一者,並使加載互鎖室中返回大氣壓。藉由晶圓搬出入室8內的晶圓搬送裝置16來取出加載互鎖室內的晶圓W,並收納在晶圓匣盒F的任一者。針對1批次的晶圓W進行以上般的動作,便結束1套處理。
[成膜裝置1、2的結構例]
接下來,針對用以實施工序110及工序130之成膜裝置1、2的結構,參閱圖4加以說明。圖4係顯示本發明實施型態之成膜裝置1(或2)的結構例之概略圖。此 外,作為藉由成膜裝置1(及2)之第1(及第2)高介電率絕緣膜的較佳成膜方法,雖係針對藉由ALD或CVD來成膜之情況的成膜裝置範例加以說明,但亦可為藉由未圖示之PVD來成膜之結構。
成膜裝置1係具有氣密地構成之略圓筒狀的處理室31,當中係配置有用以水平地支撐被處理體(晶圓W)之晶座32。晶座32的中央下部係設置有圓筒狀的支撐組件33,晶座32係受到支撐組件33的支撐。晶座32係由例如AlN的陶瓷所構成。
又,晶座32係埋入有加熱器35,該加熱器35係連接有加熱器電源36。另一方面,晶座32的上面附近係設置有熱電耦37,熱電耦37的訊號會被傳送至控制器38。然後,控制器38會對應於係熱電耦37的訊號來將指令傳送至加熱器電源36,並控制加熱器35的加熱來將晶圓W控制為特定溫度。
處理室31的內壁、晶座32及支撐組件33的外周係設置有用以防止附著物沉積之石英襯套39。石英襯套39與處理室31的壁部之間流有吹淨氣體(遮護氣體),藉此防止附著物沉積在壁部,而防止污染。此外,石英襯套39係可拆卸之結構,以便能夠有效率地進行處理室31內的維修保養。
處理室31的頂壁31a係形成有環狀的孔31b,且嵌入有從該處朝處理室31內突出之噴淋頭40。噴淋頭40會將上述成膜用原料氣體噴出至處理室31內,其上部 係連接有導入有原料氣體之第1導入道41,與導入有氧化劑之第2導入道42。
噴淋頭40的內部係上下2層地設置有空間43、44。上側的空間43係連接有第1導入道41,與該空間43相連通之第1氣體噴出路45係延伸至噴淋頭40的底面。下側的空間44係連接有第2導入道42,與該空間44相連通之第2氣體噴出路46係延伸至噴淋頭40的底面。亦即,噴淋頭40係為原料氣體與氧化劑不會混合,而是會均勻地擴散至空間43、44,並分別獨立地從噴出路45及46噴出之後混合型式(post-mixed type)。
此外,晶座32可藉由未圖示之升降機構而升降,並調整製程間隙以使曝露在原料氣體之空間極小化。
處理室31的底壁係設置有朝下方突出之排氣室51。排氣室51的側面係連接有排氣管52,該排氣管52係連接有排氣裝置53。藉由使排氣裝置53作動,便可將處理室31內減壓至特定的真空度。
處理室31的側壁係設置有用以在與晶圓搬送室5之間進行晶圓W的搬出入之搬出入口54,與用以開閉該搬出入口54之閘閥G。
此外,藉由CVD來成膜第1(或第2)高介電率絕緣膜之情況,上述原料氣體會通過第1導入道41,氧化劑會通過第2導入道42而同時被供應至噴淋頭40。藉由ALD來成膜之情況,上述原料氣體及氧化劑係交互地被供應。原料氣體係從例如原料容器壓送液體狀的原 料,並以氣化器來將其氣化而供應。
上述方式構成的成膜裝置中,首先,係在將晶圓W搬入至處理室31內後,將其當中排氣而成為特定的真空狀態,並藉由加熱器35來將晶圓W加熱至特定溫度。此狀態下,CVD的情況係經由第1導入道41及第2導入道42且同時透過噴淋頭40來將原料氣體與氧化劑導入至處理室31內。ALD的情況,則係交互地將該等導入至至處理室31內。
藉此,原料氣體與氧化劑便會在已加熱後的晶圓W上反應,而在晶圓W上成膜有特定的高介電率絕緣膜。
[電漿處理裝置3的結構例]
接下來,針對用以實施工序115之電漿處理裝置3,參閱圖5加以說明。圖5係顯示本發明實施型態之電漿處理裝置3的結構例之概略圖。
此外,此處雖係顯示微波電漿裝置的範例,且為RLSA(Radial Line Slot Antenna)微波電漿方式之微波電漿處理裝置的範例,但未限定於此。
電漿處理裝置3係具有略圓筒狀的處理室81、設置於其當中的晶座82、以及設置於處理室81的側壁且用以導入處理氣體之氣體導入部83。又,電漿處理裝置3係設置為面臨處理室81上部的開口部,且係設置有形成有多個微波穿透孔84a之平面天線84、用以產生微波之微波產生部85、以及將微波引導至平面天線84 之微波傳送機構86。
平面天線84的下方係設置有介電體所構成的微波穿透板91,平面天線84上係設置有密封組件92。密封組件92為水冷構造(未圖示)。此外,平面天線84的上面係設置有介電體所構成的慢波材。
微波傳送機構86係具有從微波產生部85引導微波且延伸於水平方向之導波管101、從平面天線84朝上方延伸之內導體103及外導體104所構成的同軸導波管102、以及設置在導波管101與同軸導波管102之間的模式轉換機構105。處理室81的底壁係設置有排氣管93,透過該排氣管93且藉由未圖示之排氣裝置,便可將處理室81內減壓至特定的真空度。
又,晶座82亦可連接有離子吸引用之高頻電源106。晶座82係埋入有加熱器87,該加熱器87係連接有加熱器電源88,藉由來自加熱器電源88的電壓,來控制加熱器87的加熱,而將晶圓W控制為特定溫度。
電漿處理裝置3會將微波產生部85所產生的微波透過微波傳送機構86且以特定模式引導至平面天線84,並通過平面天線84的微波穿透孔84a及微波穿透板91來均勻地供應至處理室81內。藉由所供應之微波,則從氣體導入部83被供應的處理氣體便會電離或解離而生成電漿,且藉由電漿中的活性種(例如自由基),來對晶圓W上的第1高介電率絕緣膜進行電漿處理。此外,作為處理氣體,可使用O2氣體、O2氣體及稀有氣 體(非活性氣體)、稀有氣體、稀有氣體及N2氣體。
[結晶化處理裝置4的結構例]
接下來,針對用以實施工序120之結晶化處理裝置4,參閱圖6加以說明。圖6係顯示本發明實施型態之結晶化處理裝置4的結構例之概略圖。
圖6所示之結晶化處理裝置4係構成為使用燈具加熱之RTP裝置,其會對第1高介電率絕緣膜施予瞬間退火。結晶化處理裝置4係具有氣密地構成之略圓筒狀的處理室121,處理室121內係設置有可旋轉地支撐晶圓W之支撐組件122。支撐組件122的旋轉軸123係朝下方延伸,且會藉由處理室121外的旋轉驅動機構124而旋轉。藉此,則晶圓W便會連同支撐組件122一起旋轉。
處理室121的外周係環狀地設置有排氣路徑125,處理室121與排氣路徑125係透過排氣孔126而相連接。然後,排氣徑路125的至少1個部位處係連接有真空幫浦等之排氣機構(未圖示),來將處理室121內排氣。
處理室121的頂壁係插入有氣體導入管128,氣體導入管128係連接有氣體供應管129。亦即,透過氣體供應管129及氣體導入管128來將處理氣體導入至處理室121內。作為處理氣體,較佳可使用Ar氣體等之稀有氣體或N2氣體。
處理室121的底部係設置有燈具室130,燈具室130的上面係設置有石英等之透明材料所構成的透光板131 。燈具室內係設置有複數加熱燈132,便可加熱晶圓W。此外,燈具室130的底面與旋轉驅動機構124之間係圍繞旋轉軸123般地設置有波紋管133。
結晶化處理裝置4中,首先,係在將晶圓W搬入至處理室121內後,將其當中排氣而成為特定的真空狀態。之後,一邊將處理氣體導入至處理室121內,一邊藉由旋轉驅動機構124且透過支撐組件122來旋轉晶圓W,並藉由燈具室130的燈具132來使晶圓W急速升溫,而在成為特定溫度之時間點關閉燈具132來急速地降溫。藉此,便可在短時間內進行結晶化處理。
此外,亦可不一定要旋轉晶圓W。又,亦可為將燈具室130配置在晶圓W的上方之結構。此情況下,亦可於晶圓W的內面側設置有冷卻機構,而可更急速地降溫之結構。
[實施型態]
接下來,針對使用本發明實施型態之半導體的製造方法之效果的實證加以說明。
<<第1實施型態>>
首先,以氫氟酸等來洗淨矽晶圓的表面。藉由以鹽酸-過氧化氫來洗淨洗淨後的矽晶圓,而形成SiO2所構成的界面層(工序100)。針對形成後的矽晶圓W,藉由ALD來成膜作為第1高介電率絕緣膜之2.5nm的HfO2(工序110),並施予700℃的瞬間退火處理(工序120)。再藉由PVD來成膜作為第2高介電率絕緣膜之3nm的 TiO2(工序130)。之後,藉由PVD來形成作為閘極電極之10nm的TiN(工序140),並施予10分鐘、400℃的低溫熱處理,藉以製造實施例1的半導體裝置。
又,作為比較例,係顯示未施予工序120的瞬間退火之範例、未成膜工序130的第2高介電率絕緣膜之範例、以及於工序130後施予高溫熱處理之範例。此外,將實施例及比較例的詳細製造條件顯示於圖7(表1)。
表1係顯示實施例及比較例中所獲得之半導體裝置的EOT(nm)及溢漏電流(A/cm2)。又,表1亦顯示有平帶電壓(VFB;V)。
由表1可知實施例1中所獲得之半導體裝置的EOT最小。另一方面,關於溢漏電流,比較例1的方法雖較實施例1的方法溢漏電流較小,但EOT為1nm以上。亦即,可得知實施例的方法能夠降低EOT,同時抑制溢漏電流(可同時達成EOT與溢漏電流的特性值)。
圖8係顯示藉由高分解能拉塞福背向散射分析裝置(HR-RBS)之實施例1(圖8A)及比較例2(圖8B)中所獲得之各元素的濃度分佈相對於半導體裝置的深度方向。此外,橫軸的軸向係使矽晶圓W為下面而靜置在水平的面之情況下,以TiO2膜的上面為0nm,而從TiO2膜的上面朝向鉛直方向下方之方向。
由圖8B可知比較例的方法所獲得之半導體裝置係在第1高介電率絕緣膜(HfO2膜)與第2高介電率絕緣膜(TiO2膜)的界面處,Hf與Ti會相互擴散。特別是,Hf 會擴散至TiO2相的深處,其係成為溢漏電流增加的原因之一。Hf與Ti的相互擴散的增加推測為在HfO2膜及TiO2膜的成膜後,由於係在高溫(700℃)下施予的結晶化熱處理,因此會形成有結晶粒界,導致擴散係數變大的緣故。
另一方面,由圖8A可知實施例的方法所獲得之半導體裝置相較於比較例的方法所獲得之半導體裝置,Hf與Ti的相互擴散係受到抑制。推測其係因為在HfO2膜的成膜後施予結晶化熱處理,之後,成膜TiO2膜,但在TiO2膜的成膜後未在高溫下施予熱處理的緣故。
<<第2實施型態>>
接下來,針對實際證明了本發明實施型態之半導體裝置的製造方法中,瞬間退火(短時間熱處理,工序120)的效果之實驗,參閱圖9加以說明。
圖9係顯示本發明實施型態之半導體裝置的製造方法中,成膜後之膜的X射線繞射(XRD)分析結果。
首先,以氫氟酸等來洗淨矽晶圓的表面。藉由以鹽酸-過氧化氫來洗淨洗淨後的矽晶圓,而形成SiO2所構成的界面層(工序100)。針對形成後的矽晶圓W,藉由ALD來成膜作為第1高介電率絕緣膜之2.5nm的HfO2(工序110),並施予700℃的瞬間退火處理(工序120)。再藉由PVD,來成膜作為第2高介電率絕緣膜之3nm的TiO2(工序130)。有關於上述方式獲得之膜的XRD分析結果,圖9中係以實線來顯示實施例。又,圖9中作 為比較例,係將工序120中,在900℃下進行10分鐘熱處理,但未進行後續的處理之膜的XRD分析結果,以虛線來顯示。
由圖9可知比較例的方法所獲得之膜,因熱處理,而觀察到來自穩定相(Monoclinic相(比介電率ε=16左右))的尖峰。另一方面,實施例的方法所獲得之膜,由於係在HfO2膜的成膜後施予短時間的結晶化熱處理(瞬間退火),之後,成膜TiO2膜,但TiO2膜的成膜後未在高溫下施予熱處理,因此觀察到來自準穩定相(Cubic相(比介電率ε=29左右))的尖峰。亦即,推測藉由本發明實施型態之半導體裝置的製造方法,由於可有效率地析出比介電率高之HfO2相(例如Cubic相),因此實施例中所獲得之膜的電氣特性便提高。
<<第3實施型態>>
接下來,針對實際證明了本發明實施型態之半導體裝置的製造方法中,電漿處理工序(工序115)的效果及第2高介電率絕緣膜的膜厚之實驗加以說明。
首先,以氫氟酸等來洗淨矽晶圓的表面。藉由以鹽酸-過氧化氫來洗淨洗淨後的矽晶圓,而形成SiO2所構成的界面層(工序100)。針對形成後的矽晶圓W,藉由ALD來成膜作為第1高介電率絕緣膜之2.5nm的HfO2(工序110),並對HfO2膜施予電漿處理。此時,一部分的例子中,並未施予電漿處理。之後,施予700℃的瞬間退火處理(工序120)。再藉由PVD來成膜作為第2高 介電率絕緣膜之0~5nm的TiO2(0nm係指未成膜有TiO2的情況)(工序130)。之後,形成作為閘極電極之10nm的TiN(工序140),並藉由施予10分鐘、400℃的低溫熱處理,來製造半導體裝置。
第3實施型態中,係將實施例及比較例的詳細製造條件顯示於圖10的表2。
表2係顯示實施例及比較例中所獲得之半導體裝置的EOT(nm)及溢漏電流(A/cm2)。又,表2亦顯示有平帶電壓(VFB;V)。
由表2確認了藉由施予電漿處理,可達成EOT的薄膜化及溢漏電流的抑制。推測其係因為藉由電漿處理,則HfO2的成膜時所殘留之微細構造會被粉碎,而在結晶化熱處理時,容易析出具有高比介電率的Cubic相或Tetragonal相之緣故。
又,由表2可知本實施型態的實施範圍中,EOT及溢漏電流皆與第2高介電率絕緣膜的膜厚依存性小,因此藉由成膜(層積)5nm以下的第2高介電率絕緣膜,可達成EOT的薄膜化及溢漏電流的抑制。
<<第4實施型態>>
接下來,針對本發明實施型態之半導體裝置的製造方法中,成膜作為第2高介電率絕緣膜的WO3之情況加以說明。
首先,以氫氟酸等來洗淨矽晶圓的表面。藉由以鹽酸-過氧化氫來洗淨洗淨後的矽晶圓,而形成SiO2所構 成的界面層(工序100)。針對形成後的矽晶圓W,藉由ALD來成膜作為第1高介電率絕緣膜之2.5nm的HfO2(工序110)。之後,施予700℃的瞬間退火處理(工序120)。再藉由PVD來成膜作為第2高介電率絕緣膜之0.2~5nm的WO3(工序130)。之後,形成作為閘極電極之10nm的TiN(工序140),並藉由施予10分鐘、400℃的低溫熱處理,來製造半導體裝置。
第4實施型態中,係將實施例的詳細製造條件顯示於圖11的表3。表3中作為參考,亦顯示了表1之實施例1及比較例5的條件及結果。
表3係顯示實施例及比較例中所獲得之半導體裝置的EOT(nm)。又,表3亦顯示有平帶電壓(VFB;V)。
由表3可知成膜作為第2高介電率絕緣膜之WO3的情況,藉由成膜0.2nm~0.5nm左右的WO3,可達成EOT的薄膜化。
此外,本發明未限定於上述實施型態,可做各種變化。例如,本發明之閘極絕緣膜的形成方法亦可適用於電容器的電容絕緣膜(電容器電容膜)的形成方法。又,上述實施型態中,雖係使用矽晶圓(矽基板)來作為被處理體,但亦可為其他的半導體基板。
本申請案係依據2011年9月7日所申請之日本專利申請第2011-195246號而主張優先権,並援用其全部內容於本申請案。
1、2‧‧‧成膜裝置
3‧‧‧電漿處理裝置
4‧‧‧結晶化處理裝置
6、7‧‧‧加載互鎖室
20‧‧‧控制部
22‧‧‧記憶部
200‧‧‧基板處理系統
G‧‧‧閘閥
W‧‧‧半導體晶圓
圖1係用以說明本發明一實施型態的範例之半導體製造裝置的製造方法之流程圖。
圖2係用以說明本發明一實施型態的其他範例之半導體製造裝置的製造方法之流程圖。
圖3係顯示用以實施本發明一實施型態的半導體製造方法之基板處理系統的結構例之概略圖。
圖4係顯示本發明一實施型態的實施型態之成膜裝置的結構例之概略圖。
圖5係顯示本發明一實施型態的實施型態之電漿處理裝置的結構例之概略圖。
圖6係顯示本發明一實施型態的實施型態之結晶化處理裝置的結構例之概略圖。
圖7係顯示依據實施例及比較例中所獲得之半導體裝置之EOT、溢漏電流的值,來進行瞬間退火之工序等的效果之表。
圖8A係顯示實施例中所獲得之半導體裝置的深度方向之概略圖。
圖8B係顯示各元素的濃度分佈相對於比較例中所獲得之半導體裝置的深度方向之概略圖。
圖9係顯示本發明一實施型態之半導體裝置的範例之X射線繞射(XRD)分析的結果。
圖10係顯示依據實施例及比較例中所獲得之半導 體裝置之EOT、溢漏電流的值,來進行電漿處理之工序的效果之表。
圖11係顯示依據實施例及比較例中所獲得之半導體裝置之EOT、溢漏電流的值,來成膜作為第2高介電率絕緣膜的WO3之效果之表。
工序100‧‧‧前處理(形成介面SiO2)
工序110‧‧‧成膜第1高介電率絕緣膜(ALD,CVD,PVD)
工序120‧‧‧結晶化熱處理(瞬間退火)
工序130‧‧‧成膜第2高介電率絕緣膜(ALD,CVD,PVD)
工序140‧‧‧形成TiN電極

Claims (6)

  1. 一種半導體裝置的製造方法,其包含以下工序:第1成膜工序,係於被處理體上成膜第1高介電率絕緣膜;結晶化熱處理工序,係在650℃以上且未達60秒之間熱處理該第1高介電率絕緣膜;以及第2成膜工序,係於該第1高介電率絕緣膜上成膜第2高介電率絕緣膜,該第2高介電率絕緣膜係具有離子半徑小於該第1高介電率絕緣膜之金屬元素的離子半徑之金屬元素,且比介電率係大於該第1高介電率絕緣膜;該第1高介電率絕緣膜為氧化鉿膜、氧化鋯膜、氧化鋯鉿膜或該等膜的層積膜;該第2高介電率絕緣膜為氧化鈦膜、三氧化鎢膜或鈦酸鹽膜。
  2. 一種半導體裝置的製造方法,其包含以下工序:第1成膜工序,係於被處理體上成膜第1高介電率絕緣膜;結晶化熱處理工序,係在650℃以上且未達60秒之間熱處理該第1高介電率絕緣膜;以及第2成膜工序,係於該第1高介電率絕緣膜上成膜第2高介電率絕緣膜,該第2高介電率絕緣膜係具有離子半徑小於該第1高介電率絕緣膜之金屬元素的離子半徑之金屬元素,且比介電率係大於 該第1高介電率絕緣膜;在該結晶化熱處理工序之前,係包含有電漿處理該第1高介電率絕緣膜之工序。
  3. 如申請專利範圍第1或2項之半導體裝置的製造方法,其中該結晶化熱處理工序係以瞬間退火(spike anneal)裝置進行。
  4. 如申請專利範圍第2項之半導體裝置的製造方法,其中該第1高介電率絕緣膜為氧化鉿膜、氧化鋯膜、氧化鋯鉿膜或該等膜的層積膜。
  5. 如申請專利範圍第2項之半導體裝置的製造方法,其中該第2高介電率絕緣膜為氧化鈦膜、三氧化鎢膜或鈦酸鹽膜。
  6. 如申請專利範圍第1或2項之半導體裝置的製造方法,其中該第2高介電率絕緣膜的膜厚為5nm以下。
TW101132433A 2011-09-07 2012-09-06 Manufacturing method of semiconductor device TWI500084B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011195246A JP2013058559A (ja) 2011-09-07 2011-09-07 半導体装置の製造方法及び基板処理システム

Publications (2)

Publication Number Publication Date
TW201327680A TW201327680A (zh) 2013-07-01
TWI500084B true TWI500084B (zh) 2015-09-11

Family

ID=47832011

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101132433A TWI500084B (zh) 2011-09-07 2012-09-06 Manufacturing method of semiconductor device

Country Status (5)

Country Link
US (1) US20140242808A1 (zh)
JP (1) JP2013058559A (zh)
KR (1) KR20140060515A (zh)
TW (1) TWI500084B (zh)
WO (1) WO2013035561A1 (zh)

Families Citing this family (269)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5698043B2 (ja) * 2010-08-04 2015-04-08 株式会社ニューフレアテクノロジー 半導体製造装置
US20130023129A1 (en) 2011-07-20 2013-01-24 Asm America, Inc. Pressure transmitter for a semiconductor processing environment
JP5955658B2 (ja) * 2012-06-15 2016-07-20 株式会社Screenホールディングス 熱処理方法および熱処理装置
US10714315B2 (en) 2012-10-12 2020-07-14 Asm Ip Holdings B.V. Semiconductor reaction chamber showerhead
US20160376700A1 (en) 2013-02-01 2016-12-29 Asm Ip Holding B.V. System for treatment of deposition reactor
WO2014181777A1 (ja) 2013-05-09 2014-11-13 独立行政法人物質・材料研究機構 薄膜トランジスタおよびその製造方法
KR102053350B1 (ko) * 2013-06-13 2019-12-06 삼성전자주식회사 저유전율 절연층을 가진 반도체 소자를 형성하는 방법
JP6616070B2 (ja) * 2013-12-01 2019-12-04 ユージェヌス インコーポレイテッド 誘電性複合体構造の作製方法及び装置
US10858737B2 (en) 2014-07-28 2020-12-08 Asm Ip Holding B.V. Showerhead assembly and components thereof
US10941490B2 (en) 2014-10-07 2021-03-09 Asm Ip Holding B.V. Multiple temperature range susceptor, assembly, reactor and system including the susceptor, and methods of using the same
US10276355B2 (en) 2015-03-12 2019-04-30 Asm Ip Holding B.V. Multi-zone reactor, system including the reactor, and method of using the same
US10458018B2 (en) 2015-06-26 2019-10-29 Asm Ip Holding B.V. Structures including metal carbide material, devices including the structures, and methods of forming same
US10211308B2 (en) 2015-10-21 2019-02-19 Asm Ip Holding B.V. NbMC layers
US11139308B2 (en) 2015-12-29 2021-10-05 Asm Ip Holding B.V. Atomic layer deposition of III-V compounds to form V-NAND devices
US10529554B2 (en) 2016-02-19 2020-01-07 Asm Ip Holding B.V. Method for forming silicon nitride film selectively on sidewalls or flat surfaces of trenches
US10343920B2 (en) 2016-03-18 2019-07-09 Asm Ip Holding B.V. Aligned carbon nanotubes
US11453943B2 (en) 2016-05-25 2022-09-27 Asm Ip Holding B.V. Method for forming carbon-containing silicon/metal oxide or nitride film by ALD using silicon precursor and hydrocarbon precursor
CN105932053B (zh) * 2016-06-01 2019-06-11 中国科学院微电子研究所 半导体结构及其形成方法
US10612137B2 (en) 2016-07-08 2020-04-07 Asm Ip Holdings B.V. Organic reactants for atomic layer deposition
US9859151B1 (en) 2016-07-08 2018-01-02 Asm Ip Holding B.V. Selective film deposition method to form air gaps
US9887082B1 (en) 2016-07-28 2018-02-06 Asm Ip Holding B.V. Method and apparatus for filling a gap
US9812320B1 (en) 2016-07-28 2017-11-07 Asm Ip Holding B.V. Method and apparatus for filling a gap
US11532757B2 (en) 2016-10-27 2022-12-20 Asm Ip Holding B.V. Deposition of charge trapping layers
US10714350B2 (en) 2016-11-01 2020-07-14 ASM IP Holdings, B.V. Methods for forming a transition metal niobium nitride film on a substrate by atomic layer deposition and related semiconductor device structures
KR102546317B1 (ko) 2016-11-15 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기체 공급 유닛 및 이를 포함하는 기판 처리 장치
KR102762543B1 (ko) 2016-12-14 2025-02-05 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11581186B2 (en) 2016-12-15 2023-02-14 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus
US11447861B2 (en) 2016-12-15 2022-09-20 Asm Ip Holding B.V. Sequential infiltration synthesis apparatus and a method of forming a patterned structure
US10269558B2 (en) 2016-12-22 2019-04-23 Asm Ip Holding B.V. Method of forming a structure on a substrate
US11390950B2 (en) 2017-01-10 2022-07-19 Asm Ip Holding B.V. Reactor system and method to reduce residue buildup during a film deposition process
US10468261B2 (en) 2017-02-15 2019-11-05 Asm Ip Holding B.V. Methods for forming a metallic film on a substrate by cyclical deposition and related semiconductor device structures
US10770286B2 (en) 2017-05-08 2020-09-08 Asm Ip Holdings B.V. Methods for selectively forming a silicon nitride film on a substrate and related semiconductor device structures
US12040200B2 (en) 2017-06-20 2024-07-16 Asm Ip Holding B.V. Semiconductor processing apparatus and methods for calibrating a semiconductor processing apparatus
US11306395B2 (en) 2017-06-28 2022-04-19 Asm Ip Holding B.V. Methods for depositing a transition metal nitride film on a substrate by atomic layer deposition and related deposition apparatus
KR20190009245A (ko) 2017-07-18 2019-01-28 에이에스엠 아이피 홀딩 비.브이. 반도체 소자 구조물 형성 방법 및 관련된 반도체 소자 구조물
US11374112B2 (en) 2017-07-19 2022-06-28 Asm Ip Holding B.V. Method for depositing a group IV semiconductor and related semiconductor device structures
US10590535B2 (en) 2017-07-26 2020-03-17 Asm Ip Holdings B.V. Chemical treatment, deposition and/or infiltration apparatus and method for using the same
TWI815813B (zh) 2017-08-04 2023-09-21 荷蘭商Asm智慧財產控股公司 用於分配反應腔內氣體的噴頭總成
US10770336B2 (en) 2017-08-08 2020-09-08 Asm Ip Holding B.V. Substrate lift mechanism and reactor including same
US10692741B2 (en) 2017-08-08 2020-06-23 Asm Ip Holdings B.V. Radiation shield
US11769682B2 (en) 2017-08-09 2023-09-26 Asm Ip Holding B.V. Storage apparatus for storing cassettes for substrates and processing apparatus equipped therewith
US20190057860A1 (en) * 2017-08-18 2019-02-21 Lam Research Corporation Methods for improving performance in hafnium oxide-based ferroelectric material using plasma and/or thermal treatment
US11830730B2 (en) 2017-08-29 2023-11-28 Asm Ip Holding B.V. Layer forming method and apparatus
US11295980B2 (en) 2017-08-30 2022-04-05 Asm Ip Holding B.V. Methods for depositing a molybdenum metal film over a dielectric surface of a substrate by a cyclical deposition process and related semiconductor device structures
US10658205B2 (en) 2017-09-28 2020-05-19 Asm Ip Holdings B.V. Chemical dispensing apparatus and methods for dispensing a chemical to a reaction chamber
US10403504B2 (en) 2017-10-05 2019-09-03 Asm Ip Holding B.V. Method for selectively depositing a metallic film on a substrate
US10923344B2 (en) 2017-10-30 2021-02-16 Asm Ip Holding B.V. Methods for forming a semiconductor structure and related semiconductor structures
KR102597978B1 (ko) 2017-11-27 2023-11-06 에이에스엠 아이피 홀딩 비.브이. 배치 퍼니스와 함께 사용하기 위한 웨이퍼 카세트를 보관하기 위한 보관 장치
CN111344522B (zh) 2017-11-27 2022-04-12 阿斯莫Ip控股公司 包括洁净迷你环境的装置
US10872771B2 (en) 2018-01-16 2020-12-22 Asm Ip Holding B. V. Method for depositing a material film on a substrate within a reaction chamber by a cyclical deposition process and related device structures
TWI799494B (zh) 2018-01-19 2023-04-21 荷蘭商Asm 智慧財產控股公司 沈積方法
WO2019142055A2 (en) 2018-01-19 2019-07-25 Asm Ip Holding B.V. Method for depositing a gap-fill layer by plasma-assisted deposition
US11081345B2 (en) 2018-02-06 2021-08-03 Asm Ip Holding B.V. Method of post-deposition treatment for silicon oxide film
US10896820B2 (en) 2018-02-14 2021-01-19 Asm Ip Holding B.V. Method for depositing a ruthenium-containing film on a substrate by a cyclical deposition process
US11685991B2 (en) 2018-02-14 2023-06-27 Asm Ip Holding B.V. Method for depositing a ruthenium-containing film on a substrate by a cyclical deposition process
US10731249B2 (en) 2018-02-15 2020-08-04 Asm Ip Holding B.V. Method of forming a transition metal containing film on a substrate by a cyclical deposition process, a method for supplying a transition metal halide compound to a reaction chamber, and related vapor deposition apparatus
KR102636427B1 (ko) 2018-02-20 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 장치
US10975470B2 (en) 2018-02-23 2021-04-13 Asm Ip Holding B.V. Apparatus for detecting or monitoring for a chemical precursor in a high temperature environment
US11473195B2 (en) 2018-03-01 2022-10-18 Asm Ip Holding B.V. Semiconductor processing apparatus and a method for processing a substrate
US11629406B2 (en) 2018-03-09 2023-04-18 Asm Ip Holding B.V. Semiconductor processing apparatus comprising one or more pyrometers for measuring a temperature of a substrate during transfer of the substrate
KR102646467B1 (ko) 2018-03-27 2024-03-11 에이에스엠 아이피 홀딩 비.브이. 기판 상에 전극을 형성하는 방법 및 전극을 포함하는 반도체 소자 구조
US11230766B2 (en) 2018-03-29 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
KR102600229B1 (ko) 2018-04-09 2023-11-10 에이에스엠 아이피 홀딩 비.브이. 기판 지지 장치, 이를 포함하는 기판 처리 장치 및 기판 처리 방법
US12025484B2 (en) 2018-05-08 2024-07-02 Asm Ip Holding B.V. Thin film forming method
TWI811348B (zh) 2018-05-08 2023-08-11 荷蘭商Asm 智慧財產控股公司 藉由循環沉積製程於基板上沉積氧化物膜之方法及相關裝置結構
US12272527B2 (en) 2018-05-09 2025-04-08 Asm Ip Holding B.V. Apparatus for use with hydrogen radicals and method of using same
KR102596988B1 (ko) 2018-05-28 2023-10-31 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법 및 그에 의해 제조된 장치
TWI840362B (zh) 2018-06-04 2024-05-01 荷蘭商Asm Ip私人控股有限公司 水氣降低的晶圓處置腔室
US11718913B2 (en) 2018-06-04 2023-08-08 Asm Ip Holding B.V. Gas distribution system and reactor system including same
US11286562B2 (en) 2018-06-08 2022-03-29 Asm Ip Holding B.V. Gas-phase chemical reactor and method of using same
KR102568797B1 (ko) 2018-06-21 2023-08-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 시스템
US10797133B2 (en) 2018-06-21 2020-10-06 Asm Ip Holding B.V. Method for depositing a phosphorus doped silicon arsenide film and related semiconductor device structures
KR102854019B1 (ko) 2018-06-27 2025-09-02 에이에스엠 아이피 홀딩 비.브이. 금속 함유 재료를 형성하기 위한 주기적 증착 방법 및 금속 함유 재료를 포함하는 필름 및 구조체
TWI815915B (zh) 2018-06-27 2023-09-21 荷蘭商Asm Ip私人控股有限公司 用於形成含金屬材料及包含含金屬材料的膜及結構之循環沉積方法
US10612136B2 (en) 2018-06-29 2020-04-07 ASM IP Holding, B.V. Temperature-controlled flange and reactor system including same
US10755922B2 (en) 2018-07-03 2020-08-25 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US10388513B1 (en) 2018-07-03 2019-08-20 Asm Ip Holding B.V. Method for depositing silicon-free carbon-containing film as gap-fill layer by pulse plasma-assisted deposition
US11430674B2 (en) 2018-08-22 2022-08-30 Asm Ip Holding B.V. Sensor array, apparatus for dispensing a vapor phase reactant to a reaction chamber and related methods
KR102707956B1 (ko) 2018-09-11 2024-09-19 에이에스엠 아이피 홀딩 비.브이. 박막 증착 방법
US11024523B2 (en) 2018-09-11 2021-06-01 Asm Ip Holding B.V. Substrate processing apparatus and method
JP7149794B2 (ja) 2018-09-28 2022-10-07 東京エレクトロン株式会社 半導体装置の製造方法
CN110970344B (zh) 2018-10-01 2024-10-25 Asmip控股有限公司 衬底保持设备、包含所述设备的系统及其使用方法
US11232963B2 (en) 2018-10-03 2022-01-25 Asm Ip Holding B.V. Substrate processing apparatus and method
KR102592699B1 (ko) 2018-10-08 2023-10-23 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 박막 증착 장치와 기판 처리 장치
KR102546322B1 (ko) 2018-10-19 2023-06-21 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
KR102605121B1 (ko) 2018-10-19 2023-11-23 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 기판 처리 방법
US12378665B2 (en) 2018-10-26 2025-08-05 Asm Ip Holding B.V. High temperature coatings for a preclean and etch apparatus and related methods
US11087997B2 (en) 2018-10-31 2021-08-10 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
KR102748291B1 (ko) 2018-11-02 2024-12-31 에이에스엠 아이피 홀딩 비.브이. 기판 지지 유닛 및 이를 포함하는 기판 처리 장치
US11572620B2 (en) 2018-11-06 2023-02-07 Asm Ip Holding B.V. Methods for selectively depositing an amorphous silicon film on a substrate
US10818758B2 (en) 2018-11-16 2020-10-27 Asm Ip Holding B.V. Methods for forming a metal silicate film on a substrate in a reaction chamber and related semiconductor device structures
US12040199B2 (en) 2018-11-28 2024-07-16 Asm Ip Holding B.V. Substrate processing apparatus for processing substrates
US11217444B2 (en) 2018-11-30 2022-01-04 Asm Ip Holding B.V. Method for forming an ultraviolet radiation responsive metal oxide-containing film
KR102636428B1 (ko) 2018-12-04 2024-02-13 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치를 세정하는 방법
US11158513B2 (en) 2018-12-13 2021-10-26 Asm Ip Holding B.V. Methods for forming a rhenium-containing film on a substrate by a cyclical deposition process and related semiconductor device structures
JP7504584B2 (ja) 2018-12-14 2024-06-24 エーエスエム・アイピー・ホールディング・ベー・フェー 窒化ガリウムの選択的堆積を用いてデバイス構造体を形成する方法及びそのためのシステム
TWI819180B (zh) 2019-01-17 2023-10-21 荷蘭商Asm 智慧財產控股公司 藉由循環沈積製程於基板上形成含過渡金屬膜之方法
KR102727227B1 (ko) 2019-01-22 2024-11-07 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
TWI845607B (zh) 2019-02-20 2024-06-21 荷蘭商Asm Ip私人控股有限公司 用來填充形成於基材表面內之凹部的循環沉積方法及設備
JP7603377B2 (ja) 2019-02-20 2024-12-20 エーエスエム・アイピー・ホールディング・ベー・フェー 基材表面内に形成された凹部を充填するための方法および装置
US11482533B2 (en) 2019-02-20 2022-10-25 Asm Ip Holding B.V. Apparatus and methods for plug fill deposition in 3-D NAND applications
KR102626263B1 (ko) 2019-02-20 2024-01-16 에이에스엠 아이피 홀딩 비.브이. 처리 단계를 포함하는 주기적 증착 방법 및 이를 위한 장치
TWI842826B (zh) 2019-02-22 2024-05-21 荷蘭商Asm Ip私人控股有限公司 基材處理設備及處理基材之方法
KR102858005B1 (ko) 2019-03-08 2025-09-09 에이에스엠 아이피 홀딩 비.브이. 실리콘 질화물 층을 선택적으로 증착하는 방법, 및 선택적으로 증착된 실리콘 질화물 층을 포함하는 구조체
KR102762833B1 (ko) 2019-03-08 2025-02-04 에이에스엠 아이피 홀딩 비.브이. SiOCN 층을 포함한 구조체 및 이의 형성 방법
JP2020167398A (ja) 2019-03-28 2020-10-08 エーエスエム・アイピー・ホールディング・ベー・フェー ドアオープナーおよびドアオープナーが提供される基材処理装置
KR102809999B1 (ko) 2019-04-01 2025-05-19 에이에스엠 아이피 홀딩 비.브이. 반도체 소자를 제조하는 방법
KR102897355B1 (ko) 2019-04-19 2025-12-08 에이에스엠 아이피 홀딩 비.브이. 층 형성 방법 및 장치
KR20200125453A (ko) 2019-04-24 2020-11-04 에이에스엠 아이피 홀딩 비.브이. 기상 반응기 시스템 및 이를 사용하는 방법
KR20200130121A (ko) 2019-05-07 2020-11-18 에이에스엠 아이피 홀딩 비.브이. 딥 튜브가 있는 화학물질 공급원 용기
KR102869364B1 (ko) 2019-05-07 2025-10-10 에이에스엠 아이피 홀딩 비.브이. 비정질 탄소 중합체 막을 개질하는 방법
KR20200130652A (ko) 2019-05-10 2020-11-19 에이에스엠 아이피 홀딩 비.브이. 표면 상에 재료를 증착하는 방법 및 본 방법에 따라 형성된 구조
JP7612342B2 (ja) 2019-05-16 2025-01-14 エーエスエム・アイピー・ホールディング・ベー・フェー ウェハボートハンドリング装置、縦型バッチ炉および方法
JP7598201B2 (ja) 2019-05-16 2024-12-11 エーエスエム・アイピー・ホールディング・ベー・フェー ウェハボートハンドリング装置、縦型バッチ炉および方法
USD975665S1 (en) 2019-05-17 2023-01-17 Asm Ip Holding B.V. Susceptor shaft
USD947913S1 (en) 2019-05-17 2022-04-05 Asm Ip Holding B.V. Susceptor shaft
KR20200141002A (ko) 2019-06-06 2020-12-17 에이에스엠 아이피 홀딩 비.브이. 배기 가스 분석을 포함한 기상 반응기 시스템을 사용하는 방법
US12252785B2 (en) 2019-06-10 2025-03-18 Asm Ip Holding B.V. Method for cleaning quartz epitaxial chambers
KR20200143254A (ko) 2019-06-11 2020-12-23 에이에스엠 아이피 홀딩 비.브이. 개질 가스를 사용하여 전자 구조를 형성하는 방법, 상기 방법을 수행하기 위한 시스템, 및 상기 방법을 사용하여 형성되는 구조
USD944946S1 (en) 2019-06-14 2022-03-01 Asm Ip Holding B.V. Shower plate
KR102911421B1 (ko) 2019-07-03 2026-01-12 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치용 온도 제어 조립체 및 이를 사용하는 방법
JP7499079B2 (ja) 2019-07-09 2024-06-13 エーエスエム・アイピー・ホールディング・ベー・フェー 同軸導波管を用いたプラズマ装置、基板処理方法
KR20210008310A (ko) 2019-07-10 2021-01-21 에이에스엠 아이피 홀딩 비.브이. 기판 지지 조립체 및 이를 포함하는 기판 처리 장치
KR102895115B1 (ko) 2019-07-16 2025-12-03 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR102860110B1 (ko) 2019-07-17 2025-09-16 에이에스엠 아이피 홀딩 비.브이. 실리콘 게르마늄 구조를 형성하는 방법
KR20210010816A (ko) 2019-07-17 2021-01-28 에이에스엠 아이피 홀딩 비.브이. 라디칼 보조 점화 플라즈마 시스템 및 방법
US11643724B2 (en) 2019-07-18 2023-05-09 Asm Ip Holding B.V. Method of forming structures using a neutral beam
KR102903090B1 (ko) 2019-07-19 2025-12-19 에이에스엠 아이피 홀딩 비.브이. 토폴로지-제어된 비정질 탄소 중합체 막을 형성하는 방법
TWI839544B (zh) 2019-07-19 2024-04-21 荷蘭商Asm Ip私人控股有限公司 形成形貌受控的非晶碳聚合物膜之方法
JP2021022597A (ja) * 2019-07-24 2021-02-18 東京エレクトロン株式会社 キャパシタ形成システム及びキャパシタ形成方法
TWI851767B (zh) 2019-07-29 2024-08-11 荷蘭商Asm Ip私人控股有限公司 用於利用n型摻雜物及/或替代摻雜物選擇性沉積以達成高摻雜物併入之方法
CN112309899B (zh) 2019-07-30 2025-11-14 Asmip私人控股有限公司 基板处理设备
KR20210015655A (ko) 2019-07-30 2021-02-10 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치 및 방법
CN112309900B (zh) 2019-07-30 2025-11-04 Asmip私人控股有限公司 基板处理设备
US11587814B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
US11227782B2 (en) 2019-07-31 2022-01-18 Asm Ip Holding B.V. Vertical batch furnace assembly
US11587815B2 (en) 2019-07-31 2023-02-21 Asm Ip Holding B.V. Vertical batch furnace assembly
KR20210018759A (ko) 2019-08-05 2021-02-18 에이에스엠 아이피 홀딩 비.브이. 화학물질 공급원 용기를 위한 액체 레벨 센서
CN112342526A (zh) 2019-08-09 2021-02-09 Asm Ip私人控股有限公司 包括冷却装置的加热器组件及其使用方法
KR20210021266A (ko) 2019-08-14 2021-02-25 에이에스엠 아이피 홀딩 비.브이. 웨이퍼를 처리하는 장치 및 방법
USD965044S1 (en) 2019-08-19 2022-09-27 Asm Ip Holding B.V. Susceptor shaft
USD965524S1 (en) 2019-08-19 2022-10-04 Asm Ip Holding B.V. Susceptor support
US11639548B2 (en) 2019-08-21 2023-05-02 Asm Ip Holding B.V. Film-forming material mixed-gas forming device and film forming device
KR20210024423A (ko) 2019-08-22 2021-03-05 에이에스엠 아이피 홀딩 비.브이. 홀을 구비한 구조체를 형성하기 위한 방법
USD979506S1 (en) 2019-08-22 2023-02-28 Asm Ip Holding B.V. Insulator
USD949319S1 (en) 2019-08-22 2022-04-19 Asm Ip Holding B.V. Exhaust duct
USD940837S1 (en) 2019-08-22 2022-01-11 Asm Ip Holding B.V. Electrode
TWI838570B (zh) 2019-08-23 2024-04-11 荷蘭商Asm Ip私人控股有限公司 使用雙(二乙基胺基)矽烷藉由peald沉積具有經改良品質之氧化矽膜的方法
US11286558B2 (en) 2019-08-23 2022-03-29 Asm Ip Holding B.V. Methods for depositing a molybdenum nitride film on a surface of a substrate by a cyclical deposition process and related semiconductor device structures including a molybdenum nitride film
KR102868968B1 (ko) 2019-09-03 2025-10-10 에이에스엠 아이피 홀딩 비.브이. 칼코지나이드 막 및 상기 막을 포함한 구조체를 증착하기 위한 방법 및 장치
KR102806450B1 (ko) 2019-09-04 2025-05-12 에이에스엠 아이피 홀딩 비.브이. 희생 캡핑 층을 이용한 선택적 증착 방법
KR102733104B1 (ko) 2019-09-05 2024-11-22 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US12469693B2 (en) 2019-09-17 2025-11-11 Asm Ip Holding B.V. Method of forming a carbon-containing layer and structure including the layer
US11562901B2 (en) 2019-09-25 2023-01-24 Asm Ip Holding B.V. Substrate processing method
CN112593212B (zh) 2019-10-02 2023-12-22 Asm Ip私人控股有限公司 通过循环等离子体增强沉积工艺形成拓扑选择性氧化硅膜的方法
TW202128273A (zh) 2019-10-08 2021-08-01 荷蘭商Asm Ip私人控股有限公司 氣體注入系統、及將材料沉積於反應室內之基板表面上的方法
TWI846953B (zh) 2019-10-08 2024-07-01 荷蘭商Asm Ip私人控股有限公司 基板處理裝置
KR20210042810A (ko) 2019-10-08 2021-04-20 에이에스엠 아이피 홀딩 비.브이. 활성 종을 이용하기 위한 가스 분배 어셈블리를 포함한 반응기 시스템 및 이를 사용하는 방법
TWI846966B (zh) 2019-10-10 2024-07-01 荷蘭商Asm Ip私人控股有限公司 形成光阻底層之方法及包括光阻底層之結構
US12009241B2 (en) 2019-10-14 2024-06-11 Asm Ip Holding B.V. Vertical batch furnace assembly with detector to detect cassette
TWI834919B (zh) 2019-10-16 2024-03-11 荷蘭商Asm Ip私人控股有限公司 氧化矽之拓撲選擇性膜形成之方法
US11637014B2 (en) 2019-10-17 2023-04-25 Asm Ip Holding B.V. Methods for selective deposition of doped semiconductor material
KR102845724B1 (ko) 2019-10-21 2025-08-13 에이에스엠 아이피 홀딩 비.브이. 막을 선택적으로 에칭하기 위한 장치 및 방법
KR20210050453A (ko) 2019-10-25 2021-05-07 에이에스엠 아이피 홀딩 비.브이. 기판 표면 상의 갭 피처를 충진하는 방법 및 이와 관련된 반도체 소자 구조
US11646205B2 (en) 2019-10-29 2023-05-09 Asm Ip Holding B.V. Methods of selectively forming n-type doped material on a surface, systems for selectively forming n-type doped material, and structures formed using same
KR102890638B1 (ko) 2019-11-05 2025-11-25 에이에스엠 아이피 홀딩 비.브이. 도핑된 반도체 층을 갖는 구조체 및 이를 형성하기 위한 방법 및 시스템
US11501968B2 (en) 2019-11-15 2022-11-15 Asm Ip Holding B.V. Method for providing a semiconductor device with silicon filled gaps
KR102861314B1 (ko) 2019-11-20 2025-09-17 에이에스엠 아이피 홀딩 비.브이. 기판의 표면 상에 탄소 함유 물질을 증착하는 방법, 상기 방법을 사용하여 형성된 구조물, 및 상기 구조물을 형성하기 위한 시스템
CN112951697B (zh) 2019-11-26 2025-07-29 Asmip私人控股有限公司 基板处理设备
KR20210065848A (ko) 2019-11-26 2021-06-04 에이에스엠 아이피 홀딩 비.브이. 제1 유전체 표면과 제2 금속성 표면을 포함한 기판 상에 타겟 막을 선택적으로 형성하기 위한 방법
CN112885692B (zh) 2019-11-29 2025-08-15 Asmip私人控股有限公司 基板处理设备
CN120432376A (zh) 2019-11-29 2025-08-05 Asm Ip私人控股有限公司 基板处理设备
JP7527928B2 (ja) 2019-12-02 2024-08-05 エーエスエム・アイピー・ホールディング・ベー・フェー 基板処理装置、基板処理方法
KR20210070898A (ko) 2019-12-04 2021-06-15 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
US11885013B2 (en) 2019-12-17 2024-01-30 Asm Ip Holding B.V. Method of forming vanadium nitride layer and structure including the vanadium nitride layer
US11527403B2 (en) 2019-12-19 2022-12-13 Asm Ip Holding B.V. Methods for filling a gap feature on a substrate surface and related semiconductor structures
KR20210089079A (ko) 2020-01-06 2021-07-15 에이에스엠 아이피 홀딩 비.브이. 채널형 리프트 핀
JP7730637B2 (ja) 2020-01-06 2025-08-28 エーエスエム・アイピー・ホールディング・ベー・フェー ガス供給アセンブリ、その構成要素、およびこれを含む反応器システム
US11993847B2 (en) 2020-01-08 2024-05-28 Asm Ip Holding B.V. Injector
KR102882467B1 (ko) 2020-01-16 2025-11-05 에이에스엠 아이피 홀딩 비.브이. 고 종횡비 피처를 형성하는 방법
KR102675856B1 (ko) 2020-01-20 2024-06-17 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법 및 박막 표면 개질 방법
TWI889744B (zh) 2020-01-29 2025-07-11 荷蘭商Asm Ip私人控股有限公司 污染物捕集系統、及擋板堆疊
TW202513845A (zh) 2020-02-03 2025-04-01 荷蘭商Asm Ip私人控股有限公司 半導體裝置結構及其形成方法
KR20210100010A (ko) 2020-02-04 2021-08-13 에이에스엠 아이피 홀딩 비.브이. 대형 물품의 투과율 측정을 위한 방법 및 장치
US11776846B2 (en) 2020-02-07 2023-10-03 Asm Ip Holding B.V. Methods for depositing gap filling fluids and related systems and devices
TW202146691A (zh) 2020-02-13 2021-12-16 荷蘭商Asm Ip私人控股有限公司 氣體分配總成、噴淋板總成、及調整至反應室之氣體的傳導率之方法
CN113257655A (zh) 2020-02-13 2021-08-13 Asm Ip私人控股有限公司 包括光接收装置的基板处理设备和光接收装置的校准方法
US11781243B2 (en) 2020-02-17 2023-10-10 Asm Ip Holding B.V. Method for depositing low temperature phosphorous-doped silicon
TWI895326B (zh) 2020-02-28 2025-09-01 荷蘭商Asm Ip私人控股有限公司 專用於零件清潔的系統
KR20210113043A (ko) 2020-03-04 2021-09-15 에이에스엠 아이피 홀딩 비.브이. 반응기 시스템용 정렬 고정구
KR20210116240A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 조절성 접합부를 갖는 기판 핸들링 장치
KR20210116249A (ko) 2020-03-11 2021-09-27 에이에스엠 아이피 홀딩 비.브이. 록아웃 태그아웃 어셈블리 및 시스템 그리고 이의 사용 방법
CN113394086A (zh) 2020-03-12 2021-09-14 Asm Ip私人控股有限公司 用于制造具有目标拓扑轮廓的层结构的方法
US12173404B2 (en) 2020-03-17 2024-12-24 Asm Ip Holding B.V. Method of depositing epitaxial material, structure formed using the method, and system for performing the method
KR102755229B1 (ko) 2020-04-02 2025-01-14 에이에스엠 아이피 홀딩 비.브이. 박막 형성 방법
TWI887376B (zh) 2020-04-03 2025-06-21 荷蘭商Asm Ip私人控股有限公司 半導體裝置的製造方法
TWI888525B (zh) 2020-04-08 2025-07-01 荷蘭商Asm Ip私人控股有限公司 用於選擇性蝕刻氧化矽膜之設備及方法
KR20210127620A (ko) 2020-04-13 2021-10-22 에이에스엠 아이피 홀딩 비.브이. 질소 함유 탄소 막을 형성하는 방법 및 이를 수행하기 위한 시스템
US11821078B2 (en) 2020-04-15 2023-11-21 Asm Ip Holding B.V. Method for forming precoat film and method for forming silicon-containing film
KR20210128343A (ko) 2020-04-15 2021-10-26 에이에스엠 아이피 홀딩 비.브이. 크롬 나이트라이드 층을 형성하는 방법 및 크롬 나이트라이드 층을 포함하는 구조
US11996289B2 (en) 2020-04-16 2024-05-28 Asm Ip Holding B.V. Methods of forming structures including silicon germanium and silicon layers, devices formed using the methods, and systems for performing the methods
TW202143328A (zh) 2020-04-21 2021-11-16 荷蘭商Asm Ip私人控股有限公司 用於調整膜應力之方法
TWI887400B (zh) 2020-04-24 2025-06-21 荷蘭商Asm Ip私人控股有限公司 用於穩定釩化合物之方法及設備
TW202208671A (zh) 2020-04-24 2022-03-01 荷蘭商Asm Ip私人控股有限公司 形成包括硼化釩及磷化釩層的結構之方法
KR20210132600A (ko) 2020-04-24 2021-11-04 에이에스엠 아이피 홀딩 비.브이. 바나듐, 질소 및 추가 원소를 포함한 층을 증착하기 위한 방법 및 시스템
US11898243B2 (en) 2020-04-24 2024-02-13 Asm Ip Holding B.V. Method of forming vanadium nitride-containing layer
KR102866804B1 (ko) 2020-04-24 2025-09-30 에이에스엠 아이피 홀딩 비.브이. 냉각 가스 공급부를 포함한 수직형 배치 퍼니스 어셈블리
KR102783898B1 (ko) 2020-04-29 2025-03-18 에이에스엠 아이피 홀딩 비.브이. 고체 소스 전구체 용기
KR20210134869A (ko) 2020-05-01 2021-11-11 에이에스엠 아이피 홀딩 비.브이. Foup 핸들러를 이용한 foup의 빠른 교환
JP7726664B2 (ja) 2020-05-04 2025-08-20 エーエスエム・アイピー・ホールディング・ベー・フェー 基板を処理するための基板処理システム
KR20210137395A (ko) 2020-05-07 2021-11-17 에이에스엠 아이피 홀딩 비.브이. 불소계 라디칼을 이용하여 반응 챔버의 인시츄 식각을 수행하기 위한 장치 및 방법
JP7736446B2 (ja) 2020-05-07 2025-09-09 エーエスエム・アイピー・ホールディング・ベー・フェー 同調回路を備える反応器システム
KR102788543B1 (ko) 2020-05-13 2025-03-27 에이에스엠 아이피 홀딩 비.브이. 반응기 시스템용 레이저 정렬 고정구
TW202146699A (zh) 2020-05-15 2021-12-16 荷蘭商Asm Ip私人控股有限公司 形成矽鍺層之方法、半導體結構、半導體裝置、形成沉積層之方法、及沉積系統
KR102905441B1 (ko) 2020-05-19 2025-12-30 에이에스엠 아이피 홀딩 비.브이. 기판 처리 장치
KR102795476B1 (ko) 2020-05-21 2025-04-11 에이에스엠 아이피 홀딩 비.브이. 다수의 탄소 층을 포함한 구조체 및 이를 형성하고 사용하는 방법
KR20210145079A (ko) 2020-05-21 2021-12-01 에이에스엠 아이피 홀딩 비.브이. 기판을 처리하기 위한 플랜지 및 장치
KR102702526B1 (ko) 2020-05-22 2024-09-03 에이에스엠 아이피 홀딩 비.브이. 과산화수소를 사용하여 박막을 증착하기 위한 장치
TW202212650A (zh) 2020-05-26 2022-04-01 荷蘭商Asm Ip私人控股有限公司 沉積含硼及鎵的矽鍺層之方法
TWI876048B (zh) 2020-05-29 2025-03-11 荷蘭商Asm Ip私人控股有限公司 基板處理方法
TW202212620A (zh) 2020-06-02 2022-04-01 荷蘭商Asm Ip私人控股有限公司 處理基板之設備、形成膜之方法、及控制用於處理基板之設備之方法
KR20210156219A (ko) 2020-06-16 2021-12-24 에이에스엠 아이피 홀딩 비.브이. 붕소를 함유한 실리콘 게르마늄 층을 증착하는 방법
JP7703376B2 (ja) 2020-06-24 2025-07-07 エーエスエム・アイピー・ホールディング・ベー・フェー シリコンを備える層を形成するための方法
TWI873359B (zh) 2020-06-30 2025-02-21 荷蘭商Asm Ip私人控股有限公司 基板處理方法
US12431354B2 (en) 2020-07-01 2025-09-30 Asm Ip Holding B.V. Silicon nitride and silicon oxide deposition methods using fluorine inhibitor
KR102707957B1 (ko) 2020-07-08 2024-09-19 에이에스엠 아이피 홀딩 비.브이. 기판 처리 방법
TWI864307B (zh) 2020-07-17 2024-12-01 荷蘭商Asm Ip私人控股有限公司 用於光微影之結構、方法與系統
TWI878570B (zh) 2020-07-20 2025-04-01 荷蘭商Asm Ip私人控股有限公司 用於沉積鉬層之方法及系統
KR20220011092A (ko) 2020-07-20 2022-01-27 에이에스엠 아이피 홀딩 비.브이. 전이 금속층을 포함하는 구조체를 형성하기 위한 방법 및 시스템
TW202219303A (zh) 2020-07-27 2022-05-16 荷蘭商Asm Ip私人控股有限公司 薄膜沉積製程
TWI900627B (zh) 2020-08-11 2025-10-11 荷蘭商Asm Ip私人控股有限公司 沉積碳化鋁鈦膜結構於基板上之方法、閘極電極、及半導體沉積設備
TWI893183B (zh) 2020-08-14 2025-08-11 荷蘭商Asm Ip私人控股有限公司 基材處理方法
US12040177B2 (en) 2020-08-18 2024-07-16 Asm Ip Holding B.V. Methods for forming a laminate film by cyclical plasma-enhanced deposition processes
KR20220026500A (ko) 2020-08-25 2022-03-04 에이에스엠 아이피 홀딩 비.브이. 표면을 세정하는 방법
KR102855073B1 (ko) 2020-08-26 2025-09-03 에이에스엠 아이피 홀딩 비.브이. 금속 실리콘 산화물 및 금속 실리콘 산질화물 층을 형성하기 위한 방법 및 시스템
KR20220027772A (ko) 2020-08-27 2022-03-08 에이에스엠 아이피 홀딩 비.브이. 다중 패터닝 공정을 사용하여 패터닝된 구조체를 형성하기 위한 방법 및 시스템
TWI904232B (zh) 2020-09-10 2025-11-11 荷蘭商Asm Ip私人控股有限公司 沉積間隙填充流體之方法及相關系統和裝置
USD990534S1 (en) 2020-09-11 2023-06-27 Asm Ip Holding B.V. Weighted lift pin
KR20220036866A (ko) 2020-09-16 2022-03-23 에이에스엠 아이피 홀딩 비.브이. 실리콘 산화물 증착 방법
USD1012873S1 (en) 2020-09-24 2024-01-30 Asm Ip Holding B.V. Electrode for semiconductor processing apparatus
TWI889903B (zh) 2020-09-25 2025-07-11 荷蘭商Asm Ip私人控股有限公司 基板處理方法
US12009224B2 (en) 2020-09-29 2024-06-11 Asm Ip Holding B.V. Apparatus and method for etching metal nitrides
KR20220045900A (ko) 2020-10-06 2022-04-13 에이에스엠 아이피 홀딩 비.브이. 실리콘 함유 재료를 증착하기 위한 증착 방법 및 장치
CN114293174A (zh) 2020-10-07 2022-04-08 Asm Ip私人控股有限公司 气体供应单元和包括气体供应单元的衬底处理设备
TW202229613A (zh) 2020-10-14 2022-08-01 荷蘭商Asm Ip私人控股有限公司 於階梯式結構上沉積材料的方法
KR102873665B1 (ko) 2020-10-15 2025-10-17 에이에스엠 아이피 홀딩 비.브이. 반도체 소자의 제조 방법, 및 ether-cat을 사용하는 기판 처리 장치
TW202217037A (zh) 2020-10-22 2022-05-01 荷蘭商Asm Ip私人控股有限公司 沉積釩金屬的方法、結構、裝置及沉積總成
TW202223136A (zh) 2020-10-28 2022-06-16 荷蘭商Asm Ip私人控股有限公司 用於在基板上形成層之方法、及半導體處理系統
TWI860912B (zh) * 2020-11-06 2024-11-01 美商應用材料股份有限公司 增強材料結構的處理
TW202229620A (zh) 2020-11-12 2022-08-01 特文特大學 沉積系統、用於控制反應條件之方法、沉積方法
TW202229795A (zh) 2020-11-23 2022-08-01 荷蘭商Asm Ip私人控股有限公司 具注入器之基板處理設備
TW202235649A (zh) 2020-11-24 2022-09-16 荷蘭商Asm Ip私人控股有限公司 填充間隙之方法與相關之系統及裝置
TW202235675A (zh) 2020-11-30 2022-09-16 荷蘭商Asm Ip私人控股有限公司 注入器、及基板處理設備
US12255053B2 (en) 2020-12-10 2025-03-18 Asm Ip Holding B.V. Methods and systems for depositing a layer
TW202233884A (zh) 2020-12-14 2022-09-01 荷蘭商Asm Ip私人控股有限公司 形成臨限電壓控制用之結構的方法
US11946137B2 (en) 2020-12-16 2024-04-02 Asm Ip Holding B.V. Runout and wobble measurement fixtures
TW202232639A (zh) 2020-12-18 2022-08-16 荷蘭商Asm Ip私人控股有限公司 具有可旋轉台的晶圓處理設備
TW202242184A (zh) 2020-12-22 2022-11-01 荷蘭商Asm Ip私人控股有限公司 前驅物膠囊、前驅物容器、氣相沉積總成、及將固態前驅物裝載至前驅物容器中之方法
TW202226899A (zh) 2020-12-22 2022-07-01 荷蘭商Asm Ip私人控股有限公司 具匹配器的電漿處理裝置
TW202231903A (zh) 2020-12-22 2022-08-16 荷蘭商Asm Ip私人控股有限公司 過渡金屬沉積方法、過渡金屬層、用於沉積過渡金屬於基板上的沉積總成
TW202247412A (zh) * 2021-02-08 2022-12-01 日商東京威力科創股份有限公司 基板處理方法及基板處理裝置
USD981973S1 (en) 2021-05-11 2023-03-28 Asm Ip Holding B.V. Reactor wall for substrate processing apparatus
USD980814S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas distributor for substrate processing apparatus
USD1023959S1 (en) 2021-05-11 2024-04-23 Asm Ip Holding B.V. Electrode for substrate processing apparatus
USD980813S1 (en) 2021-05-11 2023-03-14 Asm Ip Holding B.V. Gas flow control plate for substrate processing apparatus
US12020991B2 (en) * 2021-08-26 2024-06-25 Taiwan Semiconductor Manufacturing Co., Ltd. High-k gate dielectric and method forming same
USD990441S1 (en) 2021-09-07 2023-06-27 Asm Ip Holding B.V. Gas flow control plate
USD1099184S1 (en) 2021-11-29 2025-10-21 Asm Ip Holding B.V. Weighted lift pin
USD1060598S1 (en) 2021-12-03 2025-02-04 Asm Ip Holding B.V. Split showerhead cover

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200805498A (en) * 2006-03-31 2008-01-16 Tokyo Electron Ltd Semiconductor device and manufacturing method therefor
JP2011134909A (ja) * 2009-12-24 2011-07-07 Hitachi Kokusai Electric Inc 半導体装置の製造方法及び基板処理システム

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4012411B2 (ja) * 2002-02-14 2007-11-21 株式会社ルネサステクノロジ 半導体装置およびその製造方法
CN100411116C (zh) * 2003-01-17 2008-08-13 富士通株式会社 电介质膜的形成方法
JP2005150228A (ja) * 2003-11-12 2005-06-09 Matsushita Electric Ind Co Ltd 半導体装置の製造方法
KR100718839B1 (ko) * 2005-08-31 2007-05-16 삼성전자주식회사 박막 제조 방법 및 이를 이용한 커패시터의 제조 방법
JP2010103130A (ja) * 2008-10-21 2010-05-06 Panasonic Corp 半導体装置及びその製造方法
JP2010165705A (ja) * 2009-01-13 2010-07-29 Fujitsu Semiconductor Ltd 半導体装置の製造方法
JP2011066345A (ja) * 2009-09-18 2011-03-31 Hitachi Kokusai Electric Inc 半導体装置の製造方法及び基板処理システム
US8765570B2 (en) * 2012-06-12 2014-07-01 Intermolecular, Inc. Manufacturable high-k DRAM MIM capacitor structure

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200805498A (en) * 2006-03-31 2008-01-16 Tokyo Electron Ltd Semiconductor device and manufacturing method therefor
JP2011134909A (ja) * 2009-12-24 2011-07-07 Hitachi Kokusai Electric Inc 半導体装置の製造方法及び基板処理システム

Also Published As

Publication number Publication date
KR20140060515A (ko) 2014-05-20
TW201327680A (zh) 2013-07-01
US20140242808A1 (en) 2014-08-28
JP2013058559A (ja) 2013-03-28
WO2013035561A1 (ja) 2013-03-14

Similar Documents

Publication Publication Date Title
TWI500084B (zh) Manufacturing method of semiconductor device
KR101799146B1 (ko) 반도체 디바이스의 제조 방법 및 기판 처리 시스템
US8866271B2 (en) Semiconductor device manufacturing method, substrate processing apparatus and semiconductor device
TWI840273B (zh) 用於顯示器應用之堆疊結構
US9224594B2 (en) Surface preparation with remote plasma
US20090209095A1 (en) Manufacturing Method for Semiconductor Devices and Substrate Processing Apparatus
JP2004158811A (ja) 半導体装置の製造方法
WO2012165263A1 (ja) ゲート絶縁膜の形成方法およびゲート絶縁膜の形成装置
TW202309332A (zh) 沉積薄膜的方法
TWI459471B (zh) 使用低能量電漿系統製造高介質常數電晶體閘極的方法與設備
KR20120030010A (ko) 반도체 장치의 제조 방법 및 기판 처리 장치
JP2012104703A (ja) 半導体装置の製造方法および基板処理装置
JP2009049316A (ja) 半導体装置の製造方法および基板処理装置
JP2012104569A (ja) 半導体装置の製造方法及び基板処理装置
US9224644B2 (en) Method to control depth profiles of dopants using a remote plasma source
KR100859256B1 (ko) 반도체 소자 및 그 제조 방법
JP2015015272A (ja) 半導体装置の製造方法及び基板処理装置
KR100382742B1 (ko) 반도체 소자의 커패시터 형성방법
JP2010212391A (ja) 半導体装置の製造方法及び基板処理装置
JP2009044088A (ja) 半導体装置の製造方法
JP2024123397A (ja) 成膜方法、半導体装置の製造方法、処理システム及びキャパシタ
JP2010147417A (ja) 半導体装置の製造方法および基板処理装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees