TWI500075B - 二極體、雙極接面電晶體及於鰭型場效電晶體裝置內二極體之製造方法 - Google Patents
二極體、雙極接面電晶體及於鰭型場效電晶體裝置內二極體之製造方法 Download PDFInfo
- Publication number
- TWI500075B TWI500075B TW102118581A TW102118581A TWI500075B TW I500075 B TWI500075 B TW I500075B TW 102118581 A TW102118581 A TW 102118581A TW 102118581 A TW102118581 A TW 102118581A TW I500075 B TWI500075 B TW I500075B
- Authority
- TW
- Taiwan
- Prior art keywords
- fin
- region
- type well
- well region
- isolation
- Prior art date
Links
- 230000005669 field effect Effects 0.000 title claims description 39
- 238000000034 method Methods 0.000 title claims description 34
- 238000004519 manufacturing process Methods 0.000 title claims description 9
- 238000002955 isolation Methods 0.000 claims description 82
- 239000000758 substrate Substances 0.000 claims description 44
- 239000004065 semiconductor Substances 0.000 claims description 43
- 125000006850 spacer group Chemical group 0.000 claims description 31
- 239000002019 doping agent Substances 0.000 claims description 30
- 238000003491 array Methods 0.000 claims description 22
- 239000003989 dielectric material Substances 0.000 claims description 19
- 238000005530 etching Methods 0.000 claims description 10
- 238000005496 tempering Methods 0.000 claims description 5
- 238000000151 deposition Methods 0.000 claims description 3
- UNASZPQZIFZUSI-UHFFFAOYSA-N methylidyneniobium Chemical compound [Nb]#C UNASZPQZIFZUSI-UHFFFAOYSA-N 0.000 claims 1
- 239000010410 layer Substances 0.000 description 40
- 229920002120 photoresistant polymer Polymers 0.000 description 12
- 239000000463 material Substances 0.000 description 9
- 239000012790 adhesive layer Substances 0.000 description 8
- 239000007943 implant Substances 0.000 description 7
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 6
- 150000002500 ions Chemical class 0.000 description 5
- 230000000694 effects Effects 0.000 description 4
- 229910052732 germanium Inorganic materials 0.000 description 4
- 238000002513 implantation Methods 0.000 description 4
- 238000011068 loading method Methods 0.000 description 4
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 230000000295 complement effect Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- NFFIWVVINABMKP-UHFFFAOYSA-N methylidynetantalum Chemical compound [Ta]#C NFFIWVVINABMKP-UHFFFAOYSA-N 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 229910003468 tantalcarbide Inorganic materials 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical compound [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- 238000004220 aggregation Methods 0.000 description 1
- 230000002776 aggregation Effects 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 238000000231 atomic layer deposition Methods 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 229910000420 cerium oxide Inorganic materials 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000011248 coating agent Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000011049 filling Methods 0.000 description 1
- 229910052735 hafnium Inorganic materials 0.000 description 1
- VBJZVLUMGGDVMO-UHFFFAOYSA-N hafnium atom Chemical compound [Hf] VBJZVLUMGGDVMO-UHFFFAOYSA-N 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- BMMGVYCKOGBVEV-UHFFFAOYSA-N oxo(oxoceriooxy)cerium Chemical compound [Ce]=O.O=[Ce]=O BMMGVYCKOGBVEV-UHFFFAOYSA-N 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 238000005192 partition Methods 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 229910052707 ruthenium Inorganic materials 0.000 description 1
- 229910001925 ruthenium oxide Inorganic materials 0.000 description 1
- WOCIAKWEIIZHES-UHFFFAOYSA-N ruthenium(iv) oxide Chemical compound O=[Ru]=O WOCIAKWEIIZHES-UHFFFAOYSA-N 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
- RUDFQVOCFDJEEF-UHFFFAOYSA-N yttrium(III) oxide Inorganic materials [O-2].[O-2].[O-2].[Y+3].[Y+3] RUDFQVOCFDJEEF-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
- H10D84/403—Combinations of FETs or IGBTs with BJTs and with one or more of diodes, resistors or capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/60—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
- H10D84/611—Combinations of BJTs and one or more of diodes, resistors or capacitors
- H10D84/613—Combinations of vertical BJTs and one or more of diodes, resistors or capacitors
- H10D84/617—Combinations of vertical BJTs and only diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/811—Combinations of field-effect devices and one or more diodes, capacitors or resistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/201—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits
- H10D84/204—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors
- H10D84/221—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of only components covered by H10D1/00 or H10D8/00, e.g. RLC circuits of combinations of diodes or capacitors or resistors of only diodes
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Element Separation (AREA)
Description
本發明係關於積體電路裝置,且特別是關於半導體裝置內具鰭型場效電晶體(FinFET)之二極體結構及其製造方法。
於快速演進之半導體製造工業中,於眾多邏輯及其他應用中使用了互補型金氧半導體場效電晶體(CMOS FinFET),並將之整合成為多種不同型態之半導體裝置。鰭型場效電晶體裝置包括了多個半導體鰭狀物,其為電晶體之通道區以及源極/汲極區所形成之處。閘極係形成於此些半導體鰭狀物之上並沿著此些半導體鰭狀物之一部的側面形成。相較於具有相同裝置面積之一平面型電晶體而言,於一鰭型場效電晶體內之通道區與源極/汲極區之的表面積增加情形形成了對於半導體裝置之較快、較為可靠與較佳控制等情形。
具有互補型金氧半導體鰭型場效電晶體之積體電路裝置亦需要其他半導體結構以及電晶體,例如二極體(diodes)與雙極接面電晶體(BJT)。此些其他之半導體結構與電晶體係採用相同材料與製程,以於形成鰭型場效電晶體時同時沿著於
其側邊上形成。於熱感測器應用之一範例中,二極體採用磊晶成長於介於數個隔離元件間之N型摻雜矽上之一P型接面之矽鍺以及跨過該P型接面之隔離元件之一N型接面碳化矽。可採用共享一N接面之上述兩二極體以形成一NPN型雙極接面電晶體(NPN BJT)。
二極體與雙極接面電晶體結構可採用相同製程而沿著鰭型場效電晶體之側邊形成,上述製程採用了形成鰭型場效電晶體之鰭狀物結構,故需持續地探討如何減少額外製程步驟並具有較佳之電性特性。
依據本發明之不同目的,本發明揭示了新穎之一種二極體或雙極接面電晶體,其可利用鰭型場效電晶體製程所形成而避免了額外的製造步驟。
上述二極體包括一種半導體基板,具有位於一隔離鰭區內之複數個鰭狀物以及位於一鰭陣列區內之複數個鰭陣列物;一N型井區,位於該隔離鰭區內,具有一N型井區深度;一P型井區,位於該隔離鰭區內,且位於該N型井區下方;以及一P型井區,位於該鰭陣列區內,具有一P型井區深度大於該N型井區深度,且接觸該隔離鰭區內之該P型井區。該隔離鰭區內之一鰭間距係大於約0.3微米。位於該鰭陣列區內之一陣列內鰭間距係少於約50奈米。
上述雙極接面電晶體包括一半導體基板,具有位於一隔離鰭區內之複數個鰭狀物以及位於一鰭陣列區內之複數個鰭陣列物;複數個淺溝槽隔離構件,橫向地環繞該隔離鰭
區內之該些鰭狀物;一N型井區,位於該隔離鰭區內,部份地位於該些淺溝槽隔離構件之下;一P型井區,位於該隔離鰭區內,位於該N型井區之下方並具有至少35奈米之一最小厚度;一P型井區,位於該鰭陣列區內,具有大於該N型井區深度之一P型井區深度,且接觸於該隔離鰭區內之該P型井區;一或多個淺溝槽隔離構件,位於該鰭陣列區內之該些鰭陣列物之間;一N型井區,橫向地環繞該鰭陣列區內之該P型井區;以及一深N型井區,位於該鰭陣列區內之該P型井區與該N型井區之下,並接觸該鰭陣列區內之該N型井區,其中位於該隔離鰭區內之該些淺溝槽隔離物具有大於位於該鰭陣列區內之該些淺溝槽隔離物深度之一深度。
依據本發明之其他目的,本發明揭示了一種於鰭型場效電晶體裝置內二極體之製造方法,包括:提供一半導體基板;形成具有鰭圖案之一硬罩幕層,該鰭圖案包括具有低鰭密度之一隔離鰭區、具有較高鰭密度之一鰭陣列物區、以及一鰭型場效電晶體區;使用該鰭圖案,於該半導體基板內蝕刻形成複數個鰭狀物;沉積一介電材料於該半導體基板上,以填入該些鰭狀物間之空間;平坦化該半導體基板,露出該硬罩幕層;佈植一P型摻質至該鰭陣列物區內以及部分之該鰭型場效電晶體區內,以形成複數個P型井區;佈植一N型摻質至該隔離鰭區、環繞該P型井區之該鰭陣列物區之一部以及部分之該鰭型場效電晶體區內,以形成複數個N型井區;以及回火該半導體基板,其中該隔離鰭區內之該N型井區以及該鰭陣列物區內之該部內之該N型井區具有不同深度。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉一較佳實施例,並配合所附的圖式,作詳細說明如下。
100‧‧‧雙極接面電晶體/二極體
101‧‧‧矽基板
102‧‧‧線段
103‧‧‧深N型井區
104‧‧‧鰭狀物
105‧‧‧N型井區
106‧‧‧隔離鰭區
107、107A、107B‧‧‧P型井區
108、120‧‧‧鰭狀物
109‧‧‧N型井區
110‧‧‧鰭陣列物
111‧‧‧深度
112‧‧‧鰭陣列區
113‧‧‧寬度
114‧‧‧方框
115‧‧‧寬度
116‧‧‧P型井區
117‧‧‧淺溝槽隔離構件
118‧‧‧N型井區
121‧‧‧淺溝槽隔離構件
122‧‧‧切線
123‧‧‧虛線
201‧‧‧鰭高度
203‧‧‧陣列物內鰭高度
205‧‧‧陣列物內鰭高度
300‧‧‧流程圖
301、303、305、307、309、311、312、313、314、315、317、319、321、323‧‧‧操作
401‧‧‧光阻圖案
402‧‧‧隔離鰭區
403‧‧‧光阻圖案
404‧‧‧鰭陣列區
405‧‧‧光阻圖案
406‧‧‧罩幕圖案
407‧‧‧半導體基板
409‧‧‧黏著層
411‧‧‧硬罩幕層
412‧‧‧溝槽
413‧‧‧深度
414‧‧‧陣列內溝槽
415‧‧‧深度
416‧‧‧陣列內溝槽
417‧‧‧深度
421‧‧‧鰭狀物
423‧‧‧鰭狀物
425‧‧‧介電材料/隔離之淺溝槽格離物
427‧‧‧介電材料/陣列內之淺溝槽隔離物
429‧‧‧介電材料/陣列內之淺溝槽隔離物
431‧‧‧摻質
433‧‧‧深N型井區
435‧‧‧基板之剩餘部份
437‧‧‧光阻層
439‧‧‧光阻層
441‧‧‧P型井區
443‧‧‧N型井區
445‧‧‧佈植
447‧‧‧佈植
449‧‧‧高能量
451‧‧‧P型井區
453‧‧‧N型井區
455‧‧‧N型井區
457‧‧‧N型井區下方之區域
459‧‧‧P型井區
461‧‧‧上蓋物
463‧‧‧上蓋物
471‧‧‧正極接觸物/基極接觸物
473‧‧‧負極接觸物/射極接觸物
475‧‧‧集極接觸物
500‧‧‧二極體/雙極接面電晶體
501‧‧‧接觸物
503‧‧‧接觸物
505‧‧‧接觸物
511‧‧‧N型井區
521‧‧‧深N型井區
第1A圖為一上視圖,顯示了依據本發明之一實施例之採用鰭型場效電晶體製程所形成之一部分製造的雙極接面電晶體(BJT);第1B圖為一剖面圖,顯示了依據本發明之一實施例內之如第1A圖內所示之部分製造的雙極接面電晶體;第2A圖為一剖面圖,顯示了依據本發明之一實施例之一種隔離鰭狀區;第2B圖為一剖面圖,顯示了依據本發明之一實施例之一種鰭陣列區;第3圖為一流程圖,顯示了依據本發明之一實施例之一種二極體與雙極接面電晶體之製造方法;第4A-4L圖為一系列剖面圖,顯示了依據本發明之多個實施例內之如第3圖所示方法的多個步驟;第5圖為一立體圖,顯示了依據本發明之一實施例之一種二極體或雙極接面電晶體。
可以理解的是,於下文中提供了用於施行本發明之不同特徵之多個不同實施例,或範例。基於簡化本發明之目的,以下描述了元件與設置情形之特定範例。然而,此些元件
與設置情形僅作為範例之用而非用於限制本發明。此外,本發明於不同實施例中可能重複使用標號及/或文字。如此之重複情形係基於簡化與清楚之目的,而非用於限定不同實施例及/或討論形態內的相對關係。再者,於描述中關於於一第二元件之上或上之第一元件的形成可包括了第一元件與第二元件係為直接接觸之實施情形,且亦包括了於第一元件與第二元件之間包括了額外元件之實施情形,因而使得第一元件與第二元件之間並未直接接觸。基於簡化與清楚之目的,不同元件將參照不同尺寸而簡單地繪示。
於下文中將描述鰭型場效電晶體(FinFET)及其製程之基本概念,以描述二極體與雙極接面電晶體(BJT)結構及其製程。鰭型場效電晶體採用矽之大體長方形鰭結構。此常方形鰭結構為長且窄的,具有一寬側與一窄側。此矽鰭可藉由圖案化罩幕層而蝕刻一塊狀矽基板所形成。可沉積如淺溝槽隔離物(STI)之介電材料以填滿介於鰭間之空隙。於後續製程中,可露出介於淺溝槽隔離物間之鰭之一頂部。鰭可藉由N型摻質或P型摻質的佈植而於源極/汲極區以及通道區內形成N型井區或P型井區。閘介電層與閘電極層可沉積於鰭與淺溝槽隔離物之上,並經過圖案化形成了位於鰭之通道區上之閘堆疊物。閘電極層係形成於閘介電層之上且可藉由如摻雜多晶矽、金屬或金屬氮化物之導電材料所形成。接著選擇地摻雜未位於閘堆疊物下之鰭部以形成輕度摻雜汲極與源極區域。此些區域可藉由離子佈植或介由離子摻雜所形成,摻質矽沉積於鰭之上並經過回火。
依據本發明之多個實施例,二極體或雙極接面電晶體包括一隔離鰭區(isolated fin area)與一鰭陣列區(fin array area),其包括具有不同深度之N型井區以及位於鰭陣列區內且環繞位於隔離鰭區內之N型井區之一P型井區。此些二極體與雙極接面電晶體之N型井區與P型井區係與鰭型場效電晶體之N型井區與P型井區同時佈植而成,因而避免了用於形成二極體與雙極接面電晶體之額外製程步驟。藉由利用鰭密度相關的蝕刻局部負載效應(localized loading effect),鄰近不同鰭密度區域內之鰭的淺溝槽隔離元件形成並具有不同深度。如此之淺溝槽隔離物的不同深度反倒是達成了摻雜劑量的控制,因而不需要額外光罩步驟以形成具有不同深度之N型井區。
第1A圖為一上視圖,顯示了採用一鰭型場效電晶體製程所形成之部分製作之一種雙極接面電晶體(BJT)或二極體(diode)100。第1B圖為一示意圖,顯示了如第1A圖內雙極接面電晶體100沿著線段102之切面情形。此雙極接面電晶體100包括分隔成為兩個區域之數個鰭狀物(fin)。隔離鰭區(isolated fin area)106包括隔離之數個鰭狀物(fin)104,而鰭陣列區(fin array area)112則包括了群聚成為數個鰭陣列物(fin array)110之鰭狀物108或120。如圖所示,隔離鰭區106包括了三個鰭狀物。依據多個實施例,隔離鰭區包括至少兩個或至少三個之鰭狀物。位於隔離鰭區內之鰭狀物間距大於約0.3微米。介於鄰近之隔離的鰭狀物之間的距離可約為0.3-1.2微米。於部分實施例中,此些隔離之鰭狀物可包括2行或更多行之隔離的鰭狀物。
如第1A圖所示,鰭陣列物110包括了每陣列物中之兩鰭狀物,但於每陣列物中可使用更多之鰭狀物。舉例來說,一鰭陣列物可包括3-5個鰭狀物。每一陣列物內之鰭狀物的數量可基於所需要之淺溝槽隔離物厚度而定,以達到期望之佈植深度。相較於隔離鰭區106,鰭陣列區112具有較高之鰭密度(fin density)。陣列物內鰭間距,即於一陣列物內介於相鄰鰭狀物中心間之一距離,係少於約50奈米。介於鰭陣列物之間或介於鄰近陣列物之最鄰近鰭狀物間之距離可大於約60奈米。於第1A圖內雖顯示了位於雙極接面電晶體100之中心處之隔離鰭區106,然而隔離鰭區域106亦可位於非中心處或位於雙極接面電晶體100之一邊緣處。鰭陣列區112則可為一方框114而分隔成為兩個區域,其一為具有數個鰭狀物120之P型井區116,而另一為具有數個鰭狀物108之N型井區118。
第1B圖內顯示了隔離鰭區106與鰭陣列區112。第1B圖顯示了形成於一矽基板101上之一雙極接面電晶體100,矽基板101為一P型基板。於P型基板101內形成有一深N型井區103以及一N型井區105作為隔離P型井區107以降低基板雜訊問題。虛線123顯示了N型井區的連結以及環繞P型井區107之情形。N型井區105橫向地環繞了P型井區107。P型井區107包括了兩個區域107A與107B。P型井區107A係形成於鰭陣列區112之內並環繞了N型井區109。N型井區109係位於隔離鰭區106之內。P型井區107b係位於N型井區109與深N型井區103之間並鄰近P型井區107A。
依據多個實施例,P型井區107B具有大於約35
奈米之一深度111。介於N型井區109與深N型井區103間之如P型井區107B之P型區避免了於操作時貫穿情形(punch-through),其可使得二極體或雙極接面電晶體失效。N型井區109之頂部係為分隔之數個淺溝槽隔離物117所環繞,且具有相同於鰭狀物104長度之一寬度115。N型井區109之一底部具有一寬度113,其大於N型井區109之頂部的寬度115。此寬度113係為N型井區109之最大值,且為約0.2-5微米。N型井區109之底部具有一厚度119,其可介於約35-105奈米。此些淺溝槽隔離構件121於鰭陣列區112內分隔了數行之鰭狀物且亦分隔了鰭陣列區112內之P型井區116與N型井區118。隔離之淺溝槽隔離構件117較淺溝槽隔離構件121具有較大之一厚度或深度,其可由局部蝕刻負載效應(localized etch loading effects)所形成且可更藉由圖案化蝕刻而加強。當此些淺溝槽隔離構件121與117具有不同的厚度時,此些鰭狀物108、120與104具有相同之整體高度。當採用圖案化蝕刻以加強此些淺溝槽隔離物之厚度時,此些鰭狀物108、120與104的露出部可具有不同高度。
於鰭狀物形成技術中,局部蝕刻負載效應於較低鰭密度區域內造成了較多蝕刻情形。於一範例中,由於窄構件內質量傳輸因素便具有較低蝕刻劑濃度,因而限制了於高密度區域內之蝕刻率。於低密度區域之內,較高的蝕刻劑濃度並不會限制蝕刻速率,因此便移除了較多的矽。於如第2A與2B圖所圖示之測試中,於如第2A圖所示之隔離區中可形成具有170奈米的一鰭高度201,以及於如第2B圖所示之具有兩鰭狀
物之數個陣列物之一鰭陣列區內形成具有100奈米之一陣列物內鰭高度205。當此陣列物內鰭高度205遠短於隔離之鰭高度201時,於整個陣列物內鰭高度203約為165奈米,其約相同於隔離之鰭高度201。可藉由調整製程改變介於鰭間的距離以及於鰭陣列中之鰭狀物的數量以達成不同的高度比例,例如鰭高度201:205或201:203或203:205間的比例。
依據本發明之多個實施例,二極體或雙極接面電晶體係採用一製程所形成,例如為第3圖內流程圖300內所示之一方法。第3圖將與第4A-4L圖一併討論,第4A-4L圖示了對應於如第3圖內之一或多個操作之多個部分製造之剖面圖。如第4A-4L圖之剖面圖為沿著如第1A圖內切線122之平面的數個部分。第1A圖內之切線122係垂直於切線102,而切線104為形成了如第1B圖內所示之一剖面圖。第4A-4L圖之平面包括了此些鰭狀物的窄側,而不是如第1B圖所示之寬側。如第4A-4L圖內之各圖式中,包括了具有一P型井區以及一N型井區之一隔離鰭區、一鰭陣列區。於操作301中,提供一半導體基板。依據不同實施例,半導體基板可為一矽晶圓、一矽鍺晶圓、或一絕緣層上覆矽(SOI)晶圓。此半導體基板可經過摻雜。依據部分實施例,半導體基板可為一P型矽基板。可於半導體基板上施行多個操作,而於部分製造裝態中具有多個膜層之半導體基板係稱為一工件(workpiece)。
於第3圖所示之操作303中,形成包括一隔離鰭區、一鰭陣列區與一鰭型場效電晶體區之一鰭圖案之一硬罩幕層。隔離鰭區具有低鰭密度。鰭陣列區較隔離鰭區具有較高之
鰭密度。鰭型場效電晶體區為鰭型場效電晶體所形成之處且通常包括高鰭密度之數個鰭狀物。第4A圖顯示了具有一隔離鰭區402與一鰭陣列區404之一半導體基板407。於鰭陣列區404內,鰭狀物可群聚成為兩群之鰭陣列物。於部分實施例中,鰭狀物可群聚成為兩群以上之鰭陣列物。於每一陣列物內之鰭狀物的間距係少於鰭陣列物之間的空間。隔離鰭區402內之鰭狀物的間距至少且通常大於鰭陣列之間的距離。可先沉積一黏著層409於半導體基板上,並接著形成一硬罩幕層411。黏著層409可為氧化矽層,其可極佳地黏著半導體基板407與硬罩幕層411,硬罩幕層411可為氮化矽層或氧化矽層。於部分實施例中,於硬罩幕層之上沉積一光阻層且使之曝光形成前述鰭圖案,例如光阻圖案401、403與405。接著蝕刻硬罩幕層411以轉移此些鰭圖案至硬罩幕層411之內。於其他實施例中,罩幕圖案406可為沉積並環繞被移除之光阻材料之作為間隔物之另一硬罩幕層(未顯示)。
請繼續參照第3圖,於操作305中,採用此鰭圖案以於半導體基板內蝕刻形成了數個鰭狀物。第4B圖顯示了如此蝕刻結果。此蝕刻製程消耗了至少部分之罩幕圖案406,且僅黏著層409與硬罩幕層411殘留於此些鰭狀物之上。於隔離鰭區402內,形成有具有位於其間之一溝槽412之數個鰭狀物421。溝槽412具有一深度413。於鰭陣列區404內,此些鰭狀物423係形成兩鰭狀物之數個陣列物。由於局部負載效應,介於此些鰭狀物間之溝槽具有不同之深度。陣列內溝槽414具有深度415。陣列內溝槽416具有深度417。上述之溝槽深
度413與417係大於陣列內溝槽深度415。如前所述,可調整此蝕刻製程與鰭圖案尺寸以形成溝槽深度間之較大或較小差異情形。
於第3圖內之操作307中,於基板上沉積一介電材料以填滿介於鰭狀物之間的空間。於部分實施例中,介電材料為使用包括化學氣相沉積、熱氧化沉積、或原子層沉積之常用製程所沉積之氧化矽。本領域之通常技術者可選擇一沉積製程,其可有效地填滿介於鰭狀物間的空間。於介於鰭狀物間具有高深寬比之空間之至少一範例中,可使用一高密度電漿加強型化學氣相沉積(HDP CVD)製程。介電材料填滿了介於鰭狀物間的空間並覆蓋了鰭狀物之頂部,以確保完全填入情形。
請參照第3圖內之下一操作309,此工件經過平坦化,以移除高於鰭狀物之多餘介電材料並露出了硬罩幕層,例如第4C圖內之硬罩幕層411。此平坦化製程牽涉了對於工件表面的化學機械研磨,且可額外地或取而代之牽涉到對於工件的蝕刻。第4C圖繪示了經平坦化後之部分製造的雙極接面電晶體之剖面情形。於隔離鰭區402中,介電材料425填滿了隔離之鰭結構間的空間,上述鰭結構包括了鰭狀物421、黏著層409與硬罩幕層411。介電材料425係稱為隔離之淺溝槽隔離物425。於鰭陣列區404內,介電材料429則填入於介於鰭陣列物405間的空間,鰭陣列物405包括了於圖示實施例中之兩個鰭狀物423、黏著層409與硬罩幕層411。介電材料429稱為陣列內淺溝槽隔離物429。於位於鰭陣列區404之一鰭陣列物405內之鰭結構之間,介電材料427係填入介於此些鰭結
構間之空間,其包括鰭狀物423、黏著層409與硬罩幕411。介電材料427亦稱為陣列內之淺溝槽隔離物。隔離之淺溝槽格離物425、陣列內之淺溝槽隔離物429與陣列內之淺溝槽隔離物427通稱為淺溝槽隔離構件。當隔離之淺溝槽隔離物425與陣列內之淺溝槽隔離物429具有相似厚度時,其厚度係大於陣列內之淺溝槽隔離物427之厚度。
請再次參照第3圖,於操作311中,移除鰭陣列區上介電材料之一部。第4D圖為一剖面圖,顯示了具有位於鰭陣列區404上之一部之介電材料(形成陣列內淺溝槽隔離物429與陣列內淺溝槽隔離物427)被移除之部分製造的雙極接面電晶體。此操作牽涉到首先遮蔽隔離鰭狀區402免於接觸一蝕刻製程,其可為乾蝕刻或濕蝕刻。於至少一實施例中,於部分製造之雙極接面電晶體上沉積與圖案化一光阻層,以露出鰭陣列區404。接著於一蝕刻製程中蝕刻此部分製造之雙極接面電晶體,並選擇地移除了位於硬罩幕材料411上之淺溝槽隔離物的材料。於下一操作施行之前,移除此光阻層。
於第3圖所示之操作312中,移除硬罩幕層。依據部份實施例,硬罩幕層為氮化矽、氮氧化矽或碳摻雜之氮化矽。可使用一蝕刻程序以選擇地移除位於淺溝槽隔離物上之通常使用氧化矽之硬罩幕材料。第4E圖為一剖面圖,顯示了此部份製造之雙極接面電晶體於移除硬罩幕層後之情形。在此,於半導體基板407上只殘留有具有鰭圖案之一黏著層409與淺溝槽隔離構件。
請再次參照第3圖,於操作313中,於半導體基
板內形成了一深N型井區。此深N型井區藉由於高能量下佈植如磷與砷之N型摻質於半導體基板之內所形成,進而於低於雙極接面電晶體之N型井區與P型井區之一深度處形成高摻質濃度。依據多個實施例,深N型井區位於鰭狀物之頂部下至少為250奈米,且可能為400-1600奈米。第4F圖繪示了形成深N型井區之製程與結果。將摻質431佈植進入了部份製造之雙極接面電晶體,以形成位於特定深度處之一深N型井區433。因此,第4A-4E圖所示之半導體基板407之一部便轉變成為此深N型井區433,而其餘部份435仍保持為P型導電性。半導體基板407之介於鰭狀物421/423與深N型井區433間之另一剩餘部份亦維持了P型導電性。
請再次參照第3圖,於下一操作314中,於鰭陣列區與鰭型場效電晶體區內之一部中佈植如硼之一P型摻質,以形成數個P型井區。如形成鰭型場效電晶體的相關討論中,係於鰭型場效電晶體之源極與汲極區內形成P型井區與N型井區。於形成鰭型場效電晶體內之P型井區之同時,亦可於部份製作之雙極接面電晶體內形成一P型井區,如第4G圖所示。可沈積光阻層437以遮蔽隔離鰭區402以及鰭陣列區404之一部,使之免於受到P型摻質之佈植445。光阻層437將鰭陣列區404分隔成為一P型井區441與一N型井區443。僅P型井區441暴露於P型摻質之佈植445之下。此佈植牽涉到較做為一P型基板部份407之劑量相對較高劑量之摻質,以形成一P型井區451,而最終摻質濃度的差異約為一或二個次方。P型井區451之深度可為約40-240奈米。於P型摻質之佈植
445後,便移除了光阻層437。
請參照第3圖,於下一操作315中,佈植如磷之一N型摻質至鰭陣列區、隔離鰭區以及鰭型場效電晶體區之一部內,以形成N型井區。如形成鰭型場效電晶體的相關討論中,係於鰭型場效電晶體之源極與汲極區內形成P型井區與N型井區。於形成鰭型場效電晶體內之N型井區之同時,亦可於部份製作之雙極接面電晶體內形成N型井區,如第4H圖所示。可沈積一光阻層439以保護P型井區441免於受到N型摻質的佈植447。因此,於鰭陣列區404與隔離鰭區域402內之N型井區443係暴露於此N型摻質之佈植447中。相較於形成深N型井區433之劑量,此佈植牽涉到使用相對高劑量,以形成N型井區453與455。縱使N型井區453與455係暴露於相同之佈植製程中,仍可形成具有不同深度之N型井區。由於位於井區上的鰭狀物與材料膜層為相同的,N型井區453具有如P型井區451之相同深度,其約為40-240奈米深。N型井區453與P型井區451則相似於形成於鰭型場效電晶體區內之井區。另一方面,N型井區455具有一較少深度。由於離子佈植係於不同速率下穿透如淺溝槽隔離物與矽等不同材料,故具有不同厚度之淺溝槽隔離構件便可造成了相較於抵達N型井區453之抵達N型井區455之一不同摻質離子劑量。換句話說,相較於為陣列內之淺溝槽隔離物429以及陣列內之淺溝槽隔離物427所吸收之摻質離子,隔離之淺溝槽隔離物425吸收了較多之摻質離子。此些N型井區深度的差異情形可藉由淺溝槽隔離物材料的類型與數量以及佈植劑量與能量而得到控制。此些
N型井區的深度差異造成了一區域457具有低於相對沒有N型摻質之摻雜情形。於N型摻質之佈植447後,接著移除了光阻層439。
於下一操作317中,回火半導體基板。此回火活化了於操作313、314與315中佈植之不同摻質並促進了部份之此些摻質的聚集。由於位於N型井區455下方之區域457為輕度地摻雜有P型摻質,其P型摻質可能來自高度摻雜P型井區451。第4I圖為一剖面圖,顯示了此部份製造之雙極接面電晶體置於一高能量449下並於N型井區455之下形成一P型井區459之情形。於此回火中,來自於橫向地環繞了N型井區455之P型井區451之P型摻質遷移至於N型井區455下之區域,並形成了一連續且環繞之P型井區455,其包括了P型井區451與P型井區459。因此,P型井區459之摻質濃度係低於P型井區451之摻質濃度。
於此回火之前或之後,可蝕刻此些淺溝槽隔離構件,以露出鰭狀物之一部,如第4J圖所示。針對淺溝槽隔離物的蝕刻亦移除了位於鰭狀物上之黏著層409。於此淺溝槽隔離物的蝕刻之後,鰭狀物421與423之一頂部為露出的並位於淺溝槽隔離物之上,而鰭狀物421與423之一底部則埋入於淺溝槽隔離物之下。
請繼續參照第3圖,於操作319內,於此些鰭狀物之上磊晶成長矽鍺或碳化矽之上蓋物。如第4K圖所示,上蓋物461係成長於鰭狀物421之頂部,而上蓋物463係成長於鰭狀物423之頂部上,於具有高密度之鰭狀物423造成了每一
鰭陣列物的上蓋成長與聚合情形。此上蓋之特殊情形係依據成長條件以及露出之鰭狀物的數量而定。於部份實施例中,此些鰭狀物之上沈積一多晶矽材料,並圖案化之。
請參照第3圖,接著依照所形成之裝置為二極體或雙極接面電晶體而選擇操作321與323。操作321係形成了用於二極體之一正極接觸物(positive contact)以及一負極接觸物(negative contact)。第4L圖繪示了具有一正極接觸物473與一負極接觸物471之二極體。或者,可選擇操作423以形成一雙極接面電晶體之一基極接觸物(base contact)、一集極接觸物(collector contact)以及一射極接觸物(emitter contact)。如第4L圖所示,此雙極接面電晶體400包括了一基極接觸物471、一集極接觸物475與一射極接觸物473。
第5圖為一立體圖,顯示了依據本發明之多個實施例之二極體或雙極接面電晶體500。沿著x-z平面之剖面情形如第1B圖所示。沿著y-z平面之剖面情形如第4A-4L圖所示。當接觸物503與505為二極體之正極端與負極端時,接觸物501可接地以降低基板躁訊。接觸物501、N型井區511、深N型井區521形成了環繞了二極體之一N型摻雜外殼。為雙極接面電晶體500時,接觸物501為集極、接觸物503為基極以及接觸物505為射極。可使用更多之隔離情形以環繞整個雙極接面電晶體。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可作更動與潤飾,因此本發明之保護範圍當視
後附之申請專利範圍所界定者為準。
407‧‧‧半導體基板
421‧‧‧鰭狀物
423‧‧‧鰭狀物
433‧‧‧深N型井區
451‧‧‧P型井區
453‧‧‧N型井區
455‧‧‧N型井區
459‧‧‧P型井區
Claims (10)
- 一種二極體,包括:一種半導體基板,具有位於一隔離鰭區內之複數個鰭狀物以及位於一鰭陣列區內之複數個鰭陣列物;一N型井區,位於該隔離鰭區內,具有一N型井區深度;一P型井區,位於該隔離鰭區內,且位於該N型井區下方;以及一P型井區,位於該鰭陣列區內,具有一P型井區深度大於該N型井區深度,且接觸該隔離鰭區內之該P型井區,其中該隔離鰭區內之一鰭間距係大於約0.3微米,以及位於該鰭陣列區內之一陣列內鰭間距係少於約50奈米。
- 如申請專利範圍第1項所述之二極體,更包括:一深N型井區,位於該隔離鰭區與該鰭陣列區之該P型井區之下;以及至少一N型井區,橫向地環繞該鰭陣列區內之該P型井區。
- 如申請專利範圍第1項所述之二極體,其中於該鰭陣列區內之該些鰭陣列物分別具有兩個鰭狀物,以及更包括一或多個淺溝槽隔離構件,位於該鰭陣列區內之該些鰭陣列物之間。
- 一種雙極接面電晶體,包括:一半導體基板,具有位於一隔離鰭區內之複數個鰭狀物以及位於一鰭陣列區內之複數個鰭陣列物;複數個淺溝槽隔離構件,橫向地環繞該隔離鰭區內之該些鰭狀物; 一N型井區,位於該隔離鰭區內,部份地位於該些淺溝槽隔離構件之下;一P型井區,位於該隔離鰭區內,位於該N型井區之下方並具有至少35奈米之一最小厚度;一P型井區,位於該鰭陣列區內,具有大於該N型井區深度之一P型井區深度,且接觸於該隔離鰭區內之該P型井區;一或多個淺溝槽隔離構件,位於該鰭陣列區內之該些鰭陣列物之間;一N型井區,橫向地環繞該鰭陣列區內之該P型井區;以及一深N型井區,位於該鰭陣列區內之該P型井區與該N型井區之下,並接觸該鰭陣列區內之該N型井區,其中位於該隔離鰭區內之該些淺溝槽隔離物具有大於位於該鰭陣列區內之該些淺溝槽隔離物深度之一深度。
- 如申請專利範圍第4項所述之雙極接面電晶體,其中該隔離鰭區之該N型井區約位於該些淺溝槽隔離物構件下方約為35-105奈米處,而該隔離鰭區域內之該N型井區之一最大寬度約介於0.2-5微米。
- 一種於鰭型場效電晶體裝置內二極體之製造方法,包括:提供一半導體基板;形成具有鰭圖案之一硬罩幕層,該鰭圖案包括具有低鰭密度之一隔離鰭區、具有較高鰭密度之一鰭陣列物區、以及一鰭型場效電晶體區;使用該鰭圖案,於該半導體基板內蝕刻形成複數個鰭狀物;沉積一介電材料於該半導體基板上,以填入該些鰭狀物間 之空間;平坦化該半導體基板,露出該硬罩幕層;佈植一P型摻質至該鰭陣列物區內以及部分之該鰭型場效電晶體區內,以形成複數個P型井區;佈植一N型摻質至該隔離鰭區、環繞該P型井區之該鰭陣列物區之一部以及部分之該鰭型場效電晶體區內,以形成複數個N型井區;以及回火該半導體基板,其中該隔離鰭區內之該N型井區以及該鰭陣列物區內之該部內之該N型井區具有不同深度。
- 如申請專利範圍第6項所述之於鰭型場效電晶體裝置內二極體之製造方法,於平坦化該半導體基板後,更包括移除位於該鰭陣列物區上之該介電材料之一部。
- 如申請專利範圍第6項所述之於鰭型場效電晶體裝置內二極體之製造方法,更包括形成一深N型井區於該半導體基板內。
- 如申請專利範圍第6項所述之於鰭型場效電晶體裝置內二極體之製造方法,其中位於該隔離鰭區內之該N型井區與位於該鰭陣列物區內之該部之該N型井區具有至少為35奈米之深度差,而該鰭陣列物區具有少於約50微米之一陣列物內鰭狀物間距以及大於60奈米之一陣列間距離。
- 如申請專利範圍第6項所述之於鰭型場效電晶體裝置內二極體之製造方法,更包括:磊晶成長矽鍺或碳化矽之一上蓋物於該隔離鰭區內之該些鰭狀物上以及於該鰭陣列區內之該些鰭陣列物之上; 形成二極體之一正極接觸物於該鰭陣列物區內之該P型井區之該些鰭陣列物之上;以及形成該二極體之一負極接觸物於該隔離鰭區內之該鰭狀物之上。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/494,795 US8610241B1 (en) | 2012-06-12 | 2012-06-12 | Homo-junction diode structures using fin field effect transistor processing |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201351486A TW201351486A (zh) | 2013-12-16 |
| TWI500075B true TWI500075B (zh) | 2015-09-11 |
Family
ID=49714606
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW102118581A TWI500075B (zh) | 2012-06-12 | 2013-05-27 | 二極體、雙極接面電晶體及於鰭型場效電晶體裝置內二極體之製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US8610241B1 (zh) |
| KR (1) | KR101434089B1 (zh) |
| CN (1) | CN103489863B (zh) |
| TW (1) | TWI500075B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI697095B (zh) * | 2016-11-04 | 2020-06-21 | 大陸商廈門市三安光電科技有限公司 | 微元件的轉移裝置、微元件的轉移方法、微元件裝置的製造方法、微元件裝置及電子設備 |
Families Citing this family (74)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9318621B2 (en) * | 2013-03-08 | 2016-04-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Rotated STI diode on FinFET technology |
| US9093565B2 (en) * | 2013-07-15 | 2015-07-28 | United Microelectronics Corp. | Fin diode structure |
| US10204794B2 (en) | 2013-12-23 | 2019-02-12 | Intel Corporation | Advanced etching technologies for straight, tall and uniform fins across multiple fin pitch structures |
| CN104795451A (zh) * | 2014-01-22 | 2015-07-22 | 中芯国际集成电路制造(上海)有限公司 | 一种鳍式二极管及其制备方法 |
| KR102224525B1 (ko) * | 2014-02-03 | 2021-03-08 | 삼성전자주식회사 | 레이아웃 디자인 시스템, 이를 이용하여 제조한 반도체 장치 및 그 반도체 장치의 제조 방법 |
| US9362404B2 (en) * | 2014-02-21 | 2016-06-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Doping for FinFET |
| KR20150101398A (ko) * | 2014-02-24 | 2015-09-03 | 아이엠이씨 브이제트더블유 | 기판 내 반도체 장치의 핀 구조체 제조방법 |
| US20150263089A1 (en) * | 2014-03-12 | 2015-09-17 | Globalfoundries Inc. | Non-planar semiconductor device with p-n junction located in substrate |
| US9431537B2 (en) | 2014-03-26 | 2016-08-30 | Samsung Electronics Co., Ltd. | Semiconductor devices and methods of fabricating the same |
| CN104022032B (zh) * | 2014-05-22 | 2017-04-05 | 武汉新芯集成电路制造有限公司 | FinFET制程中形成垂直双极型晶体管的方法 |
| US9653448B2 (en) | 2014-07-17 | 2017-05-16 | Apple Inc. | Electrostatic discharge (ESD) diode in FinFET technology |
| US9793273B2 (en) | 2014-07-18 | 2017-10-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-based semiconductor device including a metal gate diffusion break structure with a conformal dielectric layer |
| US9543378B2 (en) * | 2014-08-25 | 2017-01-10 | Globalfoundries Inc. | Semiconductor devices and fabrication methods thereof |
| US9793356B2 (en) | 2014-09-12 | 2017-10-17 | Samsung Electronics Co., Ltd. | Semiconductor device and method for fabricating the same |
| US9508719B2 (en) * | 2014-11-26 | 2016-11-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin field effect transistor (FinFET) device with controlled end-to-end critical dimension and method for forming the same |
| TWI636574B (zh) * | 2014-12-03 | 2018-09-21 | 聯華電子股份有限公司 | 半導體結構 |
| US9472615B2 (en) * | 2014-12-22 | 2016-10-18 | Broadcom Corporation | Super junction LDMOS finFET devices |
| US9559284B2 (en) * | 2015-03-17 | 2017-01-31 | Globalfoundries Inc. | Silicided nanowires for nanobridge weak links |
| KR102307467B1 (ko) | 2015-03-20 | 2021-09-29 | 삼성전자주식회사 | 액티브 핀을 포함하는 반도체 장치 |
| CN106158831B (zh) * | 2015-03-24 | 2018-12-21 | 中芯国际集成电路制造(上海)有限公司 | 一种半导体器件及其制作方法和电子装置 |
| KR102258112B1 (ko) | 2015-04-01 | 2021-05-31 | 삼성전자주식회사 | 반도체 소자 및 이의 제조 방법 |
| KR102310076B1 (ko) | 2015-04-23 | 2021-10-08 | 삼성전자주식회사 | 비대칭 소스/드레인 포함하는 반도체 소자 |
| US9954107B2 (en) | 2015-05-05 | 2018-04-24 | International Business Machines Corporation | Strained FinFET source drain isolation |
| KR102449901B1 (ko) | 2015-06-23 | 2022-09-30 | 삼성전자주식회사 | 집적회로 소자 및 그 제조 방법 |
| TWI647764B (zh) * | 2015-07-01 | 2019-01-11 | 聯華電子股份有限公司 | 半導體元件及其製作方法 |
| CN106409890B (zh) * | 2015-07-28 | 2019-07-30 | 中芯国际集成电路制造(上海)有限公司 | 鳍式双极结型晶体管的形成方法 |
| CN106486535A (zh) * | 2015-09-01 | 2017-03-08 | 中芯国际集成电路制造(上海)有限公司 | 鳍片式双极型半导体器件及其制造方法 |
| CN106558622B (zh) * | 2015-09-24 | 2020-04-07 | 中芯国际集成电路制造(上海)有限公司 | 一种用于esd防护的sti二极管 |
| KR102323943B1 (ko) | 2015-10-21 | 2021-11-08 | 삼성전자주식회사 | 반도체 장치 제조 방법 |
| US9570555B1 (en) * | 2015-10-29 | 2017-02-14 | International Business Machines Corporation | Source and drain epitaxial semiconductor material integration for high voltage semiconductor devices |
| CN106653599B (zh) * | 2015-11-02 | 2021-03-16 | 中芯国际集成电路制造(上海)有限公司 | 半导体装置及其制造方法 |
| US9960273B2 (en) * | 2015-11-16 | 2018-05-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit structure with substrate isolation and un-doped channel |
| US9397006B1 (en) * | 2015-12-04 | 2016-07-19 | International Business Machines Corporation | Co-integration of different fin pitches for logic and analog devices |
| EP3182461B1 (en) * | 2015-12-16 | 2022-08-03 | IMEC vzw | Method for fabricating finfet technology with locally higher fin-to-fin pitch |
| US9837404B2 (en) | 2016-03-28 | 2017-12-05 | Globalfoundries Inc. | Methods, apparatus and system for STI recess control for highly scaled finFET devices |
| US9793262B1 (en) * | 2016-04-27 | 2017-10-17 | Globalfoundries Inc. | Fin diode with increased junction area |
| TWI677073B (zh) | 2016-04-27 | 2019-11-11 | 聯華電子股份有限公司 | 雙載子接面電晶體佈局結構 |
| US9613949B1 (en) | 2016-06-27 | 2017-04-04 | United Microelectronics Corp. | Bipolar junction transistor and diode |
| CN107919325A (zh) * | 2016-10-10 | 2018-04-17 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应晶体管的制造方法 |
| US10504720B2 (en) | 2016-11-29 | 2019-12-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Etching using chamber with top plate formed of non-oxygen containing material |
| US10707328B2 (en) | 2016-11-30 | 2020-07-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming epitaxial fin structures of finFET |
| US9728530B1 (en) | 2016-12-20 | 2017-08-08 | Amazing Microelectronic Corp. | Bipolar transistor device |
| CN108695374B (zh) * | 2017-04-10 | 2021-07-13 | 中芯国际集成电路制造(上海)有限公司 | 双极型晶体管及其形成方法 |
| CN108807534A (zh) * | 2017-05-03 | 2018-11-13 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| CN114784094A (zh) * | 2017-05-05 | 2022-07-22 | 联华电子股份有限公司 | 双极性晶体管 |
| CN108878418B (zh) * | 2017-05-12 | 2021-02-09 | 中芯国际集成电路制造(上海)有限公司 | 半导体装置、检测器件发热的方法及制造方法 |
| KR102221220B1 (ko) | 2017-05-24 | 2021-03-03 | 삼성전자주식회사 | 반도체 장치 |
| CN109216470B (zh) * | 2017-07-03 | 2021-08-06 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| US10510875B2 (en) * | 2017-07-31 | 2019-12-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Source and drain structure with reduced contact resistance and enhanced mobility |
| TWI777971B (zh) | 2017-08-28 | 2022-09-21 | 聯華電子股份有限公司 | 雙極性電晶體及其製作方法 |
| TWI726155B (zh) * | 2017-09-14 | 2021-05-01 | 聯華電子股份有限公司 | 雙載子接面電晶體 |
| US10396184B2 (en) * | 2017-11-15 | 2019-08-27 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated circuit device fins |
| US10665702B2 (en) * | 2017-12-27 | 2020-05-26 | Samsung Electronics Co., Ltd. | Vertical bipolar transistors |
| US10510870B2 (en) * | 2018-02-21 | 2019-12-17 | Varian Semiconductor Equipment Associates, Inc. | Techniques for forming device having etch-resistant isolation oxide |
| US11404423B2 (en) * | 2018-04-19 | 2022-08-02 | Taiwan Semiconductor Manufacturing Co., Ltd | Fin-based strap cell structure for improving memory performance |
| US10629706B2 (en) * | 2018-05-10 | 2020-04-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin and gate dimensions for optimizing gate formation |
| US10797078B2 (en) | 2018-08-14 | 2020-10-06 | Taiwan Semiconductor Manufacturing Company Limited | Hybrid fin field-effect transistor cell structures and related methods |
| US10529837B1 (en) | 2018-09-02 | 2020-01-07 | United Microelectronics Corp. | Bipolar junction transistor |
| US10770571B2 (en) * | 2018-09-19 | 2020-09-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | FinFET with dummy fins and methods of making the same |
| TWI784064B (zh) | 2018-10-01 | 2022-11-21 | 聯華電子股份有限公司 | 閘極控制雙載子接面電晶體及其操作方法 |
| CN111106064B (zh) * | 2018-10-29 | 2022-11-04 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| CN111200016B (zh) * | 2018-11-16 | 2023-07-28 | 中芯国际集成电路制造(北京)有限公司 | 半导体结构及其形成方法 |
| US11177177B2 (en) * | 2018-11-30 | 2021-11-16 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor device and method of manufacture |
| US10784143B2 (en) * | 2019-01-31 | 2020-09-22 | Globalfoundries Inc. | Trench isolation preservation during transistor fabrication |
| US11239330B2 (en) * | 2020-02-07 | 2022-02-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Bipolar junction transistor with gate over terminals |
| US11355395B2 (en) * | 2020-05-22 | 2022-06-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated circuit in hybrid row height structure |
| US12356710B2 (en) * | 2020-08-13 | 2025-07-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin height and STI depth for performance improvement in semiconductor devices having high-mobility p-channel transistors |
| US11855074B2 (en) * | 2021-02-08 | 2023-12-26 | Globalfoundries U.S. Inc. | Electrostatic discharge devices |
| US12266657B2 (en) * | 2021-05-13 | 2025-04-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Hybrid cell-based device, layout, and method |
| US12341113B2 (en) * | 2021-07-09 | 2025-06-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mandrel fin design for double seal ring |
| US11881395B2 (en) * | 2021-09-01 | 2024-01-23 | Globalfoundries U.S. Inc. | Bipolar transistor structure on semiconductor fin and methods to form same |
| US11843044B2 (en) | 2021-09-29 | 2023-12-12 | Globalfoundries U.S. Inc. | Bipolar transistor structure on semiconductor fin and methods to form same |
| US12176346B2 (en) * | 2021-10-25 | 2024-12-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices, semiconductor structures and methods for fabricating a semiconductor structure |
| US12176427B2 (en) | 2022-09-14 | 2024-12-24 | Globalfoundries U.S. Inc. | Bipolar transistor and gate structure on semiconductor fin and methods to form same |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005210101A (ja) * | 2003-12-23 | 2005-08-04 | Interuniv Micro Electronica Centrum Vzw | 不揮発性マルチビット・メモリセルとその製造方法 |
| US20090315112A1 (en) * | 2008-06-20 | 2009-12-24 | Jam-Wem Lee | Forming ESD Diodes and BJTs Using FinFET Compatible Processes |
| US20100320572A1 (en) * | 2009-06-22 | 2010-12-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Thin-Body Bipolar Device |
| US20110299327A1 (en) * | 2009-02-15 | 2011-12-08 | Ndep Technologies Ltd | Four-transistor and five-transistor bjt-cmos asymmetric sram cells |
| WO2012015550A2 (en) * | 2010-07-30 | 2012-02-02 | Monolithic 3D, Inc. | Semiconductor device and structure |
| US20120032303A1 (en) * | 2010-08-05 | 2012-02-09 | Elkareh Badih | Bipolar Junction Transistor Based on CMOS Technology |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100545863B1 (ko) * | 2004-07-30 | 2006-01-24 | 삼성전자주식회사 | 핀 구조물을 갖는 반도체 장치 및 이를 제조하는 방법 |
| US7425740B2 (en) * | 2005-10-07 | 2008-09-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method and structure for a 1T-RAM bit cell and macro |
| US7834403B2 (en) * | 2007-08-13 | 2010-11-16 | Infineon Technologies Ag | Bipolar transistor FINFET technology |
| US8258602B2 (en) * | 2009-01-28 | 2012-09-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bipolar junction transistors having a fin |
| US8773881B2 (en) * | 2009-03-10 | 2014-07-08 | Contour Semiconductor, Inc. | Vertical switch three-dimensional memory array |
| JP2011009296A (ja) * | 2009-06-23 | 2011-01-13 | Panasonic Corp | 半導体装置及びその製造方法 |
| US8624320B2 (en) * | 2010-08-02 | 2014-01-07 | Advanced Micro Devices, Inc. | Process for forming fins for a FinFET device |
-
2012
- 2012-06-12 US US13/494,795 patent/US8610241B1/en not_active Expired - Fee Related
-
2013
- 2013-02-05 CN CN201310046641.6A patent/CN103489863B/zh not_active Expired - Fee Related
- 2013-02-20 KR KR1020130017817A patent/KR101434089B1/ko active Active
- 2013-05-27 TW TW102118581A patent/TWI500075B/zh not_active IP Right Cessation
- 2013-11-25 US US14/088,538 patent/US8946038B2/en active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005210101A (ja) * | 2003-12-23 | 2005-08-04 | Interuniv Micro Electronica Centrum Vzw | 不揮発性マルチビット・メモリセルとその製造方法 |
| US20090315112A1 (en) * | 2008-06-20 | 2009-12-24 | Jam-Wem Lee | Forming ESD Diodes and BJTs Using FinFET Compatible Processes |
| US20110299327A1 (en) * | 2009-02-15 | 2011-12-08 | Ndep Technologies Ltd | Four-transistor and five-transistor bjt-cmos asymmetric sram cells |
| US20100320572A1 (en) * | 2009-06-22 | 2010-12-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Thin-Body Bipolar Device |
| WO2012015550A2 (en) * | 2010-07-30 | 2012-02-02 | Monolithic 3D, Inc. | Semiconductor device and structure |
| US20120032303A1 (en) * | 2010-08-05 | 2012-02-09 | Elkareh Badih | Bipolar Junction Transistor Based on CMOS Technology |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI697095B (zh) * | 2016-11-04 | 2020-06-21 | 大陸商廈門市三安光電科技有限公司 | 微元件的轉移裝置、微元件的轉移方法、微元件裝置的製造方法、微元件裝置及電子設備 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20140077331A1 (en) | 2014-03-20 |
| US8610241B1 (en) | 2013-12-17 |
| CN103489863A (zh) | 2014-01-01 |
| KR101434089B1 (ko) | 2014-08-25 |
| CN103489863B (zh) | 2016-04-27 |
| KR20130139158A (ko) | 2013-12-20 |
| TW201351486A (zh) | 2013-12-16 |
| US20130328162A1 (en) | 2013-12-12 |
| US8946038B2 (en) | 2015-02-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI500075B (zh) | 二極體、雙極接面電晶體及於鰭型場效電晶體裝置內二極體之製造方法 | |
| TWI688096B (zh) | 具有二極體隔離之堆疊奈米片場效電晶體 | |
| KR101435739B1 (ko) | 핀 구조 상의 가드 링 | |
| KR101435712B1 (ko) | 커패시터가 집적된 FinFET를 위한 구조 및 방법 | |
| US12074157B2 (en) | Electrostatic discharge protection devices | |
| CN103199012B (zh) | Io esd器件及其形成方法 | |
| US7667270B2 (en) | Double trench for isolation of semiconductor devices | |
| CN103811320B (zh) | 半导体器件及其制造方法 | |
| US10804260B2 (en) | Semiconductor structure with doped layers on fins and fabrication method thereof | |
| US10707217B2 (en) | Semiconductor structures with deep trench capacitor and methods of manufacture | |
| KR100772935B1 (ko) | 트랜지스터 및 그 제조 방법 | |
| CN111952237B (zh) | 半导体元件及其制备方法 | |
| US9818741B2 (en) | Structure and method to prevent EPI short between trenches in FINFET eDRAM | |
| CN106158748B (zh) | 半导体元件及其制作方法 | |
| US20140213023A1 (en) | Method for fabricating power semiconductor device | |
| US9431286B1 (en) | Deep trench with self-aligned sinker | |
| CN111446292A (zh) | 半导体器件及其制造方法及包括其的电子设备 | |
| CN103715129B (zh) | 注入隔离器件及其形成方法 | |
| TWI859907B (zh) | 半導體元件及其形成方法 | |
| US20160181249A1 (en) | Semiconductor structures with deep trench capacitor and methods of manufacture |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |