TWI596681B - 半導體封裝及其製作方法 - Google Patents
半導體封裝及其製作方法 Download PDFInfo
- Publication number
- TWI596681B TWI596681B TW105115248A TW105115248A TWI596681B TW I596681 B TWI596681 B TW I596681B TW 105115248 A TW105115248 A TW 105115248A TW 105115248 A TW105115248 A TW 105115248A TW I596681 B TWI596681 B TW I596681B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- semiconductor package
- passivation layer
- fabricating
- solder
- Prior art date
Links
Classifications
-
- H10W70/657—
-
- H10W74/10—
-
- H10P54/00—
-
- H10W42/80—
-
- H10W70/05—
-
- H10W70/09—
-
- H10W70/611—
-
- H10W70/635—
-
- H10W70/685—
-
- H10W74/014—
-
- H10W90/00—
-
- H10W95/00—
-
- H10W70/63—
-
- H10W72/01212—
-
- H10W72/013—
-
- H10W72/0198—
-
- H10W72/072—
-
- H10W72/07207—
-
- H10W72/07236—
-
- H10W72/073—
-
- H10W72/30—
-
- H10W74/019—
-
- H10W74/142—
-
- H10W74/15—
-
- H10W90/701—
-
- H10W90/724—
-
- H10W90/734—
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
本發明係有關於半導體封裝技術領域,特別是有關於一種晶圓級封裝及其製作方法。
半導體技術發展的非常快速,尤其在半導體晶片朝向微型化發展的趨勢下,對於半導體晶片的功能則越要求更多樣性。也就是說,半導體晶片上勢必會有更多的輸出/輸入(I/O)墊被擠在一個更小的區域,這使得半導體晶片上接合墊的密度迅速增加,導致半導體晶片的封裝變得更加困難。
如本領域中公知的,晶圓級封裝(WLP)係在將晶粒切割分離之前先進行晶圓層級封裝。晶圓級封裝技術具有一定的優勢,如更短的生產週期時間和較低的成本。扇出晶圓級封裝(FOWLP)則是將半導體晶片的接觸墊通過基板上的重佈線層(RDL)再分配到一較大的面積上的封裝技術。重佈線層(RDL)通常形成在一基板上,例如穿矽通孔(TSV)中介基板。
重佈線層通常由額外的金屬層及介電層所構成,其形成在晶圓表面,將晶片的I/O墊重新繞線成間距較寬鬆的佈局圖案。上述重分佈通常利用薄膜聚合物,例如,苯並環丁烯(BCB)、聚亞醯胺(PI)或其它有機聚合物,以及金屬化製程,例如,鋁金屬或銅金屬,如此將接合墊重繞線至一面積陣列組態。
晶圓級封裝製程中,通常會在晶圓及安裝在晶圓上的晶片表面覆蓋一相對較厚的成型模料。目前的晶圓級封裝製程中,會在成型模封後,再進行熱固化製程。然而,此熱固化製程會造成合格晶片減損(known-good-die loss)的風險增加。
本發明主要目的在提供一種改良的半導體封裝及其製作方法,以解決上述先前技藝的不足與缺點。
根據本發明一實施例,提供一種半導體封裝,包含有一重佈線層(RDL)中介層,具有一第一面及一第二面,該第二面相對於該第一面,其中該RDL中介層包含一第一鈍化層、至少一介電層,位於該第一鈍化層上、一金屬層,位於該介電層中、一第二鈍化層,位於該介電層上,以及複數個焊球墊,位於該第一鈍化層中;至少一半導體晶粒,安裝在該RDL中介層的該第一面上;一成型模料,在該RDL中介層的該第一面上,圍繞該至少一半導體晶粒;一防焊層,覆蓋該第一鈍化層的一下表面,並經由位於該防銲層中的複數個開孔顯露出該複數個焊球墊;一凸塊下金屬(UBM)層,設於各該複數個開孔的底部;以及一焊錫凸塊或錫球,設於各該複數個開孔的底部的該UBM層上。
根據本發明另一實施例,提供一種製作半導體封裝的方法,包含有:提供一載板,其上具有一金屬層;於該金屬層上形成一第一鈍化層;形成一重佈線層於該第一鈍化層上與複數個焊球墊於該第一鈍化層內;於該重佈線層上形成一第二鈍化層;於該第二鈍化層上設置至少一半導體晶粒;將該半導體晶粒模封在一成型模料中;去除該載板,顯露出該金屬層的一下表面;圖案化該金屬層,形成一凸塊下金屬(UBM)層;於該第一鈍化層上形成一防焊層;以及於該焊球墊上形成複數個焊錫凸塊或錫球。
以下詳細敘述係參照相關圖式所示內容,用來說明可依據本發明具體實行的實施例。這些實施例已提供足夠的細節,可使本領域技術人員充分了解並具體實行本發明。在不悖離本發明的範圍內,仍可做結構上的修改,並應用在其他實施例上。
因此,接下來的詳細描述並非用來對本發明加以限制。本發明涵蓋的範圍由其權利要求界定。與本發明權利要求具均等意義者,也應屬本發明涵蓋的範圍。
本發明實施例所參照的附圖為示意圖,並未按原比例繪製,且相同或類似的特徵通常以相同的附圖標記描述。在本說明書中,“晶粒”、“半導體晶片”與“半導體晶粒”具相同含意,可交替使用。
在本說明書中,“晶圓”與“基板”意指任何包含一暴露面,可依據本發明實施例所示在其上沉積材料,製作積體電路結構的結構物,例如重佈線層(RDL)。須了解的是“基板”包含半導體晶圓,但並不限於此。"基板"在製程中也意指包含製作於其上的材料層的半導體結構物。
請參閱第1圖至第11圖。第1圖至第11圖為根據本發明實施例所繪示製作半導體封裝的方法示意性剖面圖。
如第1圖所示,首先提供一載板300。載板300可以是可卸除的晶圓狀基板,可以包含一黏著層(圖未示)。例如,載板300可以是一玻璃基板,但不限於此。在載板300的上表面形成有一金屬層302。金屬層302可以包含一凸塊下金屬(under-bump metallurgy,UBM)材料或一金屬合金層,包括,但不限於,鎳、金、銅等。金屬層302可以利用黏著層(圖未示)以黏貼方式形成在載板300的上表面,或者,在某些實施例中,可以直接塗佈在載板300的上表面,而不使用黏著層。
如第2圖所示,接著在載板300的上表面形成至少一介電層或一鈍化層310。鈍化層310可以包含有機材料,例如,聚醯亞胺(polyimide,PI),或者無機材料,例如,氮化矽、氧化矽等。
接著,如第3圖所示,在鈍化層310上形成一重佈線層(RDL)410。重佈線層410包含至少一介電層412與至少一金屬層414。介電層412可包含有機材料,例如,聚亞醯胺,或者無機材料,例如氮化矽、氧化矽等,但不限於此。金屬層414可包含鋁、銅、鎢、鈦、氮化鈦或類似的材料。
根據本發明實施例,金屬層414可以包含複數個焊球墊414a(例如,銅墊),設置在鈍化層310內。在重佈線層410上形成有另一鈍化層(或一介電層)510。鈍化層510可以包含有機材料,例如,聚醯亞胺或者無機材料,例如,氮化矽、氧化矽等。應理解的是,鈍化層510可以包含一防銲層,但不限於此。
如第4圖所示,在重佈線層410上及鈍化層510中形成複數個凸塊416,例如,微凸塊,用以進一步連結。凸塊416可以分別直接形成在金屬層414的凸塊墊414b上。所述形成凸塊416的方法為周知技藝,不另贅述。以下,將鈍化層310、重佈線層410及鈍化層510所構成的結構稱為RDL中介層400。
形成凸塊416之後,個別的覆晶晶片或晶粒420a及420b以主動面朝下面對RDL中介層400的方式,藉由凸塊416安裝至RDL中介層400上,形成“晶片對晶圓接合”(C2W)的層疊結構。這些個別的覆晶晶片或晶粒420a及420b為具有特定功能的主動積體電路晶片,例如繪圖處理器(GPU)、中央處理器(CPU)、記憶體晶片等等。根據本發明實施例,晶粒420a及420b可以在同一封裝內,而為具有不同特定功能的半導體晶粒。上述步驟完成後,可選擇性地在每一晶粒420a及420b下方填充底膠(圖未示)。隨後,可進行熱處理,使凸塊416回焊。
如第5圖所示,完成晶粒接合後,接著在RDL中介層400上覆蓋一成型模料500。成型模料500覆蓋住安裝好的晶粒420a及420b與鈍化層510的頂面。隨後,成型模料500可藉由一固化製程使之固化。根據本發明實施例,成型模料500例如為環氧樹脂與二氧化矽填充劑的混和物,但並不限於此。接著,可選擇將成型模料500上部磨除。
如第6圖所示,在形成成型模料500之後,去除載板300,以顯露出金屬層302的一下表面。上述去除載板300可以利用雷射製程或紫外線(UV)照射製程,但不限於此。
如第7圖所示,在去除載板300之後,進行一微影製程,於顯露出的金屬層302的下表面形成一光阻層210。光阻層210包括複數個接墊圖案210a,分別對準焊球墊414a。
如第8圖所示,進行一蝕刻製程,蝕刻未被接墊圖案210a覆蓋的金屬層302,如此在各焊球墊414a上形成一凸塊下金屬(UBM)層302a。
如第9圖所示,在各焊球墊414a上形成UBM層302a之後,接著於UBM層302a及顯露出的鈍化層310下表面形成一防焊層610。接著,進行一微影製程,於防焊層610中形成開孔610a,顯露出UBM層302a。
如第10圖所示,形成防焊層610及防焊層610中的開孔610a之後,分別於焊球墊414a上形成焊錫凸塊或錫球520。各焊錫凸塊或錫球520係直接接觸UBM層302a。
如第11圖所示,進行一晶圓切割製程,將個別的半導體封裝10彼此分離。需理解的是,在圖中雖顯示有兩個晶粒,但在其它實施例中,各半導體封裝10中也可以只包括單一晶粒。
本發明半導體封裝10的結構上特徵在於UBM層302a不會向上垂直延伸至開孔610a的側壁上。此外,焊球墊414a係在半導體封裝製程的前段即預先形成在鈍化層310中。
本發明的優點在於成型模料500係在UBM層302a及焊錫凸塊或錫球520完成之後才形成,因此,可以明顯降低合格晶片減損(known-good-die loss)的風險。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10‧‧‧半導體封裝
210‧‧‧光阻層
210a‧‧‧接墊圖案
300‧‧‧載板
302‧‧‧金屬層
302a‧‧‧凸塊下金屬(UBM)層
310‧‧‧鈍化層
400‧‧‧RDL中介層
410‧‧‧重佈線層(RDL)
412‧‧‧介電層
414‧‧‧金屬層
414a‧‧‧焊球墊
414b‧‧‧凸塊墊
416‧‧‧凸塊
420a、420b‧‧‧晶粒
500‧‧‧成型模料
510‧‧‧鈍化層
520‧‧‧焊錫凸塊或錫球
610‧‧‧防焊層
610a‧‧‧開孔
所附圖式提供對於此實施例更深入的了解,並納入此說明書成為其中一部分。這些圖式與描述,用來說明一些實施例的原理。其中: 第1圖至第11圖為根據本發明實施例所繪示製作半導體封裝的方法示意性剖面圖。
10‧‧‧半導體封裝
302a‧‧‧凸塊下金屬(UBM)層
310‧‧‧鈍化層
400‧‧‧RDL中介層
410‧‧‧重佈線層(RDL)
412‧‧‧介電層
414‧‧‧金屬層
414a‧‧‧焊球墊
414b‧‧‧凸塊墊
416‧‧‧凸塊
420a、420b‧‧‧晶粒
500‧‧‧成型模料
510‧‧‧鈍化層
520‧‧‧焊錫凸塊或錫球
610‧‧‧防焊層
610a‧‧‧開孔
Claims (9)
- 一種製作半導體封裝的方法,包含有:提供一載板,其上具有一金屬層;於該金屬層上形成一第一鈍化層;形成一重佈線層於該第一鈍化層上與複數個焊球墊於該第一鈍化層內;於該重佈線層上形成一第二鈍化層;於該第二鈍化層上設置至少一半導體晶粒;將該半導體晶粒模封在一成型模料中;去除該載板,顯露出該金屬層的一下表面;圖案化該金屬層,形成一凸塊下金屬(UBM)層;於該第一鈍化層上形成一防焊層;以及於該焊球墊上形成複數個焊錫凸塊或錫球。
- 如申請專利範圍第1項所述的製作半導體封裝的方法,其中於該重佈線層上形成該第二鈍化層之後,另包含有:於該第二鈍化層中形成複數個凸塊,其中該半導體晶粒係經由該複數個凸塊電連接該重佈線層。
- 如申請專利範圍第1項所述的製作半導體封裝的方法,其中防焊層包含複數個開孔,其中各該開孔顯露出該UBM層。
- 如申請專利範圍第3項所述的製作半導體封裝的方法,其中各該焊錫凸塊或錫球係直接接觸該UBM層。
- 如申請專利範圍第4項所述的製作半導體封裝的方法,其中該UBM層僅形成在各該開孔的底面上。
- 如申請專利範圍第4項所述的製作半導體封裝的方法,其中該UBM層不向上延伸至各該開孔的垂直側壁上。
- 如申請專利範圍第1項所述的製作半導體封裝的方法,其中該UBM層包含鎳、金或銅。
- 如申請專利範圍第1項所述的製作半導體封裝的方法,其中該第一鈍化層包含聚醯亞胺、氮化矽或氧化矽。
- 如申請專利範圍第1項所述的製作半導體封裝的方法,其中該第二鈍化層包含聚醯亞胺、氮化矽或氧化矽。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/069,911 US9704790B1 (en) | 2016-03-14 | 2016-03-14 | Method of fabricating a wafer level package |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI596681B true TWI596681B (zh) | 2017-08-21 |
| TW201732970A TW201732970A (zh) | 2017-09-16 |
Family
ID=59257575
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW105115248A TWI596681B (zh) | 2016-03-14 | 2016-05-18 | 半導體封裝及其製作方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US9704790B1 (zh) |
| CN (1) | CN107195593A (zh) |
| TW (1) | TWI596681B (zh) |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102039710B1 (ko) * | 2017-10-19 | 2019-11-01 | 삼성전자주식회사 | 유기 인터포저를 포함하는 반도체 패키지 |
| CN107768344B (zh) * | 2017-10-26 | 2019-01-11 | 长鑫存储技术有限公司 | 半导体封装系统整合装置及其制造方法 |
| KR101901712B1 (ko) * | 2017-10-27 | 2018-09-27 | 삼성전기 주식회사 | 팬-아웃 반도체 패키지 |
| US10861814B2 (en) * | 2017-11-02 | 2020-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated fan-out packages and methods of forming the same |
| US10535608B1 (en) | 2018-07-24 | 2020-01-14 | International Business Machines Corporation | Multi-chip package structure having chip interconnection bridge which provides power connections between chip and package substrate |
| TWI659515B (zh) | 2018-07-26 | 2019-05-11 | 欣興電子股份有限公司 | 封裝結構及其製造方法 |
| KR102450570B1 (ko) | 2018-10-02 | 2022-10-07 | 삼성전자주식회사 | 반도체 패키지 |
| KR102179167B1 (ko) * | 2018-11-13 | 2020-11-16 | 삼성전자주식회사 | 반도체 패키지 |
| KR102530322B1 (ko) | 2018-12-18 | 2023-05-10 | 삼성전자주식회사 | 반도체 패키지 |
| WO2020133420A1 (zh) * | 2018-12-29 | 2020-07-02 | 华为技术有限公司 | 芯片封装结构、电子设备、芯片封装方法以及封装设备 |
| US11164817B2 (en) | 2019-11-01 | 2021-11-02 | International Business Machines Corporation | Multi-chip package structures with discrete redistribution layers |
| US11094637B2 (en) | 2019-11-06 | 2021-08-17 | International Business Machines Corporation | Multi-chip package structures having embedded chip interconnect bridges and fan-out redistribution layers |
| CN114883205B (zh) * | 2021-02-05 | 2025-10-28 | 天芯互联科技有限公司 | 封装方法 |
| TWI893371B (zh) * | 2023-04-13 | 2025-08-11 | 力成科技股份有限公司 | 封裝結構及其製造方法 |
| CN118943122B (zh) * | 2024-07-23 | 2025-04-29 | 东莞锐信仪器有限公司 | 半导体封装结构、基板、器件以及制造方法 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6271469B1 (en) * | 1999-11-12 | 2001-08-07 | Intel Corporation | Direct build-up layer on an encapsulated die package |
| TW200917441A (en) * | 2007-10-15 | 2009-04-16 | Advanced Chip Eng Tech Inc | Inter-connecting structure for semiconductor package and method of the same |
| US20130087909A1 (en) * | 2011-10-10 | 2013-04-11 | Texas Instruments Incorporated | Semiconductor device having improved contact structure |
| TW201533862A (zh) * | 2014-02-13 | 2015-09-01 | 台灣積體電路製造股份有限公司 | 封裝的半導體元件、層疊封裝元件以及封裝半導體元件的方法 |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9460951B2 (en) * | 2007-12-03 | 2016-10-04 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of wafer level package integration |
| US10074553B2 (en) * | 2007-12-03 | 2018-09-11 | STATS ChipPAC Pte. Ltd. | Wafer level package integration and method |
| US8320134B2 (en) * | 2010-02-05 | 2012-11-27 | Advanced Semiconductor Engineering, Inc. | Embedded component substrate and manufacturing methods thereof |
| US10043769B2 (en) * | 2015-06-03 | 2018-08-07 | Micron Technology, Inc. | Semiconductor devices including dummy chips |
| US20160365334A1 (en) * | 2015-06-09 | 2016-12-15 | Inotera Memories, Inc. | Package-on-package assembly and method for manufacturing the same |
| US9520333B1 (en) * | 2015-06-22 | 2016-12-13 | Inotera Memories, Inc. | Wafer level package and fabrication method thereof |
| US9449935B1 (en) * | 2015-07-27 | 2016-09-20 | Inotera Memories, Inc. | Wafer level package and fabrication method thereof |
| US9449953B1 (en) * | 2015-10-08 | 2016-09-20 | Inotera Memories, Inc. | Package-on-package assembly and method for manufacturing the same |
-
2016
- 2016-03-14 US US15/069,911 patent/US9704790B1/en active Active
- 2016-05-18 TW TW105115248A patent/TWI596681B/zh active
- 2016-06-06 CN CN201610395157.8A patent/CN107195593A/zh active Pending
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6271469B1 (en) * | 1999-11-12 | 2001-08-07 | Intel Corporation | Direct build-up layer on an encapsulated die package |
| TW200917441A (en) * | 2007-10-15 | 2009-04-16 | Advanced Chip Eng Tech Inc | Inter-connecting structure for semiconductor package and method of the same |
| US20130087909A1 (en) * | 2011-10-10 | 2013-04-11 | Texas Instruments Incorporated | Semiconductor device having improved contact structure |
| TW201533862A (zh) * | 2014-02-13 | 2015-09-01 | 台灣積體電路製造股份有限公司 | 封裝的半導體元件、層疊封裝元件以及封裝半導體元件的方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW201732970A (zh) | 2017-09-16 |
| US9704790B1 (en) | 2017-07-11 |
| CN107195593A (zh) | 2017-09-22 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI596681B (zh) | 半導體封裝及其製作方法 | |
| US11710693B2 (en) | Wafer level package utilizing molded interposer | |
| TWI587471B (zh) | 具有側壁保護重佈線層中介層的半導體封裝及其製作方法 | |
| US10964667B2 (en) | Stacked integrated circuit structure and method of forming | |
| TWI741538B (zh) | 半導體元件及其形成方法 | |
| US10026680B2 (en) | Semiconductor package and fabrication method thereof | |
| TWI578481B (zh) | 封裝上封裝構件及其製作方法 | |
| TWI616957B (zh) | 晶圓級封裝及其製作方法 | |
| CN103681613B (zh) | 具有离散块的半导体器件 | |
| CN110416095B (zh) | 封装件及其形成方法 | |
| TWI594337B (zh) | 製作封裝上封裝構件的方法 | |
| KR20200002556A (ko) | 휨 감소를 위한 인포 패키지 지지 | |
| TWI571942B (zh) | 晶圓級封裝的製作方法 | |
| TWI651816B (zh) | 具有雙側模封結構的半導體封裝 | |
| TWI840689B (zh) | 金屬化結構及封裝結構 | |
| TWI600093B (zh) | 製作晶圓級封裝的方法 | |
| US20240234340A1 (en) | Integrated circuit packages and methods | |
| KR20250177380A (ko) | 반도체 패키지 및 그 형성 방법 |