TWI411065B - 具有插入器之覆晶晶片,以及製造其之方法 - Google Patents
具有插入器之覆晶晶片,以及製造其之方法 Download PDFInfo
- Publication number
- TWI411065B TWI411065B TW097113428A TW97113428A TWI411065B TW I411065 B TWI411065 B TW I411065B TW 097113428 A TW097113428 A TW 097113428A TW 97113428 A TW97113428 A TW 97113428A TW I411065 B TWI411065 B TW I411065B
- Authority
- TW
- Taiwan
- Prior art keywords
- interposer
- die
- circuit board
- printed circuit
- edge
- Prior art date
Links
Classifications
-
- H10W74/10—
-
- H10W70/635—
-
- H10W72/07236—
-
- H10W72/20—
-
- H10W72/90—
-
- H10W72/923—
-
- H10W72/9415—
-
- H10W72/9445—
-
- H10W74/00—
-
- H10W74/012—
-
- H10W74/129—
-
- H10W74/15—
Landscapes
- Wire Bonding (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Description
本發明主要係與積體電路器件之封裝領域相關,更具體而言係關於一具有插入器之封裝覆晶晶片及其各種製造方法。
積體電路技術使用電子器件(如,電晶體,電阻器,電容器,等等)來定義大陣列的功能電路的。此類電路的複雜性要求使用越來越多的相連結之電子器件,以便該電路可以發揮其理想功能。所使用電晶體越多,該積體電路之尺寸越小。半導體工業中存在的挑戰之一就是要開發電氣連接和封裝電路器件(形成於相同和/或不同晶圓或晶片上)之改良方法。總之,在半導體工業有必要構建占用更少矽晶片/晶粒表面積的電晶體。
在半導體器件裝置的製造中,每個密閉的封裝內通常都併入一單個半導體積體晶粒。會用到許多不同的封裝形式,包括雙列直插式封裝(DIP)、曲折式線內封裝(ZIP)、小外型J接腳封裝(SOJ)、薄小外型封裝(TSOP)、塑膠引線晶片載體(PLCC)、小外型積體電路(SOIC)、塑膠四方平面封裝(PQFP)及交叉導線框(IDF)。一些半導體器件裝置在封裝之前被連接至一基板,如一電路板。製造者在積體電路器件的封裝上一直都有減小封裝積體電路器件尺寸及增加封裝密度方面的壓力。
有許多應用,複數個積體電路晶粒被連接至一單一模組
而被稱為多晶片模組。在一些情況下,傳統的覆晶晶片技術被應用與將一積體電路晶粒與一模組電耦合。在一些情況下,該積體電路晶粒連接至該模組後,一種側填滿材料被置於該積體電路晶粒與該模組之間以加強該積體電路晶粒與該多晶片模組之間傳導連接的穩定性。該側填滿材料之主要應用係藉由使用一些該側填滿材料並使其鋪墊於該積體電路晶粒下面並填充晶粒與該多晶片模組間之空隙。然後將該側填滿材料固化。此類側填滿材料的使用既耗時花費又高,尤其是在有大面積表面區域的要求之時。
為清晰起見,該說明不包括對本文所揭示之器件及方法實際實施之所有特性的詳細描述。應瞭解,任何該種實際實施例之開發過程中,需要作出許多的特別的實施決定來達到開發者之特別目的,如遵從與系統或商業相關的限制,各種實施之間都互不相同。然而,應瞭解,此種開發之努力會複雜且耗時,不過對與那些擁有本發明優點之一般技術者不過是一個常規的工作。
儘管圖示所示之許多區域和結構都描繪的非常簡潔,清晰的構形及輪廓,然而熟悉此項技術者都知道,實際上這些區域和結構並不如圖示所示那麼簡潔。此外,各圖示所描繪之不同特點及摻雜區的相關尺寸與製成的器件相比會有放大或縮小。不過,其中包含有附圖用來描述並揭示本文所揭示之發明之示例。
圖1與圖2分別係一包含一積體電路晶粒12之器件10之截
面圖和一仰視圖,該積體電路晶粒12係藉由複數個傳導結構15(如,焊球等)與一插入器14電導耦合。側填滿材料16將晶粒12與插入器14之間的敞開區域填滿。為清晰顯示器件,該側填滿材料在圖2中略去未標出。在圖示之實施例中,晶粒12之背面18係曝露。不過,該背面18可以用封裝材料覆蓋(如在其他應用中使用模塑膠,帶子,聚合物塗層等)。插入器14之表面17與晶粒12之表面19相對。複數個傳導結構22(如,焊球)與該插入器14表面13所組成之複數個焊墊35傳導性耦合。
在圖示之實施例中,該器件10與一示例印刷電路板30之安裝面24電導耦合。在一個例子中,該印刷電路板30係一多晶片模組之一部分。更具體的說,該等傳導結構22(如焊球)將圖示焊墊33焊接在該印刷電路板30上。如圖3所示,該器件10與一其他圖示所示之複數個積體電路晶粒40一起加在該印刷電路板30上。當然,加在印刷電路板30上之積體電路晶粒40之確切數量及類型取決於特定應用而異。
在圖2中能清楚看到,該插入器14的佔據面積或水平表面區域小於晶粒12的佔據面積或水平表面區域。晶粒12之主要表面19(例如,一水平表面)界定了一第一區域,而一主要插入器表面17或13(例如,一水平表面)界定一第二區域,其中該第二區域係小於該第一區域。在圖示之實施例中,該插入器14是對稱地置於晶粒12之上以致使介於插入器14之邊緣與晶粒12之突出邊緣之間有一一致空隙。該空
隙25之大小取決於特定應用而異。在一示例中,該空隙25之大小範圍在0.1毫米至1毫米之間。應瞭解該空隙25非必須一致,例如,插入器14非必須對稱地置於晶粒12上。例如,插入器14的一邊緣14E可能與晶粒12的一邊緣12E大致對準。插入器14相對於晶粒12之其他不對稱的配置均有可能。
正如前文所指出,圖1與圖2所示之器件係希望作為代表性器件。例如,該積體電路晶粒12可以是由各種不同積體電路器件之全部或一部分組成,例如,一記憶體器件、一邏輯器件、一微處理器、一有特殊用途的積體電路(ASIC)等。類似地,可藉由各種已知結構或技術之任一者來提供介於晶粒12與插入器14之間之傳導結構15。例如,一佈線圖案(諸如一重佈層)(圖中未顯示)可形成於晶粒12之表面1上並且耦合至複數個焊墊39。可以用已知技術將該等傳導結構15(例如,焊球)耦合至晶粒12之焊墊39。該等傳導結構15係以致使其相匹配於該插入器14之該表面17上的相對應焊墊29的圖案予以配置。當然,可以使用許多技術中之任一者(如金至金接合)等來達成介於晶粒12與插入器14之間的電連接。
同樣,該等傳導結構22可以是能夠將該插入器14電耦合至該印刷電路板30之安裝表面24的任何結構類型。在圖示之實施例中,該等傳導結構22係耦合至形成於該插入器14上的圖示之焊墊35的複數個焊球。在一實例中,該等傳導結構22(例如,焊球)經訂定尺寸及經組態以致使插入器14
與印刷電路板30之間不需要側填滿材料。例如,該等傳導結構22可經組態為傳統的球格陣列(BGA),並且該等球22的直徑可以係大約420微米至450微米。焊墊33及35可相對大,例如,其直徑可以係大約330微米至350微米之間。插入器14可取決於特定應用而由各種不同材料構成,如雙馬來醯亞胺三(bismaleimide triazine,BT)、FR4、FR5等。該插入器14的厚度亦根據具體應用而不同,如100微米至300微米之間。
現將描述製造該器件10之一種示例技術,參考圖4至圖9。圖4所示係一由複數個積體電路晶粒12所組成的示例半導基板或晶圓50。為清晰起見,圖4所示僅12塊該種晶粒12。在實務中,在該基板50上可能有幾百塊該種晶粒12,如,300塊至600塊晶粒。圖4所示晶粒12係正好在該等傳導結構15(例如,焊球)正被形成在晶粒12上之前的製造階段。正如前文所提到,該等傳導結構15之確切本質取決於特定應用而不同。例如,可在晶粒12上形成一個重佈層(圖中未顯示)以電耦合晶粒12上之焊墊(圖中未顯示)至在該重佈層形成後所形成之焊球15。圖5所示係在已在晶粒12之表面19形成複數個示例傳導結構15(例如,焊球)後的基板50。如前文中所提到,可以在晶粒12上形成各種不同類型之傳導結構15中之任一者,使晶粒12電耦合至另一結構(諸如插入器14),且可使用任何已知技術形成該等傳導結構15。形成示例傳導結構15後,個別晶粒12可歷受各種電測試以決定哪些晶粒係可接受的(良品晶粒)和哪些晶粒
是不可接受的(非良品晶粒)。
圖6係一面板14A的俯視圖,藉由沿著切割線21切割該面板而製造複數個插入器14。圖7係自面板14A上切割後的插入器14之一實施例的截面圖。在一實施例中,該等傳導結構22(例如,焊球)係形成在表面13上的焊墊35上面,而該等插入器14仍然是以該面板14A的形式。在該等傳導結構22形成後,可沿圖示之切割線21切割該面板14A。
接下來,如圖8所示,基板50上之各個晶粒20上都置放一單個插入器14(圖7中所示)。該等插入器14僅置放在良品晶粒上。圖8所示之例子中,晶粒31是非良品晶粒(指一次或多次電測試未通過的晶粒)。插入器14不會被置放在非良品晶粒12上。在將個別插入器14置放在良品晶粒12上之前,一種焊劑被施用於晶粒12上以確保表面17上的焊墊29與晶粒12上之傳導結構15之間有一個可濕的附著表面。在插入器14被附著在良品晶粒上以後,實施一以回熔處理來回熔焊凸塊15並由此來建立晶粒12與插入器14之間的電連接。或者,插入器14可以置放在非良品晶粒31之上,以確保將要用到之側填滿材料更均勻地分佈,這將在下文中有更全面的描述。
接下來,如圖9所示,一種側填滿材料16被用於填充插入器14和晶粒12之間的空隙。該側填滿材料16在分離(singulate)晶粒12之前使用,如,以晶圓大小的量,或者亦可在晶粒12分離後再用。該側填滿材料16可以由許多已知材料組成,且其可使用多種已知技術而被應用。在圖示
的例子中,該側填滿材料16被固化且該基板50要經過晶圓切割操作,如此一來該器件10(包括晶粒12和插入器14)就被分離,如圖1所示。該器件10可以用許多已知技術附著在該印刷電路板30上。如前文所述,該焊球22的尺寸和安置可以使該插入器14電耦合至該印刷電路板30而不需在插入器14和該印刷電路板30之間提供側填滿材料16。
10‧‧‧器件
12‧‧‧積體電路晶粒
13‧‧‧插入器之接觸面
14‧‧‧插入器
15‧‧‧複數個傳導結構
16‧‧‧側填滿材料
17‧‧‧插入器之外表面
18‧‧‧積體電路晶粒之背面
19‧‧‧積體電路晶粒之接觸面
22‧‧‧傳導結構
24‧‧‧印刷電路板之安裝面
29‧‧‧焊墊
30‧‧‧印刷電路板
33‧‧‧焊墊
35‧‧‧焊墊
39‧‧‧焊墊
40‧‧‧積體電路晶粒
50‧‧‧基板
12E‧‧‧積體電路晶粒之邊緣
14A‧‧‧面板
14E‧‧‧插入器之邊緣
本發明可藉由參考以下與附圖一起之描述來幫助理解,其中相關參考數據表示相關元件,其中:圖1和圖2所描繪係本文所述之積體電路晶粒和插入器之各種視圖;圖3係一多晶片模組之設計示意圖;及圖4至圖9所示係組成本發明之器件之流程示意圖。
然而本文所揭示之本發明還可以有多種修改及選擇形式,與此相關之具體實施例已藉由圖示之例子及此處之詳細描述顯示。但是,應瞭解,本文對具體實施例之描述並非意圖限制所揭示之特別形式之發明,相反地,本發明意在涵蓋由附加請求項限定之本發明精神及範疇內的所有修改、等效件及替代件。
10‧‧‧器件
12‧‧‧積體電路晶粒
13‧‧‧插入器之接觸面
14‧‧‧插入器
15‧‧‧複數個傳導結構
16‧‧‧側填滿材料
17‧‧‧插入器之外表面
18‧‧‧積體電路晶粒之背面
19‧‧‧積體電路晶粒之接觸面
22‧‧‧傳導結構
24‧‧‧印刷電路板之安裝面
29‧‧‧焊墊
30‧‧‧印刷電路板
33‧‧‧焊墊
35‧‧‧焊墊
39‧‧‧焊墊
Claims (26)
- 一種覆晶晶片器件,其包括:一晶粒,其包括一積體電路,該晶粒具有複數個晶粒邊緣;及一插入器,其耦合至該晶粒,其中該插入器具有由複數個插入器邊緣所界定之一佔據面積,該插入器之該佔據面積小於該晶粒之佔據面積,及該插入器係相對於該晶粒呈對稱地定位,使得在晶粒邊緣與相鄰插入器邊緣之間的空隙係一致的。
- 如請求項1之器件,其進一步包括一印刷電路板,該印刷電路板包括可操作地耦合至該印刷電路板之至少一附加晶粒,其中該插入器係可操作地耦合至該印刷電路板。
- 如請求項1之器件,其進一步包括一置於該插入器與該晶粒之間的側填滿材料。
- 如請求項2之器件,其中該插入器與該印刷電路板之間的一空隙未具有任何側填滿材料。
- 如請求項1之器件,其中該晶粒係藉由複數個焊球電耦合至該插入器。
- 如請求項2之器件,其中該插入器係藉由複數個焊球電耦合至該印刷電路板。
- 如請求項6之器件,其中該插入器與該印刷電路板之間的一空隙未具有任何側填滿材料。
- 一種覆晶晶片器件,其包括: 一晶粒,其包括一積體電路;一插入器,其耦合至該晶粒,該插入器之佔據面積小於該晶粒之佔據面積,及該插入器係相對於該晶粒定位,使得在該插入器之邊緣與相對應之該晶粒之邊緣之間的空隙係相等的;一介於該插入器與該晶粒之間之側填滿材料;及一印刷電路板,其包括可操作地耦合至該印刷電路板之至少一附加晶粒,其中該插入器係可操作地耦合至該印刷電路板,且其中該插入器與該印刷電路板之間的一空隙未具有任何側填滿材料。
- 一種覆晶晶片器件,其包括:一晶粒,其包含一積體電路,該晶粒具有由晶粒邊緣所界限之界定一第一表面區域之一主表面;及一插入器,其耦合至該晶粒,該插入器具有由插入器邊緣所界限之界定一第二區域之一主要插入器表面,其中該第二區域係小於該第一區域,及其中在該插入器兩側之插入器邊緣與在該晶粒兩側之相對應之晶粒邊緣相隔一一致的距離。
- 如請求項9之器件,其進一步包括一印刷電路板,該印刷電路板包括可操作地耦合至該印刷電路板的至少一附加晶粒,其中該插入器係可操作地耦合至該印刷電路板。
- 如請求項9之器件,其進一步包括一置於該插入器與該晶粒之間的側填滿材料。
- 如請求項10之器件,其中該插入器與該印刷電路板之間的一空隙未具有任何側填滿材料。
- 如請求項9之器件,其中該晶粒係藉由複數個焊球電耦合至該插入器。
- 如請求項10之器件,其中該插入器係藉由複數個焊球電耦合至該印刷電路板。
- 如請求項14之器件,其中該插入器與印刷電路板之間的一空隙未具有任何側填滿材料。
- 一種組裝一覆晶晶片器件之方法,其包括:可操作地耦合一插入器至一包含一積體電路之晶粒,該插入器之佔據面積小於該晶粒之佔據面積,及該插入器係相對於該晶粒呈對稱地定位,使得在晶粒邊緣與相鄰插入器邊緣之間的空隙係一致的;及以一側填滿材料填充介於該插入器與該晶粒之間的一空隙。
- 如請求項16之方法,其進一步包括可操作地耦合該插入器至一印刷電路板。
- 如請求項17之方法,其中該印刷電路板係一用於多晶片模組之印刷電路板。
- 如請求項17之方法,其中可操作地耦合該插入器至一印刷電路板之該步驟係經執行而使介於該插入器與該印刷電路板之間之一空隙未具有任何側填滿材料。
- 如請求項19之方法,其進一步包括可操作地耦合至少一附加晶粒至該印刷電路板。
- 一種組裝一覆晶晶片器件之方法,包括:形成複數個插入器;在分離一基板上之複數個晶粒之前可操作地耦合一單一插入器至該複數個晶粒之各者上,每一晶粒都包括一積體電路,其中該插入器之佔據面積小於該晶粒之佔據面積,及其中在該插入器兩側之插入器邊緣與在該晶粒兩側之相對應之晶粒邊緣相隔一一致的距離;及在分離該複數個晶粒之前在該插入器與該複數個晶粒之間引入一側填滿材料。
- 如請求項21之方法,進一步包括將該側填滿材料固化。
- 如請求項22之方法,進一步包括分離該複數個晶粒。
- 如請求項21之方法,其中該基板上之該複數個晶粒包括複數個良品晶粒,且其中一插入器僅可操作地耦合至一良品晶粒。
- 如請求項21之方法,其中形成該複數個插入器包括:從一單材料面板形成該複數個插入器。
- 如請求項21之方法,其中形成該複數個插入器包括:為一材料面板上之複數個插入器形成複數個傳導連接,且在形成該等傳導連接後切割該材料面板來分離該等插入器。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/734,497 US7659151B2 (en) | 2007-04-12 | 2007-04-12 | Flip chip with interposer, and methods of making same |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200908243A TW200908243A (en) | 2009-02-16 |
| TWI411065B true TWI411065B (zh) | 2013-10-01 |
Family
ID=39596320
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW097113428A TWI411065B (zh) | 2007-04-12 | 2008-04-11 | 具有插入器之覆晶晶片,以及製造其之方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (2) | US7659151B2 (zh) |
| KR (1) | KR101122805B1 (zh) |
| CN (1) | CN101681852B (zh) |
| TW (1) | TWI411065B (zh) |
| WO (1) | WO2008127985A1 (zh) |
Families Citing this family (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7659151B2 (en) * | 2007-04-12 | 2010-02-09 | Micron Technology, Inc. | Flip chip with interposer, and methods of making same |
| FI122217B (fi) * | 2008-07-22 | 2011-10-14 | Imbera Electronics Oy | Monisirupaketti ja valmistusmenetelmä |
| US8039957B2 (en) * | 2009-03-11 | 2011-10-18 | Raytheon Company | System for improving flip chip performance |
| DE102011000866A1 (de) * | 2011-02-22 | 2012-08-23 | Friedrich-Alexander-Universität Erlangen-Nürnberg | Elektrisches Bauelement mit einer elektrischen Verbindungsanordnung und Verfahren zu dessen Herstellung |
| US9647668B2 (en) * | 2012-01-13 | 2017-05-09 | Altera Corporation | Apparatus for flexible electronic interfaces and associated methods |
| WO2013115780A1 (en) * | 2012-01-31 | 2013-08-08 | Hewlett-Packard Development Company, L.P. | Hybrid electro-optical package for an opto-electronic engine |
| US20130234317A1 (en) | 2012-03-09 | 2013-09-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging Methods and Packaged Semiconductor Devices |
| US9263412B2 (en) | 2012-03-09 | 2016-02-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging methods and packaged semiconductor devices |
| US9059241B2 (en) * | 2013-01-29 | 2015-06-16 | International Business Machines Corporation | 3D assembly for interposer bow |
| WO2016204753A1 (en) * | 2015-06-17 | 2016-12-22 | Intel Corporation | Two material high k thermal encapsulant system |
| KR20230010079A (ko) | 2021-07-08 | 2023-01-18 | 삼성전자주식회사 | 반도체 패키지 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6791195B2 (en) * | 2000-04-24 | 2004-09-14 | Nec Electronics Corporation | Semiconductor device and manufacturing method of the same |
| EP1643553A2 (en) * | 2004-09-30 | 2006-04-05 | STMicroelectronics, Inc. | Copper interposer for reducing warping of integrated circuit packages and method of making IC packages |
| TWI264092B (en) * | 2004-05-28 | 2006-10-11 | Nec Electronics Corp | Interposer substrate, semiconductor package, and semiconductor device, and their producing method |
| TWI269416B (en) * | 2003-04-24 | 2006-12-21 | Ibm | Lead free alloys for column/ball grid arrays, organic interposers and passive component assembly |
Family Cites Families (30)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5886412A (en) * | 1995-08-16 | 1999-03-23 | Micron Technology, Inc. | Angularly offset and recessed stacked die multichip device |
| KR100386061B1 (ko) * | 1995-10-24 | 2003-08-21 | 오끼 덴끼 고오교 가부시끼가이샤 | 크랙을방지하기위한개량된구조를가지는반도체장치및리이드프레임 |
| US5719440A (en) * | 1995-12-19 | 1998-02-17 | Micron Technology, Inc. | Flip chip adaptor package for bare die |
| AU8657598A (en) | 1997-08-01 | 1999-02-22 | Minnesota Mining And Manufacturing Company | Interposer/adhesive composite |
| WO1999017364A1 (en) | 1997-09-29 | 1999-04-08 | Raytheon Company | Chip-size package using a polyimide pcb interposer |
| US6064114A (en) * | 1997-12-01 | 2000-05-16 | Motorola, Inc. | Semiconductor device having a sub-chip-scale package structure and method for forming same |
| US6072233A (en) * | 1998-05-04 | 2000-06-06 | Micron Technology, Inc. | Stackable ball grid array package |
| US6414391B1 (en) * | 1998-06-30 | 2002-07-02 | Micron Technology, Inc. | Module assembly for stacked BGA packages with a common bus bar in the assembly |
| JP2000138262A (ja) | 1998-10-31 | 2000-05-16 | Anam Semiconductor Inc | チップスケ―ル半導体パッケ―ジ及びその製造方法 |
| US6184465B1 (en) * | 1998-11-12 | 2001-02-06 | Micron Technology, Inc. | Semiconductor package |
| US6294825B1 (en) * | 1999-02-22 | 2001-09-25 | Micron Technology, Inc. | Asymmetrical mold of multiple-part matrixes |
| US6268650B1 (en) * | 1999-05-25 | 2001-07-31 | Micron Technology, Inc. | Semiconductor device, ball grid array connection system, and method of making |
| US6339253B1 (en) * | 1999-08-30 | 2002-01-15 | Micron Technology, Inc. | Semiconductor package |
| US6576988B2 (en) * | 1999-08-30 | 2003-06-10 | Micron Technology, Inc. | Semiconductor package |
| US6210992B1 (en) * | 1999-08-31 | 2001-04-03 | Micron Technology, Inc. | Controlling packaging encapsulant leakage |
| KR100430203B1 (ko) * | 1999-10-29 | 2004-05-03 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체 장치 및 그 제조 방법 |
| TW478089B (en) * | 1999-10-29 | 2002-03-01 | Hitachi Ltd | Semiconductor device and the manufacturing method thereof |
| US6329220B1 (en) * | 1999-11-23 | 2001-12-11 | Micron Technology, Inc. | Packages for semiconductor die |
| US6252305B1 (en) * | 2000-02-29 | 2001-06-26 | Advanced Semiconductor Engineering, Inc. | Multichip module having a stacked chip arrangement |
| US6576496B1 (en) * | 2000-08-21 | 2003-06-10 | Micron Technology, Inc. | Method and apparatus for encapsulating a multi-chip substrate array |
| JP3581086B2 (ja) * | 2000-09-07 | 2004-10-27 | 松下電器産業株式会社 | 半導体装置 |
| US6262274B1 (en) * | 2000-10-13 | 2001-07-17 | Everlight Usa, Inc. | Process for preparing N-[1-(S)-ethyoxycarbonyl-3-phenylpropyl]-L-ananine N-carboxyanhydride |
| SG95651A1 (en) * | 2001-05-21 | 2003-04-23 | Micron Technology Inc | Method for encapsulating intermediate conductive elements connecting a semiconductor die to a substrate and semiconductor devices so packaged |
| US6528408B2 (en) * | 2001-05-21 | 2003-03-04 | Micron Technology, Inc. | Method for bumped die and wire bonded board-on-chip package |
| DE10142120A1 (de) * | 2001-08-30 | 2003-03-27 | Infineon Technologies Ag | Elektronisches Bauteil mit wenigstens zwei gestapelten Halbleiterchips sowie Verfahren zu seiner Herstellung |
| DE10142119B4 (de) * | 2001-08-30 | 2007-07-26 | Infineon Technologies Ag | Elektronisches Bauteil und Verfahren zu seiner Herstellung |
| US6903464B2 (en) * | 2003-01-30 | 2005-06-07 | Micron Technology, Inc. | Semiconductor die package |
| US6875921B1 (en) * | 2003-10-31 | 2005-04-05 | Xilinx, Inc. | Capacitive interposer |
| WO2005045925A1 (ja) * | 2003-11-07 | 2005-05-19 | Shinko Electric Industries Co., Ltd. | 電子装置及びその製造方法 |
| US7659151B2 (en) * | 2007-04-12 | 2010-02-09 | Micron Technology, Inc. | Flip chip with interposer, and methods of making same |
-
2007
- 2007-04-12 US US11/734,497 patent/US7659151B2/en active Active
-
2008
- 2008-04-10 CN CN200880016609.0A patent/CN101681852B/zh active Active
- 2008-04-10 KR KR1020097023266A patent/KR101122805B1/ko active Active
- 2008-04-10 WO PCT/US2008/059912 patent/WO2008127985A1/en not_active Ceased
- 2008-04-11 TW TW097113428A patent/TWI411065B/zh active
-
2010
- 2010-01-06 US US12/683,104 patent/US8178984B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6791195B2 (en) * | 2000-04-24 | 2004-09-14 | Nec Electronics Corporation | Semiconductor device and manufacturing method of the same |
| TWI269416B (en) * | 2003-04-24 | 2006-12-21 | Ibm | Lead free alloys for column/ball grid arrays, organic interposers and passive component assembly |
| TWI264092B (en) * | 2004-05-28 | 2006-10-11 | Nec Electronics Corp | Interposer substrate, semiconductor package, and semiconductor device, and their producing method |
| EP1643553A2 (en) * | 2004-09-30 | 2006-04-05 | STMicroelectronics, Inc. | Copper interposer for reducing warping of integrated circuit packages and method of making IC packages |
Also Published As
| Publication number | Publication date |
|---|---|
| TW200908243A (en) | 2009-02-16 |
| CN101681852A (zh) | 2010-03-24 |
| US20100109149A1 (en) | 2010-05-06 |
| CN101681852B (zh) | 2011-07-06 |
| US8178984B2 (en) | 2012-05-15 |
| KR101122805B1 (ko) | 2012-03-21 |
| US7659151B2 (en) | 2010-02-09 |
| KR20100005112A (ko) | 2010-01-13 |
| US20080251943A1 (en) | 2008-10-16 |
| WO2008127985A1 (en) | 2008-10-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI411065B (zh) | 具有插入器之覆晶晶片,以及製造其之方法 | |
| US8575763B2 (en) | Semiconductor device and method of manufacturing the same | |
| TWI482261B (zh) | 三維系統級封裝堆疊式封裝結構 | |
| JP5383024B2 (ja) | 多層半導体パッケージ | |
| US8405231B2 (en) | Semiconductor device, manufacturing method thereof, and manufacturing method of semiconductor module | |
| US9633979B2 (en) | Microelectronic assemblies having stack terminals coupled by connectors extending through encapsulation | |
| US8409923B2 (en) | Integrated circuit packaging system with underfill and method of manufacture thereof | |
| US20110115085A1 (en) | Semiconductor device and method of fabricating the same | |
| CN104064479B (zh) | 制造半导体装置的方法和半导体装置 | |
| US20070190690A1 (en) | Integrated circuit package system with exposed interconnects | |
| US7674640B2 (en) | Stacked die package system | |
| WO2005059967A2 (en) | Multiple chip package module having inverted package stacked over die | |
| JP2006502587A (ja) | マルチチップパッケージ用のコンポーネント、方法およびアセンブリ | |
| US10483217B2 (en) | Warpage balancing in thin packages | |
| CN1519930B (zh) | 半导体器件、电子设备及它们的制造方法和电子仪器 | |
| KR20160041581A (ko) | 적층형 반도체 패키지 및 이의 제조 방법 | |
| CN103681524B (zh) | 半导体封装件及其制法 | |
| KR101440342B1 (ko) | 반도체 패키지 제조용 서포팅 장치 및 이를 이용한 반도체 패키지 제조 방법 | |
| WO2015153296A1 (en) | Fabrication of microelectronic assemblies having stack terminals coupled by connectors extending through encapsulation | |
| CN101211792A (zh) | 半导体封装件及其制法与堆叠结构 | |
| WO2015009702A1 (en) | Microelectronic assemblies with stack terminals coupled by connectors extending through encapsulation | |
| US20240055363A1 (en) | Semiconductor device, method of manufacturing semiconductor device, and method of disposing alignment mark | |
| KR101096453B1 (ko) | 적층 반도체 패키지 |