[go: up one dir, main page]

TWI492361B - 半導體記憶體裝置和半導體裝置 - Google Patents

半導體記憶體裝置和半導體裝置 Download PDF

Info

Publication number
TWI492361B
TWI492361B TW098129534A TW98129534A TWI492361B TW I492361 B TWI492361 B TW I492361B TW 098129534 A TW098129534 A TW 098129534A TW 98129534 A TW98129534 A TW 98129534A TW I492361 B TWI492361 B TW I492361B
Authority
TW
Taiwan
Prior art keywords
layer
fuse
semiconductor
insulating layer
memory device
Prior art date
Application number
TW098129534A
Other languages
English (en)
Other versions
TW201025551A (en
Inventor
Jun Koyama
Atsushi Miyaguchi
Original Assignee
Semiconductor Energy Lab
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Lab filed Critical Semiconductor Energy Lab
Publication of TW201025551A publication Critical patent/TW201025551A/zh
Application granted granted Critical
Publication of TWI492361B publication Critical patent/TWI492361B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C17/00Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards
    • G11C17/14Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM
    • G11C17/16Read-only memories programmable only once; Semi-permanent stores, e.g. manually-replaceable information cards in which contents are determined by selectively establishing, breaking or modifying connecting links by permanently altering the state of coupling elements, e.g. PROM using electrically-fusible links
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/20Programmable ROM [PROM] devices comprising field-effect components
    • H10B20/25One-time programmable ROM [OTPROM] devices, e.g. using electrically-fusible links
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates

Landscapes

  • Semiconductor Memories (AREA)
  • Read Only Memory (AREA)

Description

半導體記憶體裝置和半導體裝置
本發明有關半導體記憶體裝置和半導體裝置;特定地,本發明關於其各自設置有抗熔絲半導體記憶體元件的抗熔絲半導體記憶體裝置和半導體裝置。
注意的是,在此說明書中,半導體裝置意指可藉由使用半導體性質以作用的裝置;應注意的是,在此說明書中之半導體記憶體裝置表示可藉由使用半導體性質以作用的記憶體裝置。
藉由電子裝置中所設置之記憶體裝置(亦稱為記憶體)上的電性或物理動作之應用,以暫時地(揮發性記憶體)或半永久地(非揮發性記憶體)儲存資料之裝置的科技發展已活躍著。近年來,藉由改善功能、小型化、或其類似者以針對價格降低之新的記憶體裝置之設計亦已積極地發展。注意的是,揮發性記憶體意指其中即使在將資料保持之後,該資料亦會失去的記憶體裝置;此外,非揮發性記憶體意指其中在將資料保持之後,該資料亦可被半永久地保持的記憶體裝置。
在非揮發性記憶體之中,僅執行讀取之ROM(唯讀記憶體)係分類成為光罩ROM及PROM(可程式化ROM)。EEPROM(電性可拭除及可程式化唯讀記憶體),熔絲ROM,及抗熔絲ROM屬於PROM。
光罩ROM係在製程中使用光罩或雷射直接描繪設備以寫入資訊之ROM。熔絲ROM係其中使用製造時係在導通狀態中之熔絲於記憶體元件,且該熔絲係在製造後由電流所斷接以使該熔絲的電極電性地斷接,藉以儲存資訊之ROM(在下文中,該熔絲ROM係稱為熔絲記憶體裝置);相反地,抗熔絲ROM係其中使用製造時係在非導通狀態中之抗熔絲於記憶體元件,且該抗熔絲的電極係在製造後由電流所電性連接,藉以寫入資訊至該處之ROM(在下文中,該抗熔絲ROM係稱為抗熔絲記憶體裝置)。例如,專利文獻1揭示抗熔絲記憶體裝置,其中抗熔絲記憶體元件係串聯地電性連接至PN接面二極體。
[專利文獻1]
日本公開專利申請案第2007-318104號
依據本發明之一實施例,目的在於提供一種抗熔絲半導體記憶體裝置,其中可抑制寫入資料至記憶體裝置/自記憶體裝置讀取資料之故障,及/或可使記憶體元件更高度地成一體。
本發明之一實施例係一種半導體記憶體裝置,其包含記憶體胞格,該等記憶體胞格係以矩陣方式來配置,且各個記憶體胞格係設置於字線與位元線的交叉部分處。記憶體胞格包含PIN二極體及抗熔絲,PIN二極體之陽極係電性連接至位元線,PIN二極體之陰極係電性連接至抗熔絲之第一端子,抗熔絲之第二端子係電性連接至字線;抗熔絲包含矽層及絕緣層,該矽層及絕緣層係插入於電極之間。
本發明之另一實施例係一種半導體記憶體裝置,其包含記憶體胞格,該等記憶體胞格係以矩陣方式來配置,且各個記憶體胞格係設置於字線與位元線的交叉部分處。記憶體胞格包含PIN二極體及抗熔絲,抗熔絲之第一端子係電性連接至位元線,抗熔絲之第二端子係電性連接至PIN二極體之陽極,PIN二極體之陰極係電性連接至字線;抗熔絲包含矽層及絕緣層,該矽層及絕緣層係插入於電極之間。
本發明之又一實施例係一種半導體記憶體裝置,其包含記憶體胞格,該等記憶體胞格係以矩陣方式來配置,且各個記憶體胞格係配置於字線與位元線的交叉部分處。記憶體胞格包含PIN二極體及抗熔絲,PIN二極體之陽極係電性連接至位元線,PIN二極體之陰極係電性連接至抗熔絲之第一端子,抗熔絲之第二端子係電性連接至字線。抗熔絲包含矽層及絕緣層,該矽層及絕緣層係插入於電極之間。PIN二極體之p型半導體區,本質半導體區,及n型半導體區係設置以便相互重疊。
本發明之再一實施例係一種半導體記憶體裝置,其包含記憶體胞格,該等記憶體胞格係以矩陣方式來配置,且各個記憶體胞格係設置於字線與位元線的交叉部分處。記憶體胞格包含PIN二極體及抗熔絲,抗熔絲之第一端子係電性連接至位元線,抗熔絲之第二端子係電性連接至PIN二極體之陽極,PIN二極體之陰極係電性連接至字線。抗熔絲包含矽層及絕緣層,該矽層及絕緣層係插入於電極之間。PIN二極體之p型半導體區,本質半導體區,及n型半導體區係設置以便相互重疊。
本發明之仍一實施例係一種半導體記憶體裝置,其包含記憶體胞格,該等記憶體胞格係以矩陣方式來配置,且各個記憶體胞格係設置於字線與位元線的交叉部分處。記憶體胞格包含PIN二極體及抗熔絲,PIN二極體之陽極係電性連接至位元線,PIN二極體之陰極係電性連接至抗熔絲之第一端子,抗熔絲之第二端子係電性連接至字線。抗熔絲包含矽層及絕緣層,該矽層及絕緣層係插入於電極之間。PIN二極體之p型半導體區,本質半導體區,及n型半導體區係設置以便相互對齊。
本發明之又再一實施例係一種半導體記憶體裝置,其包含記憶體胞格,該等記憶體胞格係以矩陣方式來配置,且各個記憶體胞格係設置於字線與位元線的交叉部分處。記憶體胞格包含PIN二極體及抗熔絲,抗熔絲之第一端子係電性連接至位元線,抗熔絲之第二端子係電性連接至PIN二極體之陽極,PIN二極體之陰極係電性連接至字線。抗熔絲包含矽層及絕緣層,該矽層及絕緣層係插入於電極之間。PIN二極體之p型半導體區,本質半導體區,及n型半導體區係設置以便相互對齊。
依據本發明之實施例,可提供一種抗熔絲記憶體裝置,其在資料寫入至記憶體裝置/自記憶體裝置讀取資料中,具有很少的故障,及/或其可達成記憶體元件之更高度的集成。
本發明之實施例將參照圖式來加以解說;然而,本發明並未受限於以下的說明,且針對其之模式及細節的各式各樣之改變將呈現明顯於熟習本項技藝之該等人士,除非該等改變背離本發明的精神及範疇。因此,本發明不應被解讀成為受限於下文所給定之實施例的說明。
(實施例1)
在此實施例中,將敘述依據本發明一實施例之半導體記憶體裝置。
第1A圖顯示半導體記憶體裝置中所包含之記憶體胞格陣列及週邊驅動器電路的結構之實例;進一步地,第1B圖顯示記憶體胞格陣列中所包含之記憶體胞格的電路圖;此外,第2圖顯示半導體記憶體裝置之結構的實例。
半導體記憶體裝置100包含位元線驅動器電路101,字線驅動器電路102,及記憶體胞格陣列103。第1A圖描繪記憶體胞格陣列103的實例,其中(m×n)個記憶體胞格106(MC(1,1)至MC(m,n))係以矩陣方式來配置,以便對齊m個記憶體胞格於行之中以及n個記憶體胞格於列之中。注意的是,記憶體胞格106係針對位元線及字線的每個交叉部分而設置。注意的是,半導體記憶體裝置100包含升壓電路(未顯示),其產生電壓以供寫入資料於記憶體胞格中之用,且與位元線驅動器電路101及字線驅動器電路102一起產生複數個電壓位準於各個記憶體胞格之中。注意的是,升壓電路可使用充電泵電路或其類似電路以形成。
此外,如第1B圖中所示地,該等記憶體胞格106之各者(以記憶體胞格MC(i,j)做為代表)(i係大於或等於1且小於或等於m之整數,以及j係大於或等於1且小於或等於n之整數)包含PIN二極體104及抗熔絲105。PIN二極體104之陽極側係電性連接至位元線Bj,及PIN二極體104之陰極側係電性連接至抗熔絲105之第一端子;進一步地,抗熔絲105之第二端子係電性連接至字線Wi。
此外,第2圖顯示第1A圖所描繪之半導體記憶體裝置的各個信號輸入及輸出以及方塊圖。第2圖顯示半導體記憶體裝置200,其包含介面部201、升壓電路202、位元線驅動器電路101、字線驅動器電路102、及記憶體胞格陣列103。與記憶體胞格陣列之位址相關的資料(位址)、寫入控制信號(WE)、及讀取控制信號(RE)係自半導體記憶體裝置200的外部輸入至介面部201,且介面部201輸出自記憶體胞格陣列103所讀出之資料(資料)。進一步地,升壓電路202包含充電泵電路於內部,且產生用以寫入資料於記憶體胞格陣列103中所需之電壓位準。再者,時脈信號(CLK)及電源供應電壓(Vdd及Vss)係輸入至半導體記憶體裝置200,且半導體記憶體裝置200操作。注意的是,藉由使用電晶體,尤其是薄膜電晶體(TFT),以做為介面部201、升壓電路202、位元線驅動器電路101、及字線驅動器電路102中所包含之邏輯電路、開關元件、及其類似物,則當與使用單晶矽基板之情況相較時,該邏輯電路、開關元件、及其類似物可低成本地形成,此係有利的。
注意的是,在此說明書中所看到之諸如第一、第二、第三、至第N(N係自然數)的用語係使用以避免組件之間的混淆,且並不在數目上設限。
注意的是,在此說明書中,其中A及B係相互連接之狀態包含其中A及B係相互電性連接之狀態,以及其中A及B係相互直接地連接之狀態。此處,其中A及B係相互電性連接之狀態包含其中A及B係透過電性動作的且係設置於A與B之間的物體,而為近似相同的節點之情況。
特定地,其中A及B係相互電性連接之狀態包含其中,當考慮電路之操作時,A及B可視為同一節點而無任何問題:A及B係透過諸如電晶體之開關元件而相互連接,使得A及B由於開關元件的導通而具有近似相同的電位;以及A及B係透過電阻器而相互連接,且在電阻器的兩端之間的電位差並不會不利地影響到包含A及B之電路的操作之情況。
注意的是,半導體記憶體裝置係可藉由使用半導體性質而作用之記憶體裝置。注意的是,半導體記憶體裝置包含記憶體胞格陣列,該記憶體胞格陣列包含複數個記憶體胞格。注意的是,半導體記憶體裝置可包含位元線驅動器電路、字線驅動器電路、升壓電路、及介面部,其係用以驅動該複數個記憶體胞格之週邊驅動器電路。注意的是,用以驅動該複數個記憶體胞格之週邊驅動器電路可形成於與該複數個記憶體胞格相同的基板之上。
注意的是,可使用各式各樣種類之半導體層做為用以形成介面部201、升壓電路202、位元線驅動器電路101、及字線驅動器電路102中所包含之邏輯電路及開關元件的TFT之半導體層,以及做為用以形成記憶體胞格中所包含的PIN二極體之半導體層;例如,可使用由非晶矽、多晶矽、微晶(亦稱為微晶體或半非晶)矽、或其類似物所代表之非單晶半導體層。在元件係藉由使用諸如半導體層之薄膜以形成的情況中,可獲得各式各樣的優點;例如,因為TFT可形成於比使用單晶矽之該等者更低的溫度處,所以可降低製造成本,且可使製造設備做得更大。因為可使製造設備做得更大,所以TFT可使用大的基板來形成;從而,很多半導體記憶體裝置可同時地形成,且因此,可低成本地形成。此外,因為製造溫度低,所以可使用具有低熱阻且係不昂貴的基板。
注意的是,在此說明書中,PIN二極體係描繪有位元線側及抗熔絲側,該位元線側具有在操作時表示成為陽極的高電位(電壓),以及該抗熔絲側具有在操作時表示成為陰極的低電位(電壓)。此外,抗熔絲係描繪有一端子在電性連接至PIN二極體的陰極之側而表示成為第一端子,及描繪有一端子在字線側而表示成為第二端子。進一步地,形成PIN二極體之p型、i型、及n型的半導體區係分別稱為p型半導體區、本質半導體區、及n型半導體區。
注意的是,在此說明書中,電晶體係具有閘極、汲極、及源極之至少三個端子的元件;該電晶體包含通道區於汲極區與源極區之間,且電流可穿過汲極區、通道區、及源極區而流動。此處,因為源極及汲極會根據電晶體之結構、操作條件、或類似者而相互地轉換,所以在一些情況中很難決定何者係源極或汲極;從而,在此實施例中,作用成為源極及汲極之區域的其中之一者在一些情況中係稱為第一端子,以及另一區域則稱為第二端子。進一步地,在一些情況中,作用成為閘極之端子係稱為閘極端子。
注意的是,在此說明書中所描繪之各個導線中的電壓對應於與使用做為參考電位之接地電位GND(亦稱為接地電壓GND、VGND、或0)的電位差。從而,在一些情況中,電壓係稱為電位、或電位係稱為電壓。
其次,將參照第3A至3C圖,第4A至4C圖,及第5圖來敘述第1A及1B圖中所示之半導體記憶體裝置100的操作。注意的是,第3A至3C圖及第4A至4C圖顯示記憶體胞格MC(1,1),記憶體胞格MC(1,2),記憶體胞格MC(2,1),及記憶體胞格MC(2,2),其中,針對說明,資料係由第一位元線B1或第二位元線B2及第一字線W1或第二字線W2所寫入及所讀取。
首先,將敘述記憶體胞格中之資料的寫入。如上述,在本發明之一實施例中所使用的抗熔絲在製造時係在非導通狀態中(電阻R0 ),且在製造之後由於流過電流而在抗熔絲的第一端子與第二端子之間造成電性連接而變成導通狀態(電阻RW ),以致使資訊寫入。注意的是,在電阻R0 與電阻RW 之電阻值的量額之間的關係係R0 極大於RW ;因而,資訊係藉由施加高壓於抗熔絲的第一端子與第二端子之間以流過電流而寫入。特定地,在其中資料係藉由流過電流至記憶體胞格MC(1,1)而寫入於該處的情況中,寫入電壓VW 、0V(0伏特)之電壓、0V之電壓、及寫入電壓Vw係分別施加至第一位元線B1、第二位元線B2、第一字線W1、及第二字線W2,如第3A圖中所示;然後,如第3A圖中之箭頭301所示地,電流透過PIN二極體及抗熔絲而自第一位元線B1流至第一字線W1,亦即,該抗熔絲係在導通狀態中,其中資訊係藉由抗熔絲的第一端子與第二端子間之高壓的施加以寫入。注意的是,寫入電壓Vw係比在讀取資料時所施加之讀取電壓Vr更高;寫入電壓Vw與讀取電壓Vr之間的關係係Vw>Vr>0。換言之,在第3A圖中所示的狀態中,記憶體胞格操作以便如第5圖中之週期501所示地切換記憶體胞格MC(1,1)中之第一字線W1及第一位元線B1的電壓。
注意的是,在第3A圖之狀態中,透過記憶體胞格MC(1,1)而自第一位元線B1流至第一字線W1的電流(第3A圖中之箭頭301)係透過第一字線W1而流至記憶體胞格MC(1,2)(如第4A圖中之箭頭401所示)。然而,二極體係電性連接至各個記憶體胞格,以便使電流以順向方向自位元線側流至字線側;因此,可防止電流自字線側流至位元線側。尤其,依據本發明之一實施例,記憶體胞格係使用PIN二極體以形成,因為PIN二極體可具有比PN二極體更高的阻抗,所以可抑制來自除了所選擇的記憶體胞格之外的記憶體胞格的電流漏洩。
注意的是,如第4B圖中所示地,可增加PIN二極體以形成記憶體胞格。藉由串聯連接該等PIN二極體於第4B圖之中,當電流如第4A圖中所示地流動時,可進一步抑制電流漏洩。注意的是,如第4C圖中所示地,即使將PIN二極體與抗熔絲的位置互換時,記憶體胞格的操作仍具有與本發明之一實施例相同的功效。
注意的是,與在記憶體胞格MC(1,1)中相似地,其中第一位元線B1之電壓增加時之記憶體胞格MC(2,1)之第二字線W2的電壓亦增加;因此,伴隨著電壓之施加的資料寫入不執行於記憶體胞格MC(2,1)之中。注意的是,在第3A圖的狀態中,記憶體胞格MC(2,1)中之第二字線W2及第一位元線B1操作,以便如第5圖中之週期502所示地切換其電壓。
接著,將敘述來自記憶體胞格MC(1,1)之資料讀取;請參閱第3B圖,將敘述在抗熔絲中,亦即,在其第一端子及第二端子係電性連接的抗熔絲中之資料讀取。在資料係讀取自記憶體胞格MC(1,1)的情況中,位元線係以讀取電壓Vr預充電;然後,第二位元線B2、第一字線W1、及第二字線W2係分別設定為具有0V之電壓、0V之電壓、及讀取電壓Vr。接著,在其中在該處之抗熔絲的第一端子與第二端子之間的電阻Rw 低,且抗熔絲的第一端子及第二端子係電性連接的情況中,則如第3B圖中之箭頭302所示地,電流會透過PIN二極體及抗熔絲而自第一位元線B1流至第一字線W1;然後,在第一位元線B1中所預充電的讀取電壓Vr會隨著時間而減低至0V,而在各個位元線中之電壓係藉由控制電性連接至各個位元線的開關351之開啟(on)及關閉(off)以讀出成為0V的輸出電壓。進一步地,在第3B圖之中,記憶體胞格MC(1,1)之第一字線W1及第一位元線B1之電壓操作以便如第5圖中之週期503所示地相互切換其電壓。
注意的是,在此說明書中,可使用任何的開關,只要其可控制一端子與另一端子之間的導通及不導通而無任何特殊的限制即可。做為一開關,可給定電性開關、機械開關、或其類似物;例如,可使用薄膜電晶體以形成類比開關或其類似物。
將參照第3B圖來敘述其中寫入資料之抗熔絲,用以顯示來自記憶體胞格MC(1,1)的資料讀取,隨後,將參照第3C圖來敘述其中並不寫入資料的抗熔絲,換言之,將敘述其中抗熔絲的第一端子及第二端子並未電性連接的情況中之資料讀取。在自記憶體胞格MC(1,1)讀出資料的情況中,位元線係以讀取電壓Vr來預充電,接著,第二位元線B2、第一字線W1、及第二字線W2係分別地預充電有0V之電壓、0V的電壓、及讀取電壓Vr;然後,在抗熔絲的第一端子與第二端子之間的電阻R0 高,且抗熔絲的第一端子及第二端子並不電性連接的情況中,則如第3C圖中之箭頭303所示地,電流不會自第一位元線B1流至第一字線W1,從而,在第一位元線B1中所預充電的讀取電壓Vr並未改變,電壓Vr係藉由控制電性連接至各個位元線的開關之開啟(on)及關閉(off)而自各個位元線讀出以成為輸出電壓。換言之,在第3C圖之中,記憶體胞格MC(1,1)之第一字線W1及第一位元線B1之電壓操作以便如第5圖中之週期504所示地切換其電壓。
注意的是,雖然其中在記憶體胞格中之資料寫入及資料讀取係執行於各個個別的記憶體胞格中之結構係由上述說明所顯示,但資料寫入及資料讀取可同時地執行於複數個記憶體胞格之中;藉由使用其中資料寫入及資料讀取可同時地執行於複數個記憶體胞格中之結構,可增加資料寫入及資料讀取的處理速度。
此處,將敘述在使用電晶體及抗熔絲的情況中之半導體記憶體裝置的電路結構,以供比較之用。
第6A圖中所示的半導體記憶體裝置600包含位元線驅動器電路601,字線驅動器電路602,及記憶體胞格陣列603。第6A圖描繪記憶體胞格陣列603的實例,其中(m×n)個記憶體胞格606(MC(1,1)至MC(m,n))係以矩陣方式來配置,以便對齊m個記憶體胞格於行之中以及n個記憶體胞格於列之中,與第1A圖中相似地。
此外,如第6B圖中所示地,該等記憶體胞格606之各者(以記憶體胞格MC(i,j)做為代表)(i係大於或等於1且小於或等於m之整數,以及j係大於或等於1且小於或等於n之整數)包含薄膜電晶體604及抗熔絲605。薄膜電晶體604之閘極電極係電性連接至字線Wi且薄膜電晶體604之第一端子係電性連接至第一位元線Baj,以及薄膜電晶體604之第二端子係電性連接至抗熔絲605之第一端子。進一步地,抗熔絲605之第二端子係電性連接至第二位元線Bbj。
因為使用PIN二極體於依據本發明一實施例之半導體記憶體裝置中的記憶體胞格,所以需要二導線做為用以控制如第1B圖中所示之元件的導線;相反地,其中使用薄膜電晶體於記憶體胞格之第6B圖的結構需要總計三導線:二位元線及一字線。也就是說,在依據本發明一實施例之半導體記憶體裝置的結構中,可降低導線的數目且可達成小型化。此外,在依據本發明一實施例之半導體記憶體裝置中的各個記憶體胞格包含PIN二極體,因為PIN二極體具有比PN二極體更高的阻抗,所以可抑制電流漏洩且可降低資料寫入及讀取中之故障。進一步地,在PIN二極體的情況中,當與薄膜電晶體的情況相較時,因為元件的尺寸可更小,所以可進一步地集成該半導體記憶體裝置。
此實施例可與另一實施例適當地結合。
(實施例2)
在此實施例中,將敘述實施例1中所描繪之抗熔絲的元件結構之實例。
第7圖以橫剖面來顯示抗熔絲700的概略視圖。在此實施例中,抗熔絲700具有其中絕緣層706、矽層708、及第二電極710係以此順序而堆疊於第一電極702之上的結構,絕緣層706及矽層708作用成為電阻材料層704。注意的是,參照第7圖所描繪之第一電極702對應於實施例1中所描繪之抗熔絲的第一端子,以及第二電極710對應於實施例1中所描繪之抗熔絲的第二端子。注意的是,雖然可反轉絕緣層706及矽層708的堆疊順序,但藉由使用第7圖中所示之層列結構,可進一步降低導通狀態中之電阻值,其係較佳的。
如實施例1中所描述地,抗熔絲700在寫入之前係在非導通狀態中;因此,在該狀態中之抗熔絲700具有高的電阻。似此地相對於抗熔絲700,預定電壓(崩潰電壓)係施加於第一電極702與第二電極710之間,藉以在用以形成電阻材料層的矽層和與該矽層接觸的電極之間產生短路;此時,因為形成矽層,所以矽化物反應會發生,其中矽化物反應發生於該處的區域變成導通區,且電阻材料層的電阻會部分地或全部地降低;因而,抗熔絲700的電阻會在崩潰電壓的施加之前及之後改變。藉由使因而所獲得的高電阻狀態及低電阻狀態對應於“0”及“1”之二進值資料,則可執行資料寫入及資料讀取。
其次,將敘述抗熔絲700的製造方法。
首先,形成第一電極702,該第一電極702係使用諸如鎢、鈦、鋁、鎳、鉻、鉬、鉭、鈷、鋯、釩、鈀、鉿、鉑或鐵,或包含該等材料的其中之一者或複數者的合金或化合物之物質以形成。在使用上述材料而藉由蒸鍍法、濺鍍法、印刷法、電鍍法、或其類似方法以形成導電層之後,將該導電層選擇性地蝕刻,因此,可將導電層處理成為所欲的形狀。
接著,將電阻材料層704形成於第一電極702之上,該電阻材料層704可使用其之狀態可藉由電信號而自高電阻狀態改變成為低電阻狀態的層以形成。在此實施例中,絕緣層706係形成於第一電極702之上,以及矽層708係形成於該絕緣層706之上。
絕緣層706係使用氧化矽、氮化矽、氮氧化矽、氧化氮化矽、或其類似物而由CVD法、濺鍍法、ALD(原子層沈積)法、或其類似方法所形成。選擇性地,絕緣層706可藉由使第一電極702接受表面處理以形成。做為表面處理,可使用氧化處理,氮化處理,氮化氧化處理,或其類似處理。絕緣層706的厚度可約略地為1至20奈米(nm),較佳地為1至15奈米(nm)。
矽層708係使用包含矽以做為其主要成分之材料而由CVD法、濺鍍法、或其類似方法所形成。矽層708的晶體結構可為非晶矽、微晶矽、及多晶矽的任一者,且複數個晶體結構可混合於矽層708之中。矽層708的厚度可約略地為1至200奈米(nm),較佳地為5至100奈米(nm)。
注意的是,當使用非晶矽以做為矽層708時,亦可使用包含氫的非晶矽(在下文中,亦稱為“氫化之非晶矽”);此處,該氫化之非晶矽意指包含約略大於或等於2原子百分比,較佳地約略大於或等於2原子百分比且小於或等於20原子百分比的氫之非晶矽。藉由使用氫化之非晶矽於電阻材料層所考慮的是,由於矽化物反應而在電極間的短路可易於發生。在該氫化之非晶矽中,氫可在膜形成時包含,或可藉由在膜形成後的個別步驟中添加氫以包含;例如,藉由電漿CVD法而將膜形成執行於包含氫的氣體之中,則可形成氫化之非晶矽。此時,包含於氫化之非晶矽中之氫的量額可藉由設定膜形成條件(氣體組成、氣體壓力、氣體氛圍、氣體流率、腔室之溫度、基板溫度、施加之功率、或其類似條件)而予以適當地調整。選擇性地,氫可在藉由LPCVD法或其類似方法來形成並未包含太多氫的非晶矽之後,藉由離子植入法或離子摻雜法來添加氫,而予以包含。注意的是,在氫化之非晶矽係藉由在膜形成時包含氫以形成的情況中,較佳的是,氫化之非晶矽係以低溫處理而形成,特定地,以低於或等於350℃的溫度。進一步地,在形成氫化之非晶矽之後的處理溫度較佳地係低於或等於350℃,以便防止脫氫作用。
其次,將第二電極710形成於電阻材料層704之上,該第二電極710可使用與第一電極702相似的材料及方法以形成;特定地,第二電極710可使用諸如鎢、鈦、鋁、鎳、鉻、鉬、鉭、鈷、鋯、釩、鈀、鉿、鉑或鐵,或包含該等材料的其中之一者或複數者的合金或化合物之物質以形成。第二電極710的製造方法可如下述:藉由蒸鍍法、濺鍍法、印刷法、電鍍法、或其類似方法以形成導電層,且然後,選擇性地蝕刻該導電層,藉以將導電層處理成為所欲的形狀。進一步地,第二電極710可使用與第一電極702相同的材料以形成,或可使用與第一電極702不同的材料以形成。
在此方式中,藉由使絕緣層及矽層插入於該等電極之間,可獲得此實施例中之抗熔絲700。
此實施例可與另一實施例適當地結合。
(實施例3)
在此實施例中,將敘述半導體記憶體裝置的頂視圖及對應於該頂視圖之該半導體記憶體裝置的橫剖面視圖。第8A圖係半導體記憶體裝置之記憶體胞格的頂視圖,以及第8B圖係沿著第8A圖中之線A-B的半導體記憶體裝置之記憶體胞格的橫剖面視圖。進一步地,第9A圖係半導體記憶體裝置之記憶體胞格的頂視圖,以及第9B圖係沿著第9A圖中之線A-B的半導體記憶體裝置之記憶體胞格的橫剖面視圖。注意的是,為了要清楚地描繪該等結構,在此實施例中之頂視圖及橫剖面視圖中所示的各個元件係以極度擴大的比例來加以描繪。
第8A圖顯示其係以格柵方式所配置之位元線Bi及字線Wj,記憶體胞格106係連接至位元線Bi及字線Wj;複數個位元線及複數個字線係分別地配置,以便延伸於X方向及Y方向之中。
進一步地,在第8B圖之中,阻隔膜801、半導體層802、絕緣層803、第一導電層804、第一層間膜805、第二導電層806A及806B、矽層807、及絕緣層808係設置於支撐基板800之上。注意的是,藉由並排地設置p型半導體區809、本質半導體區810、及n型半導體區811於半導體層802之中,可形成PIN二極體104,其中p型半導體區809係連接至第二導電層806A,以及n型半導體區811係連接至第二導電層806B。進一步地,抗熔絲105係使用第二導電層806B、矽層807、絕緣層808、及第一導電層804以形成。注意的是,第二導電層806A對應於第8A圖中之位元線Bi,以及第一導電層804對應於第8A圖中之字線Wj。
具有第8B圖中所示的層列結構,PIN二極體可藉由並排地設置p型半導體區、本質半導體區、及n型半導體區以獲得,使得利用TFT及其類似物所形成的邏輯電路可透過共同的處理而形成於與半導體記憶體裝置相同的基板上;因此,可較佳地降低生產成本和生產時間。例如,半導體層802可以以與TFT之半導體層相同的處理而形成;此外,第一導電層804可以以與TFT之閘極電極相同的處理而形成;進一步地,第二導電層806A及806B可以以與TFT之源極電極及汲極電極相同的處理而形成。
注意的是,除了玻璃基板或撓性基板之外,可將石英基板、矽基板、金屬基板、不鏽鋼基板、或其類似物使用於支撐基板800。撓性基板意指可彎曲的(易彎的)基板,例如可給定使用聚碳酸酯、聚芳香酯、聚醚碸、或其類似物所形成的塑膠基板或其類似基板。選擇性地,可使用附著膜(使用聚丙烯、聚酯、乙烯基、聚氟乙烯、聚氯乙烯、或其類似物所形成)、纖維材料之紙、基材膜(聚酯、聚醯胺、無機氣相沈積膜、紙、或其類似物)、或其類似物。
此外,可使用以下基板之任一者以做為該支撐基板800:具有n型或p型導電性之單晶矽基板;化合物半導體基板(例如,GaAs基板、InP基板、GaN基板、SiC基板、藍寶石基板、或ZnSe基板);以及SOI(矽在絕緣物之上)基板,其係使用鍵結法或SIMOX(藉由植入之氧的分離)法以製造。選擇性地,可使用附著單晶矽的玻璃基板。注意的是,阻隔膜801可根據來自支撐基板之移動離子的擴散而適當地設置;例如,可使用氧化矽、氮化矽、氮氧化矽、或其類似物於該阻隔膜801。
進一步地,做為半導體層802,可使用非晶矽、多晶矽、微晶(亦稱為微晶體或半非晶)矽、或其類似物之單層結構或堆疊層結構。半導體層802可藉由濺鍍法、LPCVD法、電漿CVD法、或其類似方法以形成。
做為絕緣層803,例如,可使用氧化矽、氮化矽、氮氧化矽、及氧化氮化矽的其中之任一者或複數者。
做為第一層間膜805,可使用有機材料或無機材料,例如,可施加氧化矽、氮化矽、氮氧化矽、及氧化氮化矽的其中之一者或複數者,或聚亞醯胺、丙烯酸、聚醯胺、聚醯亞胺醯胺、苯并環丁烯、矽氧烷、及聚矽氮烷的其中之一者或複數者。
與實施例2中所述之第一電極及第二電極一樣地,做為第一導電層804以及第二導電層806A及806B,可使用鎢、鈦、鋁、鎳、鉻、鉬、鉭、鈷、鋯、釩、鈀、鉿、鉑、及鐵的其中之一者,或包含該等材料的其中之一者或複數者的合金或化合物。進一步地,矽層807及絕緣層808可以以與實施例2中所述之矽層及絕緣層相似的方式來形成。
第9A圖顯示其係以相似於第8A圖中之格柵方式所配置的位元線Bi及字線Wj,記憶體胞格106係連接至位元線Bi及字線Wj;複數個位元線及複數個字線係分別地配置,以便延伸於X方向及Y方向之中。
進一步地,在第9B圖之中,阻隔膜801、半導體層802、絕緣層803、第一導電層804、第一層間膜805、第二導電層806A及806B、矽層807、絕緣層808、及第二層間膜901係設置於支撐基板800之上。注意的是,藉由設置p型半導體區809、本質半導體區810、及n型半導體區811於半導體層802之中,可形成PIN二極體104,其中p型半導體區809係連接至第二導電層806A、以及n型半導體區811係連接至第二導電層806B。進一步地,抗熔絲105係使用第二導電層806B、矽層807、絕緣層808、及第一導電層804以形成。注意的是,第二導電層806A對應於第9A圖中之位元線Bi,以及第一導電層804對應於第9A圖中之字線Wj。
第9B圖係與第8B圖不同,其中形成第二層間膜901。如第9B圖中所示地,藉由提供第二層間膜901,可將用於PIN二極體104及抗熔絲105的導線及其類似物設置於層之中,使得可達成半導體記憶體裝置的小型化。
具有第9B圖中所示的層列結構,PIN二極體可藉由並排地設置p型半導體區、本質半導體區、及n型半導體區以獲得,使得利用TFT及其類似物所形成的邏輯電路可透過共同的處理而形成於與半導體記憶體裝置相同的基板上;因此,當與第8B圖中之結構相較時,可進一步降低生產成本和生產時間,此係較佳的。
注意的是,在第8A及8B圖以及第9A圖及9B圖之中,可由共同的參考符號所表示的部分係藉由共同的參考符號來表示,且相互參照以描繪。
做為第二層間膜901,可使用有機材料或無機材料,例如,可施加氧化矽、氮化矽、氮氧化矽、及氧化氮化矽的其中之一者或複數者,或聚亞醯胺、丙烯酸、聚醯胺、聚醯亞胺醯胺、苯并環丁烯、矽氧烷、及聚矽氮烷的其中之一者或複數者。
注意的是,此實施例可與其他實施例的任一者適當地結合。
(實施例4)
在此實施例中,將敘述具有與實施例3不同的頂視圖及橫剖面結構之半導體記憶體裝置。第10A圖係半導體記憶體裝置之記憶體胞格的頂視圖,第10B圖以及第1IA及11B圖係沿著第10A圖之線A-B的橫剖面視圖;進一步地,第12A圖係半導體記憶體裝置之記憶體胞格的頂視圖,第12B圖以及第13A及13B圖係沿著第12A圖之線A-B的橫剖面視圖。注意的是,為了要清楚地描繪該等結構,在此實施例中之頂視圖及橫剖面視圖中所示的各個元件係以極度擴大的比例來加以描繪。
第10A圖顯示其係以格柵方式所配置之位元線Bi及字線Wj,記憶體胞格106係連接至位元線Bi及字線Wj;複數個位元線及複數個字線係分別地配置,以便延伸於X方向及Y方向之中。此實施例之半導體記憶體裝置係與實施例3之半導體記憶體裝置不同,其中記憶體胞格106係設置於其中位元線Bi與字線Wj交叉於該處的部分之上;藉由提供記憶體胞格106於其中位元線Bi與字線Wj交叉於該處的部分之上,可高度地集成記憶體胞格,且可增加記憶體容量。
在第10B圖之中,阻隔膜1001、第一導電層1002、p型半導體層1003、本質半導體層1004、n型半導體層1005、第二導電層1006、絕緣層1007、矽層1008、第一層間膜1009、及第三導電層1010係設置於支撐基板1000之上。注意的是,PIN二極體104包含p型半導體層1003、本質半導體層1004、及n型半導體層1005;進一步地,抗熔絲105包含第二導電層1006、絕緣層1007、矽層1008、及第三導電層1010。注意的是,第一導電層1002對應於第10A圖中之位元線Bi,以及第三導電層1010對應於第10A圖中之字線Wj。
具有第10B圖中所示的層列結構,PIN二極體可藉由設置p型半導體區、本質半導體區、及n型半導體區,以便使它們相互重疊而獲得,且因此可減少用以處理各個層之形狀的罩幕數目,從而可達成成本上的降低。
注意的是,支撐基板1000和阻隔膜1001的說明係分別與實施例3中之支撐基板800和阻隔膜801的說明相同。
第一導電層1002、第二導電層1006、及第三導電層1010的說明係分別與實施例3中之第一導電層804、第二導電層806A、及第二導電層806B的說明相同。
絕緣層1007及矽層1008的說明係分別與實施例3中之絕緣層808及矽層807的說明相同;然而,矽層及絕緣層之堆疊順序不同,此係因為與PIN二極體之連接不同之故。
第一層間膜1009的說明係與實施例3中之第一層間膜805的說明相同。注意的是,第一層間膜1009係在堆疊至矽層1008且在處理其形狀之後形成。注意的是,在該處理中,可將矽層1008處理成為錐形形狀;然後,在形成第一層間膜1009且去除矽層1008上的部分層間膜1009之後,可將第三導電層1010形成於該矽層1008之上。
注意的是,p型半導體層1003可藉由電漿CVD法來沈積包含諸如硼(B)之屬於週期表的族13之雜質元素的半非晶矽膜以形成。進一步地,做為本質半導體層1004,例如可藉由電漿CVD法以形成半非晶矽膜。再者,做為n型半導體層1005,可形成包含例如磷(P)之屬於週期表的族15之雜質元素的半非晶矽膜;或可在形成半非晶矽膜之後,引入屬於週期表的族15之雜質元素。此外,做為該p型半導體層1003、本質半導體層1004、及n型半導體層1005,不僅可使用半非晶半導體膜,而且可使用非晶半導體膜。
在第11A圖之中,阻隔膜1001、第一導電層1002、p型半導體層1003、本質半導體層1004、n型半導體層1005、第二導電層1006、絕緣層1007、矽層1008、第一層間膜1009、第二層間膜1101、及第三導電層1010係設置於支撐基板1000之上。注意的是,PIN二極體104係使用p型半導體層1003、本質半導體層1004、及n型半導體層1005以形成;進一步地,抗熔絲105係使用第二導電層1006、絕緣層1007、矽層1008、及第三導電層1010以形成。注意的是,第一導電層1002對應於第10A圖中之位元線Bi,以及第三導電層1010對應於第10A圖中之字線Wj。
第11A圖係與第10B圖不同,其中形成第二層間膜1101。如第11A圖中所示地,藉由設置第二層間膜1101,則與阻隔膜1001一樣地,該第二層間膜1101可保護PIN二極體104免於遭受來自外部的移動離子,因而可使半導體記憶體裝置的壽命更長。注意的是,第二層間膜1101係在堆疊至第二導電層1006且在處理其形狀之後形成。注意的是,在該處理中,可將第二層間膜1101處理成為錐形形狀。
在第11B圖之中,阻隔膜1001、第一導電層1002、p型半導體層1003、本質半導體層1004、n型半導體層1005、第二導電層1006、絕緣層1007、矽層1008、第一層間膜1009、第二層間膜1101、及第三導電層1010係設置於支撐基板1000之上。注意的是,PIN二極體104係使用p型半導體層1003、本質半導體層1004、及n型半導體層1005以形成;進一步地,抗熔絲105係使用第二導電層1006、絕緣層1007、矽層1008、及第三導電層1010以形成。注意的是,第一導電層1002對應於第10A圖中之位元線Bi,以及第三導電層1010對應於第10A圖中之字線Wj。
第11B圖係與第11A圖不同,其中設置於第二層間膜1101上之用以連接第二導電層1006至絕緣層1007的開口部分之面積小。如第11B圖中所示地,藉由使得用以連接第二導電層1006至絕緣層1007的開口部分之面積變小,則當電流流至抗熔絲時,元件可更確實地短路。此外,如在第11A圖中所描述地,與阻隔膜1001一樣地,第二層間膜1101可保護PIN二極體104免於遭受來自外部的移動離子,因而可使半導體記憶體裝置的壽命更長。
注意的是,可由相同之參考符號所表示之第11A及11B圖以及第10B圖的部分係由共同的參考符號來表示,且相互參照以描繪。
其次,第12A圖顯示其係以格柵方式所配置之位元線Bi及字線Wj,記憶體胞格106係連接至位元線Bi及字線Wj;複數個位元線及複數個字線係分別地配置,以便延伸於X方向及Y方向之中。此實施例之半導體記憶體裝置係與第10A圖之半導體記憶體裝置不同,其中記憶體胞格106係設置,以便比其中位元線Bi及字線Wj之該等導線交叉於該處的部分上之位元線Bi及字線Wj的各者之寬度更寬。藉由提供記憶體胞格106以便比其中該等導線交叉於該處的部分上之位元線Bi及字線Wj的各者之寬度更寬,可增加記憶體胞格配置中的自由度,且可增加記憶體電容量。
在第12B圖之中,阻隔膜1001、第一導電層1002、p型半導體層1003、本質半導體層1004、n型半導體層1005、第二導電層1006、絕緣層1007、矽層1008、第一層間膜1009、及第三導電層1010係設置於支撐基板1000之上。注意的是,PIN二極體104係使用p型半導體層1003、本質半導體層1004、及n型半導體層1005以形成;進一步地,抗熔絲105係使用第二導電層1006、絕緣層1007、矽層1008、及第三導電層1010以形成。注意的是,第一導電層1002對應於第12A圖中之位元線Bi,以及第三導電層1010對應於第12A圖中之字線Wj。
藉由使用第12B圖中所示的層列結構,當與第10B圖中所示的結構比較時,顯示其中用以形成PIN二極體及抗熔絲的堆疊層膜攀爬在將變成位元線之第一導電層1002上的橫剖面結構。因此,可將其之厚度係由第一導電層1002的步階所降低的部分故意地形成於各個層的橫剖面視圖之中;當電流流至抗熔絲時,元件可更確實地短路。
注意的是,在支撐基板1000上之阻隔膜1001、第一導電層1002、p型半導體層1003、本質半導體層1004、n型半導體層1005、第二導電層1006、絕緣層1007、矽層1008、第一層間膜1009、及第三導電層1010的說明係與第10A圖中的說明相同。
在第13A及13B圖之中,阻隔膜1001、第一導電層1002,p型半導體層1003、本質半導體層1004、n型半導體層1005、第二導電層1006、絕緣層1007、矽層1008、第一層間膜1009、第二層間膜1101、及第三導電層1010係設置於支撐基板1000之上。注意的是,PIN二極體104係使用p型半導體層1003、本質半導體層1004、及n型半導體層1005以形成;進一步地,抗熔絲105係使用第二導電層1006、絕緣層1007、矽層1008、及第三導電層1010以形成。注意的是,第一導電層1002對應於第12A圖中之位元線Bi,以及第三導電層1010對應於第12A圖中之字線Wj。
第13A圖及13B圖係與第12B圖不同,其中與第11A及11B圖一樣地,形成第二層間膜1101。如第13A及13B圖中所示地,與第11A及11B圖一樣地,藉由設置第二層間膜1101,則與阻隔膜1001一樣地,該第二層間膜1101可保護PIN二極體104免於遭受來自外部的移動離子,因而可使半導體記憶體裝置的壽命更長。進一步地,如第13B圖中所示地,藉由使得用以連接第二導電層1006至絕緣層1007的開口部分之面積變小,則當電流流至抗熔絲時,元件可更確實地短路。注意的是,第二層間膜1101係在堆疊至第二導電層1006且在處理其形狀之後形成。注意的是,在該處理中,可將第二層間膜1101處理成為錐形形狀。
注意的是,可由相同之參考符號所表示之第13A及13B圖以及第12B圖的部分係由共同的參考符號來表示,且相互參照以描繪。
注意的是,此實施例可與其他實施例的任一者適當地結合。
(實施例5)
在此實施例中,將敘述設置有半導體記憶體裝置之半導體裝置,以做為依據本發明一實施例之半導體記憶體裝置的應用實例。
在此實施例中之半導體裝置包含記憶體電路,儲存用於記憶體電路所需的資訊,以及藉由使用例如無線通訊之無接點措施與外部互換資訊。具有此特性,在此實施例中的半導體裝置具有用於個別鑑認系統之應用,其中例如儲存物體或其類似物之個別的資訊,且藉由讀取該資訊來辨識該物體。為了要使用此實施例中之半導體裝置於此應用,例如,更高的可靠度係必要的,因為在個別資訊上的資料係儲存來辨識物體。
將參照第14圖來敘述此實施例中之半導體裝置的結構,第14圖係顯示此實施例之半導體裝置的結構之方塊圖。
如第14圖中所示地,半導體裝置1400包含天線1404,該天線1404接收來自天線1402所傳送的無線電信號1403,其中天線1402係連接至讀取器/寫入器(亦稱為無線通訊裝置或質問器)1401;進一步地,半導體裝置1400包含整流器電路1405、定電壓電路1406、解調電路1407、調變電路1408、邏輯電路1409、半導體記憶體裝置1410、及ROM 1411。注意的是,資料傳送方法係大略地分類成為以下三方法:電磁耦合法,其中設置一對線圈以便彼此面向著,且藉由互感而相互通訊;電磁感應法,其中通訊係使用感應場以執行;以及電磁波法,其中通訊係使用電磁波以執行。在此實施例中,可使用該等方法的任一者。
其次,將敘述各個電路的結構。天線1404與連接至讀取器/寫入器1401的天線1402傳送及接收無線電信號1403。此外,整流器電路1405藉由整流以產生輸入電位,例如藉由接收無線電信號於天線1404處所產生之輸入交變信號的半波電壓倍增器整流以及以設置在下一級中之電容器元件使整流的信號平滑化。注意的是,可將限幅器電路設置於整流器電路1405的輸入側或輸出側,該限幅器電路可控制電功率,使得若輸入之交變信號的振幅變高及內部產生電壓變高時,則比某一電功率更高或相等的電功率並不會被輸入至下一級之中的電路。進一步地,定電壓電路1406藉一輸入電位來產生穩定的電源供應電壓,且將其供應至各個方塊;再者,該定電壓電路1406可包含重設信號產生電路於內部,該重設信號產生電路藉由使用該穩定的電源供應電壓的上升來產生邏輯電路1409的重設信號。進一步地,解調電路1407藉由包封檢測以解調輸入之交變信號,且產生解調信號;再者,邏輯電路1409分析及處理該解調信號。半導體記憶體裝置1410包含上述實施例中所描述的電路組態,且能依據處理而僅一次地寫入資料。進一步地,ROM(唯讀記憶體)1411儲存識別號碼(ID),且依據處理以將其輸出。注意的是,ROM 1411可視需要而設置。再者,調變電路1408調變自天線1404所輸出之資料。
在此實施例中,可將依據本發明一實施例之半導體記憶體裝置安裝成為半導體裝置1400的半導體記憶體裝置1410。藉由使用設置有依據本發明一實施例之半導體記憶體裝置的結構,可減少導線的數目且可達成小型化;進一步地,可降低資料寫入或資料讀取中之故障。
注意的是,此實施例可與其他實施例的任一者適當地結合。
(實施例6)
在此實施例中,將在下文參照第15A至15D圖及第16A至16C圖來敘述設置有抗熔絲半導體記憶體裝置之半導體裝置的製造方法。此處,將敘述其中邏輯電路部1550、半導體記憶體電路部1552、及天線部1554係在同一基板上之半導體裝置的製造實例。包含薄膜電晶體的電路係集成於邏輯電路部1550之中。在半導體記憶體電路部1552中,記憶體胞格包含複數個PIN二極體及複數個抗熔絲。注意的是,為便利起見,將以橫剖面來顯示包含於邏輯電路部1550中之二薄膜電晶體、包含於半導體記憶體電路部1552中之一PIN二極體及一抗熔絲、以及包含於天線部1554中之一電容器及一薄膜電晶體。注意的是,為了要清楚地描繪該等結構,在此實施例中之橫剖面視圖中所示的各個元件係以極度擴大的比例來加以描繪。
注意的是,在此實施例中,半導體裝置係描述成為藉由使用半導體特徵而作用的所有裝置。
首先,將其中將變成分離層之金屬層1502形成於支撐基板1501上,使用玻璃基板以做為該支撐基板1501。進一步地,做為金屬層1502,係使用藉由濺鍍法所獲得之具有30至200奈米(nm)厚度的鎢層、氮化鎢層、或鉬層。
接著,使金屬層1502的表面氧化以形成金屬氧化物層。該金屬氧化物層可藉由以純水或臭氧水之金屬層1502表面的氧化法,或以氧電漿之金屬層1502表面的氧化法來形成;選擇性地,該金屬氧化物層可藉由在含氧氛圍中的加熱法來形成;進一步選擇性地,該金屬氧化物層可在形成用作分離層之絕緣層的稍後步驟中形成,該絕緣層係形成於金屬層1502之上,例如當氧化矽層或氮氧化矽層係藉由電漿CVD法而形成為絕緣層時,金屬層1502的表面會被氧化,以致使金屬氧化物層形成。注意的是,該金屬氧化物層並未被描繪於此。
其次,形成第一絕緣層1503於金屬層1502之上,可將諸如氧化矽層、氮化矽層、或氮氧化矽層之絕緣層形成為第一絕緣層1503。做為第一絕緣層1503的實例,可給定雙層結構,其中將藉由使用SiH4 、NH3 、及N2 O做為反應氣體的電漿CVD法所形成之具有50至100奈米厚度的氧化氮化矽層,及藉由使用SiH4 及N2 O做為反應氣體的電漿CVD法所形成之具有100至150奈米厚度的氮氧化矽層堆疊。當第一絕緣層1503具有層列結構時,較佳地形成各具有小於或等於10奈米厚度之氮化矽層或氮氧化矽層,以做為該第一絕緣層1503的至少之一層;選擇性地,可使用三層結構,其中氧化氮化矽層、氮氧化矽層、及氮化矽層係順序地堆疊。雖然第一絕緣層1503係用作基底絕緣層,但若並非特殊需要時,則無需一定要設置。進一步地,可將諸如氧化矽層或氮化矽層之基底絕緣層設置於分離層(此處,金屬層1502)與基板之間。
接著,形成半導體層於第一絕緣層1503之上。該半導體層係形成如下:藉由諸如LPCVD法或電漿CVD法之CVD法、或濺鍍法以形成具有非晶結構的半導體層,且然後使其結晶以獲得晶體半導體層,以及將晶體半導體層選擇性地蝕刻為所欲的形狀。做為結晶法,可使用雷射結晶法、利用RTA或退火爐之熱結晶法、利用可促進結晶之諸如鎳的金屬元素之結晶法、或其類似方法。注意的是,當半導體層係由電漿CVD法所形成時,可連續地形成第一絕緣層1503和具有非晶結構的半導體層,而無需暴露至空氣。該半導體層係形成為25至80奈米(較佳地,30至70奈米)的厚度;雖然在半導體層的材料上並無特殊的限制,但較佳地使用矽、矽鍺、或其類似物。
選擇性地,針對具有非晶結構之半導體層的結晶處理,可使用連續波雷射。為了要在具有非晶結構之半導體層的結晶中獲得具有大的晶粒尺寸之晶體,較佳的是,使用能連續波振盪之固態雷射的二次至四次諧波。做為典型的實例,可應用Nd:YVO4 雷射(1064奈米的基波)之二次諧波(532奈米)或三次諧波(355奈米)。在使用連續波雷射的情況中,自具有10瓦(W)輸出功率之連續波YVO4 雷射所發射出的雷射光束係藉由非線性光學元件來轉換成為諧波,該等諧波亦可藉由將YVO4 晶體及非線性光學元件放置於共振器之中以獲得。較佳的是,藉由光學系統使該雷射光束在照射表面之上成形為矩形或橢圓形雷射光束,且然後,傳遞該雷射光束至物體。此時,約略0.01至100MW/cm2 (較佳地,0.1至10MW/cm2 )的能量密度係必要的。然後,半導體層可以以大約10至2000cm/sec之速度相對於雷射光束來移動,以便被照射。
注意的是,可視需要地將小量的雜質元素(硼或磷)添加至半導體層,以便控制將於稍後完成之薄膜電晶體的臨限值。此處,硼係由離子摻雜法所添加,其中乙硼烷(B2 H6 )係由電漿所激勵而無需質量分離。
接著,在以包含氫氟酸之蝕刻劑來去除半導體層表面上之氧化物膜的同時,清洗該半導體層的表面;然後,形成第二絕緣層以覆蓋半導體層。該第二絕緣層係藉由CVD法或濺鍍法而形成為1至200奈米的厚度;較佳地,包含矽之絕緣層係形成為如10至50奈米一樣地薄,以具有單層或層列的結構,且然後,表面氮化處理係使用由微波所激勵的電漿來執行。該第二絕緣層係用作將於稍後形成之薄膜電晶體的閘極絕緣層。
注意的是,為了要使將於稍後變成電容器的區域中之半導體層作用成為導體,雜質元素(硼或磷)係以高濃度來添加至半導體層。此時,除了將變成電容器的區域之外的區域可以以抗蝕光罩來覆蓋;而且,p型雜質區、本質半導體區、及n型半導體區係使用抗蝕光罩或其類似物以形成於將變成PIN二極體的半導體層之中。
接著,形成閘極電極1504、1505、1506、及1507以及作用成為抗熔絲的下方電極之第一電極1509於第二絕緣層之上。其係由濺鍍法所獲得之具有100至500奈米厚度的導電層被選擇性地蝕刻且處理成為所欲的形狀,使得可獲得該等閘極電極1504至1507及第一電極1509。
做為該等閘極電極1504至1507及第一電極1509的材料,可使用諸如鎢、鈦、鋁、鎳、鉻、鉬、鉭、鈷、鋯、釩、鈀、鉿、鉑、或鐵之物質;選擇自其合金或其化合物之材料的單層結構或層列結構。較佳地,使用與矽反應以形成矽化物的材料。注意的是,具有高熔點的金屬係較佳地使用做為薄膜電晶體的閘極電極;特定地,可給定鎢或鉬。在其中閘極電極1504至1507及第一電極1509各具有層列的結構之情況中,用作上方層之材料層可使用上述材料以形成,以及用作閘極絕緣層側的下方層之材料層可為添加有諸如磷之雜質元素的多晶矽層。進一步地,因為第一電極1509係使用做為與非晶矽接觸之抗熔絲的電極,所以第一電極1509較佳地係使用與矽反應之材料以形成。
其次,形成抗蝕光罩以便覆蓋將變成p通道電晶體及PIN二極體之區域中的半導體層,且使用閘極電極1505、1506、及1507做為罩幕而將雜質元素引入至將變成n通道電晶體之區域中的半導體層之內,以致使低濃度雜質區形成。做為該雜質元素,可使用給予n型導電性之雜質元素或給予p型導電性之雜質元素。做為給予n型導電性之雜質元素,可使用磷(P)、砷(As)、或其類似物;此處,係將磷引入至將變成n通道電晶體之區域中的半導體層之內,而以1×1015 至1×1019 /cm3 之濃度包含著,使得可形成n型雜質區。
接著,去除該抗蝕光罩。然後,形成一抗蝕光罩以便覆蓋將變成n通道電晶體及部分PIN二極體的半導體層,且使用閘極電極1504做為罩幕而將雜質元素引入至將變成p通道電晶體及將變成PIN二極體之p型雜質區的區域之半導體層之內,以致使p型雜質區形成。做為給予p型導電性之雜質元素,可使用硼(B)、鋁(Al)、鎵(Ga)、或其類似物;此處,係將硼(B)引入至將變成p通道電晶體之區域中的半導體層之內,而以1×1019 至1×1020 /cm3 之濃度包含著,使得可形成p型雜質區。因而,通道形成區1516a及一對p型雜質區1514a係以自行對齊的方式形成於將變成p通道電晶體之區域中的半導體層之中,且p型半導體區1514b係以自行對齊的方式形成於將變成PIN二極體之區域中的半導體層之中。該等p型雜質區1514a係各自地用作源極區或汲極區。
接著,形成側壁絕緣層1510於閘極電極1504至1507的側表面之上,及形成側壁絕緣層1511於第一電極1509的側表面之上。該等側壁絕緣層1510及1511的形成方法係如下述:首先,第三絕緣層係藉由電漿CVD法、濺鍍法、或其類似方法以形成具有包含矽、矽的氧化物、或矽的氮化物之層,或包含諸如有機樹脂的有機材料之層的單層或層列結構,以便覆蓋第二絕緣層、閘極電極1504至1507、及第一電極1509;然後,該第三絕緣層係藉由主要在垂直方向中之各向異性蝕刻法而選擇性地蝕刻,以分別形成與閘極電極1504至1507及第一電極1509的側表面接觸之絕緣層(側壁絕緣層1510及1511)。注意的是,部分之第二絕緣層係在側壁絕緣層1510的形成之同時由蝕刻所去除。該部分之第二絕緣層係去除以致使閘極絕緣層1512形成於閘極電極1504至1507及側壁絕緣層1510之下面;此外,該部分之第二絕緣層係去除以致使絕緣層1513保留於第一電極1509及側壁絕緣層1511之下面。
接著,形成抗蝕光罩以便覆蓋將變成p通道電晶體及部分PIN二極體的半導體層,且使用閘極電極1505、1506、及1507以及側壁絕緣層1510做為罩幕而將雜質元素引入至將變成n通道電晶體的區域中之半導體層之內,以致使高濃度雜質區形成,該抗蝕光罩係在引入雜質元素之後予以去除。此處,係將磷(P)引入至將變成n通道電晶體之區域中的半導體層及將變成PIN二極體之區域中的半導體層之內,而以1×1019 至1×1020 /cm3 之濃度包含著,使得可形成n型高濃度雜質區及n型雜質區。因而,在將變成該等n通道電晶體的區域中之半導體層之中,通道形成區1521a或通道形成區1521c;作用成為LDD區之一對低濃度雜質區1519a或一對低濃度雜質區1519c;以及作用成為源極區或汲極區之一對高濃度雜質區1517a或一對高濃度雜質區1517c係以自行對齊的方式而形成。同時,第一雜質區1521b、第二雜質區1519b、及第三雜質區1517b係以自行對齊的方式形成於將變成電容器之區域中的半導體層之中;而且,n型雜質區1515a及本質半導體區1516b係形成於將變成PIN二極體的半導體層之中。第一雜質區1521b係形成於與閘極電極1506重疊的區域中,而以閘極絕緣層插入於該處之間;注意的是,雜質元素係在閘極電極1506的形成之前,以高濃度而選擇性地添加至第一雜質區1521b,因而,第一雜質區1521b的雜質濃度係比通道形成區1521a及1521c之該等濃度更高。注意的是,用作LDD區之低濃度雜質區1519a及1519c以及第二雜質區1519b係形成於側壁絕緣層1510之下面。
注意的是,結構係描繪成為其中將LDD區形成於n通道薄膜電晶體中所包含的半導體層之中,且該等LDD區並不形成於p通道薄膜電晶體中所包含的半導體層之中;然而,本發明並未受限於此,該等LDD區可形成於n通道薄膜電晶體及p通道薄膜電晶體二者之中所包含的半導體層中。
其次,在藉由濺鍍法、LPCVD法、電漿CVD法、或其類似方法以形成包含氫的第四絕緣層1522之後,執行所添加至半導體層之內的雜質元素之激活處理及氫化處理。針對雜質元素之該激活處理及氫化處理,係使用爐中之熱處理(在300至550℃之溫度處,1至12小時)或利用燈光源的RTA法;例如,藉電漿CVD法所獲得的氧化氮化矽層係使用於包含氫的第四絕緣層1522,此處,包含氫的第四絕緣層1522之厚度係設定成為50至200奈米。此外,在其中使用典型地為鎳之促進結晶的金屬元素以使半導體層結晶於該處的情況中,亦可在該激活的同時,執行可降低通道形成區中之鎳的吸氣法。注意的是,包含氫的第四絕緣層1522係層間絕緣層的第一層。
然後,藉由濺鍍法、LPCVD法、電漿CVD法、或其類似方法形成第五絕緣層1523以做為該層間絕緣層的第二層。以諸如氧化矽層、氮化矽層、或氮氧化矽層之單層或堆疊層的絕緣層係使用做為第五絕緣層1523;此處,第五絕緣層1523的厚度係300至800奈米。
接著,將抗蝕光罩形成於第五絕緣層1523之上,且選擇性地蝕刻該第四絕緣層1522及第五絕緣層1523,使得形成到達第一電極1509的第一開口1520。該抗蝕光罩係在蝕刻之後去除。較佳地,該第一開口的直徑係大約1至6微米(μm);在此實施例中,該第一開口1520的直徑為2微米。
透過直至此處為止的該等步驟所獲得之半導體裝置的橫剖面視圖對應於第15A圖。
其次,使用濺鍍法、LPCVD法、電漿CVD法、或其類似方法以堆疊氮氧化矽層及非晶矽層。在此實施例中,具有15奈米厚度之非晶矽層及具有6奈米厚度之氮氧化矽層係藉由電漿CVD而以此順序來堆疊;然後,形成抗蝕光罩,且選擇地蝕刻非晶矽層及氮氧化矽層,以致使形成與第一開口1520重疊之非晶矽層1524a及氮氧化矽層1524b,該非晶矽層1524a及氮氧化矽層1524b係做為抗熔絲元件的電阻材料層;該抗蝕光罩係在蝕刻之後予以去除。
透過直至此處為止的該等步驟所獲得之半導體裝置的橫剖面視圖對應於第15B圖。
接著,形成抗蝕光罩,且選擇性蝕刻第四絕緣層1522及第五絕緣層1523,使得形成到達半導體層的接觸孔、到達閘極電極的接觸孔、及到達第一電極1509的第二開口;該抗蝕光罩係在蝕刻之後予以去除。
透過前述步驟所製造出之半導體裝置的橫剖面視圖對應於第15C圖。
接著,以包含氫氟酸的蝕刻劑來去除半導體層的暴露表面上及第一電極1509的暴露表面上所形成之氧化物膜,且同時,清洗該等半導體層的暴露表面及該第一電極1509的暴露表面。
其次,導電層係藉由濺鍍法以形成,而形成抗熔絲的上方電極、PIN二極體的電極、薄膜電晶體的源極和汲極電極及其類似物、以及其類似電極。此導電層係以諸如鎢、鈦、鋁、鎳、鉻、鉬、鉭、鈷、鋯、釩、鈀、鉿、鉑、或鐵之物質,或其合金或化合物的單層或堆疊層而形成。然而,此導電層亦係使用於薄膜電晶體的源極及汲極電極;因此,較佳地使用具有與薄膜電晶體之半導體層接觸之相對低的接觸電阻,例如,可使用鈦層、包含微量矽之鋁層、及鈦層的三層結構或鈦層、包含鎳和碳之鋁合金層、及鈦層的三層結構。在此實施例中,係使用100奈米厚度之鈦層、350奈米厚度之純鋁層、及100奈米厚度之鈦層的三層結構。進一步地,此實施例顯示其中使用鎢層做為抗熔絲之下方電極的材料以及使用鈦層做為上方電極的材料;然而,該等材料並未特別地受到限制,只要它們可改變電阻材料層的狀態自高電阻狀態至低電阻狀態即可,且相同的材料可使用於抗熔絲的上方電極及下方電極。當抗熔絲的下方電極及上方電極係使用相同的材料以形成時,它們係形成為具有選擇自諸如鎢、鈦、鋁、鎳、鉻、鉬、鉭、鈷、鋯、釩、鈀、鉿、鉑、或鐵之物質的材料,其合金材料或化合物材料之單層結構或層列結構。
接著,形成抗蝕光罩,且選擇性地蝕刻導電層,以致使形成作用成為源極或汲極電極的導電層1525、1526、1527、1528、1531、1532、1533、及1534,作用成為PIN二極體之電極的導線1529及1530,作用成為閘極引線的導線1535、1536、1537、1538、及1539,半導體記憶體電路部的第二電極1540及第三電極1541,以及天線部的第四電極1542。第二電極1540與第一開口1520重疊以用作抗熔絲的上方電極;此外,第三電極1541與第二開口重疊以電性連接至第一電極1509。注意的是,第四電極1542係透過並未描繪於此的連接以電性連接至天線部之薄膜電晶體。抗蝕光罩係在蝕刻之後予以去除。
透過前述步驟所製造出之半導體裝置的橫剖面視圖對應於第15D圖。在此實施例中,在邏輯電路部1550中的薄膜電晶體、在半導體記憶體電路部1552中的PIN二極體1559和抗熔絲1560、以及在天線部1554中的薄膜電晶體係形成於同一基板之上。此處,係顯示設置於邏輯電路部1550中的p通道電晶體和n通道電晶體、設置於半導體記憶體電路部1552中的PIN二極體1559和抗熔絲1560、以及設置於天線部中的電容器和n通道電晶體。注意的是,本發明之一實施例並未受限於此,且設置於半導體記憶體電路部1552中的薄膜電晶體可為p通道電晶體;進一步地,p通道電晶體可設置於天線部1554之中,此處,為便利起見,僅描繪一n通道電晶體。
接著,形成第六絕緣層1543以覆蓋邏輯電路部1550中的薄膜電晶體,半導體記憶體電路部1552中的PIN二極體和抗熔絲元件,以及天線部1554中的薄膜電晶體。包含氧化矽的絕緣層或使用有機樹脂所形成的絕緣層可使用做為第六絕緣層1543;較佳地,係使用包含氧化矽的絕緣層以改善半導體裝置的可靠度。選擇性地,在其中將於稍後形成的天線係藉由網版印刷法以形成的情況中,因為第六絕緣層1543較佳地具有平坦表面,所以較佳地使用由塗佈法所形成之包含有機樹脂的絕緣層。用以形成第六絕緣層1543的材料可由業者適當地選擇。進一步地,可形成將於稍後形成之該天線,以便到達與邏輯電路部1550及半導體記憶體電路部1552重疊的區域;在此情況中,該第六絕緣層1543亦作用成為層間絕緣層,其隔離邏輯電路部1550的元件及半導體記憶體電路部1552的元件自該天線。在天線具有圓形形狀(例如,迴圈天線)或螺旋形狀的情況中,天線之二末端的其中之一者係由下方層的導線所引線;因此,較佳地提供第六絕緣層1543。然而,在其中使用微波方法且天線具有線性形狀(例如,偶極天線)、扁平形狀(例如,微帶天線)、或其類似形狀的情況中,可將稍後形成的天線配置以便不與邏輯電路部及半導體記憶體電路部重疊;因而,無需一定要設置第六絕緣層1543。
其次,形成抗蝕光罩,且選擇性蝕刻該第六絕緣層1543,使得形成到達第三電極1541的第三開口及到達第四電極1542的第四開口。該抗蝕光罩係在蝕刻之後予以去除。
第16A圖係已經歷直至此處為止之步驟的半導體裝置之橫剖面視圖。
接著,形成金屬層於第六絕緣層1543之上。做為金屬層,可使用選擇自Ti、Ni、及Au之單層或堆疊層。然後,形成抗蝕光罩,且選擇性地蝕刻該金屬層,以致使引線1544形成於第一電極1509的引線部1562之中,且形成天線的基底層1545。注意的是,此處之引線1544及基底層1545可藉由同樣地使用金屬罩幕之濺鍍法以選擇性地形成,而無需使用該抗蝕光罩。當提供天線之基底層1545時,可確保接觸天線之大的接觸面積。此外,引線1544係根據電路設計之佈局,而無需一定要形成。
第16B圖係已經歷直至此處為止之步驟的半導體裝置之橫剖面視圖。
接著,形成天線1546於天線的基底層1545之上。該天線1546可藉由其中Al、Ag、或其類似物之金屬層係由濺鍍法所形成,且然後,被選擇性地蝕刻成為所欲形狀之此一方法而形成。選擇性地,天線1546可藉由網版印刷法以形成。網版印刷法意指其中油墨或糊狀物係藉使用所謂刮漿板之橡膠、塑膠、或金屬葉片以轉移至放置在網版之相反側的製作品之方法,其中油墨或糊狀物係提供於網版之上,而該網版係以此一方式形成,亦即,預定圖案係由光敏樹脂形成於由金屬網狀物或高分子化合物纖維網狀物所製成之基底上的方式。網版印刷法具有優點在於,可低成本地實現相當大的區域中之圖案形成。
第16C圖係已經歷直至此處為止之步驟的半導體裝置之橫剖面視圖。在此實施例中,在邏輯電路部1550中的薄膜電晶體、在半導體記憶體電路部1552中的PIN二極體1559及抗熔絲、以及在天線部1554中的薄膜電晶體及天線係形成於同一基板之上。
接著,金屬層1502及支撐基板1501係由分離法予以去除。分離可發生在金屬氧化物層的內側、在第一絕緣層1503與金屬氧化物層之間的介面處、或在金屬氧化物層與金屬層1502之間的介面處,使得在第一絕緣層1503之上將變成半導體裝置的部分可以以相當小的力而自基板1501來分離。當去除金屬層1502及支撐基板1501時,可將固定基板附著至其中提供天線於該處之側。
接著,藉由切割器、晶粒切割法、或其類似者,將其上形成複數個半導體裝置之一薄片分割成為個別的半導體裝置。此外,藉由使用其中撿拾及分離各個半導體裝置之方法,則無需該分割步驟。
然後,將該等半導體裝置固定至片狀基板。針對該片狀基板,可使用塑膠、紙張、預浸材、陶質薄片、或其類似物。半導體裝置可予以固定,以便插入於兩個片狀基板之間,或半導體裝置可以以黏著層而固定至一片狀基板。針對黏著層,可使用各式各樣的硬化型黏著劑,例如諸如反應性硬化型黏著劑之光硬化型黏著劑、熱固性黏著劑、或紫外光硬化黏著劑;或好氣性黏著劑。選擇性地,可在紙的形成之中設置半導體裝置,使得該半導體裝置可設置於一紙張之內部。
已經歷上述步驟之半導體裝置的記憶體包含依據本發明一實施例之半導體記憶體裝置。具備設置有依據本發明一實施例之半導體記憶體裝置的半導體裝置,可降低導線的數目且可達成小型化。進一步地,可減少資料寫入或資料讀取中之故障。
注意的是,此實施例可以與其他實施例之任一者適當地結合。
(實施例7)
在此實施例中,將顯示實施例5及6中所描述之設置有依據本發明一實施例之半導體記憶體裝置的半導體裝置之使用形式的一實例。
如第17A至17F圖中所描繪地,半導體裝置可廣泛地被使用且可藉由提供用於下述而使用,例如用於紙鈔、硬幣、有價證券、不記名債券、證件(例如,駕照或居留卡,請參閱第17A圖)、或諸如用於包裝之容器(例如,包裝紙或瓶子,請參閱第17C圖)、記錄媒體(例如,DVD或影帶,請參閱第17B圖)、交通工具(例如,腳踏車,請參閱第17D圖)、私人物品(例如,手提袋或眼鏡)、食品、植物、動物、衣服、日用品、或電子裝置(例如,液晶顯示裝置、EL顯示裝置、電視機、或行動電話)的物體、或該等物體的運送標籤(請參閱第17E及17F圖)。
依據本發明之一實施例的半導體裝置1700係藉由例如安裝於印刷電路板之上、附著於表面、或嵌入於其中而固定於產品之上,例如可將半導體裝置結合於書籍的紙張之中或將被固定於各個物體中之封裝的有機樹脂之中。關於依據本發明之一實施例的半導體裝置1700,可達成小的尺寸、薄的形狀、及輕便,且甚至在被固定於物體之中後,並不會損壞該物體本身的吸引力設計。進一步地,紙鈔、硬幣、有價證券、不記名債券、文件、或其類似物可藉由設置有依據本發明之一實施例的半導體裝置1700,而具備識別功能,且該等識別功能可使用以防止仿造。進一步地,當將依據本發明一實施例之半導體裝置附著到用於包裝之容器、記錄媒體、私人物品、食品、衣服、日用品、電子裝置、或其類似物時,則可有效率地使用諸如檢查系統的系統;甚至,交通工具可藉由設置有依據本發明一實施例之半導體裝置而具有針對偷竊或類似情事之更高的安全性。
當以此方式來使用設置有依據本發明一實施例之半導體記憶體裝置的半導體裝置時,可維持用以交換資訊之資料於正確值;因此,可增加物品的鑑認性或安全的可靠度。
注意的是,此實施例模式可以與其他實施例的任一者適當地結合。
此申請案係根據2008年9月5日在日本專利局所申請之日本專利申請案序號2008-227769,該申請案之全部內容係結合於本文以供參考用。
100,200,600,1410...半導體記憶體裝置
101,601...位元線驅動器電路
102,602...字線驅動器電路
103,603...記憶體胞格陣列
104,1559...PIN二極體
105,605,700,1560...抗熔絲
106,606...記憶體胞格
201...介面部
202...升壓電路
301~303,401...箭頭
351...開關
501~504...週期
604...薄膜電晶體
702,710,1540~1542,1509...電極
704...低電阻材料層
706,803,808,1522,1523,1543,1007,1503,1513...絕緣層
708,807,1008...矽層
800,1000,1501...支撐基板
801,1001...阻隔膜
802...半導體層
804,1002,1525~1528,1531~1534,806A,806B,1006,1010...導電層
805,1009...第一層間膜
809,1003,1514b...p型半導體區
810,1004,1516b...本質半導體區
811,1005...n型半導體區
901,1101...層間膜
1400,1700...半導體裝置
1401...讀取器/寫入器
1402,1404,1546...天線
1403...無線電信號
1405...整流器電路
1406...定電壓電路
1407...解調電路
1408...調變電路
1409...邏輯電路
1411...僅讀記憶體(ROM)
1502...金屬層
1504~1507...閘極電極
1510,1511...側壁絕緣層
1512...閘極絕緣層
1520...開口
1529,1530,1535~1539...導線
1544...引線
1545...基底層
1550...邏輯電路部
1552...半導體記憶體電路部
1554...天線部
1562...引線部
1514a...p型雜質區
1516a,1521a,1521c...通道形成區
1515a...n型雜質區
1517a,1517c...高濃度雜質區
1517b,1519b,1521b...雜質區
1519a,1519c...低濃度雜質區
1524a...非晶矽層
1524b...氮氧化矽層
第1A及IB圖係用以描繪實施例1之圖式;
第2圖係用以描繪實施例1之圖式;
第3A至3C圖係用以描繪實施例1之圖式;
第4A至4C圖係用以描繪實施例1之圖式;
第5圖係用以描繪實施例1之圖式;
第6A及6B圖係用以描繪實施例1之圖式;
第7圖係用以描繪實施例2之圖式;
第8A及8B圖係用以描繪實施例3之圖式;
第9A及9B圖係用以描繪實施例3之圖式;
第10A及10B圖係用以描繪實施例4之圖式;
第11A及11B圖係用以描繪實施例4之圖式;
第12A及12B圖係用以描繪實施例4之圖式;
第13A及13B圖係用以描繪實施例4之圖式;
第14圖係用以描繪實施例5之圖式;
第15A至15D圖係用以描繪實施例6之圖式;
第16A至16C圖係用以描繪實施例6之圖式;以及
第17A至17F圖係用以描繪實施例7之圖式。
100...半導體記憶體裝置
101...位元線驅動器電路
102...字線驅動器電路
103...記憶體胞格陣列
106...記憶體胞格

Claims (12)

  1. 一種半導體記憶體裝置,包含:複數個字線;複數個位元線,係與該複數個字線交叉;以及複數個記憶體胞格,係以矩陣方式來配置,其中該複數個記憶體胞格之各者包括PIN二極體及抗熔絲,其中該PIN二極體之陽極係電性連接至該複數個位元線的其中之一者,其中該PIN二極體之陰極係電性連接至該抗熔絲之第一端子,其中該抗熔絲之第二端子係電性連接至該複數個字線的其中之一者,其中該抗熔絲包含矽層及絕緣層,該矽層及該絕緣層係插入於一對電極之間,以及其中該PIN二極體的p型半導體區、本質半導體區、和n型半導體區在基板的表面上且平行該表面。
  2. 如申請專利範圍第1項之半導體記憶體裝置,其中該抗熔絲之該第一端子係連接至該絕緣層,以及其中該抗熔絲之該第二端子係連接至該矽層。
  3. 如申請專利範圍第1項之半導體記憶體裝置,其中該絕緣層係氧化矽、氮化矽、氮氧化矽、及氧化氮化矽的其中之任一者。
  4. 如申請專利範圍第1項之半導體記憶體裝置,其中 該矽層包括非晶矽、微晶矽、及多晶矽的其中之任一者。
  5. 一種半導體記憶體裝置,包含:複數個字線;複數個位元線,係與該複數個字線交叉;以及複數個記憶體胞格,係以矩陣方式來配置,其中該複數個記憶體胞格之各者包含PIN二極體及抗熔絲,其中該抗熔絲之第一端子係電性連接至該複數個位元線的其中之一者,其中該抗熔絲之第二端子係電性連接至該PIN二極體的陽極,其中該PIN二極體的陰極係電性連接至該複數個字線的其中之一者,其中該抗熔絲包含矽層及絕緣層,該矽層及該絕緣層係插入於一對電極之間,以及其中該PIN二極體的p型半導體區、本質半導體區、和n型半導體區在基板的表面上且平行該表面。
  6. 如申請專利範圍第5項之半導體記憶體裝置,其中該抗熔絲之該第一端子係連接至該絕緣層,以及其中該抗熔絲之該第二端子係連接至該矽層。
  7. 如申請專利範圍第5項之半導體記憶體裝置,其中該絕緣層係氧化矽、氮化矽、氮氧化矽、及氧化氮化矽的其中之任一者。
  8. 如申請專利範圍第5項之半導體記憶體裝置,其中 該矽層包含非晶矽、微晶矽、及多晶矽的其中之任一者。
  9. 一種半導體記憶體裝置,包含:複數個字線;複數個位元線,係與該複數個字線交叉;以及複數個記憶體胞格,係以矩陣方式來配置,其中該複數個記憶體胞格之各者包含PIN二極體及抗熔絲,其中該PIN二極體之陽極係電性連接至該複數個位元線的其中之一者,其中該PIN二極體之陰極係電性連接至該抗熔絲之第一端子,其中該抗熔絲之第二端子係電性連接至該複數個字線的其中之一者,其中該抗熔絲包含矽層及絕緣層,該矽層及該絕緣層係插入於一對電極之間,以及其中該PIN二極體之p型半導體區、本質半導體區、及n型半導體區係對齊平行於基板的表面。
  10. 如申請專利範圍第9項之半導體記憶體裝置,其中該抗熔絲之該第一端子係連接至該絕緣層,以及其中該抗熔絲之該第二端子係連接至該矽層。
  11. 如申請專利範圍第9項之半導體記憶體裝置,其中該絕緣層係氧化矽、氮化矽、氮氧化矽、及氧化氮化矽的其中之任一者。
  12. 如申請專利範圍第9項之半導體記憶體裝置,其 中該矽層包含非晶矽、微晶矽、及多晶矽的其中之任一者。
TW098129534A 2008-09-05 2009-09-02 半導體記憶體裝置和半導體裝置 TWI492361B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2008227769 2008-09-05

Publications (2)

Publication Number Publication Date
TW201025551A TW201025551A (en) 2010-07-01
TWI492361B true TWI492361B (zh) 2015-07-11

Family

ID=41797037

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098129534A TWI492361B (zh) 2008-09-05 2009-09-02 半導體記憶體裝置和半導體裝置

Country Status (4)

Country Link
US (1) US8248833B2 (zh)
JP (1) JP5519219B2 (zh)
TW (1) TWI492361B (zh)
WO (1) WO2010026865A1 (zh)

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5118716B2 (ja) * 2010-03-16 2013-01-16 株式会社東芝 半導体記憶装置の製造方法
US9224496B2 (en) 2010-08-11 2015-12-29 Shine C. Chung Circuit and system of aggregated area anti-fuse in CMOS processes
US9818478B2 (en) 2012-12-07 2017-11-14 Attopsemi Technology Co., Ltd Programmable resistive device and memory using diode as selector
US10923204B2 (en) 2010-08-20 2021-02-16 Attopsemi Technology Co., Ltd Fully testible OTP memory
US9070437B2 (en) 2010-08-20 2015-06-30 Shine C. Chung Circuit and system of using junction diode as program selector for one-time programmable devices with heat sink
US10916317B2 (en) 2010-08-20 2021-02-09 Attopsemi Technology Co., Ltd Programmable resistance memory on thin film transistor technology
US10229746B2 (en) 2010-08-20 2019-03-12 Attopsemi Technology Co., Ltd OTP memory with high data security
US8649203B2 (en) 2010-08-20 2014-02-11 Shine C. Chung Reversible resistive memory using polysilicon diodes as program selectors
US9711237B2 (en) 2010-08-20 2017-07-18 Attopsemi Technology Co., Ltd. Method and structure for reliable electrical fuse programming
US9460807B2 (en) 2010-08-20 2016-10-04 Shine C. Chung One-time programmable memory devices using FinFET technology
US9824768B2 (en) 2015-03-22 2017-11-21 Attopsemi Technology Co., Ltd Integrated OTP memory for providing MTP memory
US10249379B2 (en) 2010-08-20 2019-04-02 Attopsemi Technology Co., Ltd One-time programmable devices having program selector for electrical fuses with extended area
US9496033B2 (en) 2010-08-20 2016-11-15 Attopsemi Technology Co., Ltd Method and system of programmable resistive devices with read capability using a low supply voltage
US9076513B2 (en) 2010-11-03 2015-07-07 Shine C. Chung Low-pin-count non-volatile memory interface with soft programming capability
TWI478168B (zh) 2010-12-08 2015-03-21 莊建祥 反熔絲記憶體及電子系統
US8848423B2 (en) 2011-02-14 2014-09-30 Shine C. Chung Circuit and system of using FinFET for building programmable resistive devices
US10192615B2 (en) 2011-02-14 2019-01-29 Attopsemi Technology Co., Ltd One-time programmable devices having a semiconductor fin structure with a divided active region
US10586832B2 (en) 2011-02-14 2020-03-10 Attopsemi Technology Co., Ltd One-time programmable devices using gate-all-around structures
US9412473B2 (en) 2014-06-16 2016-08-09 Shine C. Chung System and method of a novel redundancy scheme for OTP
JP5756971B1 (ja) * 2014-10-31 2015-07-29 株式会社フローディア アンチヒューズメモリおよび半導体記憶装置
WO2016099580A2 (en) * 2014-12-23 2016-06-23 Lupino James John Three dimensional integrated circuits employing thin film transistors
JP6500200B2 (ja) * 2015-02-25 2019-04-17 株式会社フローディア 半導体記憶装置
US11615859B2 (en) 2017-04-14 2023-03-28 Attopsemi Technology Co., Ltd One-time programmable memories with ultra-low power read operation and novel sensing scheme
US10726914B2 (en) 2017-04-14 2020-07-28 Attopsemi Technology Co. Ltd Programmable resistive memories with low power read operation and novel sensing scheme
US10535413B2 (en) 2017-04-14 2020-01-14 Attopsemi Technology Co., Ltd Low power read operation for programmable resistive memories
US11062786B2 (en) 2017-04-14 2021-07-13 Attopsemi Technology Co., Ltd One-time programmable memories with low power read operation and novel sensing scheme
US10770160B2 (en) 2017-11-30 2020-09-08 Attopsemi Technology Co., Ltd Programmable resistive memory formed by bit slices from a standard cell library
US20220238540A1 (en) * 2021-01-22 2022-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Memory devices and methods of manufacturing thereof
US12483429B2 (en) 2021-06-01 2025-11-25 Attopsemi Technology Co., Ltd Physically unclonable function produced using OTP memory

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7190602B2 (en) * 1998-11-16 2007-03-13 Sandisk 3D Llc Integrated circuit incorporating three-dimensional memory array with dual opposing decoder arrangement
US7410838B2 (en) * 2004-04-29 2008-08-12 Taiwan Semiconductor Manufacturing Co., Ltd. Fabrication methods for memory cells

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61230360A (ja) * 1985-04-05 1986-10-14 Fujitsu Ltd Prom素子の製造方法
JP3501416B2 (ja) 1994-04-28 2004-03-02 忠弘 大見 半導体装置
US6534841B1 (en) 2001-12-14 2003-03-18 Hewlett-Packard Company Continuous antifuse material in memory structure
JP2004259882A (ja) * 2003-02-25 2004-09-16 Seiko Epson Corp 半導体装置及びその製造方法
US7663915B2 (en) 2004-02-10 2010-02-16 Semiconductor Energy Laboratory Co., Ltd. Nonvolatile memory
US20060067117A1 (en) * 2004-09-29 2006-03-30 Matrix Semiconductor, Inc. Fuse memory cell comprising a diode, the diode serving as the fuse element
US7405465B2 (en) 2004-09-29 2008-07-29 Sandisk 3D Llc Deposited semiconductor structure to minimize n-type dopant diffusion and method of making
US7224013B2 (en) 2004-09-29 2007-05-29 Sandisk 3D Llc Junction diode comprising varying semiconductor compositions
JP2006128211A (ja) * 2004-10-26 2006-05-18 Disco Abrasive Syst Ltd ウエーハの分割装置
JP5190182B2 (ja) 2005-05-31 2013-04-24 株式会社半導体エネルギー研究所 半導体装置
EP1886261B1 (en) 2005-05-31 2011-11-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5137453B2 (ja) 2006-04-28 2013-02-06 株式会社半導体エネルギー研究所 半導体装置の作製方法
EP1850378A3 (en) 2006-04-28 2013-08-07 Semiconductor Energy Laboratory Co., Ltd. Memory device and semicondutor device
US7742351B2 (en) 2006-06-30 2010-06-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
US7450414B2 (en) * 2006-07-31 2008-11-11 Sandisk 3D Llc Method for using a mixed-use memory array

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7190602B2 (en) * 1998-11-16 2007-03-13 Sandisk 3D Llc Integrated circuit incorporating three-dimensional memory array with dual opposing decoder arrangement
US7410838B2 (en) * 2004-04-29 2008-08-12 Taiwan Semiconductor Manufacturing Co., Ltd. Fabrication methods for memory cells

Also Published As

Publication number Publication date
US20100061136A1 (en) 2010-03-11
TW201025551A (en) 2010-07-01
US8248833B2 (en) 2012-08-21
WO2010026865A1 (en) 2010-03-11
JP5519219B2 (ja) 2014-06-11
JP2010087494A (ja) 2010-04-15

Similar Documents

Publication Publication Date Title
TWI492361B (zh) 半導體記憶體裝置和半導體裝置
TWI422037B (zh) 半導體裝置及其製造方法
JP5376706B2 (ja) 半導体装置の作製方法
CN100576557C (zh) 半导体器件及其制造方法
JP5641840B2 (ja) 半導体装置
US9735163B2 (en) Semiconductor device
JP5259160B2 (ja) 半導体装置の作製方法
US8750022B2 (en) Semiconductor memory device and semiconductor device
EP1825478B1 (en) Semiconductor device and method for manufacturing the same
US7994607B2 (en) Semiconductor device and manufacturing method thereof
CN101101905B (zh) 装有熔丝存储器的半导体装置
US8964489B2 (en) Semiconductor memory device capable of optimizing an operation time of a boosting circuit during a writing period
JP5296360B2 (ja) 半導体装置およびその作製方法
US7692999B2 (en) Nonvolatile memory and semiconductor device including nonvolatile memory
JP2011096353A (ja) 半導体装置の駆動方法
JP5364249B2 (ja) ヒューズ素子、半導体装置、及び装置の作製方法
US8825943B2 (en) Semiconductor device and driving method the same
JP2010079984A (ja) 半導体記憶装置の駆動方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees