TWI469119B - 顯示器及其閘極驅動器 - Google Patents
顯示器及其閘極驅動器 Download PDFInfo
- Publication number
- TWI469119B TWI469119B TW101128325A TW101128325A TWI469119B TW I469119 B TWI469119 B TW I469119B TW 101128325 A TW101128325 A TW 101128325A TW 101128325 A TW101128325 A TW 101128325A TW I469119 B TWI469119 B TW I469119B
- Authority
- TW
- Taiwan
- Prior art keywords
- transistor
- driving
- control
- timing signal
- signal
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 41
- 230000003071 parasitic effect Effects 0.000 claims description 14
- 230000000087 stabilizing effect Effects 0.000 claims description 11
- 239000013078 crystal Substances 0.000 claims description 6
- 238000010586 diagram Methods 0.000 description 17
- 230000006641 stabilisation Effects 0.000 description 13
- 238000011105 stabilization Methods 0.000 description 13
- 230000007704 transition Effects 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 239000010409 thin film Substances 0.000 description 5
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 4
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 4
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 4
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 4
- 230000001737 promoting effect Effects 0.000 description 2
- 230000001105 regulatory effect Effects 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000007812 deficiency Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000005215 recombination Methods 0.000 description 1
- 230000006798 recombination Effects 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/06—Modifications for ensuring a fully conducting state
- H03K17/063—Modifications for ensuring a fully conducting state in field-effect transistor switches
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal Display Device Control (AREA)
Description
本發明是有關於一種驅動裝置,且特別是有關於一種顯示器及其閘極驅動器。
近年來隨著顯示技術的發展,顯示器解析度扮演著關鍵性的角色,一般而言,顯示裝置可以被分類為主動發光和非主動發光兩類。主動發光顯示裝置的例子為映像管和發光二極體,而非主動發光顯示裝置的例子為液晶顯示器。
液晶顯示器相較於傳統的映像管顯示器而言具有體積小及省電等優點,而已為市場上之主流。在運作上,為使資料線的電壓被輸入液晶顯示元件以開啟畫素,薄膜電晶體顯示器中包括有驅動器元件。此驅動器的主要功能是輸出需要的電壓至畫素,以控制液晶顯示元件的扭轉程度。驅動器可區分為兩種,一為源極驅動器,另一為閘極驅動器。源極驅動器是安排資料的輸入;而閘極驅動器則是決定液晶顯示元件的扭轉與快慢。然而,現有的閘極驅動器普遍會有下列缺陷:1.邊界(border)大小在金屬佈線上很難縮小;2.輸出給薄膜電晶體的閘極電壓略顯不足。
由此可見,上述現有的閘極驅動器,顯然仍存在不便與缺陷,而有待加以進一步改進。為了解決上述問題,相關領域莫不費盡心思來謀求解決之道,但長久以來一直未見適用的方式被發展完成。因此,如何能提供足夠的充電電壓並減少電路佈線的空間,實屬當前重要研發課題之
一,亦成為當前相關領域亟需改進的目標。
因此,本發明主要是提供一種顯示器及其閘極驅動器,以解決現有技術的缺失。
本發明之一態樣係關於一種閘極驅動器,其包含複數個閘極驅動單元,該些閘極驅動單元中每一者包括控制電路、推動電路、驅動輸出電路與電壓穩定電路。控制電路電性連接前一級閘極驅動單元與後一級閘極驅動單元。推動電路電性連接控制電路,用以推動後一級閘極驅動單元。驅動輸出電路電性連接推動電路與一畫素陣列,用以驅動畫素陣列中之至少一掃描線。電壓穩定電路電性連接推動電路與驅動輸出電路。
在一實施例中,驅動輸出電路包含複數個驅動電晶體,其中前述驅動電晶體之第一端分別用以接收不同的時序信號,前述驅動電晶體之第二端分別連接畫素陣列中之複數條掃描線。
在一實施例中,前述驅動電晶體包含第一驅動電晶體以及第二驅動電晶體。第一驅動電晶體之第一端用以接收一第一時序信號,第一驅動電晶體之第二端連接前述掃描線中一第一掃描線。第二驅動電晶體之第一端接收第二時序信號,第二驅動電晶體之第二端連接前述掃描線中一第二掃描線。
在一實施例中,推動電路包含輸出電晶體以及電容器。輸出電晶體之第一端接收一第三時序信號,輸出電晶
體之第二端連接後一級閘極驅動單元之控制電路,輸出電晶體之控制端連接前述驅動電晶體之控制端。電容器具有第一端與第二端,第一端電性連接輸出電晶體之第二端,第二端電性連接前述驅動電晶體之控制端。此外,電容器的電容量可大於第一驅動電晶體及第二驅動電晶體中每一者之寄生電容量。
在一實施例中,控制電路包含第一控制電晶體以及第二控制電晶體。第一控制電晶體之第一端用以接收一輸入信號,第一控制電晶體之第二端連接輸出電晶體之控制端,第一控制電晶體之控制端連接前一級閘極驅動單元。第二控制電晶體之第一端用以接收輸入信號,第二控制電晶體之第二端連接輸出電晶體之控制端,第二控制電晶體之控制端連接後一級閘極驅動單元。
在一實施例中,電壓穩定電路包含第一電晶體以及第二電晶體。第一電晶體之第一端連接第一驅動電晶體之第二端,第一電晶體之第二端連接一參考電壓,第一電晶體之控制端用以接收一第四時序信號。第二電晶體之第一端連接第二驅動電晶體之第二端,第二電晶體之第二端連接參考電壓,第二電晶體之控制端用以接收第四時序信號。
在一實施例中,前述驅動電晶體包含第一驅動電晶體、第二驅動電晶體、第三驅動電晶體以及第四驅動電晶體。第一驅動電晶體之第一端接收一第一時序信號,第一驅動電晶體之第二端連接前述掃描線中一第一掃描線。第二驅動電晶體之第一端接收一第二時序信號,第二驅動電晶體之第二端連接前述掃描線中一第二掃描線。第三驅動
電晶體之第一端接收一第三時序信號,第三驅動電晶體之第二端連接前述掃描線中一第三掃描線。第四驅動電晶體之第一端接收一第四時序信號,第四驅動電晶體之第二端連接前述掃描線中一第四掃描線。第一時序信號、第二時序信號、第三時序信號以及第四時序信號彼此具有一相位差。
其次,推動電路可包含輸出電晶體以及電容器輸出電晶體之第一端用以接收一第五時序信號,輸出電晶體之第二端連接後一級閘極驅動單元之控制電路,輸出電晶體之控制端連接前述驅動電晶體之控制端,其中第五時序信號之工作期間為第一時序信號、第二時序信號、第三時序信號與第四時序信號之總工作期間。電容器具有一第一端與一第二端,第一端電性連接輸出電晶體之第二端,第二端電性連接前述驅動電晶體之控制端。此外,容器的電容量可大於第一驅動電晶體、第二驅動電晶體、第三驅動電晶體及第四驅動電晶體中每一者之寄生電容量。
在一實施例中,電壓穩定電路包含第一電晶體、第二電晶體、第三電晶體以及第四電晶體。第一電晶體之第一端連接第一驅動電晶體之第二端,第一電晶體之第二端連接一參考電壓,該第一電晶體之控制端用以接收一第六時序信號,其中第六時序信號與第五時序信號之相位相反。第二電晶體之第一端連接第二驅動電晶體之第二端,第二電晶體之第二端連接參考電壓,第二電晶體之控制端用以接收第六時序信號。第三電晶體之第一端連接第三驅動電晶體之第二端,第三電晶體之第二端連接參考電壓,第三
電晶體之控制端用以接收第六時序信號。第四電晶體之第一端連接第四驅動電晶體之第二端,第四電晶體之第二端連接參考電壓,第四電晶體之控制端用以接收第六時序信號。
本發明之另一態樣係關於一種顯示器,其包含複數條資料線、複數條掃描線以及閘極驅動器。前述掃描線與前述資料線交錯配置。閘極驅動器耦接前述掃描線,並用以依序驅動前述掃描線,其中閘極驅動器包含複數級閘極驅動單元,前述閘極驅動單元中每一者包含控制電路、推動電路以及驅動輸出電路。控制電路電性連接前一級閘極驅動單元與後一級閘極驅動單元,並用以產生控制信號。推動電路電性連接控制電路,並用以依據控制信號以及第一時序信號產生推動信號傳送至前一級閘極驅動單元以及後一級閘極驅動單元。驅動輸出電路電性連接推動電路以及前述掃描線中至少一者,並用以依據控制信號產生至少一掃描信號驅動前述掃描線中之相應掃描線。
在一實施例中,驅動輸出電路更包含第一驅動電晶體以及第二驅動電晶體。第一驅動電晶體用以接收一第二時序信號,並依據控制信號輸出第二時序信號作為一第一掃描信號。第二驅動電晶體用以接收一第三時序信號,並依據控制信號輸出第三時序信號作為一第二掃描信號。其中,第二時序信號與第三時序信號彼此具有一相位差。
在一實施例中,推動電路包含輸出電晶體以及電容器,輸出電晶體用以接收第一時序信號,並依據控制信號輸出第一時序信號作為推動信號,以推動後一級閘極驅動
單元,其中第一時序信號之工作期間為第二時序信號與第三時序信號之總工作期間。電容器電性連接於輸出電晶體之一控制端和一第一端之間,用以儲存對應於控制信號之一位準電壓。
在一實施例中,電容器的電容量大於第一驅動電晶體及第二驅動電晶體中每一者之寄生電容量。
在一實施例中,驅動輸出電路更包含第一驅動電晶體、第二驅動電晶體、第三驅動電晶體以及第四驅動電晶體。第一驅動電晶體用以接收一第二時序信號,並依據控制信號輸出第二時序信號作為一第一掃描信號。第二驅動電晶體用以接收一第三時序信號,並依據控制信號輸出第三時序信號作為一第二掃描信號。第三驅動電晶體用以接收一第四時序信號,並依據控制信號輸出第四時序信號作為一第三掃描信號。第四驅動電晶體用以接收一第五時序信號,並依據控制信號輸出第五時序信號作為一第四掃描信號。其中,第二時序信號、第三時序信號、第四時序信號與第五時序信號彼此具有一相位差。
在一實施例中,推動電路包含輸出電晶體以及電容器。輸出電晶體用以接收第一時序信號,並依據控制信號輸出第一時序信號作為推動信號,以推動後一級閘極驅動單元,其中第一時序信號之工作期間為第二時序信號、第三時序信號、第四時序信號與第五時序信號之總工作期間。電容器電性連接於輸出電晶體之一控制端和一第一端之間,用以儲存相應於控制信號之一位準電壓。
在一實施例中,電容器的電容量大於第一驅動電晶
體、第二驅動電晶體、第三驅動電晶體及第四驅動電晶體中每一者之寄生電容量。
綜上所述,本發明之技術方案與現有技術相比具有明顯的優點和有益效果。藉由上述技術方案,可達到相當的技術進步,並具有產業上的廣泛利用價值,其至少具有下列優點:1.藉由推動電路與驅動輸出電路的配置,減少電路佈線的空間;以及2.輸出足夠的閘極電壓給薄膜電晶體。
以下將以實施方式對上述之說明作詳細的描述,並對本發明之技術方案提供更進一步的解釋。
下文係舉實施例配合所附圖式作詳細說明,但所提供之實施例並非用以限制本發明所涵蓋的範圍,而結構運作之描述非用以限制其執行之順序,任何由元件重新組合之結構,所產生具有均等功效的裝置,皆為本發明所涵蓋的範圍。此外,圖式僅以說明為目的,並未依照原尺寸作圖。
另外,關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,而『耦接』或『連接』還可指二或多個元件元件相互操作或動作。
第1圖係依照本發明實施例繪示一種顯示器的示意圖。顯示器100包含影像顯示區110、源極驅動器120以及閘極驅動器130。影像顯示區110包含由複數條資料線
(如:N條資料線DL1~DLN)與複數條掃描線(如:M條掃描線GL1~GLM)交錯配置而形成的畫素陣列112以及多個顯示畫素115,且顯示畫素115配置於上述畫素陣列中。源極驅動器120耦接資料線DL1~DLN,並用以輸出資料信號透過資料線DL1~DLN傳送至影像顯示區110給對應的畫素115,而閘極驅動器130耦接掃描線GL1~GLM,並用以輸出掃描信號依序驅動掃描線GL1~GLM,透過掃描線GL1~GLM傳送至影像顯示區110給對應的畫素115。
第2圖係依照本發明實施例繪示一種顯示器中影像顯示區與閘極驅動器的配置示意圖,其中圖示影像顯示區與閘極驅動器的配置可應用於如第1圖所示之顯示器100,但不以此為限。如第2圖所示,閘極驅動器可包含複數個閘極驅動單元210,其中部分的閘極驅動單元210配置於影像顯示區220的左側,其餘部分的閘極驅動單元210則配置於影像顯示區220的右側,且兩側的閘極驅動單元210係以交替的方式輸出掃描信號以驅動掃描線。在一實施例中,兩側的閘極驅動單元210係以交替的方式由上至下輸出掃描信號驅動掃描線,而在另一實施例中,兩側的閘極驅動單元210則以交替的方式由下至上輸出掃描信號驅動掃描線。此外,兩側的閘極驅動單元210中每一者均可依據實際需求選擇性地輸出一或多個掃描信號,舉例而言,左側閘極驅動單元210中的第一個閘極驅動單元210可以輸出第一與第三掃描信號,左側閘極驅動單元210中的第二個閘極驅動單元210可以輸出第五與第七掃描信號,依
此規則類推,而右側閘極驅動單元210中的第一個閘極驅動單元210可以輸出第二與第四掃描信號,而右側閘極驅動單元210中的第二個閘極驅動單元210可以輸出第六與第八掃描信號,依此規則類推。根據以上敘述,則第一至第八掃描信號可被依序輸出。
實作上,前述包含多個閘極驅動單元210的閘極驅動器可以移位暫存器電路的型式製作於基板(如:玻璃基板)上,故亦可稱之為閘極整合驅動電路(Gate driver on Array,GOA)。
第3圖係依照本發明實施例繪示一種閘極驅動器中閘極驅動單元的配置示意圖,其中圖示閘極驅動單元的配置可應用於如第1圖或第2圖所示之實施例,但不以此為限。如第3圖所示,閘極驅動器包含複數個閘極驅動單元(如:閘極驅動單元GD1_L1、GD2_L1、GD3_L1、...以及GD1_L2、GD2_L2、GD3_L2、...,對應於第2圖中一側的多個閘極驅動單元210),上述閘極驅動單元可以均配置於同一側,且可分為兩組串接的閘極驅動單元,分別用以依據相應的時序信號輸出掃描信號(如:G1、G3、G5、G7、G9、G11、...);而第2圖中另一側的多個閘極驅動單元210(如:輸出G2、G4、G6、G8、G10、G12、...的閘極驅動單元)則對應設置於影像顯示區220的另一側。此外,G1、G2、G3、G4、...等通常是依序輸出以驅動畫素。
舉例來說,閘極驅動單元GD1_L1、GD2_L1、GD3_L1、...串接,其中閘極驅動單元GD1_L1依據時序信號CLK5_L1、CLK1_L1、CLK2_L1操作而輸出掃描信號
G1、G3,而串接之閘極驅動單元GD2_L1依據時序信號XCLK5_L1、CLK3_L1、CLK4_L1操作而輸出掃描信號G9、G11。另一方面,閘極驅動單元GD1_L2、GD2_L2、GD3_L2、...串接,其中閘極驅動單元GD1_L2依據時序信號CLK5_L2、CLK1_L2、CLK2_L2操作而輸出掃描信號G5、G7,而串接之閘極驅動單元GD2_L2依據時序信號XCLK5_L2、CLK3_L2、CLK4_L2操作而輸出掃描信號G13、G15。在一實施例中,時序信號CLK1_L1、CLK2_L1、CLK3_L1、CLK4_L1彼此具有一相位差,時序信號CLK1_L2、CLK2_L2、CLK3_L2、CLK4_L2彼此具有一相位差,而時序信號CLK5_L1、XCLK5_L1之相位相反,時序信號CLK5_L2、XCLK5_L2之相位相反。
此外,第3圖所示之實施例僅係例示性地繪示位於同一側的閘極驅動單元;亦即,閘極驅動器亦包含位於另一側的複數個閘極驅動單元,且另一側閘極驅動單元的配置與第3圖所示之實施例類似,並同樣可依據相應的時序信號輸出掃描信號(如:掃描信號G2、G4、G6、G8、G10、G12、...)。
第4圖係依照本發明實施例所繪示之一種閘極驅動器中閘極驅動單元的電路示意圖。此閘極驅動單元400可應用於第3圖所示之實施例,但不以此為限,且為方便說明起見,下述係以第N級閘極驅動單元(如:閘極驅動單元GDN_L1)為例。
閘極驅動單元400包含控制電路410、推動電路420、
驅動輸出電路430以及電壓穩定電路440。控制電路410電性連接前一級閘極驅動單元(如:閘極驅動單元GD(N-1)_L1)與後一級閘極驅動單元(如:閘極驅動單元GD(N+1)_L1),並用以接收輸入信號Bi以及前一級閘極驅動單元與後一級閘極驅動單元各自輸出的推動信號SRN-1
、SRN+1
,以產生控制信號CS。推動電路420電性連接控制電路410,用以依據控制信號CS以及時序信號CLK5產生本級推動信號SRN
傳送至前一級閘極驅動單元以及後一級閘極驅動單元,藉此推動後一級閘極驅動單元。驅動輸出電路430電性連接推動電路420與畫素陣列(或其中至少一掃描線),用以依據控制信號CS產生至少一掃描信號(如:掃描信號G_odd、G_even)驅動畫素陣列中相應之掃描線。電壓穩定電路440電性連接推動電路420與驅動輸出電路430,並用以於推動電路420及驅動輸出電路430各自輸出推動信號SRN
和掃描信號之後,依據穩壓信號(如:時序信號CLK5、XCLK5)及參考電壓VGL,對推動電路420及驅動輸出電路430之信號輸出端進行穩壓操作。
驅動輸出電路430可包含一或多個驅動電晶體,其用以依據控制信號CS產生相應的掃描信號驅動相應之掃描線,其中前述驅動電晶體的控制端係用以接收控制信號CS,前述驅動電晶體的一端分別用以接收不同的時序信號,前述驅動電晶體的另一端分別連接不同的掃描線。
如第4圖所示,驅動輸出電路430包含驅動電晶體M1、M2。驅動電晶體M1的控制端電性連接控制電路410,
其一端用以接收時序信號CLK1,其另一端電性連接電壓穩定電路440及相應的掃描線,並用以輸出掃描信號G_odd。驅動電晶體M2的控制端電性連接控制電路410,其一端用以接收時序信號CLK2,其另一端電性連接電壓穩定電路440及相應的掃描線,並用以輸出掃描信號G_even。
具體而言,閘極驅動單元400可對應為第3圖所示之閘極驅動單元GD1_L1、GD1_L2、GD2_L1、...等等,且例如當閘極驅動單元400對應為第3圖所示之閘極驅動單元GD1_L1時,時序信號CLK1、CLK2、CLK5可分別對應第3圖所示之信號CLK1_L1、CLK2_L1、CLK5_L1,且掃描信號G_odd、G_even可分別對應第3圖所示之信號G1、G3。舉例來說,當閘極驅動單元400為第3圖所示之閘極驅動單元GD1_L1時,則驅動電晶體M1、M2可分別接收時序信號CLK1_L1(CLK1)、CLK2_L1(CLK2),並依據控制信號CS操作而分別輸出時序信號CLK1_L1(CLK1)、CLK2_L1(CLK2)作為掃描信號G1(G_odd)、G3(G_even)。
需注意的是,第4圖所示之驅動輸出電路430僅為例示而已,其並非用以限定本發明;亦即,驅動輸出電路430可僅包括單一驅動電晶體,亦可包括二個以上之驅動電晶體。換言之,本領域具通常知識者當可依據實際需求,在不脫離本發明之精神和範圍內,於驅動輸出電路430中應用不同數量的驅動電晶體。
其次,推動電路420包括輸出電晶體M3與電容器C1。輸出電晶體M3的控制端電性連接控制電路410,其一端用
以接收時序信號CLK5,其另一端電性連接電壓穩定電路440以及前一級閘極驅動單元與後一級閘極驅動單元,並用以輸出推動信號SRN
傳送至前一級閘極驅動單元以及後一級閘極驅動單元。電容器C1的一端(即節點Q)電性連接輸出電晶體M3和驅動電晶體M1、M2之控制端,電容器C1的另一端電性連接輸出電晶體M3中與電壓穩定電路440連接的一端,且電容器C1可用以儲存對應於控制信號CS之一位準電壓,使得節點Q的電壓位準可依據控制信號CS先由電容器C1所儲存之電壓抬升至一定位準,以利輸出電晶體M3和驅動電晶體M1、M2的導通。
在本實施例中,電容器C1的電容量大於驅動電晶體M1、M2中每一者之寄生電容量。具體而言,驅動電晶體M1、M2的控制端與輸出端之間可能存在寄生電容,而電容器C1的電容量係大於驅動電晶體M1、M2中存在的寄生電容量。因此,上述節點Q的電壓位準可幾乎完全由電容器C1所儲存之電壓先行抬升至一定位準,接著於時序信號CLK5輸入時,再由輸出電晶體M3對節點Q的電壓位準作進一步抬升。
由上述實施例可知,推動信號SRN
以及掃描信號G_odd、G_even係由各別對應的電晶體輸出,如此可避免當推動信號與掃描信號由同一電晶體輸出(或單一電晶體的輸出同時作為推動信號與掃描信號)時,推動後一級閘極驅動單元的操作與驅動掃描線的操作彼此影響,使得驅動掃描線的能力減弱。因此,推動信號SRN
以及掃描信號G_odd、G_even由各別對應的電晶體輸出,可以增加驅動
掃描線的能力,同時亦可以增加推動信號SRN
推動後一級閘極驅動單元的能力,避免推動的能力受到影響。
第5圖係依照本發明另一實施例所繪示之一種閘極驅動單元的電路示意圖。相較於第4圖而言,第4圖的控制電路410及電壓穩定電路440可以例如第5圖之實施例所示。本實施例中之控制電路410a更可包含控制電晶體M4、M5。控制電晶體M4的控制端連接前一級閘極驅動單元,並用以接收前一級閘極驅動單元輸出的推動信號SRN-1
,其一端用以接收輸入信號Bi,其另一端連接輸出電晶體M3之控制端。控制電晶體M5的控制端連接後一級閘極驅動單元,並用以接收後一級閘極驅動單元輸出的推動信號SRN+1
,其一端用以接收輸入信號Bi,其另一端連接輸出電晶體M3之控制端。
其次,相較於第4圖而言,本實施例中之電壓穩定電路440a更可包含電晶體M6、M7、M8,用以各自依據時序信號XCLK5對推動電路420和驅動輸出電路430進行穩壓操作。電晶體M6之控制端用以接收時序信號XCLK5,其一端連接驅動電晶體M1中用以輸出掃描信號G_odd的一端,其另一端連接參考電壓VGL。電晶體M7之控制端用以接收時序信號XCLK5,其一端連接驅動電晶體M2中用以輸出掃描信號G_even的一端,其另一端連接參考電壓VGL。電晶體M8之控制端用以接收時序信號XCLK5,其一端連接輸出電晶體M3中用以輸出推動信號SRN
的一端,其另一端連接參考電壓VGL。
再者,相較於第4圖而言,本實施例中之電壓穩定電路440a更可包含電晶體M9、M10、M11、M12、M13,其各自對推動電路420和驅動輸出電路430進行穩壓操作。電晶體M9的控制端連接控制電晶體M4、M5的一端,電晶體M9的一端用以透過電容器C2接收時序信號CLK5,其另一端連接參考電壓VGL。電晶體M10的控制端連接電晶體M9的一端,電晶體M10的一端連接輸出電晶體M3的控制端,其另一端連接參考電壓VGL。電晶體M11的控制端連接電晶體M9的一端,電晶體M11的一端連接輸出電晶體M3中用以輸出推動信號SRN
的一端,其另一端連接參考電壓VGL。電晶體M12的控制端連接電晶體M9的一端,電晶體M12的一端連接驅動電晶體M1中用以輸出掃描信號G_odd的一端,其另一端連接參考電壓VGL。電晶體M13的控制端連接電晶體M9的一端,電晶體M13的一端連接驅動電晶體M2中用以輸出掃描信號G_even的一端,其另一端連接參考電壓VGL。
實作上,上述電晶體可以是一般電晶體或薄膜電晶體(TFT)。
下述將以實施例來說明閘極驅動單元的操作情形。第6圖係依照本發明實施例繪示一種如第3圖或第5圖所示之閘極驅動單元操作的時序圖。如第6圖所示,時序信號CLK1_L1、CLK2_L1、CLK3_L1、CLK4_L1彼此具有一相位差,時序信號CLK1_L2、CLK2_L2、CLK3_L2、CLK4_L2彼此具有一相位差,而時序信號CLK5_L1、XCLK5_L1之
相位相反,時序信號CLK5_L2、XCLK5_L2之相位相反。此外,時序信號CLK5_L1之工作期間為時序信號CLK1_L1、CLK2_L1之總工作期間,而時序信號CLK5_L2之工作期間為時序信號CLK1_L2、CLK2_L2之總工作期間。
為清楚及方便說明起見,下述僅以第5圖所示之單級閘極驅動單元和第6圖所示之時序圖為例來作說明,其餘閘極驅動單元之操作均類似。下述第5圖中之輸入信號Bi、時序信號CLK1、CLK2、CLK5、XCLK5,可以分別例如是第6圖所示之輸入信號Bi1_L1、時序信號CLK1_L1、CLK2_L1、CLK5_L1、XCLK5_L1。
首先,於時間t0,輸入信號Bi1_L1轉態於高位準,且電晶體M4接收前一級閘極驅動單元所輸出的推動信號SRN-1
而導通,使得輸入信號Bi1_L1透過電晶體M4輸出作為控制信號CS,並傳送至電晶體M3、M1、M2。此時,電容器C1可儲存對應於控制信號CS之位準電壓,使得節點Q的電壓位準可依據控制信號CS先由電容器C1所儲存之電壓抬升至一定位準。
接著,於時間t1,時序信號CLK5_L1、CLK1_L1轉態於高位準,使得節點Q的電壓位準進一步被抬升至更高位準,以利電晶體M3、M1、M2的導通,且電晶體M3因節點Q的電壓位準而具有較大的推動能力。此時,電晶體M3、M1、M2均處於導通狀態,且時序信號CLK5_L1透過電晶體M3輸出作為推動信號SRN
,以供推動後一級閘極驅動單元的操作,而時序信號CLK1_L1亦透過電晶體
M1輸出作為掃描信號G_odd。
其次,於時間t2,時序信號CLK5_L1仍保持於高位準,且時序信號CLK2_L1轉態於高位準,此時電晶體M2仍處於導通狀態,且時序信號CLK2_L1透過電晶體M2輸出作為掃描信號G_even。
然後,於時間t3,時序信號XCLK5_L1轉態於高位準,使得電晶體M6、M7、M8依據時序信號XCLK5_L1導通,以將輸出推動信號SRN
及掃描信號G_odd、G_even的端點拉降至參考電壓VGL直至時間t4,藉此完成穩定電壓的操作。
上述操作僅為例示而已,並非用以限定本發明。舉例而言,第5圖中之輸入信號Bi、時序信號CLK1、CLK2、CLK5、XCLK5,亦可以分別例如是第6圖所示之輸入信號Bi1_L2、時序信號CLK1_L2、CLK2_L2、CLK5_L2、XCLK5_L2,或者第5圖中之時序信號CLK1、CLK2亦可以分別例如是第6圖所示之時序信號CLK3_L1、CLK4_L1。換言之,第5圖中之輸入信號Bi、時序信號CLK1、CLK2、CLK5、XCLK5,可以是第6圖中相對應之操作信號,故於此不再贅述。
另一方面,本領域具通常知識者亦可在不脫離本發明之精神和範圍內,依據實際需求相應調整第6圖所示之時序信號,使得閘極驅動單元可以如第2圖所示以交替的方式由下至上輸出掃描信號驅動掃描線。
第7圖係依照本發明次一實施例所繪示之一種閘極驅
動單元的電路示意圖。相較於第5圖而言,本實施例中之驅動輸出電路430a更可包含驅動電晶體M14、M15:亦即,驅動輸出電路430a包含驅動電晶體M1、M2、M14、M15。驅動電晶體M1、M2各自用以輸出掃描信號G_odd1、G_even1,類似第5圖所示之實施例。驅動電晶體M14的控制端電性連接控制電路410a,其一端用以接收時序信號CLK3,其另一端電性連接電壓穩定電路440b及相應的掃描線,並用以輸出掃描信號G_odd2。驅動電晶體M15的控制端電性連接控制電路410a,其一端用以接收時序信號CLK4,其另一端電性連接電壓穩定電路440b及相應的掃描線,並用以輸出掃描信號G_even2。時序信號CLK1、CLK2、CLK3、CLK4彼此具有一相位差。
舉例來說,當第7圖所示之閘極驅動單元為第3圖所示之閘極驅動單元GD1_L1時,則驅動電晶體M1、M2、M14、M15可分別接收時序信號CLK1、CLK2、CLK3、CLK4,並依據控制信號CS操作而分別輸出時序信號CLK1、CLK2、CLK3、CLK4作為掃描信號G1、G3、G5、G7。
類似地,電容器C1的一端(即節點Q)電性連接輸出電晶體M3和驅動電晶體M1、M2、M14、M15之控制端,電容器C1的另一端電性連接輸出電晶體M3中與電壓穩定電路440b連接的一端,且電容器C1可用以儲存對應於控制信號CS之位準電壓,使得節點Q的電壓位準可依據控制信號CS先由電容器C1所儲存之電壓抬升至一定位準,以利輸出電晶體M3和驅動電晶體M1、M2、M14、M15
的導通。
在本實施例中,電容器C1的電容量大於驅動電晶體M1、M2、M14、M15中每一者之寄生電容量。具體而言,驅動電晶體M1、M2、M14、M15的控制端與輸出端之間可能存在寄生電容,而電容器C1的電容量係大於驅動電晶體M1、M2、M14、M15中存在的寄生電容量。因此,上述節點Q的電壓位準可由電容器C1所儲存之電壓先行抬升至一定位準,接著於時序信號CLK5輸入時,再由輸出電晶體M3對節點Q的電壓位準作進一步抬升。
此外,相較於第5圖而言,本實施例中之電壓穩定電路440b更可包含電晶體M16、M17,用以各自依據時序信號XCLK5對驅動輸出電路430a進行穩壓操作。電晶體M16之控制端用以接收時序信號XCLK5,其一端連接驅動電晶體M14中用以輸出掃描信號G_odd2的一端,其另一端連接參考電壓VGL。電晶體M17之控制端用以接收時序信號XCLK5,其一端連接驅動電晶體M15中用以輸出掃描信號G_even2的一端,其另一端連接參考電壓VGL。
再者,本實施例中之電壓穩定電路440b更可包含電晶體M18、M19。電晶體M18的控制端連接電晶體M9的一端,電晶體M18的一端連接驅動電晶體M14中用以輸出掃描信號G_odd2的一端,其另一端連接參考電壓VGL。電晶體M19的控制端連接電晶體M9的一端,電晶體M19的一端連接驅動電晶體M15中用以輸出掃描信號G_even2的一端,其另一端連接參考電壓VGL。
實作上,上述電晶體可以是一般電晶體或薄膜電晶體
(TFT)。
第8圖係依照本發明實施例繪示一種如第7圖所示之閘極驅動單元操作的時序圖。相較於第6圖,於第8圖中,時序信號CLK5_L1之工作期間為時序信號CLK1_L1、CLK2_L1、CLK3_L1、CLK4_L1之總工作期間,而時序信號CLK5_L2之工作期間為時序信號CLK1_L2、CLK2_L2、CLK3_L2、CLK4_L2之總工作期間。
類似地,為清楚及方便說明起見,下述僅以第7圖所示之單級閘極驅動單元和第8圖所示之時序圖為例來作說明,其餘閘極驅動單元之操作均類似。下述第7圖中之時序信號CLK1、CLK2、CLK5、XCLK5,可以分別例如是第8圖所示之時序信號CLK1_L1、CLK2_L1、CLK5_L1、XCLK5_L1。
首先,在輸入信號Bi1_L1轉態於高位準之後,輸入信號Bi1_L1透過電晶體M4輸出作為控制信號CS,並傳送至電晶體M3、M1、M2、M14、M15。此時,電容器C1可儲存對應於控制信號CS之位準電壓,使得節點Q的電壓位準可依據控制信號CS先由電容器C1所儲存之電壓抬升至一定位準。
接著,於時間t0,時序信號CLK5_L1、CLK1_L1轉態於高位準,使得節點Q的電壓位準進一步被抬升至更高位準,以利電晶體M3、M1、M2、M14、M15的導通,且電晶體M3因節點Q的電壓位準而具有較大的推動能力。此時,電晶體M3、M1、M2、M14、M15均處於導通狀態,
且時序信號CLK5_L1透過電晶體M3輸出作為推動信號SRN
,以供推動後一級閘極驅動單元的操作,而時序信號CLK1_L1亦透過電晶體M1輸出作為掃描信號G_odd1。
其次,於時間t1,時序信號CLK5_L1仍保持於高位準,且時序信號CLK2_L1轉態於高位準,此時電晶體M2仍處於導通狀態,且時序信號CLK2_L1透過電晶體M2輸出作為掃描信號G_even1。
於時間t2,時序信號CLK5_L1仍保持於高位準,且時序信號CLK3_L1轉態於高位準,此時電晶體M14仍處於導通狀態,且時序信號CLK3_L1透過電晶體M14輸出作為掃描信號G_odd2。
於時間t3,時序信號CLK5_L1仍保持於高位準,且時序信號CLK4_L1轉態於高位準,此時電晶體M15仍處於導通狀態,且時序信號CLK4_L1透過電晶體M15輸出作為掃描信號G_even2。
然後,於時間t4,時序信號XCLK5_L1轉態於高位準,使得電晶體M6、M7、M8、M16、M17依據時序信號XCLK5_L1導通,以將輸出推動信號SRN
及掃描信號G_odd、G_even的端點拉降至參考電壓VGL,藉此完成穩電的操作。同樣地,上述操作僅為例示而已,並非用以限定本發明,且本領域具通常知識者亦可在不脫離本發明之精神和範圍內,依據實際需求相應調整第8圖所示之時序信號,使得閘極驅動單元可以如第2圖所示以交替的方式由下至上輸出掃描信號驅動掃描線。
由前述實施例可知,推動信號以及掃描信號係由各別
對應的電晶體輸出,如此可避免當推動信號與掃描信號由同一電晶體輸出(或單一電晶體的輸出同時作為推動信號與掃描信號)時,推動後一級閘極驅動單元的操作與驅動掃描線的操作彼此影響,使得驅動掃描線的能力減弱。因此,推動信號以及掃描信號由各別對應的電晶體輸出,可以增加驅動掃描線的能力,同時亦可以增加推動信號推動後一級閘極驅動單元的能力,避免推動的能力受到影響。
雖然本發明已以實施方式揭露如上,然其並非用以限定本發明,任何熟習此技藝者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧顯示器
110、220‧‧‧影像顯示區
112‧‧‧畫素陣列
115‧‧‧顯示畫素
120‧‧‧源極驅動器
130‧‧‧閘極驅動器
210、400‧‧‧閘極驅動單元
410、410a‧‧‧控制電路
420‧‧‧推動電路
430、430a‧‧‧驅動輸出電路
440、440a、440b‧‧‧電壓穩定電路
M1~M19‧‧‧電晶體
C1、C2‧‧‧電容器
DL1~DLN‧‧‧資料線
GL1~GLM‧‧‧掃描線
第1圖係依照本發明實施例繪示一種顯示器的示意圖。
第2圖係依照本發明實施例繪示一種顯示器中影像顯示區與閘極驅動器的配置示意圖。
第3圖係依照本發明實施例繪示一種閘極驅動器中閘極驅動單元的配置示意圖。
第4圖係依照本發明實施例所繪示之一種閘極驅動器中閘極驅動單元的電路示意圖。
第5圖係依照本發明另一實施例所繪示之一種閘極驅動單元的電路示意圖。
第6圖係依照本發明實施例繪示一種如第3圖或第5圖所示之閘極驅動單元操作的時序圖。
第7圖係依照本發明次一實施例所繪示之一種閘極驅動單元的電路示意圖。
第8圖係依照本發明實施例繪示一種如第7圖所示之閘極驅動單元操作的時序圖。
410a‧‧‧控制電路
420‧‧‧推動電路
430‧‧‧驅動輸出電路
440a‧‧‧電壓穩定電路
電晶體‧‧‧M1~M13
C1、C2‧‧‧電容器
Claims (12)
- 一種閘極驅動器,包含複數個閘極驅動單元,該些閘極驅動單元中每一者包含:一控制電路,電性連接前一級閘極驅動單元與後一級閘極驅動單元;一推動電路,電性連接該控制電路,用以推動該後一級閘極驅動單元;一驅動輸出電路,電性連接該推動電路與一畫素陣列,用以驅動該畫素陣列中之至少一掃描線,該驅動輸出電路包含:一第一驅動電晶體,具有一第一端、一第二端與一控制端,其中該第一驅動電晶體之第一端用以接收一第一時序信號,該第一驅動電晶體之第二端連接該些掃描線中一第一掃描線;以及一第二驅動電晶體,具有一第一端、一第二端與一控制端,其中該第二驅動電晶體之第一端接收一第二時序信號,該第二驅動電晶體之第二端連接該些掃描線中一第二掃描線;以及一電壓穩定電路,電性連接該推動電路與該驅動輸出電路。
- 如請求項1所述之閘極驅動器,其中該推動電路包含:一輸出電晶體,具有一第一端、一第二端與一控制端,其中該輸出電晶體之第一端接收一第三時序信號,該輸出 電晶體之第二端連接該後一級閘極驅動單元之該控制電路,該輸出電晶體之控制端連接該些驅動電晶體之控制端;以及一電容器,具有一第一端與一第二端,該第一端電性連接該輸出電晶體之第二端,該第二端電性連接該些驅動電晶體之控制端。
- 如請求項2所述之閘極驅動器,其中該電容器的電容量大於該第一驅動電晶體及該第二驅動電晶體中每一者之寄生電容量。
- 如請求項2所述之閘極驅動器,其中該控制電路包含:一第一控制電晶體,具有一第一端、一第二端與一控制端,其中該第一控制電晶體之第一端用以接收一輸入信號,該第一控制電晶體之第二端連接該輸出電晶體之控制端,該第一控制電晶體之控制端連接該前一級閘極驅動單元;以及一第二控制電晶體,具有一第一端、一第二端與一控制端,其中該第二控制電晶體之第一端用以接收該輸入信號,該第二控制電晶體之第二端連接該輸出電晶體之控制端,該第二控制電晶體之控制端連接該後一級閘極驅動單元。
- 如請求項4所述之閘極驅動器,其中該電壓穩定電 路包含:一第一電晶體,具有一第一端、一第二端與一控制端,其中該第一電晶體之第一端連接該第一驅動電晶體之第二端,該第一電晶體之第二端連接一參考電壓,該第一電晶體之控制端用以接收一第四時序信號;以及一第二電晶體,具有一第一端、一第二端與一控制端,其中該第二電晶體之第一端連接該第二驅動電晶體之第二端,該第二電晶體之第二端連接該參考電壓,該第二電晶體之控制端用以接收該第四時序信號。
- 如請求項1所述之閘極驅動器,其中該驅動輸出電路更包含:一第三驅動電晶體,具有一第一端、一第二端與一控制端,其中該第三驅動電晶體之第一端接收一第三時序信號,該第三驅動電晶體之第二端連接該些掃描線中一第三掃描線;以及一第四驅動電晶體,具有一第一端、一第二端與一控制端,其中該第四驅動電晶體之第一端接收一第四時序信號,該第四驅動電晶體之第二端連接該些掃描線中一第四掃描線;其中該第一時序信號、該第二時序信號、該第三時序信號以及該第四時序信號彼此具有一相位差。
- 如請求項6所述之閘極驅動器,其中該推動電路包含: 一輸出電晶體,具有一第一端、一第二端與一控制端,其中該輸出電晶體之第一端用以接收一第五時序信號,該輸出電晶體之第二端連接該後一級閘極驅動單元之該控制電路,該輸出電晶體之控制端連接該些驅動電晶體之控制端,其中該第五時序信號之工作期間為該第一時序信號、該第二時序信號、該第三時序信號與該第四時序信號之總工作期間;以及一電容器,具有一第一端與一第二端,該第一端電性連接該輸出電晶體之第二端,該第二端電性連接該些驅動電晶體之控制端。
- 如請求項7所述之閘極驅動器,其中該電容器的電容量大於該第一驅動電晶體、該第二驅動電晶體、該第三驅動電晶體及該第四驅動電晶體中每一者之寄生電容量。
- 如請求項7所述之閘極驅動器,其中該電壓穩定電路包含:一第一電晶體,具有一第一端、一第二端與一控制端,其中該第一電晶體之第一端連接該第一驅動電晶體之第二端,該第一電晶體之第二端連接一參考電壓,該第一電晶體之控制端用以接收一第六時序信號,其中該第六時序信號與該第五時序信號之相位相反;一第二電晶體,具有一第一端、一第二端與一控制端,其中該第二電晶體之第一端連接該第二驅動電晶體之第二端,該第二電晶體之第二端連接該參考電壓,該第二電晶 體之控制端用以接收該第六時序信號;一第三電晶體,具有一第一端、一第二端與一控制端,其中該第三電晶體之第一端連接該第三驅動電晶體之第二端,該第三電晶體之第二端連接該參考電壓,該第三電晶體之控制端用以接收該第六時序信號;以及一第四電晶體,具有一第一端、一第二端與一控制端,其中該第四電晶體之第一端連接該第四驅動電晶體之第二端,該第四電晶體之第二端連接該參考電壓,該第四電晶體之控制端用以接收該第六時序信號。
- 一種顯示器,包含:複數條資料線;複數條掃描線,與該些資料線交錯配置;以及一閘極驅動器,耦接該些掃描線,並用以依序驅動該些掃描線,其中該閘極驅動器包含複數級閘極驅動單元,該些閘極驅動單元中每一者包含:一控制電路,電性連接前一級閘極驅動單元與後一級閘極驅動單元,並用以產生一控制信號;一推動電路,電性連接該控制電路,並用以依據該控制信號以及一第一時序信號產生一推動信號傳送至該前一級閘極驅動單元以及該後一級閘極驅動單元;以及一驅動輸出電路,電性連接該推動電路以及該些掃描線中至少一者,並用以依據該控制信號產生至少一掃描信號驅動該些掃描線中之相應掃描線,該驅動 輸出電路包含:一第一驅動電晶體,用以接收一第二時序信號,並依據該控制信號輸出該第二時序信號作為一第一掃描信號;以及一第二驅動電晶體,用以接收一第三時序信號,並依據該控制信號輸出該第三時序信號作為一第二掃描信號。
- 如請求項10所述之顯示器,其中該第二時序信號與該第三時序信號彼此具有一相位差;其中該推動電路包含:一輸出電晶體,用以接收該第一時序信號,並依據該控制信號輸出該第一時序信號作為該推動信號,以推動該後一級閘極驅動單元,其中該第一時序信號之工作期間為該第二時序信號與該第三時序信號之總工作期間;以及一電容器,電性連接於該輸出電晶體之一控制端和一第一端之間,用以儲存對應於該控制信號之一位準電壓,其中該電容器的電容量大於該第一驅動電晶體及該第二驅動電晶體中每一者之寄生電容量。
- 如請求項10所述之顯示器,其中該驅動輸出電路更包含:一第三驅動電晶體,用以接收一第四時序信號,並依據該控制信號輸出該第四時序信號作為一第三掃描信號;以及 一第四驅動電晶體,用以接收一第五時序信號,並依據該控制信號輸出該第五時序信號作為一第四掃描信號;其中該第二時序信號、該第三時序信號、該第四時序信號與該第五時序信號彼此具有一相位差;其中該推動電路包含:一輸出電晶體,用以接收該第一時序信號,並依據該控制信號輸出該第一時序信號作為該推動信號,以推動該後一級閘極驅動單元,其中該第一時序信號之工作期間為該第二時序信號、該第三時序信號、該第四時序信號與該第五時序信號之總工作期間;以及一電容器,電性連接於該輸出電晶體之一控制端和一第一端之間,用以儲存相應於該控制信號之一位準電壓,其中該電容器的電容量大於該第一驅動電晶體、該第二驅動電晶體、該第三驅動電晶體及該第四驅動電晶體中每一者之寄生電容量。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW101128325A TWI469119B (zh) | 2012-08-06 | 2012-08-06 | 顯示器及其閘極驅動器 |
| CN201210385634.4A CN102867478B (zh) | 2012-08-06 | 2012-10-12 | 显示器及其栅极驱动器 |
| US13/798,441 US8952945B2 (en) | 2012-08-06 | 2013-03-13 | Display and gate driver thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW101128325A TWI469119B (zh) | 2012-08-06 | 2012-08-06 | 顯示器及其閘極驅動器 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201407575A TW201407575A (zh) | 2014-02-16 |
| TWI469119B true TWI469119B (zh) | 2015-01-11 |
Family
ID=47446320
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW101128325A TWI469119B (zh) | 2012-08-06 | 2012-08-06 | 顯示器及其閘極驅動器 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US8952945B2 (zh) |
| CN (1) | CN102867478B (zh) |
| TW (1) | TWI469119B (zh) |
Families Citing this family (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN103578433B (zh) * | 2012-07-24 | 2015-10-07 | 北京京东方光电科技有限公司 | 一种栅极驱动电路、方法及液晶显示器 |
| TWI469119B (zh) * | 2012-08-06 | 2015-01-11 | Au Optronics Corp | 顯示器及其閘極驅動器 |
| JP6110177B2 (ja) * | 2013-03-27 | 2017-04-05 | 京セラ株式会社 | シフトレジスタ回路および画像表示装置 |
| TWI550622B (zh) * | 2013-06-19 | 2016-09-21 | 友達光電股份有限公司 | 顯示裝置的控制方法以及適用該方法之移位暫存器模組 |
| US9847070B2 (en) | 2014-10-22 | 2017-12-19 | Apple Inc. | Display with intraframe pause circuitry |
| CN104318888B (zh) * | 2014-11-06 | 2017-09-15 | 京东方科技集团股份有限公司 | 阵列基板栅极驱动单元、方法、电路和显示装置 |
| CN104573028B (zh) * | 2015-01-14 | 2019-01-25 | 百度在线网络技术(北京)有限公司 | 实现智能问答的方法和系统 |
| CN105118450B (zh) * | 2015-08-13 | 2017-09-19 | 深圳市华星光电技术有限公司 | 避免goa基板烧毁的液晶显示器 |
| CN105047158B (zh) * | 2015-08-21 | 2017-11-10 | 深圳市华星光电技术有限公司 | 一种goa电路及液晶显示器 |
| TWI571848B (zh) * | 2015-11-06 | 2017-02-21 | 友達光電股份有限公司 | 閘極驅動電路 |
| TWI567710B (zh) * | 2015-11-16 | 2017-01-21 | 友達光電股份有限公司 | 顯示裝置及陣列上閘極驅動電路 |
| US10402439B2 (en) * | 2016-07-29 | 2019-09-03 | Rovi Guides, Inc. | Systems and methods for executing a supplemental function for a natural language query |
| CN107784983A (zh) * | 2016-08-25 | 2018-03-09 | 中华映管股份有限公司 | 栅极驱动电路 |
| US10417988B2 (en) * | 2017-09-01 | 2019-09-17 | Shenzhen China Star Optoelectronics Technology Co., Ltd. | Gate driver on array driving circuit and liquid crystal display device having the same |
| US10891902B2 (en) * | 2019-05-06 | 2021-01-12 | Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Driving circuit of display device |
| CN110335572B (zh) * | 2019-06-27 | 2021-10-01 | 重庆惠科金渝光电科技有限公司 | 阵列基板行驱动电路单元与其驱动电路及液晶显示面板 |
| WO2022198502A1 (zh) * | 2021-03-24 | 2022-09-29 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
| CN114242018B (zh) * | 2021-12-28 | 2023-05-23 | 深圳创维-Rgb电子有限公司 | Goa驱动电路、goa电路驱动方法及显示面板 |
| WO2024108474A1 (en) * | 2022-11-24 | 2024-05-30 | Boe Technology Group Co., Ltd. | Scan circuit, display apparatus, and method of operating scan circuit |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100245335A1 (en) * | 2009-03-26 | 2010-09-30 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device, driving method of the same, and electronic device including the same |
Family Cites Families (26)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2743683B2 (ja) * | 1991-04-26 | 1998-04-22 | 松下電器産業株式会社 | 液晶駆動装置 |
| JP3513371B2 (ja) * | 1996-10-18 | 2004-03-31 | キヤノン株式会社 | マトリクス基板と液晶装置とこれらを用いた表示装置 |
| JP3588007B2 (ja) * | 1999-05-14 | 2004-11-10 | シャープ株式会社 | 双方向シフトレジスタ、および、それを用いた画像表示装置 |
| TW538400B (en) * | 1999-11-01 | 2003-06-21 | Sharp Kk | Shift register and image display device |
| JP4352598B2 (ja) * | 2000-08-24 | 2009-10-28 | ソニー株式会社 | 液晶表示装置および携帯端末 |
| KR100698239B1 (ko) * | 2000-08-30 | 2007-03-21 | 엘지.필립스 엘시디 주식회사 | 쉬프트 레지스터 회로 |
| JP2002175036A (ja) * | 2000-12-07 | 2002-06-21 | Sanyo Electric Co Ltd | アクティブマトリクス型表示装置 |
| JP3981252B2 (ja) * | 2001-06-07 | 2007-09-26 | 株式会社日立製作所 | 画像表示パネル及び画像表示パネルを有する画像ビューア |
| JP3944394B2 (ja) * | 2002-01-08 | 2007-07-11 | 株式会社日立製作所 | 表示装置 |
| JP2003280615A (ja) * | 2002-01-16 | 2003-10-02 | Sharp Corp | 階調表示基準電圧発生回路およびそれを用いた液晶表示装置 |
| JP4168339B2 (ja) * | 2003-12-26 | 2008-10-22 | カシオ計算機株式会社 | 表示駆動装置及びその駆動制御方法並びに表示装置 |
| KR101166580B1 (ko) * | 2004-12-31 | 2012-07-18 | 엘지디스플레이 주식회사 | 액정표시소자 |
| GB2434686A (en) * | 2006-01-31 | 2007-08-01 | Sharp Kk | A drive circuit including a voltage booster |
| JP2007317288A (ja) * | 2006-05-25 | 2007-12-06 | Mitsubishi Electric Corp | シフトレジスタ回路およびそれを備える画像表示装置 |
| KR101272337B1 (ko) * | 2006-09-01 | 2013-06-07 | 삼성디스플레이 주식회사 | 부분 화면 표시가 가능한 표시장치 및 그 구동방법 |
| KR101344835B1 (ko) * | 2006-12-11 | 2013-12-26 | 삼성디스플레이 주식회사 | 게이트 구동 신호 지연을 감소시키는 방법 및 액정 표시장치 |
| EP2234098B1 (en) * | 2008-01-24 | 2014-04-30 | Sharp Kabushiki Kaisha | Display device and method for driving display device |
| TWI348261B (en) * | 2008-02-29 | 2011-09-01 | Chimei Innolux Corp | Power circuit and liquid crystal display using the same |
| KR101303736B1 (ko) * | 2008-07-07 | 2013-09-04 | 엘지디스플레이 주식회사 | 액정표시장치용 게이트드라이버 |
| TWI393110B (zh) * | 2008-09-26 | 2013-04-11 | Au Optronics Corp | 用於消除殘影之裝置、移位暫存器單元、液晶顯示設備及方法 |
| TWI402817B (zh) | 2009-09-07 | 2013-07-21 | Au Optronics Corp | 移位暫存器電路與其閘極訊號產生方法 |
| KR101170241B1 (ko) * | 2010-06-03 | 2012-07-31 | 하이디스 테크놀로지 주식회사 | Epd 및 디스플레이 장치의 구동회로 |
| TWI410921B (zh) * | 2010-09-29 | 2013-10-01 | Au Optronics Corp | 顯示器驅動電路及顯示器驅動方法 |
| TWI469150B (zh) | 2011-09-02 | 2015-01-11 | Au Optronics Corp | 移位暫存器電路 |
| TWI469119B (zh) * | 2012-08-06 | 2015-01-11 | Au Optronics Corp | 顯示器及其閘極驅動器 |
| TWI505245B (zh) * | 2012-10-12 | 2015-10-21 | Au Optronics Corp | 移位暫存器 |
-
2012
- 2012-08-06 TW TW101128325A patent/TWI469119B/zh active
- 2012-10-12 CN CN201210385634.4A patent/CN102867478B/zh active Active
-
2013
- 2013-03-13 US US13/798,441 patent/US8952945B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20100245335A1 (en) * | 2009-03-26 | 2010-09-30 | Semiconductor Energy Laboratory Co., Ltd. | Liquid crystal display device, driving method of the same, and electronic device including the same |
| TW201040931A (en) * | 2009-03-26 | 2010-11-16 | Semiconductor Energy Lab | Liquid crystal display device, driving method of the same, and electronic device including the same |
Also Published As
| Publication number | Publication date |
|---|---|
| CN102867478B (zh) | 2015-05-06 |
| US8952945B2 (en) | 2015-02-10 |
| US20140035889A1 (en) | 2014-02-06 |
| CN102867478A (zh) | 2013-01-09 |
| TW201407575A (zh) | 2014-02-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI469119B (zh) | 顯示器及其閘極驅動器 | |
| TWI331339B (en) | Shift register circuit and display drive device | |
| TWI417847B (zh) | 移位暫存器、具有移位暫存器之閘驅動電路與顯示面板,及其方法 | |
| CN101118357B (zh) | 显示装置 | |
| JP5728465B2 (ja) | 液晶表示装置 | |
| US9269313B2 (en) | GOA circuit, array substrate, and display device | |
| CN102810303B (zh) | 显示装置 | |
| KR101396942B1 (ko) | 게이트 구동부 및 이를 포함하는 액정표시장치 | |
| US9406400B2 (en) | Gate driving circuit | |
| US20080211760A1 (en) | Liquid Crystal Display and Gate Driving Circuit Thereof | |
| US20120194489A1 (en) | Shift register, scanning signal line drive circuit provided with same, and display device | |
| US8963822B2 (en) | Display apparatus | |
| JP2004199066A (ja) | 表示装置の駆動装置 | |
| US8624819B2 (en) | Driving circuit of liquid crystal display | |
| KR101349781B1 (ko) | 게이트 구동부 및 이를 포함하는 액정표시장치 | |
| KR20080033565A (ko) | 게이트 구동회로 및 이를 갖는 표시 장치 | |
| WO2017206542A1 (zh) | 移位寄存器及其操作方法、栅极驱动电路和显示装置 | |
| CN110299116B (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 | |
| KR20130012382A (ko) | 표시 패널 및 표시 패널에 집적된 구동 장치 | |
| CN101952875A (zh) | 显示装置、显示装置的驱动方法、以及扫描信号线驱动电路 | |
| KR101366851B1 (ko) | 액정표시장치 | |
| TWI514356B (zh) | 顯示面板及其閘極驅動器 | |
| WO2020048305A1 (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
| KR101297241B1 (ko) | 액정표시장치의 구동장치 | |
| JP2008070880A (ja) | 表示装置及びそのストレージ駆動回路 |