TWI451505B - 凹入的半導體基底和相關技術 - Google Patents
凹入的半導體基底和相關技術 Download PDFInfo
- Publication number
- TWI451505B TWI451505B TW100103448A TW100103448A TWI451505B TW I451505 B TWI451505 B TW I451505B TW 100103448 A TW100103448 A TW 100103448A TW 100103448 A TW100103448 A TW 100103448A TW I451505 B TWI451505 B TW I451505B
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor substrate
- redistribution layer
- molding compound
- package
- dielectric film
- Prior art date
Links
Classifications
-
- H10W20/023—
-
- H10W20/056—
-
- H10W70/095—
-
- H10W70/635—
-
- H10W70/65—
-
- H10W70/68—
-
- H10W70/698—
-
- H10W72/20—
-
- H10W72/30—
-
- H10W72/90—
-
- H10W74/016—
-
- H10W90/00—
-
- H10W90/401—
-
- H10W40/228—
-
- H10W70/60—
-
- H10W70/682—
-
- H10W72/01—
-
- H10W72/072—
-
- H10W72/07331—
-
- H10W72/241—
-
- H10W72/244—
-
- H10W72/248—
-
- H10W72/29—
-
- H10W72/884—
-
- H10W72/952—
-
- H10W74/00—
-
- H10W74/142—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Ceramic Engineering (AREA)
- Geometry (AREA)
- Thin Film Transistor (AREA)
Description
本公開的實施方式涉及集成電路領域,並且更具體而言,本公開的實施方式涉及用於封裝組件的凹入的半導體基底的技術、結構和配置。
本文所提供的背景技術描述是以對本公開的內容作一般性說明為目的。在背景技術部分描述的範圍內,目前提及姓名的發明人的工作,以及本說明書在提交申請時可能尚未成為現有技術的方面,無論明示地還是暗含地,都不應認為是針對本公開的現有技術。
在裸片或晶片上形成諸如晶體管之類的集成電路器件,該裸片或晶片的尺寸持續等比例縮小至更小尺寸。裸片的縮減尺寸正挑戰傳統基底製造技術和/或封裝組件技術,該傳統基底製造技術和/或封裝組件技術當前用於向半導體裸片路由電信號或從半導體裸片路由出電信號。舉例而言,層壓基底技術可能不能在基底上製作足夠小的特徵以符合更細微的節距的互連或在所述裸片上形成的其他信號路由特徵。
在一個實施方式中,本公開提供了一種方法,包括提供具有(i)第一表面和(ii)與所述第一表面相反佈置的第二表面的半導體基底,在所述半導體基底的第一表面中形成一個或更多個過孔,所述一個或更多個過孔初始僅穿過所述半導體基底的一部分而不到達所述第二表面,在所述半導體基底的第一表面上形成電介質膜,在所述電介質膜上形成再分佈層,所述再分佈層電耦合至所述一個或更多個過孔,將一個或更多個裸片耦合至所述再分佈層,形成模塑膠以封裹所述一個或更多個裸片的至少一部分,並使所述半導體基底的第二表面凹入以暴露所述一個或更多個過孔。
在另一實施方式中,本公開提供一種方法,所述方法包括提供具有(i)第一表面和(ii)與所述第一表面相反佈置的第二表面的半導體基底,在所述半導體基底的第一表面上形成電介質膜,在所述電介質膜上形成再分佈層,將一個或更多個裸片耦合至所述再分佈層,形成模塑膠以封裹所述一個或更多個裸片的至少一部分,使所述半導體基底的第二表面凹入,並在所述半導體基底的第二表面中形成一個或更多個過孔,所述一個或更多個過孔(i)穿過所述半導體基底至所述半導體基底的第一表面並(ii)與所述再分佈層電耦合。
在另一實施方式中,本公開提供了一種設備,所述設備包括:半導體基底,所述半導體基底具有第一表面、與所述第一表面相反佈置的第二表面、形成於所述第一表面上的電介質膜、形成於所述電介質膜上的再分佈層、以及形成於所述半導體基底中以在所述再分佈層和所述半導體基底的第二表面之間提供電通路的一個或更多個過孔;耦合至所述再分佈層的裸片;以及形成於所述半導體基底的第一表面上的模塑膠。
本公開要求2010年2月3日提交的第61/301,125號美國臨時專利申請、2010年3月22日提交的第61/316,282號美國臨時專利申請、2010年4月5日提交的第61/321,068號美國臨時專利申請和2010年4月16日提交的第61/325,189號美國臨時專利申請的優先權,除了與本說明書不一致之處的部分(如果存在這些部分)外,以上專利申請的整個說明書在此通過引用全文併入本文用於所有目的。
本公開的實施方式描述具有凹入區域的半導體基底和相關封裝組件的技術、結構和配置。
本說明書可能使用基於視角的描述,例如上/下、之上/之下和/或頂部/底部。這類描述僅用於方便論述,並非意于將本文所述實施方式應用限制於任何特定的方向。
為了本公開的目的,用語“A/B”意味著A或B。為了本公開的目的,用語“A和/或B”意味著“(A)、(B)或(A和B)”。為了本公開的目的,用語“A、B和C中至少一個”意味著“(A)、(B)、(C)、(A和B)、(A和C)、(B和C)或(A、B和C)”。為了本公開的目的,用語“(A)B”意味著“(B)或(AB)”,也即,A是可選項。
以最有助於理解請求項主題的方式,描述了作為相繼的多個分立操作的各種操作。然而,描述的順序不應被解釋為暗示這些操作是必須依此順序。具體而言,這些操作可不以所呈現的順序來執行。所描述的操作可以與所描述的實施方式不同的順序來執行。在附加的實施方式中可執行各種附加的操作和/或可省略所描述的操作。
說明書使用用語“在實施方式中”、“在一些實施方式中”或類似語言,所述用語可均指一個或更多個相同的或不同的實施方式。此外,針對本公開的實施方式所使用的術語“包括”、“含有”、“具有”等是同義詞。
圖1至圖6示意性地示出了各種實施例封裝組件的配置,所述封裝組件包括具有凹入表面的半導體基底102。圖1描繪了依照各種實施方式的封裝組件100的配置。封裝組件100包括半導體基底102,半導體基底102是大體上包括諸如矽(Si)之類的半導體材料的基底或內插板(interposer)。也即,半導體基底102的材料的主體是半導體材料。所述半導體材料可包括結晶類材料和/或無定形類材料。舉例而言,在該半導體材料是矽的情形中,該矽材料可包括單晶矽和/或多晶矽的類型。在其他的實施方式中,半導體基底102可包括其他半導體材料,例如鍺、III-V族材料或II-VI族材料,所述鍺、III-V族材料或II-VI族材料也可受益于本文所述的原理。
半導體基底102包括第一表面A1和與第一表面A1相反佈置的第二表面A2。第一表面A1和第二表面A2一般指半導體基底102的相反表面以便於描述本文中所述的各種配置。
依據各種實施方式,所述半導體基底的第二表面A2是凹入的。凹入的第二表面A2一般提供半導體基底102的相對較薄區域以便於穿過基底102的一個或更多個過孔104的形成。在一些實施方式中,半導體基底102是凹入的以具有在約10微米和約500微米之間的厚度T。
一般而言,使用類似於製造裸片上或晶片上的集成電路(IC)結構的那些技術來製造半導體基底102。舉例而言,可使用眾所周知的諸如光刻/刻蝕和/或沉積工藝之類的用於製造裸片上的IC器件的構圖工藝來形成半導體基底102的特徵。通過使用半導體製造技術,半導體基底102可包括比其他類型基底更小的特徵,所述其他類型基底例如層壓(例如有機)基底。對於持續縮減尺寸的裸片而言,半導體基底102便於路由諸如輸入信號/輸出信號(I/O)和/或電源信號/接地信號之類的電信號。舉例而言,在一些實施方式中,半導體基底102允許細微節距的Si對Si互連和在半導體基底102和一個或更多個裸片108之間路由的最終線路。
依據各種實施方式,形成一個或更多個過孔104穿過半導體基底102。所述一個或更多個過孔104提供半導體基底102的第一表面A1和第二表面A2之間的電通路。所述一個或更多個過孔104一般包括導電和/或導熱的材料,例如金屬。電介質材料(例如圖7C的電介質膜105)可佈置於所述一個或更多個過孔104的金屬和半導體基底102的半導體材料之間。在半導體基底102包括矽的實施方式中,所述一個或更多個過孔104是一個或更多個矽貫通孔(TSV)。
在所述半導體基底的第一表面A1和/或第二表面A2上形成電介質膜(例如圖7L的電介質膜105)。類似於連同例如圖7B至圖7M、圖8A至圖8G或圖9A至圖9H所描繪的電介質膜105,所述電介質膜可配置于封裝組件100和圖2至圖6的其他封裝組件中。在圖1至圖6中未描繪所述電介質膜以避免混淆這些圖的各方面。舉例而言,所述電介質膜可包括二氧化矽(SiO2
)、氮化矽(SiN)、氮氧化矽(SiOx
Ny
)或其他合適的電介質材料。所述電介質膜一般對佈置於半導體基底102之上的導電材料提供電絕緣以防止所述導電材料和半導體基底102的半導體材料(例如矽)之間的電流洩漏。
在半導體基底102上形成一個或更多個再分佈層106以路由耦合至半導體基底102的所述一個或更多個裸片108的電信號。舉例而言,所述一個或更多個再分佈層106在所述一個或更多個裸片108和所述一個或更多個過孔104之間可提供電路由。所述一個或更多個再分佈層106一般包括諸如金屬(例如銅或鋁)之類的導電材料。在其他實施方式中,也可使用其他合適的導電材料以形成所述一個或更多個再分佈層106。
所述一個或更多個再分佈層106可包括多種結構以路由電信號,所述多種結構例如焊盤、焊區或跡線。儘管未描繪出,但在所述一個或更多個再分佈層106上可沉積包括電絕緣材料的鈍化層,並對所述鈍化層進行構圖以提供所述鈍化層中的開口,從而允許所述一個或更多個裸片108與所述一個或更多個再分佈層106電耦合,所述電絕緣材料例如聚醯亞胺。
一個或更多個裸片108耦合至半導體基底102。所述一個或更多個裸片108一般包括半導體材料,例如矽。在一個實施方式中,使用相同的半導體材料製造所述一個或更多個裸片108和半導體基底102,從而降低與材料的加熱/冷卻不匹配有關的應力,例如不匹配的熱膨脹係數(CTE)。
可以使用任何合適的配置將所述一個或更多個裸片108耦合至半導體基底102。所述一個或更多個裸片108一般具有有源側和與所述有源側相反佈置的無源側,所述有源側包括的表面上形成有多個集成電路(IC)器件(圖中未示出),所述集成電路器件例如用於邏輯和/或存儲器的晶體管。所述一個或更多個裸片108的有源側電耦合至所述一個或更多個再分佈層106。
在一些實施方式中,如所見,在倒裝晶片配置中使用一個或更多個凸點110將所述一個或更多個裸片108的有源側耦合至所述一個或更多個再分佈層106。在其他一些實施方式中,使用其他結構將所述一個或更多個裸片108的有源側電耦合至所述一個或更多個再分佈層106,所述其他結構例如用以提供引線鍵合配置的一個或更多個鍵合引線。
所述一個或更多個凸點110一般包括諸如焊料或其他金屬之類的導電材料以路由所述一個或更多個裸片108的電信號。依據各種實施方式,所述一個或更多個凸點110包括鉛、金、錫、銅、無鉛材料或它們的組合。所述一個或更多個凸點110可具有多種形狀並可通過使用凸點成形工藝形成,所述多種形狀包括球形、圓柱形、矩形或其他形狀,所述凸點成形工藝例如受控坍塌晶片連接(C4)工藝、柱形凸點成形(stud-bumping)工藝或其他的合適工藝。
雖然圖中未示出,但一個或更多個其他的有源組件或者無源組件可安裝在半導體基底102上。所述組件可包括電子元件和集成電路(IC)。舉例而言,所述組件可包括過濾器組件、電阻器、電感器、功率放大器、電容器或經封裝的IC。在其他實施方式中,其他的有源組件或無源組件可耦合至半導體基底102。
模塑膠112佈置於半導體基底102的第一表面A1上。模塑膠112一般包括諸如熱固樹脂之類的電絕緣材料,佈置所述電絕緣材料以保護所述一個或更多個裸片108免於與操縱相關聯的碎裂、氧化或濕氣。在一些實施方式中,如所見,佈置模塑膠112大體上封裹所述一個或更多個裸片108並大體上填充所述一個或更多個裸片108和半導體基底102之間(例如所述一個或更多個凸點110之間)的區域。可選擇模塑膠112以具有與半導體基底102和/或所述一個或更多個裸片108的熱膨脹係數(CTE)相同或相似的熱膨脹係數,從而降低與不匹配的熱膨脹係數材料相關聯的應力。
在所述一個或更多個再分佈層106上形成諸如一個或更多個焊料球或焊料柱之類的一個或更多個封裝互連結構114以進一步路由一個或更多個裸片108的電信號。在所描繪的實施方式中,所述一個或更多個封裝互連結構114耦合至所述半導體基底的第二表面A2上的一個或更多個再分佈層106。所述一個或更多個封裝互連結構114一般包括導電材料。所述一個或更多個封裝互連結構114可形成為多種形狀並可放置成多種定位,所述多種形狀包括球形、平面形狀或多邊形形狀,所述多種定位包括成行或多行的陣列。儘管所述一個或更多個封裝互連結構114描繪在半導體基底102的外圍部分上,但在其他實施方式中,所述一個或更多個封裝互連結構114可佈置在半導體基底102的中心部分上或靠近中心部分。在一些實施方式中,所述一個或更多個封裝互連結構114配置成球柵陣列(BGA)配置。
可以使用所述一個或更多個封裝互連結構114將封裝組件100電耦合至另一電子器件150,以進一步將所述一個或更多個裸片108的電信號路由至其他的電子器件150。舉例而言,所述其他的電子器件150可包括印刷電路板(PCB)(例如主板)、模塊或另一封裝組件。
圖2描繪了依照各種實施方式的封裝組件200的配置。封裝組件200包括與關於圖1的封裝組件100描述的實施方式相一致的半導體基底102、一個或更多個過孔104、一個或更多個再分佈層106、一個或更多個裸片108、一個或更多個凸點110、模塑膠112以及一個或更多個封裝互連結構114。在圖2中,模塑膠112還形成於半導體基底102的第二表面A2上。暴露出所述一個或更多個封裝互連結構114的至少一部分以將所述一個或更多個裸片108的電信號路由至另一電子器件(例如圖1的其他電子器件150)。
圖3描繪了依照各種實施方式的封裝組件300的配置。封裝組件300包括與分別關於圖1和圖2的封裝組件100和封裝組件200描述的實施方式相一致的半導體基底102、一個或更多個過孔104、一個或更多個再分佈層106、一個或更多個裸片108、一個或更多個凸點110、模塑膠112以及一個或更多個封裝互連結構114。在圖3中,所述一個或更多個裸片108中的至少一個耦合至佈置於半導體基底102的第二表面A2上的所述一個或更多個再分佈層106。所述一個或更多個裸片108可佈置在半導體基底102的第一表面A1和第二表面A2二者上。
圖4描繪了依照各種實施方式的封裝組件400的配置。封裝組件400包括與分別關於圖1、圖2和圖3的封裝組件100、封裝組件200和封裝組件300描述的實施方式相一致的半導體基底102、一個或更多個過孔104、一個或更多個再分佈層106、一個或更多個裸片108、一個或更多個凸點110、模塑膠112以及一個或更多個封裝互連結構114。
在圖4中,如所見,底部填充材料116佈置於所述一個或更多個裸片108中的至少一個和半導體基底102之間。舉例而言,底部填充材料116可包括環氧樹脂或其他合適的電絕緣材料。底部填充材料116一般增加所述一個或更多個裸片108與半導體基底102之間的粘附,在所述一個或更多個凸點110之間提供附加的電絕緣,和/或保護一個或更多個凸點110免於濕氣和氧化。
在一些實施方式(未示出)中,底部填充材料116可由模塑膠112封裹。舉例而言,底部填充材料116可佈置於所述一個或更多個裸片108和半導體基底102之間以封裹所述一個或更多個凸點110,並且可佈置模塑膠112以封裹所述一個或更多個裸片108和底部填充材料116。
圖5描繪了依照各種實施方式的封裝組件500的配置。封裝組件500包括與分別關於圖1、圖2、圖3和圖4的封裝組件100、封裝組件200、封裝組件300和封裝組件400描述的實施方式相一致的半導體基底102、一個或更多個過孔104、一個或更多個再分佈層106、一個或更多個裸片108、一個或更多個凸點110、模塑膠112以及一個或更多個封裝互連結構114。
在圖5中,所述一個或更多個封裝互連結構114中的至少一個耦合至佈置在半導體基底102的第一表面A1上的一個或更多個再分佈層106。所述一個或更多個封裝互連結構114可佈置在半導體基底102的第一表面A1和第二表面A2二者上以路由所述一個或更多個裸片108的電信號。
如所見,使用第一表面A1上的一個或更多個封裝互連結構114可將封裝組件500耦合至另一電子器件150,並且使用第二表面A2上的一個或更多個封裝互連結構114可將封裝組件500進一步耦合至另一電子器件150。舉例而言,可使用第二表面A2上的一個或更多個封裝互連結構114將所述一個或更多個裸片108的電信號路由至其上安裝有封裝組件500的印刷電路板(例如主板)。可使用第一表面A1上的一個或更多個封裝互連結構114將所述一個或更多個裸片108的電信號路由至堆疊于封裝組件500上的另一封裝組件,從而提供層疊封裝(PoP)配置。
圖6A描繪了依照各種實施方式的封裝組件600A的配置。封裝組件600A包括與分別關於圖1、圖2、圖3、圖4和圖5的封裝組件100、封裝組件200、封裝組件300、封裝組件400和封裝組件500描述的實施方式相一致的半導體基底102、一個或更多個過孔104、一個或更多個再分佈層106、一個或更多個裸片108、一個或更多個凸點110、模塑膠112以及一個或更多個封裝互連結構114。
在圖6A中,如所見,形成模塑膠112以暴露出所述一個或更多個裸片108中的至少一個的表面。所述一個或更多個裸片108的暴露出的表面便於從所述一個或更多個裸片108散熱。
圖6B描繪了依照各種實施方式的封裝組件600B的配置。封裝組件600B類似於圖6A的封裝組件600A,但是封裝組件600B還包括諸如熱沉之類的散熱結構675。散熱結構675熱耦合至示出的一個或更多個裸片108的背側。在一些實施方式中,在半導體基底102的第一表面A1上形成的一個或更多個封裝互連結構114便於從封裝組件600B處散熱。在其他實施方式中,所述一個或更多個封裝互連結構114根本不形成於半導體基底102的第一表面A1上,並且模塑膠112填充第一表面A1上由圖6B的一個或更多個封裝互連結構114所占的區域。
本文所述的技術和配置可提供如下益處:降低與在半導體基底102中製造一個或更多個過孔104相關聯的工藝複雜度和/或成本,促使利用半導體基底102的兩側,便於實現多堆疊封裝配置,降低封裝組件的尺寸,和/或提高散熱。在一些實施方式中,封裝組件100、200、300、400、500和600是最終的封裝組件,該最終封裝組件安裝於或準備安裝於諸如印刷電路板之類的另一電子器件上。關於圖1至圖6描述的實施方式的合適組合位於本公開的範圍內。
圖7A至圖7M示意性地示出了各種工藝操作之後的封裝組件700。關於圖7A至圖7M描述的操作與製造封裝組件700的方法(例如圖10的方法1000)相對應,其中,在如本文所述的下述步驟中至少之一前大體形成所述一個或更多個過孔104:形成一個或更多個再分佈層106,將所述一個或更多個裸片108耦合至半導體基底102,形成模塑膠112,以及使半導體基底102的表面凹入。
參見圖7A,描繪了在半導體基底102的第一表面A1中形成一個或更多個溝槽103之後的封裝組件700。所述一個或更多個溝槽103是作為在半導體基底102中形成一個或更多個過孔(例如圖7C的一個或更多個過孔104)的一部分從半導體基底102移除半導體材料的區域。舉例而言,使用刻蝕工藝或鐳射鑽孔工藝,通過選擇性地移除半導體材料可形成所述一個或更多個溝槽103。如所見,所述一個或更多個溝槽103僅穿過半導體基底102的一部分。也即,形成於第一表面A1中的一個或更多個溝槽103並未到達半導體基底102的第二表面A2。
參見圖7B,如所見,描繪了在半導體基底102的第一表面A1和第二表面A2上,包括在所述一個或更多個溝槽103中的半導體基底102的表面(例如側壁)上,形成電介質膜105之後的封裝組件700。通過使用沉積技術沉積電介質材料可形成電介質膜105,所述沉積技術例如熱生長、物理氣相沉積(PVD)、化學氣相沉積(CVD)和/或原子層沉積(ALD),所述電介質材料例如二氧化矽(SiO2
)、氮化矽(SiN)或氮氧化矽(SiOx
Ny
),其中x和y代表合適的化學計量值。在其他實施方式中,可使用其他合適的沉積技術和/或電介質材料。
參見圖7C,描繪了在所述一個或更多個溝槽(例如圖7B的一個或更多個溝槽103)中沉積導電材料以大體上形成所述一個或更多個過孔104之後的封裝組件700。舉例而言,所述導電材料可包括銅或其他合適的金屬材料。
在一個實施方式中,沉積所述導電材料以大體上填充所述一個或更多個溝槽。在另一實施方式中,沉積所述導電材料以覆蓋所述一個或更多個溝槽表面上的電介質膜105,並且沉積諸如環氧樹脂、樹脂或氧化物之類的電絕緣材料以填充所述一個或更多個溝槽的剩餘部分。
參見圖7D,描繪了在佈置於半導體基底102的第一表面A1上的所述電介質膜105上形成一個或更多個再分佈層106之後的封裝組件700。所述一個或更多個再分佈層106電耦合至所述一個或更多個過孔104。通過使用任何合適的沉積技術沉積導電材料,可形成所述一個或更多個再分佈層106。沉積的所述導電材料可被構圖和/或刻蝕以提供路由一個或更多個裸片的電信號的路由結構。可堆疊多個再分佈層以提供期望的電信號路由。
參見圖7E,描繪了一個或更多個裸片108耦合至所述一個或更多個再分佈層106之後的封裝組件700。所述一個或更多個裸片108可以以多種配置耦合至半導體基底102,舉例而言,所述多種配置包括倒裝晶片配置或引線鍵合配置或它們的組合。在倒裝晶片配置中,如所見,使用一個或更多個凸點110將所述一個或更多個裸片108的有源表面耦合至所述一個或更多個再分佈層106。所述一個或更多個凸點110可包括微焊料凸點或銅柱形凸點。在其他實施方式中,可使用其他已知的裸片對晶片或裸片對裸片的鍵合技術。在引線鍵合配置(未示出)中,使用粘合劑將所述裸片的無源表面耦合至半導體基底,並且使用一個或更多個鍵合引線將所述裸片的有源表面耦合至所述一個或更多個再分佈層106。所述一個或更多個裸片108電耦合至所述一個或更多個過孔104。
參見圖7F,描繪了形成模塑膠112以封裹所述一個或更多個裸片108的至少一部分之後的封裝組件700。根據各種實施方式,模塑膠112通過沉積電絕緣材料來形成。舉例而言,通過向模具中沉積固體形態(例如粉末)的樹脂(例如熱固樹脂)並施加熱量和/或壓力以熔化所述樹脂,可形成模塑膠112。在其他實施方式中,可使用用於形成模塑膠112的其他已知的技術。
當半導體基底102是在晶片形態中或是在單個化形態中時,在半導體基底102上可形成模塑膠112。在所描繪的實施方式中,形成模塑膠112以封裹所述一個或更多個裸片108。
依據一些實施方式,如所見,可形成模塑膠112以大體上填充所述一個或更多個裸片108和半導體基底102之間(例如所述一個或更多個凸點110之間)的區域。在其他實施方式中,可連同模塑膠112一起使用底部填充材料(例如圖4的底部填充材料116)。也即,所述底部填充材料可佈置於所述一個或更多個裸片108和半導體基底102之間,並且可形成模塑膠112以封裹所述底部填充材料。
參見圖7G,描繪了使半導體基底102的第二表面A2凹入以暴露出所述一個或更多個過孔104之後的封裝組件700。半導體基底102的第二表面A2可通過多種合適的技術凹入,舉例而言,所述合適的技術包括研磨工藝或刻蝕工藝。在一些實施方式中,使半導體基底102凹入以具有約10微米至約500微米之間的厚度。在其他實施方式中,可使用其他的凹入技術和厚度。
依據各種實施方式,在凹入以暴露出一個或更多個過孔104的過程中,使用模塑膠112作為機械載體以支撐半導體基底102。在半導體基底102的凹入的第二表面A2上可執行附加的操作。
參見圖7H,描繪了在半導體基底102的凹入的第二表面A2上形成電介質膜105以及在第二表面A2上的電介質膜105上形成一個或更多個再分佈層106之後的封裝組件700。使用分別關於圖7B和圖7D描述的技術,可形成電介質膜105和所述一個或更多個再分佈層106。
參見圖7I,描繪了將附加的一個或更多個裸片108耦合至半導體基底102的第二表面A2上的一個或更多個再分佈層106之後的封裝組件700。使用關於圖7E描述的技術,可耦合所述附加的一個或更多個裸片108。
參見圖7J,描繪了在半導體基底102的第二表面A2上形成模塑膠112之後的封裝組件700。可以依據關於圖7F描述的實施方式形成模塑膠112。
參見圖7K,描繪了在模塑膠112中形成一個或更多個開口113以暴露出形成於半導體基底102的第一表面A1和/或第二表面A2上的一個或更多個再分佈層106之後的封裝組件700。舉例而言,通過使用鐳射工藝或刻蝕工藝,可形成所述一個或更多個開口113。所述一個或更多個再分佈層106可充當鐳射停止材料或刻蝕停止材料。
參見圖7L,描繪了通過所述一個或更多個開口(例如圖7K的一個或更多個開口113)將一個或更多個封裝互連結構114耦合至所述一個或更多個再分佈層106之後的封裝組件700。通過使用多種合適的工藝將導電材料沉積到所述一個或更多個開口中,可形成所述一個或更多個封裝互連結構114。舉例而言,可使用絲網印刷、電鍍、貼裝或其他眾所周知的工藝沉積所述導電材料。可在半導體基底102的第一表面A1和第二表面A2之一上或兩者上形成所述一個或更多個封裝互連結構114以將去往或來自封裝組件700的一個或更多個裸片108的電信號路由至另一電子器件(例如圖1的另一電子器件150)。
參見圖7M,描繪了封裝組件700以顯示,在一些實施方式中形成模塑膠112以使暴露出所述一個或更多個裸片108的表面,從而利於散熱。也即,舉例而言,可使用模具沉積模塑膠112,這樣所述一個或更多個裸片108具有暴露出的表面。在其他實施方式中,沉積模塑膠112以封裹所述一個或更多個裸片108,並且隨後通過化學機械拋光(CMP)使所述模塑膠112凹入,從而暴露出所述一個或更多個裸片108的表面。
圖8A至圖8G示意性地示出了其他各種工藝操作之後的圖7E的封裝組件700。關於圖8A至圖8G所述的操作與在形成模塑膠112之前將所述一個或更多個封裝互連結構114耦合至所述一個或更多個再分佈層106的技術相對應。
參見圖8A,描繪了將一個或更多個封裝互連結構114耦合至所述一個或更多個再分佈層106之後的圖7E的封裝組件700。通過使用多種合適的工藝沉積導電材料,可形成所述一個或更多個封裝互連結構114。舉例而言,可使用絲網印刷、電鍍、貼裝或其他眾所周知的工藝沉積導電材料。
參見圖8B,描繪了在半導體基底102上形成模塑膠112之後的圖8A的封裝組件700。在一些實施方式中,如所見,形成模塑膠112以大體上封裹所述一個或更多個封裝互連結構114。可以依據關於例如圖7F和圖7M所述的實施方式形成模塑膠112。
參見圖8C,描繪了使半導體基底102的第二表面A2凹入以暴露出所述一個或更多個過孔104之後的圖8B的封裝組件700。可以依據關於圖7G所述的實施方式使半導體基底102凹入。
參見圖8D,描繪了在半導體基底102的凹入的第二表面A2上形成電介質膜105和在第二表面A2上的電介質膜105上形成一個或更多個再分佈層106之後的圖8C的封裝組件700。使用分別關於圖7B和圖7D所述的技術可形成電介質膜105和一個或更多個再分佈層106。
參見圖8E,描繪了將附加的一個或更多個裸片108耦合至半導體基底102的第二表面A2上的一個或更多個再分佈層106之後的圖8D的封裝組件700。可以依據關於圖7E描述的實施方式耦合附加的一個或更多個裸片108。
參見圖8F,描繪了在半導體基底102的第二表面A2上形成附加的一個或更多個封裝互連結構114並形成模塑膠112之後的圖8E的封裝組件700。可以依據關於圖7F所述的實施方式形成模塑膠112。可以依據關於圖8A所述的實施方式形成附加的一個或更多個封裝互連結構114。
參見圖8G,描繪了在所述的模塑膠中形成一個或更多個開口113以暴露出所述一個或更多個封裝互連結構114的圖8F的封裝組件700。通過使用例如鐳射工藝或刻蝕工藝,可形成所述一個或更多個開口113。所述一個或更多個封裝互連結構114可充當鐳射停止材料或刻蝕停止材料。
圖9A至圖9H示意性地示出了各種工藝操作後的另一封裝組件900。關於圖9A至圖9H描述的操作與製造封裝組件900的方法(例如圖11的方法1100)相對應,其中,在如本文所述的下述步驟至少之一後大體形成一個或更多個過孔104:形成一個或更多個再分佈層106,將一個或更多個裸片108耦合至半導體基底102,形成模塑膠112,以及使半導體基底102的表面凹入。
參見圖9A,如所見,描繪了在半導體基底102的第一表面A1和第二表面A2上形成電介質膜105之後的封裝組件900。可以依據關於圖7B所述的實施方式形成電介資膜105。
參見圖9B,描繪了在佈置於半導體基底102的第一表面A1上的電介質膜105上形成一個或更多個再分佈層106之後的封裝組件900。可以依據關於圖7D所述的實施方式形成一個或更多個再分佈層106。
參見圖9C,描繪了將一個和更多個裸片108耦合至所述一個或更多個再分佈層106之後的封裝組件900。可以依據關於圖7E所述的實施方式耦合所述一個或更多個裸片108。
參見圖9D,描繪了形成模塑膠112以封裹所述一個或更多個裸片108的至少一部分之後的封裝組件900。可以依據關於圖7F所述的實施方式形成模塑膠112。
參見圖9E,描繪了使半導體基底102的第二表面A2凹入之後的封裝組件900。通過多種合適的技術可使半導體基底102的第二表面A2凹入,所述多種合適的技術包括研磨工藝或刻蝕工藝。使半導體基底102凹入以便於形成穿過半導體基底102的一個或更多個過孔(例如圖9G的一個或更多個過孔104)。在一些實施方式中,使半導體基底102凹入以具有約10微米至約500微米之間的厚度。在其他實施方式中,可使用其他凹入技術和厚度。依據各種實施方式,在凹入操作期間使用模塑膠112作為機械載體以支撐半導體基底102。
參見圖9F,如所見,描繪了在半導體基底102的第二表面A2中形成一個或更多個溝槽103並在所述半導體基底的第二表面A2上和在所述一個或更多個溝槽103內的表面上形成電介質膜105之後的封裝組件900。作為形成穿過半導體基底102的一個或更多個過孔(例如圖9G的一個或更多個過孔104)的一部分,形成所述一個或更多個溝槽103。所述一個或更多個溝槽103穿過半導體基底102至半導體基底102的第一表面A1。也即,如所見,在半導體基底102的第二表面A2中形成所述一個或更多個溝槽103,或穿過半導體基底102的第二表面A2形成所述一個或更多個溝槽103,從而暴露出一個或更多個再分佈層106。
通過選擇性地去除半導體基底102的半導體材料,可形成一個或更多個溝槽103。舉例而言,所述半導體基底的第二表面A2可借助光致抗蝕劑膜或硬掩模通過濕法或幹法刻蝕工藝被構圖以從所構圖的選定位置去除所述半導體材料。在一些實施方式中,使用選擇性刻蝕工藝,並且第一表面A1上的電介質膜105充當刻蝕停止層。然後,可去除電介質膜105的在所述一個或更多個溝槽103中的部分以暴露出所述一個或更多個再分佈層106。舉例而言,使用濕法或幹法構圖/刻蝕工藝或鐳射鑽孔工藝,可選擇性地去除電介質膜105的電介質材料。所述一個或更多個再分佈層106的導電材料可充當刻蝕/鐳射停止材料。
可在同一沉積操作過程中,在所述半導體基底的第二表面A2上和所述一個或更多個溝槽103內的表面上形成電介質膜105。可以依據關於圖7B所述的實施方式沉積電介質膜105。
參見圖9G,描繪了將導電材料沉積到所述一個或更多個溝槽中以形成所述一個或更多個過孔104之後的封裝組件900。所述一個或更多個過孔104電耦合至所述一個或更多個再分佈層106。可以依據關於圖7C所述的實施方式沉積所述導電材料。
參見圖9H,描繪了在半導體基底102的第二表面A2上的電介質膜105上形成一個或更多個再分佈層106之後的封裝組件900。可以依據關於圖7D所述的實施方式形成一個或更多個再分佈層106。
圖9H的封裝組件900還可進行關於圖7I至圖7M描述的操作和/或關於圖8A至圖8G描述的操作。應清楚的是,在一些實施方式中,可適當地組合關於圖7A至圖7M、圖8A至圖8G和圖9A至圖9H所描述的技術,並且這些技術處於本公開的範圍內。
圖10是用以製造封裝組件(例如圖7A至圖7M的封裝組件700)的方法1000的工藝流程圖。所述工藝流程圖描繪了方法1000,在該方法中,在本文所述的下列步驟至少之一前大體形成一個或更多個過孔(例如圖7C的一個或更多個過孔104):形成一個或更多個再分佈層(例如圖7D的一個或更多個再分佈層106),耦合一個或更多個裸片(例如圖7E的一個或更多個裸片108),形成模塑膠(例如圖7F的模塑膠112)以及使表面(例如圖7G的第二表面A2)凹入。
在1002處,方法1000包括提供半導體基底(例如圖7A的半導體基底102)。所述半導體基底具有第一表面(例如圖7A的第一表面A1),所述第一表面佈置成與第二表面(例如圖7A的第二表面A2)相反。
在1004處,方法1000還包括在所述半導體基底中形成一個或更多個過孔(例如圖7C的一個或更多個過孔104)。所述一個或更多個過孔形成於所述半導體基底的第一表面中,這樣它們初始僅穿過半導體基底的一部分而不到達所述第二表面。可以依據關於圖7A至圖7C所述的實施方式形成所述一個或更多個過孔。
在1006處,方法1000還包括在所述半導體基底上形成電介質膜(例如圖7B的電介質膜105)。所述電介質膜至少形成於所述半導體基底的第一表面上。依據各種實施方式,如關於圖7B所述地當所述電介質膜形成於一個或更多個溝槽(例如圖7B的一個或更多個溝槽103)的表面上時,所述電介質膜形成於所述半導體基底的第一表面上。可以依據關於圖7C所述的實施方式形成所述電介質膜。
在1008處,方法1000還包括在所述電介質膜上形成再分佈層(例如圖7D的一個或更多個再分佈層106)。可以依據關於圖7D所述的實施方式形成所述再分佈層。
在1010處,方法1000還包括將一個或更多個裸片(例如圖7E的一個或更多個裸片108)耦合至所述再分佈層。可以依據針對圖7E所述的實施方式耦合所述一個或更多個裸片。
在1012處,方法1000還包括在所述半導體基底上形成模塑膠(例如圖7F的模塑膠112)。可以依據關於圖7F的實施方式形成所述模塑膠。
在1014處,方法1000還包括使所述半導體基底的表面凹入以暴露所述一個或更多個過孔。使所述半導體基底的第二表面凹入以暴露形成於所述第一表面中的所述一個或更多個過孔。可以依據關於圖7G所述的實施方式使所述半導體基底凹入。
在1016處,方法1000還包括在凹入表面形成再分佈層。可以依據關於圖7H所述的實施方式凹入表面上可形成所述再分佈層。
在1018處,方法1000還包括將一個或更多個裸片耦合至所述凹入表面。可以依據關於圖7I所述的實施方式,將所述一個或更多個裸片耦合至所述凹入表面。
在1020處,方法1000還包括在所述凹入表面上形成模塑膠。可以依據關於圖7J所述的實施方式,在所述凹入表面上形成所述模塑膠。
在1022處,方法1000還包括將一個或更多個封裝互連結構耦合至所述再分佈層。可以依據關於圖7K至圖7L或關於圖8A至圖8G所述的實施方式,將所述一個或更多個封裝互連結構耦合至所述再分佈層。
圖11是用以製造封裝組件(例如圖9A至圖9H的封裝組件900)的另一方法1100的工藝流程圖。該工藝流程圖描繪了方法1100,其中,在如本文所述地下列步驟中的至少一個之後形成一個或更多個過孔(例如圖9G的一個或更多個過孔104):形成一個或更多個再分佈層(例如圖9B的一個或更多個再分佈層106),耦合一個或更多個裸片(例如圖9C的一個或更多個裸片108),形成模塑膠(例如圖9D的模塑膠112)以及使表面(例如圖9E的第二表面A2)凹入。
在1102處,方法1100包括提供半導體基底(例如圖9A的半導體基底102)。所述半導體基底具有第一表面(例如圖9A的第一表面A1),該第一表面與第二表面(例如圖9A的第二表面A2)相反佈置。
在1104處,方法1100還包括在所述半導體基底上形成電介質膜(例如圖9A的電介質膜105)。所述電介質膜至少形成於所述半導體基底的第一表面上。可以依據關於圖7C所述的實施方式形成所述電介質膜。
在1106處,方法1100還包括在所述電介質膜上形成再分佈層(例如圖9B的一個或更多個再分佈層)。可以依據關於圖9B所述的實施方式形成所述再分佈層。
在1108處,方法1100還包括將一個或更多個裸片(例如圖9C的一個或更多個裸片108)耦合至所述再分佈層。可以依據關於圖9C所述的實施方式耦合所述一個或更多個裸片。
在1110處,方法1100還包括在所述半導體基底上形成模塑膠(例如圖9D的模塑膠112)。可以依據關於圖9D所述的實施方式形成所述模塑膠。
在1112處,方法1100還包括使所述半導體基底的表面凹入。使所述半導體材料的第二表面凹入以便於在所述第二表面中形成一個或更多個過孔。可以依據關於圖9E所述的實施方式使所述半導體材料凹入。
在1114處,方法1100還包括形成一個或更多個過孔(例如圖9G的一個或更多個過孔104)穿過所述半導體基底。所述一個或更多個過孔形成於所述半導體基底的第二表面中以完全穿過所述半導體基底。也即,所述一個或更多個過孔到達所述半導體基底的第一表面並電耦合至形成於所述第一表面上的再分佈層。可以依據關於圖9F和圖9G所述的實施方式,將所述一個或更多個過孔形成於所述凹入表面中。
在1116處,方法1100還包括在所述凹入表面上形成再分佈層。可以依據關於圖9H所述的實施方式,在所述凹入表面上形成所述再分佈層。
在1118處,方法1100還包括將一個或更多個裸片耦合至所述凹入表面。可以依據關於方法1000的1018處所述的實施方式,將所述一個或更多個裸片耦合至所述凹入表面。
在1120,方法1100還包括在所述凹入表面上形成模塑膠。可以依據關於方法1000的1020處所述的實施方式,在所述凹入表面上形成所述模塑膠。
在1122,方法1100還包括將一個或更多個封裝互連結構耦合至所述再分佈層。可以依據關於圖7K至圖7L或圖8A至圖8G所述的實施方式,將所述一個或更多個封裝互連結構耦合至所述再分佈層。
雖然本文中已示出和描述特定實施方式,但是在不偏離本公開的範圍的情況下,可使用預計能實現相同目的的、多種備選的和/或等同的實施方式或實現方案替代示出的和描述的實施方式。本公開旨在覆蓋本文所論述的實施方式的任意修改或變化。因此,顯然本文所述的實施方式旨在僅由請求項及其等同含義限制。
100...封裝元件
102...半導體基底
103...溝槽
104...過孔
105...電介質膜
106...區域
108...裸片
110...再分佈層
112...模塑膠
113...開口
114...封裝互連結
116...底部填充材料
150...電子器件
200...封裝組件
300...封裝組件
400...封裝組件
500...封裝組件
600A...封裝組件
600B...封裝組件
675...散熱結構
700...封裝組件
900...封裝組件
A1...第一表面
A2...第二表面
T...厚度
通過下面的結合附圖的詳細描述,本公開的實施方式將易於理解。為了便於描述,相似的附圖標記表示相似的結構元件。通過實施例而非通過說明書附圖中的圖中的限制來說明本文的實施方式。
圖1至圖6B示意性地示出了各種實施例封裝組件的配置,所述封裝組件包括具有凹入表面的半導體基底。
圖7A至圖7M示意性地示出了各種工藝操作之後的封裝組件。
圖8A至圖8G示意性地示出了其他各種工藝操作之後的圖7E的封裝組件。
圖9A至圖9H示意性地示出了各種工藝操作之後的另一封裝組件。
圖10是用以製造封裝組件的方法的工藝流程圖。
圖11是用以製造封裝組件的另一方法的工藝流程圖。
Claims (47)
- 一種製造凹入的半導體封裝之方法,該方法包括:提供具有(i)第一表面和(ii)與所述第一表面相反佈置的第二表面的半導體基底;在所述半導體基底的第一表面中形成一個或更多個過孔,所述一個或更多個過孔初始僅穿過所述半導體基底的一部分而不到達所述第二表面;在所述半導體基底的第一表面上形成電介質膜;在所述電介質膜上形成再分佈層,所述再分佈層電耦合至所述一個或更多個過孔;將一個或更多個裸片耦合至所述再分佈層;形成模塑膠以封裹所述一個或更多個裸片的至少一部分;以及在形成(i)所述再分佈層及(ii)所述模塑膠之後,使所述半導體基底的第二表面凹入以暴露所述一個或更多個過孔。
- 如請求項1的方法,其中所述一個或更多個過孔通過以下方式形成:使用刻蝕工藝或鐳射鑽孔工藝去除所述半導體基底的半導體材料以在所述半導體基底中形成一個或更多個溝槽;在所述一個或更多個溝槽的表面上形成電介質膜,其中當在所述半導體基底的第一表面上形成所述電介質膜時,在所述一個或更多個溝槽的表面上形成所述電介質膜;以及將導電材料沉積到所述一個或更多個溝槽中。
- 如請求項1的方法,其中所述再分佈層通過以下方式形成:在所述電介質膜上沉積導電材料;對所沉積的導電材料進行構圖;以及刻蝕所構圖的導電材料以形成路由所述裸片的電信號的路由結構。
- 如請求項1的方法,其中在倒裝晶片配置中使用一個或更多個凸點將所述一個或更多個裸片耦合至所述再分佈層。
- 如請求項1的方法,其中通過沉積電絕緣材料來形成所述模塑膠以大體上封裹所述一個或更多個裸片。
- 如請求項1的方法,其中通過研磨工藝或刻蝕工藝使所述半導體基底凹入。
- 如請求項1的方法,其中使所述半導體基底凹入以具有在約10微米和約500微米之間的厚度。
- 如請求項1的方法,其中所述電介質膜是第一電介質膜,所述方法還包括:在所述半導體基底的凹入的第二表面上形成第二電介質膜。
- 如請求項8的方法,其中所述再分佈層是第一再分佈層,所述方法還包括:在所述第二電介質膜上形成第二再分佈層,所述第二再分佈層電耦合至所述一個或更多個過孔。
- 如請求項9的方法,其中所述一個或更多個裸片是一個或更多個第一裸片,所述方法還包括:將一個或更多個第二裸片耦合至所述第二再分佈層。
- 如請求項10的方法,其中所述模塑膠是第一模塑膠,所述方法還包括:形成第二模塑膠以大體上封裹所述一個或更多個第二裸片。
- 如請求項1的方法,還包括:將一個或更多個封裝互連結構耦合至所述再分佈層。
- 如請求項12的方法,其中所述一個或更多個封裝互連結構通過以下方式耦合至所述再分佈層:在所述模塑膠中形成一個或更多個開口以暴露所述再分佈層;以及將導電材料沉積到所述一個或更多個開口中以形成所述一個或更多個封裝互連結構。
- 如請求項12的方法,其中在形成所述模塑膠之前使所述一個或更多個封裝互連結構耦合至所述再分佈層。
- 如請求項1的方法,其中當所述半導體基底為晶片形態時,在所述半導體基底上形成所述模塑膠。
- 如請求項1的方法,其中:在形成所述模塑膠之前形成所述一個或更多個過孔;以及在使所述半導體基底的第二表面凹入的過程中,使用所述模塑膠作為機械載體以支撐所述半導體基底。
- 一種製造凹入的半導體封裝之方法,該方法包括:提供具有(i)第一表面和(ii)與所述第一表面相反佈置的第二表面的半導體基底;在所述半導體基底的第一表面上形成電介質膜;在所述電介質膜上形成再分佈層;將一個或更多個裸片耦合至所述再分佈層;形成模塑膠以封裹所述一個或更多個裸片的至少一部分;使所述半導體基底的第二表面凹入;以及在形成(i)所述再分佈層及(ii)所述模塑膠之後,在所述半導體基底的第二表面中形成一個或更多個過孔,所述一個或更多個過孔(i)穿過所述半導體基底至所述半導體基底的第一表面並(ii)電耦合至所述再分佈層。
- 如請求項17的方法,其中所述再分佈層通過以下方式形成:在所述電介質膜上沉積導電材料。
- 如請求項17的方法,其中在倒裝晶片配置中使用一個或更多個凸點將所述一個或更多個裸片耦合至所述再分佈層。
- 如請求項17的方法,其中通過沉積電絕緣材料來形成所述模塑膠以大體上封裹所述一個或更多個裸片。
- 如請求項17的方法,其中通過研磨工藝或刻蝕工藝使所述半導體基底凹入。
- 如請求項17的方法,其中使所述半導體基底凹入以具有在約10微米和約500微米之間的厚度。
- 如請求項17的方法,其中所述一個或更多個過孔通過以下方式形成:去除所述半導體基底的半導體材料以在所述半導體基底中形成一個或更多個溝槽;從所述一個或更多個溝槽去除所述電介質膜的電介質材料以暴露所述再分佈層;在所述一個或更多個溝槽的表面上形成電介質膜;以及向所述一個或更多個溝槽中沉積導電材料。
- 如請求項17的方法,其中所述電介質膜是第一電介質膜,所述方法還包括:在所述半導體基底的凹入的第二表面上形成第二電介質膜。
- 如請求項24的方法,其中所述再分佈層是第一再分佈層,所述方法還包括:通過在所述第二電介質膜上沉積導電材料,在所述第二電介質膜上形成第二再分佈層。
- 如請求項25的方法,其中所述一個或更多個裸片是一個或更多個第一裸片,所述方法還包括:將一個或更多個第二裸片耦合至所述第二再分佈層。
- 如請求項26的方法,其中所述模塑膠是第一模塑膠,所述方法還包括:形成第二模塑膠以大體上封裹所述一個或更多個第二裸片。
- 如請求項17的方法,還包括:將一個或更多個封裝互連結構耦合至所述再分佈層。
- 如請求項28的方法,其中所述一個或更多個封裝互連結構通過以下方式耦合至所述再分佈層:在所述模塑膠中形成一個或更多個溝槽以暴露所述再分佈層,以及 向所述一個或更多個溝槽中沉積導電材料以形成所述一個或更多個封裝互連結構。
- 如請求項28的方法,其中在形成所述模塑膠之前將所述一個或更多個封裝互連結構耦合至所述再分佈層。
- 如請求項17的方法,其中當所述半導體基底為晶片形態時,在所述半導體基底上形成所述模塑膠。
- 如請求項17的方法,其中:在形成所述模塑膠之後形成所述一個或更多個過孔;以及在使所述半導體基底的第二表面凹入的過程中,使用所述模塑膠作為機械載體以支撐所述半導體基底。
- 一種凹入的半導體封裝,包括:半導體基底,該半導體基底具有第一表面,與所述第一表面相反佈置的第二表面,在所述第一表面上形成的電介質膜,在所述電介質膜上形成的再分佈層,以及在所述半導體基底中形成的一個或更多個過孔以提供所述再分佈層和所述半導體基底的第二表面之間的電通路;耦合至所述再分佈層的裸片;以及形成於所述半導體基底的第一表面上的模塑膠,所述模塑膠封裹所述裸片的至少一部分。
- 如請求項33的凹入的半導體封裝,其中:所述半導體基底包括矽;以及所述一個或更多個過孔包括一個或更多個矽貫通孔(TSV)。
- 如請求項33的凹入的半導體封裝,其中所述半導體基底的第二表面是凹入的以便於在所述半導體基底中形成所述一個或更多個過孔。
- 如請求項33的凹入的半導體封裝,其中所述半導體基底具有在約10微米和約500微米之間的厚度。
- 如請求項33的凹入的半導體封裝,其中所述電介質膜是第一電介質膜,所述凹入的半導體封裝還包括:形成於所述半導體基底的第二表面上的第二電介質膜。
- 如請求項37的凹入的半導體封裝,其中所述再分佈層是第一再分佈層,所述凹入的半導體封裝還包括第二再分佈層,所述第二再分佈層(i)佈置於所述第二電介質膜上並(ii)與所述一個或更多個過孔電耦合。
- 如請求項38的凹入的半導體封裝,還包括:一個或更多個封裝互連結構,所述一個或更多個封裝互連結構耦合至所述第二再分佈層以路由所述裸片的電信號。
- 如請求項39的四入的半導體封裝,其中所述裸片是第一裸片,所述凹入的半導體封裝還包括:耦合至所述第二分佈層的第二裸片。
- 如請求項40的凹入的半導體封裝,其中所述模塑膠是第一模塑膠,所述凹入的半導體封裝還包括:在所述半導體基底的第二表面上形成的第二模塑膠。
- 如請求項41的凹入的半導體封裝,其中(i)所述第一模塑膠和(ii)所述第二模塑膠中的至少一個形成為暴露(i)所述第一裸片或(ii)所述第二裸片的相應表面。
- 如請求項40的凹入的半導體封裝,其中:使用一個或更多個第一凸點將所述第一裸片耦合至所述第一再分佈層;使用一個或更多個第二凸點將所述第二裸片耦合至所述第二再分佈層;所述模塑膠佈置於(i)所述第一裸片和所述半導體基底之間,所述凹入的半導體封裝還包括:佈置於(i)所述第二裸片和所述半導體基底之間的底部填充材料。
- 如請求項39的凹入的半導體封裝,其中所述一個或更多 個封裝互連結構包括一個或更多個第一封裝互連結構,所述凹入的半導體封裝還包括:耦合至所述第一再分佈層的一個或更多個第二封裝互連結構。
- 如請求項44的凹入的半導體封裝,其中:所述半導體基底是第一封裝組件的一部分;所述一個或更多個第一封裝互連結構配置成將所述裸片的電信號路由至印刷電路板;以及所述一個或更多個第二封裝互連結構配置成將所述裸片的電信號路由至第二封裝組件。
- 如請求項33的凹入的半導體封裝,其中:所述再分佈層包括金屬;以及所述一個或更多個過孔包括金屬。
- 如請求項46的凹入的半導體封裝,還包括:佈置於(i)所述一個或更多個過孔的金屬和(ii)所述半導體基底的半導體材料之間的電介質膜。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US30112510P | 2010-02-03 | 2010-02-03 | |
| US31628210P | 2010-03-22 | 2010-03-22 | |
| US32106810P | 2010-04-05 | 2010-04-05 | |
| US32518910P | 2010-04-16 | 2010-04-16 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201140714A TW201140714A (en) | 2011-11-16 |
| TWI451505B true TWI451505B (zh) | 2014-09-01 |
Family
ID=44340876
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW100103446A TWI441285B (zh) | 2010-02-03 | 2011-01-28 | 用於封裝裝置之凹陷的半導體基底及其方法 |
| TW100103448A TWI451505B (zh) | 2010-02-03 | 2011-01-28 | 凹入的半導體基底和相關技術 |
| TW100103443A TWI425581B (zh) | 2010-02-03 | 2011-01-28 | 用於凹陷的半導體基底的技術和配置 |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW100103446A TWI441285B (zh) | 2010-02-03 | 2011-01-28 | 用於封裝裝置之凹陷的半導體基底及其方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW100103443A TWI425581B (zh) | 2010-02-03 | 2011-01-28 | 用於凹陷的半導體基底的技術和配置 |
Country Status (5)
| Country | Link |
|---|---|
| US (6) | US20110186960A1 (zh) |
| KR (1) | KR101830904B1 (zh) |
| CN (3) | CN102687255B (zh) |
| TW (3) | TWI441285B (zh) |
| WO (1) | WO2011097089A2 (zh) |
Families Citing this family (100)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7548752B2 (en) | 2004-12-22 | 2009-06-16 | Qualcomm Incorporated | Feedback to support restrictive reuse |
| US20110175218A1 (en) | 2010-01-18 | 2011-07-21 | Shiann-Ming Liou | Package assembly having a semiconductor substrate |
| US20130026609A1 (en) * | 2010-01-18 | 2013-01-31 | Marvell World Trade Ltd. | Package assembly including a semiconductor substrate with stress relief structure |
| US20110186960A1 (en) | 2010-02-03 | 2011-08-04 | Albert Wu | Techniques and configurations for recessed semiconductor substrates |
| US8188591B2 (en) * | 2010-07-13 | 2012-05-29 | International Business Machines Corporation | Integrated structures of high performance active devices and passive devices |
| US8936966B2 (en) * | 2012-02-08 | 2015-01-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging methods for semiconductor devices |
| US8884431B2 (en) | 2011-09-09 | 2014-11-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging methods and structures for semiconductor devices |
| US8836433B2 (en) * | 2011-05-10 | 2014-09-16 | Skyworks Solutions, Inc. | Apparatus and methods for electronic amplification |
| US8546900B2 (en) * | 2011-06-09 | 2013-10-01 | Optiz, Inc. | 3D integration microelectronic assembly for integrated circuit devices |
| US8409923B2 (en) * | 2011-06-15 | 2013-04-02 | Stats Chippac Ltd. | Integrated circuit packaging system with underfill and method of manufacture thereof |
| US9449941B2 (en) | 2011-07-07 | 2016-09-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Connecting function chips to a package to form package-on-package |
| US20130075892A1 (en) * | 2011-09-27 | 2013-03-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for Three Dimensional Integrated Circuit Fabrication |
| US8779599B2 (en) * | 2011-11-16 | 2014-07-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages including active dies and dummy dies and methods for forming the same |
| KR101346485B1 (ko) | 2011-12-29 | 2014-01-10 | 주식회사 네패스 | 반도체 패키지 및 그 제조 방법 |
| US9147670B2 (en) | 2012-02-24 | 2015-09-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Functional spacer for SIP and methods for forming the same |
| US9881894B2 (en) | 2012-03-08 | 2018-01-30 | STATS ChipPAC Pte. Ltd. | Thin 3D fan-out embedded wafer level package (EWLB) for application processor and memory integration |
| US9613917B2 (en) | 2012-03-30 | 2017-04-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package-on-package (PoP) device with integrated passive device in a via |
| US8741691B2 (en) * | 2012-04-20 | 2014-06-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating three dimensional integrated circuit |
| US8810006B2 (en) * | 2012-08-10 | 2014-08-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interposer system and method |
| US9236277B2 (en) | 2012-08-10 | 2016-01-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit with a thermally conductive underfill and methods of forming same |
| US9165887B2 (en) | 2012-09-10 | 2015-10-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device with discrete blocks |
| US8975726B2 (en) | 2012-10-11 | 2015-03-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | POP structures and methods of forming the same |
| US9391041B2 (en) | 2012-10-19 | 2016-07-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out wafer level package structure |
| US9799592B2 (en) * | 2013-11-19 | 2017-10-24 | Amkor Technology, Inc. | Semicondutor device with through-silicon via-less deep wells |
| US9087777B2 (en) | 2013-03-14 | 2015-07-21 | United Test And Assembly Center Ltd. | Semiconductor packages and methods of packaging semiconductor devices |
| US9165878B2 (en) * | 2013-03-14 | 2015-10-20 | United Test And Assembly Center Ltd. | Semiconductor packages and methods of packaging semiconductor devices |
| CN104217967A (zh) * | 2013-05-31 | 2014-12-17 | 宏启胜精密电子(秦皇岛)有限公司 | 半导体器件及其制作方法 |
| KR102094924B1 (ko) | 2013-06-27 | 2020-03-30 | 삼성전자주식회사 | 관통전극을 갖는 반도체 패키지 및 그 제조방법 |
| US20150001694A1 (en) * | 2013-07-01 | 2015-01-01 | Texas Instruments Incorporated | Integrated circuit device package with thermal isolation |
| US20150243881A1 (en) * | 2013-10-15 | 2015-08-27 | Robert L. Sankman | Magnetic shielded integrated circuit package |
| US9679839B2 (en) | 2013-10-30 | 2017-06-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Chip on package structure and method |
| US9373527B2 (en) | 2013-10-30 | 2016-06-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Chip on package structure and method |
| CN103560090B (zh) * | 2013-10-31 | 2016-06-15 | 中国科学院微电子研究所 | 一种用于PoP封装的散热结构的制作方法 |
| DE102013223847A1 (de) * | 2013-11-21 | 2015-05-21 | Robert Bosch Gmbh | Trägersubstrat für einen thermoelektrischen Generator und elektrische Schaltung |
| EP2881983B1 (en) | 2013-12-05 | 2019-09-18 | ams AG | Interposer-chip-arrangement for dense packaging of chips |
| EP2881753B1 (en) | 2013-12-05 | 2019-03-06 | ams AG | Optical sensor arrangement and method of producing an optical sensor arrangement |
| US20150237732A1 (en) * | 2014-02-18 | 2015-08-20 | Qualcomm Incorporated | Low-profile package with passive device |
| US9230936B2 (en) | 2014-03-04 | 2016-01-05 | Qualcomm Incorporated | Integrated device comprising high density interconnects and redistribution layers |
| JP6513966B2 (ja) * | 2014-03-06 | 2019-05-15 | ローム株式会社 | 半導体装置 |
| CN105206602B (zh) * | 2014-06-16 | 2020-07-24 | 联想(北京)有限公司 | 一种集成模块堆叠结构和电子设备 |
| US9666559B2 (en) * | 2014-09-05 | 2017-05-30 | Invensas Corporation | Multichip modules and methods of fabrication |
| US9443780B2 (en) * | 2014-09-05 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device having recessed edges and method of manufacture |
| US9496154B2 (en) | 2014-09-16 | 2016-11-15 | Invensas Corporation | Use of underfill tape in microelectronic components, and microelectronic components with cavities coupled to through-substrate vias |
| KR102156483B1 (ko) * | 2014-12-19 | 2020-09-15 | 인텔 아이피 코포레이션 | 개선된 인터커넥트 대역폭을 갖는 적층된 반도체 디바이스 패키지 |
| TWI562299B (en) * | 2015-03-23 | 2016-12-11 | Siliconware Precision Industries Co Ltd | Electronic package and the manufacture thereof |
| CN107873110A (zh) * | 2015-04-13 | 2018-04-03 | 柔宇科技有限公司 | 柔性基板及其支撑和分离方法 |
| US9613931B2 (en) | 2015-04-30 | 2017-04-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out stacked system in package (SIP) having dummy dies and methods of making the same |
| KR101672640B1 (ko) * | 2015-06-23 | 2016-11-03 | 앰코 테크놀로지 코리아 주식회사 | 반도체 디바이스 |
| WO2016209244A1 (en) * | 2015-06-25 | 2016-12-29 | Intel Corporation | Integrated circuit structures with recessed conductive contacts for package on package |
| US9601405B2 (en) | 2015-07-22 | 2017-03-21 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Semiconductor package with an enhanced thermal pad |
| US9449935B1 (en) * | 2015-07-27 | 2016-09-20 | Inotera Memories, Inc. | Wafer level package and fabrication method thereof |
| US9589865B2 (en) | 2015-07-28 | 2017-03-07 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Power amplifier die having multiple amplifiers |
| WO2017039275A1 (ko) | 2015-08-31 | 2017-03-09 | 한양대학교 산학협력단 | 반도체 패키지 구조체, 및 그 제조 방법 |
| KR101923659B1 (ko) | 2015-08-31 | 2019-02-22 | 삼성전자주식회사 | 반도체 패키지 구조체, 및 그 제조 방법 |
| JP2017073472A (ja) * | 2015-10-07 | 2017-04-13 | 株式会社ディスコ | 半導体装置の製造方法 |
| EP3764466B1 (en) * | 2015-12-22 | 2024-07-10 | INTEL Corporation | Microelectronic devices designed with integrated antennas on a substrate |
| CN105514087A (zh) * | 2016-01-26 | 2016-04-20 | 中芯长电半导体(江阴)有限公司 | 双面扇出型晶圆级封装方法及封装结构 |
| CN105810590A (zh) * | 2016-03-18 | 2016-07-27 | 中国电子科技集团公司第二十六研究所 | 声表面波滤波器晶圆键合封装工艺 |
| US10236245B2 (en) * | 2016-03-23 | 2019-03-19 | Dyi-chung Hu | Package substrate with embedded circuit |
| US9842818B2 (en) | 2016-03-28 | 2017-12-12 | Intel Corporation | Variable ball height on ball grid array packages by solder paste transfer |
| US10325828B2 (en) * | 2016-03-30 | 2019-06-18 | Qorvo Us, Inc. | Electronics package with improved thermal performance |
| WO2017189224A1 (en) | 2016-04-26 | 2017-11-02 | Linear Technology Corporation | Mechanically-compliant and electrically and thermally conductive leadframes for component-on-package circuits |
| CN117393441A (zh) * | 2016-04-29 | 2024-01-12 | 库利克和索夫工业公司 | 将电子组件连接至基板 |
| US20170338128A1 (en) * | 2016-05-17 | 2017-11-23 | Powertech Technology Inc. | Manufacturing method of package structure |
| KR102506697B1 (ko) * | 2016-05-18 | 2023-03-08 | 에스케이하이닉스 주식회사 | 관통 몰드 볼 커넥터를 포함하는 반도체 패키지 |
| US11355427B2 (en) * | 2016-07-01 | 2022-06-07 | Intel Corporation | Device, method and system for providing recessed interconnect structures of a substrate |
| SG11201811721UA (en) | 2016-07-07 | 2019-01-30 | Agency Science Tech & Res | Semiconductor packaging structure and method of forming the same |
| US10319694B2 (en) * | 2016-08-10 | 2019-06-11 | Qualcomm Incorporated | Semiconductor assembly and method of making same |
| CN106298759A (zh) * | 2016-09-09 | 2017-01-04 | 宜确半导体(苏州)有限公司 | 一种射频功率放大器模块及射频前端模块 |
| CN106298824B (zh) * | 2016-09-20 | 2019-08-20 | 上海集成电路研发中心有限公司 | 一种cmos图像传感器芯片及其制备方法 |
| US10304799B2 (en) | 2016-12-28 | 2019-05-28 | Intel Corporation | Land grid array package extension |
| TWI643305B (zh) * | 2017-01-16 | 2018-12-01 | Powertech Technology Inc. | 封裝結構及其製造方法 |
| CN108400118A (zh) * | 2017-02-06 | 2018-08-14 | 钰桥半导体股份有限公司 | 三维整合的半导体组件及其制作方法 |
| CN108400117A (zh) * | 2017-02-06 | 2018-08-14 | 钰桥半导体股份有限公司 | 三维整合的散热增益型半导体组件及其制作方法 |
| US10854568B2 (en) | 2017-04-07 | 2020-12-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages with Si-substrate-free interposer and method forming same |
| DE102017124104B4 (de) | 2017-04-07 | 2025-05-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Packages mit si-substrat-freiem interposer und verfahren zum bilden derselben |
| US10522449B2 (en) | 2017-04-10 | 2019-12-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packages with Si-substrate-free interposer and method forming same |
| DE102017123449B4 (de) | 2017-04-10 | 2023-12-28 | Taiwan Semiconductor Manufacturing Co. Ltd. | Gehäuse mit Si-substratfreiem Zwischenstück und Ausbildungsverfahren |
| US10403602B2 (en) * | 2017-06-29 | 2019-09-03 | Intel IP Corporation | Monolithic silicon bridge stack including a hybrid baseband die supporting processors and memory |
| MY199174A (en) * | 2017-06-29 | 2023-10-18 | Intel Corp | Multi-planar circuit board having reduced z-height |
| US10497635B2 (en) | 2018-03-27 | 2019-12-03 | Linear Technology Holding Llc | Stacked circuit package with molded base having laser drilled openings for upper package |
| US10755979B2 (en) * | 2018-10-31 | 2020-08-25 | Ningbo Semiconductor International Corporation | Wafer-level packaging methods using a photolithographic bonding material |
| US11410977B2 (en) | 2018-11-13 | 2022-08-09 | Analog Devices International Unlimited Company | Electronic module for high power applications |
| US11195809B2 (en) * | 2018-12-28 | 2021-12-07 | Stmicroelectronics Ltd | Semiconductor package having a sidewall connection |
| CN111952268B (zh) * | 2019-05-15 | 2025-03-04 | 桑迪士克科技股份有限公司 | 多模块集成内插器和由此形成的半导体器件 |
| US11581289B2 (en) * | 2019-07-30 | 2023-02-14 | Stmicroelectronics Pte Ltd | Multi-chip package |
| CN113140520B (zh) * | 2020-01-19 | 2024-11-08 | 江苏长电科技股份有限公司 | 封装结构及其成型方法 |
| EP3876683A1 (en) * | 2020-03-05 | 2021-09-08 | AT & S Austria Technologie & Systemtechnik Aktiengesellschaft | Heat removal mechanism for stack-based electronic device with process control component and processing components |
| US11393763B2 (en) * | 2020-05-28 | 2022-07-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated fan-out (info) package structure and method |
| US11844178B2 (en) | 2020-06-02 | 2023-12-12 | Analog Devices International Unlimited Company | Electronic component |
| US11430776B2 (en) | 2020-06-15 | 2022-08-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor devices and methods of manufacturing |
| KR102847543B1 (ko) | 2020-09-11 | 2025-08-18 | 삼성전자주식회사 | 반도체 장치 |
| TWI768552B (zh) * | 2020-11-20 | 2022-06-21 | 力成科技股份有限公司 | 堆疊式半導體封裝結構及其製法 |
| US12476194B2 (en) * | 2021-01-06 | 2025-11-18 | Mediatek Singapore Pte. Ltd. | Semiconductor structure |
| KR20230025587A (ko) * | 2021-08-13 | 2023-02-22 | 삼성전자주식회사 | 반도체 패키지 제조 방법 |
| US20230060065A1 (en) * | 2021-08-18 | 2023-02-23 | Mediatek Inc. | Lidded semiconductor package |
| US20230163101A1 (en) * | 2021-11-25 | 2023-05-25 | Intel Corporation | Semiconductor package with stacked memory devices |
| US20230395443A1 (en) * | 2022-06-06 | 2023-12-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package and methods of manufacturing |
| US12506048B2 (en) * | 2022-08-16 | 2025-12-23 | SanDisk Technologies, Inc. | Bifacial semiconductor wafer |
| CN119542321A (zh) * | 2025-01-10 | 2025-02-28 | 江苏汇显显示技术有限公司 | 芯片封装结构及其制备方法、终端设备和芯片封装载板 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5557066A (en) * | 1993-04-30 | 1996-09-17 | Lsi Logic Corporation | Molding compounds having a controlled thermal coefficient of expansion, and their uses in packaging electronic devices |
| WO2009070348A1 (en) * | 2007-11-30 | 2009-06-04 | Skyworks Solutions, Inc. | Wafer level packaging using flip chip mounting |
| US20090212420A1 (en) * | 2008-02-22 | 2009-08-27 | Harry Hedler | integrated circuit device and method for fabricating same |
| US20090283899A1 (en) * | 2008-05-16 | 2009-11-19 | Kimyung Yoon | Semiconductor Device |
Family Cites Families (63)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US1264411A (en) | 1917-12-20 | 1918-04-30 | Kirstein Sons Company E | Opthalmic mounting. |
| US5200362A (en) | 1989-09-06 | 1993-04-06 | Motorola, Inc. | Method of attaching conductive traces to an encapsulated semiconductor die using a removable transfer film |
| US5291062A (en) * | 1993-03-01 | 1994-03-01 | Motorola, Inc. | Area array semiconductor device having a lid with functional contacts |
| US5659203A (en) | 1995-06-07 | 1997-08-19 | International Business Machines Corporation | Reworkable polymer chip encapsulant |
| JP2830903B2 (ja) | 1995-07-21 | 1998-12-02 | 日本電気株式会社 | 半導体デバイスの製造方法 |
| US6046499A (en) | 1996-03-27 | 2000-04-04 | Kabushiki Kaisha Toshiba | Heat transfer configuration for a semiconductor device |
| US6127460A (en) | 1997-12-02 | 2000-10-03 | Sumitomo Bakelite Co., Ltd. | Liquid epoxy resin potting material |
| US6833613B1 (en) | 1997-12-18 | 2004-12-21 | Micron Technology, Inc. | Stacked semiconductor package having laser machined contacts |
| JP3109477B2 (ja) * | 1998-05-26 | 2000-11-13 | 日本電気株式会社 | マルチチップモジュール |
| US5977640A (en) | 1998-06-26 | 1999-11-02 | International Business Machines Corporation | Highly integrated chip-on-chip packaging |
| JP3602968B2 (ja) | 1998-08-18 | 2004-12-15 | 沖電気工業株式会社 | 半導体装置およびその基板接続構造 |
| US6222246B1 (en) * | 1999-01-08 | 2001-04-24 | Intel Corporation | Flip-chip having an on-chip decoupling capacitor |
| DE19930308B4 (de) * | 1999-07-01 | 2006-01-12 | Infineon Technologies Ag | Multichipmodul mit Silicium-Trägersubstrat |
| DE10004647C1 (de) | 2000-02-03 | 2001-07-26 | Infineon Technologies Ag | Verfahren zum Herstellen eines Halbleiterbauelementes mit einem Multichipmodul und einem Silizium-Trägersubstrat |
| US6356453B1 (en) | 2000-06-29 | 2002-03-12 | Amkor Technology, Inc. | Electronic package having flip chip integrated circuit and passive chip component |
| US6525413B1 (en) | 2000-07-12 | 2003-02-25 | Micron Technology, Inc. | Die to die connection method and assemblies and packages including dice so connected |
| US20020070443A1 (en) * | 2000-12-08 | 2002-06-13 | Xiao-Chun Mu | Microelectronic package having an integrated heat sink and build-up layers |
| US6787916B2 (en) * | 2001-09-13 | 2004-09-07 | Tru-Si Technologies, Inc. | Structures having a substrate with a cavity and having an integrated circuit bonded to a contact pad located in the cavity |
| JP2003188507A (ja) | 2001-12-18 | 2003-07-04 | Mitsubishi Electric Corp | 半導体集積回路およびこれを実装するためのプリント配線板 |
| JP4044769B2 (ja) | 2002-02-22 | 2008-02-06 | 富士通株式会社 | 半導体装置用基板及びその製造方法及び半導体パッケージ |
| US7010854B2 (en) | 2002-04-10 | 2006-03-14 | Formfactor, Inc. | Re-assembly process for MEMS structures |
| US6798057B2 (en) * | 2002-11-05 | 2004-09-28 | Micron Technology, Inc. | Thin stacked ball-grid array package |
| JP4115326B2 (ja) | 2003-04-15 | 2008-07-09 | 新光電気工業株式会社 | 半導体パッケージの製造方法 |
| US7518158B2 (en) | 2003-12-09 | 2009-04-14 | Cree, Inc. | Semiconductor light emitting devices and submounts |
| JP4865197B2 (ja) * | 2004-06-30 | 2012-02-01 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| US7268012B2 (en) | 2004-08-31 | 2007-09-11 | Micron Technology, Inc. | Methods for fabrication of thin semiconductor assemblies including redistribution layers and packages and assemblies formed thereby |
| TWI249231B (en) | 2004-12-10 | 2006-02-11 | Phoenix Prec Technology Corp | Flip-chip package structure with embedded chip in substrate |
| US7271482B2 (en) * | 2004-12-30 | 2007-09-18 | Micron Technology, Inc. | Methods for forming interconnects in microelectronic workpieces and microelectronic workpieces formed using such methods |
| TWI241697B (en) | 2005-01-06 | 2005-10-11 | Siliconware Precision Industries Co Ltd | Semiconductor package and fabrication method thereof |
| DE102005014049B4 (de) | 2005-03-23 | 2010-11-25 | Diana Diehl | Haltevorrichtung sowie Tasche unter Verwendung derselbigen |
| CN100555589C (zh) | 2005-06-29 | 2009-10-28 | 皇家飞利浦电子股份有限公司 | 制造半导体组件的方法 |
| TW200707676A (en) | 2005-08-09 | 2007-02-16 | Chipmos Technologies Inc | Thin IC package for improving heat dissipation from chip backside |
| US7327029B2 (en) | 2005-09-27 | 2008-02-05 | Agere Systems, Inc. | Integrated circuit device incorporating metallurigical bond to enhance thermal conduction to a heat sink |
| US8044412B2 (en) | 2006-01-20 | 2011-10-25 | Taiwan Semiconductor Manufacturing Company, Ltd | Package for a light emitting element |
| US7808075B1 (en) | 2006-02-07 | 2010-10-05 | Marvell International Ltd. | Integrated circuit devices with ESD and I/O protection |
| WO2007115371A1 (en) | 2006-04-10 | 2007-10-18 | Epitactix Pty Ltd | Method, apparatus and resulting structures in the manufacture of semiconductors |
| KR100800478B1 (ko) | 2006-07-18 | 2008-02-04 | 삼성전자주식회사 | 적층형 반도체 패키지 및 그의 제조방법 |
| JP5064768B2 (ja) | 2006-11-22 | 2012-10-31 | 新光電気工業株式会社 | 電子部品および電子部品の製造方法 |
| JP2008166373A (ja) | 2006-12-27 | 2008-07-17 | Nec Electronics Corp | 半導体装置およびその製造方法 |
| KR100827667B1 (ko) * | 2007-01-16 | 2008-05-07 | 삼성전자주식회사 | 기판 내에 반도체 칩을 갖는 반도체 패키지 및 이를제조하는 방법 |
| JP4970979B2 (ja) | 2007-02-20 | 2012-07-11 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JPWO2008105535A1 (ja) * | 2007-03-01 | 2010-06-03 | 日本電気株式会社 | 半導体装置及びその製造方法 |
| TWI345823B (en) | 2007-03-21 | 2011-07-21 | Powertech Technology Inc | Semiconductor package with wire-bonding connections |
| TWI351751B (en) | 2007-06-22 | 2011-11-01 | Ind Tech Res Inst | Self-aligned wafer or chip structure, self-aligned |
| US7799608B2 (en) * | 2007-08-01 | 2010-09-21 | Advanced Micro Devices, Inc. | Die stacking apparatus and method |
| KR101329355B1 (ko) | 2007-08-31 | 2013-11-20 | 삼성전자주식회사 | 적층형 반도체 패키지, 그 형성방법 및 이를 구비하는전자장치 |
| US7777351B1 (en) | 2007-10-01 | 2010-08-17 | Amkor Technology, Inc. | Thin stacked interposer package |
| US20090170241A1 (en) * | 2007-12-26 | 2009-07-02 | Stats Chippac, Ltd. | Semiconductor Device and Method of Forming the Device Using Sacrificial Carrier |
| US7741194B2 (en) | 2008-01-04 | 2010-06-22 | Freescale Semiconductor, Inc. | Removable layer manufacturing method |
| JP2009231584A (ja) | 2008-03-24 | 2009-10-08 | Japan Gore Tex Inc | Led基板の製造方法およびled基板 |
| US20090243100A1 (en) | 2008-03-27 | 2009-10-01 | Jotaro Akiyama | Methods to Form a Three-Dimensionally Curved Pad in a Substrate and Integrated Circuits Incorporating such a Substrate |
| US7919851B2 (en) | 2008-06-05 | 2011-04-05 | Powertech Technology Inc. | Laminate substrate and semiconductor package utilizing the substrate |
| KR101481577B1 (ko) | 2008-09-29 | 2015-01-13 | 삼성전자주식회사 | 잉크 젯 방식의 댐을 구비하는 반도체 패키지 및 그 제조방법 |
| US8030780B2 (en) | 2008-10-16 | 2011-10-04 | Micron Technology, Inc. | Semiconductor substrates with unitary vias and via terminals, and associated systems and methods |
| US8115292B2 (en) * | 2008-10-23 | 2012-02-14 | United Test And Assembly Center Ltd. | Interposer for semiconductor package |
| US8704350B2 (en) | 2008-11-13 | 2014-04-22 | Samsung Electro-Mechanics Co., Ltd. | Stacked wafer level package and method of manufacturing the same |
| US7858441B2 (en) | 2008-12-08 | 2010-12-28 | Stats Chippac, Ltd. | Semiconductor package with semiconductor core structure and method of forming same |
| US7786008B2 (en) | 2008-12-12 | 2010-08-31 | Stats Chippac Ltd. | Integrated circuit packaging system having through silicon vias with partial depth metal fill regions and method of manufacture thereof |
| TWI499024B (zh) | 2009-01-07 | 2015-09-01 | 日月光半導體製造股份有限公司 | 堆疊式多封裝構造裝置、半導體封裝構造及其製造方法 |
| US8378383B2 (en) * | 2009-03-25 | 2013-02-19 | Stats Chippac, Ltd. | Semiconductor device and method of forming a shielding layer between stacked semiconductor die |
| US20110175218A1 (en) | 2010-01-18 | 2011-07-21 | Shiann-Ming Liou | Package assembly having a semiconductor substrate |
| US20110186960A1 (en) | 2010-02-03 | 2011-08-04 | Albert Wu | Techniques and configurations for recessed semiconductor substrates |
| US8378477B2 (en) * | 2010-09-14 | 2013-02-19 | Stats Chippac Ltd. | Integrated circuit packaging system with film encapsulation and method of manufacture thereof |
-
2011
- 2011-01-14 US US13/007,059 patent/US20110186960A1/en not_active Abandoned
- 2011-01-24 US US13/012,644 patent/US9257410B2/en active Active
- 2011-01-25 CN CN201180005381.7A patent/CN102687255B/zh active Active
- 2011-01-25 WO PCT/US2011/022370 patent/WO2011097089A2/en not_active Ceased
- 2011-01-25 KR KR1020127015804A patent/KR101830904B1/ko active Active
- 2011-01-28 TW TW100103446A patent/TWI441285B/zh active
- 2011-01-28 TW TW100103448A patent/TWI451505B/zh not_active IP Right Cessation
- 2011-01-28 TW TW100103443A patent/TWI425581B/zh not_active IP Right Cessation
- 2011-01-28 US US13/015,988 patent/US9034730B2/en not_active Expired - Fee Related
- 2011-02-09 CN CN2011100388085A patent/CN102169842A/zh active Pending
- 2011-02-09 CN CN2011100388009A patent/CN102169841A/zh active Pending
-
2014
- 2014-01-13 US US14/153,892 patent/US20140124961A1/en not_active Abandoned
-
2015
- 2015-05-18 US US14/715,170 patent/US9391045B2/en active Active
-
2016
- 2016-02-05 US US15/017,397 patent/US9768144B2/en not_active Expired - Fee Related
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5557066A (en) * | 1993-04-30 | 1996-09-17 | Lsi Logic Corporation | Molding compounds having a controlled thermal coefficient of expansion, and their uses in packaging electronic devices |
| WO2009070348A1 (en) * | 2007-11-30 | 2009-06-04 | Skyworks Solutions, Inc. | Wafer level packaging using flip chip mounting |
| US20090212420A1 (en) * | 2008-02-22 | 2009-08-27 | Harry Hedler | integrated circuit device and method for fabricating same |
| US20090283899A1 (en) * | 2008-05-16 | 2009-11-19 | Kimyung Yoon | Semiconductor Device |
Also Published As
| Publication number | Publication date |
|---|---|
| KR20120135897A (ko) | 2012-12-17 |
| TW201140714A (en) | 2011-11-16 |
| CN102687255B (zh) | 2015-03-04 |
| CN102169842A (zh) | 2011-08-31 |
| TWI425581B (zh) | 2014-02-01 |
| US20110186998A1 (en) | 2011-08-04 |
| TW201140768A (en) | 2011-11-16 |
| US20150279806A1 (en) | 2015-10-01 |
| WO2011097089A2 (en) | 2011-08-11 |
| US20160155732A1 (en) | 2016-06-02 |
| CN102687255A (zh) | 2012-09-19 |
| US9034730B2 (en) | 2015-05-19 |
| US9257410B2 (en) | 2016-02-09 |
| US9391045B2 (en) | 2016-07-12 |
| US20110186992A1 (en) | 2011-08-04 |
| US20140124961A1 (en) | 2014-05-08 |
| TW201140713A (en) | 2011-11-16 |
| KR101830904B1 (ko) | 2018-02-22 |
| TWI441285B (zh) | 2014-06-11 |
| US9768144B2 (en) | 2017-09-19 |
| US20110186960A1 (en) | 2011-08-04 |
| WO2011097089A3 (en) | 2011-11-17 |
| CN102169841A (zh) | 2011-08-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI451505B (zh) | 凹入的半導體基底和相關技術 | |
| TWI778691B (zh) | 積體電路封裝及其製造方法 | |
| CN107768351B (zh) | 具有热机电芯片的半导体封装件及其形成方法 | |
| CN113658944B (zh) | 半导体封装件及其形成方法 | |
| TWI683378B (zh) | 半導體封裝及其製造方法 | |
| TWI634626B (zh) | 整合式被動裝置封裝及其形成方法 | |
| TWI690030B (zh) | 半導體封裝及其形成方法 | |
| CN109786268B (zh) | 半导体封装件中的金属化图案及其形成方法 | |
| CN107799499B (zh) | 半导体封装结构及其制造方法 | |
| TWI720094B (zh) | 整合式扇出型堆疊式封裝及其形成方法 | |
| CN110970407A (zh) | 集成电路封装件和方法 | |
| CN103107099B (zh) | 半导体封装以及封装半导体器件的方法 | |
| TW202038343A (zh) | 半導體裝置及其形成方法 | |
| TW201640599A (zh) | 半導體封裝及其製作方法 | |
| CN113838840B (zh) | 半导体封装及制造半导体封装的方法 | |
| CN218996710U (zh) | 半导体封装 | |
| TWI834469B (zh) | 半導體封裝及其製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |