TWI338941B - Semiconductor package structure - Google Patents
Semiconductor package structure Download PDFInfo
- Publication number
- TWI338941B TWI338941B TW096131017A TW96131017A TWI338941B TW I338941 B TWI338941 B TW I338941B TW 096131017 A TW096131017 A TW 096131017A TW 96131017 A TW96131017 A TW 96131017A TW I338941 B TWI338941 B TW I338941B
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor
- package
- layer
- package substrate
- line
- Prior art date
Links
Classifications
-
- H10W70/093—
-
- H10W70/09—
-
- H10W70/60—
-
- H10W90/00—
-
- H10W70/614—
-
- H10W70/682—
-
- H10W70/685—
-
- H10W72/072—
-
- H10W72/07236—
-
- H10W72/073—
-
- H10W72/075—
-
- H10W72/241—
-
- H10W72/5522—
-
- H10W72/874—
-
- H10W72/884—
-
- H10W72/9413—
-
- H10W74/00—
-
- H10W74/142—
-
- H10W74/15—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/732—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
1338941 ”九、發明說明: 【發明所屬之技術領域】 " 本發明係有關於一種半導體封裝結構,尤指一種嵌埋 Λ有半導體並電性連接第二半導體元件之封褒結構。 【先前技術】 隨著半導體封裝技術的演進,半導體裝置 (Semiconductor device)已開發出不同的封裝型態,傳統 I半導體裳置主要係在-封裝基板(paekage 導線架上先接置一例如積體電路之半導體元件,再將半導 體元件電性連接在㈣裝基板或導線架上,接著以膠體進 行封裝;且為增加半導體元件之電性功能,以滿足半導體 封裝件高積集度(Integration)及微型化 (Miniaturizahon)的封裝需求,並為求提昇單一半導體 封裝件之性能與容4’以符電子產品小型化、大容量盘古 速化之趨勢’習知上多半係將半導體封料以多晶片模: 化(MultiChipModulelCM)的形式,此種封裝件亦可 縮減整體封裝件體積並提昇電性功能,遂成為一種封裝的 主流,其係在單-㈣件之晶片承裁件上接置至少兩^導 體晶片(semiconductor chlp),且每一半導體晶片與承 件之間均係以堆疊(stack)方式接置,❿此種堆疊式晶片 封裝結構已見於美國專利第6 798 049轳β + 第1圖所示即係美國專利第6,’79二^^ 導體封裝件剖視圖,錢在—騎線路層11之電路板10 上形成有一開口 101 ’並於該電路板10之至少一面形成 110333 6 1338941 ,一具有電性連接墊Ua及焊線墊llb(bound pad)的線路 曰11於δ玄開口 101内結合兩疊置的半導體晶片121、 ’ 122’且5亥半導體晶片12卜⑵之間係以焊接層(b〇unding 電性連接’又該半導體晶片122以係如金線之 %元件14 %性連接至線路層11的焊線墊11卜,再以封 體15填入電路板1〇的開口 1〇1 ’並包覆半導體晶片 1、122及導電元件14,且在該電路板之線路層u上形 防焊層16’於該防焊層16上形成有複數個開孔16a ,以頒路出該電性連接塾lla,並於該防焊層Μ的開孔 形成—係如錫球之導電㈣17,以完成封裝製程。 接之:二該半導體晶片121及122之間必須以晶片級連 必項先在::3•進行電性連接,即該半導體晶片121及122 二在aa片廠作電性連接之疊接製程,然後再送至封裝 v,$ ’使得製程較為複雜而增加製造成本。 1的方式增加電性功能與模組化性能 增加線路再進行堆疊,如此-來,將 ^ 筏減度且也必須增加線路層II之焊蝮 墊11b之數量,而在有限 干線 密度及焊線熱nhM & 使積内要提高線路 及量’則用以承财導體晶片⑵ 求。 料、,,田線路,方可達到薄小封裝的要 ,藉由細線路以達到縮小電路板 糟由直接堆疊半導體晶片⑵ 广文果有限,且 能與模組化性能, 2的方式以增加電性功 L之^數量有限’無法連續擴 110333 7 1338941 ^充增加。 因此,如何提供一種電路板結構,以求提高多晶片模 Κ匕接置在多層電路板上的密度,並減少半導體晶片接置 h層電路板上的面積,進而縮小封裝體積之目的,以提 商儲存容量,已成為電路板業界之重要課題。 【發明内容】 β鑒於上述習知技術之缺點,本發明之主要目的,係在 I提供-種半導體封裝結構,得堆疊複數個 裝結構電性功能。 ^ «加封 本發明之再-目的,係在提供一種半 得降低製程成本及複雜性。 Τ衣、、.。構 本么明之又-目的,係在提供一種 得堆疊其它電子裝置,以增加電性功能及擴純裝-構 構,:Λ上述:及其他目的’本發明揭露-種半導體封裝結 亚具有至少一貫穿該第一 #面 兮贫a .. *囬久弟一表面之牮一開口,於 5亥弟一及弟二表面分別具有複數第-及第二電性連接 塾:第一半導體元件’係接置於該第-開口中,拔第一半 導體元件具有一作動面及非 m - w „ 次非作動面,於該作動面具有複數 :第;匕路增層結構,係設於該第-封裝基板 亡弟-表面及弟-半導體元件之作動面,並具有複數導電 Γ二=㈣! 一封裝基板之第-電性連接塾及第- 有複二=一電極墊’且該第—線路增層結構表面具 有複數弟二及第四電性連接墊;第二半導體元件,係具有 110333 8 1338941 -複數第二電極塾’並以第一導電元 層έ士福々哲 且久通第一線路增 層、,·。構之弟三電性連接墊表面;以 第二半導邮-# Q — 展充材枓,係設於該 導肢兀件及弟一線路增層結構表面,其中 —凡件可為主動元件或被動元 j 墊,·以及HI 增層結構之第四電性達接 岸、於^ 八有禝數弟五电性連接墊,並相對 狀η亥弟四電性連接墊表面的第 結構電性連接該第一封裝 /兀件,俾將該疊接 、土扳上的弟一線路增声姓播 依上述結構,該第—半導 θ、,·°構。 片,且具有一作動而男^^70件係為一第一半導體晶 為一半導杜 乍動面,·或該第一半導體元件传 马丰蛤體組件,該半導體組件係由 、·仟知 片組成,該第一及第二丰莫轉曰 弟一半導體晶 面,且該第-及第二;導-作動面及非作動 材料結合,並於該第—封裝 2面之間以-結合 中之苐二半導體曰# 弟—表面及半導體組件 >構。Μ曰曰片的作動面形成另一第一線路增層結 該第-及第二導電元件 結構包括有介電層、疊置於該介路增層 於该介電層中並電性連接該線路層 亡曰’以及設 及第四電性連接塾電性連接該線 γ孔=該第三 2層’係設於該線路增層結構表面,緣 録面具有複數個開孔,俾w露出==如緣保護 第二及第四電性連接墊。 線路増層結構之 該第一封裝基板 弟表面及第一半導體元件之作 110333 9 UJ8941 面形成該介電層,且該介電層填入該第-半導體元件與 弟一開口之間的間隙中,俾以將該第一半導體元件固定於 或該第一半導體元件與第-開口之間的、 Β永中,、入站者材料,以將該第一半導體元件固定於 —開口中。 锘讨=一封裝基板之第二電性連接墊表面復包括係為 锡球或針腳之第二導電元件。 上述之疊接結構係如打線式(Wire bond)封裝 =「第二 Λ 裝基板及接置於其表面之第三半導體晶 封壯其4且以二半導體晶片以金屬導線電性連接該第二 導以一封裝材料覆蓋該第三半導體晶片及金屬 =構或^接結構係如嵌埋晶片式⑽eddedchlp)封 Γ 、由—具有第二開σ之第二封裝基板及容置㈣ :;開:::第三半導體晶片組成,且於該第二封裝』 晶片表面形成有第二線路增層結構,該第二 及第孔以電性連接該第二封裝基板 蜍粗日日片,或該疊接結構係如覆晶式 様雷1 Γ Γρ ΐ裝結構’其由一第二封裝基板及以覆晶結 一“接遠第二封裝基板之第三半導體晶片組成,並以 氏充材料(Underfi⑴填充於該第 封裝基板之間。 f ㈣一 士述之第二線路增層結構係包括有 = = : =該介電層中並電性連接該線心 。又於4第—線路增層結構表面並電性連接 110333 1338941 ,該線路層之第六電性連接塾,且 —μ 係設於該線路增層結構表面,且^ U緣保護層, .有複數個開孔,俾以露出該第二線路保制表面具 連接墊。 ' a層結構之第六電性 因此,本發明之半導體封裝結構,係將該第 2:嵌埋於該第:封裝基板中以降低封裝高度,且得堆疊 電性功能及擴充性’並於該線路增層 【實施方式】—加電性功能。 …以下係藉由特定的具體實例說明本發明之實施方 式’熟悉此技藝之人士可由太% na杳w 心八士τ由本說明書所揭示之内容輕易地 瞭解本發明之其他優點與功效。 e月蒼閱第2Α至2Ε圖’係詳細說明本發明之半導體封 裝結構之製法實施例的剖面示意圖。 ί如第以及2Α,圖所示,首先提供一第一封裝基板20, 係具有一第一表面2〇a及第二表面2〇b,並具有至少一貫 穿該第一表面20a及第二表面2〇b之第—開口 2〇〇,於該 第一及第二表面20a,20b分別具有複數第一及第二電性 連接墊201,202’其中,該第一及第二電性連接墊2〇1,2〇2 係可藉由該第一封裝基板2〇中之線路層(圖未示)作電性 導接;於該第一開口 200中容置有一係如第一半導體晶片 21之第一半導體元件’該第一半導體晶片21具有一作動 面21a及非作動面21b,於該作動面21a具有複數第一電 極塾211,並於該第一半導體晶片21之作動面21a及第 π ]10333 1338941 ,一封裝基板20之第一表面20a形成有一介電層220,且 該介電層220填入該第一半導體晶片21與第一開口 2〇〇 -之間的間隙中,俾以將該第一半導體晶片21固定於該第 ^ 一開口 200中’如第2A圖所示;或於該第一半導體晶片 21與弟一開口 2 0 0之間的間隙中填入黏著材料2 2 〇,,以 將該第一半導體晶片21固定於該第一開口 2〇〇中,如第 2A’圖所示;之後以第2A圖之實施例作說明。 數導電盲孔222電性連接該第一 連接墊201及第一半導體晶片2 瞻如第2B及2B’圖所示,於該第一封裝基板2〇之第一 表面20a及第一半導體晶片21之作動面21a形成一第一 線路增層結構22,該第一線路增層結構22包括有介電層 220、疊置於該介電層上之線路層221,以及設於該介電 層中亚電性連接該線路層221之導電盲孔222,且部份複 一封裝基板20之第一電性
21,21’組成,且該第一及第 110333 12 —半導體晶片21, 21,之兆说:t y 材枓91沾人,之非作動面21b,21b,之間以一結合 材料21 c結合,以將兮筮 — .子°亥弟—及弟二半導體晶片21,21,結 己成έ亥半導體組件2,並霞ψ # 91 91, Μ 並路出該弟一及第二半導體晶片 21,21之作動面21a 21,, 目士— 於戎些作動面21a,21a,分別 具有弟一及第二電極墊21〗911, 味, ^211,211 ;該第一封裝基板20之 ::表面施及半導體組件2中之第二半導體晶片 =面…’形成另—第—線路增層結構22,,使該第 裝基板20之第一及第-矣而0Λ 了 表2〇a,20b分別有第一線路增 層、、’吉構2 2,2 2 ’;之後以今當 44·壯 佼以°哀弟一封裝基板20之第一表面 2〇a形成有該第一線路增層結構⑴乍說明。 如第2C圖所示’於該第一線路增層結構22之第三兩 性連接塾223表面形成係為錫球之第—導電元件24a,】 :該第一導電元件24a上接置—第二半導體元件&該 第一半V體元件25具有複數第二電極塾252 導電元件_置㈣第:電㈣252,錢^ 體元件25電性連接該第一線路增層結構以,其中該第二 半導體元件25可為主動元件或被動元件。 如第2D圖所不,於該第二半導體元件25及第—絕緣 保護層23之間形成有一底充材料(underfiu)26,保護該 第-導電元件24a’並緩和第二半導體元件25及第—絕 緣保護層23之間應力,以確保該第二半導體元件託及第 一封裝基板20之間的電性連接。 如第2E及2E,圖所示,接著於該第一封裝基板2〇之 第二電性連接墊202及第一線路增層結構22之第四電性 110333 13 第_道表面升少成有一係為錫球(solder ball)24b之 :tTL件(如⑦2E圖所示);或於該第—封裝基板⑼ 二==性連接塾2〇2表面形成係如針腳(pin)24b,之第 接件’而於該第—線路增層結構22之第四電性連 4表面形成係為錫球2扑之第二導電元件(如第奸, 一:-之後之貫施以第2E圖之結構作說明;其中該第 2 u件可預先於該第四電性連接塾224表面形成,或 广他電子元件形成該第二導電元件後再接置於 性連接墊224表面。 % y Μ 3A圖’復包括—疊接結構%,該疊接結構 I、有複數第五電性連接墊35,並相對應於該第— .增層結構22之第四電性連接整m表面的錫球糾,使 該錢結⑽a電性連接料增層結構22之第 [生連接塾224 |面的錫球24b,俾以構成一疊接之封裝結 鲁構’其中該疊接結構3a可為打線式(Wire b〇nd)封裂結 構係由一第一封裝基板3〇及接置於其表面之第三半導 體晶片31組成,且該第三半導體晶片31以金屬導線犯 ,性連接該第二封裝基板3Q,並以―縣材料33覆蓋該 弟三半導體晶片31及金屬導線32; #中,該第二封裂基 板30接置金屬導線32之電性連接塾係可藉由内部線路層 (圖未示)與第五電性連接墊35電性導接。 曰 請麥閱第3B圖,或該疊接結構3b可為嵌埋晶片式 (Embedded chip)封裝結構,係由一具有第二開=3叫 之第二封裝基板30及容置於該第二開口 3〇〇中之第二半 110333 14 1338941 匕:片31組成’且於該第二封裝基板3〇及第三半導體 二構有第二線路增層結構34,該第二線路增 ^構34包括有介電層34Q、疊置於該介電層上之線路 曰、⑶於4介電層中並電性連接該線路層之導電盲孔 路二第二線路增層結構34表面並電性連接該線 路層之第六電性連接塾346, 連,二封裝基板3。及第三半導體晶;=二 j路增層結構34表面形成有—第二絕緣保護層^又 5第7=保護層36表面可形成複數個開孔36G以露出 罘—線路增層結構Μ之笫丄f 其他電子W甘士 連接塾346可供接置 , a .. ,/、,該第二封裝基板3〇之兩側表面係 弟2A圖之第-封裝基板2〇所示之複數第一及第二 二T其可藉由第二封裝基㈣中之線 層㈤未710將該些電性連接塾作電性導接。 4茶閱第3C ® ’或該疊接結構&可為覆晶 (Flip-chip)封裝結構,係由一筮- 日日x 晶結構電性連接m以 衣基板30及以覆 “I·生連^亥弟—封褒基板3〇之第三半導體晶片μ 、、成H底充㈣(Underil⑴2 體晶…第二封裝基板3。之間;其,,該第 板30之兩側表面係具有如第2A圖之第_封裝_' : 1複數第-及第二電性連接墊2()1,2()2,其^藉二 封裝基板30中之線路層(圖未干彳 a 一 性導接。 S(圖未不)將该些電性連接塾作電 本發明之半導體封裝結構,係包括:第—封裳基板 110333 15 1338941 2〇’係具有第一表面20a及第二表面2〇b,並具有至,i、一 貫穿該第一表面20a及第二表面20b之第—開口 2q〇,於 該第一及第二表面20a,20b分別具有複數第—及第_電 性連接塾201,202;第一半導體晶片21,係接置於 開口 200中,該第一半導體晶片21具有一作動面2\&及 非作動面21b,於該作動面21a具有複數第一電極墊211; 第一線路增層結構22,係設於該第一封裝基板2〇之第一 表面20a及第一半導體晶片21之作動面21a,該第_線 路增層結構22包括有介電層22()、疊置於該介電層上之 線路層221 ’以及設於該介電層中並電性連接該線路層之 導電盲孔222,其中複數導電盲孔m電性連接該第一封 裝基板20之第一電性連接墊2〇1及第—半導體晶片U 之第-電極塾且該第一線路增層結構22:曰 複數電性連接該線路層之第三及第四電性連接塾-223, 224’又於該第-線路增層結構22表面具有〜 緣保護層23,且該第—絕緣保護層23表面具有㈣^ ^ 23。以露出該第―線路增層結構22之第 連接墊223,224;第二半導俨 私性 極墊252,並以係為錫球之望、& $ 弟—电 勺场竦之弟一導電元件24a 一線路增層結構22之第-金以圭 乐 二電性連接墊223表面;以及底 充材料26,係設於該第二 - 結構2 2表面。 體疋件2 5及弟-線路增層 本發明復包括另一车道 裝基板2。,係具有第=體封裝結構’係包括··第-封 表面20a及第二表面2〇b,並具有 Π0333 ]6 1338941 ,少-貫穿該第-表面20a及第二表面2〇b之第一開口 200 ’於該第一及第二表面2〇 9η ^ a,20b分別具有複數第一及 Γ:Τ201,2°2;半導體組件2,係接置於該第 :口 00中’該半導體組件2係由第一及第二半導體晶 片21,21組成,且該第一及第二半 卞守筱日日片21,21,之非 外動面21b,21b’之間以一結合材料…結合,並露出該 弟-及第二半導體晶片21,21,之作動面2ia 2ia,,於該 些作動面21a,21a’分別具有第一及第二電極墊 211,211,;第-線路增層結構22 22,,其中該第一線路辦 層結構22係設於該第一封裝基板2〇之第一表面2〇a及』 -半導體晶片21之作動面21a ’而該第_線路增層結構 22’係設於該第一封裝基板2〇之第二表面2吒及半導體組 件2中之第二半導體晶片21,的作動面21&,,該第一線路 增層結構22, 22,包括有介電層220、疊置於該介電層上之 I線路層22卜以及設於該介電層巾並電性連接該線路層之 導電盲孔222’其中複數導電盲孔222電性連接該第一封 裝基板20之第一電性連接墊201及第一半導體晶片21 之第一電極墊211,且該第一線路增層結構22表面具有 複數電性連接該線路層之第三及第四電性連接塾 223, 224 ’又於該第一線路增層結構22表面具有一第一絕 緣保護層23,且該第一絕緣保護層23表面具有複數個開 孔230以露出該第一線路增層結構22之第三及第四電性 連接塾223,224;第二半導體元件25,係具有複數第二電 極墊252 ’並以係為錫球之第一導電元件24a接置於該第 110333 17 1338941 一一線路增層結構22之第三電性連接墊223表面;以及底 充材料26,係設於該第二半導體元件25及第一線路增層 、結構2 2表面。 ·- 依上述結構,復包括係為錫球2 4 b之第二導電元件, 係設於該第一封裝基板20之第二電性連接墊2〇2及第一 線路增層結構22之第四電性連接墊224(如第2£圖所 示);或於該第一封裝基板20之第二電性連接墊2〇2表面 _形成係如針腳(pin)24b,之第二導電元件,而於該第一線 路增層結構22之第四電性連接墊224表面形成係為錫球 24b之第二導電兀件(如第2E,圖所示);於該第四電性連 接墊224表面的錫球24b上接置一具有複數第五電性連接 墊35之疊接結構3a,3b,3c,俾將該疊接結構%,处,^ 電性連接該第-封裝基板20上的第一線路增層結構Μ。 上述之疊接結構3a係
可衣!板刈及接1π 一表面之第三半導體晶片31組成,且該第三半導體曰曰片 31以金屬導線32電性連接該第二封裝基板3〇,並以: 裝材料33覆蓋該第三半導體晶片31及金屬導線%(如第 Α圖所示Η該疊接結構3b係由一具有第二開口 _ 之第一封裝基板30及容置於該第二開口 3〇〇中之 導體晶片31組成’且於該第二封農基板3〇及第三半;體 成有第二線路增層結構34,該第二線路增 有介電請、疊置於該介電層上之線路 印341、s又於該介電層中並電性連接該線路層之 4 2、及設於該第線路增声 电目 深塔3層、纟0構34表面並電性連接該線 110333 18 1338941 =之弟六電性連接請,且該 =封裝基板3。及第三半導體晶片31, = 結構34表面具有-第二絕緣保護層36,且二線 ::保護層36表面具有複數個開孔36〇,俾以露-層結構34之第六電性連接塾⑽(如 :[或該疊接結構3。係由一第二封裝基…以覆: l i成電:連接該第二封裝基板3G之第三半導體晶片31 Ή以-底充材料26填充於該第三半導體晶片以 弟一封裝基板30之間(如第3C圖所示)。 本發明之半導體封裝結構,主要係將該第一半_ 2埋於該第一封裝基板中以降低封裳高度,並將第:: 導體70件電性連接於該第—封裝基板之第-線路增層姓 :士,俾以增加電性功能;且該第一半導體晶片係嵌: ^弟一封裝基板中,俾以降低整體疊接之高度,又於該 丨-線路增層結構表面接置其它電子裝置以增加電性二 及擴充性。 ι 上述實施例僅例示性說明本發明之原理及其功效, 非用於限制本發明。任何熟習此項技藝之人士均可在、土 背本發明之㈣及範訂,對上述實施例進行修飾與^ 變。因此,本發明之權利保護範圍,應如後述之申請專利 範圍所列。 【圖式簡單說明】 第1圖係為美國專利第6, 798, 049號之剖視圖; 第2 Α至2 Ε圖係為本發明之半導體封裝結構之製法剖 110333 19 1338941 視示意圖,· 第2A’圖係為第2A圖之另—實施例剖視示意圖; 第2B圖係為第2β圖之另—實施例剖視示意圖; 第2Ε圖係為第2Ε圖之另—實施例; 第3Α圖係為本發明之半導體封裝結構接置一疊接結 構之剖視示意圖;
弟3Β圖係為本發明之半 結構之剖視不意圓;以及 弟3 C圖係為本發明之半 結構之剖視示意圖。 導體封裝結構接置另一疊接 導體封裝結構接置又一疊接 【主要元件符號說明】 1〇 電路板 101 開口 11 ' 221 ' 341 線路層 11a • lib 121 、 122 13 14、17 15 16 電性連接墊 焊線塾 半導體晶片 焊接層 導電元件 封裝膠體 防烊層 16a、230、360 開孔 20 第一封裝基板 第一開口 110333 20 200 1338941 .-201 202 -20a 20b jj 2 21 21, φ 211 211, 、 252 21a 、 21a, 21b 、 21b, J 21c ' 22 、 22, 220 ' 340 220’ ® 222 、 342 223 224 23 24a 24b 24b’ 25 26 第一電性連接墊 第二電性連接墊 第一表面 第二表面 半導體組件 第一半導體晶片 第二半導體晶片 第一電極墊 第二電極墊 作動面 非作動面 結合材料 第一線路增層結構 介電層 黏著材料 導電盲孔 第三電性連接墊 第四電性連接墊 第一絕緣保護層 第一導電元件 錫球 針腳 第二半導體元件 底充材料 21 110333 1338941 v 3a、3b、3c 疊接結構 30 第二封裝基板 .300 第二開口 31 •V 第三半導體晶片 32 金屬導線 33 封裝材料 34 第二線路增層結構 • 346 第六電性連接墊 35 第五電性連接墊 36 第二絕緣保護層
22 110333
Claims (1)
1338941 v十、申請專利範圍: 1. 一種半導體封裝結構,係包括: 第一封裝基板,係具有第一表面及第二表面,並 具有至少一貫穿該第一表面及第二表面之第一開 口,於該第一及第二表面分別具有複數第一及第二電 性連接墊; % 第一半導體元件,係接置於該第一開口中,該第 • 一半導體元件具有至少一作動面,於該作動面具i複 數第一電極塾; 第一線路增層結構,係設於該第一封裝基板之第 表面及第一半導體元件之作動面,並具有複數導電 二孔電性連接該第一封裝基板之第一電性連接墊及 帛-半導體兀件之第一電極墊’且該第一線路增層結 構表面具有複數第三及第四電性連接塾; β #二半導體元件’係具有複數第二電極塾,並以 第-導電7L件接置於該第—線路增層結構之第三電 性連接墊表面; ,底充材料,係設於該第二半導體元件及第一線路 增層結構表面之間; ,第一導電7L件,係設於該第一封裝基板之第一線 路增層結構之第四電性連接墊;以及 宜接結構,係具有複數第五電性連接墊,並相對 應於該第四電性連接執 田 墊表面的第二導電元件,俾將該 甓接結構電性連接兮笛 安°亥弟一封裝基板上的第一線路增 110333 23 層結構 2.如申請專利範圍坌 第-半導體封裝结構,其中 動面及非作動面弟一半導雜晶片,且具有 如申請專利範圍第1 J§夕坐g Μ 第一丰導邮-批 1之+導體封裝結構’其中,該 由第一及第二半導體曰組件’該半導體組件係 晶片具有一作動面::片、,且成’該第-及第二半導體 乍動面及非作動面,於 有複數第H -㈣面刀別具 _ „ 弟—電極墊,且該第一及第二半導體晶 片之非作動面之間以一結合材料結合。 如申4專利範圍第3項n-u^ 只之牛ν粗封裝結構,其中,該導體二表面及半導體組件中之第二半 第-線路增《―線路增層結構,且該笛φ 構中之複數導電盲孔係電性連㈣弟二電極墊及箓— 死较A,^ ^ 封衣基板之第二電性連接墊。 申Μ專利範圍第】項之半I 第—W 月您牛蛉肢封裝結構,其中 :―電疋件及第二導電元件係為錄球。 γ請專利範圍第1項之半導體封裝結構,其中 Mm。 Μ連接墊表面设包括該第=申Τ專利範圍第6項之半導體封裝結構,呈中 弟一V電元件係為錫球及針腳之其中一者。/、 =申=專利範圍第i項之半導體封裝結構,里中’+導體元件係為主動元件及被動元件之其中— 該 作 3. 4. 該 該 該 該 JJ0333 24 1338941 者 9. ★:申請專利範圍第1項之半導體封裝結構,其中,該 —4接結構係由一第二封裝基板及接置於其表面之第μ 2半導體晶片組成,且該苐三半導體晶片以金屬導線 :、連接該第—封裝基板,並以—封裝材料覆蓋該第 三半導體晶片及金屬導線。 1〇· t申請專利範圍第1項之半導體封裝結構,其中,該 ·=接結構係由—具有第二開口之第二封裝基板及容 :第二開口中之第三半導體晶片組成,且於該第 =裝基板及第三半導體晶片表面形成有第二線路 -、厂結構’該第二線路增層結構具有導電盲孔以電性 ' 、接該第二封裝基板及第三半導體晶片。 ..如中請專利範圍第1Q項之半導體封裝結構,其中, 以二線路增層結構包括有介電層、疊置於該介電層 2路層、設於該介電層中並電性連接該線路層之 接及餅該第二線路增層結構表面並電性連 按这、,泉路層之弟六電性連接墊。 12.=申請專利第U項之半導體封裝結構,盆中, 二弟線路增層結構復包括m緣保護層,俾設 有=路增層結構表面,且該第二絕緣面 電性連接塾。 。出“―線路增層結構之第六 13==範圍第1項之半導體封聚結構,其中,該 構係由一第二封裝基板及以覆晶結構電性連 110333 25 1338941 接該第二封裝基板 充材料填充於該第 間。 之第三半導體晶片組成,並以一底 三半導體晶片及第二封裝基板之- "(如申請專利範圍第1或4項之半導體封袭結構,其 :爲該第-線路增層結構包括有介電層、疊置於該介 :曰上之線路層,以及設於該介電層中並電性連接誃 •導電盲孔’且該第三及第四電性連接墊電性 零 硬接該線路層。 $申請專利範圍第1項之半導體封裝結構,其中,該 第一封裝基板之第一表面及第一半導體元件之作動 面形成該介電層,且該介電層填入該第一半導體元件 ' 與第一開口之間的間隙中,俾以將該第一半導=兀杜 固定於該第一開口中。 兀件 16. 如申請專利範圍第丨項之半導體封裝結構,其中,爷 φ 第一半導體元件與第一開口之間的間隙中填入黏著 材料,以將該第一半導體元件固定於該第一開口中。 17. 如申請專利範圍第丨或4項之半導體封裝結構,其 中,該第一線路增層結構復包括一第一絕緣保護層, 係設於該線路增層結構表面,且該第一絕緣保表 面具有複數個開孔,俾以露出該第一線路增層結構之 第三及第四電性連接墊。 110333 26
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW096131017A TWI338941B (en) | 2007-08-22 | 2007-08-22 | Semiconductor package structure |
| US12/197,077 US7579690B2 (en) | 2007-08-22 | 2008-08-22 | Semiconductor package structure |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW096131017A TWI338941B (en) | 2007-08-22 | 2007-08-22 | Semiconductor package structure |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200910551A TW200910551A (en) | 2009-03-01 |
| TWI338941B true TWI338941B (en) | 2011-03-11 |
Family
ID=40381395
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW096131017A TWI338941B (en) | 2007-08-22 | 2007-08-22 | Semiconductor package structure |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7579690B2 (zh) |
| TW (1) | TWI338941B (zh) |
Families Citing this family (38)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100969146B1 (ko) * | 2009-02-18 | 2010-07-08 | 엘지이노텍 주식회사 | 반도체 발광소자 및 그 제조방법 |
| US20100244276A1 (en) * | 2009-03-25 | 2010-09-30 | Lsi Corporation | Three-dimensional electronics package |
| TWI480991B (zh) * | 2009-04-02 | 2015-04-11 | 欣興電子股份有限公司 | 封裝結構及其封裝基板 |
| TWI418272B (zh) * | 2009-08-25 | 2013-12-01 | 三星電機股份有限公司 | 處理核心基板之空腔的方法 |
| JP2011061004A (ja) * | 2009-09-10 | 2011-03-24 | Elpida Memory Inc | 半導体装置及びその製造方法 |
| TWI411072B (zh) * | 2009-12-02 | 2013-10-01 | Unimicron Technology Corp | 晶片級封裝基板及其製法 |
| US8164917B2 (en) * | 2009-12-23 | 2012-04-24 | Oracle America, Inc. | Base plate for use in a multi-chip module |
| JP5136632B2 (ja) * | 2010-01-08 | 2013-02-06 | 大日本印刷株式会社 | 電子部品 |
| US8350381B2 (en) | 2010-04-01 | 2013-01-08 | Infineon Technologies Ag | Device and method for manufacturing a device |
| JP5590985B2 (ja) * | 2010-06-21 | 2014-09-17 | 新光電気工業株式会社 | 半導体装置及びその製造方法 |
| KR101710178B1 (ko) * | 2010-06-29 | 2017-02-24 | 삼성전자 주식회사 | 임베디이드 칩 온 칩 패키지 및 이를 포함하는 패키지 온 패키지 |
| US8216918B2 (en) * | 2010-07-23 | 2012-07-10 | Freescale Semiconductor, Inc. | Method of forming a packaged semiconductor device |
| US8080445B1 (en) | 2010-09-07 | 2011-12-20 | Stats Chippac, Ltd. | Semiconductor device and method of forming WLP with semiconductor die embedded within penetrable encapsulant between TSV interposers |
| US8841171B2 (en) | 2010-11-22 | 2014-09-23 | Bridge Semiconductor Corporation | Method of making stackable semiconductor assembly with bump/flange heat spreader and dual build-up circuitry |
| US8343808B2 (en) | 2010-11-22 | 2013-01-01 | Bridge Semiconductor Corporation | Method of making stackable semiconductor assembly with bump/base/flange heat spreader and build-up circuitry |
| US8927339B2 (en) | 2010-11-22 | 2015-01-06 | Bridge Semiconductor Corporation | Method of making thermally enhanced semiconductor assembly with bump/base/flange heat spreader and build-up circuitry |
| US20120126399A1 (en) | 2010-11-22 | 2012-05-24 | Bridge Semiconductor Corporation | Thermally enhanced semiconductor assembly with bump/base/flange heat spreader and build-up circuitry |
| US20120139095A1 (en) * | 2010-12-03 | 2012-06-07 | Manusharow Mathew J | Low-profile microelectronic package, method of manufacturing same, and electronic assembly containing same |
| US20120286416A1 (en) * | 2011-05-11 | 2012-11-15 | Tessera Research Llc | Semiconductor chip package assembly and method for making same |
| JP6289364B2 (ja) | 2011-06-30 | 2018-03-07 | ムラタ エレクトロニクス オサケユキチュア | システムインパッケージデバイスを製造する方法、および、システムインパッケージデバイス |
| US8569884B2 (en) | 2011-08-15 | 2013-10-29 | Tessera, Inc. | Multiple die in a face down package |
| US9200973B2 (en) * | 2012-06-28 | 2015-12-01 | Intel Corporation | Semiconductor package with air pressure sensor |
| US9275925B2 (en) * | 2013-03-12 | 2016-03-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and method for an improved interconnect structure |
| CN104183508A (zh) * | 2013-05-24 | 2014-12-03 | 宏启胜精密电子(秦皇岛)有限公司 | 半导体器件的制作方法 |
| TWI496517B (zh) * | 2013-08-22 | 2015-08-11 | 欣興電子股份有限公司 | 線路板結構 |
| US20150303172A1 (en) * | 2014-04-22 | 2015-10-22 | Broadcom Corporation | Reconstitution techniques for semiconductor packages |
| US9401350B1 (en) * | 2015-07-29 | 2016-07-26 | Qualcomm Incorporated | Package-on-package (POP) structure including multiple dies |
| US9570387B1 (en) | 2015-08-19 | 2017-02-14 | Nxp Usa, Inc. | Three-dimensional integrated circuit systems in a package and methods therefor |
| CN106672888B (zh) | 2015-11-11 | 2022-03-11 | 恩智浦美国有限公司 | 封装集成电路管芯的方法和器件 |
| CN106960799B (zh) | 2016-01-12 | 2022-11-22 | 恩智浦美国有限公司 | 集成电路装置及其三维扇出结构和制造方法 |
| US10658334B2 (en) * | 2016-08-18 | 2020-05-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming a package structure including a package layer surrounding first connectors beside an integrated circuit die and second connectors below the integrated circuit die |
| US9859245B1 (en) * | 2016-09-19 | 2018-01-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure with bump and method for forming the same |
| US10178755B2 (en) * | 2017-05-09 | 2019-01-08 | Unimicron Technology Corp. | Circuit board stacked structure and method for forming the same |
| US10283474B2 (en) | 2017-06-30 | 2019-05-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Chip package structure and method for forming the same |
| CN111199922A (zh) | 2018-11-20 | 2020-05-26 | 奥特斯科技(重庆)有限公司 | 部件承载件及其制造方法 |
| US11183765B2 (en) | 2020-02-05 | 2021-11-23 | Samsung Electro-Mechanics Co., Ltd. | Chip radio frequency package and radio frequency module |
| US11101840B1 (en) * | 2020-02-05 | 2021-08-24 | Samsung Electro-Mechanics Co., Ltd. | Chip radio frequency package and radio frequency module |
| US11723150B2 (en) * | 2020-09-04 | 2023-08-08 | Micron Technology, Inc. | Surface mount device bonded to an inner layer of a multi-layer substrate |
Family Cites Families (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2800909B1 (fr) * | 1999-11-04 | 2003-08-22 | St Microelectronics Sa | Boitier semi-conducteur optique et procede de fabrication d'un tel boitier |
| US6472736B1 (en) * | 2002-03-13 | 2002-10-29 | Kingpak Technology Inc. | Stacked structure for memory chips |
-
2007
- 2007-08-22 TW TW096131017A patent/TWI338941B/zh active
-
2008
- 2008-08-22 US US12/197,077 patent/US7579690B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US7579690B2 (en) | 2009-08-25 |
| TW200910551A (en) | 2009-03-01 |
| US20090051024A1 (en) | 2009-02-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI338941B (en) | Semiconductor package structure | |
| TWI322488B (en) | Semiconductor device, stacked semiconductor device, and manufacturing method for semiconductor device | |
| TW442873B (en) | Three-dimension stack-type chip structure and its manufacturing method | |
| TWI335652B (en) | Stacked packing module | |
| TWI276192B (en) | Stack structure of semiconductor component embedded in supporting board and method for fabricating the same | |
| TW201225762A (en) | Package substrate having an embedded via hole medium layer and method of forming same | |
| TW200908273A (en) | Semiconductor package having buried post in encapsulant and method of manufacturing the same | |
| TW200901427A (en) | Semiconductor device and semiconductor module using the same | |
| JP2008311599A (ja) | モールド再構成ウェハー、これを利用したスタックパッケージ及びその製造方法 | |
| TW201110285A (en) | Package structure having embedded semiconductor element and method of forming the same | |
| TW200816435A (en) | Semiconductor device and method of manufacturing the same | |
| TW200828542A (en) | Circuit board structure having embedded semiconductor component and fabrication method thereof | |
| TW200933766A (en) | Integrated circuit package system with flip chip | |
| TW201118991A (en) | Package structure and packaging process thereof | |
| TWI335643B (en) | Circuit board structure having embedded semiconductor chip and fabrication method thereof | |
| TW201238020A (en) | Package structure, fabrication method thereof and package stacked device thereof | |
| TW200839996A (en) | Stacked packing module | |
| TW201347138A (zh) | 半導體封裝件及其製法 | |
| CN101467253A (zh) | 具有顶底互连的可堆叠式ic封装 | |
| CN115513168A (zh) | 封装结构、封装结构的制备方法和电子设备 | |
| CN102956547B (zh) | 半导体封装结构及其制作方法 | |
| TWI425886B (zh) | 嵌埋有電子元件之封裝結構及其製法 | |
| TWI441312B (zh) | 具有打線結構之三維立體晶片堆疊封裝結構 | |
| TWI442522B (zh) | 凹穴晶片封裝結構及使用凹穴晶片封裝結構之層疊封裝結構 | |
| TWI336517B (en) | Semiconductor device |