TWI322471B - A semiconductor device having a second level of metallization formed over a first level with minimal damage to the first level and method - Google Patents
A semiconductor device having a second level of metallization formed over a first level with minimal damage to the first level and method Download PDFInfo
- Publication number
- TWI322471B TWI322471B TW093128579A TW93128579A TWI322471B TW I322471 B TWI322471 B TW I322471B TW 093128579 A TW093128579 A TW 093128579A TW 93128579 A TW93128579 A TW 93128579A TW I322471 B TWI322471 B TW I322471B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- semiconductor device
- stop layer
- thin
- dielectric layer
- Prior art date
Links
Classifications
-
- H10P50/283—
-
- H10W20/031—
-
- H10W20/074—
-
- H10W20/084—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
1322471 第93128579號專利說明書修正本 修正日期:97.6.12 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種於半導體製程,尤其是關於一種 形成一第二金屬化層的方法,該方法係利用具有開口之 介電層來圖案化第二金屬化層以於第一金屬化層上第二 金屬化層,並對第一金屬化層造成最小之傷害。 【先前技術】 如同熟習該項技術者所熟知的,降低元件與電路的 尺寸並同時增加'一半導體裝置上電路或電路元件(例如電 晶體、電容等元件)的數量是半導體的製造生產過程中不 斷努力的目標。而在不斷且成功地降低電路元件尺寸的 同時,亦需要降低用來連接各裝置或元件的導線尺寸。 在過去多半係利用I呂來作為金屬連接線,並利用氧 化矽來作為介電層,然而,在新的製造技術中,則喜愛 使用銅來作為金屬連接線,並利用各種有機或無機的低 介電值(low K)材料來作為介電層材料,而這些材料上的 改變自然也需要一些製程方法上的改變來配合。尤其是 因為在不對銅或介電材料造成過度傷害的狀況下,蝕刻 銅的高難度更是對製作金屬間連接線的技術造成明顯的 改變。一般而言,鋁的連接多半係於沉積一鋁金屬層後, 再依序利用光阻、黃光以及蝕刻等製程來形成鋁連接 線,而銅連接線通常是藉由一鑲鼓(damascene)製程來製 作,鑲嵌製程幾乎跟蝕刻相反,簡單來說大致會先利用 0503-A30496TWF2/Iinlin 5 第93128579號專利說明書修正本 修正日期:97.6.12 钱刻或其他方法來在下方的介電層内形成—溝槽、管道 或中介窗,之後再於其内填人金屬,例如銅等。 鑲肷製私將進一步降低連接綠的尺寸以及連接線之 間距,但不幸的是一旦連接線的間距縮小,線與線間電 容(line-to-line capacitance)也將會隨之辦加。 如剷所述,材料與製程步驟上的改變將會造成一連 串製程上的新挑戰’舉例來說’當對用來連接一上層金 屬化層與一下層金屬化層間中介窗周圍之介電層進行圖 案化及ϋ刻,然後藉由一典型的灰化製程(ashing pr〇cess) 來移除阻抗(resist)層或硬罩幕層時,通常不免會對連接 點處下金屬化層中銅的上表面造成_定程度的傷害,而 這些傷害則會降低產率,因此’蝕刻技術以及去除阻抗 層之方法勢必需要進行一些調整。 【發明内容】 本發明的主要目的在於提供一種具有一上層金屬化 層連接至一下層金屬化層半導體裝置及其製作方法,以 解決或避免前述問題,並藉由本發明之實施例來達成技 術上之優點。不同於習知技術的在於本發明之方法可在 對下層金屬化層造成最小傷害的狀況下,形成二金屬化 層間之連接。 根據本發明之實施例,首先提供一基底,基底之上 表面具有一下層金屬化層’通常由銅所構成,接著藉由 適當的方式,例如化學氣相沉積(chemical vapor 0503-A30496TWF2/linlin 6 1322471 修正日期:97.6.12 第93128579號專利說明書修正本 deposition,CVD)、物理氣相沉積(physical vapor deposition,PVD)、原子層沉積(atomic layer deposition,ALD)及離子束沉積(ion beam deposition),來 沉積一薄停止層,此薄停止層之厚度小於300埃,並以 厚度約100埃之碳化矽(SiC)較佳,其他適合的材料包含 有碳氮矽化合物、碳氧矽化合物、氮化矽、氧化矽以及 氧碳氫矽化合物等,此外,此薄停止層之材料可包含有 二層或多層的上述材料,接著將於薄停止層上沉積一金 屬間介電層(inter-metal dielectric,IMD),並於金屬間介 電層上沉積一阻抗層,並將其圖案化,以用來定義一罩 幕,再以圖案化之阻抗層為罩幕來钱刻金屬間介電層, 因此,可於金屬間介電層上形成溝槽(trench)或中介窗 (via)等孔洞,這些被蝕刻之孔洞中至少包含有一中介 窗,而該中介窗係藉由完全蝕刻穿金屬間介電層所形 成,並使薄停止層露出,接著再利用一灰化製程來去除 圖案化之阻抗層,然而,所不同於習知技術的是移除下 層銅上的薄停止層可在不對銅造成過量傷害的狀況下完 成,然後再藉由一典型的鑲嵌製程將一銅層或其他金屬 導體沉積於中介窗或其他孔洞内。 為使本發明之上述和其他目的、特徵、和優點能更 明顯易懂,下文特舉一較佳實施例,並配合所附圖式, 作詳細說明如下: 【實施方式】 0503-A30496TWF2/linIin 7
第93128579料咖版本 修W 辻’佶:::對本發明較佳實施例之製作及使用加以詳 :念是本發明提供了相當多種可實行的發明 露之實:廣泛而多樣的方式來加以實行’以下揭 用來說明本發明之-特定製作及使用方 式而非限疋本發明之範圍。 置,rm圖’第ια圖中顯示了,半導體裝 ^,、包3有-基底1G,*基底1G包 =質:成之第一介電層12以及至少一導電= 如銅金屬化層或銅導線,在本發明的敘述中, 声二二,包括各種具有金屬化連接層之單層或多 範圍。 基底」一岡可具有廣泛的詮釋 再者,根據習知技術,第—介 有一厚覆蓋層16,例如氮化㈣ 胃上通㊉另包含 姓刻停止層,<是,^=層,以作為導電區域14之 上設有另-全12與第一金屬化層14 令所沉積之厚覆蓋層16厚度大阻止層’其 電層18則會沉積於厚覆蓋層16上, -w :::(ILD)層或是一金屬間介 :二 屬:介電㈣上沉積一阻抗層一心二 並Γ圖案化,以用來定義複數個孔洞: 如-:槽’以製作連接線,且其中至少包含门八: 於第一介電層18或是包含有第二層金:二 層金屬化層之金屬間介電層内。圖案化之阻抗層二 0503-A30496TWF2/linlin 1322471 第93128579號專利說明書修正本 為一石承罢苔 修正日期·· 97.6.12 马硬罩幕,以韻刻金屬間介電層 /刀區域24處蝕刻出貫穿介電層18之t介窗曰22 :: 化之阻抗層20以及位於尹介仏底部 ,而= 藉由-高溫氧化製程來移除,此亦即熟習^麗層蔽= 例如銅,來填入這些定義於金屬間電, 含有中介窗22)。請來考第1B圖: 的孔/同(包 熟知的,在前述這些形二技藝者所 ^ 蝕到)丨電層18以及灰化 驟中,將不免對第—層金屬化層Η的上表面26 ’而這些上表面26上的傷害將會導致形成於第 Η 化層14與其上第二層金屬化層或上層金屬化層 a W 22—内之銅連接填充時接觸效果不佳之問題。 種可第MM圖及第3Α與邛圖,其係顯示-声:t大致減少前述對上層金屬化層及下層金屬化 «間之連接造成傷害的製程方法。第2八至2f圖中各元 件之編號均與前述第1A#1B圖相同,如同熟習該 藝者所熟知以及先前所述的,鑲嵌製程的使用以及利用 銅來作為連接層會產生各種習知技術中湘純刻製程 來製作金屬化層時所未曾經歷過的新問題。舉例來說, 虽導線或連接線14係由銅或含銅之金屬所構成時,若未 對其進行適當處置’這些銅有可能會擴散至關不導電 的介電層’例如基底1G表面之第—介電層12内。因此, 如第2A圖所示,通常會另設有一阻障加_)層28,用 0503-A30496TWF2/linlin 9
1322471 修正曰期:97.6.12 第93128579號專利說明書修正本 來防止或阻礙銅離子自銅連接帶14擴散至周圍不導電的 第一介電層12内,適當的阻障層材料可為钽(Ta)、氮化 钽(TaN)、鈦(Ti)、氮化鈦(TiN)以及這些與其他材料所構 成之各種組合,因此,在形成阻障層28後,將可大抵消 除銅14之對外擴散或使其擴散至周圍之速率減緩。 此外,本發明之另一優點在於包含有至少一金屬種 晶層3 0。雖然單層種晶層就足以運作,然而較佳之作法 係先沉積一第一金屬種晶層30A,其形狀可不同於金屬 14下方之溝槽,之後再形成一第二種晶層30B以提供一 大致平滑之表面。二種晶層可由相同之材料或不同之材 料構成,舉例來說,二種晶層中之一者或二者之材料可 選自銅、銘、銀、金、鶴以及氮化组,同樣地,二種晶 層可視狀況採用相同或不同之方法來沉積而成,而適合 之方法包含有物理氣相沉積(PVD)、化學氣相沉積 (CVD)、原子層沉積(ALD)以及電化學電鍍(ECP)。而這 些孔洞、溝槽、中介窗等將會被填入金屬化層,例如銅。 相對於習知技術中的厚覆蓋層16(大於300埃),本 發明則會形成一厚度小於300埃之薄停止層32來作為一 蝕刻停止層或擴散停止層,其中薄停止層32之厚度又以 100埃較佳,並可為有機材料或無機材料,適當的材料為 金屬或非金屬以及含有石夕、氣、碳、氧或氫之材料,例 如碳化矽(SiC)、氮碳矽化合物(SiCN)、氧碳矽化合物 (SiCO)、氮化矽(SiN)、氧化矽(SiO)、氧碳氫矽化合物 (SiOCH)或其他類碳(carbon-like)材料。此外,如同熟習 0503-A30496TWF2/linlin 10 1322471
第93128579號專利說明書修正本 修正日期:97.6.U 該項技藝者所知的,薄停止層32可為一多層構造並包含 有一道以上的沉積步驟,因此可由適當的材料來形成各 種多層結構。沉積一層或複數層選定材料的方法可為物 理氣相沉積、化學氣相沉積、原子層沉積(ALD)以及離子 束沉積(Ion Beam Deposition),且薄停止層32之較佳沉 積溫度約為200至500Ϊ。 請參考第2B圖,接著將於薄停止層32上沉積介電 層18 ’以作為一金屬間介電層,隨後再於介電層μ上带 ==丄!;用來定義介電層18上之複數個孔洞,例 =槽或中介窗’依據所選定之鑲^ 包含有一第:層,例如 ’丨冤層18可 卿及-第二介電層二間㈣18A,-嶋止 舉例來說,請再參考第2丘 卜 被圖案化以用來在金屬間介國’ 一第一阻抗層34A將 或溝槽36及38’值得注意的曰層18B上定義複數個孔洞 正上方。如第2C 圖所溝槽38係位於銅線14之 36及38,使其穿過介電層Q著將會繼續向下蝕刻溝槽 後再去除第一阻抗層34八。 直到麵刻停止層19,然 接著將於金屬間介電層18β艮據本發明之第一實施例了 並填入所蝕刻出的溝槽36及上沉積一苐二阻抗層34B, 將第二阻抗層圖素化、38 ’接著如苐扣圖所示, 之位置’隨後將進-步麵刻^定義出至少—連接中介窗 完全穿過金屬間介電層c介電,18A,以形成 3从,關完成後,將會去除^介電層m之令介窗 凡層34B以及薄停止層或 0503-A30496TWF2/JinIii 第93128579號專利說明書修正本 薄覆蓋層32之露出部分4。,—般而言,^日^則 化製程來移除阻抗層34B以及露出之 曰错由一灰 ,第她示之結構。特別要注意的是二: =溝槽36與38以及中介窗38A内填人= 如鋼40’以形成如第2F圖之結構。 ,M層,例 ®二考第3A目,錢顯^前述之本發明製程的 Γ/7驟42所示,先提供-基底1〇,其具有1:;; 2=及—銅層或金屬化層以義於介電層u内,接^ 14之二二二步驟44所示,於介電層12與金屬化層 Μ之組合上>儿積一厚度小於3〇〇埃 曰 驟46,接著將金屬間八層32’根據步 層”上,並如步驟4 :—戈層間介電層18沉積於停止 一圖案化之阻0 2 ^ ’於金屬間介電層18上形成 3 20,接者如步騾5〇 ,阻抗層20來钱刻金屬間介電層18 :::案化 猎由一灰化製程來移除卩浐 乂驟52所不, 金屬層,例如銅。所不,於溝槽或,介窗内填入 第3B圖則進—步顯 10之詳細步驟。如/所第/A圖步驟42中提供基底 10上沉積一第-介電:不^先依步驟56所示,於基底 項技藝者所熟知的“=步驟58所示,依熟習該 如步驟60所示,於溝之’丨電層内形成溝槽,接著 如氮隸,接著如與底部形成阻障層i例 騍62所不,於阻障層28上形成一 0503-A30496TWF2/Jiiilin
12 (S 1322471 修正日期:97.6.12 第93128579號專利說明書修正本 種晶層30,種晶層30包含有一第一種晶層與一第二種晶 層,最後如步驟64所示,於溝槽内填入適當的金屬,例 如銅、銘、金、銀、鶴或氮化组,以形成第一層金屬化 層。 此外,本發明之應用範圍並不限於前述發明說明書 所揭露之製程、機械、產品、物質組成、工具、方法及 步驟,對一熟習該項技藝者而言,應可體會本發明之内 容,並以其他現存或之後發展出的製程、機械、產品、 物質組成、工具、方法或步驟來進行與本發明實施例大 抵相同之功能或達到與本發明實施例大抵相同之結果, 因此,這些製程、機械、產品、物質組成、工具、方法 或步驟應包含於後附專利範圍内。 0503-A30496TWF2/linlin 13 1322471 第93128579號專利說明書修正本 修正日期:97.6.12 · 【圖式簡單說明】 第1A圖係顯示一種習知技術中於下層銅上形成一 厚覆蓋層、金屬間介電層及圖案化阻抗層的方法。 第1B圖係顯示習知技術中因藉由灰化製程去除圖 案化阻抗層而受到傷害之下層銅或金屬層。 第2A-2F圖係顯示根據本發明降低下層傷害之方法 來於一半導體裝置之一第一層金屬化層上形成一第二層 金屬化層之示意圖。 第3A-3B圖係顯示本發明製程步驟之流程圖。 【主要元件符號說明】 12〜第一介電層; 16〜厚覆蓋層; 18A〜金屬間介電層; 19〜钱刻停止層; 22〜中介窗; 28〜阻障層; 30A〜第一種晶層; 32〜停止層; 36〜溝槽; 38A〜中介窗; 10〜基底; 14〜第一金屬化層; 18〜介電層; 18B〜第二介電層 20〜阻抗層; 26〜上表面; 30〜種晶層; 30B〜第二種晶層; 3 4 A〜第一阻抗層; 38〜溝槽; 40〜露出部分; 52 、 44 、 46 、 48 、 50 、 52 、 54 、 56 、 58 、 60 、 62 、 64〜步驟。 0503-A30496TWF2/linlin 14
Claims (1)
1322471 第93128579號專利說明書修正本 十、申請專利範圍: 修正曰期m 一下層金屬層;以 種半導體裝置,其包含有: 一第一介電層,其上表面定義有 厚又大约100埃至小於2〇〇 該第-介電層上,該薄停止層具有二==於 成開口的過程中大抵不會對該含銅表面造:傷』之: 徵層另包含有一介電層設於該薄停止層上: /專利關第1項所述之半導《置,其㈣ 下層金屬層係限於-中介窗底部之一小於15之_ 一3.如申請專利範圍第1項所述之半導體裝置,其中該 薄停止層係為一多層結構。 ο …4·如中請專利範圍第^所述之半導體裝置,其中該 薄I:止層為選自包含有有機材料、金屬或至少包含有矽 j、碳錢化合物、碳#氧化合物、氮切、氧化石夕、 碳氫矽氧化合物等材料所構成之群組令之任一者。 5.如申請專利範圍第丨項所述之半導體裝置,其中該 下層金屬層包括一銅表面。 μ 一 6.如申請專利範圍第丨項所述之半導體裝置,其中該 半導體裝置尚包括-圖案化之金制介電層覆蓋並接觸/ 於該薄停止層上,該圖案化之金屬間介電層係用來定義 一上層金屬化層之佈局,該佈局至少包含有一區域,該 區域内之該金屬間介電層與該蝕刻停止層將被蝕刻穿而 0503-A30496TWF2/linlii 15 第93128579號專利說明書修正本 修正日期:97.6.12 該含銅表面之上表面則大致未受傷害。 7. 如申請專利範圍第6項所述之半導體裝置,更包括 該上層金屬化層於金屬間介電層中與該下層金屬層形成 連接。 8. —種半導體裝置的製作方法,該半導體裝置上定義 有一大致無缺陷之金屬化層,該方法包含有下列 提供一半導體基底,該半導體基底之上表面 該金屬化層,· 令 將厚度大約100埃至小於2〇〇埃之薄停止層覆蓋 於該半導體基底之上表 面上; Λ I於該;I停止層上形成—介電層,且該介電層具有至 少-開口區域,以使部分之該薄停止層露出;以及 _移除該露出之部分薄停止層,使該金屬層之上表面 露出,且該金屬層係大抵無傷害。 、9.如申請專利範圍帛8項所述之半導體裝置的製作 方,其中5玄薄停止層為選自包含有有機材料、金屬或 ^包=有石夕化碳、碳錢化合物、碳石夕氧化合物、氮 矽、乳化石夕、碳氫石夕氧化合物等材料所構成之群 之任一者。 10. 如申明專利範圍第8項所述之半導體裝置的製作 方法,其中該薄停止層係為一多層結構。 11. 如申清專利範圍帛8項所述之半導體裝置的製作 其中沉積該薄停止層之方法至少包含有物理氣相 L貝化學乳相沉積、原子層沉積以及離子束沉積等製 〇5〇3-A30496TWF2/linlin 1322471 修正日期:97.6.12 · 第93128579號專利說明書修正本 程所構成之群組中之任一者。 12. 如申請專利範圍第8項所述之半導體裝置的製作 方法,其中該薄停止層係於攝氏200至500度下進行沉 積。 13. 如申請專利範圍第8項所述之半導體裝置的製作 方法,其中使部分之該薄停止層露出之方法,包括以下 步驟: 根據一圖案化之阻抗層在該蚀刻停止層上形成一圖 案化之介電層,該圖案化之介電層係用來定義一上層金 屬化層之佈局,且該佈局包含有至少一區域,使該姓刻 停止層露出。 0503-A30496TWF2/linlin 17 1322471 第93128579號專利說明書修正本 修正日期:97.6.12 七、 指定代表圖: (一) 本案指定代表圖為:第(3A)圖。 (二) 本代表圖之元件符號簡單說明: 42、44、46、48、50、52、54〜步驟。 八、 本案若有化學式時,請揭示最能顯示發明特徵的化學式: 0503-A30496TWF2/linlin 4
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US54769704P | 2004-02-25 | 2004-02-25 | |
| US10/800,510 US20050184288A1 (en) | 2004-02-25 | 2004-03-15 | Semiconductor device having a second level of metallization formed over a first level with minimal damage to the first level and method |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200529324A TW200529324A (en) | 2005-09-01 |
| TWI322471B true TWI322471B (en) | 2010-03-21 |
Family
ID=36821057
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093128579A TWI322471B (en) | 2004-02-25 | 2004-09-21 | A semiconductor device having a second level of metallization formed over a first level with minimal damage to the first level and method |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US20050184288A1 (zh) |
| CN (2) | CN2793918Y (zh) |
| SG (1) | SG123607A1 (zh) |
| TW (1) | TWI322471B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101587856B (zh) * | 2008-05-20 | 2010-12-22 | 中芯国际集成电路制造(上海)有限公司 | 改善刻蚀工艺中围墙与刻面问题的方法 |
| CN102437108B (zh) * | 2011-11-30 | 2013-10-23 | 上海华力微电子有限公司 | 可降低方块电阻的铜互连结构的制造方法 |
| US8670213B1 (en) * | 2012-03-16 | 2014-03-11 | Western Digital (Fremont), Llc | Methods for tunable plating seed step coverage |
| CN102790010B (zh) * | 2012-08-16 | 2014-08-27 | 上海华力微电子有限公司 | 改善可靠性的铜互连层制备方法及半导体器件 |
| US9576892B2 (en) * | 2013-09-09 | 2017-02-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of forming same |
| CN116854029B (zh) * | 2023-08-22 | 2025-10-24 | 安徽光智科技有限公司 | Mems产品中钛金属连接层刻蚀去胶工艺 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6291334B1 (en) * | 1997-12-19 | 2001-09-18 | Applied Materials, Inc. | Etch stop layer for dual damascene process |
| US6117793A (en) * | 1998-09-03 | 2000-09-12 | Micron Technology, Inc. | Using silicide cap as an etch stop for multilayer metal process and structures so formed |
| US6417090B1 (en) * | 1999-01-04 | 2002-07-09 | Advanced Micro Devices, Inc. | Damascene arrangement for metal interconnection using low k dielectric constant materials for etch stop layer |
| US6146987A (en) * | 1999-08-25 | 2000-11-14 | Promos Tech., Inc. | Method for forming a contact plug over an underlying metal line using an etching stop layer |
| US6610151B1 (en) * | 1999-10-02 | 2003-08-26 | Uri Cohen | Seed layers for interconnects and methods and apparatus for their fabrication |
| US7164206B2 (en) * | 2001-03-28 | 2007-01-16 | Intel Corporation | Structure in a microelectronic device including a bi-layer for a diffusion barrier and an etch-stop layer |
| US6638871B2 (en) * | 2002-01-10 | 2003-10-28 | United Microlectronics Corp. | Method for forming openings in low dielectric constant material layer |
| US7727892B2 (en) * | 2002-09-25 | 2010-06-01 | Intel Corporation | Method and apparatus for forming metal-metal oxide etch stop/barrier for integrated circuit interconnects |
| DE10250889B4 (de) * | 2002-10-31 | 2006-12-07 | Advanced Micro Devices, Inc., Sunnyvale | Verbesserte SiC-Barrierenschicht für eine Kupfermetallisierungsschicht mit einem Dielektrikum mit kleinem ε und Verfahren zur Herstellung derselben |
-
2004
- 2004-03-15 US US10/800,510 patent/US20050184288A1/en not_active Abandoned
- 2004-06-03 SG SG200403111A patent/SG123607A1/en unknown
- 2004-09-21 TW TW093128579A patent/TWI322471B/zh not_active IP Right Cessation
- 2004-11-01 CN CNU2004201123195U patent/CN2793918Y/zh not_active Expired - Lifetime
- 2004-11-01 CN CNB2004100867713A patent/CN100336200C/zh not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN100336200C (zh) | 2007-09-05 |
| TW200529324A (en) | 2005-09-01 |
| SG123607A1 (en) | 2006-07-26 |
| CN2793918Y (zh) | 2006-07-05 |
| US20050184288A1 (en) | 2005-08-25 |
| CN1661791A (zh) | 2005-08-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP4918778B2 (ja) | 半導体集積回路装置の製造方法 | |
| TWI882019B (zh) | 半導體結構與積體晶片與其形成方法 | |
| US7709955B2 (en) | Semiconductor device with a line and method of fabrication thereof | |
| TWI334220B (en) | Mim capacitor integrated into the damascens structure and method of making thereof | |
| US8749064B2 (en) | Semiconductor device with a line and method of fabrication thereof | |
| TW200809923A (en) | Dual-damascene process to fabricate thick wire structure | |
| TWI360181B (en) | Semiconductor device and fabrication method thereo | |
| CN113013141A (zh) | 半导体结构 | |
| TWI322471B (en) | A semiconductor device having a second level of metallization formed over a first level with minimal damage to the first level and method | |
| KR100939773B1 (ko) | 반도체 소자의 금속배선 및 그의 형성방법 | |
| JP2008060243A (ja) | 半導体装置およびその製造方法 | |
| US8053359B2 (en) | Semiconductor device having a second level of metallization formed over a first level with minimal damage to the first level and method | |
| JPH05504446A (ja) | ポリイミド絶縁材を用いた半導体相互接続構造 | |
| JP2008294211A (ja) | 半導体装置及びその製造方法 | |
| US20090001579A1 (en) | Multi-layered metal line having an improved diffusion barrier of a semiconductor device and method for forming the same | |
| US7777336B2 (en) | Metal line of semiconductor device and method for forming the same | |
| CN1177202A (zh) | 形成半导体器件中芯柱的方法 | |
| JP2010080606A (ja) | 半導体装置の製造方法 | |
| JP2007335578A (ja) | 半導体装置及びその製造方法 | |
| KR100808794B1 (ko) | 반도체 소자의 제조 방법 | |
| JP2002176098A (ja) | 多層配線構造を有する半導体装置の製造方法 | |
| US20110108987A1 (en) | Semiconductor device | |
| JPH11265938A (ja) | 半導体装置及びその製造方法 | |
| JPH07122639A (ja) | 多層配線構造の形成方法 | |
| KR20080061013A (ko) | 반도체 소자의 다층금속배선 형성방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |