TWI316809B - - Google Patents
Download PDFInfo
- Publication number
- TWI316809B TWI316809B TW095134183A TW95134183A TWI316809B TW I316809 B TWI316809 B TW I316809B TW 095134183 A TW095134183 A TW 095134183A TW 95134183 A TW95134183 A TW 95134183A TW I316809 B TWI316809 B TW I316809B
- Authority
- TW
- Taiwan
- Prior art keywords
- phase
- data
- circuit
- clock
- input
- Prior art date
Links
- 230000001360 synchronised effect Effects 0.000 claims description 24
- 238000005070 sampling Methods 0.000 claims description 20
- 239000000463 material Substances 0.000 claims description 9
- 230000008929 regeneration Effects 0.000 claims description 9
- 238000011069 regeneration method Methods 0.000 claims description 9
- 230000010355 oscillation Effects 0.000 claims description 8
- 230000001172 regenerating effect Effects 0.000 claims description 8
- 238000009825 accumulation Methods 0.000 claims description 7
- 230000000630 rising effect Effects 0.000 claims description 3
- 230000001960 triggered effect Effects 0.000 claims description 3
- 208000000044 Amnesia Diseases 0.000 claims 1
- 241001494479 Pecora Species 0.000 claims 1
- 231100000863 loss of memory Toxicity 0.000 claims 1
- 230000003287 optical effect Effects 0.000 description 17
- 238000001514 detection method Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 230000009471 action Effects 0.000 description 6
- 238000005286 illumination Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 238000000605 extraction Methods 0.000 description 4
- 230000005540 biological transmission Effects 0.000 description 3
- 239000006185 dispersion Substances 0.000 description 3
- 239000000284 extract Substances 0.000 description 3
- 239000013307 optical fiber Substances 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 241000282994 Cervidae Species 0.000 description 1
- 206010011469 Crying Diseases 0.000 description 1
- 241000238631 Hexapoda Species 0.000 description 1
- 239000011324 bead Substances 0.000 description 1
- 238000010009 beating Methods 0.000 description 1
- 235000013405 beer Nutrition 0.000 description 1
- 238000009395 breeding Methods 0.000 description 1
- 230000001488 breeding effect Effects 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 235000013399 edible fruits Nutrition 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 1
- 244000144972 livestock Species 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000010287 polarization Effects 0.000 description 1
- 238000010187 selection method Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/02—Speed or phase control by the received code signals, the signals containing no special synchronisation information
- H04L7/033—Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
- H04L7/0337—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals
- H04L7/0338—Selecting between two or more discretely delayed clocks or selecting between two or more discretely delayed received code signals the correction of the phase error being performed by a feed forward loop
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L7/00—Arrangements for synchronising receiver with transmitter
- H04L7/04—Speed or phase control by synchronisation signals
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Synchronisation In Digital Transmission Systems (AREA)
- Optical Communication System (AREA)
Description
1316809 九、發明說明: 【發明所屬之技術領域】 本發明係有關一種資料再生電路,其係從輸入資料抽 出與該輸入資料相位同步的時脈(clock)並再生,且利用所 再生的時脈將輸入育料識別再生。 *【先前技術】 ' 由於近年網際網路的急速普及,用戶接取網路 (subscriber access network)也被要求大幅的寬頻(broadband) f 化。作為收容該類廣頻接取網路的系統,將局端裝置 .(OLT : Optical Line Terminal)和用戶端裝置(ONU : Optical Network Unit)以光纖(optic fiber)連接的(Passive Optical Network)PON系統已為主流,在例如非專利文獻1等系統 構成已國際標準化。 於該PON系統中,作為從各用戶端設備而來的光訊號 之收容方法,採用了分時多工的TDM(Time Division 鲁Multiplexing)方式。因此,由於可以用單芯的光纖傳送路 徑構築可收容複數用戶端裝置(ONU)的共有系統的緣故, 故可以經濟地構築寬頻接取網路。 該分時多工訊號,因係由將光訊號間斷的發光、停止 而得的叢發(burst)光訊號所構成,故在收訊裝置的居端裝 置會產生輸入叢發光訊號特有的技術課題。 設置於局端裝置(OLT)的一般光收訊器,係由:光前 置放大器(preamplifier),將輸入叢發光訊號變換為具有可 識別之振幅的電性訊號(輸入資料);資料再生電路(CDR : 5 318607 1316809 and Data Ree。微y),將時脈成分從輸人資料中抽 出’且根據相位同步資訊進行資料再生。作為該資料再生 電路中抽出時脈的方式,通常係採用使用了連續電 ' 型振盪器的PLUPhased Τ ^ τ 工 〇ck Loop ;鎖相迴路)電路。在 ·. PLL方式中,作為頻率是相位控制用的控制訊號,採用幾 '乎近於DC成分的控制訊號。此乃為〒_從規盪器及PLL 產生的跳動成分(jitter),因為這個原因,在本質如般 籲的反饋控制型時脈抽出電路中,難以獲得高速的響應特性 - (resP〇nse characteristics)。 一 ~~——-- .,另:方面,前述之PON系統中的叢發光訊號,因為係 由從傳送距離相異的複數用戶端裝置(〇NU)所輸出的光訊 號構成,故各叢發光訊號的接收相位係個別相異,且其頻 率也因與各用戶端裝置(0NU)的輸出頻率同步而有著相對 的頻率偏差。因此,局端裝置(0LT)中的資料再生電路, 雖被要求具有高速地對各叢發光訊號抽出相位同步的時脈 鲁並進行為料再生的功能,但以如前所述之通常的PLL方 式’係難以實現從如前所述地頻率、相位高速變動的光訊 號中安定地進行時脈抽出。 從如上所述地叢發光訊號高速進行時脈抽出的資料再 生電路已被提案(例如,參照日本專利文獻1)。該習知資料 再生電路’係從接收資料產生與輸入資料的上升相位或下 降相位同步的閘控(gating)訊號。於日本專利文獻1所示的 實施例中’作為閘控訊號產生手段,係採用使輸出邏輯反 轉的T型正反器(Toggle-flip flop)。藉由具備與該閘控訊號 6 318607 1316809
、停止的閘式振盡器,產生與 1=目位同步的時脈。於前述的實 .弛例中」將以前述閘控訊號之正邏輯及負邏輯進行振盪之 ^出Μτ止的2台閘式振盪器的輸出藉由〇R閘予以合成, 藉此可以連續產生與輸入資料瞬間相位同步的時脈。 -·次先剛之貝料再生電路,即使在從各用戶端裝置所輸入 的貝料所持有的相位資訊不統一,且輸入時間上斷續的叢 鲁發光訊號時,仍提供高速的時脈抽出手段。 (曰本專利文獻1):特開2005-45525號公報 ,非專利文獻 1 : IEEE 802.3ah standard (2004) 【發明内容】 [發明所欲解決的課題] 、、然而’實際的輸人資料’會由於設置於用戶端裳置的 $送移、光纖傳送路徑中的波長分散、偏波分散 而使訊號波形變形,而有該波形變形在設置於局端裝置 • (〇LT)的光收訊器中成為跳動成分的重疊劣化而帶來影塑 的問題點存在。 、曰 第8圖係表示在以往的資料再生電路之輸入資料沒有 跳動成分時與重疊跳動成分時的動作。如第8圖㈧及(B) 所不,通常因為對於抽出時脈的識別相位點係以 ;鹿 Π主 Μ π^
318607 7 1316809 獲知一種在從用戶端裝置(ONU)而來的時間性斷續的叢發 光訊號中即使該輸入叢發光訊號重疊有跳動成分時,也 可將從輸入資料高速地以最佳識別相位所識別的資料進行 再生,且可將與基準時脈同步的資料予以輸出的資料再生 電路。 [解決課題的手段] 本發明之資料再生電路係具有:輸入資料相位檢測電 路’將同步於輸入資料的訊號作為邏輯閘訊號從前述輸入 資料抽出並加以輸出;閘式N相位振盪器,與前述輸入資 =相位檢測電路所輸出的邏輯閘訊號相位同步,且振盪將 剛述輸入資料之位元寬N分割之N相位的時脈;N個資料
識別再生電路,利用從前述閘式N相位振盪器所輸出的N 相位打脈各自將如述輸入資料取樣,並將該取樣所得之資 料予以輸出;連續時脈產生電路,產生作為基準時脈的連 續時脈;N個連續時脈同步電路,使從前述N個資料識別 再生電路所輸出的取樣資料各自同步於從前述連續時脈產 生電路所輸出的連續時脈,並作為相位同步資料而加以輸 出,以及相位選擇器,從前述N個連續時脈同步電路所輸 出的相位❹㈣之巾’藝具有對於前述輸人資料有最 大相位裕度之最佳識別相位的相位同步資料,並作為再生 資料加以輸出。 [發明效果] 本發明之資料再生電路係即使在從用戶端裝置(0NU) 而來的%•間性斷續的叢發光訊號中,該輸人叢發光訊號重 318607 1316809 疊有跳動成分時,也可將從輸入資料高速地以最佳識別相 位所識別的資料進行再生,而達到可將與基準時脈同步的 資料予以輸出的效果。 【實施方式】 本發明係有關PON系統者。該PON系統,係以光纖 將局端裝置(OLT)與用戶端裝置(0NU)連接。於局端裝置 (OLT)設有光收訊器,該光收訊器係由光前置放大器與資 料再生電路所構成。 ~ 本發明之第1實施例至第3實施例係有關資料再生電 路者。尤其係有關於在從用戶端裝置(〇薦)而來的時間性 =續的叢發光訊號巾,即使該輸人訊號波形重疊有跳動成 分時’也可將時脈高速地抽出,且藉由對於收訊資料之重 定時(retiming)有著最佳相位的時脈,將收訊資料再生並抽 出的資料再生電路者。 (第1實施例) 〃级就本發明之第j實施例《資料再生電路參照第1圖 至^圖而進行說明。第1圖係表示本發明之第i實施例 =料再生電路之構成的方塊圖。以下各圖中的相同符號 係表示相同或相當部份。 於第1圖中,Λ卜筮,举#,, ^ 此弟1實施例之資料再生電路係設有 相位檢測電路1、間式多相位振盪器(Ν相 ated Voltage Controlled 〇scillator,閉式麼控振 連_ b4 /即除了 1以外之自然數)個資料識別再生電路3 &產生電路4、N個連續時脈同步電路$以及相〈 318607 9 1316809 選擇器6。 圖式:二:對ί!1實施例之資料再生電路之動作參照 再生雷/。圖係表示本發明之第1實施例之資料 I路的輸人資料純檢_路、以多杨振盡器以 ::料識別再生電路之動作的時序圖。換言之 係表不從貧料輸入起至資料識別再生為止的動作。圖 明,之電路動作的說明中對電路邏輯進行說 月。=略在實際電路會產生的電路延遲等時序偏移之影 明。卜具體的說明中則針對相位sN=4的情形進行說 輸入資料相位檢測電路卜係將同步於輸入資料⑷的 «作為邏輯閘訊號⑻而從輸入資料⑷抽出並輸出。亦 即,若輸人資料相位檢測電路前段之光前置放大器(未 圖示)將輸入資料⑷輪入,則如第2圖所示,會產生僅與 輸入#料⑷之上升相位選擇性同步的邏輯閘訊號⑻。(輸 春入資料相位檢測電路1係產生僅與輸人資料⑷之下降相位 選擇性同步的邏輯閘訊號(b)亦可。)該輸入資料相位檢測 電路1,可藉由一般的邏輯電路構成。另外,為了簡化說 明’在此輸出的邏輯閘訊號⑻之中為賴L(L0W)的區間, 為相對於後述的時脈之半週期而言為短者。 接著閘式多相位振盪器2係與從輸入資料相位檢測 電路1所輸出的邏輯閘訊號⑻相位同步,並振盪將輸入資 料(a)之位兀寬BW做N分割之N相位(N個相位)之時脈 (c)。亦即’閘式多相位振盪器2,係如第2圖所示,以邏
318607 10 1316809 輯間訊號⑻之上升為觸發,在邏輯閉 間進行《。此時,因邏輯閉訊號二Γ: 區間係較後述的時脈之半週期更短,故閉式多相位 2不會停止振盪’且於觸發點邊重新取回同 、: 振盈。因開式多相位振Μ器2在具體例中為=哭貝 故將輸入資料⑷之位元寬Bw予以㈣)分割,如第^ 所示,以僅對於輸入資料(a)之位元寬脚相對的弟圖 的延遲時間輸出4相位(㈣、1、2、3)的時脈^ 接著,N個資料識別再生電路3,係利用從閉式 = 所輸出的N相位之時脈⑻將輸人 =樣(_Phng),並將該取樣得的#料Μ輸出。 料識別再生電路3係如第2圖所-―丄 Ρ貝 堡器2之時脈⑷作為取樣時脈而予以:入將= _。取樣係同步於各相位之 :二= (d)中,以㈣之時脈⑷所識別的資料,因 位詈 '^邊緣和取樣邊緣幾乎重疊於相同的時間 確定之資第2圖係表示* 蟲从— 情形。再且除了起因於兩邊緣之重 二、確定狀態以外,也有因輸人資料⑷而無法取樣的狀 匕括ΐ狀態也稱為不確定之狀態,亦即,本說明書中 :可Τ正吊取樣的狀態以外都稱為不確定之狀態。 路之表示關於本發明之第1實施例之㈣再生電 連、,,貝時脈同步電路的動作。換言之,此第3圖係表示 318607 11 1316809 連續時脈同步電路5且作為相位同 所輪==電路5係將從資料識別再生電路3 、取樣貝枓(d)各自同步於從連續時脈產生電路4 ,二2連續吩脈且作為相位同步資料而予以輸出。亦即, '料m同步電路5料人取樣資料⑷,則將各個取樣資 由依庠I以蓄積。又’該連續時脈同步電路5,例如係 畜積褒置所構成,藉由一般的先入先出 • ifstInFim〇m)方式可輕易的實現。 樣資步電路5之輸人進行說明。取 ()係作為心於前㈣式多相位振盪器 的貝料而輸出’且蓄積於連續時脈同步電路5。才夕脈⑷ 位振盪器2之時脈咖為係作為瞬 ^相 :相位的時脈而產生,故如第3圖㈧所示,作 移的跳動成分的取樣資料⑷: 續時脈同步電路5之輸出進行說明。連 π時脈同步電路5係如第3圖 運 ,同步於從連續時脈產生電路4所輸出的連續時== 相位同步資料而進行輪出。連續時脈產生電 乍^ 接收器整體的基準時脈產生源而使用,所產生的二2 為沒有跳動成分等且相位不變的時脈。從 料(e)係作為去除了跳動 同步貝 脈)的資料而予以輸出 H步於連續時脈(即基準時 接著,就相位選擇器6之動作進行說明。相位選擇器 12
S 318607 1316809 6係從連續時脈同步電路5所輸出的相位同步資料(e)中選 擇具有最大相位裕度之最佳識別相位的相位同步資料 (e),且作為再生資料⑴而進行輸出。於相位選擇器6係如 前所述的,輸入有跳動成分被去除且同步於連續時脈(基準 時脈)的相位同步資料(e)。相位選擇器6例如係由邏輯表 電路所構成,並設定為相位同步資料係選擇從不確定之 相位起相位差為最大之相位的相位同步資料⑷。以第2圖 及第3圖所示為例,在N=2之相位的相位同步資料 確定(邏輯L),故從N=2之相位起相位差最大的n=〇之相 位的相位同步資料⑷被選擇,並作為再生資料⑴而輪出。 該邏輯表電路係可藉由一般的邏輯閘電路實現,且可 CMOS(Complementary Metal Oxide Semiconductor: 氧半導體)或咖續ield PrGgrammable _ = 可程式化邏輯閘陣列)等而簡易的提供。 用 立與輸入資料⑷對應的再生資料⑴之選擇方法係 =也實現。將從不確定之相位起相位差為最大之相位予以 廣。=位選擇動作,若僅實行!週期(1次)則有失誤的疑 大在’相位選擇器6乃重複相位選擇動作複數個週期 “)’將被選擇為從相位差為最大之相位之中其 最大之相位的次數最多的相位之相 ::™係將從連續時脈同步電路5所 =目位同步資料⑷蓄積預定之時間(例如iQ 確疋之相位起相位差為最大之相 ::不 相位計數,並選擇計時間之間對母個 伴丁数-人數為最大之相位的相位同步資料
318607 13 1316809 ⑷。於第2圖所示之例中’至少9週期(位元(bh))之間, N=2之相位為不確定之狀態,若將從不確定之相位(n=2) 起相位差為最大之相位於預定時間之間(例如ι〇個週期) .對每個相位計數,則計數次數最大的相位係在計數次數為 「9」日寺成為㈣之相位,且之相位的相位同步資料 (e)被選擇。 在此’就第1實施狀效果進行說明。設輸人資料⑷ 鲁之位元寬且因跳動成分dj而使表面上的位元寬 為1-dj B夺,若假設資料識別再生電路3中的相位裕度為 • dP,則為了得到沒有錯誤的再生資料,必須滿足 公 式⑴: 厶 [數1] up 一例如,若相位邊限(裕度)為270。,則因dp=27〇V36〇。 0.75故可各許的跳動成分φ·為未滿〇 25。 針對第i實施例之資料再生電路的情形進行說 弟1實施例之資料再生電路,為了用多相位之時脈 =入資料⑷取樣,作為即使在因跳動成分而使位元寬變 時,只要能在位元開口之間輸入可取樣的丨相位份之 脈邊緣即可得❹誤的再生㈣(f)之條件,可用 二
式(2)表 示: A 資料識別再生電路3之識別感度的最小值,視為非常 14 318607 1316809 小而不予考慮。 位數表示對於利用了前述之公式⑴、公式⑺的相 之資料許跳動量幻之關係。如第4圖所示,在以往 (貝#再生電路中,可容 可知太笛A 』各許跳動I為0.25(UIPP),相對的 了头本苐1實施例中,當相 為止的跳動量。 # J谷轻〇.75(UIPP) 動成^本第1實施例,即使在輸人叢發光訊號重疊有跳 也可藉由設置:將與輸入資料⑷之上升相位或 雷:冋步的邏輯閘訊號⑻輸出之輸入資料相位檢測 =1,以邏輯閘訊號⑻為觸發,依序瞬時_有相位 相位之時脈⑷之開式多相位振盡器2;以時脈⑷ :取:時脈,將同步於時脈⑻的輸入資料⑷之取樣資料⑷ =輸出的資料識別再生電4 3;產生作為基準時脈的連 =脈之連續時脈產生電路4;將所蓄積的取樣資料⑷同 乂於連續時脈而作為相位同步資料⑷予以輸出之連續時 脈同=電路5 ’及選擇具有對於輸人資料⑷之最大相位裕 度的最佳識別相位的相位同步資料⑷作為再生資料⑴而 予以輸出之相位選擇H 6;藉此可高速地將從輸人資料⑷ 以最佳識別相位識別的資料再生,並輸出同步於基準時脈 的資料。 (弟2實施例) 參照第5圖及第6圖針對本發明之第2實施例之資料 再生電路進行說明。第5圖係表示本發明之第2實施例之 318607 15 1316809 資料再生電路之構成的方塊圖。 /圖巾1^第2實施例之資料再生電路係設有輸 入貝枓相位檢測…、問式 = =Ν個資料識別再生電w 脈同步電路5、相位選擇…輸二 動作=說:照圖式針對本第2實施例之資料再生電路的 輸入施例,係前述之第1實施例的變形例,關於 、’'樣動作、連續時脈同步動作及相位選擇動 ,為係進行與前述第1實施助同的動作故省略說 進行說a月針對輸入圖案檢測電路7之輸入圖案檢測動作 九輸入圖案檢測電路7係若輸入輸入資料(a),則僅在任 二之時間寬度(位元區間)中之輸人資料圖案與預先保持於 籲]人圖案檢測電路7内的參照圖案—致時產生邏輯Η訊 號^輸入圖案檢測電路7係將該邏輯H訊號作為重置(reset) '號=二別給予N個連續時脈同步電路。該參照圖案係與 輸、=貝料(a)(亦即預先具有輸入叢發光訊號的固定位元圖 案)為相同者。 該連續時脈同步電路5,係依據重置訊號而控制其蓄 動作右有輸入重置訊號,則在該一瞬間即將蓄積至該 時d為止的蓄積資料破棄、消除,並重新開始蓄積取樣資 ' 又該連續時脈同步電路5,例如係由附重置訊號的 16 318607
=該第2實施例,即使在輸人叢發光訊號且其輸 =後之區間⑷含有錯誤資料的情形時,也可藉由設置 相位檢測電路1;閘心相位㈣器2;資料識 再生電路3;連續時脈產生電路4; 一旦重置訊 料的依序蓄積動作之連續時脈”轉二丨 時輸僅在輸人㈣的^位元圖案與參照圖案一! 叙輸人圖案檢測電路7;藉此可高速地; 1316809 依序記憶型蓄積裝置所構成,若有輸入重置訊號,則以先 入先出(FIFO)方式開始蓄積取樣資料(句。 在此針對該第2實施例之效果進行說明。第6圖係表 示在叢發光訊號輸入的瞬間之區間(Q〇與叢發光訊號降至 一定值的區間(石)之間的連續時脈同步電路5中的蓄積資 料之狀態。一般而言,如第6圖(A)所示,在叢發光訊號二 入瞬後,通常由於使用於前段的光前置放大器(未圖示)等 之響應特性,而再生出扭曲的資料。另外,本第2實施例 中,因為進行了依賴輸入資料的時脈產生,故變成輸入與 扭曲的時脈同步的資料。因此,如第6圖⑺)及(c)所示/,、 在叢發光關輸人直後之區間⑷的蓄㈣料對於在叢發 光訊號變為一定值之區間⑷的蓄積資料包含有錯誤,而 變成蓄積了誤動作訊號的狀態。為了使該誤動作訊號益效 且僅將有效的正常資料加以蓄積,故在輸人資料⑷之任音 區間插入預先設定的固定位元圖t,若該固定位元圖案與 預先保持於輸入圖案檢測電路7的參照圖案一致始 連續時脈同步電路5中的依序蓄積動作即可。 ° 318607 17 1316809 從輸入資料以最佳識別相位識別的資料再生,並輸出同步 於基準時脈的資料。 (第3實施例) 參照第7圖針對本發明之帛3實施例之資料再生電路 進仃說明。第7圖係表示本發明之第3實施例之資料再生 電路之構成的方塊圖。 於第7圖中,該第3實施例之資料再生電路係設有輸 入資料相位檢测電@ 1、閘式多相位振蘯器(N相位 GVC〇)2、則固資料識別再生電们、連續時脈發生電路心 ::連續時脈同步電路5、相位選擇器6及頻
步電路8。 U 力外’頻率•相位同步電路8係由間式振逢器81盘 率•相位比較器82構成。 … 接著’參照圖式針對本第 •動作進行說明。 于本第3實施例之資料再生電路,
浐入實施例,係前述之第1實施例的變形例,關, 輸入貧料的取樣動作、.击減+ 1 J 作,因A孫連續時脈同步動作及相位選擇| 明^係進行與前述第1實施例相同的動作故省略士 明。在此,針對頻率# π h 』籾忭故嚙略長 構成頻率·相同步電路8之動作進行說明。 啤·取頻手•相位同步 式多相位振蘯器2相同之電之盛器81具有與擇 多相位振盪器2大約相同之_ ’也具有與閑式 相位同步電路8頻"^頻率。再且’構成頻率· 之頻革•相位比較器82係檢測出由該間式 318607 18 1316809 振盪器81輸出之時脈 路4產生之連續時脈之頻率羊·相:位^ 號當作頻率控制信號而輸出。之誤差,而將該誤差信 #式^相位振盈器2例如係以環型振1電路所構 成,該環型振盪電路係包含織祕所構 错由頻率控制訊號任意控制 乙遲里之複數(N個)延遲元件;將N個延遲元件 邏輯閘訊號(b)的邏輯積予以輪 m "7. (8atins)^; '的Ν相位之時rr另冰 有相對的相位差(延遲差) 邏輯固定且進行連續缝。u之邏輯閉訊號係 、2蚀:式振盪益81係因應頻率控制訊號,將振盪頻率變更 以使在頻率•相位比較器82中 而,正常的狀態中,作為光收==變為最小。從 方^ + α 訊态之基準時脈的連續時脈 …電路4之輸出時脈,係與閘式振盪器81之輸出時脈 頻率·相位同步狀態,該同步資 .、、、 傳達至閘式多相位《器2。:;= 率控制訊號而 ▲ 、σ果閘式多相位振盪哭2 之振盪頻率也被控制以便與連續時脈同步。 ° 在此針對該第3實施例之效果進行說明。在沒有 j位同步電路8時,閉式多相位振盪器2之振盈頻率传 猎由以自身之電路構成所決定較數而獨立決定。因此、 對於作為綠㈣之基科脈的連續時脈產生㈣ 出時脈有頻率偏差,當該頻率偏絲大時,在 月』 憶型蓄積裝置的連續時脈同步電路5巾 ^ °己 ^ 會產生輸入資料 速度與輸出資料速度不-致、蓄積滿出等問題。另外,、即 318607 19 1316809 使藉由調整電路常數而將頻率偏差予以堡低,仍難以對於 =圍溫度之變化以安定之頻率進行自行振盪。藉由採用本 =施例、3所提供的頻率•相位同步電路8,可使輸入資料 η速也進行相位同步,且可提供一種與連續時脈產生電路 .4之頻率同步並安定㈣式多相位振盡器卜 藉由此第3實施例,即使在閑式多相位振廬器2對連 二時脈產生電路4之連續時脈有頻率偏差的情形時,也可 • 入資料相位檢測祕1;因應頻率控制訊號 .而振盧與連續時脈同步的時脈之閑式多相位振盈器2;Ν • 料識別再生電路3;連續時脈產生電路4;連續時脈 所產生的連續時脈之同脈產生電路4 頻率.相位同步電路心::=控_而輪出之 時脈將從輸入資料以最佳識別相位識 == 出同步於基準時脈的資料。 貝㈣生並輪 ❿【圖式簡單說明】 ―第1圖係表示本發明之第1實施例之資料再生電路之 構成的方塊圖。 只丁卞丹玍电硌之 測電本發明ΐ第1實施例之輸入資料相位檢 時序圖。'夕目位振h及資料識別再生電路之動作的 生電广係表示本發明之第1實施例之資料再 電路之連續時脈同步電路的動作。 第4圖係表示本發明 不、月之第1實施例之資料再生電路與 318607 20 1316809 紗之資料再生電路中與相位數n對應的可容許跳動量之 關係的圖。 1 V里4 接_係表7F本發明之第2實施例之資料再生電路之 構成的方塊圖。 弟6圖⑷至(C)係表示在本發明之第 再生電路中,在叢發#却咕认, 丨貝丁寸 發先訊唬輸入瞬間之區間與叢發光訊號 定值的區間之間的連續時脈同步電路中的蓄積資料 之狀態。 第7圖係表示本發明之第3實施例之資料再生電路之 構成的方塊圖。 第8圖⑷及(B)係表示在習知資料再生電路之輸入資 ,中沒有跳動成分與重疊有跳動成分時之動作的圖。 【主要元件符號說明】 1 2 3 5 7 81 (a) (c) (e) 輸入資料相位檢測電路 閘式多相位振盪器(N相位GVC〇) 資料識別再生電路4 連續時脈產生電路 82 (b) ⑷ (f) 連續時脈同步電路 6 輸入圖案檢測電路 8 閘式振盪器 輸入資料 時脈 相位同步資料 相位選擇器 頻率·相位同步電路 頻率•相位比較器 邏輯閘訊號 取樣資料 再生資料 318607 21
Claims (1)
1316809 十、申請專利範圍: 1. 一種資料再生電路,係具有: 輸入資料相位檢測電路,將同步於輸入資料的訊號 作為邏輯閘訊號而從前述輸入資料抽出並加以輸出〜 閘式N相位振盪器,與前述輸入資料相位檢測電路 所輸出的邏輯閘訊號相位同步,振蓋將前述輸入資料之 位元寬N分割之n相位的時脈; 個資料識別再生電路,使用從前述閘式n相位振 > °'斤輸出的N相位時脈各自將前述輸人資料取樣,並 將該取樣所得之資料予以輸出; •連續時脈產生電路’產生作為基準時脈的連續時 生電Sit時脈同步電路,使從前述N個資料識別; 產生電路所輸出的連續 才1 以輸出;以及 並作為相位同步資料而4 的相)^擇器’從前述N個連續時脈同步電路所輪L 大相:二選擇具有對於前述輸入資料有; 生資料佳識別相位的相位同步資料,並作為^ 2.如申請專利範圍第 輸入圖宰f 貝枓再生電路’其中,復具有 位元圖案與預先俾持的灸當包含於前述輸入資料的^ 且前述照圖案一致則輸出重置訊號 π時脈同步電路若輸入前述重置言 318607 22 1316809 3 :申f =始前述取樣資料的依序蓄積動作。 •如申::利乾圍第1項之資料再生電路,其令,復具有 所產生的連續時脈之同t次由别述連續時脈產生電銘 以輸出, σ vΛ做為頻率控制訊號而予 且月ϋ述間式Ν相位振湯耍α 赛rfh Μ昜@ t i态係因應前述頻率控制訊 號而振盪與别述連續時脈同步的時脈。 4.如申請專利範圍第丨至3 其中, 項甲任一項之貝料再生電路, 前述輸入資料相位檢測電路係產生與前述輸入資 科之上:相位或下降相位同步的邏輯閘訊號; 且前述邏輯閘訊號中為邏輯L的區間比由前述閘 式N相位振盪器所振盪的時脈之半週期要短。 5·如申f、專利範㈣1項或第2項之資料再生電路,其 中’刚述閘式多相位振ill係以前述邏輯閘訊號之上升 為觸發’在前述邏輯閘訊號之邏輯H的區間,以相對的 錯開前述輸入資料之位元寬/N之延遲時間的方式㈣ N相位之時脈。 6. 如申請專利範圍第i至第3項中任一項之資料再生電 路,其中,前述N個資料識別再生電路係將前述時脈做 為取樣時脈而輸入,並將與前述時脈之上升邊緣同步的 前述輸入資料之取樣結果的取樣資料分別予以輸出。 7. 如申請專利範圍第1項或第3項之資料再生電路,其 中,前述N個連續時脈同步電路係各自由依序記憶型蓄 318607 23 !316809 = 成,且以先入先出方式蓄積前述取樣資料, 加以輸出。 、 作為相位同步資料各自 I申:圍第1至第3項中任-項之資料再生電 其中,則述相位選擇传斜^_ 從不確定之相位、W 相位同步資料將 作重複r —私^目位差最大的相位的相位選擇動 選摆:: 期,且從相位差最大的相位之中, 、被選為相位差最大之相位的次數最多的相位對 =相㈣步㈣,並將其作料生 9·如申請專利範圍第2項之資料再生電路,1中,= 個連續時脈同步電路係各自由重置訊述 型蓄積裝置所構成,一曰有輸 曹記憶 弈 —有輸入刖述重置訊號則以先入 續時/ !始#積前述取樣資料,並使其同步於前述連 广脈而作為相位同步資料各自加以輸出。 以 ::: 青專利範圍第3項之資料再生電路,其中 羊相位同步電路復具有: 電路:ί振Μ,具有與前述閘式竭振盈器相同的 振還頻^且及具有與前述閑式㈣位振盈器幾乎相同的 時脈相位比較器,將從前述間式振盡器所輪出的 頻率•相位與從前述連續時脈產生電路所輸 續時脈之頻率數•相位間的誤差予以檢測,並將誤 u差訊號作為頻率控制訊號而輸出。 、 I如申請專利範㈣1G項之資料再生電路,其中,前述 318607 24 1316809 閘式N相位振盪器係由環型振盪電路所構成,並包含 有: 、两旦N個延遲兀件’藉由前述頻率控制訊號任意控制延 遲量; 閘控電路’將前述N個延遲元件之輸出及前述邏輯 閘訊號之邏輯積予以輸出,
且前述閘控電路之N 的相位差的N相位之時脈。 個輪出分別相當於具有相對
318607 25
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2006/317431 WO2008029438A1 (en) | 2006-09-04 | 2006-09-04 | Data reproduction circuit |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200814696A TW200814696A (en) | 2008-03-16 |
| TWI316809B true TWI316809B (zh) | 2009-11-01 |
Family
ID=39156883
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095134183A TW200814696A (en) | 2006-09-04 | 2006-09-15 | Clock and data recovery circuit |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US7924076B2 (zh) |
| EP (1) | EP2061177A4 (zh) |
| JP (1) | JP5068758B2 (zh) |
| KR (1) | KR101054638B1 (zh) |
| TW (1) | TW200814696A (zh) |
| WO (1) | WO2008029438A1 (zh) |
Families Citing this family (23)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7764130B2 (en) | 1999-01-22 | 2010-07-27 | Multigig Inc. | Electronic circuitry |
| GB2377836B (en) | 2000-05-11 | 2004-10-27 | Multigig Ltd | Electronic pulse generator and oscillator |
| US8169267B2 (en) | 2007-03-29 | 2012-05-01 | Multigig, Inc. | Wave reversing system and method for a rotary traveling wave oscillator |
| US8913978B2 (en) * | 2007-04-09 | 2014-12-16 | Analog Devices, Inc. | RTWO-based down converter |
| US7953324B2 (en) * | 2007-11-13 | 2011-05-31 | Huawei Technologies Co., Ltd. | System and method for data synchronization in passive optical networks |
| KR20090054821A (ko) * | 2007-11-27 | 2009-06-01 | 삼성전자주식회사 | 데이터 복원 장치 및 그 방법 |
| JP4827871B2 (ja) * | 2008-03-26 | 2011-11-30 | 日本電信電話株式会社 | Cdr回路 |
| KR100925387B1 (ko) * | 2008-04-10 | 2009-11-09 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 데이터 복원 회로 |
| US8742857B2 (en) | 2008-05-15 | 2014-06-03 | Analog Devices, Inc. | Inductance enhanced rotary traveling wave oscillator circuit and method |
| US20100303135A1 (en) * | 2009-05-28 | 2010-12-02 | Paul Cheng-Po Liang | Method and apparatus for direct rf to digital converter |
| KR101443543B1 (ko) * | 2010-06-04 | 2014-09-22 | 미쓰비시덴키 가부시키가이샤 | 수신 장치, 데이터 식별 재생 장치, pon 시스템 및 데이터 식별 재생 방법 |
| US8847691B2 (en) * | 2011-11-16 | 2014-09-30 | Qualcomm Incorporated | Apparatus and method for recovering burst-mode pulse width modulation (PWM) and non-return-to-zero (NRZ) data |
| US8487710B2 (en) | 2011-12-12 | 2013-07-16 | Analog Devices, Inc. | RTWO-based pulse width modulator |
| US8581668B2 (en) | 2011-12-20 | 2013-11-12 | Analog Devices, Inc. | Oscillator regeneration device |
| JP6032082B2 (ja) * | 2013-03-25 | 2016-11-24 | 富士通株式会社 | 受信回路及び半導体集積回路 |
| JP6339406B2 (ja) * | 2014-05-08 | 2018-06-06 | ローム株式会社 | 可変遅延回路 |
| US10312922B2 (en) | 2016-10-07 | 2019-06-04 | Analog Devices, Inc. | Apparatus and methods for rotary traveling wave oscillators |
| US10277233B2 (en) | 2016-10-07 | 2019-04-30 | Analog Devices, Inc. | Apparatus and methods for frequency tuning of rotary traveling wave oscillators |
| CN112840593B (zh) * | 2018-12-21 | 2022-05-13 | 华为技术有限公司 | 一种跨时钟域处理电路 |
| WO2020186647A1 (en) * | 2019-03-20 | 2020-09-24 | Huawei Technologies Co., Ltd. | Improved burst-mode clock-data-recovery (bm-cdr) for 10g-pon |
| US11527992B2 (en) | 2019-09-19 | 2022-12-13 | Analog Devices International Unlimited Company | Rotary traveling wave oscillators with distributed stubs |
| US11264949B2 (en) | 2020-06-10 | 2022-03-01 | Analog Devices International Unlimited Company | Apparatus and methods for rotary traveling wave oscillators |
| US11539353B2 (en) | 2021-02-02 | 2022-12-27 | Analog Devices International Unlimited Company | RTWO-based frequency multiplier |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5834980A (en) * | 1994-01-03 | 1998-11-10 | Lucent Technologies Inc. | Method and apparatus for supplying synchronization signals securing as clock signals with defined phase relationships |
| EP1061691A3 (en) * | 1999-06-15 | 2005-05-25 | Matsushita Electric Industrial Co., Ltd. | Digital pll circuit for burst-mode data and optical receiving circuit using the same |
| EP1172962A3 (en) * | 2000-07-13 | 2003-09-03 | Tektronix, Inc. | Bit rate agile clock recovery circuit |
| JP4031671B2 (ja) * | 2002-06-11 | 2008-01-09 | 松下電器産業株式会社 | クロックリカバリ回路 |
| JP2004266405A (ja) | 2003-02-28 | 2004-09-24 | Nippon Telegr & Teleph Corp <Ntt> | リング発振回路 |
| JP4279611B2 (ja) * | 2003-06-17 | 2009-06-17 | 株式会社日立コミュニケーションテクノロジー | ビット同期回路および光伝送システム局側装置 |
| JP3859077B2 (ja) | 2003-07-15 | 2006-12-20 | 日本電信電話株式会社 | クロック再生回路 |
| JP3967300B2 (ja) | 2003-07-22 | 2007-08-29 | 日本電信電話株式会社 | クロック再生回路 |
| JP4233985B2 (ja) * | 2003-11-19 | 2009-03-04 | 日本電信電話株式会社 | 光信号受信器 |
| US20060067453A1 (en) * | 2004-09-30 | 2006-03-30 | Lucent Technologies Inc. | Timing circuit for data packet receiver |
| TWI242929B (en) * | 2004-12-01 | 2005-11-01 | Ind Tech Res Inst | Clock and data recovery apparatus and method thereof |
| TWI277302B (en) * | 2004-12-28 | 2007-03-21 | Ind Tech Res Inst | Clock and data recovery circuit |
| US7667544B2 (en) * | 2006-01-12 | 2010-02-23 | Yokogawa Electric Corporation | Clock reproducing apparatus |
-
2006
- 2006-09-04 US US12/377,081 patent/US7924076B2/en not_active Expired - Fee Related
- 2006-09-04 EP EP06797356A patent/EP2061177A4/en not_active Withdrawn
- 2006-09-04 KR KR1020097005492A patent/KR101054638B1/ko not_active Expired - Fee Related
- 2006-09-04 WO PCT/JP2006/317431 patent/WO2008029438A1/ja not_active Ceased
- 2006-09-04 JP JP2008532982A patent/JP5068758B2/ja not_active Expired - Fee Related
- 2006-09-15 TW TW095134183A patent/TW200814696A/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| EP2061177A1 (en) | 2009-05-20 |
| EP2061177A4 (en) | 2011-05-18 |
| JP5068758B2 (ja) | 2012-11-07 |
| JPWO2008029438A1 (ja) | 2010-01-21 |
| US7924076B2 (en) | 2011-04-12 |
| KR101054638B1 (ko) | 2011-08-08 |
| US20100164575A1 (en) | 2010-07-01 |
| KR20090042322A (ko) | 2009-04-29 |
| WO2008029438A1 (en) | 2008-03-13 |
| TW200814696A (en) | 2008-03-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI316809B (zh) | ||
| JP4981073B2 (ja) | パケット・ネットワークにおける同期化信号の伝送 | |
| CN100561907C (zh) | 位同步电路 | |
| US6188286B1 (en) | Method and system for synchronizing multiple subsystems using one voltage-controlled oscillator | |
| CA1251266A (fr) | Dispositif de distribution d'horloge tripliquee, chaque signal d'horloge comportant un signal de synchronisation | |
| CA2138564C (en) | Method and apparatus for supplying synchronization signals serving as clock signals with defined phase relationships | |
| JP2010045753A (ja) | 位相選択法を利用するバストモードクロックおよびデータ再生回路 | |
| CN102707766B (zh) | 信号同步装置 | |
| CN113708847B (zh) | 用于单光子探测器的门控装置和量子通信设备 | |
| US9136949B1 (en) | Circuits and methods for data detection | |
| JP4541155B2 (ja) | フレーム同期化デバイス及び方法 | |
| US5442636A (en) | Circuit and method for alignment of digital information packets | |
| US20120328284A1 (en) | Optical packet switching apparatus | |
| CN106302378B (zh) | 用于流同步的多媒体系统和方法 | |
| Lin et al. | A 2.5-Gb/s DLL-Based Burst-Mode Clock and Data Recovery Circuit With $4\times $ Oversampling | |
| US7260166B2 (en) | Systems for synchronizing resets in multi-clock frequency applications | |
| EP1965537B1 (en) | Clock recovery apparatus | |
| WO1998044641A2 (en) | Optical bit rate converter | |
| SE519113C2 (sv) | Anordning för fångning av data | |
| KR100718380B1 (ko) | 시간 변조에 의해 패킷 네트워크에 있어서 시간 측정 및정렬의 해상도를 향상시키기 위한 방법 및 장치 | |
| JP2010219745A (ja) | データ再生回路 | |
| RU2745886C1 (ru) | Регенератор сигналов данных | |
| JPWO2013132716A1 (ja) | マルチレート再生装置 | |
| JP5438055B2 (ja) | Cdr回路 | |
| KR100198785B1 (ko) | 시간정보 관리를 위한 주파수 정보 전송 장치 및 전송 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |