TWI397972B - Semiconductor device manufacturing method - Google Patents
Semiconductor device manufacturing method Download PDFInfo
- Publication number
- TWI397972B TWI397972B TW095131379A TW95131379A TWI397972B TW I397972 B TWI397972 B TW I397972B TW 095131379 A TW095131379 A TW 095131379A TW 95131379 A TW95131379 A TW 95131379A TW I397972 B TWI397972 B TW I397972B
- Authority
- TW
- Taiwan
- Prior art keywords
- film
- wafer
- semiconductor device
- tungsten
- trench
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0186—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D88/00—Three-dimensional [3D] integrated devices
- H10D88/101—Three-dimensional [3D] integrated devices comprising components on opposite major surfaces of semiconductor substrates
-
- H10W20/023—
-
- H10W20/0245—
-
- H10W20/20—
-
- H10W20/212—
-
- H10W20/2125—
-
- H10W20/2134—
-
- H10W20/217—
-
- H10W42/00—
-
- H10W90/00—
-
- H10W72/536—
-
- H10W72/5363—
-
- H10W72/5522—
-
- H10W72/884—
-
- H10W74/00—
-
- H10W90/297—
-
- H10W90/722—
-
- H10W90/732—
-
- H10W90/754—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Chemical Vapour Deposition (AREA)
- Drying Of Semiconductors (AREA)
Description
本發明係關於一種半導體裝置之製造方法,尤其係關於一種有效適用於製造3次元構造之半導體裝置的技術。
3次元構造的半導體裝置係以3次元將半導體元件積體化於疊合有複數層半導體活性層之構造,藉此迴避2次元構造之半導體裝置所面臨的各種障礙,例如因微影技術的限制、配線電阻的增加或寄生效果所造成之動作速度的飽和傾向、因元件尺寸之微細化所造成的高電場效果等,作為維持提升積體度之有力構造而備受矚目。
關於3次元構造之半導體裝置,例如在日本特開平11-261000號公報(專利文獻1)及日本特開2002-334967號公報(專利文獻2)中已有記載,揭示一種藉由貼合已形成有半導體元件之半導體基板,以製造3次元構造之半導體裝置的方法。而且,在該等文獻中,係揭示一種在貫穿所希望之半導體基板之主背面間的溝內形成稱為垂直相互連接體或埋設連接電極之貫穿電極,以使半導體基板的主背面間成為可導通的構成。
在「DENSO Technical Review Vol.6 No.2 2001」(非專利文獻1)的第15圖中,已揭示一種在3次元構造之半導體裝置之連接孔,以鍍敷法埋設銅(Cu)的技術。
日本特開2003-142484號公報(專利文獻3)雖非關
於3次元構造之半導體裝置,但揭示一種在形成於半導體基板上之絕緣膜的微細連接孔埋設鎢膜時,藉由反覆進行複數次鎢膜的沈積與回蝕,以獲得沒有孔洞(void)之良好埋設特性的技術。
〔專利文獻1〕日本特開平11-261000號公報
〔專利文獻2〕日本特開2002-334967號公報
〔專利文獻3〕日本特開2003-142484號公報
〔非專利文獻1〕DENSO Technical Review Vol.6 No.2 2001(第15圖)
一般而言,在半導體裝置之製程中,係採用近接配置複數個直徑較小之正方形連接孔的方法,來作為降低將下層配線與上層配線(或配線與半導體基板)電性連接之連接孔的電阻的方法。
但是,將複數個晶片疊層貼合之3次元構造之半導體裝置的製程中,必須在晶圓形成深寬比(aspect ratio)為20至30左右之較深導電溝,而在其內部埋設連接上下晶片之間的導電膜。
如上所述之較深導電溝若縮小其直徑時,由於難以埋設導電膜,因此必須加大開口面積。但是,若單純加大導電溝之開口面積時,則埋設時所需之導電膜的膜厚(=孔徑的1/2)亦會變大,因此,因成膜後之溫度變化而使導
電膜中所產生的應力變大。結果,會造成在導電膜與絕緣膜的界面產生剝離,或在導電膜中產生多數微裂縫(micro crack)的問題。此外,因上述應力而在晶圓產生翹曲,最壞的情形下,亦會有晶圓破裂的情形。
本發明之目的在提供一種將以鎢為主成分的導電膜良好地埋設於形成在矽晶圓之高深寬比的導電溝內部的技術。
本發明之前述內容及其他目的與新穎的特徵可由本說明書之記載及所附圖示明白可知。。
以下簡單說明於本案所揭示的發明中具代表性之內容的概要。
本發明係一種半導體裝置之製造方法,係具有:將以鎢為主成分的導電膜埋設於形成在矽晶圓與前述矽晶圓上之氧化矽膜的溝內部之步驟者,其特徵為包含:(a)在前述矽晶圓與前述矽晶圓上之前述氧化矽膜形成前述溝之後,以濺鍍法沈積至少覆蓋前述氧化矽膜之表面的第1氮化鈦膜的步驟;(b)以CVD法沈積鈦膜的步驟,該鈦膜覆蓋前述第1氮化鈦膜之表面與露出於前述溝內部之前述矽晶圓之表面,而且具有前述溝直徑之1/2以下之膜厚;(c)以CVD法沈積第2氮化鈦膜的步驟,該第2氮化鈦膜覆蓋前述鈦膜的表面,而且具有與前述鈦膜的合計
膜厚為前述溝直徑之1/2以下之膜厚;以及(d)在前述步驟(c)之後,以CVD法沈積埋設前述溝內部之鎢膜的步驟。
以下簡單說明藉由於本案所揭示的發明中具代表性之內容所得之效果。
在將複數個晶片疊層貼合的3次元構造之半導體裝置的製程中,可防止導電膜剝離或微裂微產生、晶圓翹曲或破裂等,因此,可使3次元構造之半導體裝置的製造良率提升。
以下根據圖示詳加說明本發明之實施形態。其中,於用以說明實施形態之所有圖示中,原則上係對同一構件標註同一元件符號,並省略反覆說明。
本實施形態之半導體裝置係具有將形成有互異之積體電路的3個半導體晶片(以下簡稱為晶片)C1、C2、C3予以疊層貼合的三次元構造。第1圖係顯示將該半導體裝置安裝在配線基板1且以模塑樹脂2予以封裝之封裝體之一例的剖視圖。
安裝在配線基板1之3個晶片C1、C2、C3中,最下層之晶片C1係透過接著劑3而接著於配線基板1。而中間的晶片C2係透過接著劑3而接著於晶片C1,最上層之
晶片C3係透過接著劑3而接著於晶片C2。以下將於後詳加說明,形成於最下層之晶片C1的積體電路與形成於中間層之晶片C2的積體電路係透過形成在晶片C2之複數個貫穿孔4作電性連接,形成於中間的晶片C2的積體電路與形成於最上層之晶片C3的積體電路係透過形成在晶片C3之複數個貫穿孔4作電性連接。亦即,本實施形態之半導體裝置係透過貫穿孔4而將形成在晶片C1、C2、C3之積體電路相互連接,藉此實現所希望的系統。
上述晶片C1、C2、C3與配線基板1係透過在形成於最上層之晶片C3的複數個接合銲墊5與形成在配線基板1上之複數個電極6之間所接合的複數條Au線7作電性連接。電極6係透過配線基板1內的銅(Cu)配線8而與配線基板1背面的銲鍚凸塊9作電性連接。銲鍚凸塊9係構成將第1圖所示封裝體安裝在母板(mother board)等時之外部連接端子。
第2圖係顯示本實施形態之半導體裝置之製程流程圖。該半導體裝置之製程係大致分為:在3個半導體晶圓(以下簡稱為晶圓)W1、W2、W3形成不同的積體電路,且在2個晶圓W2、W3形成導電溝之步驟;在晶圓W1、W2形成凸塊電極之步驟;研磨晶圓W2、W3的背面而使導電溝露出,藉此形成貫穿孔4之步驟;貼合晶圓W1、W2、W3,透過貫穿孔4與凸塊電極將積體電路彼此電性連接之步驟;藉由切割晶圓W1、W2、W3,形成三次元構造之晶片C1、C2、C3之步驟;以及將晶片C1、C2、C3封裝
(基板安裝、打線接合(Wire bonding)、樹脂封裝)之步驟。
以下依步驟順序說明使用3個晶圓(W1、W2、W3)之半導體裝置之製造方法。在各晶圓形成積體電路與貫穿孔4之步驟主要係使用晶圓W2(貼合時位於中間的晶圓)進行說明。
首先,如第3圖所示,備妥由單晶矽構成之厚780μm左右之晶圓W2。然後,將該晶圓W2予以熱處理,在其主面(形成積體電路的面)形成膜厚10nm左右之較薄的氧化矽膜20,接著在氧化矽膜20上以CVD(Chemical Vapor Deposition,化學氣相沈積)法沈積氮化矽膜21後,利用以光阻膜(未圖示)為遮罩(mask)的乾蝕刻,將元件分離溝形成區域之氮化矽膜21與氧化矽膜20予以去除。形成在晶圓W2與氮化矽膜21之間的氧化矽膜20,係用以緩和在晶圓W2與氮化矽膜21之界面所產生的應力,以防止因該應力而在晶圓W2之表面產生換位等缺陷的緩衝層。
接著,如第4圖所示,藉由以氮化矽膜21為遮罩的乾蝕刻,在元件分離溝形成區域之晶圓W2形成深350nm左右之元件分離溝22,之後在形成貫穿孔4之區域附近的晶圓W2形成深350nm左右之溝23。溝23之平面形狀例如係形成如第5圖所示之四角框狀。
接著,如第6圖所示,在晶圓W2上以CVD法沈積氧化矽膜24後,以CMP(Chemical Mechanical Polishing,
化學機械研磨)法研磨、去除元件分離溝22及溝23之各自外部的氧化矽膜24,藉此在元件分離溝22之內部及溝23之內部殘留氧化矽膜24。
接著,將氮化矽膜21予以蝕刻去除後,如第7圖所示,在晶圓W2上以CVD法沈積氮化矽膜25。接著,利用以光阻膜(未圖示)為遮罩的乾蝕刻依序對溝23上部的氮化矽膜25、溝23內部的氧化矽膜24及溝23下方的晶圓W2進行蝕刻,藉此在溝23內側形成深40μm左右的絕緣溝26。如第8圖所示,絕緣溝26係沿著溝23形成,將其寬度設為比溝23的寬度窄。絕緣溝26的寬度例如為2μm左右。
接著,如第9圖所示,以1000℃左右對晶圓W2進行熱處理,藉此在絕緣溝26的內壁形成氧化矽膜27。接著,如第10圖所示,在晶圓W2上以CVD法沈積多晶矽膜28之後,以回蝕(etch back)去除絕緣溝26外部的多晶矽膜28,藉此在絕緣溝26內部殘留多晶矽膜28。此時,絕緣溝26內部的多晶矽膜28係將其表面高度設為低於晶圓W2的表面。
接著,在晶圓W2上以CVD法沈積氧化矽膜後,以CMP法研磨、去除絕緣溝26外部的氧化矽膜,如第11圖所示,藉此在絕緣溝26內部的多晶矽膜28上形成由氧化矽膜構成的覆蓋絕緣膜29。藉由至此為止的步驟,完成以氧化矽膜27與覆蓋絕緣膜29包圍多晶矽膜28周圍的絕緣溝26。絕緣溝26係在之後步驟中供電性分離形成在晶
圓W2主面的積體電路元件與貫穿孔4之用而形成。此外,當在絕緣溝26內壁形成氧化矽膜27時,係以1000℃左右對晶圓W2進行熱處理,因此絕緣溝26最好係比積體電路元件先形成。
接著,將氮化矽膜25蝕刻去除後,如第12圖所示,在晶圓W2的元件形成區域進行n型雜質與p型雜質之離子植入,藉此形成n型阱(Well)30與p型阱31。
接著,將晶圓W2表面進行濕蝕刻而去除氧化矽膜20,接著對晶圓W2進行熱處理而在其表面形成閘極氧化膜32後,如第13圖所示,按照眾所週知的MOS電晶體形成製程在p型阱31形成n通道型MOS電晶體Qn,在n型阱30形成p通道型MOS電晶體Qp。n通道型MOS電晶體Qn主要係由閘極氧化膜32、閘極電極33及n型半導體區域(源極、汲極)34所構成,p通道型MOS電晶體Qp主要係由閘極氧化膜32、閘極電極33及p型半導體區域(源極、汲極)35所構成。閘極電極33係例如在閘極氧化膜32上以CVD法沈積n型多晶矽膜之後,藉由利用以光阻膜(未圖示)為遮罩之乾蝕刻對n型多晶矽膜進行圖案化而形成。n型半導體區域(源極、汲極)34係在p型阱31進行n型雜質(例如磷)之離子植入而形成,p型半導體區域(源極、汲極)35係在n型阱30進行p型雜質(硼)之離子植入而形成。
接著,如第14圖所示,在晶圓W2上以CVD法沈積氧化矽膜36,接著以CMP法研磨氧化矽膜36而將其表面
平坦化後,以光阻膜(未圖示)為遮罩而對氧化矽膜36與其下部的晶圓W2進行乾蝕刻,藉此在絕緣溝26內側形成導電溝4A。導電溝4A係在之後的步驟中形成貫穿孔4,自晶圓W2表面至導電溝4A底部為止的深度與絕緣溝26的深度大致相同(40μm左右)。
如第15圖所示,導電溝4A之平面形狀為長方形,其長邊為5.6μm左右,短邊為1.7μm左右。此時,導電溝4A之短邊方向的深寬比為20以上。
導電溝4A係每平均1個由晶圓W2所得晶片(C2)各形成數千個。此外,雖未特別限定,但在本實施形態中係採用以下構成:將上述長方形導電溝4A各排列配置2個在1個絕緣溝26的內側,將該等2個導電溝4A連接在同一積體電路。
一般而言,在半導體裝置之製程中,係採用近接配置複數個直徑較小之正方形連接孔的方法,來作為降低將下層配線與上層配線(或配線與半導體基板)電性連接之連接孔的電阻的方法。但是,當為具有深度40μm左右之高深寬比的導電溝4A時,當縮小其直徑時,會難以埋設導電膜,因此必須加大開口面積。但是,若單純加大導電溝4A之開口面積時,由於埋設時所需之導電膜的膜厚(=孔徑的1/2)亦會變大,因此,因成膜瞬後之溫度變化而使導電膜中所產生的應力變大。結果,會造成在導電膜與絕緣膜的界面產生剝離,或在導電膜中產生多數微裂縫(micro crack)的問題。此外,因上述應力而在晶圓W2產
生翹曲,最壞的情形下,亦會有晶圓W2破裂的情形。
因此,在本實施形態中,將導電溝4A之開口形狀設為長方形。如上述之情形,與近接配置複數個直徑較小之正方形導電溝的情形相比較,變得較容易埋設導電膜,而且開口面積亦變得較大,因此亦可降低電阻。此外,因將導電溝4A之開口形狀設為長方形,因此埋設時所需之導電膜的膜厚為短邊之1/2的厚度即可。因此,因成膜瞬後之溫度變化而使膜中所產生的應力變小,故可抑制上述問題產生。
再者,在本實施形態中,如第16圖所示,形成在由晶圓W2所得之各晶片(C2)內的導電溝4A中,將長邊朝向Y方向之導電溝4A的數量、以及朝向與Y方向正交之X方向之導電溝4A的數量設為大致相同。亦即,形成在晶圓W2之主面整體之導電溝4A中,將長邊朝向Y方向之導電溝4A的數量、以及朝向與Y方向正交之X方向之導電溝4A的數量設為大致相同。
當將導電溝4A之開口形狀設為長方形時,在沈積導電膜後晶圓W2變回常溫時,導電溝4A內之導電膜的收縮量在長邊方向與短邊方向不同。因此,當形成在晶圓W2之導電溝4A的長邊全部朝向同一方向(例如Y方向)時,導電膜的收縮量在Y方向(長邊方向)與X方向(短邊方向)不同,因此會在晶圓W2產生翹曲。相對於此,如第16圖所示,當長邊朝向Y方向之導電溝4A的數量以及朝向X方向之導電溝4A的數量在整個晶圓W2
設為大致相同時,導電溝4A內之導電膜的收縮量在Y方向與X方向變得大致相同,因此可抑制晶圓W2翹曲。
第17圖係將導電溝4A之各長邊配向在各相互偏移45度的4個方向之例。此外,第18圖係在1個絕緣溝26之內側各排列配置1個導電溝4A,且將各長邊配向在偏移90度的2方向(X方向及Y方向)之例。該等情形下,亦將朝向各方向之導電溝4A的數量在整個晶圓W2設為大致相同,藉此可抑制晶圓W2翹曲。此外,將導電溝4A配向在如第19圖至第21圖所示之方向時,亦獲得相同的效果。
接著,使用以下方法在導電溝4A內部充填以鎢(W)為主成分之導電膜。首先,如第22圖所示,在晶圓W2上以濺鍍法沈積膜厚100nm左右之氮化鈦(TiN)膜40。氮化鈦膜40係具有使由氧化矽膜構成之氧化矽膜36與導電膜之接著性提升之功能。以濺鍍法沈積之氮化矽膜40的階梯覆蓋率(step coverage)較低,因此幾乎不會沈積在導電溝4A的內部,而主要沈積在氧化矽膜36表面及導電溝4A之開口部附近。氮化鈦膜40亦具有作為將鎢膜回蝕時之蝕刻阻蝕層(etching stopper)的功能,因此以較厚的膜厚(100nm左右)沈積。
接著,如第23圖所示,在氮化鈦膜40表面及露出在導電溝4A內部之晶圓W2表面,以CVD法沈積膜厚10至30nm左右的鈦(Ti)膜41。鈦膜41係在之後的熱處理步驟中與露出在導電溝4A內部的晶圓W2(矽)反應而
形成鈦矽化物層,因此具有使晶圓W2與導電膜之接著性提升之功能。
接著,如第24圖所示,在鈦膜41表面以CVD法沈積膜厚20至30nm左右之氮化鈦膜42。氮化鈦膜42係具有使在之後步驟中沈積之鎢膜與鈦膜41的接著性提升之功能。此外,氮化鈦膜42亦具有作為防止鎢膜與晶圓W2(矽)反應之阻障層的功能。
接著,將上述晶圓W2插入如第25圖所示之成膜裝置的腔室50內。在腔室50的內部係設有:將晶圓W2保持為水平之基座(susceptor)(晶圓保持手段)51;將保持在基座51之晶圓W2予以固定之夾環(clamp ring)(晶圓固定手段)52;以及將來源氣體(source gas)及蝕刻氣體供給至晶圓W2表面之噴氣板(Shower plate)53等。在腔室50的下部係設有將晶圓W2加熱至所希望之溫度的燈54。
接著,將晶圓W2加熱至390℃左右後,通過噴氣板53將來源氣體(WF6)供給至腔室50,且在晶圓W2的表面附近使來源氣體熱分解,藉此在氮化鈦膜42的表面沈積鎢膜43a(第26圖)。此時,最好不要以鎢膜43a將導電溝4A的內部完全埋設。亦即,當欲以一次成膜將導電溝4A的內部完全埋設時,鎢膜43a的膜厚會變厚,因此因自成膜步驟至下一個回蝕步驟為止之溫度變化,而使在鎢膜43a所產生的應力變大。因此,如前所述,造成鎢膜43a剝離或微裂縫,或晶圓W2發生翹曲或破裂。此外,
如前所述,在本實施形態中,為了減小在鎢膜43a所產生的應力,亦提出將導電溝4A之開口形狀設為長方形的對策。此外,將長邊朝向Y方向之導電溝4A的數量與朝向X方向之導電溝4A的數量在整個晶圓W2設為大致相同,來作為降低晶圓W2翹曲的對策。
接著,如第27圖所示,將導電溝4A外部的鎢膜43a予以回蝕去除。該回蝕係藉由以乾蝕刻裝置將蝕刻氣體(SF6)供給至晶圓W2表面且施加RF來進行。此外,該回蝕係將覆蓋氧化矽膜36表面的氮化鈦膜40用於蝕刻阻蝕層來進行,以使氮化鈦膜40不會完全被去除。當完全去除氮化鈦膜40而露出氧化矽膜36表面時,接著在沈積鎢膜時,容易在氧化矽膜36與鎢膜的界面產生剝離。
接著,將保持在基座51之晶圓W2再度加熱,通過噴氣板53而將來源氣體(WF6)供給至腔室50,藉此沈積鎢膜43b(第28圖)。藉此方式,以2層鎢膜43a、43b將導電溝4A的內部大致完全埋設。
接著,以乾蝕刻裝置將蝕刻氣體(SF6)供給至晶圓W2的表面且施加RF,以將導電溝4A外部的鎢膜43a予以回蝕去除(第29圖)。當進行該回蝕時,導電溝4A內部的鎢膜43a亦受到回蝕,而使其表面後退至下方。因此,在腔室50內進一步沈積鎢膜43c,接著將導電溝4A外部的鎢膜43c與氮化鈦膜40予以回蝕去除,藉此將鎢膜43(43a、43b、43c)埋設於導電溝4A的內部(第30圖)。
如上所述,反覆進行複數次沈積與回蝕而將鎢膜43埋設於導電溝4A內部,藉此可使以1次成膜步驟予以沈積的鎢膜43(43a、43b、43c)膜厚變薄,因此可確實迴避鎢膜43剝離、產生微裂縫、及晶圓W2發生翹曲或破裂等問題。其中,在上述說明中,雖已反覆進行3次鎢膜43的沈積與回蝕,但亦可反覆進行4次以上鎢膜43的沈積與回蝕,而使以1次成膜步驟予以沈積的鎢膜43膜厚更加變薄。
此外,以其他方法而言,有在同一腔室50內連續進行鎢膜43a之成膜與回蝕的方法。由於可藉由成膜瞬後之溫度變化而使鎢膜43a中所產生的應力變小,因此可更加確實減少晶圓W2翹曲。此外,成膜中係以夾環52予以固定,因此晶圓的翹曲受到抑制。該回蝕係藉由將蝕刻氣體(ClF3或NF3)供給至保持在前述腔室50之基座51的晶圓W2表面來進行。此外,該回蝕係將覆蓋氧化矽膜36表面的氮化鈦膜40用於蝕刻阻蝕層來進行,以使氮化鈦膜40不會完全被去除。鎢膜43a的回蝕最好係在鎢膜43a的溫度降到常溫之前來進行。此外,自成膜開始至回蝕完成為止之間,最好以夾環52確實固定晶圓W2。
之後,以CMP研磨法將表面的鎢膜及氮化鈦膜40去除。
接著,如第31圖所示,以CVD法將氧化矽膜37形成在氧化矽膜36上之後,在氧化矽膜37上形成將n通道型MOS電晶體Qn與p通道型MOS電晶體Qp相連接的第
1層鋁(Al)配線38。此外,同時形成將導電溝4A內部的鎢膜43與MOS電晶體之一部分(例如p通道型MOS電晶體Qp)相連接的第1層鋁配線39。形成第1層鋁配線38、39時,係在以濺鍍法將鋁合金膜沈積在氧化矽膜37上之後,利用以光阻膜(未圖示)為遮罩之乾蝕刻將鋁合金膜進行圖案化。
接著,如第32圖所示,在第1層鋁配線38、39之上層依序形成:由氧化矽膜構成之第1層間絕緣膜44、第2層鋁配線45、由氧化矽膜構成之第2層間絕緣膜46、第3層鋁配線47、由氧化矽膜與氮化矽膜之疊層膜構成的表面保護膜48。
以下以與上述相同的方法在其他2個晶圓(W1、W3)分別形成不同的積體電路。接著,使用眾所週知的方法將3個晶圓W1、W2、W3疊層貼合之後,將該等晶圓W1、W2、W3切割,而個片化成三次元構造的晶片C1、C2、C3,將該等晶片安裝在配線基板1且以模塑樹脂2封裝,藉此完成如前述第1圖所示之封裝體。
以上由本發明人所研創之發明係根據實施形態而具體說明,惟本發明並非限定於上述實施形態,在不脫離其要旨的範圍內可為各種變更,自不待言。
本發明係可適用於將複數個晶片予以疊層貼合之三次元構造之半導體裝置。
1‧‧‧配線基板
2‧‧‧模塑樹脂
3、3a、3b、3c‧‧‧接著劑
4‧‧‧貫穿孔
4A‧‧‧導電溝
5‧‧‧接合銲墊
6‧‧‧電極
7‧‧‧Au線
8‧‧‧銅(Cu)配線
9‧‧‧銲鍚凸塊
20‧‧‧氧化矽膜
21‧‧‧氮化矽膜
22‧‧‧元件分離溝
23‧‧‧溝
24‧‧‧氧化矽膜
25‧‧‧氮化矽膜
26‧‧‧絕緣溝
27‧‧‧氧化矽膜
28‧‧‧多晶矽膜
29‧‧‧覆蓋絕緣膜
30‧‧‧n型阱
31‧‧‧p型阱
32‧‧‧閘極氧化膜
33‧‧‧閘極電極
34‧‧‧n型半導體區域(源極、汲極)
35‧‧‧p型半導體區域(源極、汲極)
36、37‧‧‧氧化矽膜
38、39‧‧‧第1層鋁配線
40‧‧‧氮化鈦膜
41‧‧‧鈦膜
42‧‧‧氮化鈦膜
43、43a、43b、43c‧‧‧鎢膜
44‧‧‧第1層間絕緣膜
45‧‧‧第2層鋁配線
46‧‧‧第2層間絕緣膜
47‧‧‧第3層鋁配線
48‧‧‧表面保護膜
50‧‧‧腔室
51‧‧‧基座(晶圓保持手段)
52‧‧‧夾環(晶圓固定手段)
53‧‧‧噴氣板
54‧‧‧燈
C1、C2、C3‧‧‧半導體晶片
Qn‧‧‧n通道型MOS電晶體
Qp‧‧‧p通道型MOS電晶體
W1、W2、W3‧‧‧半導體晶圓
第1圖係顯示將本發明之一實施形態之半導體裝置安裝在配線基板且予以樹脂封裝之封裝體之一例的剖視圖。
第2圖係顯示本發明之一實施形態之半導體裝置之製程的流程圖。
第3圖係顯示本發明之一實施形態之半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第4圖係接續第3圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第5圖係顯示槽構之平面形狀之半導體晶圓的主要部位俯視圖。
第6圖係接續第4圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第7圖係接續第6圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第8圖係顯示絕緣溝之平面形狀之半導體晶圓的主要部位俯視圖。
第9圖係接續第7圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第10圖係接續第9圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第11圖係接續第10圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第12圖係接續第11圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第13圖係接續第12圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第14圖係接續第13圖之顯示半導體裝置之製程的半導體晶圓的主要部位剖視圖。
第15圖係顯示導電溝之平面形狀之半導體晶圓的主要部位俯視圖。
第16圖係顯示導電溝之平面佈局之半導體晶圓的主要部位俯視圖。
第17圖係顯示導電溝之平面佈局之其他例之半導體晶圓的主要部位俯視圖。
第18圖係顯示導電溝之平面佈局之其他例之半導體晶圓的主要部位俯視圖。
第19圖係顯示導電溝之平面佈局之其他例之半導體晶圓的主要部位俯視圖。
第20圖係顯示導電溝之平面佈局之其他例之半導體晶圓的主要部位俯視圖。
第21圖係顯示導電溝之平面佈局之其他例之半導體晶圓的主要部位俯視圖。
第22圖係接續第14圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第23圖係接續第22圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第24圖係接續第23圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第25圖係顯示成膜裝置之腔室構造之模式圖。
第26圖係接續第24圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第27圖係接續第26圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第28圖係接續第27圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第29圖係接續第28圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第30圖係接續第29圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第31圖係接續第30圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
第32圖係接續第31圖之顯示半導體裝置之製程的半導體晶圓的主要部位放大剖視圖。
4A‧‧‧導電溝
26‧‧‧絕緣溝
28‧‧‧多晶矽膜
29‧‧‧覆蓋絕緣膜
36‧‧‧氧化矽膜
40‧‧‧氮化鈦膜
41‧‧‧鈦膜
42‧‧‧氮化鈦膜
43、43a、43b、43c‧‧‧鎢膜
W2‧‧‧半導體晶圓
Claims (12)
- 一種半導體裝置之製造方法,係具有:將以鎢為主成分的導電膜埋設於,形成在矽晶圓與前述矽晶圓上之氧化矽膜的溝內部之步驟者,其特徵為包含:(a)在前述矽晶圓與前述矽晶圓上之前述氧化矽膜形成前述溝之後,以濺鍍法沈積至少覆蓋前述氧化矽膜之表面的第1氮化鈦膜的步驟;(b)以CVD法沈積鈦膜的步驟,該鈦膜覆蓋前述第1氮化鈦膜之表面與露出於前述溝內部之前述矽晶圓之表面,而且具有前述溝直徑之1/2以下之膜厚;(c)以CVD法沈積第2氮化鈦膜的步驟,該第2氮化鈦膜覆蓋前述鈦膜的表面,而且具有與前述鈦膜的合計膜厚為前述溝直徑之1/2以下之膜厚;以及(d)在前述步驟(c)之後,以CVD法沈積埋設前述溝內部之鎢膜的步驟。
- 如申請專利範圍第1項之半導體裝置之製造方法,其中,前述步驟(d),係藉由交替反覆進行複數次前述鎢膜之沈積以及前述溝外部之前述鎢膜之回蝕來進行。
- 如申請專利範圍第2項之半導體裝置之製造方法,其中,前述鎢膜之回蝕,係將覆蓋前述氧化矽膜表面的前述第1氮化鈦膜,用於蝕刻的阻蝕層來進行。
- 如申請專利範圍第3項之半導體裝置之製造方法,其中,將前述溝外部的前述第1氮化鈦膜的膜厚,設為大於前述鈦膜及前述第2氮化鈦膜的各個膜厚。
- 如申請專利範圍第2項之半導體裝置之製造方法,其中,前述步驟(d),係使用具有腔室之製造裝置,該腔室具備:將前述矽晶圓在加熱狀態下予以保持的晶圓保持手段;以及將保持在前述晶圓保持手段之前述矽晶圓予以固定之晶圓固定手段;在前述腔室內連續進行前述鎢膜之沈積與前述鎢膜之回蝕。
- 如申請專利範圍第5項之半導體裝置之製造方法,其中,前述鎢膜之沈積與前述鎢膜之回蝕,係在前述矽晶圓保持在前述晶圓保持手段之狀態下連續進行。
- 如申請專利範圍第5項之半導體裝置之製造方法,其中,前述鎢膜之回蝕,係在將前述矽晶圓加熱狀態下沈積前述鎢膜之後、前述矽晶圓之表面溫度恢復成常溫之前來進行。
- 如申請專利範圍第1項之半導體裝置之製造方法,其中,前述溝的深寬比為20以上。
- 一種半導體裝置之製造方法,係具有:將導電膜埋設於形成在矽晶圓與前述矽晶圓上之絕緣膜的溝內部之步驟者,其特徵為包含:(a)在前述矽晶圓與前述矽晶圓上之前述絕緣膜形成前述溝之後,將對於前述絕緣膜之接著性高於前述導電膜的第1接著層,形成為至少覆蓋前述絕緣膜表面的步 驟;(b)在前述步驟(a)之後,將對於前述矽晶圓之接著性高於前述導電膜,而且具有前述溝直徑之1/2以下膜厚的第2接著層,形成為至少覆蓋露出於前述溝內部之前述矽晶圓表面的步驟;(c)將對於前述導電膜之接著性高於前述第2接著層,而且具有防止前述矽晶圓與前述導電膜反應之功能的阻障層,形成為覆蓋前述第2接著層表面,而且與前述第2接著層的合計膜厚為前述溝直徑之1/2以下之膜厚的步驟;以及(d)在前述步驟(c)之後,形成埋設前述溝內部之前述導電膜的步驟。
- 如申請專利範圍第9項之半導體裝置之製造方法,其中,前述步驟(d),係藉由交替反覆進行複數次前述導電膜之沈積以及前述溝外部之鎢(W)膜的回蝕來進行。
- 如申請專利範圍第10項之半導體裝置之製造方法,其中,前述導電膜之沈積以及前述溝外部之鎢膜的回蝕,係在製造裝置之腔室內連續進行,該腔室具備:將前述矽晶圓在加熱狀態下予以保持的晶圓保持手段;以及將保持在前述晶圓保持手段之前述矽晶圓予以固定之晶圓固定手段;前述導電膜之回蝕,係在將前述矽晶圓加熱狀態下沈積前述導電膜之後,前述矽晶圓的表面溫度恢復成常溫之前來進行。
- 如申請專利範圍第10項之半導體裝置之製造方法,其中,前述絕緣膜係以氧化矽為主成分之絕緣膜,前述第1接著層係以濺鍍法予以沈積之氮化鈦膜,前述第2接著層係以CVD法予以沈積之鈦膜,前述導電膜係以前述CVD法予以沈積之鎢膜。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2005245554 | 2005-08-26 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200725804A TW200725804A (en) | 2007-07-01 |
| TWI397972B true TWI397972B (zh) | 2013-06-01 |
Family
ID=37771688
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095131379A TWI397972B (zh) | 2005-08-26 | 2006-08-25 | Semiconductor device manufacturing method |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US7795137B2 (zh) |
| JP (1) | JP4916444B2 (zh) |
| TW (1) | TWI397972B (zh) |
| WO (1) | WO2007023950A1 (zh) |
Families Citing this family (21)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4869664B2 (ja) * | 2005-08-26 | 2012-02-08 | 本田技研工業株式会社 | 半導体装置の製造方法 |
| JP5563186B2 (ja) * | 2007-03-30 | 2014-07-30 | ピーエスフォー ルクスコ エスエイアールエル | 半導体装置及びその製造方法 |
| US8012806B2 (en) | 2007-09-28 | 2011-09-06 | Icemos Technology Ltd. | Multi-directional trenching of a die in manufacturing superjunction devices |
| US7846821B2 (en) | 2008-02-13 | 2010-12-07 | Icemos Technology Ltd. | Multi-angle rotation for ion implantation of trenches in superjunction devices |
| TWI498997B (zh) * | 2008-06-30 | 2015-09-01 | 世界先進積體電路股份有限公司 | 半導體裝置及其製作方法 |
| JP5550843B2 (ja) * | 2009-03-19 | 2014-07-16 | ラピスセミコンダクタ株式会社 | 半導体装置の製造方法 |
| US12444651B2 (en) | 2009-08-04 | 2025-10-14 | Novellus Systems, Inc. | Tungsten feature fill with nucleation inhibition |
| JP2011060901A (ja) * | 2009-09-08 | 2011-03-24 | Sumitomo Electric Ind Ltd | 半導体装置および半導体装置の製造方法 |
| US8710629B2 (en) * | 2009-12-17 | 2014-04-29 | Qualcomm Incorporated | Apparatus and method for controlling semiconductor die warpage |
| TW201403782A (zh) * | 2012-07-04 | 2014-01-16 | 財團法人工業技術研究院 | 基底穿孔的製造方法、矽穿孔結構及其電容控制方法 |
| US9082826B2 (en) * | 2013-05-24 | 2015-07-14 | Lam Research Corporation | Methods and apparatuses for void-free tungsten fill in three-dimensional semiconductor features |
| CN104465406A (zh) * | 2014-12-29 | 2015-03-25 | 上海华虹宏力半导体制造有限公司 | Rfldmos器件阵列版图中超深沟槽的排列方法 |
| US20160247879A1 (en) | 2015-02-23 | 2016-08-25 | Polar Semiconductor, Llc | Trench semiconductor device layout configurations |
| US9972504B2 (en) | 2015-08-07 | 2018-05-15 | Lam Research Corporation | Atomic layer etching of tungsten for enhanced tungsten deposition fill |
| US9978610B2 (en) | 2015-08-21 | 2018-05-22 | Lam Research Corporation | Pulsing RF power in etch process to enhance tungsten gapfill performance |
| US10566211B2 (en) | 2016-08-30 | 2020-02-18 | Lam Research Corporation | Continuous and pulsed RF plasma for etching metals |
| CN110137153B (zh) * | 2018-02-09 | 2021-03-30 | 联华电子股份有限公司 | 半导体装置及其形成方法 |
| TWI811348B (zh) | 2018-05-08 | 2023-08-11 | 荷蘭商Asm 智慧財產控股公司 | 藉由循環沉積製程於基板上沉積氧化物膜之方法及相關裝置結構 |
| CN110610922B (zh) * | 2018-06-14 | 2021-10-26 | 华邦电子股份有限公司 | 接触结构及其形成方法 |
| US20200043785A1 (en) * | 2018-07-31 | 2020-02-06 | Winbond Electronics Corp. | A contact structure having a first liner and a second liner formed between a conductive element and a insulating layer |
| US11830778B2 (en) * | 2020-11-12 | 2023-11-28 | International Business Machines Corporation | Back-side wafer modification |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003142484A (ja) * | 2001-10-31 | 2003-05-16 | Mitsubishi Electric Corp | 半導体装置の製造方法 |
| JP2004228392A (ja) * | 2003-01-24 | 2004-08-12 | Seiko Epson Corp | 半導体装置の製造方法および半導体モジュールの製造方法 |
| JP2005203785A (ja) * | 2004-01-12 | 2005-07-28 | Infineon Technologies Ag | 接触構造部の製造方法 |
Family Cites Families (47)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4835115A (en) * | 1987-12-07 | 1989-05-30 | Texas Instruments Incorporated | Method for forming oxide-capped trench isolation |
| JPH0775243B2 (ja) * | 1989-02-22 | 1995-08-09 | 株式会社東芝 | 半導体装置の製造方法 |
| US5106777A (en) * | 1989-09-27 | 1992-04-21 | Texas Instruments Incorporated | Trench isolation process with reduced topography |
| JP3141382B2 (ja) | 1990-04-23 | 2001-03-05 | ソニー株式会社 | 配線形成方法 |
| US5130268A (en) * | 1991-04-05 | 1992-07-14 | Sgs-Thomson Microelectronics, Inc. | Method for forming planarized shallow trench isolation in an integrated circuit and a structure formed thereby |
| JPH0529604A (ja) | 1991-05-13 | 1993-02-05 | Sharp Corp | 半導体装置及びその製造方法 |
| US5350941A (en) * | 1992-09-23 | 1994-09-27 | Texas Instruments Incorporated | Trench isolation structure having a trench formed in a LOCOS structure and a channel stop region on the sidewalls of the trench |
| JPH07326659A (ja) * | 1994-06-02 | 1995-12-12 | Hitachi Ltd | 半導体集積回路装置の製造方法 |
| JPH08107087A (ja) * | 1994-10-06 | 1996-04-23 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
| JPH08176823A (ja) * | 1994-12-26 | 1996-07-09 | Sony Corp | 高融点金属薄膜の成膜方法 |
| US5962923A (en) * | 1995-08-07 | 1999-10-05 | Applied Materials, Inc. | Semiconductor device having a low thermal budget metal filling and planarization of contacts, vias and trenches |
| US5854501A (en) * | 1995-11-20 | 1998-12-29 | Micron Technology, Inc. | Floating gate semiconductor device having a portion formed with a recess |
| US5677238A (en) * | 1996-04-29 | 1997-10-14 | Chartered Semiconductor Manufacturing Pte Ltd | Semiconductor contact metallization |
| US5747358A (en) * | 1996-05-29 | 1998-05-05 | W. L. Gore & Associates, Inc. | Method of forming raised metallic contacts on electrical circuits |
| KR100225946B1 (ko) * | 1996-06-27 | 1999-10-15 | 김영환 | 반도체 소자의 금속 배선 형성방법 |
| US5789277A (en) * | 1996-07-22 | 1998-08-04 | Micron Technology, Inc. | Method of making chalogenide memory device |
| US6268661B1 (en) * | 1999-08-31 | 2001-07-31 | Nec Corporation | Semiconductor device and method of its fabrication |
| US5994181A (en) * | 1997-05-19 | 1999-11-30 | United Microelectronics Corp. | Method for forming a DRAM cell electrode |
| SE512813C2 (sv) * | 1997-05-23 | 2000-05-15 | Ericsson Telefon Ab L M | Förfarande för framställning av en integrerad krets innefattande en dislokationsfri kollektorplugg förbunden med en begravd kollektor i en halvledarkomponent, som är omgiven av en dislokationsfri trench samt integrerad krets framställd enligt förfarandet |
| US6054768A (en) * | 1997-10-02 | 2000-04-25 | Micron Technology, Inc. | Metal fill by treatment of mobility layers |
| US5994211A (en) * | 1997-11-21 | 1999-11-30 | Lsi Logic Corporation | Method and composition for reducing gate oxide damage during RF sputter clean |
| JPH11261000A (ja) | 1998-03-13 | 1999-09-24 | Japan Science & Technology Corp | 3次元半導体集積回路装置の製造方法 |
| US6093966A (en) * | 1998-03-20 | 2000-07-25 | Motorola, Inc. | Semiconductor device with a copper barrier layer and formation thereof |
| JP2000306997A (ja) * | 1999-04-20 | 2000-11-02 | Nec Corp | バリアメタル層を有する半導体装置及びその製造方法 |
| US6569751B1 (en) * | 2000-07-17 | 2003-05-27 | Lsi Logic Corporation | Low via resistance system |
| KR100399417B1 (ko) * | 2001-01-08 | 2003-09-26 | 삼성전자주식회사 | 반도체 집적 회로의 제조 방법 |
| US6498381B2 (en) * | 2001-02-22 | 2002-12-24 | Tru-Si Technologies, Inc. | Semiconductor structures having multiple conductive layers in an opening, and methods for fabricating same |
| US20020137356A1 (en) * | 2001-03-20 | 2002-09-26 | Huang Chi Tung | Metallization process of in-situ forming titanium nitride and tungsten nitride in tungsten plug |
| US20020163072A1 (en) * | 2001-05-01 | 2002-11-07 | Subhash Gupta | Method for bonding wafers to produce stacked integrated circuits |
| JP2002334967A (ja) | 2001-05-07 | 2002-11-22 | Sony Corp | 3次元半導体チップ |
| TW473930B (en) * | 2001-05-10 | 2002-01-21 | Silicon Integrated Sys Corp | Method for producing semiconductor metal interconnect |
| JP2003133437A (ja) * | 2001-10-24 | 2003-05-09 | Hitachi Ltd | 半導体装置の製造方法および半導体装置 |
| US6794272B2 (en) * | 2001-10-26 | 2004-09-21 | Ifire Technologies, Inc. | Wafer thinning using magnetic mirror plasma |
| KR100402428B1 (ko) * | 2001-12-18 | 2003-10-17 | 주식회사 하이닉스반도체 | 반도체 소자의 금속 배선 형성 방법 |
| US6926725B2 (en) * | 2002-04-04 | 2005-08-09 | Rex Medical, L.P. | Thrombectomy device with multi-layered rotational wire |
| US6958290B2 (en) * | 2002-05-03 | 2005-10-25 | Texas Instruments Incorporated | Method and apparatus for improving adhesion between layers in integrated devices |
| US7169704B2 (en) * | 2002-06-21 | 2007-01-30 | Samsung Electronics Co., Ltd. | Method of cleaning a surface of a water in connection with forming a barrier layer of a semiconductor device |
| US6770541B1 (en) * | 2003-02-20 | 2004-08-03 | Newport Fab, Llc | Method for hard mask removal for deep trench isolation and related structure |
| US7233073B2 (en) * | 2003-07-31 | 2007-06-19 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device and method for fabricating the same |
| JP3990347B2 (ja) * | 2003-12-04 | 2007-10-10 | ローム株式会社 | 半導体チップおよびその製造方法、ならびに半導体装置 |
| JP4307284B2 (ja) * | 2004-02-17 | 2009-08-05 | 三洋電機株式会社 | 半導体装置の製造方法 |
| DE102004029516B3 (de) * | 2004-06-18 | 2005-12-29 | Infineon Technologies Ag | Herstellungsverfahren für eine Schattenmaske in einem Graben einer mikroelektronischen oder mikromechanischen Struktur sowie Verwendung derselben |
| DE102004031694A1 (de) * | 2004-06-30 | 2006-01-19 | Infineon Technologies Ag | Herstellungsverfahren für einen Grabenkondensator mit einem Isolationskragen, der über einen vergrabenen Kontakt einseitig mit einem Substrat elektrisch verbunden ist, insbesondere für eine Halbleiterspeicherzelle |
| JP4365750B2 (ja) * | 2004-08-20 | 2009-11-18 | ローム株式会社 | 半導体チップの製造方法、および半導体装置の製造方法 |
| KR20060027747A (ko) * | 2004-09-23 | 2006-03-28 | 삼성전자주식회사 | 금속전극들을 갖는 커패시터 제조방법 |
| US20060108641A1 (en) * | 2004-11-19 | 2006-05-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Device having a laterally graded well structure and a method for its manufacture |
| JP2006203129A (ja) * | 2005-01-24 | 2006-08-03 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法 |
-
2006
- 2006-08-25 JP JP2007532203A patent/JP4916444B2/ja not_active Expired - Fee Related
- 2006-08-25 US US12/063,718 patent/US7795137B2/en not_active Expired - Fee Related
- 2006-08-25 TW TW095131379A patent/TWI397972B/zh not_active IP Right Cessation
- 2006-08-25 WO PCT/JP2006/316739 patent/WO2007023950A1/ja not_active Ceased
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2003142484A (ja) * | 2001-10-31 | 2003-05-16 | Mitsubishi Electric Corp | 半導体装置の製造方法 |
| JP2004228392A (ja) * | 2003-01-24 | 2004-08-12 | Seiko Epson Corp | 半導体装置の製造方法および半導体モジュールの製造方法 |
| JP2005203785A (ja) * | 2004-01-12 | 2005-07-28 | Infineon Technologies Ag | 接触構造部の製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JP4916444B2 (ja) | 2012-04-11 |
| US20100015797A1 (en) | 2010-01-21 |
| WO2007023950A1 (ja) | 2007-03-01 |
| US7795137B2 (en) | 2010-09-14 |
| TW200725804A (en) | 2007-07-01 |
| JPWO2007023950A1 (ja) | 2009-03-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI397972B (zh) | Semiconductor device manufacturing method | |
| US7812457B2 (en) | Semiconductor device and semiconductor wafer and a method for manufacturing the same | |
| CN101465346B (zh) | 半导体器件及其制造方法 | |
| US10867969B2 (en) | Multi-wafer stacking structure and fabrication method thereof | |
| US11830837B2 (en) | Semiconductor package with air gap | |
| US11817306B2 (en) | Method for manufacturing semiconductor package with air gap | |
| JP2009055004A (ja) | 貫通配線構造 | |
| TW202310365A (zh) | 三維元件結構及其形成方法 | |
| CN103137566B (zh) | 用于形成集成电路的方法 | |
| US11107794B2 (en) | Multi-wafer stack structure and forming method thereof | |
| TWI416663B (zh) | Semiconductor device manufacturing method and semiconductor device | |
| JP4945545B2 (ja) | 半導体装置の製造方法 | |
| TWI407539B (zh) | Semiconductor device | |
| US6803304B2 (en) | Methods for producing electrode and semiconductor device | |
| JP4696152B2 (ja) | 半導体装置の製造方法および半導体装置 | |
| JP2008041804A (ja) | 半導体装置及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |