[go: up one dir, main page]

TWI360845B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TWI360845B
TWI360845B TW097123230A TW97123230A TWI360845B TW I360845 B TWI360845 B TW I360845B TW 097123230 A TW097123230 A TW 097123230A TW 97123230 A TW97123230 A TW 97123230A TW I360845 B TWI360845 B TW I360845B
Authority
TW
Taiwan
Prior art keywords
film
region
dielectric
reinforcing material
electrode pad
Prior art date
Application number
TW097123230A
Other languages
English (en)
Other versions
TW200917367A (en
Inventor
Sachiyo Ito
Masahiko Hasunuma
Original Assignee
Toshiba Kk
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Kk filed Critical Toshiba Kk
Publication of TW200917367A publication Critical patent/TW200917367A/zh
Application granted granted Critical
Publication of TWI360845B publication Critical patent/TWI360845B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/5329Insulating materials
    • H01L23/53295Stacked insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/562Protection against mechanical damage
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/585Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries comprising conductive layers or plates or strips or rods or rings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/0212Auxiliary members for bonding areas, e.g. spacers
    • H01L2224/02122Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body
    • H01L2224/02163Auxiliary members for bonding areas, e.g. spacers being formed on the semiconductor or solid-state body on the bonding area
    • H01L2224/02165Reinforcing structures
    • H01L2224/02166Collar structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • H01L2224/05085Plural internal layers being stacked with additional elements, e.g. vias arrays, interposed between the stacked layers
    • H01L2224/05089Disposition of the additional element
    • H01L2224/05093Disposition of the additional element of a plurality of vias
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

1360845 九、發明說明: 【發明所屬之技術領域】 本發明係關於一半導體裝置,例如係關於具有用於強化 —多層互連結構之一機制的一半導體裝置。 本申請案係基於並主張於2007年7月13日在日本提出的 先前曰本專利申請案第2007_184955號之優先權之利益, 該案之全文以引用的方式併入本文中。 【先前技術】 近年來,隨著半導體積體電路(LSI)具有更高積體化程 度與更咼性能,已開發了新的微處理技術。具體而言,為 獲得一更高速之LSI,近來使用具有更低電阻之銅(Cu)或 銅合金(下文統稱作Cu)替代鋁(A1)合金之習知導線材料存 在一上升趨勢。由於難以使用形成一鋁合金導線常用之乾 式姓刻方法對Cu進行微處理,因此對cu主要採用所謂的 鑲肷程序,其中將一銅膜沈積至已提供溝槽處理之一介電 联上’接著移除該銅膜’而保留其中藉由化學機械拋光 (CMP)將該銅臈嵌在一溝槽内之部分,以形成一嵌入式導 線。此外’當應形成多層銅互連時,尤其可使用所謂一雙 鑲嵌結構之一導線形成方法。根據該方法,將一介電膜沈 積至一下層導線上且形成預定之通道孔及溝渠以用於上層 導線’且同時將用為一導線材料之Cu嵌入該等通道孔及溝 渠内’且藉由CMP移除上層中之另外不必要之Cu而平坦 化’從而形成一嵌入式導線。 最近在研究的係使用具有相對低介電常數之一低介電常 132251.doc -6- 1360845 數膜(低k膜)作為一層間介 曰间"電質。亦即,試圖藉由使用相對 介電常數k為3.4或更少夕_ &人而i 文夕之一低介電常數膜(低让膜)替代相對 介電常數k為大約4 •之乳化矽(Si〇2)膜來降低導線之間的 寄生電容。
此處’藉由降低其材料密度或消除材料中之極性來形成 -低介電常數膜。例如’為降低材料密度,—般將材料製 成多孔狀。因此,-低介電常數膜具有一低密度且通常具 有低機械物理特性值,例如楊氏模數。亦即,一低介電常 數膜之材料本身具有低強度。此外,一低介電常數膜具有 低極性之一膜結構,以降低該膜中的介電常數。此外,在 一層壓膜之一層壓介面處的附著密度較弱,在該層壓膜 中,層壓多個低介電常數膜或一低介電常數膜與其他膜。 更明確s之,臈材料之劣化係由於用於在該低介電常數膜 中形成一通道孔或溝渠之一氣體穿透、工作壓力或類似物 所致。因此,會劣化一低介電常數膜之材料本身的機械強
度且會劣化在包括一低介電常數膜之一層壓膜之一介面處 的附著強度。 低介電常數膜之膜強度及其在包括一低介電常數膜之層 壓膜介面處的附著強度的缺陷尤其在一多層程序中產生一 大的瓶頸’其中將一半導體裝置中之導線形成於一多層結 構中。為消除該瓶頸,試圖藉由配置虛設導線作為一低介 電常數膜中之強化材料來改良可靠性。 由低介電常數膜之膜強度及其在包括一低介電常數膜之 層壓膜之介面處的附著強度之弱點導致的缺陷明確地包 132251.doc 括··由於在一熱程序(例如 潰引起的短路缺陷,在CMP=:—通道周圍之介電質崩 入赤浐q,丨如„ & 序中之介面剝離缺陷、在接 或探測期間填料時的介 >9 * 44壯4… 貝朋戌、在切割期間之破碎, 面剝離。 ~试(例如TCT)期間的介電介 山2對由於在-熱程序(例如燒結)中—通道周圍之介電質 在CMP程序中之介面_缺陷及在接合或探測期間 真料時的介電質崩潰所引起的短路缺陷’圍繞有效導線周 置虛設導線已有效用於可靠性改良中。對於在切割期 1之破碎及在封裝後進行的—可靠性㈣⑼如TCT)期 間的介電介面剝離’即從一晶片末端開始之介電質剝離缺 陷,已藉由在一切割線及該切割線與該晶片中配置有效導 線之區域之間的-區域上配置—通道環或虛設導線,採取 控制自一晶片末端開始之介電質剝離缺陷之方法(例如參 看所發佈的日本未審專利公開案第2005 229086號 2005-229086)) 〇 近年來’隨著LSI之層間介電質之介電常數與其中涉及 的機械強度越來越低,在一切割線上及該切割線與該晶片 中配置有效導線之一區域之間的一邊界部分中配置的一通 道環或虛設導線在一晶片中的涵蓋因數變得越來越高且其 之一結構變得更加複雜。更明確言之,在一有效佈線區域 與一切割線之間的一邊界部分處配置的一通道環用來抑制 含水量的滲入或自一晶月末端之破裂的發展,且根據(例 如)以類似圍繞範圍從底部Cu佈線層至頂部Cu佈線層或其 132251.doc 丄湖845 上電極襯塾的有效佈線區域之方式配置的一佈線結構及 垂直連接該等層之一壁狀通道結構形成該通道環(例如參 看所發佈的日本未審專利公開案第2〇〇5 142553號(斤_乡 142553))。在一有效佈線區域與一切割線之間的一邊 界部分,朝周邊外部配置至少一通道環(一結構)。通道環 . 《數量隨介電膜之介電常數及其中涉及的機械強度不斷降 • 低而增加且甚至可配置10個之多的通道環。通道環之數 *之此—增加降低晶片中的實質有效的佈線區域,對於更 高積體化造成難題。 配置在一通道環或切割線上之一虛設導線之結構變得更 複雜,例如其中複數個圓柱形通道或壁形通道係連接至一 導線之形狀,且涵蓋因數亦變得更高。此係意欲抑制自一 晶片末端之破裂之發展,且同時由於更複雜之形狀產生新 的問題。若在一介電膜中形成一金屬(例如Cu)導線,則在 一熱程序期間,在該介電膜與導線材料之間的線性膨服係 • 數之一差異引起在一介電膜/導線介面處之熱應力。在形 成於通道環或切割線上之具有上述複雜形狀之一虛設導 線中,該熱應力可能變得比一有效佈線區域中之熱應力更 - 大。當介電膜具有足夠機械強度時,此熱應力不會引起任 w 何問靖,但若在具有低機械強度之一低介電常數臈中配置 具有一複雜形狀及一高涵蓋因數之一通道環或虛設導線 時,則由於在一熱程序期間在一介電臈/導線介面處引起 的熱應力會導致出現介電膜破裂之危險。亦即,由於通道 環或虛設導線之形狀變得更複雜且涵蓋因數變得更高,因 132251.doc 1360845 此經配置用以控制自其本身—晶片末端破裂之該通道環或 虛設導線很可能成為介電膜破裂之一起始點。 在使用一低介電常數胰作為層間介電質之一半導體裝置 中’如上所述,在-通道環或切割線上之_虛設導線:更 高積體化中引起-瓶頸’且在一熱程序期間極有可能出現 自該通道環或切割線上之虛設導線開始的介電膜破裂。因 此,在半導體裝置或製造其之程序中極有可能引起一致命 缺陷。亦即’半導體裝置之性能或品質劣m導致半 導體裝置之較低可靠性。同_,半導體裝置之產量由於所 製造的有缺陷之半導體裝置而降低,&而導致半導體裝置 較低的生產效率。 【發明内容】 本發明之-具體實施例中的半導體包括一有效導 線,該導線係形成於-多層互連結構中之一基板上且在一 頂層u帛冑極襯墊;一第一強化材料,其以類似 圍繞該有效導線之方式而形成於該多層互連結財;一保 護膜’其經組態用以保護該多層互連結構之—最終表面; 以及-第二強化材料’其係、形成於與該保護膜接觸之一位 置且亦處於形成該有效導線之__區域與—晶片區域末端之 間’該第二強化材料係由一膜圖案構成,該膜圖案之楊氏 模數大於構成該第—電極襯墊之—導體及構成該第〆強化 材料之一導體的楊氏模數。 【實施方式】 第一具體實施例 132251.doc •10· 1360845 在以下所示各項具體實施例中將說明一裝置,其在一多 層互連中之佈線層之間的抗剝離力得以改良。 下文中將參考圖式來說明第—具體實施例。圖ι係例示 依據第-具體實施例之-半導體裝置之斷面的一概念圖。 當形成-多層互連結構時,“將佈線層分成具有一共同 最小導線寬度之佈線層群組層壓佈線層。在圖】所示之範 例中,在一基板200上形成—區域(LC)層群組,其上一申 間(IM)層群組、其上—半整體(SG)層群組及其上一整體 (GL)層群組。則該⑽群組由(例如)一層佈線層ι〇〇組 成。該IM層群組由(例如)由五層佈線層1η、ιι2、ιΐ3、 114及115組成。該SG層群組由(例如)三層佈線層丨21、 122、123組成。該Gl層群組由(例如)一層佈線層i3i組 成。每一群組中層壓佈線層之數量並不限於上述範例其 可以更多或更少。每-群組中之最小導線寬度㈣層群組 至GL層群組遞增。此外,在除佈線層1〇〇以外的每一佈線 層中形成一導線及用於連接該導線至佈線層下方之一導線 的一通道插塞。將(例如)直徑為3〇〇 mm之一矽晶圓用作基 板200。此處,未顯示Cu導線下方之部分(例如一裝置部 刀)、連接至該裝置部分的一鎢(w)插塞部分及類似物。在 為GL層群組之頂層的一佈線層131上形成一防擴散膜 527。此外,在其一上層側上,經由一接觸插塞將一電極 襯墊30連接至GL層群組中之佈線層131之一有效導線1〇。 以此方式’將有效導線1〇形成至基板2〇〇上之—多層互連 結構中。接著,在有效導線1〇之頂層中形成電極襯墊30。 132251.doc -11- 一母一群組中之佈線層具有—共同最小導線寬度且亦且有 :介電膜,主介電膜具有適合於形成於其卡之導線寬度 的相對介電常數k。亦即,在每-群組之每-佈線層中, 所形成之-主介電膜之相對介電常㈣質上具有相同 值。在LC層群組、IM層群組及祀層群組中使用其相對 介電常數k為3.4或更小(例如約28)之—介電膜。對於犯層 群組,可使用其相對介電常數以於3 4之—介電膜。在gl 層群組中,使用其相對介電常^為大約d介電膜。 因此’右在至少一層中藉由使用相對介電常數k為3 4或更 ”之-低k膜作為層間介電f來形成有效導線⑺,則從強 化機械強度及防止含水量渗人之角度來配置上述以類似圍 、堯或封閉」有效導線1 〇之方式形成的一通道環2〇(第一 強化材料)。儘管此處顯示其中複數個通道環至2(^係 配置成一列之一範例’但本發明並未限於此配置,且可配 置更多或更少的通道環。 接著,以在電極襯墊30之一上表面的至少一部分處形成 一開口 150之一方式配置用於保護該多層互連結構之一最 終表面的一層壓保護膜PF(鈍化膜)。此處,如上所述,配 置成控制自一晶片末端之破裂的通道環2〇a至2〇c本身有可 能變成介電膜破裂之一起始點,此係由於該等通道環之形 狀變得更複雜且涵蓋因數變得更高。因此,在第一具體實 施例中,在以通道環組態(其中通道環之列數量反而降低) 的層壓保護膜PF中進一步配置一破裂停止膜4〇(第二強化 材料)’而非增加通道環20之列的數量。此處,在破裂停 132251.doc •12· 1360845 止膜40與層壓保護膜PF層中一層的保護膜接觸的一位置 處’以及在形成-有效導線1G之—區域與—晶片區域末端 之間形成破裂停止膜40。 圖2係從上方觀察之半導體裝置的概念圖,其用於說明 在第一具體實施例中一破裂停止膜之一配置位置。如圖2 所示,在一晶片14之一末端與其中形成有效導線1〇之一有 效佈線區域12之間的一區域中配置破裂停止膜4〇,且以類 似圍繞有效佈線區域12之方式配置。 圖3係例示.第一具體實施例中之通道環的一概念圖。通 道環2 0係由一多層互連結構中之一虛設導線部分2 2及垂直 連接虛設導線部分22的一通道圍籬24構成。此外,以類似 連續地圍繞有效導線10之方式形成該等通道環。將虛設導 線部分22及通道圍籬24之寬度調整為圖1中每一佈線層之 導線寬度,但本發明之具體實施例並不限於此。例如,虛 設導線部分22與通道圍籬24可形成具有相同寬度,而與佈 線層群組無關。或者,例如,虛設導線部分22可形成i 之一寬度,且通道圍籬24可形成0.5 μηι之一寬度。下面將 逐一說明每一層的製造方法。 圖4係例示第一具體實施例中之lC佈線層之斷面的一概 念圖。首先,使用一多孔低介電常數介電材料在基板2〇〇 上形成一介電膜220,使其厚度為(例如)1〇〇 nm ^多孔碳 酸矽(SiOC)可適合用作介電膜220之材料。使用一多孔 SiOC膜,可獲得相對介電常數k為大約2.8之一層間介電 質。此處,如一範例,使用主要成分為曱基矽氧烷之材料 132251.doc 13 1360845 形成介電膜220。除主要成分為甲基石夕氧貌之聚甲基石夕氧 烧外可將具有石夕氧烧骨幹結構(例如聚妙氧烧、含氯石夕 酸瓜及甲基石夕酸鹽)之—膜用作介電膜22Q之材料。可使用 SOD(旋轉介電質塗布)方法作為—形成方法,藉此,藉由 旋轉塗布且熱處理一溶液形成一薄膜。例如,肖由以下方 法形成介電膜220:使用一旋塗器形成一膜,在一氮氣環 境中在熱板上於80 c烘烤該基板一分鐘,且最終在8〇。〇 固化該基板歷時30分鐘,該溫度高於在氮氣環境中在熱板 上烘烤期間的溫度。 接著,藉由使用CVD方法將Si0C在介電膜22〇上沈積至 (例如)20 nm之一厚度,從而形成一覆蓋介電膜222。除相 對介電常數k為(例如)大約3.〇之si〇c外,可將相對介電常 數k為大約4.0之Si〇2用作覆蓋介電膜222。藉由形成覆蓋介 電膜222 ’可保護機械強度弱的Si〇c之介電膜22〇。 接著’在覆蓋介電膜222與介電膜220中形成一溝渠,其 用以在微影與乾式蝕刻程序中製造一鑲嵌導線。此處,形 成用於有效導線10及用於形成通道環20a至2〇c之虛設導線 部分22的一溝渠。 接著’藉由(例如)借助於物理汽相沈積(PVD)方法(例如 濺鑛)在15 0°C下沈積一阻障金屬材料,在該等溝渠中及覆 蓋介電膜222之表面上形成一阻障金屬膜24〇0阻障金屬膜 240之材料包括(例如)钽(Ta)、鈦(Ti)、鈮(Nb)、鎢(w)、釕 (Ru)、姥(Rh)、包含該等元素之合金及其化合物,以及其 層壓膜。氮化物尤其適用作化合物,例如氮化钽(TaN)、 132251.doc -14- 1360845 氮化鈦(TiN)及氮化鈮(NbN) ^接著,藉由Pvd方法(例如濺 鍍)將在下一電鍍程序中欲作為一陰極電極之Cu薄膜沈積 (形成)至該等溝渠之内壁及基板2〇〇之表面上,其中阻障金 屬膜240係形成為一晶種膜。接著,使用該晶種膜作陰極 電極’藉由電化學沈積方法(例如電鍍)將一Cu膜26〇(含銅 膜之一範例)沈積至溝渠之内部及基板2〇〇之表面上。接 著’提供一退火處理。在15〇至3〇〇〇c之一溫度範圍内在一 形成氣體或氮氣環境中,使用一電爐或熱板來實行退火, 對於電爐需要退火大約i小時,而熱板只需丨分鐘。接著, 在藉由CMP移除退火處理後,在此一狀態下的溝渠外部沈 積額外銅膜260及阻障金屬膜24〇,以形成一鑲嵌導線從而 形成佈線層100 ^例如,可形成最小導線寬度為 65 nm之一
Cu導線。接著’例如可形成線與間距之最小佈線規則為65 nm/65 nm且佈線高度為12〇 nm之一佈線層。 此處,一有機介電膜、一含碳Si〇2膜(si〇c)、一多孔矽 石膜、一聚合物隔膜或一非晶碳膜(摻雜F)亦可替代Si〇c; 而適用作佈線層1〇〇之主介電膜22〇。具有不飽和鍵之有機 化合物(例如聚芳基及聚苯噁唑)可用作有機介電膜之材 料。使用該等材料可形成相對介電常數k為34或更少之一 介電膜。介電膜220上之覆蓋介電膜222可忽略。使用化學 汽相沈積(CVD)方法替代S〇D法可適當形成含碳之Si〇2 膜。藉由SOD方法形成且含siOC的所有材料具有的相對介 電常數為3.4或更小。亦可自包含該等材料之至少一材料 的一層壓膜形成介電膜220。 132251.doc •15- 圖5係例示第一具體實施例中之IM佈線層之斷面的一概 念圖。首先,藉由CVD方法將一蝕刻停止膜21〇沈積至佈 線層100上,使其厚度為(例如)3〇 nm。例如,碳氣化石夕 (SiCN)、碳化矽(SiC)、氮化矽(SiN)或該等物質之一層壓 膜可適合用作蝕刻停止膜210之材料。 接著,類似於LC佈線層,使用一多孔低介電常數介電 材料在蝕刻停止膜210上形成一介電膜220,使其厚产為 (例如)180 nm。此處,使用與LC佈線層之主介電膜相同的 SiOC膜。使用一多孔SiOC膜,可獲得其相對介電常數匕為 大約2.8之一層間介電質。因此,除主要成分為甲基矽氧 炫之聚甲基矽氧烷外’可將具有矽氧烷骨幹結構(例如聚 石夕氧烷、含氫矽酸鹽及曱基矽酸鹽)之一膜用作介電膜22〇 之材料。該形成方法亦與LC佈線層之形成方法相同。或 者’此外’可藉由電子束(EB)輻射、紫外線(UV)輻射或加 熱適當執行固化。 接著,藉由CVD方法將SiOC沈積至介電膜22〇上至(例 如)30 nm之一厚度,以形成覆蓋介電膜222。此處,形成 與LC佈線層之覆蓋介電膜222相同的SiOC膜。因此,可將 (例如)相對介電常數k為大約3.0之SiOC,或相對介電常數k 為大約4.0之Si〇2用作覆蓋介電膜222。藉由形成覆蓋介電 膜222,可保護機械強度弱的介電膜220。 接著’在覆蓋介電膜222、介電膜220及蝕刻停止膜210 中形成一溝渠及一下層孔(通道孔)’其用以在微影及乾蝕 刻程序製造一鑲嵌導線。同樣,在此處與用於有效導線J 〇 132251.doc -16- 1360845 之溝渠及通道孔一起形成用於形成虛設佈線部分22及通道 環20a至20c之通道圍籬24的一凹陷。接著,藉由pVD方法 (例如濺鍍)在該通道孔及溝渠中以及覆蓋介電膜222之表面 上形成類似於LC佈線層中的阻障金屬膜240。接著,藉由 濺鍍等等將欲在下一電鍍程序中作為一陰極電極之€11薄膜 沈積(形成)至通道孔及溝渠之内壁及基板2〇〇之表面上,其 中阻障金屬膜240係形成為一晶種膜。接著,使用該晶種 膜作陰極電極,藉由電化學沈積方法(例如電鍍)將一。膜 260(含銅臈之一範例)沈積至通道孔與溝渠内部及基板2〇〇 之表面上。捿著’在退火處理後,藉由CMP移除在此一狀 態下之溝渠外部沈積的額外Cu膜260與阻障金屬膜24〇,從 而藉由形成一鑲欲導線形成佈線層111。例如,可形成最 小導線寬度為70 nm之一 Cu導線。接著,例如可形成線與 間距之最小佈線規則為70 nm/70 nm且佈線高度為1 3〇 nm 之一佈線層。同樣,可形成通道直徑為70 nm及其高度為 110 nm之一通道插塞。 此處’類似於LC佈線層,一含碳Si〇2膜(SiOC)、一多孔 矽石膜、一聚合物隔膜或一非晶碳膜(摻雜F)亦可替代 Si0C而適用於佈線層111之主介電膜220。使用該等材料可 形成相對介電常數k為3.4或更少之一介電膜《亦可由包含 該等材料之至少一材料的一層壓膜形成介電膜22〇。介電 膜220上之覆蓋介電膜222可忽略。 接著’在佈線層i丨丨上形成佈線層112。接著,在佈線層 112上形成佈線層113。隨後,在佈線層113上形成佈線層 132251.doc 1360845 114 〇隨後’在佈線層114上形成佈線層115 ^形成佈線層 112至115之方法與形成佈線層in之方法相同。以此方式 層壓IM佈線層群組之複數個(此處為五層)佈線層m、 112 、 113 、 114及115 。 接下來’在佈線層115上形成佈線層121,其為iM佈線層 群組之頂層。圖6係例示第一具體實施例中之SG佈線層之 斷面的一概念圖。首先,藉由CVD方法將SiCN沈積至佈線 層115上至(例如)7〇 nm之一厚度,從而形成一蝕刻停止膜 31〇之一薄膜。例如,以〇^'3丨<:、8丨1^或其一層壓臈適用 作蝕刻停止膜3 1 0之材料。 接著’在蝕刻停止膜310上形成具有(例如)4〇〇 nm之一 厚度的一介電膜320。此處,使用與IM佈線層群組中之介 電膜220相同的材料。亦即,根據s〇D方法採用聚甲基矽 氧烷。類似於介電膜220,除主要成分為甲基矽氧烷之聚 甲基矽氧烷外,可將具有矽氧烷骨幹結構(例如聚矽氧 烧、含氫矽酸鹽及甲基矽酸鹽)之一膜用作介電膜32〇之材 料。該形成方法亦與LC佈線層或IM佈線層之形成方法相 同。或者,此外,可藉由電子束(EB)輻射、紫外線(uv)輻 射或加熱適當執行固化。 接著,藉由借助於CVD方法將SiOC沈積至介電膜320上 至(例如)50 nm之一厚度,形成一覆蓋介電膜322。例如相 對”電常數k為大約4.0之Si〇2可用作覆蓋介電膜322。藉由 形成覆蓋介電臈322,可保護機械強度弱的Sioc之介電膜 320 〇 132251.doc -18- 1360845 接下來,在覆蓋介電膜322、介電膜320及蝕刻停止膜 31〇中形成一溝渠及一下層孔(通道孔),其用以在微影及乾 式蝕刻程序中製造一鑲嵌導線。同樣,在此處與用於有效 導線10之溝渠及通道孔一起形成用於形成虛設佈線部分22 及通道環20a至20c之通道圍籬24的一凹陷。使用一阻障金 屬材料在通道孔及溝渠與覆蓋介電膜322之表面上形成一 阻障金屬膜340。亦即,使用濺鍍程序(其係一種Pvd方法) 在一濺鍍裝置中將Ta膜之一薄膜沈積至(例如)5 nm之一厚 度以形成阻障金屬膜340。如上所述,阻障金屬膜之材料 包括丁3、1丨、:^1)、\^、1111、1111、包含該等元素之合金、其 化合物,及其層壓膜。接著,藉由濺鍍等等將欲在下一電 鍍程序中作為一陰極電極之Cu薄膜沈積(形成)至通道孔及 溝渠之内壁及基板200之表面上,其中阻障金屬臈340係形 成為一晶種膜《接著,使用該晶種膜作陰極電極,藉由電 化學沈積方法(例如電鍍)將一 Cu膜360(含銅膜之一範例)沈 積至通道孔與溝渠内部及基板200之表面上。接著,在退 火處理後’藉由CMP移除在此一狀態下之溝渠外部沈積的 額外Cu膜360與阻障金屬膜340,從而藉由形成一鑲嵌導線 形成佈線層121。例如,可形成最小導線寬度為14〇 一 CU導線。接著’例如可形成線與間距之最小佈線規則為 140 nm/140 nm且佈線高度為28〇 nm之一佈線層。同樣, 可形成通道直徑為140 nm及其高度為230 nm之一通道插 塞。 此處’類似於(例如)LC佈線層之主介電膜220,一有機 132251.doc -19- 1360845 介電膜、-含碳Si〇2_ioc)…多切石膜、—聚合物 隔臈或一非晶碳膜(摻雜F)亦可替代以〇(:而適當地用於佈 線層121之主介電臈32〇。使用該等材料可形成相對介電常 數k為3.4或更少之—介電膜^亦可由包含該等材料之至少 一材料的一層壓膜形成介電膜32〇。儘管在圖1中使用—低 k膜,但亦可使用相對介電常數為3 4或更多之一介電膜。 介電膜320上之覆蓋介電膜322可忽略。 接著,在佈線層121上形成佈線層122。接著,在佈線層 122上形成佈線層123 ^形成佈線層122及123之方法與形成 佈線層121之方法相同。以此方式層壓§(}佈線層群組之複 數個(此處為三層)佈線層121、122及123。 接下來,在佈線層123上形成佈線層131,其為SG佈線 層群組之頂層。圖7係例示第一具體實施例中之GL佈線層 之斷面的一概念圖。首先,藉由借助於CVD方法將SiCN沈 積至佈線層123上至(例如)ι 〇〇 nm之一厚度,形成一姓刻 停止膜410之一薄膜。例如,SiCN ' Sic ' SiN或該等物質 之一層壓膜可適合用作蝕刻停止膜41〇之材料。接著,藉 由使用CVD方法將Si〇2沈積至蝕刻停止膜41〇上至(例 如)700 nm之一厚度,從而形成介電膜420。藉此可形成 k-4.1之一通道插塞的主介電旗420。接著,藉由借助於 CVD方法將一 SiN沈積至介電膜420上至(例如)150 nm之一 厚度,形成一蝕刻停止膜422。除SiN外,SiCN、SiC或其 一層壓膜亦適用作蝕刻停止膜422之材料。接下來,藉由 使用CVD方法將Si〇2沈積至蝕刻停止膜422上至(例如)1 〇〇〇 132251.doc -20- 1360845 nm之-厚度’從而形成—介電膜424。藉此可形成卜之 導線的主介電膜424。 接著’以蝕刻停止膜410作為-蝕刻停止器敞開之通道 孔中及以钮刻停止膜422作為一钱刻停止器敞開的溝渠中 形成一阻障金屬膜44卜阻障金屬膜44〇之材料包括如上所 述之Ta、Ti、Nb、w、Ru、Rh、包含該等元素之合金其 化合物,及其廣壓膜。接著,將一 Cu膜46〇沈積至通道孔 與其上形成阻障金屬膜440之溝渠的内壁上。接下來,在 退火處理及CMP後,藉由形成一雙鑲嵌導線形成佈線層 131。在佈線層131 _,可形成(例如)最小導線寬度為丨,〇〇〇 nm之一 Cu導線。接著,例如,可形成線與間距之最小佈 線規則為1,000 nm/l,〇〇〇 nm且佈線高度為11〇〇 nm之一佈 線層。同樣,可形成通道直徑為6〇〇 nm及其高度為85〇 nm 之通道插塞。以此方式形成GL佈線層群組之佈線層 131 ° 接著’將SιΝ沈積至GL佈線層群組之佈線層1 3 1上至(例 如)70 nm之一厚度,從而形成防擴散臈527。除SiN外, SiCN、SiC或其一層壓膜亦適用作防擴散臈527之材料。 接著’形成一插塞層,其中配置電極襯墊(第一電極襯 塾)30與電極襯墊30之一接觸插塞。首先’藉由cvd方法 將Si〇2膜沈積至防擴散膜527上以形成介電膜528 ^接著, 在以防擴散膜527作為一蝕刻停止器敞開的接觸孔中及在 介電膜528之表面上形成一阻障金屬34 ^阻障金屬膜34之 材料包括如上所述之Ta、Ti、Nb、W、Ru、Rh、包含該等 132251.doc •21 - 1360845 元素之合金、其化合物,及其層壓膜。接著,將一A1膜沈 積至接觸孔之内壁上以及其中形成阻障金屬膜34之介電膜 528之表面上。接著在微影及乾式蝕刻程序中使用μ材料 形成電極襯墊30。 接下來,藉由使用電漿CVD方法,在380。(:下將欲為層 壓保護膜PF之第一層的一SiN臈531沈積至電極襯墊3〇及介 電膜528之表面上。接著,藉由使用pvD方法(例如濺鍍)將 一路(Cr)膜沈積至SiN膜531之整個表面上,且在微影及乾 式蝕刻程序中形成如圖2所示圍繞有效導線1〇之一破裂停 止膜40(第二強化材料)。根據一導體之膜圖案形成破裂停 止膜40’該導體之楊氏模數大於構成電極襯墊3〇與通道環 20之導體的揚氏模數。例如,構成電極襯墊30之導體係由 A1膜與阻障金屬膜34之一部分構成。在此情形下,一組合 之揚氏模數係藉由將用A1膜之體積比乘以Ai膜之楊氏模數 (80 GPa)獲得之一值加上用阻障金屬膜34之體積比乘以阻 障金屬材料之揚氏模數而獲得之一值所獲得的一值。形成 破裂停止膜40使得破裂停止膜4〇的楊氏模數大於電極襯墊 30之組合楊氏模數。同樣,構成通道環2〇之導體係由以膜 260與360以及阻障金屬臈24〇與340構成。在此情形下,藉 由將用Cu膜260與360之體積比乘以Cu之楊氏模數(平均為 130 GPa)獲得之一值加上用阻障金屬膜240與340之體積比 乘以阻障金屬材料之楊氏模數獲得之一值所獲得之一值變 成構成通道環20之導體的組合楊氏模數。 因此,將揚氏模數為大約150 GPa或更多之一材料佈置 132251.doc •22· 1360845 作為破冊止㈣,使得破裂停止膜4Q之楊氏模數大於通 道環2〇之組合揚氏模數。破裂停止膜40之材料包括⑼ 如)Cr、銘(Co)、鎳⑽、Nb、翻(M。)、Ta、丁卜w、包含 該等元素之合金、其化合物’及其層壓膜。藉由佈置揚氏 模數為大約15〇 GPa或更多之材料,可進一步提高破裂停 止膜40之剛性,使其超過通道環2〇之剛性。可進一步提高 破裂停止膜40之剛性,此係因為破裂停止臈扣係由為構成
電極襯墊30之主材料的不同於A1之一材料及Cu形成,a 係構成通道環20之主材料且具有一大的楊氏模數。該形成 方法並不限於PVD方法,亦可使用CVD方法。在第一具體 實施例中,Cr(揚氏模數為260 GPa)係用於形成具有1〇 之寬度及0.5 μπι之厚度的破裂停止膜4〇。因此,在切割期 間的切片中及在封裝後之一可靠性測試中可防止自— 末端之介電膜破裂出現。
接著,藉由使用電漿CVD方法,在破裂停止膜4〇與SiN 膜531之表面上形成欲為層壓保護膜pF之第二層的一 Si〇2 膜532。接著,藉由使用電漿CVD方法在SiCb膜532上形成 欲為層壓保護膜PF之第三層的一 SiN膜533。藉由使用Si〇2 膜532與SiN膜533覆蓋破裂停止膜40可防止破裂停止膜4〇 腐ik。 接下來’在370°C下在一形成氣體中使用一電爐來燒 結’歷時60分鐘。接著,藉由反應離子蝕刻(rie)選擇性 移除覆蓋A1之電極襯墊30之SiN膜531、Si〇2膜532及SiN膜 533,從而在Ai電極襯墊30上形成開口 150。接著,執行切 132251.doc -23- 1360845 割以切下晶片14從而製造具有圖丨所示之結構的一 裝置。 等體
使用一光學顯微鏡觀察如上所述製造的晶片14,以檢杳 藉由切片引起的介電膜介面剝離。在未形成破裂停止膜^ 之-:標物件中,在一些晶片的佈線層⑴之介電膜22〇與 蝕刻分止骐2 10之間以及佈線層121之介電膜32〇與蝕刻停 止膜310之間觀察到到達通道環區域之一内部部分中的介 電膜介面剝離^相反地,在形成破裂停止臈4〇之目標物件 中未觀察到到達通道環區域的介電膜介面剝離。在切叼 後,選取其中未觀察到介電膜介面剝離之一晶片,將其安 裝在一封裝基板上以執行糾導線接合,且在執行一 tct測 忒之别使用一密封樹脂進行封裝。藉由重複範圍自-仂它 至125。(:之一熱歷程記錄之1〇〇〇次循環來執行該測試。結 果,在形成破裂停止膜4〇之一目標物件中,TCT測試未引 起諸如介電臈剝離之一缺陷,而在未形成破裂停止膜仂之 一目標物件中則弓丨起缺陷。 依據第具體實施例,如上所述,在一半導體裝置中, 其中在切割後作為一晶片末端之一部分與其中使用揚氏模 GPa或更多之材料佈置有效導線1〇的一區域之間 的:鈍化膜中,以類似圍繞有效佈線區域12之方式佈置破 裂ίτ止膜40,控制在切割期間的切片中或在封裝後的一可 靠〖生測试中出現的自一晶片末端之介電膜破裂缺陷。結 果,藉由使用揚氏模數為150 GPa或更多之一材料以如同 封閉有效佈線區域12之方式來佈置破裂停止膜可獲得在 132251.doc -24- 1360845 品質、性能及可靠性、且亦在生產力方面優良的一半導體 裝置’該有效佈線區域12係位於切割後為一晶片末端之一 部分與其中在一 Cu多層互連結構中佈置有效導線1〇之一區 域之間,在該Cu多層互連結構中,相對介電常數為34或 更小之一低介電常數膜係用作一層間介電質。一低介電常 . 數膜具有機械強度隨相對介電常數降低而下降之一趨勢。 因此,在第一具體實施例中,受破裂停止膜40控制之介電 膜介面剝離效應在相對介電常數為2.6或更少之一低介電 _ f數膜中仍進一步生長。 接下來,藉由為一剝離強度評估方法之一的m_ELT* 法,調查改變以上破裂停止膜4〇之厚度與寬度對介電膜介 面剝離強度的影響。將&用作破裂停止膜4〇,其係以1〇 μπι之一寬度且類似圍繞有效佈線區域12之一方式佈置, 如圖2所示。在此點,藉由改變破裂停止膜40之厚度為(例 士)500 nm、1㈣及j 5 μιη來製備目標物件。同時,亦製 籲備無破裂停止媒40之一目標物件作為參考。針對該…町 =去在肖備晶圓上形成具有i 5〇㈣之一厚度的環氧樹 脂’且將其在一切割線上切下以製備用於該方 . 切片。 圖8係顯不在第—具體實施例中藉由改變破裂停止膜之 =度執行該錢T之—結果的圖式。此處,使用預備切片 執行心町方法。在曲線圖形式中,藉由設定用作參考之 …1裂知止膜4G之-切片的介面剝離強度為丨,顯示每一 目私物件之介面剝離強度。自該曲線圖中明顯可見,其中 132251.doc •25· 1360845 佈置破裂停止膜40之所有切片皆具有大於無破裂停止膜仂 之切片的介面剝離強度,且該介面剝離強度隨破裂停止膜 40變厚而增加。 接下來,藉由將Cr用於破裂停止膜4〇,以50〇 μηι之一寬 度且類似圍繞有效佈線區域12之方式佈置該破裂停止膜 40(如圖2所示),且改變其厚度為(例如)3 μιη、6 pm、
μηι及15 4!1!來製備目標物件。針對該爪^^方法在—預 備晶圓上形成具有150 μπι之一厚度的環氧樹脂,且將其在 一切割線上切下以製備用於該m-ELT方法之切片。
圖9係顯示在第一具體實施例中藉由改變破裂停止臈之 寬度執行該m-ELT之一結果的圖式。藉由使用預備切片執 行m-ELT方法。在曲線圖形式中,藉由設定用作參考之無 破裂停止膜40之一切片的介面剝離強度為1,顯示每一目 標物件之介面剝離強度。自該曲線圖明顯可見其中佈置 破裂停止膜40之所有切片皆具有大於無破裂停止膜之切 片的介面剝離強度《雖然剝離強度隨破裂停止膜4〇變寬2 增加,但當破裂停止膜40之寬度為10 μιη或更多時該剝 離強度達到飽和。 ’ 如上所述,顯而易見,其中佈置破裂停止膜4〇之第一具 體實施例中的一半導體裝置具有大於無破裂停止膜牝之二 半導體裝置的介面剝離強度。亦顯然,當破裂停止膜的變 得更厚或更寬時,其效應亦隨之増加。 ' 第-一具體實施例 在第一具體實施例中,如圖2所示,且ψ能一 ,、肀顯不連續封閉 132251.doc • 26- 1360845 有效佈線區域12之破裂停止膜40之一範例,但本發明並不 限於此範例。 圖10係從上方觀察之一半導體裝置的概念圖,其用於說 明在第二具體實施例中一破裂停止膜之一配置位置。如圖 10所不’在晶片14之末端與有效佈線區域12之間的一區域 ' 中配置一破裂停止膜42,在該有效佈線區域12中,以藉由 • 破裂停止臈42封閉有效佈線區域12之方式形成有效導線 _ 1 〇。然而,在第二具體實施例中,以似乎間歇性(不連續 地)封閉有效佈線區域丨2之方式配置破裂停止膜42 Q索二 具體實施例與第一具體實施例相同,除以破裂停止膜42替 代破裂停止膜40外,如圖丨〇所示。即使如上所述不連續地 形成破裂停止膜42,亦可在切割期間的切片中或在封裝後 之一可罪性測試中控制自一晶片末端之介電膜破裂之出 現。 第三具體實施例 • 纟第二具體實施例中,如圖10所示,其中在所有四側上 顯示不連續地封閉有效佈線區域12之破裂停止膜42之一範 例,但本發明並不限於此範例。 • 圖U係從上方觀察之一半導體裝置的概念圖,其用於說 . 日月在第三具體實施例中—破裂停止膜之—配置位置。如圖 11所示,在晶片14之末端與有效佈線區域12之間的一區域 中配置-破裂停止膜44,在該有效佈線區域12中,以藉由 破裂停止膜4 2封閉有效佈線區域1 2之方式形成有效導線 1 〇 “、、而’在第二具體實施例中,破裂停止膜44a至44d係 132251.doc -27· 1360845 配置成使破裂停止膜44a至44d在晶片14區域的四個角落附 近形成。第三具體實施例與第一具體實施例相同,除以破 裂停止膜44替代破裂停止膜4〇外,如圖^所示。即使如上 所述在在切割期間或封裝後之最重載入下的四個角落上配 置破裂停止膜44,亦可獲得一效應。
如上述母一具體實施例中所述,在一晶片之至少四個角 落上形成破裂停止膜,且可藉由如同連續或不連續地封閉 一有效佈線區域之方式形成破裂停止膜來實現一效應。 第四具體實施例 在第四具體實施例中,描述一組態,其中較第一具體實 施例之組態,在通道環20與一晶片末端之間進一步提供一 雷射溝槽。 ,、肌只化捫 < 一平等體哀置之斷面
的-概念圖。在第四具體實施例中,在如同封閉有效佈線 區域12之破裂停止膜40與-晶片區域末端之間的-區域中 之層間”電質之-層壓結構内部,形成持續到達基板細 之一開口 15 2 ,此係一雷紛、,巷祕 雷射溝槽。如上所述,藉由提供沿 多層互連結構之一層厭古& 增歷方向延伸的開口 152,可進一步控 制切割期間的切片。可藉由雷射輻射形成開口 152。: 此,如圖12所示,若應在通道環與-晶片末端之間提供 一雷射溝槽,則可在一雷舢、甚 逼射溝槽區域與有效佈線區域12之 間配置破裂停止膜4〇。除接徂pe| 除扶供開口 152外,第四具體實施 例係與第一具體實施例相 丄、欣 U或者,可組合第二具體實施 例或第三具體實施例,或—曰 在 日日片之四側上或在一晶片 132251.doc •28- 1360845 之四個角落附近不連續地提供開口。 第五具體實施例 在上述每-具體實施例中,僅在具有—似膜作為… 佈線層至SG佈線層之-層間介電膜的佈線層中形成通道環 20 ’但本發明並不限於此。
13係例示依據第五具體實施例之—半導體裝置之斷面 的-概念圖。圖13顯示一情形,其中在通道環2u至… 中,通道環2U及21b係向上連接至一電極襯塾32(第二電 極襯塾)。此處顯示-情形,其中電極概塾32係配置㈣ 成-有效佈線之區域與-晶片區域末端之間的一區域之頂 層中。通道環21a與21b延伸至GL佈線層131,從而連接至 在GL佈線層131上方形成的電極襯墊32。在連接電極襯墊 32與通道環213及215之一 μ插塞之一側壁及一底部上形成 一阻障金屬膜36。
因此可圍繞有效佈線區域12形成電極襯塾3 2及到達電 極襯墊32之通道環2ia與21b。在上述每一具體實施例中, 當從上方觀察一範例時,其中破裂停止臈40之配置位置與 中配置通道環2〇之一區域重疊,但本發明不限於此。如 圖13所示,破裂停止膜4〇之配置位置可為其中配置通道環 20之一區域與一晶片末端之間的一區域。或者相反地,可 在有效佈線區域12與其中配置通道環20之一區域之間配置 破裂停止臈40。否則,該第五具體實施例可與上述第一具 體實施例相同《或者,可組合第二具體實施例或第三具體 實施例。此外,可組合第四具體實施例。 132251.doc -29- 1360845 第六具體實施例 在上述各項具體實施例中,藉由將破裂停止膜40夾在層 壓保護膜PF之一層壓結構中來配置該破裂停止臈4〇,但本 發明並不限於此。 圖14係例示依據第六具體實施例之一半導體裝置之斷面 的一概念圖。如圖14所示’可在siN膜533上配置破裂停止 膜40。即使在此一情形下,可產生類似效應。或者,該第 六具體實施例與上述第一具體實施例相同。或者,可使用 第二至第五具體實施例中的任何一個或複數個具體實施例 來組合第六具體實施例。 依據以上各項具體實施例,如上所述,可改良佈線層之 間的抗剝離力。因此,可改良半導體裝置的產量。 在上述說明中’除Cu外,藉由使用用於半導體產業中之 具有Cu為主要成分之材料(例如Cu-Sn合金、Cu-Ti合金及 Cu-Al合金)作為以上各項具體實施例中之佈線層之材料, 亦可獲得一類似效應。或者’除Cu外,亦可藉由使用A!或 一 A1合金作佈線層之材料來產生一類似效應。 上文已結合具體範例描述本發明之具體實施例。然而, 本發明並不受該等具體實施例的限制。例如,可藉由使用 類似於上述一有效導線之形成方法之形成方法,在一通道 環與一晶片末端之間的區域中形成一虛設導線。 此外,可藉由選擇半導體積體電路所需及視需要的各種 半導體裝置使用層間介電質的厚度、開口之大小、形狀及 數量以及類似物。 132251.doc •30· 1360845 此外’所有半導體裝置及製造具有本發明之元件且熟悉 此項技術者視需要可修改其設計的一半導體裝置之方法皆 包括在本發明之範疇内。 儘管為了簡化說明’忽略在處理之前及之後正常用於半 導體產業的技術’例如一微影程序及清潔’但該等技術仍 自然地包括在本發明之範疇内。 熟悉本技術人士將可輕易發現額外的優點並進行修改。 因此’本發明就其廣泛態樣而言並不限於本文中所顯示及 說明之特定細節及代表性具體實施例。因此,只要不背離 隨附申請專利範圍及其等效範圍所定義的一般發明概念的 精神或範疇’即可進行各種修改。 【圖式簡單說明】 圖1係例示依據第一具體實施例之一半導體裝置之一斷 面的概念圖。 圖2係從上方觀察之半導體裝置的概念圖,其用於說明 在第一具體實施例中一破裂停止膜之一配置位置。 圖3係例不第一具體實施例中之通道環的概念圖。 圖4係例不第一具體實施例中之一 佈線層之斷面的概 念圖。 圖5係例不第一具體實施例中之im佈線層之斷面的概念 圖。 圖6係例示第一具體實施例中之一 sg佈線層之斷面的概 念圖。 圖7係例不第一具體實施例中之一 gL佈線層之斷面的概 132251.doc • 31 - 丄·845 念圖。 圖8係顯示在第一具體實施例中藉由改變破裂停止膜之 厚度執行該m-ELT(修改邊緣剝落測試)之一結果的圖式。 圖9係顯示在第一具體實施例中藉由改變破裂停止膜之 寬度執行該m-ELT之一結果的圖式。 圖1〇係從上方觀察之一半導體裝置的概念圖,其用於說 明在第二具體實施例中一破裂停止膜之一配置位置。 圖11係從上方觀察之一半導體裝置的概念圖,其用於說 明在一第三具體實施例中一破裂停止臈之/配置位置。 圖12係例示依據一第四具體實施例之一半導體裝置之斷 面的概念圖。 圖13係例示依據第五具體實施例之—半導體裝置之斷面 的概念圖。 圖14係例不依據第六具體實施例之—半導體裝置之斷面 的概念圖。 【主要元件符號說明】 10 有效導線 12 有效佈線區 14 晶片 20a至20c 通道環 21a至21d 通道環 30 電極襯墊 34 阻障金屬膜 40 破裂停止膜 132251.doc -32- 421360845
44a至 44d 100 111 、 112 、 113 、 114 、 115 121 、 122 、 123 131 150 200 210 220 222 240 260 310 320 322 340 360 410 420 422 424 440 破裂停止膜 破裂停止膜 佈線層 中間(IM)佈線層 半整體(SG)佈線層 整體(GL)佈線層 開口 基板 蝕刻停止膜 介電膜 覆蓋介電膜 阻障金屬膜 Cu膜 蝕刻停止膜 介電膜 覆蓋介電膜 阻障金屬膜 Cu膜 蝕刻停止膜 介電膜 蝕刻停止膜 介電膜 阻障金屬膜 132251.doc •33· 1360845 460 Cu膜 527 防擴散膜 528 介電膜 531 SiN膜 532 Si〇2 膜 533 SiN膜 PF 層壓保護膜 ❿ 132251.doc -34-

Claims (1)

  1. •、申請專利範圍: 一種半導體裝置,其包括: -有效導線,其係形成於—多層互連結構中 上且在一頂層内具有-第-電極襯塾; 土板 -第-強化材料,其係以類似圍繞該 形成於該多層互連結構中; 平冰<万式 一保S蒦膜,其經組態用以仅罐# β 終表面;以及 …保護該多層互連結構之一最 一第二強化㈣’其係形成於與該保護料觸之一位 成有該有效導線之-區域與-晶片區域 模數大捕Γ —強化材料係由—㈣案構成,其揚氏 構成該I電極襯墊之—導體之楊氏模數及構 成該第一強化材料之一導體的揚氏模數。 如請求項1之裝置,装 其中在該曰曰片H域末端之至少鄰近 的四個角落處形成該第二強化材料。 ^請求項i之裝置’其中以類似連續圍繞形成該有效導 線:一區域的方式形成該第二強化材料。 :::項】之裝置,其中以類似不連續圍繞形成有該有 2線之一區域的方式形成該第二強化材料。 ^求項1之裝置,其中在形成有該苐二強化材料之一 :、拿與該晶片區域末端之間的—介電骐中形成沿該多層 、”。構之一層麼方向延伸的一開口。 中居東項1之裝置’其中該保護膜具有—層壓結構,Α 層壤複數個層,且藉由使該第二強化材料夾在該層壓
    8. 9. 強化材料上方形成該 結構内部來配置該第二強化材料。 如請求項1之裝置,其中在該第一 第一強化材料。 ,請求们之裝置,其中在形成有該第一強化材料之一 區域與該晶片H域末端之間形成該第二強化材料。 如請求们之裝置’其中在該保護膜上形成該第二強化 1〇.如請求項1之裝置,其中以類似覆蓋該第-電極㈣之 方式形成該保護膜,且在該保護膜中及在㈣—電極概 墊上方形成一開口。 U.如請求項!之裝置,丨中該第一強化材料係__層壓通道 求項11之裝置,其中配置複數個列之該通道環。 13.如請求項1之裝置,其進一步包括: 。一第二電極襯墊,其係配置在形成有該有效導線之一 區域與該晶片區域末端之間且在該多層互連結構之一頂 層中, /、中自一下層側將該第一強化材料向上層壓至該二 電極襯墊, - 士明求項13之裝置,其中在形成該第二電極襯墊之一區 域^與曰u 主日曰片區域末端之間形成該第二強化材料。 ^求項13之裝置’其中自形成有該第―強化材料之一 品—該日曰片區域末端之一側上形成該第二強化材料。 16.如請求項 巧1之裝置,其進一步包括: 132251 1360845 一第二電極襯墊,其係配置在形成該有效導線之一區 域與該晶片區域末端之間且在該多層互連結構之一頂層 中, 其中S自一下層側將該第一強化材料及該複數個列之 通道環之一部分向上層壓至該第二電極襯墊時,朝該晶 片區域末端形成複數個列之通道環。
    •如:求項16之袭置’其中自該複數個列之通道環在該晶 片區域末端之一側上形成該帛二強化材料。 18·如請求項1之裝置’其中將揚氏模數為15G GPa或更大之 一材料用於該第二強化材料。 19.如請求項1之裝置 ίη , 55化材料包括鉻(Cr)、鈷 (Co)、鎳(Ni)、鈮(Nb)、鉬—、 (w)之 一。 (Mo)、鈕(Ta)、鈦(Ti)及鶴 20.
    又瑕置,具中該多/ 介電常數為3.4或更小之一介電 佈線層。 結構包含使用相對 一層間介電膜之一 132251
TW097123230A 2007-07-13 2008-06-20 Semiconductor device TWI360845B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2007184955A JP2009021528A (ja) 2007-07-13 2007-07-13 半導体装置

Publications (2)

Publication Number Publication Date
TW200917367A TW200917367A (en) 2009-04-16
TWI360845B true TWI360845B (en) 2012-03-21

Family

ID=40252407

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097123230A TWI360845B (en) 2007-07-13 2008-06-20 Semiconductor device

Country Status (3)

Country Link
US (1) US7579696B2 (zh)
JP (1) JP2009021528A (zh)
TW (1) TWI360845B (zh)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090046627A (ko) * 2007-11-06 2009-05-11 주식회사 동부하이텍 반도체 소자 및 그 제조 방법
JP2011003578A (ja) * 2009-06-16 2011-01-06 Renesas Electronics Corp 半導体装置
KR20110056005A (ko) * 2009-11-20 2011-05-26 삼성전자주식회사 반도체 장치의 배선 구조체
JP5622433B2 (ja) * 2010-04-28 2014-11-12 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
CN102024782B (zh) * 2010-10-12 2012-07-25 北京大学 三维垂直互联结构及其制作方法
US8703602B2 (en) * 2010-12-02 2014-04-22 Qualcomm Incorporated Selective seed layer treatment for feature plating
JP5834934B2 (ja) 2012-01-17 2015-12-24 富士通セミコンダクター株式会社 半導体装置及び半導体装置の製造方法
JP5995508B2 (ja) * 2012-04-27 2016-09-21 キヤノン株式会社 半導体装置および半導体装置の製造方法
CN104380459B (zh) * 2012-07-19 2017-08-25 瑞萨电子株式会社 半导体装置
JP5968711B2 (ja) * 2012-07-25 2016-08-10 ルネサスエレクトロニクス株式会社 半導体装置及び半導体装置の製造方法
FR2996354A1 (fr) * 2012-10-01 2014-04-04 St Microelectronics Crolles 2 Dispositif semiconducteur comprenant une structure d'arret de fissure
KR102341726B1 (ko) * 2015-02-06 2021-12-23 삼성전자주식회사 반도체 소자
DE102015203393A1 (de) 2015-02-25 2016-08-25 Infineon Technologies Ag Halbleiterelement und Verfahren zu Herstellen von diesem
US9924026B2 (en) * 2015-06-24 2018-03-20 Airwatch Llc Managing classroom attendance and student device usage
JP7043773B2 (ja) * 2017-10-03 2022-03-30 株式会社デンソー 半導体装置
KR102599050B1 (ko) 2018-08-20 2023-11-06 삼성전자주식회사 반도체 칩의 제조 방법
JP7273488B2 (ja) 2018-12-04 2023-05-15 ソニーセミコンダクタソリューションズ株式会社 半導体装置、及び電子機器
KR102868185B1 (ko) * 2019-08-16 2025-10-01 삼성전자주식회사 반도체 기판 및 이의 절단 방법
FR3131799B1 (fr) * 2022-01-10 2024-12-20 St Microelectronics Crolles 2 Sas Procédé de fabrication de circuits intégrés à partir d’une plaquette en substrat semiconducteur

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5921034A (ja) * 1982-07-27 1984-02-02 Toshiba Corp 半導体装置
JPS59163841A (ja) * 1983-03-08 1984-09-14 Toshiba Corp 樹脂封止型半導体装置
JPS6018934A (ja) * 1983-07-13 1985-01-31 Hitachi Micro Comput Eng Ltd 半導体装置
JPS61269333A (ja) * 1985-05-24 1986-11-28 Hitachi Ltd 半導体装置
JP3482779B2 (ja) * 1996-08-20 2004-01-06 セイコーエプソン株式会社 半導体装置およびその製造方法
JP4801296B2 (ja) * 2001-09-07 2011-10-26 富士通セミコンダクター株式会社 半導体装置及びその製造方法
TWI233145B (en) 2002-09-03 2005-05-21 Toshiba Corp Semiconductor device
JP2004296905A (ja) 2003-03-27 2004-10-21 Toshiba Corp 半導体装置
JP2005142553A (ja) 2003-10-15 2005-06-02 Toshiba Corp 半導体装置
US7049701B2 (en) 2003-10-15 2006-05-23 Kabushiki Kaisha Toshiba Semiconductor device using insulating film of low dielectric constant as interlayer insulating film
JP4619705B2 (ja) 2004-01-15 2011-01-26 株式会社東芝 半導体装置
US7224060B2 (en) * 2004-01-30 2007-05-29 Chartered Semiconductor Manufacturing Ltd. Integrated circuit with protective moat
JP4675146B2 (ja) * 2005-05-10 2011-04-20 パナソニック株式会社 半導体装置
JP2007012996A (ja) * 2005-07-01 2007-01-18 Toshiba Corp 半導体装置
JP4550678B2 (ja) 2005-07-07 2010-09-22 株式会社東芝 半導体装置
JP2007213269A (ja) 2006-02-08 2007-08-23 Toshiba Corp 応力解析方法、配線構造設計方法、プログラム及び半導体装置の製造方法

Also Published As

Publication number Publication date
US7579696B2 (en) 2009-08-25
US20090014882A1 (en) 2009-01-15
TW200917367A (en) 2009-04-16
JP2009021528A (ja) 2009-01-29

Similar Documents

Publication Publication Date Title
TWI360845B (en) Semiconductor device
TWI518862B (zh) 銅互連結構中之微結構修改
JP3955386B2 (ja) 半導体装置及びその製造方法
CN100399541C (zh) 半导体器件的制造方法
JP3973467B2 (ja) 半導体装置の製造方法
JP4434606B2 (ja) 半導体装置、半導体装置の製造方法
WO2008084867A1 (ja) 半導体装置及びその製造方法
US7944054B2 (en) Semiconductor device and method for fabricating semiconductor device
WO2006001356A1 (ja) 半導体装置及びその製造方法
JP2001217242A (ja) 半導体装置およびその製造方法
JP3659112B2 (ja) 半導体装置およびその製造方法
CN103003939A (zh) 改善窄铜填充过孔的导电性的方法及结构
CN1731575A (zh) 半导体器件及其制造方法
US7955971B2 (en) Hybrid metallic wire and methods of fabricating same
CN108622852B (zh) 一种在mems结构中制造金属引脚垫的方法
TWI269403B (en) Sacrificial metal liner for copper
US20080286962A1 (en) Method for fabricating metal pad
JP5482441B2 (ja) 化合物半導体素子の製造方法
TWI305374B (en) Semiconductor device
JP4567587B2 (ja) 半導体装置の製造方法
JP4219215B2 (ja) 電子デバイスの製造方法
JP2007115980A (ja) 半導体装置及びその製造方法
JP2004079835A (ja) 半導体装置の製造方法
KR100924556B1 (ko) 반도체 소자의 금속배선 및 그 형성방법
JP2010232239A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees