TWI239531B - Ripple refresh circuit and method for sequentially refreshing a semiconductor memory system - Google Patents
Ripple refresh circuit and method for sequentially refreshing a semiconductor memory system Download PDFInfo
- Publication number
- TWI239531B TWI239531B TW093123078A TW93123078A TWI239531B TW I239531 B TWI239531 B TW I239531B TW 093123078 A TW093123078 A TW 093123078A TW 93123078 A TW93123078 A TW 93123078A TW I239531 B TWI239531 B TW I239531B
- Authority
- TW
- Taiwan
- Prior art keywords
- update
- memory
- item
- memory block
- block
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
- G11C11/40618—Refresh operations over multiple banks or interleaving
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/406—Management or control of the refreshing or charge-regeneration cycles
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Dram (AREA)
Description
1239531 九、發明說明: 【發明所屬之技術領域】 士本發明係有關於一半導體裝置,特別有關於一種半導體記憶裝置,更 特別的是’有關於-種漣波更新電路及使用該漣波更新電路依序更新各別 C憶區塊,以減少記憶元件中之瞬間功率損耗。 【先前技術】 在動態隨機存取記憶體中(DRAMs),必_期性的更新儲存在記憶胞 (memorycell)中之資料。因為記憶胞僅儲存資料一有限時間。原因是因為電 容用來當作動態隨機存取記憶體之記憶胞。經過一特定時間後,無可避免 ^内部靜錢流會令電容自我放電,所以儲存在電容中的充電電荷會必須 丈期的更新,記憶胞保留儲存電荷之時間被稱為資料儲存時間㈣放㈣⑽ ㈣。因此,該記憶胞在—固定的預定時間間格後會再充電,稱之為更新 週期(refresh cycles)。肋再充電的脈衝稱之為更新脈衝(refresh坪㈣,此 脈衝可於㈣或其他的转電路產生。在現今德騎赫取記憶體中 (DRAMs),習慣上更新周期為每&微秒有至少柳6次更新 6k/64ms) 〇 3動態隨機存取記憶體中(DRAM狀更新週期,即兩侧更新脈衝之間 隔’必須選擇在最短的記憶胞保存時間内,其係說明了記憶資料所能存於 對應記憶胞中之時間長短,需在一較佳的時間更新。 傳,、充的DRAM更新方法係對DRAM巾的所有的記憶區塊細 W,同步執行更新所有的記憶n此種方式會導致在dram元件中產 生同峰值之短暫電流脈衝,此電流脈衝會產生額外會影響電路運作或引起 大供應電壓波動之内部電路雜訊。除此之外,必須要設計__供應電壓調節 器去控f附t流使其產生較低功率峰值電流,目此會需要較大電路面積。 自知技#喻佳半導魏計可藉蚊較佳之記憶数财法及電路以
0503-A30516TWF 1239531 減少瞬間電力損耗。 【發明内容】 有鑑於此,本發明的目的就在於提供一可達到較佳及穩定之記憶體效 能及電力消耗少之電路及方法。 、在-實施例中,本電路及系統包含了—改良之記憶系統及加入依序或 漣波更新之功能。該記憶系統包括-第-記憶區她接至__更新計時器;及 -或更多其後之不具更新計時H之記髓塊;其中,該更新計時器產生一系 統更新訊如更_記憶祕,及财鱗記塊財—更新控制器以 對其後之記憶區塊進行更新。 σσ 改良後之記憶系統具有-較低之峰值瞬時電流,供應電壓變動較小, 較低之內部魏並使f路運作較穩定。供應賴調節器所需的♦值電流亦 較低,因為省略多餘的更新計時11,所以直流供應電壓電流亦降低。除此 之外,因為在記憶區塊中之更新計時器省略成一個所以電路面積亦縮小。 為了讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文 特舉一較佳實施例,並配合所附圖示,作詳細說明如下: 【實施方式】 本發明提供-湖半導體裝置巾記憶區塊之記憶更新猶電路以及方 法。在本發明中,在每一記憶區塊中使用一漣波電路以降低記憶裝置中的 瞬時電力耗損。 、 雖然藉由以下之電路以方法揭露更新DRAM元件中之記憶胞,但不僅 限於下列之說明,對不同的記憶元件可做不同的改變以及結構修正。 第1圖顯示一傳統的DRAM記憶系統100。在本實施例中,該記憶系 統100具有8記憶區塊1〇2(記憶區塊〇至記憶區塊7),所有在記憶系統i〇q 中的8個記憶區塊1〇2係完全相·同。每一記憶區塊1〇2接收一由該DRam 6
0503-A30516TWF 1239531 控制邏輯發出之一區塊選擇訊號BS# (block sdect signal)以啟動選定之記憶 區塊。言買寫訊號WR#會送至每一記憶區塊1〇2中以致能這些記憶區塊之讀 寫功能。該系統時脈CLK會送至每一記憶區塊1〇2以提供該記憶系統1〇〇 中記憶區塊所需之適當時序(timing)。複數條位址線ADR連接至每一記憶區 塊,以供自選定之記憶胞位址進行讀寫功能。在此有32條資料線Dq以供 從這些圮憶區塊102中讀寫資料。在記憶系統1⑻中,由於所有8個記憶 區塊會同時被更新,導致在該系統電壓供應線上產生一高峰值瞬時電流脈 衝。 第2圖痛示§己板、糸統1〇〇中記憶區塊搬。在此示意圖中,一時脈訊號 CLK輸入至該更新計時器202中,一讀/寫控制邏輯模組2〇4,以及一位址 暫存模組206提供在記憶系統100中位址暫存器同時具有更新以及讀/寫運 作。該區塊選擇訊號BS#以及讀/寫訊號會饋入讀寫控制邏輯模組2〇4 中以分別進行記憶區塊選擇以及讀/寫運算。以讀/寫運算而言,該位址線 ADR輸入連接至該位址暫存模組2〇6中以選擇在記憶區塊的記憶胞執行一 躓或馬動作。該位址暫存模組206會提供該讀/寫位址EA至該多工器開關 208之輸入‘。多工态開關208之其它輸入端會接收該更新位址以進 行更新順序。該多工器開關28之輸出係受控制訊號ACT以及见^所控制。 該讀/寫控制邏輯模組204控制該記憶區塊,在一讀/寫運作產生一 Acr訊 號。該更新控制電路210會根據該更新請求訊號rfrq而產生一更新控制 訊號RFC。 更新計時器202會在記憶系統1〇〇需要時,在一適當時間產生一周期 性之更新請求訊號RFRQ。此一更新請求信號RPRQ會送至更新控制電路 210中並產生該更新指令rpc,相當於更新位址線RA去控制該更新運作之 順序。RFC訊號僅會在更新運算時產生,Rpc訊號係依次受到更新控制電 路210以及FRRQ訊號之控制。在一更新運算期間,該多工器開關2〇8會 藉位址線提供讀/寫位址EA至該記憶陣列212中。 0503-A30516TWF 7 1239531 當選定記憶陣列212之記憶胞進行一讀取功能時,資料會自記憶陣列 212送至該感測放大斋214 ’經過一多工器開關216,經過該資料;[/〇緩衝 态218以及内部電路至記憶糸統1〇〇中進行更進一步的程序。當選定一寫 入功能後,資料I/O緩衝器218接收該輸入資料,並送至該多工器216中, 經過該感測放大器214後寫入至該記憶體陣列212中選定之記憶胞。 第3圖顯示記憶系統1〇〇進行更新動作之時序圖3〇〇。請一併參閱第2 及第3圖,該系統時脈CLK送至該更新計時器202中,該更新計時器2〇2 會在適當時間產生一更新請求訊號RFRQ以初始化該更新動作。此一 訊號會送至更新控制電路210中,並依序產生一更新控制訊號rpc,如第3 圖時序圖所示。在此實施例中,所有8個記憶區塊會同時被更新導致在記 憶系統的電壓供應線上產生一高峰值瞬時電流脈衝。經過8時脈周期後, 更新計時器202會再啟動一次更新週期,即產生該RpRQ信號,接著饋入 至該更新控制電路210以產生該RFC訊號。 第4圖係為本發明漣波更新DRAM記憶系統400之一實施例。在此實 施例中,該記憶系統400包括一更新記憶區塊4〇2(記憶區塊〇)以及其他7 個記憶區塊404(記憶區塊1至記憶區塊7),熟習此技藝人士皆知記憶系統 内之記憶區塊數目為可增加的,且並不受限於此實施例。更新記憶區塊4〇2 除了是第一個被更新的之外,其内部電路與其他記憶區塊相同。更新記憶 區塊402包括一產生更新請求訊號rprqio]之更新計時器4〇6以及一產生 更新請求訊號RFRQ[1]之更新控制電路408,藉以初始化記憶系統400使其 開始更新記憶區塊並令下一區塊(記憶區塊U開始準備更新。當更新請求訊 號RFRQ[0]產生後’觸發產生更新下一記憶區塊之更新程序,產生更新請 求訊號RFRQ[1]至記憶區塊1。同樣的,直到更新完記憶區塊7後,更新請 求訊號RFRQ[0]才會再產生。 記憶區塊404之記憶區塊N包括一更新控制電路408,其可產生一更 新請求訊號RFRQ[N+1]至下一記憶區塊,其中Ν+ι為下一記憶區塊。例如, 0503-A30516TWF 8 1239531 §己憶區塊1之更新控制電路4G8產生-更新請求喊腿·並饋入記憶 區塊2中。 簡言之,記憶區塊0會開始該記憶系統4〇〇之更新運算,並產生更新 請求訊號RFRQ[1]至記憶區塊i,#以在下,脈週期初始化記憶區塊i 之更新序列。接著’讀、區塊1在下—週期對下一記憶區塊(或記憶區塊2) 產生更新雜RFRQ[2],藉以在下-獅初始化記憶區塊2之更新請求序 列。此-更新動作會持續到更新記憶區塊7後再重複,週期亦會從記憶區 塊〇再開始。經由記憶區塊0之更新計時器4〇6。從記憶區塊〇依序更新到 記憶區塊7轉致更新運作之-漣波效應。因在_時_僅更新一記憶區 塊,該順時峰值電流會明顯下降。 圯憶區塊0〜7中之每一記憶區塊接收從DRAM控制邏輯所傳輸之區塊 選擇訊號BS#以啟動選定之記憶區塊。該寫_讀訊號亦送至每一記憶區 塊(δ己丨思區塊0〜7)以進行記憶區塊讀或寫之功能。該系統時脈CLK亦送至 母1己憶區塊(記憶區塊0〜7)以提供記憶系統4〇〇之記憶區塊〇〜7中所需適 當的時序。複數條位址線ADR係連接至每一記憶區塊〇〜7以供自選定之記 憶胞位址進行讀或寫功能。有32條資料線DQ供記憶區塊〇至7進行資料 讀或寫。 第5A圖係為記憶系統400中記憶區塊404之内部電路一實施例之圖 示,一併參閱第2及5A圖,該記憶區塊404係相同於記憶區塊1〇2,除了 增加更新控制電路408取代更新控制電路210,電路模组204、206、208、 212、214及218之動作與前述之第2圖相同。 在此例中,電路區塊N之更新控制電路408接收由前一記憶區塊(記憶 區塊N-1)所傳之更新請求訊號RPRQ[N],藉以起始記憶區塊n的更新序 列,記憶區塊N亦產生該更新請求訊號RFRQ[N+1]至該下一個記憶區塊(記 憶區塊N+1)。例如,記憶區塊1自記憶區塊〇接收訊號反pRQ[jj並送訊號 RFRQ[2]至記憶區塊2。在另一貫施例中’記憶區塊4自記憶區塊3接收訊 0503-A30516TWF 9 1239531 號RFRQ[4]並送訊號rfrq[5]至記憶區塊5。 第5B圖係為本發明一較佳實施例中該更新記憶區塊402之内部電路 圖’請一併參閱第5A及第5B圖,更新記憶區塊402與更新記憶區塊404 不同處為多了一個更新計時器406。更新記憶區塊402自該更新計時器406 接收該更新請求訊號RFRQ[〇],其受一系統時脈訊號CLK所控制,該 RFRQ[〇]訊號可視為一系統更新訊號。因為該更新計時器406是根據記憶系 統中暫留週期之長短,該暫留週期係為記憶元件保留資料不被更新之時間 長短。用以產生系統更新訊號之時序必須確保所有被對應之漣波更新控制 電路控制的區塊必須在每一暫留週期中完成更新運作。在此實施例中,以 及參閱第4圖及第5B圖,該更新控制電路408開始該更新過程至該記憶系 統400,並開始該更新請求訊號处叫⑼以及。 第6圖係為本發明實施例中漣波更新DRAM記憶系統4〇〇 一連波更新 運作之時序圖600,送一系統時脈CLK至更新記憶區塊4〇2中之更新計時 器406,其產生一更新請求訊號rfrqp]。此一訊號係提共供用來更新記憶 區塊402中之更新控制電路408,藉以產生更新控制訊號RpRQ[〇]以初始化 該更新記憶區塊402(更新區塊〇)之更新運算。經過一時脈週期後,會產生 更新請求訊號RFRQ[1]後傳輸至記憶區塊1之更新控制電路4〇8中。以產 生更新指令RFC[1],其會初始化記憶區塊1之更新週期。經過一時脈週期 後,記憶區塊1之更新控制電路408產生一更新請求訊號rfrq[2]送至記 憶區塊2之更新控制電路408。接著產生更新指令,此序列會持續 到5己彳思區塊7然後重新由記憶區塊〇開始。在此實施例中,更新週期如第6 圖中所不每8時脈週期重複一次。 在第6圖中須注意的是,送至不同記憶區塊中之訊號在時序上 不論在任何時間並不互相重疊,僅有一記憶區塊接收更新指令。如此 安排訊號以此方式產生以達到在記憶體更新過程中最低之瞬時電流消耗之 目的。_,在-些例子中,實際上可能不會最佳化,無疑的記憶區塊有 0503-A30516TWF 10 1239531 時會在同一時間接收到更新控制訊號或在時序上重疊。然而此種排 仍然較所有記憶區塊在同一時間更新為佳。 ^ =連波更新記優點為包括了較低的瞬時峰值電流,供應電塵 ^父小’滅之㈣雜訊並使電路運作較穩定。供應電壓瓣器所 ^值電流雜低’因為省略錄的更新計龍,職直流供應電壓電流亦 低。除此之外,因為在記憶區塊中之更新計時器省略成一個所以電路 積亦縮小。 广本^明已以車父佳實施例揭露如上,然其並非用以限定本發明,任 可…、S此技=者,在不脫離本發明之精神和範圍内,當可作各種之更動與 門飾因此本彳5明之保護麵當視後附之巾請專纖_界定者為準。
0503-A30516TWF 11 1239531 【圖式簡單說明】 第1圖係顯示一傳統之DRAM記憶系統; 第2圖係顯示傳統DRAM記憶系統中之記憶區塊; 弟3圖係顯示傳統DRAM記憶系統更新運作時序; 第4圖係顯示本發明漣波更新dram記憶系統之一實施例; 第5A圖係顯示本發明漣波更新DRAM記憶系統之記憶區塊之一實施 例; 第5B圖係顯示本發明漣波更新DRAM記憶系統之更新記憶區塊之一 實施例; 第6圖係顯示本發明實施例中漣波更新DRAM記憶系統一連波更新運 作之時序圖。 【主要元件符號說明】 DRAM記憶系統〜1〇〇; 記憶區塊〜1Ό2; 讀寫訊號〜WR#; 區塊遷擇訊號〜BS#; 系統時脈〜CLK; 位址線〜ADR; 資料線〜DQ; 更新計時器〜202; 讀/寫控制邏輯模組〜204; 位址暫存模組〜206; 讀/寫位址〜EA; 多工器開關〜208; 控制訊號〜ACT、RFC; 記憶陣列〜212; 感測放大器〜214; 多工器開關〜216; 資料I/O緩衝器〜218; 漣波更新DRAM記憶系統400; 更新記憶區塊402; 記憶區塊404; 更新請求訊號RFRQ[0]〜RFRQ[7]; 更新計時器406; 更新控制電路408; 更新指令RFC。 時序圖600; 0503-A30516TWP 12
Claims (1)
1239531 十、申請專利範圍: 用以更新具有一預定數目記憶區塊之記憶系統之方法,係包括·· 提供-系統更新滅以更繼記nm统更新纖侧來當作 更新一第一記憶區塊之一第一更新請求訊號; 依序更新一或更多該記憶系統依序之記憶區塊;以及 其中’在該記憶系統之-記憶週期中,更新所有的記憶區塊。 2·如申請專利範圍第1項所述之更新具有—預定數目記憶體區塊之記 ,系統之方法’在雜㈣步射,更包括勤將—麟計時器耦接至該 第一記憶區塊以產生該系統更新訊號。
/ 3·如申請專利細第1項所述之更新具有—預定數目記憶體區塊之記 憶系統之方法,在該依序更新步射,更包括依序產生—或更多更新請求 訊號至該其後之記憶區塊。 4.如申請專利細第3項所述之更新具有—預定數目記憶體區塊之記 憶系統之方法,在該依序更新步射,進—步包含#在進行—更新運作時, 藉由-設於每一記憶區塊之更新控制f路提供-更新請求訊號至其緊接之 吕己憶區塊。 如申明專利範圍第4項所述之更新具有一預定數目記憶體區塊之記
’思糸統之方法,更包括產生一位於該更新請求訊號中之更新指令以更新每 一更新區塊。 h專他圍第4項所述之更新具有—預定數目記紐區塊之記憶 糸統之方法,其中該等記憶區塊之更新指令麵間上並不重疊。 Μ絲巾^專利補第3項所述之更新具有—就數目記憶體區塊之記 憶糸奴方法,其巾鱗靖請求鶴麵間上财重疊。 8·—記憶系統,包含: -第-記憶區塊織至_更新計時器;及 一或更多魏之从更_•哺之記憶11塊; 0503-A30516TWF 13 1239531 其中,該更新計時器產生一系統更新訊號以更新該記憶系統,及 所有該等記憶區塊具有一更新控制器以對其後之記憶區塊進行更新。 9.如申請專利範圍第8項所述之記憶系統,其中該第一記憶區塊之更 新控制器接收由該更新計時器所產生之系統更新訊號。 10·如申請專利範圍第8項所述之記憶系統,其中每一記憶區塊中之更 新控制器產生一更新請求訊號至一緊接之記憶區塊。 11 ·如申請專利範圍第1 〇項所述之記憶系統,其中每一記憶區塊中之記 憶區塊將被更新時,更新控制器產生一控制請求訊號至一緊接之記憶區塊。 12·如申請專利範圍第1 〇項所述之記憶系統,其中該等更新請求訊號在 時間上互不重疊。 13·如申請專利範圍第1〇項所述之記憶系統,其中每一記憶區塊中之更 新控制器產生一更新指令以更新對應之記憶區塊。 14.如申請專利範圍第13項所述之記憶系統,其中該等記憶區塊之更新 指令在時間上並不重疊。 15·如申請專利範圍第8項所述之記憶系統,其中該更新控制器提供一 更新位址。 16.—動態隨機存取記憶系統,包含: 一第一記憶區塊耦接至一更新計時器;及 一或更多其後之不具更新計時器之記憶區塊; 其中,該更新計時器產生一系統更新訊號以更新該記憶系統,及 所有該等記憶11塊具有—錢控顧⑽其狀記憶區塊進行更新。 17·如申請專利範圍第16項所述之動態隨機存取記憶系統,其中該第一 記憶區塊之更新控制器接收由該更新計時器所產生之系統更新訊號。 18.如申請專利範圍第17項所述之動態隨機存取記憶系統,其中每一記 憶區塊中之更新控_產生—更新指令以更新—對應之記憶區塊,及該對 應之記憶區塊再進行更新時,產生一更新請求訊號至下一鄰接之記憶區塊。 0503-A30516TWF 1239531 19. 如申請專利範圍第18項所述之動態隨機存取記憶系統,其中該等更 新請求訊號在時序上互不重疊。 20. 如申請專利範圍第18項所述之動態隨機存取記憶系統,其中該等記 憶區塊之更新指令在時序上並不重疊。 21. 如申請專利範圍第16項所述之動態隨機存取記憶系統,其中該更新 控制器提供一更新位址。 0503-A30516TWF 15
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US10/812,253 US20050213408A1 (en) | 2004-03-29 | 2004-03-29 | Ripple refresh circuit and method for sequentially refreshing a semiconductor memory system |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI239531B true TWI239531B (en) | 2005-09-11 |
| TW200532687A TW200532687A (en) | 2005-10-01 |
Family
ID=34989630
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093123078A TWI239531B (en) | 2004-03-29 | 2004-08-02 | Ripple refresh circuit and method for sequentially refreshing a semiconductor memory system |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20050213408A1 (zh) |
| TW (1) | TWI239531B (zh) |
Families Citing this family (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8208334B2 (en) * | 2010-02-08 | 2012-06-26 | Micron Technology, Inc. | Systems, memories, and methods for refreshing memory arrays |
| US10490251B2 (en) | 2017-01-30 | 2019-11-26 | Micron Technology, Inc. | Apparatuses and methods for distributing row hammer refresh events across a memory device |
| CN112106138B (zh) | 2018-05-24 | 2024-02-27 | 美光科技公司 | 用于行锤击刷新采样的纯时间自适应采样的设备和方法 |
| US10573370B2 (en) | 2018-07-02 | 2020-02-25 | Micron Technology, Inc. | Apparatus and methods for triggering row hammer address sampling |
| US10685696B2 (en) | 2018-10-31 | 2020-06-16 | Micron Technology, Inc. | Apparatuses and methods for access based refresh timing |
| WO2020117686A1 (en) | 2018-12-03 | 2020-06-11 | Micron Technology, Inc. | Semiconductor device performing row hammer refresh operation |
| CN117198356A (zh) | 2018-12-21 | 2023-12-08 | 美光科技公司 | 用于目标刷新操作的时序交错的设备和方法 |
| US10957377B2 (en) | 2018-12-26 | 2021-03-23 | Micron Technology, Inc. | Apparatuses and methods for distributed targeted refresh operations |
| US11615831B2 (en) * | 2019-02-26 | 2023-03-28 | Micron Technology, Inc. | Apparatuses and methods for memory mat refresh sequencing |
| US11227649B2 (en) | 2019-04-04 | 2022-01-18 | Micron Technology, Inc. | Apparatuses and methods for staggered timing of targeted refresh operations |
| US11069393B2 (en) | 2019-06-04 | 2021-07-20 | Micron Technology, Inc. | Apparatuses and methods for controlling steal rates |
| US10978132B2 (en) | 2019-06-05 | 2021-04-13 | Micron Technology, Inc. | Apparatuses and methods for staggered timing of skipped refresh operations |
| US11302374B2 (en) | 2019-08-23 | 2022-04-12 | Micron Technology, Inc. | Apparatuses and methods for dynamic refresh allocation |
| US11302377B2 (en) | 2019-10-16 | 2022-04-12 | Micron Technology, Inc. | Apparatuses and methods for dynamic targeted refresh steals |
| US11309010B2 (en) | 2020-08-14 | 2022-04-19 | Micron Technology, Inc. | Apparatuses, systems, and methods for memory directed access pause |
| US11348631B2 (en) | 2020-08-19 | 2022-05-31 | Micron Technology, Inc. | Apparatuses, systems, and methods for identifying victim rows in a memory device which cannot be simultaneously refreshed |
| US11380382B2 (en) | 2020-08-19 | 2022-07-05 | Micron Technology, Inc. | Refresh logic circuit layout having aggressor detector circuit sampling circuit and row hammer refresh control circuit |
| US11557331B2 (en) | 2020-09-23 | 2023-01-17 | Micron Technology, Inc. | Apparatuses and methods for controlling refresh operations |
| US11222686B1 (en) | 2020-11-12 | 2022-01-11 | Micron Technology, Inc. | Apparatuses and methods for controlling refresh timing |
| US11264079B1 (en) | 2020-12-18 | 2022-03-01 | Micron Technology, Inc. | Apparatuses and methods for row hammer based cache lockdown |
| US12125514B2 (en) | 2022-04-28 | 2024-10-22 | Micron Technology, Inc. | Apparatuses and methods for access based refresh operations |
| US12112787B2 (en) | 2022-04-28 | 2024-10-08 | Micron Technology, Inc. | Apparatuses and methods for access based targeted refresh operations |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5596545A (en) * | 1995-12-04 | 1997-01-21 | Ramax, Inc. | Semiconductor memory device with internal self-refreshing |
| US6370073B2 (en) * | 1998-10-01 | 2002-04-09 | Monlithic System Technology, Inc. | Single-port multi-bank memory system having read and write buffers and method of operating same |
| US6496437B2 (en) * | 1999-01-20 | 2002-12-17 | Monolithic Systems Technology, Inc. | Method and apparatus for forcing idle cycles to enable refresh operations in a semiconductor memory |
| US6741515B2 (en) * | 2002-06-18 | 2004-05-25 | Nanoamp Solutions, Inc. | DRAM with total self refresh and control circuit |
| US6711093B1 (en) * | 2002-08-29 | 2004-03-23 | Micron Technology, Inc. | Reducing digit equilibrate current during self-refresh mode |
-
2004
- 2004-03-29 US US10/812,253 patent/US20050213408A1/en not_active Abandoned
- 2004-08-02 TW TW093123078A patent/TWI239531B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| US20050213408A1 (en) | 2005-09-29 |
| TW200532687A (en) | 2005-10-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI239531B (en) | Ripple refresh circuit and method for sequentially refreshing a semiconductor memory system | |
| US7349277B2 (en) | Method and system for reducing the peak current in refreshing dynamic random access memory devices | |
| JP2697633B2 (ja) | 同期型半導体記憶装置 | |
| JPH0325870B2 (zh) | ||
| JP3177094B2 (ja) | 半導体記憶装置 | |
| JPS6213758B2 (zh) | ||
| JP2000156079A (ja) | マルチバンク構造を有する半導体メモリ装置 | |
| US6982923B2 (en) | Semiconductor memory device adaptive for use circumstance | |
| JP2000030456A (ja) | メモリデバイス | |
| US20010043499A1 (en) | Semiconductor memory device and refreshing method of semiconductor memory device | |
| JP3725715B2 (ja) | クロック同期システム | |
| US7835180B2 (en) | Semiconductor memory device | |
| JP2004185686A (ja) | 半導体記憶装置 | |
| TWI220525B (en) | SRAM-compatible memory device employing DRAM cells | |
| CN101276639B (zh) | 记忆体与其操作方法 | |
| CA2297878A1 (en) | Synchronous memory | |
| US6744690B1 (en) | Asynchronous input data path technique for increasing speed and reducing latency in integrated circuit devices incorporating dynamic random access memory (DRAM) arrays and embedded DRAM | |
| US7885126B2 (en) | Apparatus for controlling activation of semiconductor integrated circuit | |
| JP3553027B2 (ja) | 半導体記憶装置 | |
| KR100665903B1 (ko) | 반도체 메모리 장치 | |
| JPH09213071A (ja) | 半導体記憶装置 | |
| JPS62165784A (ja) | 半導体記憶装置 | |
| JPH11297075A (ja) | 半導体記憶装置 | |
| JP2007048385A (ja) | 半導体装置 | |
| KR20120020231A (ko) | 반도체 메모리 장치 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MK4A | Expiration of patent term of an invention patent |