TWI234758B - Operational amplifier, line driver, and liquid crystal display device - Google Patents
Operational amplifier, line driver, and liquid crystal display device Download PDFInfo
- Publication number
- TWI234758B TWI234758B TW093108362A TW93108362A TWI234758B TW I234758 B TWI234758 B TW I234758B TW 093108362 A TW093108362 A TW 093108362A TW 93108362 A TW93108362 A TW 93108362A TW I234758 B TWI234758 B TW I234758B
- Authority
- TW
- Taiwan
- Prior art keywords
- switch
- operational amplifier
- voltage
- terminal
- conductive state
- Prior art date
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 42
- 239000003990 capacitor Substances 0.000 claims description 73
- 230000003321 amplification Effects 0.000 claims description 7
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 7
- 239000000463 material Substances 0.000 claims description 6
- 239000013078 crystal Substances 0.000 claims description 4
- 238000004904 shortening Methods 0.000 abstract description 4
- 238000002360 preparation method Methods 0.000 description 33
- 230000006870 function Effects 0.000 description 27
- 238000010586 diagram Methods 0.000 description 16
- 230000006641 stabilisation Effects 0.000 description 12
- 238000011105 stabilization Methods 0.000 description 12
- 230000008859 change Effects 0.000 description 11
- 230000000295 complement effect Effects 0.000 description 6
- 238000000034 method Methods 0.000 description 5
- 238000007796 conventional method Methods 0.000 description 3
- 238000009792 diffusion process Methods 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 2
- 238000012360 testing method Methods 0.000 description 2
- 244000144730 Amygdalus persica Species 0.000 description 1
- 244000241257 Cucumis melo Species 0.000 description 1
- 235000015510 Cucumis melo subsp melo Nutrition 0.000 description 1
- 241001494479 Pecora Species 0.000 description 1
- 235000006040 Prunus persica var persica Nutrition 0.000 description 1
- FJJCIZWZNKZHII-UHFFFAOYSA-N [4,6-bis(cyanoamino)-1,3,5-triazin-2-yl]cyanamide Chemical compound N#CNC1=NC(NC#N)=NC(NC#N)=N1 FJJCIZWZNKZHII-UHFFFAOYSA-N 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000006073 displacement reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45479—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
- H03F3/45632—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit
- H03F3/45744—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction
- H03F3/45748—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedback circuit
- H03F3/45753—Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection in differential amplifiers with FET transistors as the active amplifying circuit by offset reduction by using a feedback circuit using switching means, e.g. sample and hold
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Amplifiers (AREA)
Description
1234758 玫、發明說明: 【發明所屬之技術销域】 本申睛案係基於2003年10月10日申請之日本專利申請 案第觸3-3522〇3號,且主張其優先權;是以其整個内容將 5 併供本文參考。 發明領域 本發明是有關設有偏移抵消功能之運算放大器。此 外’其亦有關:用於具有偏移抵消功能之液晶顯示裝置之 線路驅動器,以及液晶顯示裝置。 10 【先^前姻 發明背景 在運算放大器中偏移電壓通常由所構成電晶體之電流 -電壓之擴散特徵所產生。由於運算放大器之特徵此偏移電 壓之產生並非為人所想要者。 例如在液晶顯示裝置之源極驅動電路中,其中多個 運算放大器驅動多個資料線,即使對於相同之輸入電壓, 此運算放大器之輸出電壓經常不同,這會造成所顯示影像 之顏色變暗。因此’須要抑制運算放大器輸出電壓之偏移。 曰本專利申請案號JP_AN〇.20〇3_168936揭示:一種具 20有偏移抵;肖功能之運算放大器電路100,如同於第10圖中所 示者;以及在第U圖中所示之時間圖,其顯示運算放大電 路1〇〇之操作。在第u圖中從時間之偏移抵消準備期 ,將開關SWloi與SW103導通(〇N),且將開關§貿1〇2 切斷(OFF)。由於並未將輸出電壓v〇J回饋至NM〇s電晶體 1234758 M101之閘極,且用於NM〇s電晶體乂⑺丨與“⑺]之閘極電 壓是在輸入電壓VIJ,此差異對(pair)輸入電路115操作為至 電流鏡電路114之電流源。在另一方面,由於將輸出電壓 VOJ回饋至NMOS電晶體M108之閘極,此電壓跟隨電路是 5以電流鏡114構成;差異放大器電路包括··差異對輸入電路 116與輸出緩衝電路112以傳導回饋控制,以致於輸出電壓 VOJ接近參考電壓Vref。在此情形中,由於用於M〇s電晶體 之閘極氧化物薄膜厚度之擴散,電壓V101與V102彼此並不 袓等,而造成輸出電壓v〇J對輸入電壓VIJ之偏移。電容器 10 C101是由包含偏移之輸出電壓VOJ充電與放電,以及在開 關SW103側上電極之電壓等於輸出電壓v〇J。這即是,在其 穩疋狀怨中,將輸出電壓V〇J儲存於電容器Cih中。 在時間t2 ’當開關SW101與SW103切斷(OFF),且將開 關SW102導通(on)時;而將差異對輸入電路115與116之操 15作反轉,且此電壓跟隨器是以差異放大電路111與輸出緩衝 電路112構成以進行回饋作業,以致於輸出電壓VOJ接近輸 入電壓VIJ。在此情形中,此NMOS電晶體M108之閘極電壓 在時間t2等於輸出電壓V〇J。即使當r差異:對輸入電路115與 116之操作反轉時,由於差異對輸入電路115與116與電流鏡 20 U4並聯,電晶體M102、M108以及M109之閘極電 壓與在日守間t2切換之前穩定狀態中之電壓相等。此用於 NMOS電晶體M101之電壓之回饋控制是在此狀態中穩定下 來,而其與在切換之前電壓之輸入電壓VIJ對準。這即是將 偏移電壓抵消,且將與輸入電壓VIJ相等之輸出電壓V0J輸 1234758 出0 此外,日本專利中請案號JP_A N。2眼16觀揭示 10 15 置之概要結構,其使料有偏移抵消功能 運异放大電路作為資料驅動器(線路驅動器),如同在第12 圖中所顯不者。在液晶顯示面板2G中,在垂直方向中延伸 之夕個f料線121、與在水平方向中延伸之多個掃瞒線122 彼j相㈣成,且在相對紅交點各形成料。資料線i2i 與線122之終端各連接^料轉_(轉驅動器⑽ 與掃晦驅動11140。控制電路15()根據由外部供應之:視訊 #唬、像素時脈信號、水平同步信號、以及垂直同步信號, 將』不貝料彳§號與時脈信號供應給資料驅動器(線路驅動 器)130,以及將掃瞄控制信號供應給掃瞄驅動器丨4〇。此資 料驅動器(線路驅動器)130輸出顯示資料,而同時在每一個 水平掃目田期間(以及在每一個像素上),將相對於接地電壓 GND之正極性電壓與負極性電壓轉換。在資料驅動器(線路 驅動器)130中,在其輸出級形成:具有偏移抵消功能之正 極性電壓跟隨器131,以及具有偏移抵消功能之正極性電壓 跟隨器132,此兩跟隨器連接至液晶顯示面板12〇之資料線 121,以致於其輸出藉由切換電路133而並聯或交互連接, 此切換電路是在設有正與負極性偏移抵消功能之電壓跟隨 器之每一相鄰對上。此設有正極性偏移抵消功能之電壓跟 隨器131具有與運算放大器電路100相同的結構,以及此設 有負極性偏移抵消功能之電壓跟隨器132具有結構是將運 算放大器電路100中之NMOS電晶體與PMOS電晶體彼此取 20 1234758 代。 然而,由於使用恆定值 之I考電壓Vref作為用於抵消 運异放大器偏移之參考電壓, 在輪出電壓VOJ與參考電壓
Vref之電壓差異大之情形中, 予厂^ 々耗費許多時間對包含偏移 電壓之輸出電龄0J進行回饋控制。為此原因,假設在此 種情形中須要長的偏移抵消準備期間。因此,這妨礙了對 於偏移抵消準備期間之縮短而造成問題。 10 此外,在液晶顯不裝置中,在顯示線之數目增加以使 得液晶顯示I置更精密之情料,必腳短水平時間期 間。然而’在曰本專利申請案號JP_AN〇.2〇〇;M68936中之 液晶顯示裝置中,由於在水平時間期間中存在偏移抵消準 備期間’欲縮短整個水平時間期間是困難的,而會造成問 題0 【福^月内溶1】 15 發明概要 本發明可以解決上述習知技術所具有問題至少之一。 因此,本發明之目的為提供:種運算放大器其能夠在較短 時間完成偏移抵消、線路驅動器、以及液晶顯示裝置其能 夠縮短線路之水平時間期間。 20 為達成此目的,根據本發明之第一觀點提供一種運算 放大器,其中包括設有電流鏡電路之差異放大器電路。此 運算放大器包括:第一開關、連接至此差異放大器電路之 反相輸入端子與非反相輸入端子間之部份;第二開關、連 接至此運算放大器之輸出端子與反相輸入端子間之部份, 1234758 此第二開關控制與第一開 分對輸入電路,1中將用^反之導*與非導$狀恶,差 %a " ' ;第—電晶體之電流通路端子與 -電流端子邀$心、子、分別連接至電流鏡之第 \ —電狀黾子;苐三開關、連接至第一電晶 _ :、此運算放大器之輪出端子間之部份,當第-開 關在·狀心中時、將第三開關設定為導電狀態,當第一 開關在非導電狀態中時、將第三開關設定為非導電狀態; 5 10 15 第電各器、連接至第一電晶體之閘極與預設電壓之間之 部伤’第四開關、連接至第二電晶體之閘極與此運算放大 器之輸出端子間之部份,當第二開關在導電狀態中時、將 第四開關設定為導電狀態預設長度之時間期間;以及第二 電容、連接至第二電晶體之閘極與預設電壓之間之部 份,其中,此運算放大器具有偏移抵消功能。 根據本發明之第二觀點提供一種運算放大器,其中包 括設有電流鏡電路之差異放大器電路。此運算放大器包 括:第一開關、連接至此差異放大器電路之反相輸入端子 與非反相輸入端子間之部份;第二開關、連接至此運算放 大器之輸出端子與反相輸入端子間之部份,此第二開關控 制與第一開關相反之導電與非導電狀態;差分對輸入電 20 路,其中將用於第一電晶體之電流通路端子與用於第二電 晶體之電流通路端子、分別連接至電流鏡之第一電流端子 與第二電流端子;第三開關、連接至第一電晶體之閘極與 此運算放大器之輸出端子間之部份’當第一開關在導電狀 態中時、將第三開關設定為導電狀態,當第一開關在非導 1234758 電狀態中時、將第三開關設定為非導電狀態;第一電容器、 連接至第一電晶體之閘極與預設電壓之間之部份;第五開 關、連接至第二電晶體之閘極與非反相輸入端子間之部 份,當第二開關在導電狀態中時、將第五開關設定為導電 5 狀態預設長度之時間期間;以及第二電容器、連接至第二 電晶體之閘極與預設電壓之間之部份,其中,此運算放大 器具有偏移抵消功能。 在根據第一觀點與第二觀點之運算放大器中,在當第 二開關在導電狀態以及第一與第三開關是在非導電狀態中 10 時,提供輸出期間。其例如使用接地電壓作為預設電壓。 在根據第一觀點之運算放大器中,在當第二開關在導電狀 態期間時將第四開關設定為導電狀態預設時間期間。因 此,將運算放大器輸出端子之電壓值儲存於第二電容器 中。在根據第二觀點之運算放大器中,在當第二開關在導 15 電期間中時,將第五開關設定為導電狀態預設時間期間, 其中將非反相輸入端子之電壓值儲存於第二電容器中。此 預設時間期間之長度與其開始時間,可以為第二開關是在 導電狀態期間中之任何時間期間。即使此運算放大器之輸 出端子之電壓值、或非反相輸入端子之電壓值,在第二開 20 關之導電期間改變最多,此將第四與第五開關設定為導電 狀態之開始設定期間可以為時點,其在改變成穩定狀態後 對此電壓值經過足夠長之時間,以及在改變後之電壓值之 預設長度時間期間可以為任何長度,只要此電壓值在改變 之後被儲存足夠長之時間。在輸出期間,此輸出端子之電 10 1234758 壓值與非反相輸人端子之電壓值實f上相等。t次當第 二開關之導電狀態、第四或第五開關被切換為非導電狀 態、以及第-與第三開關被切換為導電狀態時,其進入偏 移準備期間。由於此第三開 大器之輸出端子之電壓值被 關是在導電狀態,此在運算放 回饋至第一電晶體之閘極。此 外,運算放大器之輸出端子之電壓值或在非反相輸入端子 之電壓值,是在其導電狀態改變之前料於第二電容器 中,且施加至第二電晶體之閘極。 10 因此,在此偏移抵消準備期間,此運算放大器之輸出 端子之電壓值藉由第三開關成為導電狀態、而_至第_ 電晶體之’。因此’將其控制以致於此運算放大器輸出 端子之電壓值、實質上與第 二電容器之電壓值相等,其等 於此輸出端子導電狀悲^:變之前在此輸出端子之電壓值。 15 於是此運#放大H可以作為電壓紐賴作。然而在此期 間將其控制,以致於第一開關電性導通,且加上差異放大 器電路之偏移電壓。因此,將運算放大器輸出端子之電壓 值’而回饋至相對於第二電容器之電壓值之偏移電壓所偏 矛夕電壓。在習知技術中,使用固定值電壓作為參考電壓用 於抵消運算放大器之偏移。因此,如果在運算放大器輸出 端子之電壓與此固定值電壓間之電壓差異大的話,則須要 長的時間以完成回饋控制。因此,在習知技術對於此種情 化須要採用長的偏移抵消準備期間,其妨礙縮短此偏移抵 /肖準備期間。然而’在根據本發明第一與第二觀點之新穎 陵之運异放大器中’當回饋控制開始時,此第二電容器之 20 1234758 電壓值貫負上與運算放大器輸出端子之電壓值相等。因此 可縮短完成回饋控制之時間。因而,可以縮短偏移抵消準 備期間。 根據本發明之第一觀點,其亦設有線路驅動器用於放 5大在重複出現之每個輸出期間由輸入信號各輸入所輸入之 至少一輸入信號;此線路驅動器包括分配給各輸入信號之 運算放大器用於放大此輸入信號。各運算放大器設有差異 放大電路’其中包括電流鏡電路。其中各運算放大器包括: 第一開關、連接至此差異放大器電路之反相輸入端子與非 10 反相輸入端子間之部份;第二開關、連接至此運算放大器 之輸出端子與反相輸入端子間之部份,此第二開關控制與 第一開關相反之導電與非導電狀態;差分對(pair)輸入電 路,其中將用於第一電晶體之電流通路端子與用於第二電 晶體之電流通路端子、分別連接至電流鏡之第一電流端子 15 與第二電流端子;第三開關、連接至第一電晶體之閘極與 此運算放大器之輸出端子間之部份,當第一開關在導電狀 態中時、將第三開關設定為導電狀態,當第一開關在非導 電狀態中時、將第三開關設定為非導電狀態;第一電容器、 連接至第一電晶體之閘極與預設電壓之間之部份;第四開 2〇關、連接至第二電晶體之閘極與此運算放大器之輸出端子 間之部份,當第二開關在導電狀態中時、將第四開關設定 為導電狀態預設長度之時間期間;以及第二電容器、連接 至第二電晶體之閘極與預設電壓之間之部份,其中,此線 路驅動器具有偏移抵 >肖功月匕。 12 1234758 根據本發明之第二觀點,其亦設有線路驅動器用於放 大在重複出現之每個輸出期間由輸入信號各輸入所輸入之 至少一輸入信號;此線路驅動器包括分配給各輸入信號之 運算放大器用於放大此輸入信號。各運算放大器設有差異 5放大電路,其中包括電流鏡電路。其中各運算放大器包括· 第二開關、連接至此運算放大器之輸出端子與反相輪入端 子間之部份,此第二開關控制與第一開關相反之導電與非 導電狀態;差分對(pair)輸入電路,其中將用於第—電晶體 之電流通路端子與用於第二電晶體之電流通路端子、分別 10連接至電流鏡之第一電流端子與第二電流端子;第三開 關、連接至第一電晶體之閘極與此運算放大器之輸出端子 間之部份,當第-開關在導電狀態中時、將第三開關設定 為導電狀態,當第一開關在非導電狀態中時、將第三開關 設定為非導電狀態;第-電容器、連接至第一電晶體之門 15極與預設電壓之間之部份;第五開關、連接至第二電^ =閘極與非反相輸人端子間之部份,#第二開關在導^狀 悲中日寸、將第五開關設定為導電狀態預設長度之時間期 間,以及第二電容器、連接至第二電晶體之閘極與預設 壓之間之部份,其中,此線路驅動器具有偏移抵消功能 2〇 目此,可以實現線路驅動ϋ ,其縮短偏移抵消準備期 間。因而,可以加快線路驅動器之操作速度。 , 根據本發明之第-觀點,設有液晶顯示裝置,复用於 在重複出現之每個水平期間、經由多個資料線施加影像二 料電壓信號;此液晶顯示裝置包括分配給各影像資料^ 1234758 信號之運算放大器用於放大此輸入信號。各運算放大器設 有差異放大電路,其中包括電流鏡電路。其中各運算放大 器包括:第一開關、連接至此差異放大器電路之反相輸入 端子與非反相輸入端子間之部份;第二開關、連接至此運 5算放大器之輸出端子與反相輸入端子間之部份,此第二開 關控制與第一開關相反之導電與非導電狀態;差分對(pair) 輸入電路,其中將用於第一電晶體之電流通路端子與用於 第二電晶體之電流通路端子、分別連接至電流鏡之第一電 流端子與第二電流端子;第三開關、連接至第一電晶體之 10 閘極與此運算放大器之輸出端子間之部份,當第一開關在 導電狀態中時、將第三開關設定為導電狀態,當第一開關 在非導電狀態中時、將第三開關設定為非導電狀態;第一 電容器、連接至第一電晶體之閘極與預設電壓之間之部 份;第四開關、連接至第二電晶體之閘極與此運算放大器 15之輸出端子間之部份,當第二開關在導電狀態中時、將第 四開關設定為導電狀態預設長度之時間期間;以及第二電 容器、連接至第二電晶體之閘極與預設電壓之間之部份, 其中’此液晶顯示裝置具有偏移抵消功能。 根據本發明之第二觀點,設有液晶顯示裝置,其用於 20 在重複出現之每個水平期間、經由多個資料線施加影像資 料電壓信號;此液晶顯示裝置包括分配給各影像資料電壓 化號之運算放大器用於放大此輸入信號。各運算放大器設 有差異放大電路,其中包括電流鏡電路。其中各運算放大 器包括:第一開關、連接至此差異放大器電路之反相輸入 14 1234758 端子與非反相輸入端子間之部份;第二開關、連接至此運 算放大器之輸出端子與反相輸入端子間之部份,此第二開 關控制與第一開關相反之導電與非導電狀態;差分對(pair) 輸入電路,其中將用於第一電晶體之電流通路端子與用於 5 第二電晶體之電流通路端子、分別連接至電流鏡之第一電 流端子與第二電流端子;第三開關、連接至第一電晶體之 閘極與此運算放大器之輸出端子間之部份,當第一開關在 導電狀態中時、將第三開關設定為導電狀態,當第一開關 在非導電狀態中時、將第三開關設定為非導電狀態;第一 10 電容器、連接至第一電晶體之閘極與預設電壓之間之部 份;第五開關、連接至第二電晶體之閘極與非反相輸入端 子間之部份,當第二開關在導電狀態中時、將第五開關設 定為導電狀態預設長度之時間期間;以及第二電容器、連 接至第二電晶體之閘極與預設電壓之間之部份,其中,此 15 液晶顯示裝置具有偏移抵消功能。 因此,可以實現設有運算放大器之液晶顯示裝置,其 可縮短偏移抵消準備期間。因而,可以達成較高畫質之液 晶顯示裝置。 根據本發明之第三觀點,其亦設有線路驅動器用於放 20 大在每個輸出期間重複出現之由輸入信號各輸入所輸入之 至少一輸入信號;此線路驅動器包括:運算放大器用於放 大輸入信號,其數目較輸入信號之數目至少大一;以及開 關部用於藉由接收輸入信號在放大操作中選擇與切換至運 算放大器,此開關部在每個輸出期間切換,其中此偏移抵 15 1234758 消是在輸出期間以外所選擇之運算放大器上達成。 ▲此輸入彳§號輸人之各所選擇之運算放大器,藉由各輸 入u之輪入將輸人信號放大,以及將經放大之信號輸 出。此外,當此經選擇之選擇之運算放輸出信號時, 5此,移抵消是在未輸入此等輸入信號之至少一未經選擇之 • 器上Μ施。此切換部在每個輸出期間將經選擇之 運算放大器切換至其他運算放大器,以及在每個輸出期間 將未經選擇之運算放大器切換至其他未被選擇之運算放大 器。將此切換部切換,以致於將所有運算放大器依序切換 10至未被k擇之運异放大器,而在所有運算放大器上實施偏 移抵4因此,在各輸出期間之前無須提供偏移抵消準備 期間。因而,在輸出期間内無須設置偏移抵消期間。 根據本^明之苐二觀點,設有液晶顯示裝置,其用經 由在每個水平期間重複出現多個資料線施加影像資料電壓 15信號,此液晶顯示裝置包括:運算放大器用於放大輸入信 號,其數目較輸入信號之數目至少大一;以及開關部用於 藉由輸入信號之接收在放大操作中選擇與切換至運算放大 為,此開關部在每個輸出期間切換,其中此偏移抵消是在 輸出期間未選擇之運算放大器上實施。 2〇 因此’在各輸出期間之前無須提供偏移抵消準備期 間,以及可以縮短一個水平期間。因而,可以藉由增加用 於顯示之線條之數目,而達成液晶顯示裝置之高晝質。 根據本發明之第四觀點,設有偏移抵消電路其交替地 執行偏移電壓擷取作業。其中,擷取運算放大器之偏移值, I234758 2作為2對於參考電壓與偏移電壓抵消作業之差異電壓, 1出電壓冊法差異電壓。其中,在此偏移電壓擷 取作業中所使+ ^ 多考電壓是:在偏移電壓擷取作業之前 之輸入電壓,式大# ς 、, 及在偏和電壓擷取作業之前在偏移電壓抵消 作業之後之輸出電壓。 、、在偏移電壓抵消作業中,將差異電壓從輸出電壓中抵 4在偏移電壓抵消作業之後可以獲得輸出電壓,從此輸 出電壓可以將對應於輸入電壓之偏移值抵消。偏移電壓擷 取作業是-種回饋控制,以致於運算放大器之輸出電壓例 _ 〇如應包括·運舁放大器相對於參考電壓之偏移值作為差異 電壓。使用在偏移電壓擷取作業之前所獲得之輸入電壓、 或在偏移電壓榻取作業之前且在偏移電壓抵消作業之後所 獲得之輸出電壓作為參考電壓。此在偏移電壓抵消作業之 後所獲得之輸出電壓,對應於抵消了抵消值之輸出電壓。 15此彳文其抵消值之輸入電壓或輸出電壓可以由維持電容器等 電壓之機構保持。因此,偏移電壓擷取作業中可以使用所 保存之電壓作為參考電壓。 修 由於當偏移電壓擷取作業開始時,此參考電壓與運算 放大器之輸出端子之電壓值實質上相等,可以縮短偏移電 20壓擷取作業之時間。因此,可以縮短偏移電壓掏取作業之 期間。 - 本發明以上與其他目的以及新穎之特點、將由以下古羊 細說明並參考所附圖式而為明顯。然而,必須特別瞭解的 是,此等圖式只用於說明之目的,其用意並非作為本發明 17 1234758 限制之定義。 圖式簡單說明 第1圖為根據第一實施例之第一例之運算放大器之電 路圖; 5 第2圖為根據第一實施例之第一例之運算放大器之時 間圖; 第3圖為根據第一實施例之第二例之運算放大器之電 路圖,
第4圖為根據第二實施例之電路方塊之概要圖; 10 第5圖為根據第二實施例之電路方塊之時間圖; 第6圖為根據第二實施例之運算放大器之切換操作表 ⑴·’ 第7圖為根據第二實施例之運算放大器之電路圖; 第8圖為根據第二實施例之運算放大器之時間圖; 15 第9圖為根據第二實施例之運算放大器之切換操作表
(2); 第10圖為設有傳統偏移抵消功能之運算放大器之電路 圖, 第11圖為設有傳統偏移抵消功能之運算放大器之時間 20 圖; 第12圖顯示液晶顯示裝置之概要結構; 第13圖顯示傳統線路驅動器之結構;以及 第14圖為用於說明傳統線路驅動器之操作之時間圖。 I:實施方式3 18 1234758 較佳實施例之詳細說明 現在參考第1至9圖詳細說明··根據本發明之關於設有 7移抵消功能之運算放大器、線路驅動器、以及液晶顯示 裝置之實施例。現在參考第丨與]圖說明本發明第一實施例 5中之第-較佳實施例。第i圖顯示具有第一實施例偏移抵消 電路之運异放大器10之電路圖。此運算放大電路丨包括:電 肌鏡電路2、第一差異對輸入電路3、以及輸出緩衝電路6 ; 且偏移抵消電路5具有第二差異對輸入電路4。此電流鏡電 路2與第一差異對輸入電路3構成差異放大電路7。第一差異 1〇對輸入電路3與第二差異對輸入電路4連接至第一電流端子 N1與第二電流端子N2,两與電流鏡電路2並聯。在電流鏡 電路2中,PMOS電晶體M4與M5之源極連接至電源電壓 VDD,以及PMOS電晶體M4與M5之閘極連接至pm〇s電晶 體M4之汲極。在差異對輸入電路3中,NMOS電晶體Ml與 15 M2之源極連接至NMOS電晶體之M3之汲極,以及電晶體 M3之源極連接至接地電壓GND。此NMOS電晶體M3在其閘 級被施加偏壓VBB作為恆定電流源。輸出緩衝電路6包括: 串聯於電源電壓VDD與接地電壓GND之間之PMOS電晶體 M6與NMOS電晶體M7,且NMOS電晶體M7在其閘級被施加 2〇 偏壓VBB作為恒定電流源。電晶體M6之汲極連接至輸出端 子VOUT。 此外,開關SW1是連接介於反相輸入端子N5與非反相 輸入端子N6之間,以及開關SW2是連接介於轉換輸出端子 VOUT與運算放大器之反相輸入端子N5之間。偏移抵消電 19 1234758 路5包括:結構與第一差異對輸入電路3相同之第二差異對 輸入電路4、第一電容器CU、第二電容器C2、開關SW3以及 SW4。 第一電容器C1之一端連接至節點N3,而以NMOS電晶 5體M8之閘極與電谷态C1之另一端連接至接地電位gnd。第 二電容器C2之一端連接至節點N4,而wNM〇s電晶體M9 之閘極與電谷器C2之另一端連接至接地電位gnd。此外, 開關SW3連接介於節點N3與輸出端子v〇UT之間,以及開 關SW4連接介於節點N4與輸出端子ν〇υΤ之間。 10 然後,說明本實施例之操作。第2圖為時間圖。此設有 本發明偏移抵消功能之運算放大器1〇具有:偏移抵消準備 期間HC1、與在水平期間H1之中之輸出期間HT1 ,以及重 複像疋HI、H2......之水平期間。將水平期間Hn中之輸出電 壓定義為輸出電壓VO(n)、以及輸入電壓定義為輸入電壓 15 VI(n)。此外’將在本發明運算放大器10中節點N3、N4之電 壓界定為VC1與VC2,而將現有運算放大器1〇〇中節點N1〇3 與1^104之電壓界定為乂(:101與乂(:102。在第2圖中輸出期間 HT1之時間tl,開關SW2導通以及開關swi與SW3切斷。此 外,開關SW4是在切斷狀態。在此情形中,由於此偏移是 20藉由稍後說明之原理而抵消,此用於輸出電壓v〇(l)之電壓 值是與輸入電壓VI(1)之電壓值vv〇相等(第2圖中箭頭]^)。 然後’從時間t2至t3執行操作,在輸出期間HT1實施操 作將輸出電壓V〇(l)之輸出值vv〇儲存於第二電容器中。 這即是在時間t2 ’將開關SW4導通(on)以使得第二電容器C2 20 1234758 與輸出端子νουτ導通。由於輸出電壓V0⑴之輸出值vv〇 儲存於第一電谷裔€2中,此在節點N4之電壓VC2亦為電壓 值vv〇然後’在預設時間期間後之時間t3,將將開關S綱 刀斷(off)以使得第二電容器C2與輸出端子不導通。這 5在輸出期間111^1將輸出電壓V〇(l)之輸出值νν0儲存於第二 _ 電各器C2中(第2圖中箭頭k2)。 因此’從時間t2至斜之預設期間必須枝夠長度能夠 完成充電/放電,而且是當儲存於第二電容器(:2中電壓值之 數量改變為最大時,且此值是藉由例如:第二電容器C22 擊 10電容、輸入電壓v〇之電壓值之變化範圍、以及接線電容而 決定。此開關SW4導通與切斷之時間,可以在輸出期間Ητ 中,以及即使在此輸出期間HT中當在運算放大器之輸出端 子上之電壓值改變最大時、此在改變之後將電壓值穩定足 夠期間之後,可以被界疋為將開關SW4設定為導通狀蘇之 15期間之開始時間;以及在第二電容器C2之改變後足以儲存 電壓值之期間,可被界定為將開關SW4保持導通之期間長 度。 Φ 然後,在時間t4進入水平期間H2之偏移抵消準備期間 HC2。在水平期間H2中,將用於水平期間H2中之輸入電壓 20 VI(2)(電壓值VV1)施加至輸入端子VI(2)。然後,在第!圖 中,將開關SW1、SW3導通且將開關SW2切斷。 ' 開關SW4是在切斷狀態。在偏移抵消準備期間HC2, 藉由將開關SW1導通,而將相同輸入電壓VI(2)施加至電晶 體m、M2之閘極,以及藉由將開關SW3導通,將輸出從電 21 1234758 晶體M6之汲極回饋至電晶體M8之閘極。此外,在輸出期間 HT1將儲存於第二電容器C2中之輸出電壓V0(1)之電壓值 VVO,施加至電晶體M9之閘極。 如果電晶體Ml、M2之閘極-源極電壓/汲極電流特徵擴 5 散,則即使當將相同之輸入電壓VI(2)(電壓值VV1)施加於 此兩電晶體之閘極,其所造成之汲極電流不同。例如,此 擴散是如此,以致於電晶體M2之驅動性能表現較高,則電 晶體M2之汲極電流大於電晶體Ml之汲極電流。在此假設此 等流入電流鏡電路2之第一電流端子N1與第二電流端子N2 10 之電流值相同。將此作為電晶體M8之閘極電壓值之在節點 N3之電壓VC1回饋,以致於汲極電流吸收由在電晶體繼與 M2間特徵擴散所造成不同之沒極電流,而流入電晶體Mg 與M9(以致於電晶體Ml、M8汲極電流之總值,等於電晶體 M2、M9汲極電流之總值)。 15 然後,在時間t5之穩定狀態中,藉由相對於節點N4之 電壓VC2(所儲存之輸出電壓V0(丨)(電壓值vv〇))之偏移電 壓Voff ,將節點N3之電壓VC1設定為偏移電壓(在節點N4i 電壓VC2(電壓值VV0)+偏移電壓v〇ff)(在第2圖中點ρι), 以及相同電流流至第一電流端子N1與第二電流端子]^2,以 20達成穩疋狀怨。然後,將包含在節點N3之偏移電壓之電壓 vci儲存於電谷器ci中。這即是,將相同輸入電壓VI(2)(電 壓值VV1)施加至電晶體“丨與!^]之閘極、而於此狀態中所 產生之偏移汲極電流儲存於偏移抵消電路5中。 在第2圖所不之時間圖中,將本發明運算放大器中節 22 1234758 點N303之電壓VC1之穩定期間TT1、與現有運算放大器1〇〇 中節點N103之電壓VC1之穩定期間TT1〇1作比較而說明。在 日守間t4當開關SW3導通時,使得節點Ν3與輸出端子ν〇υτ ^通。由於輸出端子V〇UT與各種電路連接且具有較大負 5載,因此,在時間以節點Ν3上電壓VC1是輸出端子VOUT之 輸出電壓VO(l)(電壓值νν〇)(第2圖中箭頭匕)。然後,由於 k電壓值VVO開始作為開始點以輸出電壓ν〇(2)作回饋控 制,而以相對於作為參考電壓之節點Ν4電壓VC2之偏移電 壓Voff而偏移電壓,以使得相同電流流至第一電流端子^^ 10與第一電/瓜知子N2,以達成穩定狀態。由於將輸出端子 νουτ連接至各種負載,在大幅改變輸出電壓v〇(2)之電壓 值之情形中,其須要長的穩定時間一直至電壓值之穩定為 止,但疋當穩定時間長時則無法縮短偏移抵消準備期間而 產生問題。14即是為重要採用一種方法,其在偏移抵消準 15備期間HC2中不會大幅改變輸出電壓V0(2)之電壓值。 在本發明之運算放大器1〇中,此參考電壓(時間料節點 N4上之電壓VC2)是儲存於電容器〇中之輸出電壓 V〇(l)(電壓值VV0)(第2圖中點P2)。此外,此在起始點用於 偏移抵消準備期間HC2之輸出電壓v〇(2)之電壓值亦為 20 VV0(第2圖中點P3)。因此,此兩者均為相同,以電壓值Vv〇 作為起始點開始、藉由偏移電壓v〇ff以偏移電壓,而實施 輸出電壓V0(2)之回饋控制,此用於穩定所須時間(穩定時 間TT1)可以為短,且在時間t5完成穩定。 在另一方面,在之運算放大器100中,此參考電壓(時 23 1234758 __N1G4上之電壓他2)是以參考電壓加桃為恆定 :壓(弟2圖中點B1)。此外,此在偏移抵消起始點之輸出電 壓V〇J(2)是電壓值VV0(第2圖中點B2)。因此,當電壓值卿〇 與電壓值恤大幅不_,_残由財考電壓㈣作為 5翏考電壓(Vref+Voff)(第2圖中點B 3 )、從電壓值vv〇開始藉 由偏移電壓醫將電壓偏移,而對輸出電壓⑽⑺實施^ 饋控制。在此情形中,此用於穩定所須時間(穩定時間 T101) ’是較本發明中之穩定時間TT1為長,且最後在時間 t5a完成穩定。 1〇 這即是在本發明中,此用於回饋控制所須時間藉由調 整較通常所須時間縮短,以致於可藉由回饋控制而用以下 方式改變輸出電壓V0(2)至多至偏移電壓Voff :藉由調整在 偏移抵消準備期間HC2中之參考電壓(點P2,在節點N4之電 壓VC2)作為在水平期間hi、其為一水平期間(第2圖中p4) 15中之輸出電壓V〇。在另一方面,在現有之運算放大器中, 由於參考電壓為恆定(電壓值Vref),在此情形中此用於偏移 抵消準備期間開時間(在第2圖中點B2)之輸出電壓v〇J(2) 之電壓與參考電壓(在第2圖中點B1)相當不同,則必須將輸 出電壓V0(2)改變至參考電壓值vref附近,且其較回饋控制 2〇 耗用更長時間。 在此被認為此種情形中,此用於輸出電壓回饋控制中 之通過速率(through rate)(每單位時間所改變之電壓數 量)=1.8(V/Vs)、偏移電壓Voff之電壓值=〇·4(ν)、參考電壓 Vref=7.6(v)、電壓值νν0=5·7(ν)、以及電壓值VV1=9.9(V)。 24 1234758 在現有的運算放大器100中,此輸出電壓V0J必須從電壓值 VV0(5.7V)開始以2·3(ν)改變至參考電壓Vref(7.6(v))+偏移 電壓Vref(0.4(v)),以及當根據通過速率計算時,對於穩定 時間TT101須要1.28(ps)。在另一方面,在根據本發明之運 5异放大器10中,由於電壓VC1從電壓值vvO開始可以改變如 同偏移電壓值Voff(0.4(v))之多,可以看出可將穩定時間TT j 縮短至0.22(ps),即,縮短大約1/6。 此外,在完成穩定期間後,當其進入時間t6時其進入 輸出期間HT2 ;其中,如同於第1圖中所示:開關SW2導通、 10開關SW1、SW3切斷(turned off)。開關SW4是在切斷狀態 中。在電晶體M8與M9之閘極,其電壓是與在偏移抵消準備 期間HC2中者相同,而對應於電晶體Ml與M2間電流驅動表 現間之差異,此電壓是由第一電容器C1與第二電容器C2維 持。因此,此流至電晶體M8、M9之沒極電流流動,以致於 15 吸收流至電晶體Ml與M2之汲極之電流之差異。這即是,假 設此等流至電流鏡2之第一電流端子N1與第二電流端子N2 之電流值相等,此電流流動以致於:在電晶體Ml與M8中汲 極電流之總數量,等於在電晶體M2與M9中汲極電流之總數 量。由於在此種狀態中,在反相輸入端子N5與非反相輸入 20 端子N6上之電壓相等,此在輸出端子VOUT之輸出電壓 VO(2)在電壓值VV1穩定下來,此電壓值與在輸入端子VIN 之輸入電壓VI(2)(第2圖中點P5)相等。這即是實施偏移抵 消。 此外,參考第3圖說明具有根據本發明第一實施例之第 25 !234758 。此運算放大器20具
在第一例之運算放大器10中, 二例之偏移抵消電路之運算放大器2〇 有.節點N7、設置介於節點N4與第二 相同,因此省略重覆之說明。此外, 器忉中,開關SW5之操作與開關SW4 之操作相同。 因此,參考電壓(在節點!^4上之電壓VC2)可以界定為 在先前水平期間之輸入電壓VI,而非在第一例之運算放大 器10中者,其中,參考電壓為在先前水平期間之輸出電壓 VO。因此,運算放大器20亦具有結構,其輸出電壓▽〇可 以藉由偏移電壓Voff經由回饋控制而改變,且可以將在偏 移抵消準備期間中之回饋控制時間較通常縮得更短。 此第二差異對輸入電路4為差異對輸入電路,電晶體 15 M8為第一電晶體、電晶體M9為第二電晶體、以及接地電壓 GND為預先設定電壓。 在本發明之運算放大器中,如果將其偏移抵消期間保 持與現有之運算放大器中者相等,由於在本發明之運算放 大器中、在相等期間中藉由回饋控制所改變電壓之數量較 20小,因此可以降低電流消耗。例如,如同對於第一例說明, ‘經由回饋控制實施改變時,其中,各藉由在現有運算放 大器中之參考電壓值Vref+偏移電壓Voff(l.28(V))、以及藉 由本發明中偏移電壓Voff(0.4(V))之穩定期間τΤι〇1 (1·28(μδ)),已經在例如用於第一例中說明。此在目前運算 26 1234758 放大器中所消耗之電流為17(μΑ),而在本發明運算放大器 中所消耗之電流為11·5(μΑ),且電流消耗降低3〇〇/0。 如同以上說明,此根據本發明第一實施例之運算放大 器,在偏移抵消準備期間HC中,將在輸出端子VOUT上之 5電壓值V0藉由開關SW3之導通、而回饋至電晶體Μ8之閘 極,且被控制以致其與在第二電容器C2上之電壓值實質上 相等,其中具有在狀態改變之前輸出端子上之電壓值。在 此期間中,開關SW1導通且加入此差異放大電路7之偏移電 壓而被控制。因此,藉由相對於第二電容器C2之電壓值之 10 偏移電壓,將在輸出端子VOUT上之電壓值VO回饋控制至 偏移電壓。因此,由於在第二電容器C2上之電壓值與在輸 出端子VOUT上之電壓值、在回饋控制開始時實質上相等, 而可以縮短一直至回饋控制完成之時間。因此,可以縮短 偏移抵消準備期間HC。 15 現在使用本發明之運算放大器說明用於液晶顯示裝置 驅動電路與液晶顯示裝置之第二實施例。在第13圖中摘要 且概要顯示在第12圖中所示之液晶顯示裝置之線路驅動器 130中設有偏移抵消功能之電壓跟隨器13丨之形成方法。在 線路驅動器130中,將多個輸入與輸出端子配置成區塊,且 20此等區塊是藉由對應於構成線路驅動器130之像素數目之 數目而配置。第13圖顯示作為例子之區塊135,其具有6個 輸入與6個輸出。區塊135具有輸入端子DIJ1至DIJ6、以及 輸出端子DOJ1至DOJ6。將顯示資料D1至D6從控制電路15〇 輸入至資料輸入端子DIJ1sDIJ6,以及從資料輸出端子 27 1234758 DOJI至DOJ6輸出至各別相對應之資料線12卜此外,將此 等作為電壓跟隨器之運算放大器AJ1至AJ6設置在介於、資 料輸入端子DIJ1至DIJ6與資料輸出端子DOJ1至DOJ6之間 之每一個輸入與輸出端子上。此從資料輸入端子DIJ1輸入 5之資料是輸入至運算放大器AJ1之非反相輸入,以及此從運 异放大器AJ1之輸出所輸出之資料、是經由資料輸出端子 D0J1輸出至資料線121(第12圖)。此外,偏移抵消控制信號 0S是經由偏移抵消控制信號輸入端子〇8丁輸入至運算放大 器 AJ1 至 AJ6。 10 第14圖顯示時間圖,其說明現有之線路驅動器130之操 作。一水平期間H1具有:偏移抵消準備期間HC、輸出期間 HT1、以及實施用於水平期間之重複操作η卜H2.....。例 如,在S-XGA液晶面板(像素之數目:1〇24χ768)之例中,一 畫面期間是由水平期間Η1至Η768所構成。此外,各運算放 15 大器AJ1至AJ6是由例如以設有偏移抵消功能之運算放大電 路1〇〇所構成,如同於第10圖中所示者。此偏移抵消準備期 間HC1是對應於從未圖示之信號產生器輸入之偏移抵消控 制信號OS而開始至區塊135,而被轉換至高位準,藉由它而 使得在運算放大器100中之開關SW101與SW103導通、以及 20使得開關SW102不導通(第1〇圖),且抵消用於運算放大器 AJ1至AJ6之偏移。然後,此偏移抵消準備期間HC1是對應 於偏移抵消控制信號OS而結束,而轉換至低位準。藉由它 而使得開關SW101與SW103不導通、以及使得開關SW102 導通。因此,將運算放大器AJ1至AJ6操作為電壓跟隨器, 28 1234758 以及將輸入電壓輸入至資料輸入端子DIJ1至DIJ6、且輸出 至資料輸出端子D0J1至D0J6。如同以上說明在習知技術 中,此偏移抵消準備期間HC與輸出期間HT為必須。然而’ 在XGA顯示器之例中,此水平期間Η必須小於或等於 5 20(ps)。一水平期間Η通常包括,例如:偏移抵消準備期間 HC其值為2(μ8)、以及輸出期間ΗΤ其值為18(μ3)。然後,為 了進一步精製液晶’必須進一步縮短水平期間Η,而此偏移 抵消準備期間HC之存在會造成問題。 第4圖為概要圖式,其用於本發明中6輸入χ6輸出之區 10 塊35之例。區塊35包括:資料輸入端子DI1至DI6、以及資 料輸出端子D01至D06。將顯示資料D1至D6從控制電路 150(第12圖)輸入至資料輸入端子DI1至DI6,且將顯示資料 D1至D6從資料輸出端子DOl至D06輸出至相對應之資料線 121(第12圖)。此外,此等操作為電壓跟隨器之運算放大器 15 Α1至Α7、是設置在資料輸入端子DI與資料輸出端子d〇之 間,其數目為7大於6組輸入與輸出端子數目1個。此資料輸 入端子DI1藉由開關SI 1而選擇性地連接至運算放大器a 1或 A2之非反相輸入端子。此外,將資料輸出端子〇〇1藉由開 關SOI而選擇性地連接至用於運算放大器八丨或人2之輸出端 2〇子。以此方式’資料輸入端子DI2至DI6、以及資料輸出端 子D02至D06 ’亦各具有開關SI2至SI6、以及開關s〇2至 S06。 此外,没有D正反器FF1至FF7相對應於運算放大器A1 至A7而設置,其串聯以構成位移暫存器。將具有水平週期 29 1234758 期間之時脈信號CLK輸入至用於各D正反器時脈輸入端子 CK。此外,將在最後級之D正反器FF7之輸出信號Q7作為 重設信號輸入至重設信號輸入端子R、用於各D正反器Fi至 FF6。此外,將D正反器FF1至FF6之輸出Q1至Q7各輸入至 5 開關SI2至SI6、以及開關S02至S06。當輸入低位準輸出 時’將開關SI 1與SQ1連接至運鼻放大器A2,當輸入高位準 輸出Q1時,將開關SI1與SOI連接至運算放大器A卜然後, 開關SI2至SI6、以及開關S02至S06具有相同功能。 此外,將D正反器FF1之互補輸出QB1作為偏移抵消信 10 號0C1輸入至運算放大器A1。此外,將D正反器FF1之輪出 Q1與D正反器FF2之互補輸出QB2輸入至AND閘AD2 ,以及 將AND閘AD2之輸出作為偏移抵消信號0C2,而輸入至運 算放大器A2。以此方式,將從AND閘AD3至AD7輸出之偏 移抵消信號0C3至0C7輸入至運算放大器A3至A7。將輸入 15信號DD1輸入至D正反器FF1之輸入端子。運算放大器Ai至 A7具有偏移抵消功能,且在所輸入偏移抵消信號〇cx(x==i 至7)南位準期間貫施偏移抵消操作,以及在低位準期間實 施通常之電壓跟隨操作。 現在說明其操作。第5圖顯示時間圖。在第5圖中,在 20水平區間H1期間,D正反器FF1至FF6之所有輸出(^至^以句 在低位準。因此,由於開關SI1與S01連接至運算放大器 A2,所以運算放大器A1是與資料輸入端子DI1以及資料輪 出端子D01分離,而作為未被選擇之運算放大器。此外, 將運算放大器A2與資料輸入端子DI1以及資料輸出端子 30 1234758 D01連接。然後, 將運算放大器A3與資料輸入端子DI2以及資料輸出端 子D02連接,以及將運算放大器A4與資料輸入端子DI3以 及資料輸出端子D03連接。以相同方式,將運算放大器A7 5 與資料輸入端子DI6以及資料輸出端子d〇6連接。此外,在 水平區間H1之期間,由於將高位準偏移抵消信號OC1(這即 是,D正反器FF1之互補輸出QB1)輸入至運算放大器A卜此 運算放大器A1在水平區間H1之期間實施偏移抵消操作。此 外,由於偏移抵消信號OC2至OC7是在低位準,運算放大器 10 A2至A7實施電壓跟隨操作,以及輸入至資料輸入端子dii 至DI6之顯示資料D1至D6、從資料輸出端子D01至D06輸 出。 然後,當其進行至水平期間H2時,此輸入信號DD1藉 由未圖示之信號產生電路轉換成高位準,而輸入至D正反器 15 FF1。此輸入信號001為一種信號其重複;在時脈信號CLK 之第一期間為低位準,且在接續之6個期間為高位準。然 後,對應於此,D正反器FF1之輸出Q1被轉換成高位準(箭 頭Y1),而只有開關SI1與SOI被切換,以致於資料輸入端子 DI1與資料輸出端子〇01之連接目的地、從運算放大器八2 20改’菱成運异放大器A1。在此級中,由於在其他開關中並未 貫施切換操作,因此,將運算放大器八3至八7至資料輸入端 子DI2至D16、以及至資料輸出端子〇()2至1)〇6保持連接狀 恶,以致於只有運算放大器A2與資料輸入端子以及資料輸 出端子完全分離。這即是,此未經選擇之運算放大器由運 31 I234758 鼻放大為A1切換至A2。此外’由於在南位準之d正反哭ffi 之輸出Q1、與D正反器FF2之互補輸出QB2,被輸入至AND 閘AD2,因此,將高位準偏移抵消信號〇C2輸入至運算放大 器A2(箭頭Y2),以及運算放大器A2在水平期間H2實施偏移 5 抵消操作。此外,由於偏移抵消信號0C1與OC3至0C7是在 低位準,此等運算放大器A1與A3至A7實施電壓跟隨操作, 將輸入至資料輸入端子DI1至D16之影像資料、輸出至資料 輸出端子D01至D06。 然後,亦在水平期間H3至H7中實施相同操作。這即 10是,如同在第6圖中用於運算放大器之切換操作表中所示, 當水平期間由H1移至H7時,則以輸入與輸出端子將運算放 大器A1至A7依序設定至非連接狀態,且實施偏移抵消。 然後’在第5圖中,當已經過水平期間由H1且進入水平 期間由H8時,則藉由時脈信號clk之前緣信號,將D正反 15器FF7之輸出Q7回復至高位準(箭頭Y3)。由於D正反器FF7
之輸出Q7輸入至D正反器FF1至FF6之重設信號輸入端子R 作為重設信號(箭頭Y4),而將d正反器FF1至FF6之所有輸 出Q1至Q6重新設定為低位準,且將所有開關SI1至SI6、以 及開關SOI至S06切換。這即是,在第6圖中之水平期間H8 20中,其回到與水平期間H1中相同之連接狀態。其中,此實 施偏移抵消操作之運算放大器人丨是與資料輸入端子以及資 料輸出端子分離,以及由運算放大器A2至A7輸出顯示資料 D1 至 D6 〇 然後說明在運算放大器A1中之偏移抵消操作。如同於 32 1234758 第7圖中所示,此運算放大器A1是以設有偏移抵消功能之運 算放大電路10a所構成。此運算放大電路10a除了現有運算 放大器100之電路圖之外具有結構,其經由開關SW6連接節 點N10與節點Nil(第10圖)。當運算放大器A1實施偏移抵消 5 操作時,由於:輸入端子VIN與輸出端子VOUT並未與資料 輸入端子DI1以及資料輸入端子D01連接、且開關SW1導通 以及開關SW2切斷,則將用於電晶體Ml與M2之閘極帶至浮 動狀態。為了避免此種情形發生,將參考電壓Vref提供給 電晶體Ml與M2之閘極。其他之結構與在現有的運算放大器 10 1〇〇中之結構相同,因此將重複之說明省略。 第8圖顯示用於運算放大電路1〇a之時間圖,在水平期 間H1中’將高位準偏移抵消信號〇cl(這即是,D正反器削 之互補輸出QB1)輸入至運算放大器A1,且在運算放大電路 l〇a中,對應於偏移抵消信號〇cl之高位準,將開關、 15 sw3、以及sw6導通,將開關sw2切斷(箭頭γ6卜此外,在 水平期間Η1中,由於輸入端子VIN與輸出端子ν〇υτ並未與 資料輸入端子DI1與資料輸出端子D〇1(參考第4圖)連接,因 此,經由SW6將參考電壓Vref供應至NM〇s電晶體纽與⑽ 之問極。其他之操作與在現有運算放大iilGG巾之操作相 2〇同,亚且抵消用於運算放大器A1之抵消。在水平期間Η:至 H7中’此運算放大器A1在輸人端子VIN與輸出端子ν〇υτ 與資料輸入端子DI1與資料輸出端子⑽連接,將所輸入之 顯示資料D1輸出作為電壓跟隨資料。 在水平期間H8中,以與在水平期間m中相同方式,在 33 1234758 運异放大器A1中貫施偏移抵消。然後,重複相同之操作。 運鼻放大裔A2至A7具有相同結構。 此外,線路驅動器之結構為:以多個輸入與輸出端子 作為區塊,以及藉由配置此等多個區塊而形成。對於每— 5區塊之輸出與輸出端子,則例如使用384之端子數目。考庹 在關於端子數目之第二實施例中之用於偏移抵消準備期間 之合理期間。在20⑽水平期間之情形中,貝,!根據第6圖; 用於運异放大之切換操作表,對於一水平期間之384週期 執行一次(即,每7.7(ms)—次)偏移抵消。此外,在第7圖中 1〇所不之運算放大電路l〇a中,假設此用於第一電容器C1之可 容忍之電壓誤差為l(mV)、電容為5〇〇(fF)、以及漏電電流為 2〇(fA),則在第7圖中所示之運算放大電路1〇a中,則用於降 低電壓l(mV)所須時間為25(ms)。這即是,當完成一次偏移 抵消時,則此偏移有效儲存為25(1118)。因此,可以看出每 15 384週期執行一次偏移抵消即足夠。 因此,在本發明之液晶顯示裝置驅動電路與液晶顯示 扁置中,此未被使用以輸出顯示資料1)1至1)6之運算放大 為,在每-個水平期間被位移,在當其未被使用於輸出時, 2則實施偏移抵消操作。然後,一旦實施偏移抵消操作,則 擁有所獲得之偏移值一直至下一次偏移抵消操作為止。因 此,在每一水平期間上各輸出期間之前無須提供偏移抵消 準備期間,且不再須要將偏移抵消準備期間包括於輸出期 間中,以致於可以更加縮短水平期間。因此,可以增加顯 不線條之數目,以使得液晶顯示裝置更加精密。 34 1234758 本發明明顯地並不受限於上述之實施例,且可以在不 偏離本發明概要之範圍内作各種改良與修正。在第一實施 例之運算放大mo中,設有第-電容器cm第二電= C2。如果在細個電容H巾所累積電狀漏電率彼此實質 上相等,則可降低此兩個電容器之電容。這可歸因於此兩 個電容器間電壓值之差異,以及即使當漏電發生時此兩個 電容器之間健保持電壓值電M,在此情形中此兩個電容 器之間電荷漏電率實質上相等。在另_方面,在現有的運 10 15 算放大器1G0中,由於電容器⑻必須相對於參考電壓Vref 將電壓差保持為固纽,必須避免電荷茂漏並且因此必 須增加電容器而之電容。此外,考慮電容器須要較大面 積,在此情形中此電容器是備製於半導體積體電路上而與 其他元件例如電晶體比較,其可藉由減少本發财電容器 之電容而減少面積、以及降低用於半導體裳置之成本。 此外,當使用一種電容器其使用特定高介電常數之材
20 料而用於第—電容器C1與第二電容器C2時,可以減少電 『之面積,而同時確保電容減少此面積、以及降低半導 4置之成|此外’可以增加此電容而將電容器之面積 持恆定,因此改善此偏移抵消之準確度。 此卜對於運异放大器10(第1圖),可以調整其結構 由電阻器:將節點N3與電源電壓VDD連接,以及節點N3 接地電壓GNP連接;以及使用此等電阻器至少之—作 變電阻㈣式之記憶體元件。這使得可以㈣相較於使) 電容器之方法、將偏移值儲存較長時間期間,使得可以;
35 1234758 少偏移抵消之頻率。 此外,已經對第二實施例說明,此運算放大器A1以如 同於第7圖中所示設有偏移抵消功能之運算放大器電路1〇a 所構成,但其亦可以根據本發明第一實施例之運算放大器 5 10所構成(第1圖)。在此情形中,為了當此運算放大器實施 偏移抵消操作時,防止電晶體Ml與M2之閘極為浮動狀態, 較佳藉由未圖示之開關將預設之電壓供應至電晶體M1與 M2之閘極。 此外,已經對第一貫施例說明,此操作為電壓跟隨器 10之運算放大器A1至A7,是設置介於資料輸入端子以以及資 料輸入端子DO之間,其數目為7是大於6組輸入與輸出端子 之數目1,但本發明並不受限於此種結構。例如,它亦可以 此方式構成:將3個運算放大器八丨至八〗設置於一組輸入與 輸出端子DI1與DO卜此等運算放大㈣至幻是藉由開關 15而連續選擇,且上述結構可以設置於各輸入端子與輸出端 子。由於此運算放大器是每三次切換選擇一次,可以使得 用於選擇運算放大器之期間較長,以確保用於實施偏移抵 消之足夠時間。 此外,如同於第6圖中用於運算放大器之切換操作表中 2〇所不,其已說明偏移抵消之順序,而以從H1至H7水平期間 之輪入與輸出端子,連續地使得運算放Α||ΑβΑ7成為非 連、·貝狀怨,並且然後實施偏移抵消,以及它們回到與一水 平期間Η8中-水平期間H1中相同之連接狀態,但本發明並 不受限於此。例如’如同在第9圖中所示,它可以採用重複 36 1234758 順序之模式,以從水平期間HI至水平期間Η?之遞增順序號 馬之順序、使運异放大器A1至Α7實施偏移抵消;而以從水 平期間H8至水平期間H13之遞減順序號碼之順序、使運算 放大器A6至A1偏移抵消。 5 根據本發明之設有偏移抵消功能之運算放大器、線路 驅動器、以及液晶顯示裝置,可以縮短在此偏移抵消期間 一直至回饋控制完成為止之時間,以及可以縮短偏移抵消 準備期間。此外,將未以輸入信號輸入之未經選擇之運算 放大器’在每個輸入期間依序位移;以及將未以輸入信號 10 輸入之未經選擇之運算放大器、在其未經選擇之期間實施 偏移抵消。因此,在各輸出期間之前,不再須要提供偏移 抵消準備期間。 【圈式簡單説明3 第1圖為根據第一實施例之第一例之運算放大器之電 15 路圖, 第2圖為根據第一實施例之第一例之運算放大器之時 間圖; 第3圖為根據第一實施例之第二例之運算放大器之電 路圖, 20 第4圖為根據第二實施例之電路方塊之概要圖; 第5圖為根據第二實施例之電路方塊之時間圖; 第6圖為根據第二實施例之運算放大器之切換操作表 第7圖為根據第二實施例之運算放大器之電路圖; 37 ⑴7 (2); 1234758 第8圖為根據弟一貫加例之運算放大器之時間圖; 第9圖為根據第二實施例之運算放大器之切換操作表 第10圖為設有傳統偏移抵消功能之運算放大器之電路 5 圖; ’ 第11圖為設有傳統偏移抵消功能之運算放大器之時間 圖; 第12圖顯示液晶顯示裝置之概要結構; 第13圖顯示傳統線路驅動器之結構;以及 修 10 第14圖為用於說明傳統線路驅動器之操作之時間圖。 【圖式之主要元件代表符號表】 1...運算放大電路 121...資料線 2.··電流鏡電路 122…掃瞄線 3···差異對輸入電路 130…資料驅動器 5···偏移抵消電路 131、132…電壓根隨器 6···輸出緩衝電路 133···切換電路 7···差異放大電路 135...方塊 10···運算放大器 140···掃瞄驅動器 100···運算放大電路 150··.控制電路 111···差異放大電路 AJ1-AJ6···運算放置器 112···輪出緩衝電路 DIJ1 -DIJ6…資料輸入端子 114···電流鏡電路 D1-D6·.·顯示資料 115 116···差異對輪入電路 DOJl_DOJ6···資料輸出端子 120···液晶顯示面板 OST···控制信號輸入端子 38 1234758 SW101、SW103...開關 VC1、VC2…電壓 M101-M109...電晶體 VC1(H、VC103···電壓 VIJ...輸入電壓 VOJ...輸出電壓 Cl、C2...電容器 P1-P5 · · ·黑占 M1-M10...電晶體 K1-K5…箭頭 W、N2···端子 FF1-FF7...D 正反器 N3、N4…節點 AD1-AD7...ADD 閘 N5...反相輸入端子 D01-D06...輸出端子 N6...非反相輸入端子 SI1-SI6··.開關 GND...接地電壓 S01-S06…開關 VDD...電源電壓 Q1-Q7...輸出信號 VBB...偏壓電壓 QB1-QB7...互補輸出 VIN.··輸入端子 OC1-OC7...偏移抵消信號 VOUT...輸出端子 39
Claims (1)
1234758 拾、申請專利範圍: i.一種運算放大器,其中包括差異放大電路,此電路設有 電流鏡電路’此運算放大器包括·· 第一開關’連接至介於差異放大電路之反相輸入端 子與非反相輸入端子間之部份; 第一開關,連接至介於運算放大器之輸出端子與反 相輸入端子間之部份,此第二開關控制與第一開關相反 之導電與非導電狀態; 10 15 20 差異對輸入電路,其中將用於第一電晶體之電流通 路端子與驗第二電晶體之電流通路端子,各別連接至 電机鏡之第一電流端子與第二電流端子; 的第三開關,連接至介於第一電晶體閘極與運算放大 為之輪出端子間之部份,當第一開關是在導電狀態時, ,第4關設定為導電狀態,當第一開關是在非導電狀 態時,將第三開關設定為非導電狀態; β苐一電容器,連接至介於第一電晶體閘極與預設電 壓間之部份; ^ 第四開關,連接至介於第二電晶體閘極與運算放大 态之輪出端子間之部份,當第二開關是在導電狀能時, 將第四開關設定為導電狀態預設長度期間; 二電容器,連接至介於第二電晶體閘極與預設 壓間之部份 、 其中,此運异放大器具有偏移抵消功能。 種線路驅動器,其藉由各輸入信號之輸入,在重複出 40 1234758 現之每個輸出期間,將至少一輸入信號放大,此線路驅 動器包括分配給各輸入信號之運算放大器用於放大輸 入信號,各運算放大器設有差異放大電路,其中包括電 流鏡電路,其中各運算放大器包括: 第一開關,連接至介於差異放大電路之反相輸入端 子與非反相輸入端子間之部份; 第二開關’連接至介於運算放大器之輸出端子與反 相輸入端子間之部份,此第二開關控制與第一開關相反 之導電與非導電狀態; 1〇 差異對輸入電路,其中將用於第一電晶體之電流通 路端子與用於第二電晶體之電流通路端子,各別連接至 電流鏡之第一電流端子與第二電流端子; 第三開關,連接至介於第一電晶體閘極與運算放大 器之輸出端子間之部份,當第一開關是在導電狀態時, 15 將第三開關设疋為導電狀態,當第一開關是在非導電狀 態時,將第三開關設定為非導電狀態; 第一電容器,連接至介於第一電晶體閘極與預設電 壓間之部份; 第四開關’連接至介於第二電晶體閘極與運算放大 20 器之輸出端子間之部份,當第二開關是在導電狀態時, 將第四開關設定為導電狀態預設長度期間; 第二電容器,連接至介於第二電晶體閘極與預設電 壓間之部份’ 其中,此線路驅動器具有偏移抵消功能。 41 1234758 3. —種液晶顯示裝置,用於在重複出現之每個水平期間經 由多個貧料線施加影像貢料電壓信號,此液晶顯不裝置 包括分配給各影像資料電壓信號之運算放大器,用於放 大輸入信號,各運算放大器設有差異放大電路,其中包 5 括電流鏡電路, 其中各運算放大器包括: 第一開關,連接至介於差異放大電路之反相輸入端 子與非反相輸入端子間之部份; 第二開關,連接至介於運算放大器之輸出端子與反 10 相輸入端子間之部份,此第二開關控制與第一開關相反 之導電與非導電狀態; 差異對輸入電路,其中將用於第一電晶體之電流通 路端子與用於第二電晶體之電流通路端子,各別連接至 電流鏡之第一電流端子與第二電流端子; 15 第三開關,連接至介於第一電晶體閘極與運算放大 器之輸出端子間之部份,當第一開關是在導電狀態時, 將第三開關設定為導電狀態,當第一開關是在非導電狀 態時,將第三開關設定為非導電狀態; 第一電容器,連接至介於第一電晶體閘極與預設電 20 壓間之部份; 第四開關,連接至介於第二電晶體閘極與運算放大 器之輸出端子間之部份,當第二開關是在導電狀態時, 將第四開關設定為導電狀態預設長度期間; 第二電容器,連接至介於第二電晶體閘極與預設電 42 1234758 壓間之部份, 其中,此液晶顯示裝置具有偏移抵消功能。 4. 一種運算放大器,其中包括差異放大電路,此電路設有 電流鏡電路, 5 此運算放大器包括: 第一開關,連接至介於差異放大電路之反相輸入端 子與非反相輸入端子間之部份; 第二開關,連接至介於運算放大器之輸出端子與反 相輸入端子間之部份,此第二開關控制與第一開關相反 10 之導電與非導電狀態; 差異對輸入電路,其中將用於第一電晶體之電流通 路端子與用於第二電晶體之電流通路端子,各別連接至 電流鏡之第一電流端子與第二電流端子; 第三開關,連接至介於第一電晶體閘極與運算放大 15 器之輸出端子間之部份,當第一開關是在導電狀態時, 將第三開關設定為導電狀態,當第一開關是在非導電狀 態時,將第三開關設定為非導電狀態; 第一電容器,連接至介於第一電晶體閘極與預設電 壓間之部份; 20 第五開關,連接至介於第二電晶體閘極與非反相輸 入端子間之部份,當第二開關是在導電狀態時,將第五 開關設定為導電狀態預設長度期間; 第二電容器,連接至介於第二電晶體閘極與預設電 壓間之部份, 43 5.1234758 10 15 20 其中’此運异放大器具有偏移抵消功能。 一種線路驅動器,其藉由各輪入信號之輸入,在重複出 現之每個輸出期間,將至少一輸入信號放大,此線路驅 動器包括分配給各輸入信號之運算放大器用於放大輸 入^5唬,各運算放大器設有差異放大電路,其中包括電 流鏡電路,其中各運算放大器包括: 第二開關,連接至介於運算放大器之輸出端子與反 相輸入端子間之部份,此第二開關控制與第一開關相反 之導電與非導電狀態; 差異對輸入電路,其中將用於第一f晶體之電流通 路端子與用於第二電晶體之電流通路端子,各別連接至 電流鏡之第一電流端子與第二電流端子; 第二開關’連接至介於第-電晶體閘極與運算放大 器之輸出端子間之部份,當第—開岐在導電狀態時,將第三開關設定為導電狀態’當第-開關是在非導電狀 態時,將第三開關設定為非導電狀態; 第-電容器’連接至介於第_電晶體閑極與預設電 壓間之部份; 、 第五開關,連接至介於第三電晶體⑽續非反相輸 入端子間之部份’當第二開關是在導電狀態時,將第二 開關設定為導電狀態預設長度期間; 、 第二電容器,連接至介於第二電晶體閘極 壓間之部份, -、頂汉也 其中,此線路驅動器具有偏移抵消功能
44 1234758 6. —種液晶顯示裝置,用於在重複出現之每個水平期間經 由多個資料線施加影像資料電壓信號,此液晶顯示裝置 包括分配給各影像資料電壓信號之運算放大器,用於放 大輸入信號,各運算放大器設有差異放大電路,其中包 5 括電流鏡電路, 其中各運算放大器包括: 第一開關,連接至介於差異放大電路之反相輸入端 子與非反相輸入端子間之部份; 第二開關,連接至介於運算放大器之輸出端子與反 10 相輸入端子間之部份,此第二開關控制與第一開關相反 之導電與非導電狀態; 差異對輸入電路,其中將用於第一電晶體之電流通 路端子與用於第二電晶體之電流通路端子,各別連接至 電流鏡之第一電流端子與第二電流端子; 15 第三開關,連接至介於第一電晶體閘極與運算放大 器之輸出端子間之部份,當第一開關是在導電狀態時, 將第三開關設定為導電狀態,當第一開關是在非導電狀 態時,將第三開關設定為非導電狀態; 第一電容器,連接至介於第一電晶體閘極與預設電 20 壓間之部份; 第五開關,連接至介於第二電晶體閘極與非反相輸 入端子間之部份,當第二開關是在導電狀態時,將第五 開關設定為導電狀態預設長度期間; 第二電容器,連接至介於第二電晶體閘極與預設電 45 壓間之部份, 其中,此液晶顯示裝置具有偏移抵消功能。 種線路驅動器,其藉由各輸入信號之輸入,在重複出 見之母個輸出期間,將至少一輸入信號放大,此線路驅 動器包括: 運算放大器,用於放大輸入信號,其數目較輸入信 號之數目大於至少一;以及 開關部,用於藉由接收輸入信號之輸入,在放大操 作中選擇與切換至運算放大器,此開關部在每個輸出期 間切換, 其中,在輸出期間在未被選擇之運算放大器上實施 偏移抵消。 如申請專利範圍第7項之線路驅動器,更包括: 運真放大裔’用於放大輸入信號,其數目較輸入信 號之數目大於一;以及 開關部,提供給每兩個相鄰運算放大器,此開關部 選擇兩個運算放大器之一, 其中,在未輸入輸入信號之未被選擇之運算放大器 上實施偏移抵消,以及此相鄰開關部以每個輸出期間之 順序切換。 一種液晶顯示裝置,用於在重複出現之每個水平期間經 由多個資料線施加影像資料電壓信號,此液晶顯示裝置 包括: 運算放大器,用於放大輸入信號,其數目較輸入信 1234758 號之數目大於至少一;以及 開關部,用於藉由接收輸入信號之輸入,在放大操 作中選擇與切換至運算放大器,此開關部在每個輸出期 間切換, 5 其中,在輸出期間在未被選擇之運算放大器上實施 偏移抵消。 10. —種偏移抵消電路,其交替地實施偏移電壓擷取操作, 其中,擷取運算放大器上之偏移值作為相對於參考電壓 之差異電壓,以及偏移電壓抵消操作,其中從輸出電壓 10 抵消差異電壓, 其中,在偏移電壓擷取操作中使用參考電壓,使 用:偏移電壓擷取操作前之輸入電壓,或在偏移電壓擷 取操作前偏移電壓抵消操作後之輸出電壓。 47
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2003352203A JP4068040B2 (ja) | 2003-10-10 | 2003-10-10 | オペアンプ、ラインドライバおよび液晶表示装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200514008A TW200514008A (en) | 2005-04-16 |
| TWI234758B true TWI234758B (en) | 2005-06-21 |
Family
ID=34419833
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093108362A TWI234758B (en) | 2003-10-10 | 2004-03-26 | Operational amplifier, line driver, and liquid crystal display device |
Country Status (4)
| Country | Link |
|---|---|
| US (3) | US7081792B2 (zh) |
| JP (1) | JP4068040B2 (zh) |
| KR (1) | KR100674457B1 (zh) |
| TW (1) | TWI234758B (zh) |
Families Citing this family (34)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4241466B2 (ja) * | 2004-03-29 | 2009-03-18 | 日本電気株式会社 | 差動増幅器とデジタル・アナログ変換器並びに表示装置 |
| JP4188931B2 (ja) * | 2005-03-09 | 2008-12-03 | 富士通マイクロエレクトロニクス株式会社 | 演算増幅器及び演算増幅器のオフセット電圧キャンセル方法 |
| JP4605601B2 (ja) * | 2005-05-16 | 2011-01-05 | ルネサスエレクトロニクス株式会社 | 演算増幅器 |
| JP4293162B2 (ja) * | 2005-05-24 | 2009-07-08 | セイコーエプソン株式会社 | 演算増幅器 |
| JP2006337624A (ja) * | 2005-06-01 | 2006-12-14 | Sanyo Epson Imaging Devices Corp | 駆動方法、駆動回路、電気光学装置および電子機器 |
| JP2007116493A (ja) * | 2005-10-21 | 2007-05-10 | Oki Electric Ind Co Ltd | オフセットキャンセル装置 |
| JP5017871B2 (ja) * | 2006-02-02 | 2012-09-05 | 日本電気株式会社 | 差動増幅器及びデジタルアナログ変換器 |
| JP4821364B2 (ja) | 2006-02-24 | 2011-11-24 | 日本電気株式会社 | オフセットキャンセルアンプ及びそれを用いた表示装置、並びにオフセットキャンセルアンプの制御方法 |
| JP4797734B2 (ja) * | 2006-03-23 | 2011-10-19 | 日本電気株式会社 | 差動増幅器とデジタル・アナログ変換器、並びに表示装置 |
| WO2008050270A2 (en) * | 2006-10-27 | 2008-05-02 | Nxp B.V. | A commutating auto zero amplifier |
| JP5179775B2 (ja) * | 2007-04-19 | 2013-04-10 | ラピスセミコンダクタ株式会社 | オフセットキャンセル装置、icチップ、及び駆動ic |
| KR100830123B1 (ko) * | 2007-04-27 | 2008-05-19 | 주식회사 실리콘웍스 | 액정 패널의 채널들 간 오프셋 제거 방법 |
| JP4277055B2 (ja) | 2007-05-29 | 2009-06-10 | シャープ株式会社 | 駆動回路、表示装置、およびテレビジョンシステム |
| KR100922926B1 (ko) * | 2007-12-27 | 2009-10-22 | 주식회사 동부하이텍 | 액정표시장치의 구동장치 및 그 구동방법 |
| JP5014114B2 (ja) * | 2007-12-28 | 2012-08-29 | キヤノン株式会社 | 撮像装置及び撮像システム |
| US7688148B2 (en) * | 2008-02-01 | 2010-03-30 | Himax Technologies Limited | Implementing layout of integrated circuit containing operational amplifier |
| CN101960511B (zh) | 2008-02-28 | 2013-06-26 | 夏普株式会社 | 驱动电路以及显示装置 |
| JP2009284150A (ja) | 2008-05-21 | 2009-12-03 | Panasonic Corp | オフセットキャンセル回路及び表示装置 |
| JP5154386B2 (ja) * | 2008-11-28 | 2013-02-27 | シャープ株式会社 | 駆動回路および表示装置 |
| TW201128947A (en) * | 2010-02-01 | 2011-08-16 | Ili Technology Corp | Dual voltage output circuit |
| KR102087186B1 (ko) | 2014-01-07 | 2020-03-11 | 삼성전자주식회사 | 증폭기 오프셋 보상 기능을 갖는 소스 구동 회로 및 이를 포함하는 디스플레이 장치 |
| KR102193688B1 (ko) * | 2014-02-05 | 2020-12-21 | 삼성전자주식회사 | 증폭기 오프셋 보상 기능을 갖는 버퍼 회로 및 이를 포함하는 소스 구동 회로 |
| CN103794188A (zh) | 2014-02-10 | 2014-05-14 | 北京京东方显示技术有限公司 | 一种输出缓冲电路、阵列基板和显示装置 |
| CN105024698B (zh) * | 2014-04-30 | 2018-07-31 | 奇景光电股份有限公司 | 电压感测电路 |
| KR102367787B1 (ko) * | 2016-06-30 | 2022-02-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 반도체 장치의 동작 방법 |
| US10453404B2 (en) * | 2016-08-17 | 2019-10-22 | Semiconductor Energy Laboratory Co., Ltd. | Display method, display device, display module, and electronic device |
| KR102471752B1 (ko) * | 2017-09-21 | 2022-11-29 | 삼성전자주식회사 | 연산 증폭 회로, 그것을 포함하는 데이터 구동 회로, 및 그것들의 동작 방법 |
| US10782347B2 (en) | 2017-10-23 | 2020-09-22 | Nxp B.V. | Method for identifying a fault at a device output and system therefor |
| US10436839B2 (en) | 2017-10-23 | 2019-10-08 | Nxp B.V. | Method for identifying a fault at a device output and system therefor |
| US11955090B2 (en) | 2021-05-31 | 2024-04-09 | Samsung Electronics Co., Ltd. | Buffer circuit including offset blocking circuit and display device including the same |
| US11775000B2 (en) * | 2021-06-22 | 2023-10-03 | Nxp B.V. | Circuit with selectively implementable current mirror circuitry |
| KR102568596B1 (ko) * | 2022-01-04 | 2023-08-21 | 주식회사 피델릭스 | 기준 전압 레벨 변동을 저감하는 버퍼 회로 |
| CN116009641B (zh) * | 2022-12-31 | 2024-05-10 | 尚睿微电子(上海)有限公司 | 一种电流镜电路、保护电路、偏置电路及电子设备 |
| KR20250161313A (ko) | 2024-05-08 | 2025-11-17 | 삼성전자주식회사 | 증폭기 오프셋 보상 기반의 디스플레이 장치 및 그 동작 방법 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3097612B2 (ja) | 1997-07-25 | 2000-10-10 | 日本電気株式会社 | 液晶駆動用半導体装置 |
| JP2001292041A (ja) * | 2000-04-07 | 2001-10-19 | Fujitsu Ltd | オペアンプおよびそのオフセットキャンセル回路 |
| US6747626B2 (en) * | 2000-11-30 | 2004-06-08 | Texas Instruments Incorporated | Dual mode thin film transistor liquid crystal display source driver circuit |
| US6532519B2 (en) * | 2000-12-19 | 2003-03-11 | International Business Machines Corporation | Apparatus for associating cache memories with processors within a multiprocessor data processing system |
| JP4629279B2 (ja) * | 2001-08-17 | 2011-02-09 | 富士通セミコンダクター株式会社 | オフセットキャンセル機能を有するオペアンプ |
| JP3998465B2 (ja) | 2001-11-30 | 2007-10-24 | 富士通株式会社 | ボルテージホロワ及びそのオフセットキャンセル回路並びに液晶表示装置及びそのデータドライバ |
| JP4022059B2 (ja) | 2001-12-13 | 2007-12-12 | 住友重機械工業株式会社 | 電流アンプ回路のオフセット調整方法及びオフセット調整機能を持つ電流アンプ回路 |
| JP2003188861A (ja) | 2001-12-18 | 2003-07-04 | Agilent Technologies Japan Ltd | 誤り測定装置 |
| US6756842B2 (en) * | 2002-05-08 | 2004-06-29 | Analog Devices, Inc. | AC coupled multistage high gain operational amplifier |
-
2003
- 2003-10-10 JP JP2003352203A patent/JP4068040B2/ja not_active Expired - Fee Related
-
2004
- 2004-03-26 TW TW093108362A patent/TWI234758B/zh not_active IP Right Cessation
- 2004-03-29 US US10/811,431 patent/US7081792B2/en not_active Expired - Fee Related
- 2004-04-23 KR KR1020040028108A patent/KR100674457B1/ko not_active Expired - Fee Related
-
2006
- 2006-06-08 US US11/448,669 patent/US7336124B2/en not_active Expired - Fee Related
-
2007
- 2007-12-19 US US12/000,995 patent/US7880537B2/en not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| KR20050035064A (ko) | 2005-04-15 |
| US20050077957A1 (en) | 2005-04-14 |
| US7880537B2 (en) | 2011-02-01 |
| US7336124B2 (en) | 2008-02-26 |
| TW200514008A (en) | 2005-04-16 |
| US7081792B2 (en) | 2006-07-25 |
| US20060226899A1 (en) | 2006-10-12 |
| US20080252369A1 (en) | 2008-10-16 |
| JP2005117547A (ja) | 2005-04-28 |
| JP4068040B2 (ja) | 2008-03-26 |
| KR100674457B1 (ko) | 2007-01-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI234758B (en) | Operational amplifier, line driver, and liquid crystal display device | |
| TWI264177B (en) | Drive circuit | |
| US20060012355A1 (en) | Control circuit for a polarity inverting buck-boost DC-DC converter | |
| US6946905B2 (en) | Offset cancel circuit of voltage follower equipped with operational amplifier | |
| US20100289582A1 (en) | Fully-differential amplifier circuit | |
| JP2005143078A (ja) | 固体撮像装置、画素信号処理方法、アナログ信号転送装置、アナログ信号転送方法 | |
| KR20040063788A (ko) | 전원 발생 회로, 표시 장치 및 휴대 단말 장치 | |
| JP2004357059A (ja) | 半導体集積回路装置 | |
| CN113630121A (zh) | 一种采样保持与膝点检测电路 | |
| US8203381B2 (en) | Voltage output device having an operational amplifier | |
| US20100289936A1 (en) | Buffer circuit, image sensor chip comprising the same, and image pickup device | |
| TW202118230A (zh) | 類比開關 | |
| US7683677B2 (en) | Sample-and-hold amplification circuits | |
| CN113409723A (zh) | 差分输入电路与驱动电路 | |
| JP4159935B2 (ja) | オフセット補償回路と、それを用いたオフセット補償機能付駆動回路および液晶表示装置 | |
| JP4428813B2 (ja) | アナログ出力回路 | |
| JP4487488B2 (ja) | 表示装置の駆動回路、携帯電話機及び携帯用電子機器 | |
| CN120528240A (zh) | 电荷泵、电荷泵系统及控制电荷泵的方法 | |
| JPH06318399A (ja) | サンプルホールド回路装置 | |
| JP4808195B2 (ja) | オペアンプ、ラインドライバおよび液晶表示装置 | |
| US7358813B2 (en) | Differential operational amplifier | |
| TWI317203B (en) | Operational amplifier | |
| JP2003304128A (ja) | 増幅回路及びその制御方法 | |
| KR20160085262A (ko) | 비교 회로 | |
| US7598801B2 (en) | Voltage regulator, voltage regulating method thereof and voltage generator using the same |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |