[go: up one dir, main page]

TWI223141B - Semiconductor integrated circuit with function to start and stop supply of clock signal - Google Patents

Semiconductor integrated circuit with function to start and stop supply of clock signal Download PDF

Info

Publication number
TWI223141B
TWI223141B TW091104970A TW91104970A TWI223141B TW I223141 B TWI223141 B TW I223141B TW 091104970 A TW091104970 A TW 091104970A TW 91104970 A TW91104970 A TW 91104970A TW I223141 B TWI223141 B TW I223141B
Authority
TW
Taiwan
Prior art keywords
clock
command signal
delay
clock signal
functional blocks
Prior art date
Application number
TW091104970A
Other languages
English (en)
Inventor
Yoshikazu Yamada
Masami Kanasugi
Shoji Taniguchi
Koichi Kuroiwa
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Application granted granted Critical
Publication of TWI223141B publication Critical patent/TWI223141B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3237Power saving characterised by the action undertaken by disabling clock generation or distribution
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Microcomputers (AREA)

Description

1223141 A7 ------ —____— 一 五、發明説明(丄) 本發明係大致有關於半導體積體電路,更特別地,係有 關於一種設有用於開始及停止時鐘信號到一内部電路之供 應之時鐘控制電路的半導體積體電路。本發明更係有關於 一種開始及停止時鐘信號到一内部電路之供應的時鐘控制 5方法。 … 在像半導體積罐電路般之大型邏輯電路中,從電力損耗 之降低的角度看,用於控制在電路内部之時鐘信號之供應 的技術是為重要的。特別地,該技術係廣泛地使用於電力 損耗對其來說係極重要之考量的攜帶型設備。 10 通常,時鐘供應之開始與停止的控制不是明示地由系統 注意,而更確切地說,時鐘信號的供應係連同系統的電源 開啟與電源關閉來被開始與停止。隨著電路尺寸增加且攜 帶型設備變得越益廣泛地使用,由與時鐘導線相關之負載 電容所消耗的待機電力變成引人注目而且無法被忽略。結 15 果,藉著使用選通時鐘來控制時鐘信號的開始與停止已變 成慣例。 在相關習知技術的時鐘控制中,一時鐘控制單元係連接 至一微控制器的匯流排,而且係被使用來控制關於被連接 至該匯流排之功能區塊之時鐘信號的開始與停止。該時鐘 20 控制單元可以設置有對應於個別之功能區塊的暫存器,而 且該等功能區塊之時鐘信號的控制係藉由使用該微控制器 儲存與個別之暫存器中之時鐘供應和懸浮有關的命令來被 執行。 在以上所述的控制方案中,時鐘信號的開始與停止係在 第4頁 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閱讀背面之注意事項再填寫本頁) -訂丨 1223141 A7 ________B7 _ 五、發明説明(2 ) (請先閲讀背面之注意事項再填寫本頁) 由該微控制器所指示的時序下被控制。為了根據該等功能 區塊之運作的開始與停止來控制該等時鐘信號,該微控制 器必須經常地檢查個別之功能區塊的運作狀態。為了達成 這樣,係必須在短間隔下對每一功能區塊進彳^輪詢。這是 5不實用的。因此實際上,有關時鐘供應之開始與停止之控 制的單元係被設定到一相當大的邏輯電路區塊,藉此使得 在相當長的檢查週期下控制時鐘是有可能的。 現在,由於半導體製造技術的發展,一單一 LSI能夠 有數以百萬計的閘,把整個系統實現於一單一 Ls工上是普 1〇 遍的。在如此的結構中’大量的功能區塊被設置於該單一 LSI内部。在以上所述的相關習知技術的結構中,由於該 微控制器的處理負載,係難以把時鐘控制之單元的區塊尺 寸縮減及難以在短處理間隔下控制時鐘。這是妨礙朝電力 損耗之降低之努力的一個因素。 15 據此,係需要一種設置有一有效地以功能區塊特定基礎 來控制時鐘供應之開始與停止之時鐘控制電路的半導體積 體電路,及係需要一種用於以功能區塊特定基礎來控制時 鐘供應之開始與停止的時鐘控制方法。 本發明之大致目的是為提供一種半導體積體電路,其實 20 質上避免由相關習知技術之限制與缺點所引致之一個或者 更多個問題。 本發明之特徵和優點將會被陳述於後面的描述中,而— 部份將會由於該描述和該等附圖而變得明顯,或者可以藉 由根據在該描述中所提供之教示實施本發明來獲悉。本發 第5頁 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) ' 1223141 A7 五、發明説明(3 ) ,之目的及其他特徵和優點將會藉㈣別在如此完整、清 是簡潔、與精確用詞以使熟知此項技術之人仕能夠實施 本發明之說明中所指出的半導體積體電路來實現與達成。 如於此中所實施與概略地描述,為了達成這些及其他優 5點且根據本發明的目的,本發明的半導體積 體電路包括: 數個功犯區塊’該等功能區塊中之每一者分別響應於一對 應〒々U虎之主張(assertion)和否定(negation)來開 始與停止其之運作;一產生一時鐘信號的時鐘產生電路; 一時鐘控制電路’其係響應於該對應命令信號之主張來開 10始把時鐘信號供應到該等功能區塊中之每一者,及係響應 於該對應命令信號之否定來停止把時鐘信號供應到該等功 能區塊中之每一者。 在以上所述的半導體積體電路中,到每一區塊之時鐘供 應之開始與停止的控制係響應於一命令每一區塊之運作之 15 開始與停止之對應於每一區塊的命令信號來被執行。在這 、结構中’不是該微控制器決定時鐘供應的開始與停止時序 。由於這樣,即使在時鐘控制的單元於尺寸上縮減俾增加 區塊數目,該微控制器將不會遭受到負載的增加。再者, 時鐘供應之開始與停止的時序能夠被勤奮地控制俾反映功 20 能區塊之實際運作的開始與停止,不管該微控制器的處理 週期。 本發明之其他目的與進一步的特徵將會由於後面配合該 等附圖的詳細描述而變得明顯。 第1圖是為本發明之半導體積體電路之例子的方塊圖 第6頁 本紙張尺度適用中國國家標準(CNS) A4規格U10X297公釐) (請先閲讀背面之注意事項再填寫本頁)
1223141 五、發明説明(4 ) 5 10 15 20 ;第2圖是為本發明之半導體積體電路之變化的方塊圖 :第3圖是為本發明之半導體積體電路之變化的方塊圖 路圖第4圖是為—改變點㈣電路之電路結構之例子的電 :及第5 ®是為朗一時鐘控制電路之運作的信號時序圖 第6圖是為顯示本發明之半導體積體電路之結 化的方塊圖。 在後面,本發明的實施例將會配合該等附圖作描述。 第1圖是為本發明之半導體積體電路之例子的方塊圖 0 第1圖的半導體積體電路包括一微控制器11、一時鐘 控制電路12、邏輯區塊13至15、一邏輯電路16、及一 時鐘產生電路17。該時鐘控制電路12包括ANd電路21 至23。該邏輯區塊13包括一命令暫存器(例如,正反器 )31及一内部電路32。該邏輯區塊14包括一命令暫存器( 例如,正反器)33及一内部電路34。再者,該邏輯區塊 15包括一内部電路35。 當該微控制器11發送一開始命令到該等邏輯區塊13 和14時,":L〃將會被分別設定給該等邏輯區塊13和ι4的 命令暫存器31和33。當該微控制器11發送一開始命令到 第7頁 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁)
1223141 ------- B7 五、發明説明(3 ) 一"" " ?一'' 該邏輯電路If η主 ^ w Α 〇 吟16時,該邏輯電路ie將會開始一運作。該邏 輯=路=係包含-定時器一定序器、及等等,而且係根 (請先閲讀背面之注意事項再填寫本頁) 據預&的順序來運作俾在適當時序主張一致能信號到該 邏輯區塊15的運作致能端15b。 5八該1鐘控制電路12的AND電路21接收被儲存於該命 令暫存!§ 31内的設定資料作為其之一輸入,及接收從該時 鐘產生電路17供應出來的時鐘信號作為其之另-輸入。當 被儲存於該命令暫存H 31内的設定資料是為"1"時,該時 鐘控制電路12把由該時鐘產生電路17所產生的時鐘信號 10供應,該邏輯區塊η的時鐘供應端ua。該邏輯區塊13 的内°卩電路32係響應於該命令暫存器31的設定資料"1" 來開始一運作’並且係與從該時鐘供應端13a供應出來的 時鐘信號同步地運作。在該運作完成之後,該内部電路32 發送一運作完成旗標,藉此把該命令暫存器31重置成"0" 15 ° 當該命令暫存器31被重置成"〇〃時,在該時鐘控制電 路12内之AND電路21的一個輸入被設定為〃 〇",而到該 邏輯區塊13之時鐘供應端13a之時鐘信號的供應將會被 停止。 20 該時鐘控制電路12的AND電路22接收被儲存於該命 令暫存器33内的設定資料作為其之一個輸入,及接收從該 時鐘產生電路17供應出來的時鐘信號作為其之另一輸入。 因此’當被儲存於該命令暫存器33内的設定資料是為"1" 時’該時鐘控制電路12把由該時鐘產生電路17所產生的 第8頁 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公爱) 1223141 五、發明説明(6 ) A7 B7 5 10 15 20 區塊14的時鐘供應… 資料〃工〃來開始=作34係響應於該命令暫存器η的設定 應出來的時鐘信號同步該時鐘供應端14a供 止命令到該邏輯區塊。當該微控制器11發送一停 14的命令暫存H ’ "Q〃齡被設定於該邏輯區塊 ° 内。響應於該命令暫存器33的設定資 枓0:,該内部電路34變成停止。 田該〒7暫存器33被重置成"Ο,,時,該時鐘控制電路 1。2。之AND電路22的一個輸入係被設定成〃 〇",而到該邏 輯區塊14之時鐘供應端之時鐘信號的供應將會被停 止。 該時#控制電路12的厕電路23接收被供應到該邏 輯區塊15之運作致能端15b的致能信號作為其之一個輸 入’及進一步接收從該時鐘產生電路17供應出來的時鐘信 號作為其之另-輸人。當被供應到該邏輯區塊15的致能信 號被主張(例如’〃]_")時,該時鐘控制電路12把由該時鐘 產生電路17所產生的時鐘信號供應到該邏輯區塊15的時 鐘供應端l5a。該邏輯區塊15的内部電路35係響應於該 被主張的致此彳§號來開始一運作,並且係與從該時鐘供應 端l5a供應出來的時鐘信號同步地運作。當該邏輯電路16 在一預定之順序完成之後把該致能信號設定成一否定狀態 時,該内部電路35將會結束其之運作。 由於被供應到該運作致能端15]D的致能信號切換成否 定狀態,該時鐘控制電路12之AND電路23的一個輸入係 第9頁 (請先閲讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) A7 ------~ 五、發明説明(1 ) 被設定成"Q" ’而到該邏輯區塊15之時鐘供應端…之時 鐘信號的供應將會被停止。 (請先閲讀背面之注意事項再填寫本頁) 在這形式巾,到每-區塊之時鐘供應關始與停止係響 應於該被儲存於每-區塊之命令暫存器内或者被供應到該 =來命令-運作之開始與停止的信號(資料)來被控制。在 這結構中,不是該微控制器決定時鐘供應的開始與停止時 序。由於這樣,即使在時鐘控制的單元於尺寸上縮減俾增 加區塊數目,該微控制器將不會遭受到負載的增加。再者 ’時鐘供應之開始與停止的時序能夠被勤奮地控制俾反映 工〇功該塊之實際運作的開始與停止,不管該微控制器的處 理週期。 第2圖是為顯示本發明之半導體積體電路之變化的方 塊圖。在第2圖中,與第1圖之那些相同的元件將會由相 同的標號標示。 15 第2圖的半導體積體電路包括該微控制器u、一時鐘 控制電路12A、該邏輯區塊13、及該時鐘產生電路17。 該時鐘控制電路12A包括一 AND電路21和一延遲電路24 。該邏輯區塊I3包括該命令暫存器和該内部電路32。 當該微控制器11發送一開始命令到該邏輯區塊13時 20 ,“1〃將會被設定於該邏輯區塊13的命令暫存器31内。 該時鐘控制電路12A的AND電路21接收已經歷由該 延遲電路24所作之預定時間延遲之該命令暫存器的設 定資料作為其之一個輸入,及進一步接收從該時鐘產生電 路17供應出來的時鐘#號作為其之另一輸入。當被儲存於 第10頁 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) 1厶厶J丄叶丄 5 10 15 20 五、發明説明(&
該命令暫存器31 於該延遲電路24内的設定資料係被設定成”1〃時,在對應 制電路12A開始^延遲時間的預定時間延遲下,該時鐘控 號供應到賴輯^由辦鐘產生電路17所產生的時鐘信 I3的内部電路f / 13的時知供應端13a。該邏輯區塊 "1"來開始1作鱗應於該命令暫存器3!的設定資料 來的時鐘信號同步= 且係與從該時鐘供應4 13a供應出 路32發送-運作 ^在該運作完成之後,該内部電 成。 凡成旗標,藉此把該命令暫存器31重置電路Ί 31被重置成"Q"時’在對應於該延遲12A之編t 間的預定時間延遲下,該時鐘控制電路 區塊13之_^= 定成"Q〃,_該邏輯 。 1,、應碥13a之時鐘信號的供應將會被停止 似發標係由軸部電路32的控制電路或其類 ,一2〒令暫存器31是為-般結構。在如此的結構中 作之〜ΐ運作不可以在勒部電路32之控制電路偵測一運 可且發送—運作完賴標㈣候結束。有效資料 •"摔2’、、子在於在該内部電路32内部之像正反器般的電路 :调细’而該運作將會實際上僅在該餘下之資料被輸出幾 :之料結束。如果在這情況巾義錢的供應馬上 的話’輸出資料或其類似的運作無法被適當地完成 在第 2圖的結構中,由於對從響應於一運作完成旗標 第11頁
(請先閲讀背面之注意事項再填寫本頁) I.訂丨 1223141 A7 ____ B7_ 五、發明説明(?) 〜 (請先閲讀背面之注意事項再填寫本頁) 來重置該命令暫存器31之時間到該運作之實際完成之時間 的處理延遲列入考慮,該延遲電路24係設置於該時鐘抑^ 電路24。然後,該延遲電路24係被用來延遲該命令暫存 器31的設定資料,藉此吸收該處理延遲。這結構亦能夠被 5 應用於在第1圖中所示的邏輯區塊14或邏輯區塊15。該 延遲電路24的延遲時間係事先設定到反映在該命令暫存器 31之設定與一運作之實際完成之間之時間差的預定時間長 度。該延遲時間的調整係藉著改變被包括於該延遲元件串 列内之延遲元件的數目來被作成。由該延遲電路24所作的 10 延遲亦作用來補償在一運作之開始時從設定該命令暫存器 31之時間到該内部電路32之實際開始之時間的處理延遲 〇 · 在這形式中,一延遲電路係被設置在一結構内,在該結 構中,到每一區塊之時鐘供應的開始與停止係響應於被供 15 應至該端或被儲存於每一區塊之命令暫存器内俾命令一運 作之開始與停止的信號(資料)來被控制。這延遲電路把要 被儲存於該命令暫存器内的信號或者要被供應到該端的信 號延遲,藉此一方面控制時鐘供應的開始與停止而另一方 面補償在,功能區塊内部之内部電路的處理延遲。 2〇 第3圖是為顯示本發明之半導體積體電路之變化的方 塊圖。在第3圖中’與第1圖之那些相同的元件將會由相 同的標號楳示。 第3圖的半導體積體電路包括該微控制器11、一時鐘 控制電路12B、該邏輯區塊13、及該時鐘產生電路I?。 第12頁 (⑽概格⑵〇讀公幻 1223141 A7 -------- — _ B7_ 五、發明説明(/σ ) 該時鐘控制電路12B包括一 AND電路21、一改變 電路41、延遲電路…、及一選擇器44。== 塊13包括該命令暫存器31和該内部電路32。 該時鐘控制電路12B的改變點偵測電路41檢查該命令 5暫存器31的資料改變是否從"Ο"到"l"或者從"1〃到〃〇,,。 第4圖是為顯示該改變點偵測電路41之電路結構之例 子的電路圖。 第4圖的改變點偵測電路41包括正反器51到54及 AND電路55和56。該等AND電路55中之每一者具有一 10個作為一負邏輯輸入的輪入。當該命令暫存器31的資料從 "0 〃改變成1 〃時’該等正反器51和5 3儲存"〇 〃於其内, 而其之輸出係被設定成〇。再者,該等正反器52和54儲 存"1〃於其内,而其之輸出係被設定成丄。據此,被供應到 該選擇器44之該等AND電路55和56的輸出分別變成工 15 和〇。當該命令暫存器31的資料係從,,1〃改變成〃〇〃時, 該等正反器51和53儲存"]_〃於其内,而其之輸出係被設 定成〃1"。再者,該等正反器52和54儲存〃 〇〃於其内, 而其之輸出係被設定成0。據此,被供應到該選擇器44之 該等AND電路55和56的輸出分別變成〇和1。 20 請再次參閱第3圖所示,響應於由該改變點偵測電路 41所作之改變點偵測的該選擇器44選擇該延遲電路42與 該延遲電路43之輸出中之一者,並且把該被選擇的輸出供 應到該AND電路21的一輸入。該等延遲電路42和43具^ 有彼此不同之個別的延遲時間,並且接收該命令暫存器 第13頁 本紙張尺度適用中國國家標準(CNS) A4规格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
1223141
5 10 15 20 的設定資料。據此,騎令暫存器3!的設定詩係遭受對 應於由該選擇器44所選擇之延遲電路的延遲,並且係被供 應到該AND電路21之以上所述的輸入。該AND電路^ 的另一輸入接收從該時鐘產生電路供應出來的時鐘信號 〇 第5圖是為用於說明該時鐘控制電路1SB之運 號時序圖。 當該微控制器11發送一開始命令到該邏輯區塊 ’"1〃將會被設定於該邏輯區塊13的命令暫存器、 應於被儲存在該命令暫存器31之設定資料係從〃〇„改變= 1〃的情況,該選擇器44選擇該延遲電路42的輸出(延遲 時間D1),並且把該被選擇的輸出供應到該and電路2/。 在由該延遲電路42之延遲時間所控制的預定時間周期之 ,該時鐘控制電路UB開始把由該時鐘產生電路17所设 生的時鐘信號供應到該邏輯區塊13的時鐘供應端。產 邏輯區塊13的内部電路32係響應於該命令暫存器3ι、 設定資料〃 〃來被作動,並且係與從該時鐘供應端$ 應出來的時鐘信號同步地運作。在該運作的完成之後,: 内部電路32發送一運作完成旗標,藉此把該命令暫存= 31重設成"0" 〇 ° 該命令暫存器31的重置成〃 〇〃係對應於被儲存在該 令暫存器31内之設定資料之從":[〃到"〇〃的改變,因此談 選擇器44選擇該延遲電路43的輸出(延遲時間d2),= 且把該被選擇的輸出供應到該AND電路2:l。在由該延齋 第14頁
(請先閱讀背面之注意事項再填寫本頁J 丨.、|叮丨
五、發明説明(Q (請先閲讀背面之注意事项再填寫本頁) 制電路所㈣的駄時間周期之後,於該時鐘控 ,導致到該邏2獅電路21的_個輸人係被設定成"〇" 停止的結果Y品塊13之時鐘供應端13a的時鐘供應被 内二會與該命令暫存器31的設定資料比較,該 時,相對即,在一運作的開始之 ,-處理存於該命令暫存1131内的時序 對於"〇"在复: 在一運作的結束之時,相 理延遲係^ mi該命令暫存1131的時序,另—處 之結束時的處理二開始時的處理延遲及於一運作 該邏輯區換^ 同的。因此’係希望根據 開始與一運作二::路:特性和結構來改變在-運作之 時鐘控制時序間之由該時鐘控制電路m所作的 在。第3圖的結構中’該改變點侧電路41決定該命令 暫存窃31是否已從"〇"改變成"丄"或者從"丄"改變成"〇", 並且根據這決定藉由使用該選擇器Μ來選擇該延遲電路 42的輸出或者該延遲電路43的輪出。在這形式中,該命 令暫存器31的設定資料係被延遲-對應於該被選擇之延遲 電路的延遲長度,以致於要適當地吸收在一運作之開始之 時的,理延遲及在-運作之結束之時的處理延遲是有可能 的。這結構亦能夠被應用於在第1圖中所示的邏輯區塊14 或邏輯區塊15。應要注意的是,藉由調整在該延遲串列内 之延遲元件的數目,該等延遲電路42 # 43的延遲時間係 第15頁 本紙張尺度適用中國國家標準(CNS) A4规格(210X297公釐〉 1223141
5 10 15 20 一運作之開始之時之處理延遲和在-運 -延遲之個別的時間長度。 端的n二·’被料*騎令暫存11喊者被供應到該 ==:ΓΓ被延遲該被選擇的咖^ 母品土之時鐘供應的開始與停止係響應於被 儲tt 塊之命令针m者被供應_端俾命令 :運作:開始與停止的信號(資料)來被控制。這使得要以 在一運作之開始與-運作之結束之間之不同的時序控制時 鐘供應的_與停止俾可補償在—魏區_部之内部電 路的處理延遲是有可能的,該處理延遲在—運作之開始與 一運作之結束之間是不同的。 、 第6圖是為顯示本發明之半導體積體電路之結構之變 化的方塊圖。在第6圖中,與第1圖之軸相同的元件係 由相同的標號標示。 第6圖的半導體積體電路包括該微控制器丄丄、一時鐘 控制電路12C、該邏輯區塊1;3A、及該時鐘產生電路工?。 該時鐘控制電路12C包括該AND電路21、該AND電路25 、及延遲電路62和63。該邏輯區塊UA包括該命令暫存 器3 1和一内部電路3 2 A。 當該微控制器11發送一開始命令到該邏輯區塊時 ,"1〃將會被設定到該邏輯區塊1;3Α的命令暫存器31。 該時鐘控制電路12C的AND電路21在其之一個輸入 接收被儲存於該命令暫存器31内之由該延遲電路62延遲 一預定延遲長度的設定資料,及在其之另一個輪入接收從 第16頁 本紙張尺度適用中國國家標準(CNS) A4規格(210 X 297公釐) (請先閲讀背面之注意事項再填寫本頁) I.#- 1223141 發明説明((4 ) 該時鐘產生電路17供應出來的時鐘信號。卷、 令暫存H 31❸設定資料被設定成"工"時^破儲存於該命 62之延遲時間所控制的預定時間周期之 由該延遲電路 路i2c開始把由該時鐘產生電路17所該時鐘控制電 5應到該邏輯區塊13A的時鐘供應端l3ej的時鐘信號供 ’該時鐘控制電路12C❺AND電路2s由相同的仏號 收被儲存於該命令暫存器31内之由該個輸入接 預定延遲長度的設定資料,及在其之另一噶路63延遲一 時鐘產生電路17供應出來的時鐘信號。^輸人接收從該 10暫存器31 #設定資料被設定成〃!"時,存於該命令 63之延遲時間所控制的預料間周期之後=== 路12C開始把由該時鐘產生電路17所 μ夺鐘控制電 應到該邏輯區塊13Α的時鐘供應端l3f。的時鐘信號供 該邏輯區塊13A的内部電路“A係敏 15器31的設定資料"χ"來被作動,並且係“ 暫存 ^ 13e和13f供應出來的時鐘信號同步地運作 的完成之後,該内部電路32A發送—運 把該命令暫存器31重置成,L 運作4旗標,藉此 在對應於該延遲電路62之延遲時間的預㈣間周期之 20後,該命令暫存器31的重置成,τ停止到該邏輯區塊i3A 之時鐘供應端ISe之時鐘信號的供應。再者,在對應於該 延遲電路6:3之延遲時間的預定時間周期之後,到該邏輯區 塊13A之時鐘供應端ISf之時鐘信號的供應係被停止。這 結構亦可應用於在第i圖中所示的邏輯區塊14或者邏輯區 第17頁 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公楚:) (請先閲讀背面之注意事項再填寫本頁) 丨訂丨 1223141 五、發明説明(/5 ) 5 10 15 塊15。 在這形式中,被供應到該端或者被儲存於該命令暫存器 内的信號係在-結構中由數個具有不同之延遲長度的延遲 ,路延遲,在該結構中,到每—區塊之時鐘供應的開始與 知止係響應於被供應到該端或者被儲存於每一區塊之命人 暫存器内來命令-運作之開始與停止的信號(資料)來= 制。這使得要在個狀__㈣鐘停止時序下 時鐘信號供應到-功能區塊是有可能H卜要根據個 別之部份的運作順序來供應時鐘信號變成有可能的, 達成更勤奮的時鐘控制運作。 再者,本發料受限於這些實施例,在沒有離開本發明 的範圍下,各種變化和改變可以被作成。 由主本申請案係以在2001年8月28日向日本專利局提出 申言月之日本優先權申請案第2001-2S8710號案為基礎, 其之整個内容係被併合於此作為參考。 元件標號對照表 20 11 微控制器 12 時鐘控制電路 13 邏輯區塊 14 邏輯區塊 15 邏輯區塊 16 邏輯電路 17 時鐘產生電路 21 and電路 22 AND電路 23 and電路 31 命令暫存器 32 内部電路 33 命令暫存器 34 内部電路 35 内部電路 15b 運作致能端 第18頁 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐) (請先閲讀背面之注意事項再填寫本頁)
1223141 A7 B7 五、發明説明() 5 10 13a 時鐘供應端 14a 時鐘供應端 15a 時鐘供應端 12A 時鐘控制電路 24 延遲電路 12B 時鐘控制電路 41 改變點偵測電路 42 延遲電路 43 延遲電路 44 選擇器 51 正反器 52 正反器 53 正反器 54 正反器 55 AND電路 56 AND電路 12C 時鐘控制電路 62 延遲電路 63 延遲電路 32A 内部電路 13A 邏輯區塊 13e 時鐘供應端 13f 時鐘供應端 (請先閱讀背面之注意事項再填寫本頁) 第19頁 本紙張尺度適用中國國家標準(CNS) A4規格(210X297公釐)

Claims (1)

1223141 六、申請專利範圍 第91104970號申請案申請專利範圍修正本 93.03.05. 1. 一種半導體積體電路,包含: 請先閱讀背面之注意填寫本頁) 數個功能區塊,該等功能區塊中之每一者係分別響 應於一對應命令信號的主張與否定來開始與停止其之運 5 作; 一時鐘產生電路,該時鐘產生電路產生一時鐘信號 一時鐘控制電路,該時鐘控制電路係響應於該對應 命令信號的該主張來開始把該時鐘信號供應到該等功能 區塊中之每一者,及係響應於該對應命令信號的該否定 來停止把該時鐘信號供應到該等功能區塊中之每一者; 以及 一控制器,該控制器可控制與該等功能區塊中之每 一者有關之該命令信號; 經濟部智慧財產局員工消費合作社印製 其中,該等功能區塊中之至少一者包括一暫存器, 該暫存器可儲存其間之該對應命令信號,該控制器將該 暫存器之該命令信號設定為一主張狀態,該等功能區塊 中之該至少一者於該等功能區塊中之該至少一者之一運 作完成時,將該暫存器之該命令信號重置為一否定狀態 ;以及 其中,該時鐘控制電路可根據該暫存器之一狀態控 制對該等功能區塊中之該至少一者的該時鐘信號之供應 的開始及停止。 2·如申請專利範圍第1項所述之半導體積體電路,其中, 第20頁 1223141 AS B3 C8 D8 六、申請專利範圍 該時鐘控制電路可延遲與該等功能區塊中之該至少一者 有關之該命令信號,並可根據該延遲命令信號之一狀態 控制對該等功能區塊中之該至少一者的該時鐘信號之供 應的開始及停止。 5 3·如申請專利範圍第1項所述之半導體積體電路,其中, 該時鐘控制電路可藉由一與該等功能區塊中之至少一者 有關之第一延遲而延遲該命令信號,並根據藉由該第一 延遲而延遲之該命令信號之一狀態開始將該時鐘信號供 應至該等功能區塊中之該至少一者,且其中,該時鐘控 〇 制電路可藉由一與該等功能區塊中之該至少一者有關之 第二延遲而延遲該命令信號,並根據藉由該第二延遲而 延遲之該命令信號之一狀態停止將該時鐘信號供應至該 等功能區塊中之該至少一者。 4·如申請專利範圍第1項所述之半導體積體電路,其中, 5 該時鐘控制電路可藉由一與該等功能區塊中之至少一者 有關之第一延遲而延遲該命令信號,並將具有根據藉由 該第一延遲而延遲之該命令信號之一狀態控制的開始與 停止時序的該時鐘信號供應至該等功能區塊中之該至少 一者,且其中,該時鐘控制電路可藉由一與該等功能區 〇 塊中之該至少一者有關之第二延遲而延遲該命令信號, 並將另一具有根據藉由該第二延遲而延遲之該命令信號 之一狀態控制的開始與停止時序的該時鐘信號供應至該 等功能區塊中之該至少一者。 5·如申請專利範圍第1項所述之半導體積體電路,其中, 第21頁 本紙張尺度適用令國國家標準(CNS)A4規格(210 X 297公S〉 ---------------- 請先閱讀背面之注意填寫本頁) · .線- 經濟部智慧財產局員工消費合作社印製 1223141 AS B8 C8 D8 六、申請專利範圍 該等功能區塊中之至少一者具有根據一預定電路之一預 定運作順序而主張及否定之該對應命令信號。 請先閱讀背面之注意填寫本頁) 6·—種用以控制時鐘之方法,該方法包含下列步驟: 產生一欲供應至數個功能區塊之時鐘信號,該等功 5 能區塊中之每一者係分別響應於一對應命令信號的主張 與否定來開始與停止其之運作; 響應於該對應命令信號的該主張,開始將該時鐘信 號供應到該等功能區塊中之每一者 響應於該對應命令信號的該否定,停止將該時鐘信 〇 號供應到該等功能區塊中之每一者;以及 延遲該命令信號,其中,開始供應該時鐘信號之該 步驟係響應於該延遲命令信號之該主張而開始供應該時 鐘信號,且停止供應該時鐘信號之該步驟係響應於該延 遲命令信號之該否定而停止供應該時鐘信號。 5 7 ·—種用以控制時鐘之方法,該方法包含下列步驟: 產生一欲供應至數個功能區塊之時鐘信號,該等功 能區塊中之每一者係分別響應於一對應命令信號的主張 與否定來開始與停止其之運作; 經濟部智慧財產局員工消費合作社印製 響應於該對應命令信號的該主張,開始將該時鐘信 0 號供應到該等功能區塊中之每一者 響應於該對應命令信號的該否定,停止將該時鐘信 號供應到該等功能區塊中之每一者;以及 藉由一第一延遲長度延遲該命令信號及藉由一第二 延遲長度延遲該命令信號,其中,開始供應該時鐘信號 第22頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1223141 8 88 8 ABCD 六、申請專利範圍 之該步驟係響應於藉由該第一延遲長度而延遲之該命令 信號之該主張而開始供應該時鐘信號,且停止供應該時 鐘信號之該步驟係響應於藉由該第二延遲長度而延遲之 該命令信號之該否定而停止供應該時鐘信號。 5 8·—種用以控制時鐘之方法,該方法包含下列步驟: 產生一欲供應至數個功能區塊之時鐘信號,該等功 能區塊中之每一者係分別響應於一對應命令信號的主張 與否定來開始與停止其之運作; 響應於該對應命令信號的該主張,開始將該時鐘信 0 號供應到該等功能區塊中之每一者 響應於該對應命令信號的該否定,停止將該時鐘信 號供應到該等功能區塊中之每一者;以及 藉由一第一延遲長度延遲該命令信號及藉由一第二 延遲長度延遲該命令信號,其中,開始供應該時鐘信號 5 之該步驟及停止供應該時鐘信號之該步驟供應具有根據 藉由該第一延遲長度而延遲之該命令信號之一狀態而控 制之開始及停止時序的該時鐘信號,且供應另一具有根 據藉由該第二延遲長度而延遲之該命令信號之一狀態而 控制之開始及停止時序的該時鐘信號。 --------------裝--- (請先閱讀背面之注意填寫本頁) 參 經濟部智慧財產局員工消費合作社印製 第23頁 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)
TW091104970A 2001-08-28 2002-03-15 Semiconductor integrated circuit with function to start and stop supply of clock signal TWI223141B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001258710A JP4831899B2 (ja) 2001-08-28 2001-08-28 半導体集積回路及びクロック制御方法

Publications (1)

Publication Number Publication Date
TWI223141B true TWI223141B (en) 2004-11-01

Family

ID=19086181

Family Applications (1)

Application Number Title Priority Date Filing Date
TW091104970A TWI223141B (en) 2001-08-28 2002-03-15 Semiconductor integrated circuit with function to start and stop supply of clock signal

Country Status (6)

Country Link
US (1) US6639436B2 (zh)
EP (1) EP1288771A3 (zh)
JP (1) JP4831899B2 (zh)
KR (1) KR100846398B1 (zh)
CN (1) CN1239974C (zh)
TW (1) TWI223141B (zh)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI387208B (zh) * 2005-03-21 2013-02-21 整合裝置科技公司 用於單片式時脈產生器及時序/頻率參考器之低延遲的起動
JP5109869B2 (ja) * 2008-08-25 2012-12-26 ブラザー工業株式会社 集積回路
JP2011065529A (ja) * 2009-09-18 2011-03-31 Renesas Electronics Corp 半導体集積装置およびその制御方法
KR101136936B1 (ko) 2009-10-26 2012-04-20 에스케이하이닉스 주식회사 반도체 장치 및 그 동작방법
CN102668378B (zh) * 2009-12-25 2015-01-07 佳能株式会社 信息处理装置和信息处理方法
US8963597B1 (en) * 2013-10-02 2015-02-24 Nanya Technology Corporation Cross-domain enablement method and electronic apparatus
KR102476357B1 (ko) * 2015-08-06 2022-12-09 삼성전자주식회사 클럭 관리 유닛과 이를 적용하는 집적 회로 및 시스템 온 칩 및 그 동작 방법
CN106712746A (zh) * 2015-11-18 2017-05-24 凌阳科技股份有限公司 时脉供应系统

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5241098A (en) * 1990-11-16 1993-08-31 Hoechst Celanese Corporation Method for preparing a salt of 4-hydroxystyrene and for preparing 4-tertiary-butoxycarbonyloxystyrene therefrom
JPH04279912A (ja) * 1991-01-16 1992-10-06 Nec Corp クロック制御回路
JP3475510B2 (ja) * 1994-08-09 2003-12-08 ヤマハ株式会社 省電力機能付き集積回路
GB2308469A (en) * 1995-12-22 1997-06-25 Motorola Inc Power conserving clocking system
US5848281A (en) * 1996-07-23 1998-12-08 Smalley; Kenneth George Method and apparatus for powder management in a multifunction controller with an embedded microprocessor
US5834961A (en) * 1996-12-27 1998-11-10 Pacific Communication Sciences, Inc. Gated-clock registers for low-power circuitry
JP2993466B2 (ja) * 1997-06-09 1999-12-20 日本電気株式会社 情報処理装置
JPH1131386A (ja) * 1997-07-09 1999-02-02 Fujitsu Ltd 半導体集積回路装置における入力初段回路の駆動方法、半導体集積回路装置及び半導体記憶装置の制御装置
CN1157641C (zh) * 1997-09-03 2004-07-14 松下电器产业株式会社 处理器
JPH11191610A (ja) * 1997-12-26 1999-07-13 Hitachi Ltd 半導体集積回路装置
TW475319B (en) * 1998-03-02 2002-02-01 Via Tech Inc Gated clock tree synthesis method
AU4843299A (en) * 1998-07-01 2000-01-24 Qualcomm Incorporated Improved inter-device serial bus protocol
JP2000029560A (ja) 1998-07-13 2000-01-28 Ricoh Co Ltd 電子装置
JP2000293504A (ja) 1999-04-07 2000-10-20 Nec Corp 半導体装置
JP2000347761A (ja) 1999-06-02 2000-12-15 Alps Electric Co Ltd 制御回路

Also Published As

Publication number Publication date
KR20030019071A (ko) 2003-03-06
CN1239974C (zh) 2006-02-01
US20030042972A1 (en) 2003-03-06
CN1403887A (zh) 2003-03-19
EP1288771A2 (en) 2003-03-05
KR100846398B1 (ko) 2008-07-16
EP1288771A3 (en) 2004-06-23
JP2003067077A (ja) 2003-03-07
JP4831899B2 (ja) 2011-12-07
US6639436B2 (en) 2003-10-28

Similar Documents

Publication Publication Date Title
US5550489A (en) Secondary clock source for low power, fast response clocking
US6166991A (en) Circuit, architecture and method for reducing power consumption in a synchronous integrated circuit
TW439363B (en) Delay device using a phase lock circuit for calibrating and its calibrating method
TW201003653A (en) Domain crossing circuit and method
US7792154B2 (en) Controlling asynchronous clock domains to perform synchronous operations
US20090121756A1 (en) Pseudo-synchronous small register designs with very low power consumption and methods to implement
TWI223141B (en) Semiconductor integrated circuit with function to start and stop supply of clock signal
US6961278B2 (en) Synchronous self refresh exit control method and circuit in semiconductor memory device
TW463080B (en) Clock generating device which can adjust clock skew and method
TW200823922A (en) Deep power down mode control circuit
TW378295B (en) Processor with free running clock with momentary synchronization to subsystem clock during data transfers
JP2001155484A (ja) レイテンシ決定回路、レイテンシ決定方法、可変レイテンシ回路及びメモリ装置
US7003683B2 (en) Glitchless clock selection circuit
CN105892350A (zh) 在微控制器单元和主处理器之间通信的电子设备及其方法
TW382086B (en) Internal clock generation circuit of synchronous semiconductor device
TW564345B (en) Semiconductor integrated circuit device
JP2002176341A (ja) クロック制御回路
CN100578661C (zh) 存储器时脉信号产生方法及门控时脉产生电路
US6496078B1 (en) Activating on-chip oscillator using ring oscillator
JPH11289321A (ja) 半導体集積回路装置
CN100371911C (zh) 同步存储器的控制器和电子设备
JP2006332919A (ja) 半導体集積回路
JP3727670B2 (ja) マイクロコントローラ
US6928025B1 (en) Synchronous integrated memory
JP2005010958A (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees