[go: up one dir, main page]

TWI294181B - Semiconductor device - Google Patents

Semiconductor device Download PDF

Info

Publication number
TWI294181B
TWI294181B TW095104167A TW95104167A TWI294181B TW I294181 B TWI294181 B TW I294181B TW 095104167 A TW095104167 A TW 095104167A TW 95104167 A TW95104167 A TW 95104167A TW I294181 B TWI294181 B TW I294181B
Authority
TW
Taiwan
Prior art keywords
diffusion layer
type
layer
region
buried diffusion
Prior art date
Application number
TW095104167A
Other languages
English (en)
Other versions
TW200633207A (en
Inventor
Ryo Kanda
Shuichi Kikuchi
Seiji Otake
Hirotsugu Hata
Original Assignee
Sanyo Electric Co
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co filed Critical Sanyo Electric Co
Publication of TW200633207A publication Critical patent/TW200633207A/zh
Application granted granted Critical
Publication of TWI294181B publication Critical patent/TWI294181B/zh

Links

Classifications

    • H10P10/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D10/00Bipolar junction transistors [BJT]
    • H10D10/40Vertical BJTs
    • H10D10/421Vertical BJTs having both emitter-base and base-collector junctions ending at the same surface of the body
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D10/00Bipolar junction transistors [BJT]
    • H10D10/01Manufacture or treatment
    • H10D10/051Manufacture or treatment of vertical BJTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D10/00Bipolar junction transistors [BJT]
    • H10D10/01Manufacture or treatment
    • H10D10/061Manufacture or treatment of lateral BJTs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D10/00Bipolar junction transistors [BJT]
    • H10D10/60Lateral BJTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0221Manufacture or treatment of FETs having insulated gates [IGFET] having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended-drain MOSFETs [EDMOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/601Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs 
    • H10D30/603Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs  having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/137Collector regions of BJTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/177Base regions of bipolar transistors, e.g. BJTs or IGBTs
    • H10D62/184Base regions of bipolar transistors, e.g. BJTs or IGBTs of lateral BJTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/351Substrate regions of field-effect devices
    • H10D62/357Substrate regions of field-effect devices of FETs
    • H10D62/364Substrate regions of field-effect devices of FETs of IGFETs
    • H10D62/371Inactive supplementary semiconductor regions, e.g. for preventing punch-through, improving capacity effect or leakage current
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0107Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs
    • H10D84/0109Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs the at least one component covered by H10D12/00 or H10D30/00 being a MOS device
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/40Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
    • H10D84/401Combinations of FETs or IGBTs with BJTs
    • H10W10/031
    • H10W10/30
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/514Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
    • H10D64/516Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Bipolar Integrated Circuits (AREA)

Description

1294181 •九、發明說明: .【發明所屬之技術領域】 本發明係關於,保護半導體元件免於受到過電壓的破 壞之半導體裝置。 ^ 【先前技術】 ,於白知的半導體裝置中,例如,為了形成N通道型的 (毛、向擴政 MOS · Lateral diffused MOS)電晶體,係 •於P型半導體基板上沉❹型^層。於蟲晶層,形成I、 籲做為背間極區域而採用之P型擴散區域。於p型擴散區 域^形成有做為源極區域而採用之N型擴散區域。此外, 於蟲晶層,形成有做為汲極區域而採用之N型擴散區域。 二及極區域的下方,於半導體基板及蠢晶層之 : N型的埋入區域。此時,由埋入區域及半導體 基板所形^之PN接合區域的崩潰電壓,係構成為較 LDMOS電晶體的源極—汲極之間的崩潰電壓還小。由於 丨:=,即使在汲極施加有破壞_電晶體之過電塵 由埋入區域及半導體基板所形成之-接“域產生朋〉貝。結果為,可防止上述過電壓破壞 LDMOS電晶體(例如參照專利文獻 [專利文獻1]曰本特矣I , 7頁,第…圖)表千一3號公報(第…、 【發明内容】 (發明所欲解決之課題) 如上所述,於習知的半^ ¥體4置中,為了防止因施加 317862 5 1294181 •於汲極區域之過電壓,而對LDMOS電晶體造成破壞,係 \於汲極區域的下方形成有N型埋入區域。N型埋入區域係 "形成為,具有幾乎與汲極區域的寬度相同之寬度。藉由此 構造,一旦有過電壓施加於閘極區域,使N型埋入區域及 • p型半導體基板之PN接合區域產生崩潰,則崩潰電流係 集中於PN接合區域。因而產生,PN接合區域會因電流集 中及該集中所導致之發熱而被破壞之問題。 ^ 此外,於習知的半導體裝置中,為了防止於pN接合 '區域之電流集中,亦可於寬廣的區域形成_埋入區域口, 藉此來加以對應。在此,於習知的半導體裴置中,係採用 已知的RESURF原理’以提升元件的耐電壓特性為目的。 因此,N型埋入區域係往分離區域側形成為較大。另一方 面,N型埋入區域,由於形成pN接合區域,因此,n型 埋入區域係成為追加於LDM〇s電晶體之構造。亦即,若 於寬廣的區域形成N型埋入區域,則汲極區域及分離區域 鲁之間變得較寬廣,而使得未形成有元件之區域變得較寬 廣。因而產生無法對晶片尺寸進行有效率的元件形成區域 之配置之問題。 (解決課題之手段) 本發明絲於上述種種情形所研創出之發Μ,於恭 ^之半導财置巾’係於半導縣板上沉積複數層蟲晶天 I’並採用上述磊晶層來做為半導體元件的形成區域,1 :徵為:於上述半導體元件的形成區域的下方—導 ,型的埋入擴散層,以及導出至上述一導電型的埋入擴: 317862 6 1294181 .層之逆導電型的埋入擴散層;上 ,及上述逆導電型的埋入擴散層之第= ,,係較形成於上述半導體元件的電 :二 域的崩潰電麗還低。因此,於本發明中= 口/ :!!體;:,則第1接合區域係較第2接二二: :::成:r冓造’可防止因施— 此外,於本發明之半導體裝置中,上述 ^散層,係將其形成區域與上述—導電型的埋入擴散声 ==成之逆導電型的第i埋人擴散層,與形成在上述 型的埋人擴散層的上方之逆導電型的第2埋入擴散 層’加以連結而形成。因此,於本發明中,係藉由 型的埋入擴散層與逆導電型的第1埋人擴散層,來形成第 1接合區域。藉由此構造’可容易將第i接合 電壓調整至期望的範圍。 飞的朋/貝 • 此外,於本發明之半導體裝置中,上述半導體元件, 為、NPN電aB體、PNp電晶體、N通道型電晶體或是 通道31 MOS電晶體。因此,於本發明中,可對开义成 導體的形成區域之任意的半導體元件,實現過電壓保護構 造0 此外,於本發明之半導體裝置中,係具有:一導電型 =半導體基板;逆導電型的第1遙晶層,係形成於上述半 導體基板上;-導電型的埋人擴散層,係形成於上述半 體基板及上述m日日層;逆導電型的第1埋人擴散層, 317862 7 1294181 1形成於上述半導體基板及上述第1;^層,並且將並形 :區域與上述一導電型的埋入擴散層重疊而形成’第、、接 合區域,係接合上述一導電型的埋入擴散層與上述逆 ^ ίί I ί入擴散層;逆導電型的第2磊晶層,係形成於 於::第?,上;逆導電型的第2埋入擴散層,係形成 [:2弟2蝴’並且與上述第1埋入擴散層連 、%、,,+導體元件,係形成於上述第2埋入擴散層上方,· j述第1接合區域的崩潰電壓’係較形成在上述半導體元 =的電机路徑之第2接合區域的崩潰電魔還低。因此,於 ^發明中,係於半導體基板及第1蟲晶層,形成-導電型 1入擴散層與逆導電型的第1埋人擴散層,而形成第〗 接合區域。並於第1及第2蟲晶層形成逆導電型的第2埋 =擴?f,而將逆導電型的第1及第2埋入擴散層加以連 、、。猎由此構造,可實現過電壓保護構造。 (發明之效果) ^本毛明中’在形成有任意的半導體元件之區域的下 PN=人^型、埋入擴散層及N型埋入擴散層重疊,而形成
口區域。並以較形成在半導體元件的電流路徑之PN 的=崩?Γ還低之方式,來形成該合區域 的破壞。'’可防止半導體元件受到過電壓 此外,於本發明中, 擴散層上面的較寬廣區域 合區域中崩潰電流擴散, 接合區域係形成於ν型埋入 。藉由此構造,可防止於ΡΝ接 而造成ΡΝ接合區域的破壞。 317862 8 1294181 ' 此外,於本發明中,#π;从 .型埋入垆係於兀件形成區域的下方形成Ν ' I埋入擴政層,而形成ΡΝ 效率的配置_埋人擴散層接猎由此構造’可有 效率的將半導體元件 ^效£域。此外,可有 寸的精細化。貝際動作區域,而實現晶片尺 =外,於本發明中,係藉由?型埋 登於該!>型埋人擴散層 二文廣以及重 合區域,來形成過電壓伴護::型:里入擴散層之㈣ Ώ , 保4構绝。错由此構造,ΡΝ接合區 而1=型埋入擴散層,可維持在高濃度的雜質濃度, 谷易u又疋期望的崩潰電壓。 、 【實施方式】 …!!下參第1圖至第4圖’詳細說明本發明的-項實 把形態之半導體步署。楚, 、、 導Α 、μ弟1圖係用於說明本實施形態之半 、生夕ΐχτ拉面圖。第2圖係顯示形成做為過電壓保護構 ^右、μ p合區域之區域漢度分布之圖式。第3圖係顯示 拌夕主m躲壯Β 衣罝夂不具有過電壓保護構 。—、4置之70件特性的比較圖。第4圖係用於說明 本貫施形態之半導體裝置之剖面圖。 如第1圖所示,N通道型LDM〇s電晶體要係由. P型單晶石夕基板2、第型蟲晶層3、 p型埋入擴散 層4、N型埋入擴散層5、帛2層N型蟲晶層6、N型埋入 擴散層7、P型擴散層8、做為汲極區域而使用之^型擴气 層9,Π)、做為背閘極區域而使用之p型擴散層u,i2、做月 為源極區域而使用之N型擴散層U、N型擴散層Μ、閘 317862 9 1294181 ,極氧化膜15、及閘極16所組成。 、 第1層N型磊晶層3,係沉積於P型單晶矽基板2 面。 P型埋入擴散層4,係形成於基板2及磊晶層3的兩 區域。P型埋入擴散層4係例如將硼(B )加以擴散而形成。 此外,於圖中,P型埋入擴散層4雖形成於整個基板2上, 但只要形成於至少與N型埋入擴散層5形成?]^接合區蟑 之區域即可。此外,本實施形態之p型埋入擴散層4,係 •對應於本發明之「一導電型的埋入擴散層」。 ’、 N型埋入擴散層5,係形成於基板2及磊晶層3的兩 區域。N型埋入擴散層5係例如將録(%)加以擴散而带 成。如圖所示,N型埋入擴散層5係形成於以分離區域二 所區隔之LDMOS電晶體!的整個形成區域。此外,由於 雜質的擴散係數之不同,p型埋入擴散層4係擴散至較N 型埋入擴散層5還上方。於本實施形態中之n型埋入擴散 •層5二係對應於本發明之「逆導電型的第^人擴散層」。 * 2層N型祕晶層6 ’係沉積於第r層N型磊晶層3 上面。 N㈣入擴散層7,係形成於第1層及第2層蟲 3?的兩區域。N型埋入擴散層”系例如將録(Sb)力“ 形成。如圖所示’ N型埋入擴散 擴散層二上方擴散,而與_埋入 於 I施形_中之N魏人擴散層7,係 =
導電型的第2埋入擴散層」。此外,於本實施形態中之N 317862 10 1294181 -型埋入擴散層5、7,係對應於本發明之「逆導電型的埋入 、擴散層」。 P型擴散層8係形成於磊晶層6。於p型擴散層8,係 少成有LDMOS電晶體1的源極區域、汲極區域及背閘極 區域。 N型擴散層9、10係形成於p型擴散層8。N型擴散 層9、1 〇係做為汲極區域而使用,為雙重擴散構造。n型 擴散層9、1〇係以包圍P型擴散層u之方式而形成為一 _環狀。 P型擴散層11、12係形成於P型擴散層8。P型擴散 層11係做為背閘極區域而使用,P型擴散層12係做為背 閘極導出區域而使用。 N型擴散層13係形成於P型擴散層U。n型擴散層 係做為源極區域而使用。n型擴散層13係以包圍p型
擴政層12之方式而形成為一環狀。位於N型擴散層9及N 籲型擴散層13之間之P型擴散層U,係做為通道區域而使 用。之後’在P型擴散層12及N型擴散層13係有源極接 觸亦即’於p型擴散層12施加有與源極電位為相同電 位之背閘極電位。於本實施形態中,源極電位及背閘極電 位為接地電位。 N型擴散層14係形成於P型擴散層8及P型分離區 域17之間之遙晶層6。n型擴散層14係藉由蠢晶層6上 方的配線等,而連接於N型擴散層10所連接之輸出墊。 藉由此構造,於N型擴散層14施加有汲極電位。此外, 317862 11 1294181 •如圖所示,於N型德哗β 7 也、放層14的下方,係隔介N型磊晶層 、、6而形成㈣型埋入擴散層5、7^N型埋入擴散層 5、7,餘介㈣擴散層14而施加錄電位。 甲1極氧化膜15係形成於i晶層6的表面n曰曰層6 係形成有背閘極區域等。 閑極16係形成於閘極氧化膜15上。閘極工“列如以多 晶矽膜、矽化鎢膜等形成為特定膜厚。 最後在;SS日日層6的期望區域,形成LOCOS ( L〇cal 〇"^〇11〇啊_:區域性石夕氧化)氧化膜18。雖然未 圖不’但於遙晶層6上面’係形成有BPSG(B_ph〇Sph〇 以崎:㈣石夕玻璃)膜及SOG ( Spin 0n Glass : 方疋轉塗佈玻璃)膜等之絕緣層。 接下來如圖中之粗貫線所示,於形成有LDM〇s電 晶體1之區域的下方,形成有P型埋入擴散層4及N型埋 入擴政層5之PN接合區域19。如上所述,於N型埋入擴 •散層5施加汲極電位。另一方面,雖然未圖示,但p型分 離區域η成為接地電位,p型埋人擴散層4經由分離區域 '7而成為接地電位。亦即’於pN接合區域19施加有逆偏 [於LDMOS包晶體χ之一般的動作時,成為開放狀態。 此外,於本實施形態中之pN接合區域19,係對應於本發 明之「第1接合區域」。 此外,如圖中之粗實線所示,於LDMOS電晶體i的 電流路徑’係形成有W擴散層9及P型擴散層η之抓 接合區域20。於Ν型擴散層9,係經由Ν負散層1〇而 317862 12 1294181 -施加汲極電位。另一方面,於P型擴散層11,係經由!>型 .擴散層12而施加背間極電位。亦即,與PN接合區域19 ^相同,係於PN接合區域20施加有逆偏壓。此外,於本實 施形悲中之PN接合區域20,係對應於本發明之「第2接 合區域」。此外,關於「第2接合區域」,在未形成p型擴 政層8及N型擴散層9的構造,亦可為n型擴散層6及p 型擴散層11之接合區域之情況。 藉由此構造,PN接合區域19及PN接合區域2〇,實 _貝上係施加有相同條件的逆偏壓。而且,在LDMOS電晶 體1的源極一汲極之間,經由汲極區域,施加有例如在馬 達負載等之L·負载關閉時所產生的過電壓等。於此情況 下’在PN接合區域20產生崩潰之前,藉由使pN接合區 域19崩潰,即可防止LDM〇s電晶體i的破壞。詳細情況 將於^後敘述,然於本實施形態中,係以使]?1^接合區域 19的崩/貝電壓較PN接合區域20的崩潰電壓(源極—汲極 #之間的崩潰電壓)還低之方式,來決〇型埋人擴散層4 及N型埋入擴散層5的雜質濃度。亦即,於n型埋入擴散 層5的底面及其附近區域,形成高雜質濃度的p型埋入擴 散層4,藉此將空乏層的擴散範圍加以窄化。此外,形成只 接合區域19之區域,由於p型埋入擴散層4的雜質 /辰又=不同,而亦可能形成於N型埋入擴散層5的側面。 弟2圖係顯示,於繁ί同 _ 尽弟1圖所不之LDMOS電晶體丄的 面中,構成PN接合區域19之P型埋入擴散層4 埋入擴散層5、7的濃度分布。橫轴係顯示雜質濃 317862 13 1294181 度。縱軸係顯示距基板表面之離開距離。在此,係設從基 板表面到蟲晶層表面側之離開距離為正’從基板表面到基 板底面側之離開距離為負。 么圖所示,於P型埋入擴散層4中,在距離基板2表 面、力為-4 ( 之區域’係形成有雜質濃度的峰值。於n 型埋入擴散層5中,係於基板2及屋晶層3的交界區域上, 形成有雜質濃度的.值。於N型埋人擴散層7中,在距離 基板2表面約為6(之區域,係形成有雜質濃度的峰 而PN接合區域丨9係形成於距離基板2表面約為_3 (#m)之區域。於pN接合區域丨9附近之p型埋入 擴散層4的雜質濃度,約為1.0X1016至l.Oxio17 (W)。 ^於PN接合區域19附近,p型埋入擴散層4係形成 為/、有南雜質濃度之狀態。此濃度分布,可在?型埋入擴 散層4 ^再將高雜質濃度之N型埋人擴散層5加以重疊而 形成’藉此來加以實現。 | 另方面,如第1圖所示,於本實施形態中,由於p 型埋入擴散層4的雜質濃度較高,且由於雜質的擴散係數 同p 3L埋入擴散層4係擴散至較2^型埋入擴散層5 =上方。因此’於N型埋人擴散層5的上面形成高雜 又之N型埋入擴散層7,而使兩擴散層5、7連結。 藉由此構造,係使N型埋入擴散層7成為從P型埋入 擴,層4加以導出之形狀,而可對PN接合區域19施加逆 偏座。而且’將PN接合區域19附近的p型埋入擴散 設成南雜質濃度’可使讀接合區域19的崩潰二 317862 14 1294181 n接σ區域20的崩潰電壓還低之電壓。 (ν第!圖係顯示’ LDM〇S電晶體1的BWs設計為4〇 的广兄^係表示具有過電壓保護構造(PN接合區域19) 表示不具有過電壓保護構造⑽接合區域 接人。於實線所示之構造中,由於係設計為使PN ==19成為大約3〇⑺的崩潰電壓,因此於源極— 之間,並不會施加大約%⑺以上的電壓。另一方 :;於=所示之構造中’由於在源極—汲極之間施加大 、()的電壓,因此於州接合區域2〇產生崩潰。如 所述,藉由具有做為過電壓保護構造之PN接合區域 19 ’即使在施加有過電麗的情況下,亦可實現不易對 LDMOS電晶體!產生破壞之構造。 此外’ PN接合區域19的崩潰電壓,可藉由調整?型 埋入擴散層4及N型埋入擴散層5的雜質濃度,以及w =入,散層4型埋人擴散層5的擴散寬度,而進行任 丨:、的設計變更。此外,若將州接合區域19的崩潰電壓設 定過低的話,則有可能導致LDM〇s電晶體的電流能力產 ^惡化之情況。因此,PN接合區域19的崩潰電壓,可考 1到70件特性,而設定在期望的範圍内。 ^ 此卜如第1圖所示,於本實施形態中,於LDMOS 電曰b體1的下方,廣泛形成有p型埋入擴散層4及n型埋 入擴散層5。而於LDMOS電晶體1的下方,可廣泛形成 N接5區域19。藉由此構造,可有效率的配置n型埋入 擴散層5,防止於實際動作區域中增加未配置元件之無效 317862 15 1294181 •區域’亚縮小晶片尺寸。此外,⑼接合區域i9崩潰而產 ^生之崩潰電流,係往基板2流出。此時,藉由pN接合區 域19形成於較為廣泛的區域,而可防止崩潰電流的集中及 該集中所導致之發熱,並防止PN接合區域19的破壞。 如第4圖所示’於本實施形態中,即使在元件形成區 ^_電日θΒ體2卜PNp電晶體22、cm〇s電晶體^ 、、之月况下,亦可形成做為過電壓保護構造的接合區 域24、25、26。此外’謂接合區域24、25、26的構:°及 ^果,Λ與採用第1圖所說明之⑼接合區域 ”可m述的說明’而在此省略該說明。 PN:人腦广曰體21中,例如對集極施加有過電壓時, ^接合區域24係較電流路徑之⑼接合區域更 >貝。因而,可防止對職電晶體21的破壞。 於電晶體22中,例如對基極施加有過電壓時 PN接合區域25係較電流路徑之⑼接合區域u >潰。因而,可防止對清電晶體22的破壞。 朋 於CMOS電晶體23中,例如對^通道型電 極或是P通道型的源極施加有過電屢時: 係較電流路徑之PN接合區域29、 。口 £或% 防止對CMOS電晶體23的破壞。 朋/貝。因而’可 於本實施形態中,即使於接 ώ 電晶體22、CMOS電晶體23 Ρ:電晶體21、⑽ 做為半導體積體電路時,均/用做為離散式元件時,或 〇从从丄— J J抓用過電壓保護構造。 卜;本貫施形態中,係針對於基板上疊層雙層的 317862 16 1294181 .=層二:成過電壓保護構造及半導體元件的情況加以 之情況,或是在基板上形成複數層= :=二先’λ由將較形成在半導體元件的電流路經 下方可;;域=朋/的州接合區域形成在半導體元件的 主匕之^ 果。在此之外,於不脫離本發明的 主曰之靶園内’可進行種種的變更。 月的 •於:妾:來參知、第5圖至第10圖,詳細說明本發明的一項 =之,置的製造方法。於以下的說明中,: 的構=:半=:r各項構成要素為相同 第5圖至第1〇圖用於 士每 製造方法之剖面圖。於以;/知形態之半導體裝置的 所區隔之例如於」個元件=中’/系針對由分離區域 電晶體的情況加以說明,但^或’=成料道型咖 丨亦可為在其他的元件形成區:,’不限定於此情況。例如, 體、卿型電晶體、縱型咖通道型職電晶 體電路裝置的情況。 电日日體專,而形成半導體積 首先,如第5圖所干,#、你 從基板2表面,採用_$ 型的單㈣基板2。 入擴散層4之區域,進=影=,於形成P型埋 植入。然後在去除光阻之後,:“:如:⑻之離子 接下來,如第6圖所 〜/子植入後的雜質擴散。 之基板2表面,採用―妒^,攸形成有P型埋入擴散層4 I所知的微影技術,於形成N型埋 317862 17 1294181 •入擴散層5之區域’進行N型雜質,例 .植入。然後在去除光阻後 (b)之離子 拄下亦μ 後的雜質擴散。 弟7圖所不,將基板2配置在磊θ成乒駐 置的承受器上。之後,藉由燈加熱對基成長裳 管SlHCl3氣體與H2氣體導入於反應 2〇〇 / 衣知,於基板2上,使例如電阻率為(U至 1 .Cm,厚度為〇.5至Mem左右之蟲晶層3成長。 錯由此製程,使P型埋入擴散層4及N型埋入擴散層5往 1晶層3擴散。此時,由於侧⑻之擴散係數較錄⑽ 遇大,因此P型埋入擴散層4係擴散較N型埋入擴散層5 還上方。 八曰 之後,從磊晶層3的表面,採用一般所知的微影技術, 於形成N型埋入擴散層7之區域,進行N型雜質,例如銻 (Sb)之離子植入。然後在去除光阻之後,使離子植入後 的雜質擴散。 • 接下來,如第8圖所示,再次將基板2配置在磊晶成 長裝置的承受器上。然後,藉由燈加熱對基板2施加例如 約為1200°C的高溫,並且將siHCl3氣體與H2氣體導入於 反應管内。藉由此製程,於磊晶層3上,使例如電阻率為 〇·1至2.0Q · cm,厚度為〇 5至1.5// m左右之磊晶層6 成長。藉由此製程,N型埋入擴散層7彺磊晶層3、6擴 散’而使N型埋入擴散層5、7連結。 之後,從磊晶層6的表面,採用一般所知的微影技術, 形成P型擴散層8及N型擴散層9。 18 317862 1294181 私石?:來,如第9圖所示,對整個基板2施加敎产理 、於磊晶層6的期亡夕卩# π山τ …、處理, 蠢晶層6的表面 氧化膜18。之後,於 用-般所知的;^枯〜《膜、多晶⑪膜及⑪化轉膜。採 又μ w影技術’選擇性地將氧切膜、 及矽化鎢膜加以去除,而彡 夕日日矽膜 石去除而开少成閘極氧化膜15及閘極16〇 仗猫晶層6的表面,採用一般所知 於形成Ρ型擴散層U之區域,進杆ρ㈣所^技術’ 去除光阻之後,使離子植入後的雜質 擴政。於此製程中,係利用閑極 ^貝 技術來形成P型擴散層U。 ^ ^自我整合 2後’如第10圖所示’從磊晶層6的表面,採用一妒 =微影技術’形成N型擴散層10、13、14 : 月文層12。之後,於石曰s 1把 以、”择十 曰層6上例如將抑犯膜、SOG膜加 /儿貝,來做為絕緣層31。然後採用— 術,例如藉由採用CHF3+〇2f氣體办技 ^形成接觸孔32、33、34 2 ^體之乾式蝴,於絕緣層 接下來,於接觸孔32、33、34㈣等上1成 屬膜35。之後以鎢(W)膜36將接觸孔32、33、34内力 =設。之後,於物)膜36上面,藉由cvd法,J 銘銅(A1Cu)膜、阻障金屬膜加以沉積。之後,採 =知的微影技術,選擇性地將_膜及阻障金屬膜加以去又 :、,:形成源極37及汲極38。於第1〇圖所示之剖面中, :=圖ΪΓΤ6之配線層,但是在其他區域係與配線 層連接。此外,雖駐圖示,但是形成在N型擴散層/ 317862 19 1294181 •上之電極3 9 ’係以與 >及極3 8成為相同雷 q々日|」冤位的方式電性連 k接。 如上所述,於本實施形態中,係以重疊於?型埋入擴 散層4之方式來形成N型埋入擴散層5。之後,將位 型埋入擴散層5底面之P型埋人擴散層4的雜質濃度,維 持為高濃度。藉由此製造方法,可容易將兩個埋入擴散層 4、5之PN接合區域的崩潰電壓,調整在期望的範圍内。θ 此外,於本實施形態中,於Ν型埋入擴散層5上,更 鬱,成有Ν型埋人擴散層7,而使兩個埋人擴散層4、5連結。 藉由此製造方法,可從Ρ型埋入擴散層4將連結的Ν型埋 入擴散層5、7加以導出。 此外,於本實施形態中,係針對將2個Ν型埋入擴散 層加以連結,藉此來形成做為過電壓保護構造之PN接;^ 區域之情況加以說明,但是並不需要限定於此情況。例如, 亦可藉由1次的擴散製程或是複數次的擴散製程,來形成 #期望的Ν型埋入擴散層。亦即,只要為形成可使用在過電 濩構造中之ΡΝ接合區域之方法,均可進行任意的設 计變更。在此之外,於不脫離本發明的主旨之範圍内,可 進行種種的變更。 【圖式簡單說明】 弟1圖係用於說明本發明的實施形態之半導體裝置之 剖面圖。 ^ 弟2圖係用於說明本發明的實施形態之形成過電壓保 護構造之區域的濃度分布之圖式。 317862 20 1294181 第3圖係用於說明本發明 源極一汲極間的電流值及源極 係之圖式。 弟4圖係用於說明本發明 剖面圖。 的實施形態之半導體裝置的 〜没極間的電壓值之間的關 的實施形態之半導體裝置之 第5圖係用於說明本發明的實施形態之半導體裝置的 製造方法之剖面圖。
第1 〇圖係用於說明本發明 的製造方法之剖面圖。 【主要元件符號說明】 第6圖係用於說明本發明 製造方法之剖面圖。 第7圖係用於說明本發明 製造方法之剖面圖。 第8圖係用於說明本發明 製造方法之剖面圖。 第9圖係用於說明本發明 製造方法之剖面圖。 的實施形態之半導體裝置的 的實施形態之半導體裝置的 的實施形態之半導體裝置的 的實施形態之半導體裝置的 的實施形態之半導體裝置 N通道型LDMOS電晶體 p型早晶梦基板 4 p型埋入擴散層 6 N型磊晶層 8 ?型擴散層 11、12 P型擴散層 3 N型蠢晶層 5 N型埋入擴散層 7 N型埋入擴散層 9、10 N型擴散層 13 N型擴散層 317862 21 1294181 14 N型擴散層 15 閘極氧化膜 16 閘極 17 分離區域 18 LOCOS氧化膜 19 、 20 、 24 、 25 、 26 、 27 、 28 、 29 、 30 PN接合區域 21 NPN電晶體 22 PNP電晶體 23 CMOS電晶體 31 絕緣層 32、33、 34 接觸孔 35 阻障金屬膜 36 鎢(W)膜 22 317862

Claims (1)

1294181 •十、申請專利範圍: ,.1.-種半導體裂置,係於半導體基板上沉積複數層蟲晶 層,並使用上述磊晶層來做為半導體元件的形成區域, 其特徵為: 於上述半導體元件的形成區域的下方,形成一導電 型的埋入擴散層、以及導出至上述—導電型的埋入擴散 層上之逆導電型的埋入擴散層;上述一導電型的埋入擴 ,層以及上述逆導電型的埋入擴散層之第〗接合區域的 _崩潰電麗’係較形成在上述半導體元件的電流路徑之第 2接合區域的崩潰電壓還低。 2· 2申請專利範園第丨項之半導體裝置,其中,上述逆導 % 1的埋入擴政層’係將與上述一導電型的埋入擴散層 ^疊而形成之逆導電型的帛!埋入擴散層,與向上述一 導電型的埋入擴散層之上導出之逆導電型的第2埋入擴 散層,加以連結而形成。 鲁3·如申請專利範圍第1項或第2項之半導體裝置,其中, 上述半導體元件,為ΝΡΝ電晶體、ΡΝρ電晶體、贝通 道型MOS電晶體或是ρ通道型m〇s電晶體。 4· 一種半導體裝置,係具備: 一導電型的半導體基板; 逆‘電型的第1磊晶層,係形成於上述半導體基板 上; 一導電型的埋入擴散層,係形成於上述半導體基板 與上述第1磊晶層上; 317862 23 1294181 夷板:t電型的弟1埋入擴散層,係形成於上述半導體 述第1蝴’且與上述-導電型的埋入擴散 層重豐而形成; [狀 :1接合區域,係接合上述一導電型的埋入擴散層 一上述逆導電型的第1埋入擴散層; ’、 上广導電型的第2磊晶層,係形成於上述第2磊晶層 •,導電型的第2埋人擴散層,係形成於上述第1及 猫晶廣,並且與上述第1埋入擴散層連結;及 +導體元件,係形成於上述第2埋入擴散層上方; 而 、首上述第1接合區域的崩潰電壓,係較形成在上述半 r體元件的電流路徑之第2接合區域的崩潰電塵還低。 5.如申請專利範圍第4項之半導體裝置,其中,上述第ι 接合區域’係形成於上述逆導電型的第1埋人擴散層之 φ 底面及其附近區域。 6·如申清專利範圍第4項或第5項之半導體裝置,其中, 上述半導體元件,為NPN電晶體、pNp電晶體、n通 道型MOS電晶體或是p通道型M〇s電晶體。 317862 24
TW095104167A 2005-02-24 2006-02-08 Semiconductor device TWI294181B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2005049005A JP4785113B2 (ja) 2005-02-24 2005-02-24 半導体装置

Publications (2)

Publication Number Publication Date
TW200633207A TW200633207A (en) 2006-09-16
TWI294181B true TWI294181B (en) 2008-03-01

Family

ID=36994291

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095104167A TWI294181B (en) 2005-02-24 2006-02-08 Semiconductor device

Country Status (5)

Country Link
US (1) US7288816B2 (zh)
JP (1) JP4785113B2 (zh)
KR (1) KR100683098B1 (zh)
CN (1) CN100479163C (zh)
TW (1) TWI294181B (zh)

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008010626A (ja) * 2006-06-29 2008-01-17 Sanyo Electric Co Ltd 半導体装置及びその製造方法
US7932580B2 (en) * 2006-12-21 2011-04-26 Sanyo Electric Co., Ltd. Semiconductor device and method of manufacturing the same
US8076725B2 (en) * 2007-05-18 2011-12-13 Renesas Electronics Corporation Semiconductor device and method for manufacturing the same
US7700977B2 (en) * 2007-06-21 2010-04-20 Intersil Americas Inc. Integrated circuit with a subsurface diode
JP4568325B2 (ja) * 2007-12-20 2010-10-27 シャープ株式会社 半導体装置及びその製造方法
DE102008004860B4 (de) * 2008-01-17 2015-05-21 Infineon Technologies Ag Integrierte Schaltung, insbesondere Hochfrequenz-Schalter
JP5285373B2 (ja) * 2008-09-29 2013-09-11 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置
JP5525736B2 (ja) * 2009-02-18 2014-06-18 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 半導体装置及びその製造方法
CN101521203B (zh) * 2009-04-07 2010-08-04 电子科技大学 一种半导体横向器件和高压器件
US9142671B2 (en) * 2009-10-30 2015-09-22 Vanguard International Semiconductor Corporation Lateral double-diffused metal oxide semiconductor
CN102130170B (zh) * 2010-01-20 2013-02-13 上海华虹Nec电子有限公司 高压隔离n型晶体管及高压隔离p型晶体管
JP2012004350A (ja) * 2010-06-17 2012-01-05 On Semiconductor Trading Ltd 半導体装置及びその製造方法
US8664741B2 (en) * 2011-06-14 2014-03-04 Taiwan Semiconductor Manufacturing Company Ltd. High voltage resistor with pin diode isolation
US20130069154A1 (en) * 2011-09-20 2013-03-21 Alpha And Omega Semiconductor Incorporated Semiconductor chip integrating high and low voltage devices
US9461035B2 (en) * 2012-12-28 2016-10-04 Texas Instruments Incorporated High performance isolated vertical bipolar junction transistor and method for forming in a CMOS integrated circuit
KR102057340B1 (ko) 2013-03-29 2019-12-19 매그나칩 반도체 유한회사 반도체 소자 및 그 제조방법
US9093567B2 (en) * 2013-11-05 2015-07-28 Freescale Semiconductor, Inc. Diodes with multiple junctions and fabrication methods therefor
US9461166B2 (en) * 2013-11-05 2016-10-04 United Microelectronics Corp. Lateral-diffused metal oxide semiconductor device and fabricating method thereof
US9559097B2 (en) 2014-10-06 2017-01-31 Nxp Usa, Inc. Semiconductor device with non-isolated power transistor with integrated diode protection
US9570547B2 (en) * 2014-12-09 2017-02-14 General Electronics Applications, Inc. Monolithic DMOS transistor in junction isolated process
CN110349929A (zh) * 2018-04-02 2019-10-18 世界先进积体电路股份有限公司 高压半导体装置及其制造方法
US11349017B2 (en) * 2020-06-23 2022-05-31 Amazing Microelectronic Corp. Bidirectional electrostatic discharge (ESD) protection device
EP4354496B1 (en) * 2022-10-13 2025-05-14 Nxp B.V. Isolation structure for an active component
CN120129289B (zh) * 2025-03-14 2025-11-28 深圳市鸿润芯电子有限公司 一种具有静电保护结构的mos管芯片

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10506503A (ja) * 1995-07-19 1998-06-23 フィリップス エレクトロニクス ネムローゼ フェンノートシャップ Hv−ldmost型の半導体装置
JPH11307657A (ja) * 1998-04-22 1999-11-05 Sanyo Electric Co Ltd 半導体集積回路
TW417307B (en) * 1998-09-23 2001-01-01 Koninkl Philips Electronics Nv Semiconductor device
JP3308505B2 (ja) * 1999-04-19 2002-07-29 セイコーインスツルメンツ株式会社 半導体装置
US6528850B1 (en) * 2000-05-03 2003-03-04 Linear Technology Corporation High voltage MOS transistor with up-retro well
KR100948139B1 (ko) * 2003-04-09 2010-03-18 페어차일드코리아반도체 주식회사 높은 브레이크다운 전압 및 낮은 온 저항을 위한 다중전류 이동 경로를 갖는 수평형 이중-확산 모스 트랜지스터

Also Published As

Publication number Publication date
JP2006237222A (ja) 2006-09-07
JP4785113B2 (ja) 2011-10-05
US20070063274A1 (en) 2007-03-22
CN1832174A (zh) 2006-09-13
CN100479163C (zh) 2009-04-15
KR100683098B1 (ko) 2007-02-16
KR20060094468A (ko) 2006-08-29
US7288816B2 (en) 2007-10-30
TW200633207A (en) 2006-09-16

Similar Documents

Publication Publication Date Title
TWI294181B (en) Semiconductor device
CN103329256B (zh) 具有后表面隔离的半导体装置
TWI303881B (en) Semiconductor device
TWI288472B (en) Semiconductor device and method of fabricating the same
CN103928514B (zh) 功率mosfet及其形成方法
US6337253B1 (en) Process of making buried capacitor for silicon-on-insulator structure
JP2005533372A5 (zh)
JP2000196103A (ja) Soi素子及びその製造方法
JPH1197693A (ja) 半導体装置およびその製造方法
US20070181880A1 (en) Semiconductor device and method for forming the same
JPH04275450A (ja) 集積回路装置
JP2004064063A (ja) 高電圧縦型dmosトランジスタ及びその製造方法
TWI229941B (en) High voltage metal-oxide semiconductor device
CN100459119C (zh) 横向lubistor结构和方法
TW447135B (en) Semiconductor device and method of fabricating the same
JPH07312424A (ja) 半導体装置及びその製造方法
TWI343651B (en) Semiconductor device and manufacturing method of the same
TWI295487B (en) Semiconductor device
TW546836B (en) Semiconductor device and a method of manufacturing the same
JP2006108217A (ja) 炭化珪素半導体装置
JP3354127B2 (ja) 高電圧素子及びその製造方法
TW200903802A (en) Semiconductor device having a fin structure and fabrication method thereof
WO2020017384A1 (ja) 半導体装置及びその製造方法
KR20210006928A (ko) 집적 회로 장치 및 그 제조 방법
JP5799620B2 (ja) 半導体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees