TWI292181B - A method for making a semiconductor device that includes a metal gate electrode - Google Patents
A method for making a semiconductor device that includes a metal gate electrode Download PDFInfo
- Publication number
- TWI292181B TWI292181B TW094130151A TW94130151A TWI292181B TW I292181 B TWI292181 B TW I292181B TW 094130151 A TW094130151 A TW 094130151A TW 94130151 A TW94130151 A TW 94130151A TW I292181 B TWI292181 B TW I292181B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- sacrificial
- dielectric layer
- angstroms
- forming
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
-
- H10D64/011—
-
- H10D64/01324—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/518—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0172—Manufacturing their gate conductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0172—Manufacturing their gate conductors
- H10D84/0179—Manufacturing their gate conductors the gate conductors having different shapes or dimensions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H10P10/00—
-
- H10P50/644—
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/926—Dummy metallization
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Description
1292181 (1) 九、發明說明 【發明所屬之技術領域】 本發明有關於製造半導體裝置,特別是具有金屬閘電 極的半導體裝置的方法。 【先前技術】 當製造一包括金屬閘電極之CMOS裝置時,一取代閘 極處理可被用來由不同的金屬形成閘電極。在該處理中, 一被一對間隙壁(spacer)圍住之第一多晶矽層被去除掉用 以在間隙壁之間產生一溝渠。該溝渠被塡入一第一金屬。 然後一第二多晶矽層被去除,且用一不同於第一金屬之第 二金屬來取代。 在此一取代閘極處理中,第一及第二多晶矽層(將被 金屬所取代者)被蝕刻,其界定後續被形成之金屬閘電極 的長度。在一特定的應用中,產生具有4 5 nm(或更短)的閘 極長度是所想要的。然而,形成一具有約45 nm(或更少)的 寬度之經過蝕刻的多晶矽層是不可能的,該多晶矽層適合 使用傳統的微影成像技術之大量製造。 雖然形成極薄之經過蝕刻的多晶矽層是困難的,但在 如此作法上的任何成功都將引起另一個問題一如果那些被 形成圖樣的多晶矽層具有大致垂直的側壁的話。在去除掉 此一被形成有圖樣的多晶矽層之後,很難用不同的物質來 均勻地塗覆所得到的溝渠的側壁。此外,用金屬完全地塡 滿此一溝渠是不可能的,因爲空隙會形成在溝渠中心處。 (2) (2).1292181 因此’對於製造包含金屬閘電極之半導體裝置的改良 方法存在著需求。對於產生形成有圖樣的犧牲結構的方法 存在著需求,其中該有圖樣的犧牲結構具有一45 nm(或更 小)的閘極長度’同時具有一可促進金屬閘電極形成的輪 廓。本發明提供此方法。 【發明內容】 本發明揭一種製造半導體裝置的方法示。該方法包含 形成一介電層於一基材上,然後形成一犧牲結構於該介電 層上,該犧牲結構包含一第一層及一第二層使得該第二層 比該第一層寬。在去除該犧牲結構以產生一溝渠之後,一 金屬閘電極被形成在該溝渠內。 【實施方式】 在下面的說明中,有數項細節被提出用以提供對於本 發明的徹底瞭解。然而,對於熟習此技藝者而言很明顯的 是,本發明可用除了本文中所描述的方式之外的許多其它 方式來實施。本發明因而並不侷限在下文所述的特定細節 上。 第la-11圖顯示在實施本發明的方法的實施例時可被 形成的結構的剖面圖。一開始,第一介電層101被形成在 基材100上,第一層102被形成在該第一介電層101上,及 第二層103被形成在該第一層102上,以產生第la圖所示的 結構。基材1〇〇可包含能夠作爲一基礎的任何材質,其中 - 6- (3) Γ292181 一半導體裝置可被建構在該基材上。第一介電層101可包 含二氧化矽,氮化的二氧化矽,高k値介電層,或可保護 基材100的其它材質。 在此實施例中,第一層1〇2包含一金屬,其可藉由使 用適當的濕蝕刻來加以去除。例如,第一層102包含矽, 含矽合金,鍺,或含鍺合金。第一層102的厚度最好是介 於約100至約500埃之間。第二層103與第一層102—樣可包 含矽,含矽合金,鍺,或含鍺合金。第二層103的厚度最 好是介於約4〇〇至約800埃之間。第一介電層1〇1,第一層 102及第二層103可使用傳統的處理步驟來形成,這對於熟 習此技藝者而言是顯而易知的。 在此實施例中,第一層1 02必需包含一物質其可被選 擇性地去除。例如,如果第一層102包含鍺的話,則第二 層103必需包含砂或能夠以比第一層102被去除的速率慢的 速率被去除的另一物質。相同地,如果第一層102包含石夕 ,則第二層103必需包含鍺或能夠以比第一層1〇2被去除的 速率慢的速率被去除的另一物質。雖然在本文中提到數個 能夠用來形成第一及第二層102及103的物質的例子,但還 有許多其它的物質可被使用,來讓第一層102相對於第二 層103被選擇性地去除且不偏離本發明的精神與範圍。 在形成第la圖的結構之後,第一層1〇2及第二層1〇3可 使用傳統的平版印刷及乾蝕刻處理來形成圖樣,用以產生 第1 b圖的結構。在一較佳的實施例中,在此處理的此階段 ,第一層102及第二層103每一者的寬度都應小於約1〇〇〇埃 (4) 1292181 ,且寬度最好是應介於約400至約600埃之間。 在形成第lb圖的結構之後,犧牲結構104及114藉由將 第一層10 2及第二層103曝露於一水溶液中而被形成,其中 該水溶液去除掉的第一層102比去除第二層103多許多。如 果第一層102包含鍺及第二層103包含矽的話,則犧牲結構 104及114可藉由將第一及第二層10 2及103曝露於一包含過 氧化氫的水溶液中來形成。在一較佳的實施例中,此一水 溶液包含介於約2體積%至約5體積%之間的過氧化氫。此 一水溶液進一步包含介於約1體積%至約10體積%之間的氫 氧化銨。 如果第一層102包含矽及第二層103包含鍺的話,則犧 牲結構104及11 4可藉由將層102及103曝露於一包含氫氧化 的來源,如氫氧化銨或氫氧化四甲基銨(“TMAH”),的水 溶液中來形成。在一較佳的實施例中,此一水溶液包含介 於約2體積%至約15體積%之間的氫氧化銨或TMAH。部分 的第一層102可被去除掉直到第一層102具有一寬度爲止’ 該寬度至少約1〇〇埃且小於第二層1〇3的寬度。在一特佳的 實施例中,第一層102具有一寬度,該寬度在部分地一層 被去除掉之後小於約300埃。在形成犧牲結構104及114之 後第一介電層101之未被覆蓋的部分可藉由傳統的蝕刻處 理來去除掉,用以產生第lc圖所示的結構。 如在下文中所說明的,應用本發明的方法來形成一犧 牲結構其包含一第二犧牲層其比底下的第一犧牲層寬,這 可讓吾人使用一取代閘極處理來形成包括金屬閘電極之非 -8- (6) 1292181 氧化銨。 如果第一層102包含矽及第二層103包含鍺的話,則犧 牲結構1 04可使用與兩濕蝕刻步驟相同的方式被取除掉, 但順序則反過來。爲了要去除上鍺層,該層可被曝露在一 水溶液中,該水溶液包含介於約2體積%至約5體積%之間 的過氧化氫及介於約1體積%至約10體積%之間的氫氧化銨 。在去除掉上層鍺之後,爲了要降低矽層,該層可被曝露 在一水溶液中,該水溶液包含介於約2%至約15 %的體積的 氫氧化銨或TMAH。當犧牲層104被去除時,必需要保留 第一介電層101用以保護底下的基材1〇〇。 如在第le圖所示的,罩幕115在去除犧牲結構104之前 被形成在犧牲結構114上,用以防止犧牲結構114在犧牲結 構104被去除時被去除掉。罩幕115可使用傳統的處理及罩 幕材質來形成。在犧牲結構104已被去除之後,罩幕115亦 被去除。 當犧牲結構104被去除而形成溝渠1〇6時,所得到的溝 渠106的頂部比其底部寬,因爲犧牲結構1〇4的第二層103 比底下的第一層102寬。與上下等寬的溝渠的側壁比較起 來,此溝渠的側壁可被更爲均勻地塗覆。此外,與塡充一 上下等寬的溝渠比較起來,此溝渠可容易用金屬來塡充且 不會在溝渠的中心形成氣隙。 在此實施例中,在去除掉犧牲層之後’底下的第 一層101部分亦被去除。當第一層101包含二氧化矽時,其 可用一對二氧化矽有選擇性之蝕刻處理來去除,用以產生 -10- (7) 1292181 第If圖的結構。此一蝕刻處理可包含將層101曝露在一溶 液中,該溶液包括約1%的HF於去離子水中。層101應被曝 露一有限的時間,譬如少於60秒,因爲用來去除第一介電 層101的蝕刻處理亦可去除掉一部分的第二介電層105。 在去除第一介電層101之後,在此實施例中,高k値閘 介電層107被形成在基材100上的溝渠106內,產生第lg圖 的結構。一些可被用來製造高k値閘介電層107的材質包括 :氧化給,氧化給矽,氧化鑭,氧化鑭鋁,氧化鉻,氧化 鉻矽,氧化鈦,氧化鉅,氧化鋇鋸鈦,氧化鋇鈦,氧化緦 鈦,氧化釔,氧化鋁,氧化鉛銃鉅,及鈮酸鉛鋅。較佳地 爲氧化給,氧化錐,及氧化鋁。雖然一些可被用來製造高 k値閘介電層107的物質於本文中揭示,但該層仍可用其它 材質製成。 高k値閘介電層可使用傳統的沉積方法,譬如傳統的 化學氣相沉積(“CVD”),低壓CVD,或物理氣相沉積 (“PVD”)處理,來形成在基材100上。最好是,使用傳統的 原子層CVD處理。在此一處理中,一金屬氧化物前驅物( 譬如,金屬氯化物)及蒸氣會在選定的流率下被送入一 CVD反應器內,該反應器然後在一選定的溫度及壓力下被 操作,用以在基材100與高k値閘介電層107之間產生極微 的平滑的界面。該CVD反應器應被操作夠長的時間用以形 成一具有所想要的厚度的層。在大多數的應用中,高k値 閘介電層107的厚度應小於約60埃,更佳地,其厚度應介 於約5埃至約40埃之間。 -11- (8) 1292181 β 如第lg圖所示,當一原子層CVD處理被用來形成高k 値閘介電層107時,該層除了形成在該溝渠的底部之外還 將形成在溝槽渠106的側壁上。(第lg圖顯示一結構,在該 結構中於最初沉積時被形成在第二介電層105上的任何部 分的高k値閘介電層107已被去除。)如果高k値閘介電層 107包含氧化物的話,則依據用來製造該高k値閘介電層 107的處理,該氧化物會顯露出在任意的表面位置處的氧 Ψ 氣空缺及不能讓人接受的雜質程度。將雜質從層107中去 除及將層107氧化,用以在層107被沉積之後產生一幾近理 想化的金屬:氧化學計量。 爲了要從層107中去除雜質及該層的氧含量,一濕化 學處理可被施用至高k値閘介電層107上。此^濕化學處理 可包含將該高k値閘介電層107曝露於一包含在足夠溫度下 之過氧化氫的溶液中持續一充分的時間,用以將雜質從該 高k値閘介電層107中去除掉及提高該高k値閘介電層107的 β 氧含量。該高k値閘介電層107所曝露之溶液的適當時間及 溫度與所想要之高k値閘介電層107的厚度及其它特性有關 〇 當該高k値閘介電層107被曝露於一以過氧化氫爲基礎 的溶液中時,可使用一包含介於約2體積%至約30體積%之 過氧化氫的水溶液。此曝露步驟應在介於約15 °C至約40 °C 的溫度下實施至少約1分鐘。在一特佳的實施例中,該高k 値閘介電層107被曝露在一含有約6.7體積%且溫度約25°C 之過氧化氫的水溶液中達約1 0分鐘的時間。在此曝露步驟 -12· (9) 1292181 期間,施加頻率介於約ΙΟΚΗζ至約2000KHZ之間的聲波能 量,同時消散介於約1至約l〇watts/cm2之間的功率’是較 佳的。在一較佳的實施例中,聲波能量是以約ΙΟΟΟΚΗζ的 頻率被施加,且消散約5 watts/cm2的功率。 在某些實施例中,在此一濕化學處理期間將犧牲結構 11 4遮罩起來(如,藉由保留罩幕115)是較佳的,用以確保 此處理步驟不會顯著地蝕刻到該犧牲結構114。如果犧牲 結構114在此濕化學處理被實施在該高k値閘介電層1〇7上 時被遮罩的話,則該罩幕可在此處理步驟之後被去除掉。 雖然沒有在第lg圖中示出,但形成一覆蓋層(其厚度 不大於約5個單層(mo n olay e〇)於該高k値閘介電層107上是 較佳的。此覆蓋層可藉由將1至5個單層的矽或其它物質濺 鍍至該高k値閘介電層107的表面上來形成。該蓋層然後被 氧化,譬如藉由使用一電漿強化的化學氣相沉積處理或一 含有氧化劑的溶液,來形成一覆蓋介電氧化物。 雖然在某些實施例中形成一覆蓋層於閘介電層107上 是較佳的,但在所示的實施例中,η型金屬層108直接被形 成在層107上用以塡充溝渠106及產生第lh圖的結構。該η 型金屬層108可包含任何η型導電金屬,一 NMOS閘電極可 從該該η型導電金屬衍生出。可被用來形成該η型金屬層 108的物質包括:給,銷,鈦,鉅,鋁,及它們的合金, 譬如包括這些元素的金屬碳化物,即,碳化飴,碳化鉻, 碳化鈦,碳化鉅,及碳化鋁。或者,該η型金屬層108包含 鋁化物,譬如包含飴,鉻,鈦,鉅或鎢的鋁化物。 -13- (10) Γ292181 該η型金屬層108可使用習知的PVD或CVD處理,譬如 傳統的濺鍍或原子層CVD處理,來形成於該高k値閘介電 層107上。如第li圖所示,該η型金屬層108除了塡入到溝 渠106內的部分之外,其它部分都被去除掉。層108可透過 一適當的CMP作業而從該裝置的其它部分上被去除掉。當 層108從第二介電層105上被去除掉時,第二介電層105可 作爲一·硏磨停止層。 該η型金屬層108最好是作爲一金屬NMOS閘電極,其 具有一介於約3.9eV至約4.2eV之間的功函數。雖然第lh圖 及第li圖顯示該η型金屬層108塡滿整個溝渠106,但在其 它實施例中,η型金屬層108可以只塡充一部分的溝渠106 ,其餘部分的溝渠被塡以可被輕易地硏磨的物質,如鉬, 鋁,鈦,或氮化鈦。 在所示的實施例中,當在該溝渠106內及犧牲結構114 內η型金屬層108被去除,用以形成被套疊於第二介電層 105內的溝渠109之後,即產生第lj圖的結構。在較佳的實 施例中,與用來去除犧牲結構104之濕的蝕刻處理相同的 處理被用來去除犧牲結構114。在某些實施例中,用來製 造犧牲結構114及η型金屬層108的物質,及用來去除犧牲 結構114的處理可讓犧牲結114相對於η型金屬層108被選擇 性地去除掉。然而,如果犧牲結構114無法相對於η型金屬 層108被選擇性地去除的話,則最好是在去除犧牲結構114 之前將該η型金屬層108遮罩起來。 在去除犧牲結構114之後,則使用與上文所述相同的 -14 - (11) Γ292181 處理步驟來將底下的第一介電層101部分去除掉並用高k値 閘介電層11 〇來取代。非必要地,如上文中提及的,一覆 蓋層(其在被沉積之後可被氧化)可被形成在該高k値閘介 電層1 1 0上。然而,在此實施例中,在用高k値閘介電層 110取代第一介電層101之後,p型金屬層111被直接形成在 該高k値閘介電層11〇上,用以塡充溝渠109並產生第lk圖 所示的結構。 該P型金屬層111可包含任何p型導電金屬,一 PMOS閘 電極可從該P型導電金屬衍生出。可被用來形成該p型金屬 層111的物質包括:釕,鈀,鉑,鈷,鎳,及導電的金屬 氧化物,如氧化釕。該p型金屬層111可使用習知的PVD或 CVD處理,譬如、傳統的濺鑛或原子層CV.D處理,來形成於 該高k値閘介電層107上。如第11圖所示,該p型金屬層111 除了塡入到溝渠109內的部分之外,其它部分都被去除掉 。層111可透過一適當的CMP作業而從該裝置的其它部分 上被去除掉,其中該第二介電層105係作爲一硏磨停止層 。該P型金屬層111最好是作爲一金屬PMOS閘電極,其具 有一介於約4.9eV至約5.2eV之間的功函數。 雖然第lk及II圖顯示該p型金屬層ill塡滿整個溝渠 109,但在其它實施例中,p型金屬層ill可以只塡充一部 分的溝渠109。與在金屬NMOS閘電極中的情形相同地,該 溝渠的其餘部分被塡以可被輕易地硏磨的物質,如鉬,鋁 ,鈦,或氮化鈦。雖然一些用來形成金屬層108及111的物 質的例子在本文中是相同的,但這些金屬層可用許多其它 -15· (12) 1292181 物質來製造,這對於熟習此技藝者而言是顯而易見的。雖 然此實施例顯示金屬NMOS閘電極是在形成一金屬PMOS閘 電極之前形成的,但其它實施例則可在形成一金屬NMOS 閘電極之前形成一金屬PMOS。 在所示的實施例中,在犧牲結構104及114被去除掉之 後,第一介電層1 0 1被一高k値閘電極層所取代。在一替代 實施例中,第一介電層101包含高k値閘介電層,其在犧牲 層104及114被去除掉之後被保留下來。在此替代實施例中 ,金屬層108及111被直接形成在第一介電層101上,沒有 用高k値閘介電層取代第一介電層1 〇 1。 在所示的實施例中,罩幕115可防止犧牲結構114在犧 牲結構104被去除時一併被去除掉。在一替代實施例中’, 罩幕115並沒有被形成在犧牲結構114上。而是,這兩個犧 牲結構104及114都在同一時間被去除掉,譬如藉由實施一 適當的濕蝕刻處理。在同時去除掉犧牲結構104及114之後 ,NMOS及PMOS金屬閘電極即可用各種方式來形成。 在同時去除掉犧牲結構104及114之後,形成NM0S及 PMOS金屬閘電極的一個方式係以將一第一金屬層只形成 於溝渠106或109中來作爲開始。藉由沉積一金屬層於兩個 溝渠內,將形成在其中一溝渠內的金屬層加以遮罩起來, 將另一溝渠上外露的金屬去除掉,而將第一金屬層只形成 在一個溝渠上。在第一金屬層只形成在一溝渠內之後,一 第二金屬層可被沉積在兩個溝渠內,其覆蓋在一溝渠內的 第一金屬層及覆蓋在另一溝渠內的高k値閘介電層。在此 -16- (13) Γ292181 實施例中,第一金屬層可設定一裝置(即,1^1^05或1^05) 的功函數。 在同時去除掉犧牲結構104及114之後,形成NMOS及 PMOS金屬閘電極的另一個方式亦以沉一單一金屬層於兩 個溝渠中來作爲開始。部分的金屬層被修改用以設定 NMOS及PMOS者兩個裝置之所想要的功函數,而不是將部 分的金屬層遮罩及去除掉。雖然所示的實施例提供了本發 明的方法是如何被使用於一取代閘極處理中的槪念,但熟 習此技藝者將可明瞭的是,此方法可以許多其它的方式被 整合至此一處理中。 在去除掉除了塡入溝渠109內的金屬層之外的金屬層 111之後,一覆蓋介電層(未示出)可藉由使用任何傳統的 沉積處理而被沉積到第二介電層105,金屬NMOS閘電極 108,及金屬PMOS閘電極111上。用來完成該裝置之在此 一覆蓋介電層的沉積之後的處理步驟,譬如形成該裝置的 接點,金屬互連線,及被動層,對於熟習此技藝者而言都 是習知的且將不在本文中敘述。 上文中所敘述的方法可形成具有金屬閘電極的電晶體 ’其閘電極的閘極長度比用傳統的微影成像術形成的閘極 電極短。此外’上文中所敘述的方法可形成窄溝渠,它們 的側壁可被均勻地塗覆選定的物質,且可用金屬完全地塡 滿’不會有氣隙形成在溝渠的中心處。雖然上文中所敘述 的實施例提供了形成包括這些溝渠的裝置的處理實例,但 本發明並不侷限於這些特定的實施例。 -17- (14) 1292181 雖然前面的敘述已具體說明可使用在本發明中之某些 步驟及物質,但熟習此技藝者將體會到的是,有許多的變 化及替代物可被完成。因此,所有這些修改,變化,取代 物及增加物都被視爲落在由下文中的申請專利範圍所界定 的精神與範圍內。 【圖式簡單說明】 第la-11圖顯示在實施本發明的方法的實施例時可被 形成的結構的剖面圖。 在這些圖中所示的特徵結構並不是依照比例來繪製的 【主要元件符號說明】 100 基材 101 第一介電層 102 第一層 103 第二層 104 犧牲結構 114 犧牲結構 105 第二介電層 106 溝渠 115 罩幕 107 高k値閘介電層 108 N型金屬層 -18- (15) (15)1292181
109 溝渠 110 高k値閘介電層 111 p型金屬層
Claims (1)
1292181 (1) 十、申請專利範圍 附件4 A : 第94 1 30 1 5I號專利申請案 中文申請專利範圍替換本 民國96年4月19日修正 1· 一種製造半導體裝置的方法,其包含:
形成第一介電層於一基材上; 在該第一介電層形成一犧牲結構,該犧牲結構包含第 一層及第二層,該第二層形成在該第一層上且該第二層比 該第一層寬; 形成第二介電層於該第一介電層上,其中第二介電層 圍繞該犧牲結構; 該第一介電層進行平面化(planarizing)處理至暴露出 犧牲層之頂部表面;
去除該犧牲結構以產生一溝渠,該溝渠具有側壁及一 底部且該溝渠係位於該第二介電層內; 在溝渠之側壁及底部上形成貼身型(conformal)高k閘 介電層;然後 在筒k聞介電層上形成一由上往下變細(tapered)之金 屬閘電極,該由上往下變細之金屬閘電極包含第一層及第 二層,該第二層形成在該第一層上且該第二層比該第一層 寬。 2.如申請專利範圍第1項之方法,其更包含: (2) 1292181 在去除該犧牲結構後,去除該第一介電層之一部分。 3 ·如申請專利範圍第1項之方法,其中該第一層包含 鍺及該第二層包含砂。 4 ·如申請專利範圍第3項之方法,其中該犧牲結構係 藉由形成一含矽層於一含鍺層上,然後將該含砂層及該含 鍺層曝露於一含有過氧化氫的水溶液中來形成的。 5 ·如申請專利範圍第1項之方法,其中該第一層包含 矽及該第二層包含鍺。 6 ·如申請專利範圍第5項之方法,其中該犧牲結構係 藉由形成一含鍺層於一含矽層上,然後將該含鍺層及該含 矽層曝露於一含有氫氧化物的來源的水溶液中來形成的。 7.如申請專利範圍第6項之方法,其中該氫氧化物的 來源包含氫氧化銨或氫氧化四甲基銨。 8 ·如申請專利範圍第1項之方法,其中該第一介電層 爲一高k値閘介電層。
9. 一種製造半導體裝置的方法,其包含: 形成一第一介電層於一基材上; 形成一第一層於該第一介電層上; 形成一第二層於該第一層上; 將該第一層及該第二層曝露於一水溶液中,該水溶液 去除掉的該第一層比去除掉該第二層多許多; 形成一第二介電層於該基材上; 去除該第一介電層、該第一層及該第二層,用以產生 一溝渠於該第二介電層中; -2- (3) 1292181 形成一高k値閘介電層於該基材上及該溝渠內;然後 形成一金屬閘電極於該溝渠內及在該高k値閘介電層 上。 10. 如申請專利範圍第9項之方法,其中該第一層包含 鍺且其厚度介於約1〇〇埃至約500埃之間,及該第二層包含 矽且其厚度介於約400埃至約800埃之間。 11. 如申請專利範圍第10項之方法,其中該第一層及 該第二層被曝露於一含有介於約2體積%至約5體積%之間 的過氧化氫的水溶液中。 12. 如申請專利範圍第9項之方法,其中該第一層包含 矽且其厚度介於約1〇〇埃至約500埃之間,及該第二層包含 鍺且其厚度介於約400埃至約800埃之間。 1 3 ·如申請專利範圍第1 2項之方法,其中該第一層及 該第二層被曝露於一含有介於約2體積%至約15體積%之間 的氫氧化銨或氫氧化四甲基銨的水溶液中。 14. 一種製造半導體裝置的方法,其包含·· 形成一第一介電層於一基材上; 形成一第一犧牲層於該第一介電層上; 形成一第二犧牲層於該第一犧牲層上; 去除部分的第一犧牲層直到該第一犧牲層具有一寬度 爲止,該寬度至少約100埃且小於該第二犧牲層的寬度; 形成一第二介電層於該基材上; 層 牲 犧 二 第 該 及 ; 層內 牲層 犧電 1 介 第二 該第 、 該 層於 電位 介其 一 渠 第溝 該一 除生 去產 以 用 3- (4) (4)1292181 形成一高k値閘介電層於該基材上及該溝渠內;然後 形成一金屬閘電極於該溝渠內及在該高k値閘介電層 上。 1 5 .如申請專利範圍第1 4項之方法,其中: 該第一犧牲層包含鍺且其厚度介於約100埃至約500埃 之間; 該第二犧牲層包含矽且其厚度介於約400埃至約800埃
該第一犧牲層具有一寬度,該寬度在部分第一犧牲層 被去除之後係小於約3 00埃。 1 6 .如申請專利範圍第1 5項之方法,其中部分第一犧 牲層係藉由將該第一犧牲層曝露於一含有介於約2體積% 至約5體積%之間的過氧化氫的水溶液中而被去除掉的。 17.如申請專利範圍第14項之方法,其中: 該第一犧牲層包含矽且其厚度介於約100埃至約500埃
該第二犧牲層包含鍺且其厚度介於約400埃至約800埃 之間;及 該第一犧牲層具有一寬度,該寬度在部分第一犧牲層 被去除之後係小於約3 00埃。 1 8.如申請專利範圍第1 7項之方法,其中部分第一犧 牲層係藉由將該第一犧牲層曝露於一含有約2體積%至約 1 5體積%的氫氧化銨或氫氧化四甲基銨的水溶液中而被去 除掉的。 -4- (5) 1292181 1 9 .如申請專利範圍第1 4項之方法’其中該局k値閘介 電層的厚度小約4 0埃,且包含一物質其選自於氧化紿’氧 化給矽,氧化鑭,氧化鑭鋁,氧化锆’氧化鍩矽’氧化鈦 ,氧化鉬,氧化鋇緦鈦,氧化鋇鈦’氧化總鈦’.氧化乾’ 氧化鋁,氧化鉛銃鉬,及鈮酸鉛鋅組成的族群中。
2 〇 .如申請專利範圍第1 4項之方法,其中該金屬閘電 極包含一金屬,其選自於由給,鉻,鈦,鉅,鋁,金屬碳 化物,鋁化物,釕,鈀,鉑,鈷,鎳,及導電的金屬氧化 物所組成的族群中。
-5 -
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US10/936,114 US7176090B2 (en) | 2004-09-07 | 2004-09-07 | Method for making a semiconductor device that includes a metal gate electrode |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200616053A TW200616053A (en) | 2006-05-16 |
| TWI292181B true TWI292181B (en) | 2008-01-01 |
Family
ID=35583492
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW094130151A TWI292181B (en) | 2004-09-07 | 2005-09-02 | A method for making a semiconductor device that includes a metal gate electrode |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7176090B2 (zh) |
| KR (1) | KR100880038B1 (zh) |
| CN (1) | CN100565842C (zh) |
| TW (1) | TWI292181B (zh) |
| WO (1) | WO2006029061A1 (zh) |
Families Citing this family (46)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102007041207B4 (de) * | 2007-08-31 | 2015-05-21 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | CMOS-Bauelement mit Gateisolationsschichten mit unterschiedlicher Art und Dicke und Verfahren zur Herstellung |
| US7763943B2 (en) * | 2007-12-26 | 2010-07-27 | Intel Corporation | Reducing external resistance of a multi-gate device by incorporation of a partial metallic fin |
| US8030163B2 (en) * | 2007-12-26 | 2011-10-04 | Intel Corporation | Reducing external resistance of a multi-gate device using spacer processing techniques |
| US8264048B2 (en) * | 2008-02-15 | 2012-09-11 | Intel Corporation | Multi-gate device having a T-shaped gate structure |
| US20090206404A1 (en) * | 2008-02-15 | 2009-08-20 | Ravi Pillarisetty | Reducing external resistance of a multi-gate device by silicidation |
| JP4548521B2 (ja) * | 2008-07-09 | 2010-09-22 | ソニー株式会社 | 半導体装置の製造方法及び半導体装置 |
| US8735235B2 (en) * | 2008-08-20 | 2014-05-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit metal gate structure and method of fabrication |
| US8110877B2 (en) * | 2008-12-19 | 2012-02-07 | Intel Corporation | Metal-insulator-semiconductor tunneling contacts having an insulative layer disposed between source/drain contacts and source/drain regions |
| US7915127B2 (en) * | 2009-07-27 | 2011-03-29 | United Microelectronics Corp. | Manufacturing method of semiconductor device |
| US8076735B2 (en) * | 2009-10-02 | 2011-12-13 | United Microelectronics Corp. | Semiconductor device with trench of various widths |
| KR101634748B1 (ko) * | 2009-12-08 | 2016-07-11 | 삼성전자주식회사 | 트랜지스터의 제조방법 및 그를 이용한 집적 회로의 형성방법 |
| CN102468146B (zh) * | 2010-11-01 | 2013-12-04 | 中芯国际集成电路制造(上海)有限公司 | 金属栅极的形成方法 |
| CN102468145A (zh) * | 2010-11-01 | 2012-05-23 | 中芯国际集成电路制造(上海)有限公司 | 金属栅极的形成方法 |
| CN102479692B (zh) * | 2010-11-30 | 2014-06-04 | 中芯国际集成电路制造(北京)有限公司 | 形成栅极的方法 |
| US8564063B2 (en) | 2010-12-07 | 2013-10-22 | United Microelectronics Corp. | Semiconductor device having metal gate and manufacturing method thereof |
| US8574990B2 (en) | 2011-02-24 | 2013-11-05 | United Microelectronics Corp. | Method of manufacturing semiconductor device having metal gate |
| US8802524B2 (en) | 2011-03-22 | 2014-08-12 | United Microelectronics Corp. | Method of manufacturing semiconductor device having metal gates |
| US20120319198A1 (en) | 2011-06-16 | 2012-12-20 | Chin-Cheng Chien | Semiconductor device and fabrication method thereof |
| US8674452B2 (en) | 2011-06-24 | 2014-03-18 | United Microelectronics Corp. | Semiconductor device with lower metal layer thickness in PMOS region |
| US8486790B2 (en) | 2011-07-18 | 2013-07-16 | United Microelectronics Corp. | Manufacturing method for metal gate |
| US8580625B2 (en) | 2011-07-22 | 2013-11-12 | Tsuo-Wen Lu | Metal oxide semiconductor transistor and method of manufacturing the same |
| US10134631B2 (en) | 2011-08-17 | 2018-11-20 | International Business Machines Corporation | Size-filtered multimetal structures |
| US20130043556A1 (en) | 2011-08-17 | 2013-02-21 | International Business Machines Corporation | Size-filtered multimetal structures |
| US8658487B2 (en) * | 2011-11-17 | 2014-02-25 | United Microelectronics Corp. | Semiconductor device and fabrication method thereof |
| US8860135B2 (en) | 2012-02-21 | 2014-10-14 | United Microelectronics Corp. | Semiconductor structure having aluminum layer with high reflectivity |
| US8860181B2 (en) | 2012-03-07 | 2014-10-14 | United Microelectronics Corp. | Thin film resistor structure |
| US8951855B2 (en) * | 2012-04-24 | 2015-02-10 | United Microelectronics Corp. | Manufacturing method for semiconductor device having metal gate |
| KR101929185B1 (ko) | 2012-05-02 | 2018-12-17 | 삼성전자 주식회사 | 반도체 장치의 제조 방법 |
| US8836049B2 (en) | 2012-06-13 | 2014-09-16 | United Microelectronics Corp. | Semiconductor structure and process thereof |
| US9054172B2 (en) | 2012-12-05 | 2015-06-09 | United Microelectrnics Corp. | Semiconductor structure having contact plug and method of making the same |
| US8735269B1 (en) | 2013-01-15 | 2014-05-27 | United Microelectronics Corp. | Method for forming semiconductor structure having TiN layer |
| US9054220B2 (en) | 2013-02-08 | 2015-06-09 | Freescale Semiconductor, Inc. | Embedded NVM in a HKMG process |
| US9023708B2 (en) | 2013-04-19 | 2015-05-05 | United Microelectronics Corp. | Method of forming semiconductor device |
| US9159798B2 (en) | 2013-05-03 | 2015-10-13 | United Microelectronics Corp. | Replacement gate process and device manufactured using the same |
| US9196542B2 (en) | 2013-05-22 | 2015-11-24 | United Microelectronics Corp. | Method for manufacturing semiconductor devices |
| US8921947B1 (en) | 2013-06-10 | 2014-12-30 | United Microelectronics Corp. | Multi-metal gate semiconductor device having triple diameter metal opening |
| US9064814B2 (en) | 2013-06-19 | 2015-06-23 | United Microelectronics Corp. | Semiconductor structure having metal gate and manufacturing method thereof |
| US20150021772A1 (en) * | 2013-07-16 | 2015-01-22 | Intermolecular Inc. | Mixed-metal barrier films optimized by high-productivity combinatorial PVD |
| US9245972B2 (en) | 2013-09-03 | 2016-01-26 | United Microelectronics Corp. | Method for manufacturing semiconductor device |
| US9384984B2 (en) | 2013-09-03 | 2016-07-05 | United Microelectronics Corp. | Semiconductor structure and method of forming the same |
| US20150069534A1 (en) | 2013-09-11 | 2015-03-12 | United Microelectronics Corp. | Semiconductor device and method for fabricating the same |
| US9281201B2 (en) | 2013-09-18 | 2016-03-08 | United Microelectronics Corp. | Method of manufacturing semiconductor device having metal gate |
| US9318490B2 (en) | 2014-01-13 | 2016-04-19 | United Microelectronics Corp. | Semiconductor structure and manufacturing method thereof |
| US9231071B2 (en) | 2014-02-24 | 2016-01-05 | United Microelectronics Corp. | Semiconductor structure and manufacturing method of the same |
| US10388576B2 (en) | 2016-06-30 | 2019-08-20 | International Business Machines Corporation | Semiconductor device including dual trench epitaxial dual-liner contacts |
| US10029908B1 (en) * | 2016-12-30 | 2018-07-24 | Texas Instruments Incorporated | Dielectric cladding of microelectromechanical systems (MEMS) elements for improved reliability |
Family Cites Families (46)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US660713A (en) * | 1899-10-04 | 1900-10-30 | Browning Mfg Company | Electric motor. |
| KR100207472B1 (ko) * | 1996-06-07 | 1999-07-15 | 윤종용 | 티타늄 질화막 적층 구조의 게이트 전극을 갖춘 반도체장치 및 그 제조 방법 |
| US6063698A (en) * | 1997-06-30 | 2000-05-16 | Motorola, Inc. | Method for manufacturing a high dielectric constant gate oxide for use in semiconductor integrated circuits |
| US6261887B1 (en) | 1997-08-28 | 2001-07-17 | Texas Instruments Incorporated | Transistors with independently formed gate structures and method |
| US20020197790A1 (en) * | 1997-12-22 | 2002-12-26 | Kizilyalli Isik C. | Method of making a compound, high-K, gate and capacitor insulator layer |
| KR100540477B1 (ko) * | 1998-06-30 | 2006-03-17 | 주식회사 하이닉스반도체 | 반도체 소자의 게이트 전극 형성방법 |
| GB2358737A (en) | 1999-03-01 | 2001-08-01 | Nec Corp | Methods for manufacturing a complimentary integrated circuit |
| FR2791177A1 (fr) | 1999-03-19 | 2000-09-22 | France Telecom | Procede de realisation d'une grille en forme de champignon ou grille en "t" |
| US6255698B1 (en) * | 1999-04-28 | 2001-07-03 | Advanced Micro Devices, Inc. | Separately optimized gate structures for n-channel and p-channel transistors in an integrated circuit |
| US6297109B1 (en) * | 1999-08-19 | 2001-10-02 | Chartered Semiconductor Manufacturing Ltd. | Method to form shallow junction transistors while eliminating shorts due to junction spiking |
| JP2001257344A (ja) * | 2000-03-10 | 2001-09-21 | Toshiba Corp | 半導体装置及び半導体装置の製造方法 |
| US6184072B1 (en) * | 2000-05-17 | 2001-02-06 | Motorola, Inc. | Process for forming a high-K gate dielectric |
| US6475841B1 (en) * | 2000-06-02 | 2002-11-05 | Motorola, Inc. | Transistor with shaped gate electrode and method therefor |
| KR100372643B1 (ko) * | 2000-06-30 | 2003-02-17 | 주식회사 하이닉스반도체 | 다마신 공정을 이용한 반도체 소자의 제조방법 |
| JP2002198441A (ja) * | 2000-11-16 | 2002-07-12 | Hynix Semiconductor Inc | 半導体素子のデュアル金属ゲート形成方法 |
| US6475874B2 (en) * | 2000-12-07 | 2002-11-05 | Advanced Micro Devices, Inc. | Damascene NiSi metal gate high-k transistor |
| US6544906B2 (en) * | 2000-12-21 | 2003-04-08 | Texas Instruments Incorporated | Annealing of high-k dielectric materials |
| KR100387259B1 (ko) * | 2000-12-29 | 2003-06-12 | 주식회사 하이닉스반도체 | 반도체 소자의 제조 방법 |
| US6410376B1 (en) * | 2001-03-02 | 2002-06-25 | Chartered Semiconductor Manufacturing Ltd. | Method to fabricate dual-metal CMOS transistors for sub-0.1 μm ULSI integration |
| US6365450B1 (en) * | 2001-03-15 | 2002-04-02 | Advanced Micro Devices, Inc. | Fabrication of P-channel field effect transistor with minimized degradation of metal oxide gate |
| US6514828B2 (en) * | 2001-04-20 | 2003-02-04 | Micron Technology, Inc. | Method of fabricating a highly reliable gate oxide |
| US20020155665A1 (en) * | 2001-04-24 | 2002-10-24 | International Business Machines Corporation, | Formation of notched gate using a multi-layer stack |
| US6596597B2 (en) * | 2001-06-12 | 2003-07-22 | International Business Machines Corporation | Method of manufacturing dual gate logic devices |
| US6642131B2 (en) * | 2001-06-21 | 2003-11-04 | Matsushita Electric Industrial Co., Ltd. | Method of forming a silicon-containing metal-oxide gate dielectric by depositing a high dielectric constant film on a silicon substrate and diffusing silicon from the substrate into the high dielectric constant film |
| US6420279B1 (en) * | 2001-06-28 | 2002-07-16 | Sharp Laboratories Of America, Inc. | Methods of using atomic layer deposition to deposit a high dielectric constant material on a substrate |
| US6596599B1 (en) * | 2001-07-16 | 2003-07-22 | Taiwan Semiconductor Manufacturing Company | Gate stack for high performance sub-micron CMOS devices |
| US6573193B2 (en) * | 2001-08-13 | 2003-06-03 | Taiwan Semiconductor Manufacturing Co., Ltd | Ozone-enhanced oxidation for high-k dielectric semiconductor devices |
| US6797599B2 (en) * | 2001-08-31 | 2004-09-28 | Texas Instruments Incorporated | Gate structure and method |
| EP1315200B1 (en) * | 2001-11-26 | 2008-07-09 | Interuniversitair Microelektronica Centrum Vzw | Methods for CMOS semiconductor devices with selectable gate thicknesses |
| US6667246B2 (en) * | 2001-12-04 | 2003-12-23 | Matsushita Electric Industrial Co., Ltd. | Wet-etching method and method for manufacturing semiconductor device |
| US6620713B2 (en) * | 2002-01-02 | 2003-09-16 | Intel Corporation | Interfacial layer for gate electrode and high-k dielectric layer and methods of fabrication |
| US6696345B2 (en) * | 2002-01-07 | 2004-02-24 | Intel Corporation | Metal-gate electrode for CMOS transistor applications |
| US6617213B2 (en) * | 2002-01-25 | 2003-09-09 | Infineon Technologies Ag | Method for achieving high self-aligning vertical gate studs relative to the support isolation level |
| US6620664B2 (en) * | 2002-02-07 | 2003-09-16 | Sharp Laboratories Of America, Inc. | Silicon-germanium MOSFET with deposited gate dielectric and metal gate electrode and method for making the same |
| US6617209B1 (en) * | 2002-02-22 | 2003-09-09 | Intel Corporation | Method for making a semiconductor device having a high-k gate dielectric |
| JP2004006819A (ja) * | 2002-04-26 | 2004-01-08 | Nec Electronics Corp | 半導体装置の製造方法 |
| US6617210B1 (en) * | 2002-05-31 | 2003-09-09 | Intel Corporation | Method for making a semiconductor device having a high-k gate dielectric |
| JP4537646B2 (ja) * | 2002-06-14 | 2010-09-01 | 株式会社東芝 | 半導体装置 |
| US7078284B2 (en) * | 2002-06-20 | 2006-07-18 | Micron Technology, Inc. | Method for forming a notched gate |
| US6770568B2 (en) * | 2002-09-12 | 2004-08-03 | Intel Corporation | Selective etching using sonication |
| US6746967B2 (en) * | 2002-09-30 | 2004-06-08 | Intel Corporation | Etching metal using sonication |
| JP4546021B2 (ja) * | 2002-10-02 | 2010-09-15 | ルネサスエレクトロニクス株式会社 | 絶縁ゲート型電界効果型トランジスタ及び半導体装置 |
| US6689675B1 (en) * | 2002-10-31 | 2004-02-10 | Intel Corporation | Method for making a semiconductor device having a high-k gate dielectric |
| US6709911B1 (en) * | 2003-01-07 | 2004-03-23 | Intel Corporation | Method for making a semiconductor device having a high-k gate dielectric |
| US6716707B1 (en) * | 2003-03-11 | 2004-04-06 | Intel Corporation | Method for making a semiconductor device having a high-k gate dielectric |
| US6696327B1 (en) * | 2003-03-18 | 2004-02-24 | Intel Corporation | Method for making a semiconductor device having a high-k gate dielectric |
-
2004
- 2004-09-07 US US10/936,114 patent/US7176090B2/en not_active Expired - Fee Related
-
2005
- 2005-09-02 CN CNB2005800297962A patent/CN100565842C/zh not_active Expired - Fee Related
- 2005-09-02 WO PCT/US2005/031499 patent/WO2006029061A1/en not_active Ceased
- 2005-09-02 TW TW094130151A patent/TWI292181B/zh not_active IP Right Cessation
- 2005-09-02 KR KR1020077008086A patent/KR100880038B1/ko not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US7176090B2 (en) | 2007-02-13 |
| KR100880038B1 (ko) | 2009-01-22 |
| CN101010798A (zh) | 2007-08-01 |
| KR20070088614A (ko) | 2007-08-29 |
| WO2006029061A1 (en) | 2006-03-16 |
| TW200616053A (en) | 2006-05-16 |
| US20060051957A1 (en) | 2006-03-09 |
| CN100565842C (zh) | 2009-12-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI292181B (en) | A method for making a semiconductor device that includes a metal gate electrode | |
| TWI285956B (en) | A method for making a semiconductor device having a high-k gate dielectric layer and a metal gate electrode | |
| CN100524660C (zh) | 用于制作具有高k栅介电层和金属栅电极的半导体器件的方法 | |
| TWI265574B (en) | A CMOS device with metal and silicide gate electrodes and a method for making it | |
| TWI304265B (en) | A semiconductor device with a high-k gate dielectric and a metal gate electrode | |
| JP6466498B2 (ja) | 凹状フィーチャ内の膜のボトムアップ形成方法 | |
| TWI294665B (en) | Forming integrated circuits with replacement metal gate electrodes | |
| TWI342044B (en) | Process for forming dual metal gate structures | |
| TWI310588B (en) | A method for making a semiconductor device with a high-k gate dielectric and a metal gate electrode | |
| TW200531159A (en) | A method for making a semiconductor device that includes a metal gate electrode | |
| CN112750760A (zh) | 自对准双图案化 | |
| TW200425411A (en) | Integrating n-type and p-type metal gate transistors | |
| TW201010026A (en) | Through substrate via including variable sidewall profile | |
| TWI315093B (en) | A method for making a semiconductor device with a high-k gate dielectric layer and a silicide gate electrode | |
| TWI315079B (en) | A method for making a semiconductor device having a high-k gate dielectric layer and a metal gate electrode | |
| KR102742954B1 (ko) | 접촉이 향상된 캡 층 형성용 영역 선택적 증착 | |
| CN1873922B (zh) | 一种具有高k栅介质层和硅化物栅电极的半导体器件的制造方法 | |
| TWI228779B (en) | Silicide with fine line width and method for producing the same | |
| CN113948379B (zh) | 一种纳米栅的制备方法、纳米栅及应用 | |
| CN1952782A (zh) | 用于形成特征定义的方法 | |
| TWI380399B (en) | Method of forming semiconductor structure | |
| TWI618253B (zh) | 微電子結構及其形成方法 | |
| JP2006080353A (ja) | 半導体装置の製造方法 | |
| JP2004087691A (ja) | ゲート絶縁膜を除去する方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |