[go: up one dir, main page]

TWI278170B - Semiconductor device with a negative voltage regulator - Google Patents

Semiconductor device with a negative voltage regulator Download PDF

Info

Publication number
TWI278170B
TWI278170B TW94106611A TW94106611A TWI278170B TW I278170 B TWI278170 B TW I278170B TW 94106611 A TW94106611 A TW 94106611A TW 94106611 A TW94106611 A TW 94106611A TW I278170 B TWI278170 B TW I278170B
Authority
TW
Taiwan
Prior art keywords
voltage
transistor
negative
electrically connected
node
Prior art date
Application number
TW94106611A
Other languages
English (en)
Other versions
TW200633351A (en
Inventor
Yin-Chang Chen
Original Assignee
Amic Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Amic Technology Corp filed Critical Amic Technology Corp
Priority to TW94106611A priority Critical patent/TWI278170B/zh
Publication of TW200633351A publication Critical patent/TW200633351A/zh
Application granted granted Critical
Publication of TWI278170B publication Critical patent/TWI278170B/zh

Links

Landscapes

  • Continuous-Control Power Sources That Use Transistors (AREA)

Description

1278170 九、發明說明: 【發明所屬之技術領域】 本發明提供一^種具有負電壓穩壓電路(negative voltage regulator)之半導體元件,尤指一種具有一使用三重井 (triple-well) 金屬 氧化物 半導體 (Metal-Oxide-Semiconductor,M0S)電晶體、以用來將一負 電壓穩壓後輸出之負電壓穩壓電路之半導體元件。 【先前技術】 目前市面上之各種電子產品中,常常會使用到穩壓電路 來執行電壓調整的工作,並提供穩定的電壓予設置於穩壓 電路外部之元件。為了提供穩定的電壓,增加電路元件之 穩定性及確保電子裝置之性能,各界皆提出許多不同的穩 壓電路之設計,例如Tanzawa等人提出的US Patent 6,600,692,“Semiconductor Device with a Voltage Regulator”。 一般說來,大部份的電路皆需要將電壓升壓或偏壓在一 較高之正電壓(positive voltage)以使得電路有較好之效 能。然而,仍然有部份電路需要使用負電壓(negative 1278170 voltage),例如像是現代資訊產品中極重要的非揮發性記憶 裝置·電性可抹除唯謂自己憶體(electrical erasable programmable read only memory,EEPROM)及快閃記憶體 (flash memory),當快閃記憶體於清除所寫入的資料時,即 需要用到負電壓。然而,目前各界對於穩壓電路之研究與 發明皆集中專注在正電壓之穩壓方面,關於負電壓之穩壓 技術則並無充足之演進,如上述US Patent 6,600,692, “Semiconductor Device with a Voltage Regulator,,所提出之 穩壓電路即不適用於負電壓之穩壓。一般來說,電路中常 以一負電充電電路(negative pump)來產生一負電壓。請參考 第1圖。第1圖為一習知負電壓產生電路1〇〇之示意圖。 110為一振盪器,120為一負電充電電路。振盪器110將其 輸出輸入負電充電電路120,再由負電充電電路12〇輸出 一負電壓V0UT1。請參見第2圖。第2圖為一習知負電壓穩 壓電路200之示意圖。負電壓穩壓電路200中包括一及閘 _ 230,一分壓單元240以及一比較器250。Vref21與Vref22為 二參考電壓,R21與R22為二分壓電阻。相較於第1圖中 Vouti之未經穩壓,分壓單元240以分壓電阻R21與R22 將負電充電電路220之輸出V〇UT2與Vref21分壓,再將此分 ’ 壓產生之電壓VFEBK2迴授輪入比較器250與參考電壓vref22 相比較;比較器250之輸出與振盪器210之输出一起輸入 及閘230,及閘230之輸出再輸入負電充電電路220,如此 形成一穩壓迴路,V〇UT2即為一經穩壓之負電壓輸出 1278170 (regulated negative output voltage ) 〇 對於要求高效能的電路來說,第2圖中之習知負電壓穩 壓電路200之穩壓效果並不夠理想。第2圖中習知負電壓 穩壓電路200運作的情形可描述如下。當ν〇υΤ2之位準低 於目標位準時,迴授電壓Vfebk會被拉低而使得比較器25〇
之輪出為數位0 (低位準),如此將使得及閘23〇之輸出為 數位0,亦即使得負電充電電路停止隨著振盪器21〇充電 而拉高v〇UT2之位準。反之,t ν〇υτ2之位準高於目標位準 夺’迴授電壓VFEBK會被拉高而使得比較器25〇之輸出為 數位1 (高位準)’如此將使得及閘23〇之輸出為數位卜 亦即使得貞電充電電路隨著㈣器21G充電崎低 之位準。如上所述之迴授穩壓方式受限於比較器250以及 _ 3 230之比#乂範1| ’類似為—數位式之迴授穩壓,使得
經穩壓後之VGUT2仍有偏大之辦起伏,無絲份滿足需 要使用負電壓之電路。 【發明内容】 因此本發明之主要目的在於提供一種具有負電壓穩壓 電路之半導體元件,以改善上述問題。 本發明係揭露一種具有食雷厭捏 住-、3貝冤Μ穩壓電路(negative 1278170 voltage regulator)之半導體元件,其包括一負電壓穩壓電 路,用來將一負輸入電壓(Negative Input voltage)穩壓後於 一輸出節點(Output Node)輸出一負輸出電壓(Negative Output Voltage)。該負電壓穩壓電路包含一驅動單元 (driver)、一第一操作放大器(operational amplifier)、一第 二操作放大器、一電流源 (current source )、以及一分壓單 元。該驅動單元用來調整該負輸出電壓,該驅動單元包含 φ 一第一電晶體、一第二電晶體、一第一節點、一第二節點、 以及一第三節點,其中該第三節點係電連於一第一電壓 源’而該第一節點係電連於該負電壓穩壓電路之輸出節 點;該第一操作放大器包含一第一接收端、一第二接收端、 以及一輸出端,分別電連於一迴授電壓(Feedback V〇ltage)、一 第二參考電壓(Reference Voltage)、以及該第一 電晶體’該第一操作放大器係依據該迴授電壓及該第二參 _ 考電壓以於該輸出端輸出一第一驅動電壓,並據以控制流 經該第一電晶體之第一電流;該第二操作放大器包含一第 一接收端、一第二接收端、以及一輸出端,分別電連於一 第二參考電壓、該迴授電壓、以及該第二電晶體,該第二 操作放大器係依據該第二參考電壓及該迴授電壓以於該輸 出端輸出一第二驅動電壓、並據以控制流經該第二電晶體 之第二電流;該電流源用來提供該驅動單元於運作時所需 之電流;該電流源包含二η型通道三重井(triple-well)金屬 乳化物半導體(Metal-Oxide-Semiconductor,M0S ,金氧半) 1278170 電晶體,其中該二η型通道三重井金氧半電晶體之汲極八 別於該第一節點與該第二節點電連於該第一 /玉刀 、立斗松—; 电曰曰體之汲極 以及該第一電晶體之没極,而該二η型通道三 —里开金氧丰 電晶體之源極(Source)電連接於該負輸入電壓;該第一八曰、 單元,包含—第—端點、—第二端點、以及壓 該第一端點電連於該輸出節點,該第一端點電連於該第 電壓源,而該迴授節點電連於該第一操作放大器之第一接 收端及該第二操作放大器之第二接收端,該第—分壓單元 用來將該第一電壓源之位準以及該負輸出電壓分壓以 該迴授電壓、並繼而將該迴授電壓於一迴授節點輪出至該 第一操作放大器及該第二操作放大器,以調整流經該第一 電晶體及該第二電晶體之電流。 【實施方式】 請參閱第3圖。第3圖為本發明之較佳實施例中具有一 負電壓穩壓電路30之半導體元件300之示意圖。負電壓穩 壓電路30係由一電壓源穩壓電路31〇、一電流源電路320、 一分壓單元340、一驅動單元(driver)350、一第一操作放大 器361、以及一第二操作放大器362所組成。需經穩壓之 負輸入電壓(Negative Input Voltage)VIN3經由輸入節點 (Input Node)NIN輸入至負電壓穩壓電路30、並繼而經負電 壓穩壓電路30穩壓後於輸出節點(Output Node)NOUT輸 1278170 出,以形成一經穩壓之負輸出電壓(Regulated Negative Output Voltage)VOUT3。半導體元件300另包含一參考電壓 產生器(Band Gap Circuit)330,用來產生元件300中各個電 路所需之參考電壓(Reference Voltage),例如像是第3圖中 所示之一第一參考電壓Vref31與一第二參考電壓Vref32。 以下依序說明第3圖中本發明之具有負電壓穩壓電路
30之半導體元件300中各部份電路之結構與功能。電壓源 穩壓電路310於一第三節點ns產生一穩定之一第一電壓源 Vs。電壓源穩壓電路310包括一第三p型通道金屬氧化物 半導體(Metal-Oxide-Semiconductor,M0S,金氧半)電晶體 p3 以及一苐二操作放大器(〇perati〇nai ampiifier)363。電 曰曰體p3以其源極(source)與元件3〇〇之一第二電麗源,例 如為整個電路之高位準電源vDD相連,以及以其汲極(drain) 電連於第二節點Ns;第三操作放大器363則如第3圖所 不,以其二接收端分別電連於電晶體p3之汲極(drain)與參 考電壓產生器330所提供之—第—參考電壓v瘍,以及以 其輸出端電連於電晶體p3之閘極(_)。f壓源穩壓電路 310可將電晶冑P3之汲極之電壓位準固定在第一參考電壓 vref31之位準而獨立於非穩定之第二電源Vdd之影響之外, 提t、私疋之第壓源Vs。電流源電路似包含一第一 η型通道三重井(tri♦,金氧半(m〇s)電晶體Μ與一第 二η型通道三重井金氧半電晶體 η2,第一 η型通道金氧半 1278170 電晶體nl所通過之第一電流II與第二n型通道金氧半電 晶體n2上所通過之第二電流12呈固定之比例關係。電晶 體nl與n2之源極與輸入節點Nin相連,而因為電晶體二 與n2為三重井(triple-well)金氧半電晶體,因此可以於其汲 極與源極連接負電Μ,負輸人電壓VlN3㈣電晶體μ'與 η2之源極輸入負電壓穩壓電路3〇。分壓單元34〇係用來將 負輸出電壓VOUT3分壓後迴授輸入本發明之負電壓穩壓電 路30’可有許多不同之實施方法,第3圖所示為最簡易之 -實施例。如第3圖所示,分壓單元34()包含兩分壓電阻 R31與R32、一第一端點、一第二端點、以及一迴授節點 nFEBK3 ’若該第—端點電連於第三節點Ns,則該第一端點 電壓係為第-電壓源電壓Vs’該第二端點係電連於輸出節 點Ν0_υτ_ ’即第二端點的端點電壓係為負輸出電壓ν〇υτ3, 刀壓單7L340將第-電壓源Vs與負輸出電壓ν_分壓後 於迴f節it nFEBK3迴授輸人貞電壓魏電路3()。再來介紹 P,單元350。驅動單元350包含—第—p型通道金氧半 電晶體Pl與—第二P魏道金氧半電晶體P2,電晶體pi ” p之源極電連於第二節點接收穩定之第—電壓源 V S ’電晶體P1與P 2之閘極則分別電連於第-操作放大器 361與第二操作放大器⑹之輸出端,第—p型通道金氧 ==之沒極與第一 n型通道金氧半電晶體^之汲 P2之、及t ^第—節點NX卜第二P型通道金氧半電晶體 …Η弟二n型通道金氧半電晶體n2之汲極係電連 12 1278170 於"第二節 ϋ ΧΓ ν ο 大哭‘ 由第一操作放大器361與第二操作放 二之輪出之第—驅動電壓與第二驅動電壓分別控制 第ρ型通道金氧半電晶體pi之第-電流I】與第二 型通道金氧半電晶體p2上之第二電流12。第—操作放大器 361與第二操作放大器362各自以其一接收端接收參考電 壓產生器330所產生之第二參考電壓v如2,而以其另一接 收端電連於迴授節點Nfebk3接收迴授電壓VFEBK3。 根據第3圖所示以及以上所述,本發明之負電壓穩壓電 路運作的情形可描述如下。首先,電壓源穩壓電路31〇以 及分壓單元340係經妥善設計,第一參考電壓⑴與第二 參考電壓Vref32之值也係妥善加以配合選取以相配合。當負 輸出電壓Vmrn高於目標位準時,迴授電壓Vfebk3會跟著 上升而高於第二參考電壓Vref32 ;此時第一操作放大器361 之輸出第一驅動電壓為高位準而第二操作放大器之輸 • 出第二驅動電壓為低位準,導致第一 p型通道金氧半電晶 體pi上所流之弟一電流I!變小而第二P型通道金氧半電晶 體p2上所流之弟一電流變大。然而,第一 η型通道金氧 ' 半電晶體η1與第二η型通道金氧半電晶體η2上所流之電 '流互呈比例’因此在第一 Ρ型通道金氡半電晶體ρ1上所流 之第-電mh而第二P型通道金氧半電晶體p2上所流 之第二電流I2變大的情況下’必須有電流從分壓電路34〇 經輸出節點Νουτ流入第一 η型通道金氧半電晶體ni以補
13 1278170 第—電流Ιι之不足;此電流將使得迴授電壓vFEBK3與負輪 出電壓VOUT3皆被拉低,即透過負電壓穩壓電路30之超 授’將原本高於目標位準之負輸出電壓V0UT3調低回目標 位準。反之,若負輸出電壓V〇UT3低於目標位準時,迴授 電壓vFEBK3會跟著下降而低於Vref32;此時第一操作放大器 361之輸出第一驅動電壓為低位準而第二操作放大器362 之輪出第二驅動電壓為高位準,導致第一 p型通道金氧半 • 電晶體pl上所流之第一電流I!變大而第二P型通道金氧半 電晶體p2上所流之第二電流l變小。同理,在第一 p型通 道金氧半電晶體pi上所流之第一電流L變大而第二p型通 C金氧半電晶體p2上所流之第二電流變小的情況下,第 電"IL 11之部份電流將從輸出節點Νουτ流出至分壓單元 Π此1流將使得迴授電壓Vfebk3與負輸出電壓V〇· 皆^提高,即透過負電壓穩壓電路3G之迴授,將原本低於 目標位準之負輸出電壓v_調高回目標位準。 彳述本發明係將貞輸出電壓vQUT3之分壓vFEI 义艾至負電壓穩壓電路30中以控制驅動單元350之第一 半電晶體P1與第二p型通道金氧半電晶體 第二::之第一電流11與第二電流12,再藉第-電流11 髓於變化以調整負輸出電壓VOUT3之位準,將 型通、酋:Γ °其中,本發明之—特徵在於使用二 井金氧半電晶體η1與η2。如眾所知,電晶 14 1278170 - 之源極與基極以偏壓在同一電壓位準為佳,因此在本發明 中採用η型通道三重井金氧半電晶體nl與n2組成一電流 源電路,使得電晶體nl與n2之源極與汲極皆可接受負電 壓,而以電晶體nl與n2之源極作為本發明之負電壓穩壓 電路之輸入節點,以及以電晶體nl之汲極作為本發明之負 電壓穩壓電路之輸出節點,以適用於負輸入電壓,實現負 電壓之穩壓功能。 * 總結來說,本發明利用三重井金氧半電晶體之特性,提 供了一簡潔而有效之負電壓穩壓電路,使得需要使用負電 壓之電路能得到穩定之負電壓而提高效能。且根據實際驗 證,若所輸入之負輸入電壓為一負7伏特(-7V)且其上有 200毫伏(mV)擾動之電壓時,經本發明之負電壓穩壓電路 穩壓後,可輸出一-7V而其上僅有小於50mV擾動之穩定 電壓,足證本發明之負電壓穩壓電路可大幅降低負電壓上 # 之雜訊而提供一良好之穩壓效果,支援了快閃記憶體於操 作上之需求。 請再參閱第3圖,除了負電壓穩壓電路30及參考電壓 •產生器330外,半導體元件300另包含一負電充電電路 120、一時脈產生器12、振盪器110、以及一電壓偵測器 14。振盪器110輸出一振盪訊號OSC ;時脈產生器12在接 收到電壓偵測器14所產生之時脈致能訊號CLKEN時、依 15 1278170 據振盪訊號OSC產生—時脈訊號CLK;負電充電電路12〇 依據其所接收到之時脈訊號CLK負充電負輪人電壓VIN3; 電麗偵測器14依據負輸人電壓ViN3之位準、輪出一時脈致 能訊號CLKEN。 、電壓伯測器14包含一比較器16、及複數級串接之P型 通道金屬氧化物半導體電晶體phi至Ph5,其中,比較器 16之正輸入端18電連接於電晶體pM之閘極,電晶體 之閑極即為—偵測迴授節點、負輸人端2G係電連於一比較 電壓,在本實施射該比較電壓係為接地電壓、而輸出端 22用來輸出時脈致能訊號CLKen,電晶體phi及pm之基 極於第五即點Nx5電連接於—參考電壓源,該參考電壓 ?:以是第一電壓源Vs,也可以是第二電壓源VDD、而電 二二h3:Ph4、及ph5之基極均電連接於第二電壓源VDD, ^體ph5之祕與閘極均電連至—第四節點制,第四 =NX4係電連至負輸人電壓ViN3,電晶 =均電連至該偵測迴授節點,在該偵測迴授節點所Μ 之債測迴授電壓即輸入至比較器16之正輪入端18。 電之運作棘朗如下:當負電充電電路 (例如^ 輸人電壓I尚未低於_—預定電壓 〇伏特,特)時’由於電晶體_閑極上之電壓會仍高於 寺’因此’比較器16產生時脈致能訊號clKen,相應 1278170 ‘地’時脈產生n 12依據振盪訊號⑽產生時脈訊號clk、 而負電充電電路120依據其所接收到之時脈訊號clk負充 電負輸人電壓VlN3;當負電充電電路12()所輪^之負輸入 電壓VIW低於該預定電壓時,由於電晶體phi閘極上之電 壓會低於0伏特’因此’比較n 16停止產生時脈致能訊號 clken,相應地,時脈產生器12停止產生時脈訊號CLK、 而負電充電電路120在沒有接收到任何時脈訊號CLK之情 況下’停止負充電負輸入電壓Vm3。如此一來,負電充電 電路120便不會因過低之負輸入電壓Vin3(舉例來說’低於 -13伏特)而發生接面崩潰(junction breakdown)。 請參閱第4圖,第4圖所舉為本發明之具有負電壓穩壓 電路40之半導體元件400之一另一較佳實施例。與第3圖 前述實施例比較,第4圖實施例中,參考電麗產生器330 另產生一第二參考電壓Vref33,而分壓單元340之該第二端 # 點仍與輸出節點Ν〇υτ相連以外,第一端點即可電連於一不 同於第一電壓源Vs之參考電壓產生器330的第三參考電壓 Vref33,也就是說,第一端點電壓即為第三參考電壓Vref33, 所以迴授電壓VFEBK3即是由負輸出電壓v〇UT3與第三參考 電壓Vref33在兩分壓電阻R31與R32之分壓節點NFEBK3所 產生之電壓。此外,參考電壓產生器330另輸出一第四參 考電壓Vrem,而比較器16之負輸入端20係電連至第四參 考電壓Vref34,也就是說,在本實施例中,該比較電壓為第 17 1278170 四參考電壓Vref34,所以,在前述電壓偵測器14之運作說 明過程中,受負輸入電壓VlN3影響之電晶體phl閘極上之 該摘測迴授電壓係和第四參考電壓Vref34比較,用以決定是 否產生時脈致能訊號CLKEN,進而控制負電充電電路120 對負輸入電壓VIN3之負充電程序。其也部份之電路均同於 第3圖前述實施例,所以相關類似說明不再重述,但分壓 單元冰)所包含之元件及其結構亦可有所變化,只要能妥 善使得於迴授節點Nfebk3所產生 < 迴授電壓可 以與弟一參考電壓Vref32相配合以控制楚 雄—如 第—操作放大器361 與第一操作放大器362即可。而電壓;κ 你穩壓電路310亦可 省略或以其他穩壓電路代替,只要能扒 检t、弟三節點Ns提供一 穩疋之苐一電壓源V s即可。關於驅動男一 7乎疋350的部份,第 3圖和第4圖中所舉為結構最簡單之脊 相異但能在控制分壓電路上之電流 ]亦可以、、、口構 V_上達同樣效果之其他電路替代。@整負輸出電壓 在前述本發明之二較佳實施例中, #、 t日日體ph3至+ 基極係電連接至第二電壓源Vdd,然而, & 一 之 VDD其位準通常會擺動於2.5至3.7伏 於弟二電壓源 .. 寻之間,為了倍Φ两、 偵測器14能更精轉地偵測負輸入電壓 垒 1奶’電晶體Dhl方
Ph5之基極也可全部電連接至穩定 至
不〜電壓源 V 外,在電壓偵測器14中,電晶體ρΜ至 / 此 一分壓器,因此,該分壓器也可以二串 等、丈上係作為 甲接之電阻表示之, 1278170 如分壓單元340中所包含之兩分壓電阻R31與R32。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範 圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。 【圖式簡單說明】 第1圖為習知一負電壓產生電路之示意圖。 φ 第2圖為習知一負電壓穩壓電路之示意圖。 第3圖為本發明之較佳實施例中一具有負電壓穩壓電路之 半導體元件之示意圖。 第4圖為本發明之另一較佳實施例中一具有負電壓穩壓電 路之半導體元件之示意圖。 【主要元件符號說明】 12 時脈產生器 14 電壓偵測器 Τό ' 比較器 18 正輸入端 *20 負輸入端 22 輸出端 30、200 負電壓穩壓電路 100 負電壓產生 電路 110 ν210 振盪器 120 、 220 負電充電電 路 1278170 230 及閘 240 、 340 分壓單元 250 比較器 300 半導體元件 310 電壓源穩壓電路 320 電流源 330 參考電壓產生器 350 驅動單元 361 、 362 、 363 操作放大器 R21 、 電阻 R22 、 R3 卜 R32 V〇UTl ' V〇uT2 ' 電壓 Nin 、 節點 VfEBK2 ' Vref21 ' Ν〇υτ 、 Vref22 、VS 、 NfeBK3 " VfEBK3 Vref31、 Νχι 、 Vref32 ' Vref33 ' ΝΧ2、Ns、 ViN3 ' Vref34 Νχ4、Νχ5 phi、ph2、ph3、 電晶體 11、12 電流 ph4、ph5、pi、 p2、nl、n2 20

Claims (1)

1278170 十、申請專利範圍: 1. 一種具有負電壓穩壓電路(negative voltage regulator) 之半導體元件,其包含: 一負電壓穩壓電路,用來將一負輸入電壓(Negative Input Voltage)穩壓後於一輸出節點(Output Node) 輸出一負輸出電壓(Negative Output Voltage),該負 電壓穩壓電路包含: 一驅動單元(driver),用來調整該負輸出電壓,該驅 動單元包含一第一電晶體、一第二電晶體、一 第一節點、一第二節點、以及一第三節點,其 中該第三節點係電連於一第一電壓源,而該第 一節點係電連於該負電壓穩壓電路之該輸出 節點; 一弟一操作放大器(0perati〇nai amplifier ),其包含 * 一第一接收端、一第二接收端、以及一輸出 端’分別電連於一迴授電壓(Feedback Voltage)、一 第二參考電壓(Reference Voltage)、以及該第一電晶體,該第一操作放大 器係依據該迴授電壓以及該第二參考電壓以 於該輸出端輸出一第一驅動電壓以控制流經 該第一電晶體之第一電流; 一第二操作放大器,該第二操作放大器包含一第一 21 1278170 接收端、一第二接收端、以及一輸出端,分別 :電連於一第二參考電壓、該迴授電壓、以及該 第二電晶體,該第二操作放大器係依據該第二 參考電壓以及該迴授電壓以於該輸出端輸出 一第二驅動電壓以控制流經該第二電晶體之 第二電流; 一電流源電路(current source circuit),用來提供該 I 驅動單元電流,該電流源電路包含二η型通道 三重井(triple_well)金屬氧化物半導體 (Metal-Oxide-Semiconductor,M0S,金氧半) 電晶體,其中該二η型通道三重井金氧半電晶 體之汲極分別於該第一節點與該第二節點電 連於該第一電晶體之汲極以及該第二電晶體 之汲極,而該二η型通道三重井金氧半電晶體 之源極(Source)電連接於該負輸入電壓;以及 _ 一第一分壓單元,包含一第一端點、一第二端點、 以及一迴授節點,其中該第二端點電連於該輸 出節點,而該迴授節點電連於該第一操作放大 器之第一接收端及該第二操作放大器之第二 接收端,該第一分壓單元係用來將該第一端點 電壓以及該負輸出電壓分壓以形成該迴授電 壓、並於該迴授節點將該迴授電壓輸出至該第 一操作放大器以及該第二操作放大器,以調整 22 Φ 1278170 流經該第一電晶體以及該第二電晶體之一第 一電流與一第二電流。 2. 如申請專利範圍第1項所述之半導體元件,其中該第 一端點係電連於該第一電壓源。 3. 如申請專利範圍第1項所述之半導體元件,其中該第 一電晶體與該第二電晶體係各為一 P型通道金氧半電 晶體。 4. 如申請專利範圍第1項所述之半導體元件,其中該第 一電晶體與該第二電晶體係各為一 p型通道金氧半電 晶體,其中該第一電晶體之源極(Source)以及該第二電 晶體之源極電連於該第一電壓源,該第一電晶體之閘 極電連於該第一操作放大器之輸出端,以及該第二電 晶體之閘極電連於該第二操作放大器之輸出端。 5. 如申請專利範圍第4項所述之半導體元件,其中該驅 動單元之第一節點係為該第一電晶體之汲極。 6. 如申請專利範圍第4項所述之半導體元件,其中該驅 動單元之第二節點係為該第二電晶體之汲極。 7. 如申請專利範圍第1項所述之半導體元件,其中該二η 23 1278170 型通道三重井金氧半電晶體之基極(Base)分別與其各 自之源極(Source)相電連,該二η型通道三重井金氧半 電晶體中之一 η型通道三重井金氧半電晶體之汲極與 閘極(Gate)相電連,以及該二η型通道三重井金氧半電 晶體中之另一 η型通道三重井金氧半電晶體之汲極電 連於該驅動單元之第一節點。 8. 如申請專利範圍第1項所述之半導體元件,其另包含 ⑩ 一振盡器(oscillator)與一負電充電電路(negative pump),其中該振盪器之輸出端電連於該負電充電電路 之輸入端,而該負電充電電路之輸出端電連於該二η 型通道三重井金氧半電晶體之源極,該負電充電電路 於輸出端輸出該負輸入電壓。 9. 如申請專利範圍第1項所述之半導體元件,其另包含 • 一參考電壓產生器,用來產生一第一參考電壓及該第 二參考電壓。 - 10.如申請專利範圍第1項所述之半導體元件,其中該驅 ^ 動單元與該第一分壓單元均係電連至該第一電壓源。 11.如申請專利範圍第1項所述之半導體元件,其另包含: 一電壓源穩壓電路,用來產生與該驅動單元之第三節點 1278170 ‘ 相電連之第一電壓源,該電壓源穩壓電路包含: 一 p型通道金氧半電晶體,以其源極與一第二電壓源相 連,以及以其汲極電連於該驅動單元之第三節點; 以及 一第三操作放大器,其包含一第一接收端,一第二接收 端以及一輸出端,分別電連於該P型通道金氧半電 晶體之汲極,該第一參考電壓以及該P型通道金氧 _ 半電晶體之閘極,該第三操作放大器係用來將該P 型通道金氧半電晶體之汲極之電壓位準固定在該 第一參考電壓之位準。 12.如申請專利範圍第11項所述之半導體元件,其另包含 一參考電壓產生器,用來產生該第一參考電壓以及該 第二參考電壓。 • 13·如申請專利範圍第1項所述之半導體元件,其係為一 快閃記憶體(flash memory)。 - 14·如申請專利範圍第8項所述之半導體元件,其另包含 - 一電壓偵測器,電連接於該負電充電電路,用來於該 負輸入電壓高於一預定電壓時、控制該負電充電電路 負充電該負輸入電壓。 25 1278170 ' 15.如申請專利範圍第14項所述之半導體元件,其中該電 壓偵測器包含: 一第二分壓單元’包含一第四節點、一第五節點、以及 一偵測迴授節點,其中該第五節點電連於一參考電 壓源,該第四節點用來接收該負輸入電壓,該第二 分壓單元係用來將該第一電壓源之位準以及該負 輸入電壓分壓以於該偵測迴授節點形成一偵測迴 I 授電壓;以及 一比較器,包含一第一輸入端、一第二輸入端、以及一 輸出端,其中該第一輸入端用來接收該偵測迴授電 壓、該第二輸入端電連接於一第四參考電壓,而該 輸出端電連接於該負電充電電路,該比較器係用來 於比較該偵測迴授電壓及該第四參考電壓。 16.如申請專利範圍第15項所述之半導體元件,其中該參 • 考電壓源係為該第一電壓源。 17·如申請專利範圍第15項所述之半導體元件,其中該參 考電壓源係為該第二電壓源。 18.如申請專利範圍第15項所述之半導體元件,其中該第 四參考電壓係為接地電壓。
26 1278170 _ 19.如申請專利範圍第15項所述之半導體元件,其中該第 一端點係電連於一第三參考電壓。 20. 如申請專利範圍第19項所述之半導體元件,其另包含 一參考電壓產生器,用來產生該第一參考電壓、該第 二參考電壓、該第三參考電壓、以及該第四參考電壓。 21. 如申請專利範圍第15項所述之半導體元件,其中該第 ® 二分壓單元包含複數級串接之p型金屬氧化物半導體 電晶體。 22. 如申請專利範圍第21項所述之半導體元件,其中該等 p型金屬氧化物半導體電晶體中至少有一 P型金屬氧 化物半導體電晶體之基極(base)係電連接於該弟一電 壓源。 23. 如申請專利範圍第21項所述之半導體元件,其中該等 P型金屬氧化物半導體電晶體中至少有一 P型金屬氧 化物半導體電晶體之基極(base)係電連接於該苐二電 壓源。 十一、圖式:
27 1278170 七、指定代表圖: (一) 本案指定代表圖為:第(3 )圖。 (二) 本代表圖之元件符號簡單說明: 12 時脈產生器 14 電壓偵測器 16 比較器 18 正輸入端 20 負輸入端 22 輸出端 30 負電壓穩壓 電路 100 負電壓產生 電路 110 振盪器 120 負電充電電 路 230 及閘 340 分壓單元 250 比較器 300 半導體元件 310 電壓源穩壓 電路 320 電流源 330 參考電壓產 生器 350 驅動單元 361 、 362 、 363 操作放大器 R21 、 R22 、 R31 、 R32 電阻 V〇uti 、 V〇UT2 、 電壓 Nin 、 Ν〇υτ 、 節點 1278170 VpEBK2 ' Vref21 、 Vref22、VS、 VfEBK3 % Vref31 、 Vref32、VIN3 NfeBK3 λ Ns、Νχι、 NX2、NX4、 Nxs phi 、 ph2 、 ph3 、 ph4 、 ph5、pi、p2、 nl、n2 電晶體 11、12 電流
八、本案若有化學式時,請揭示最能顯示發明特徵的化學
TW94106611A 2005-03-04 2005-03-04 Semiconductor device with a negative voltage regulator TWI278170B (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW94106611A TWI278170B (en) 2005-03-04 2005-03-04 Semiconductor device with a negative voltage regulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW94106611A TWI278170B (en) 2005-03-04 2005-03-04 Semiconductor device with a negative voltage regulator

Publications (2)

Publication Number Publication Date
TW200633351A TW200633351A (en) 2006-09-16
TWI278170B true TWI278170B (en) 2007-04-01

Family

ID=38626125

Family Applications (1)

Application Number Title Priority Date Filing Date
TW94106611A TWI278170B (en) 2005-03-04 2005-03-04 Semiconductor device with a negative voltage regulator

Country Status (1)

Country Link
TW (1) TWI278170B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN208477552U (zh) * 2018-04-01 2019-02-05 印芯科技股份有限公司 光学识别模块

Also Published As

Publication number Publication date
TW200633351A (en) 2006-09-16

Similar Documents

Publication Publication Date Title
CN102331806B (zh) 差动放大电路以及串联稳压器
JP3732884B2 (ja) 内部電源電圧発生回路、内部電圧発生回路および半導体装置
US10541677B2 (en) Low output impedance, high speed and high voltage generator for use in driving a capacitive load
JP4660526B2 (ja) 負電圧検知回路を備えた半導体集積回路
US6002599A (en) Voltage regulation circuit with adaptive swing clock scheme
JP4859754B2 (ja) 基準電圧発生回路及び基準電圧発生回路を使用した定電圧回路
US11614764B2 (en) Bandgap reference circuit
TWI229349B (en) Semiconductor device with a negative voltage regulator
US9589630B2 (en) Low voltage current reference generator for a sensing amplifier
CN101276228A (zh) 生成温度补偿用电压的半导体装置
JP5882397B2 (ja) 負基準電圧発生回路及び負基準電圧発生システム
TW201910958A (zh) 調節電路及其提供調節電壓至目標電路的方法
JP5535447B2 (ja) 電源電圧降圧回路、半導体装置および電源電圧回路
US6559710B2 (en) Raised voltage generation circuit
TWI304673B (en) Multi-power supply circuit and multi-power supply method
US9360877B2 (en) Negative voltage regulation circuit and voltage generation circuit including the same
US7939883B2 (en) Voltage regulating apparatus having a reduced current consumption and settling time
US8729883B2 (en) Current source with low power consumption and reduced on-chip area occupancy
JPH1188072A (ja) Mos半導体集積回路
JP2008270732A (ja) 半導体装置
TWI278170B (en) Semiconductor device with a negative voltage regulator
TW200828313A (en) Sense amplifier circuit for low voltage applications
WO2008047416A1 (fr) Circuit de détection de tension
JP2008197723A (ja) 電圧発生回路
CN103368385A (zh) 升压电路

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees