TWI276101B - Semiconductor memory device having pick-up structure - Google Patents
Semiconductor memory device having pick-up structure Download PDFInfo
- Publication number
- TWI276101B TWI276101B TW093118211A TW93118211A TWI276101B TW I276101 B TWI276101 B TW I276101B TW 093118211 A TW093118211 A TW 093118211A TW 93118211 A TW93118211 A TW 93118211A TW I276101 B TWI276101 B TW I276101B
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- guard ring
- memory device
- semiconductor memory
- well
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/50—Peripheral circuit region structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0188—Manufacturing their isolation regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
-
- H10W10/031—
-
- H10W10/30—
Landscapes
- Semiconductor Memories (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
1276101 九、發明說明: (一) 發明所屬之技術領域 本發明涉及一種半導體記憶體裝置,尤其涉及如何設計 半導體記憶體裝置中的保護環區,以便有效地降低整個半導 體記憶體裝置的面積。 (二) 先前技術 典型的半導體記憶體裝置具有多個N通道金屬氧化物半 導體(NMOS )電晶體和多個 P通道金屬氧化物半導體 (PMOS )電晶體。每個金屬氧化物半導體(MOS )電晶體 都具有四個端,即源極、洩極、閘極和基板。其中,基板通 常形成井區。井區的摻雜劑濃度比源極或洩極的摻雜劑濃度 大約低 1/10000 或 1/1000000 倍 ° 一般地,PMOS電晶體形成於一個N井區中,NMOS電 晶體形成於一個P井區中。爲防止MOS電晶體出現操作錯 誤,N井區和P井區分別採用適當的偏壓(典型地,適當的 偏壓稱爲體偏壓(bulkbias))通常,N井區採用接地電壓 VSS或回饋偏壓VBB。另外,P井區採用高電位供電電壓 VPP。其中,高電位供電電壓VPP的電壓電位高於供電電壓 VDD。 同時,爲將體偏壓提供給N井區或P井區,N井區或P 井區應連接到一個導體。然而,如果導電性強的導體,例如 金屬,連接到N井區或P井區,則接觸電阻會非常大。因此, 接觸電阻大導致MOS電晶體不能正常工作。 因此,井區(P井區或N井區)的一側,即源極或洩極 -5- •1276101 形成處的對側也採用在相同的井區中摻雜的相同的摻雜劑 進行摻雜。之後,在井區中產生了 一個相對高摻雜度區,例 如保護環區。例如,井區中的相對高摻雜度區的密度大約爲 lE20/cm3。然後,爲防止PMOS電晶體和NMOS電晶體之間 發生閉鎖現象,通過相對高摻雜度區對井區提供體偏壓。其 中,相對高摻雜度區稱爲保護環區或集電區。 在動態隨機存取記憶體(DRAM )中,半導體記憶體裝 置的核心區中包含的由週邊電路,即讀出放大器、次字元線 驅動器、行解碼器、列解碼器等佔用的每個胞元矩陣週邊區 的尺寸對減小半導體記憶體裝置的晶片尺寸都是非常重要 的因素。因爲週邊電路重複地分佈於每個胞元矩陣(胞元陣 列)或每個存儲體中。其中,爲了將體偏壓提供給井區並防 止閉鎖現象的發生,胞元矩陣週邊區應包括保護環區。 保護環區可以在形成MOS電晶體的源極和洩極區的同 時形成。因此,無需額外的製作步驟,但基板有形成保護環 區的足夠的區域。然而,爲形成上述過程中的保護環區,還 存在一些限制,例如,PMOS電晶體的啓動區和NMOS電晶 體的啓動區之間的距離最短,NMOS電晶體的啓動區的寬度 最小,NMOS電晶體的啓動區和N井區等之間的距離最小。 也就是說,由於存在上述限制來保證半導體記憶體裝置的穩 定工作,增大半導體記憶體裝置的晶片尺寸是必然的。 第1圖所示爲現有技術中半導體記憶體裝置的體偏壓佈 局的方塊圖。 如圖所示,在半導體記憶體裝置中,有一個PMOS電晶 .1276101 體區10、一個NMOS電晶體區12、一個N井保護環區14 和一個P井保護環區16。PM0S電晶體區1〇包括多個PM0S 電晶體,N Μ 0 S電晶體區1 2包括多個N Μ 0 S電晶體。其中, 根據提供給每個區的電壓電位,即體偏壓電位,對Ν井保護 環區1 4和Ρ井保護環區1 6進行劃分。即,ρ井保護環區丄6 的體偏壓是VBB或接地電壓,但Ν井保護環區14的體偏壓 是VPP。因此,可以防止Ρ井區和Ν井區之間發生閉鎖現象。 參考第1圖,Ν井保護環區I4在y軸方向和ρ井保護 環區1 6平行分佈。然而’由於對每個N井保護環區1 4和每 個P井保護環區16提供VPP或接地電壓,可以保證ν井保 護環區1 4和P井保護環區1 6之間分開的距離最小,以保證 半導體記憶體裝置穩定工作。因此,保護環區的尺寸增加 了,半導體記憶體裝置的晶片尺寸也增加了。 爲減小半導體記憶體裝置的晶片尺寸,人們建議並考慮 到保護環區只有N井保護環區14和P井保護環區16之一。 然而,在這種情況下,Μ 0 S電晶體被閉鎖現象產生的熱量惡 化,而且半導體記憶體裝置的工作不穩定。 第2圖所示爲現有技術中半導體記憶體裝置的核心區中 包含的保護環區佈局方塊圖。 如圖所示,該核心區包括多個胞元矩陣區MAT、多個讀 出放大器區SA、多個次字元線區SWD和一個交叉區CA。 胞元矩陣區MAT具有多個單位胞元。具有多個讀出放大器 的讀出放大器區S A沿X軸方向被分佈在胞元矩陣區Μ AT 之間。而且,次字元線區SWD沿y軸方向被分佈在胞元矩 1276101 陣區MAT之間。交叉區CA是讀出放大器區SA與次字元線 區SWD交叉相連所在的區域。 典型地,如果未示,電源格線分佈於多個胞元矩陣區MAT 之上。而且,多個讀出放大器驅動器和輸入一輸出開關分佈 於交叉區CA上。 另一方面,如第2圖所示,讀出放大器區SA和次字元 線區SWD僅包括N井保護環區,該N井保護環區採用VPP, 即高於供電電壓VDD的電壓。而且,交叉區CA僅具有P 井保護環區,該P井保護環區採用VBB,即回饋偏壓。其中, 交叉區CA的P井保護環區耦合到P井區;因此,VBB被提 供給次字元線區SWD的P井區。因此,可以在讀出放大器 區SA、次字元線區SWD和交叉區CA之一中僅設置一種類 型的井區,例如P井保護環區或N井保護環區。 然而,在這種情況下,由於交叉區CA包括採用VBB的 P井保護環區,因此不能被有效利用。 第3圖所示爲現有技術中半導體記憶體裝置中的讀出放 大器區的佈局的俯視圖。 如圖所示,N井區包括一個PMOS電晶體區和一個N井 保護環區。PMOS電晶體區具有多個作爲驅動器的PMOS電 晶體,這些PMOS電晶體都用於啓動或不啓動一條RTO線, RTO線是每個讀出放大器中使用的一種控制信號。NMOS電 晶體區具有多個NMOS電晶體,這些PMOS電晶體都是驅動 器,都用於啓動或不啓動SB線,SB線是每個讀出放大器中 使用的一種控制信號。在此,N井保護環區和P井保護環區 1276101 在NMOS電晶體區和PMOS電晶體區之間沿垂直於橫穿每個 第二金屬線M2的方向平行分佈。 此外,有兩條金屬線Μ 1,每一條都與每個N井保護環 區和Ρ井保護環區重疊。由於上述兩條第一金屬線Μ 1彼此 相鄰平行分佈,因此會發生干擾現象,而且也增加了兩條第 一金屬線Μ 1的容量。 (三) 發明內容 因此,本發明的目的是提供一種半導體記憶體裝置,使 得由Ρ井保護環區和Ν井保護環區引起的晶片尺寸的增加達 到最小。 此外,本發明的另一目的是提供一種半導體記憶體裝 置,有效利用交叉區,即半導體記憶體裝置的核心區中讀出 放大器區SA交叉連接到次字元線區SWD的區。 根據本發明的一個方面,提供了 一種半導體記憶體裝 置,包括第一電晶體區,其被第一類型摻雜劑摻雜,以便具 有多個第二類型電晶體;第二電晶體區,其被第二類型摻雜 劑摻雜,以便具有多個第一類型電晶體;第一保護環區,其 被第一和第二電晶體區之間的第一類型摻雜劑摻雜;以及第 二保護環區,其被第一和第二電晶體區之間的第二類型摻雜 劑摻雜’其中’第二保護環區在從第一電晶體區到第二電晶 體區的方向上和第一保護環區平行分佈。 (四) 實施方式 以下’將參照附圖詳細介轺本發明的具有ρ井或Ν井保 護環區的半導體記憶體裝置。 -9- 1276101 第4圖所不爲根據本發明第一實施例的半導體記憶體裝 置的體偏壓佈局的方塊圖。 如圖所示,半導體記憶體裝置包含PM 〇 S電晶體區3 0、 NMOS電晶體區32、N井保護環區34和P井保護環區36。 在此,包含多個PMOS電晶體的PMOS電晶體區30和位於 PMOS電晶體區30和NMOS電晶體區32之間的N井保護環 區34包括在N井區中。同時,包含多個NMOS電晶體的NMOS 電晶體區3 2和位於Ρ Μ Ο S電晶體區3 0和Ν Μ Ο S電晶體區 32之間的Ρ井保護環區36包括在Ρ井區中。Ν井保護環區 34和Ρ井保g蒦環區36分佈在同一X軸上。 結果’與第1圖所示的現有技術相比,當Ν井保護環區 3 4和Ρ井保護環區3 6分佈在同一 X軸方向時,半導體記憶 體裝置的全都保護環區可以被縮小。 第5圖所示爲根據本發明第一實施例的在核心區中的保 護環區佈局的方塊圖。 如圖所示,核心區包含多個胞元矩陣區MAT、多個讀出 放大器區S A、多個次字元線區SWD和一個交叉區CA。胞 元次字元線區MAT有多個單位胞元。具有多個讀出放大器 的讀出放大器區SA沿X軸方向分佈在胞元矩陣區MAT之 間。次字元線區SWD沿Y軸分佈於胞元矩陣區MAT之間。 交叉區CA是讀出放大器區SA與次字元線區SWD交叉相連 所在的區域。 這就是說,根據本發明的核心區的形成與現有技術是一 樣的。但是,在本發明中,包含於每個讀出放大器區S A和 -10- 1276101 次字元線區SWD的P井區和N井區與第3圖所示的是一樣 的。 這樣,與第2圖所示的核心區中的保護環區佈局相比, N井保護環區和P井保護環區都無需加大核心區即可置於每 一讀出放大器區SA和多個次字元線區SWD之中。 第6圖所示爲根據本發明第二實施例的半導體記憶體裝 置的體偏壓的方塊圖。 如圖所示,半導體存儲裝置包含PMOS電晶體區50、 NMOS電晶體區52、第一 N井保護環區54、第二N井保護 環區58和P井保護環區56。其中,包含多個pm〇S電晶體 的PMOS電晶體區50和位於PMOS電晶體區50和NMOS 電晶體區52之間的第一和第二n井保護環區54和58都包 含在N井區中。包含多個NMOS電晶體的NMOS電晶體區 52和位於PMOS電晶體區50和NMOS電晶體區52之間的 P井保護環區56都包含在p井區中。p井保護環區56、第 一 N井保護環區54和第二N井保護環區58位於同一 X軸 上。 同時,在同一 X軸上,可以安排兩個p井保護環區和一 個N井保護環區。同樣,也可以交替安排多個p井保護環區 和多個N井保護環區。 第7圖所示爲根據本發明的半導體記憶體裝置的讀出放 大器區的佈局的俯視圖。 如圖所示,N并區包含一個ρ Μ Ο S電、晶體區和一個N井 保護環區。PMOS電晶體區有多個作爲驅動器的PM〇s電晶 1276101 體’每個PMOS晶體管用於啓動或不啓動一條RTO線,RTO 線是每個讀出放大器中使用的一種控制信號。此外,P井區 包含一個NM0S電晶體區、一個第一 P井保護環區和一個第 二P井保護環區。NM0S電晶體區有多個用作驅動器的NM0S 電晶體,每個NM0S晶體管用於啓動或去啓動一條SB線, S B線是每個讀出放大器中使用的一種控制信號。其中,N 井保護環區、第一 P井保護環區和第二P井保護環區交替地 位於NM0S電晶體區和PM0S電晶體區之間的同一軸上, 即,軸垂直穿過每條第二金屬線Μ 2。 這樣,Ν井區和Ρ井區的邊界彎曲成時脈信號的形狀。 在Ρ井保護環區和Ν井保護環區中的第一金屬線Μ 1也位於 垂直地穿過每條第二金屬線M2的同一軸上。 同時,體偏壓通過第一和第二金屬線ΜΙ、M2傳送到Ρ 井保護環區或N井保護環區。這樣,第一和第二金屬線Ml、 M2通過連接點CT耦合到一起。 如上所述,儘管本發明能夠用於半導體記憶體裝置的週 邊電路區的佈局,但將本發明用於半導體記憶體裝置的核心 電路區的佈局會更有效。 另外,在本發明第一和第二實施例中,P井保護環區不 僅可以採用VDD,即回饋偏壓,還可以採用接地電壓VSS。 另外,N井保護環區不僅能採用VPP,即比供電電壓VDD 更高的電壓,還可以採用供電電壓VDD。 本發明包含與分別於2003年6月24和2003年10月31 提交至韓國專利局的第2003 -40992號和第2003 -7 6 9 9 2號韓 1276101 國專利申請相關的內容,這兩份韓國專利申請的全文在此用 作參考。 儘管本發明已通過具體實施例進行了說明,但對於本領 域的普通技術人員來講,在不脫離本發明權利要求的範圍和 精神的前提下,還可以做出多種變化與修改。 (五)圖式簡單說明 通過下述優選實施例結合附圖的描述’本發明的上述及 其它目的與特點將會變得更加明顯,其中: 第1圖所示爲現有技術中半導體記憶體裝置的體偏壓 佈局的方塊圖; 第2圖所示爲現有技術中半導體記憶體裝置的核心區 中包含的保護環區佈局方塊圖; 第3圖所示爲現有技術中半導體記憶體裝置中的讀出 放大器區的佈局的俯視圖; 第4圖所示爲根據本發明第一實施例的半導體記億體 裝置的體偏壓佈局的方塊圖; 第5圖所示爲根據本發明第一實施例的在核心區中的 保護環區佈局的方塊圖; 第6圖所示爲根據本發明第二實施例的半導體記憶體 裝置的體偏壓的方塊圖; 第7圖所示爲根據本發明的半導體記憶體裝置的讀出 放大器區的佈局的俯視圖。 元件符號說明 30, 50 PMOS電晶體區 1276101 32, 52 NMOS電晶體區 34,54,58 N井保護環區 3 6, 56 P井保護環區
-14-
Claims (1)
1276101 十、申請專利範圍: 1. 一種半導體記憶體裝置,包括: 第一電晶體區,其被第一類型摻雜劑摻雜,以便具有 多個第二類型電晶體; 第二電晶體區,其被第二類型摻雜劑摻雜,以便具有 多個第一類型電晶體; 第一保護環區,其被第一和第二電晶體區之間的第一 類型摻雜劑摻雜;以及 第二保護環區,其被第一和第二電晶體區之間的第二 類型摻雜劑摻雜, 其中,第二保護環區在從第一電晶體區到第二電晶體 區的方向上和第一保護環區平行分佈。 2 .如申請專利範圍第1項的半導體記憶體裝置,其中還包括 第三保護環區,其被第一和第二電晶體區之間的第一類型 摻雜劑摻雜,且在從第一電晶體區到第二電晶體區的方向 上和第二保護環區平行分佈。 3 .如申請專利範圍第2項的半導體記憶體裝置,其中所述第 一類型摻雜劑爲N型,所述第二類型摻雜劑爲P型。 4.如申請專利範圍第3項的半導體記憶體裝置,其中所述第 一保護環區採用核心電壓或高電位供電電壓。 5 .如申請專利範圍第4項的半導體記憶體裝置,其中所述第 二保護環區採用回饋偏壓或接地電壓。 6.如申請專利範圍第2項的半導體記憶體裝置,其中所述第 一類型摻雜劑爲P型,所述第二類型摻雜劑爲N型。 -15- 1276101 7 .如申請專利範圍第6項的半導體記憶體裝置,其中所述第 一保護環區採用核心電壓或高電位供電電壓。 8 .如申請專利範圍第7項的半導體記憶體裝置,其中所述第 二保護環區採用回饋偏壓或接地電壓。 9.如申請專利範圍第1項的半導體記憶體裝置,其中還包括 金屬線,作爲重疊所述第一和第二保護環區的獨立圖型。 10.如申請專利範圍第1項的半導體記憶體裝置,其中所述第 一和第二保護環區之間的邊界線彎曲成時脈信號的形狀。
-16-
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR20030040992 | 2003-06-24 | ||
| KR1020030076992A KR100558033B1 (ko) | 2003-06-24 | 2003-10-31 | 픽업 구조를 가지는 반도체 메모리 소자 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200509130A TW200509130A (en) | 2005-03-01 |
| TWI276101B true TWI276101B (en) | 2007-03-11 |
Family
ID=33543621
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093118211A TWI276101B (en) | 2003-06-24 | 2004-06-24 | Semiconductor memory device having pick-up structure |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7098520B2 (zh) |
| CN (1) | CN100364096C (zh) |
| TW (1) | TWI276101B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8928077B2 (en) | 2007-09-21 | 2015-01-06 | Fairchild Semiconductor Corporation | Superjunction structures for power devices |
| CN101459045B (zh) * | 2007-12-13 | 2011-03-23 | 中芯国际集成电路制造(上海)有限公司 | 晶体管保护环的制作方法、离子注入工艺优化方法及装置 |
| US8174067B2 (en) | 2008-12-08 | 2012-05-08 | Fairchild Semiconductor Corporation | Trench-based power semiconductor devices with increased breakdown voltage characteristics |
| US8872278B2 (en) | 2011-10-25 | 2014-10-28 | Fairchild Semiconductor Corporation | Integrated gate runner and field implant termination for trench devices |
| KR20140042459A (ko) * | 2012-09-28 | 2014-04-07 | 삼성전자주식회사 | 멀티플 웰 바이어스 메모리 장치 |
| CN109065535A (zh) * | 2018-08-20 | 2018-12-21 | 上海华力微电子有限公司 | 一种硅控整流器结构及其制造方法 |
| KR102621754B1 (ko) | 2018-11-27 | 2024-01-05 | 삼성전자주식회사 | Cmos 트랜지스터를 구비한 집적회로 소자 |
| US12147751B2 (en) | 2020-08-24 | 2024-11-19 | Samsung Electronics Co., Ltd. | Integrated circuit and method of designing the same |
| KR102844834B1 (ko) | 2020-11-30 | 2025-08-13 | 삼성전자주식회사 | 반도체 장치 |
| US11990475B2 (en) | 2020-11-30 | 2024-05-21 | Samsung Electronics Co., Ltd. | Semiconductor device |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4597805A (en) * | 1979-10-11 | 1986-07-01 | Texas Instruments Incorporated | Making guard ring for reducing pattern sensitivity in MOS/LSI dynamic RAM |
| US4634901A (en) | 1984-08-02 | 1987-01-06 | Texas Instruments Incorporated | Sense amplifier for CMOS semiconductor memory devices having symmetrically balanced layout |
| KR890002812B1 (ko) | 1986-11-28 | 1989-07-31 | 삼성전자 주식회사 | 씨모오스 디램에서 레이아웃이 최적화된 감지증폭기 |
| US5168340A (en) * | 1988-08-17 | 1992-12-01 | Texas Instruments Incorporated | Semiconductor integrated circuit device with guardring regions to prevent the formation of an MOS diode |
| JP2911345B2 (ja) * | 1992-11-25 | 1999-06-23 | 三菱電機株式会社 | 半導体集積回路装置 |
| US5552728A (en) | 1995-05-01 | 1996-09-03 | Cirrus Logic, Inc. | Latch-type current sense amplifier with self-regulating inputs |
| JP3241244B2 (ja) * | 1995-10-20 | 2001-12-25 | 株式会社東芝 | 半導体記憶装置 |
| US6072209A (en) | 1997-07-08 | 2000-06-06 | Micro Technology, Inc. | Four F2 folded bit line DRAM cell structure having buried bit and word lines |
| US5907170A (en) | 1997-10-06 | 1999-05-25 | Micron Technology, Inc. | Circuit and method for an open bit line memory cell with a vertical transistor and trench plate trench capacitor |
| US6093623A (en) | 1998-08-04 | 2000-07-25 | Micron Technology, Inc. | Methods for making silicon-on-insulator structures |
| JP3868774B2 (ja) | 2000-08-23 | 2007-01-17 | ローム株式会社 | 半導体装置およびその製造方法 |
| JP2003078010A (ja) * | 2001-08-31 | 2003-03-14 | Hitachi Ltd | 半導体集積回路装置 |
-
2004
- 2004-06-23 US US10/875,748 patent/US7098520B2/en not_active Expired - Fee Related
- 2004-06-24 CN CNB2004100498314A patent/CN100364096C/zh not_active Expired - Fee Related
- 2004-06-24 TW TW093118211A patent/TWI276101B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| CN100364096C (zh) | 2008-01-23 |
| TW200509130A (en) | 2005-03-01 |
| US7098520B2 (en) | 2006-08-29 |
| CN1574359A (zh) | 2005-02-02 |
| US20040262706A1 (en) | 2004-12-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9673195B2 (en) | Semiconductor device having sufficient process margin and method of forming same | |
| US10153286B2 (en) | SRAM cells with vertical gate-all-round MOSFETs | |
| US6657243B2 (en) | Semiconductor device with SRAM section including a plurality of memory cells | |
| TW521428B (en) | Semiconductor memory device | |
| US11640962B2 (en) | Semiconductor structure | |
| US8391093B2 (en) | Semiconductor memory device including SRAM cell | |
| TWI276101B (en) | Semiconductor memory device having pick-up structure | |
| JP2009094201A (ja) | 半導体集積回路装置 | |
| JP3123984B2 (ja) | 半導体集積回路装置 | |
| US6445017B2 (en) | Full CMOS SRAM cell | |
| JP3854749B2 (ja) | Sram用のスタティックセル | |
| US8288751B2 (en) | Semiconductor memory device and manufacturing method of the same | |
| US6455899B2 (en) | Semiconductor memory device having improved pattern of layers and compact dimensions | |
| US6347048B2 (en) | Semiconductor memory device | |
| KR100881193B1 (ko) | 서브 워드 라인 드라이버의 배치구조 및 형성 방법 | |
| US6713886B2 (en) | Semiconductor device | |
| US7825471B2 (en) | Semiconductor memory device including SRAM cell having well power potential supply region provided therein | |
| KR100558033B1 (ko) | 픽업 구조를 가지는 반도체 메모리 소자 | |
| TW202522290A (zh) | 靜態隨機存取記憶體的布局圖案 | |
| TW202508410A (zh) | 靜態隨機存取記憶體的布局圖案 | |
| KR20100080171A (ko) | Sram 소자 및 그 제조 방법 | |
| TW200937421A (en) | Static random access memory |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |