[go: up one dir, main page]

TWI246735B - Integrated circuit, method of testing integrated circuit and method of manufacturing integrated circuit - Google Patents

Integrated circuit, method of testing integrated circuit and method of manufacturing integrated circuit Download PDF

Info

Publication number
TWI246735B
TWI246735B TW090104419A TW90104419A TWI246735B TW I246735 B TWI246735 B TW I246735B TW 090104419 A TW090104419 A TW 090104419A TW 90104419 A TW90104419 A TW 90104419A TW I246735 B TWI246735 B TW I246735B
Authority
TW
Taiwan
Prior art keywords
test
circuit
wafer
semiconductor
integrated circuit
Prior art date
Application number
TW090104419A
Other languages
English (en)
Inventor
Masayoshi Hishinuma
Masayuki Satoh
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Application granted granted Critical
Publication of TWI246735B publication Critical patent/TWI246735B/zh

Links

Classifications

    • H10P74/273

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Description

1246735 A7 B7 五、發明說明(1 ) 技術領域 本發明係關於半導體積體電路及其之測試技術以及製 造技術,特別是關於在內藏測試電路之半導體積體電路中 ,使與外部之控制裝置之間之測試資料之交換容易化之技 術,例如,關於適用在系統L S I (大型積體電路)等之 半導體積體電路及其檢查方法以及製造方法有效之技術。 背景技術 習知上一般搭載R A Μ (隨機存取記憶體)或C P U 等之被稱爲系統L S I之邏輯L S I之測試容易化設計手 法,以將構成內部邏輯之正反器串列接續,輸入測試資料 ,使內部邏輯電路動作,使之串列輸出邏輯之狀態以進行 檢查之掃描路徑方式被經常使用。 又,在上述掃描路徑方式以外,有將隨機圖案產生器 與特徵壓縮器當成測試電路搭載於晶片之Β I S Τ (內建 自我測試)方式。 可是在前述掃描測試方式中,爲了掃描路徑之控制, 最少也需要4個之測試用端子。又,於ΒIST方式中, 在啓動晶片內部之測試電路,使測試結果輸出上也需要數 個之測試用端子。而且,於任何一種之測試方式中,被稱 爲測試機之裝置被接續於上述測試用端子,以實行測試。 習知上,搭載如上述之測試電路之邏輯L S I之測試 係在晶圓階段,於半導體晶片之銲墊(p a d )使接觸探 針而進行之探針檢查之外,半導體晶片在被密封於封裝之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) I (請先閱讀背面之注意事項再填寫本頁) tT--------- 經濟部智慧財產局員工消費合作社印製 -4 - 1246735 A7 B7 五、發明說明(2 ) 階段,於被設置在測試用基板上之插座插入1 C而進行之 老化(burn-in )試驗之2階段被進行。又’於老化試驗中 ,一般在被設置於測試用基板上之複數之插座分別裝置 L S I ,同時測試複數之L S I。 但是,如前述般地,於各晶片最少也需要設置數個之 測試用端子,必須連接這些之測試用端子與外部之測試裝 置,在晶圓階段之探針檢查中,如欲同時測試多數之晶片 ,需要使巨大數目之探針接觸於晶片之對應銲墊之故,該 位置對正極爲困難之同時,以充分之壓力使個別之探針接 觸也變得困難。又,於藉由測試用基板之檢查中,被密封 在封裝之裝置與晶片相比,體積變得極爲大之故,構裝密 度降低之同時,測試用端子之數目一變多,應形成在基板 上之配線的數目變多之故,一次可以測試之L S I之數目 有限度,導致測試成本之上升。 本發明之目的在於提供:不於各晶片設置測試用之端 子(銲墊或銷),使晶片內部之測試電路動作,可以取得 其測試結果之半導體積體電路及其之測試方法以及製造方 法。 本發明之其它目的在於提供:減少測試之際需要接續 之端子(銲墊或銷)之數目,可以大幅增加同時可以測試 之晶片之數目之半導體積體電路及其測試方法以及製造方 法。 本發明之進而其它之目的在於提供:即使爲晶圓之狀 態、在被密封於封裝之狀態,可以同樣進行測試之半導體 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) i (請先閱讀背面之注意事項再填寫本頁) 訂---------#f. 經濟部智慧財產局員工消費合作社印製 1246735 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 B7_ 五、發明說明(3 ) 積體電路及其測試方法以及製造方法。 本發明之前述以及其它目的與新的特徵由本詳細說明 書之記述以及所附圖面理應可以變明白。 發明之揭示 如簡單說明本案所揭示之發明之中之代表性者之槪要 ,則如下述。 即,於內藏測試電路之半導體積體電路設置:在與外 部之控制裝置之間以非接觸方式進行資料之傳送接收之電 路與傳送接收手段者。具體爲:在半導體積體電路之晶片 上透過絕緣膜例如形成渦卷狀之導電層圖案,將其之一端 接續於測試電路之輸入輸出端子之同時,於測試電路之輸 入輸出部設置:將上述導電層圖案當成感應線圈或天線驅 動,傳送信號之傳送電路,以及檢測流經上述導電層圖案 之電流或電壓之變化,鑑別由外部對於感應線圈或天線被 傳送之信號之接收電路,在與外部之控制裝置之間,以非 接觸方式進行資料之傳送接收。又,代替感應線圈或天線 ,設置對向電極利用靜電電容耦合以傳送接收,設置發光 元件與受光元件以光信號進行資料之傳送接收亦可。 如依據上述手段,不須於各晶片設置測試用之端子( 銲墊或銷),使晶片內部之測試電路動作,可以取得該測 試結果之故,可以減少在晶圓階段之測試之際應接觸之由 測試裝置來之探針數。又,晶片與探針之定位變得容易之 同時,不需要大的接觸壓力之故,變成可以同時進行更多 (請先閱讀背面之注音?事項再填寫本頁)
W 1246735 A7 B7 五、發明說明(4 ) (請先閱讀背面之注咅?事項再填寫本頁) 數之晶片之測試,能夠大幅降低測試成本。進而,可以以 非接觸方式進行晶片之測試之故,即使在晶圓之狀態、在 被密封於封裝之狀態,可以同樣地進行測試,能夠提升產 品之信賴性。 實施發明用之最好形態 以下,依據圖面說明本發明之合適之實施例。 圖1 ( A )係顯示本發明之第1實施例。於圖1 ( A )中,W F係單晶矽之類的1片之半導體晶圓、1 〇 〇係 分別被形成在此晶圓WF上之半導體積體電路。各半導體 積體電路1 0 0爲藉由周知之半導體製造技術複數個同時 被形成在晶圓W F上,在製程之最終工程,沿著被設置在 電路間之格子狀之切割區域被切斷,被作成個個獨立之晶 片,被密封在封裝、以樹脂被模鑄,成爲產品被出貨。以 下,將被切斷前之半導體積體電路與被切斷被密封在封裝 前之半導體積體電路稱爲晶片。 經濟部智慧財產局員工消費合作社印製 如圖1 ( A )所示般地,於本實施例中,於每一晶片 形成作爲後述之感應線圈被使用之渦卷狀之圖案1 1。此 渦卷狀圖案1 1係藉由透過絕緣膜被形成在各晶片上之旅 等之導電層所構成。渦卷狀圖案1 1之端部被接續於被設 置在晶片上之後述之傳送接收電路。又,在此實施例中, 透過被設置在各晶片之電源銲墊2 1進行電源之供給。 圖1 ( B )係顯示本發明之第2實施例。於此實施例 中,在晶圓W F之周緣部設置接受測試用之電源電壓之供 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) A7 1246735 _B7 五、發明說明(5 ) 給用之共通之電源銲墊2 2。雖然未圖示出,由此電源銲 墊2 2對各晶片供給電源之電源線例如被設置在晶圓之各 晶片1 0 0間之切斷區域,此電源線之一端被接續上述共 通電源銲墊2 2,又另一端被接續於各晶片之電源銲墊。 此電源銲墊2 2以及電源線也可以藉由構成上述渦卷狀圖 案11之導電層而形成。
圖1 ( C )係顯示本發明之第3實施例。於圖1 ( A )之實施例中,相對於對應晶圓W F上之各晶片1 0 0, 分別形成成爲感應線圈之渦卷狀圖案1 1 ,於圖1 ( C ) 之實施例中,全晶片共通,即在晶圓全體形成1個之渦卷 狀圖案1 1。而且,各晶片之傳送接收電路之端子透過被 形成在切斷區域之配線,分別共通被接續於此渦卷狀圖案 1 1。又,在晶圓W F之周緣部設置接受測試用之電源電 壓之供給用之各晶片共通之電源銲墊2 2。又,感應線圈 不單信號之傳送接收,也可以利用於電力之供給之故,於 各晶片設置由整流電路形成之電源電路,也可以省略測試 用之共通電源銲墊2 2。 圖2係顯示檢查上述晶圓W F上之各晶片之裝置之槪 略構成例。其中在圖2顯示對應圖1 ( A )之實施例之測 試裝置之構成例,又,於圖3顯示對應圖1 ( C )之實施 例之測試裝置之構成例。 圖2中,3 0 0係控制裝置、3 1 0係由此控制裝置 3 0 0被延伸設置之纜線、3 2 0係被設置在纜線3 1 0 之前端之探針卡,在此探針卡3 2 0,電源電壓供給用之 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) Γ^Τ --------^---------. (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1246735 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(6 ) 一對之探針3 2 1被搭載於其之下面,又,線圈3 2 2被 搭載於卡中央。 在圖2之測試裝置中,被設置在探針卡3 2 0之線圈 3 2 2之直徑被設爲與被設置在晶片1 〇 〇之線圈(1 1 )幾乎相同之直徑。晶圓WF被載置於分別可以在正交之 X軸與Y軸方向移動之XY工作台4 0 〇上,由上方將探 針卡3 0 0接近其一之晶片1 0 0,使一對之探針3 2 1 接觸晶片之電源銲墊(2 1 )。此時,線圏3 2 2之中心 與被設置於欲測試之晶片之渦卷狀圖案(1 1 )之中心一 致地進行定位。1個晶片之測試一終了,工作台4 0 〇只 跳過1個之晶片份,於下一晶片之線圈(1 1 )使探針卡 3 2 0之線圈3 2 2與其相面對之同時,探針3 2 1也被 接觸於下一晶片之電源銲墊(2 1 )。 在圖3之測試裝置中’被設置在探針卡3 2 0之線圈 3 2 2之直徑與被設置在晶圓W F之線圈1 2幾乎爲相同 之直徑。載置晶圓WF之工作台4 0 0也可以爲固定式者 。被設置在探針卡3 2 0之探針3 2 1被設置爲可以與晶 圓WF上之共通電源銲墊2 2接觸。 對應圖1 ( B )之實施例之測試裝置雖然未圖示出, 爲具有並有圖2之裝置之構成與圖3之裝置之構成的構造 。即,探針卡被設置2片,與圖2之裝置相同地,與晶片 1 0 0上之線圏1 1幾乎爲相同之直徑之線圈3 2 2被設 置在一方之卡,工作台4 0 0與探針卡3 2 0被設爲可以 相對地移動。與晶圓W F上之各晶片共通之電源銲墊2 2 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -9 - --------訂·------11 (請先閱讀背面之注意事項再填寫本頁) 1246735 A7 B7 五、發明說明(7 ) (請先閱讀背面之注咅?事項再填寫本頁) 可以接觸之一對之探針3 2 1被設置在另一方之卡,對於 工作台4 0 0不可以相對地移動,即,與工作台一齊移動 ,經常對晶圓供給電源地構成。 圖4係顯示藉由圖2所示之測試裝置所進行之測試之 順序。在測試之際,一使被接續於控制裝置3 0 0之探針 卡3 2 0之探針3 2 1與各晶片之電源銲墊2 1或晶圓 W F上之共通電源銲墊2 2接觸,對各晶片供給電源電壓 ,晶片內部之測試電路被啓動,開始自我測試(步驟S 1 )。而且,各晶片一測試終了,透過線圈1 1或1 2輸出 測試終了信號後(步驟S 2 ),輸出顯示測試結果(“有 “或“無“缺陷)之信號(步驟S 3 )。進而,藉由圖3 之測試裝置進行測試之情形,預先在各晶片內儲存辨識碼 ,各晶片與測試結果一齊地輸出晶片之辨識碼。 控制裝置3 0 0 —接收測試終了信號,將接著被送來 之測試結果每一晶片地記憶在記憶體。而且,在顯示裝置 之畫面上,例如如圖5所示般地,將各晶片之測試結果以 〇或X之標號,對應晶圓上之晶片位置,測繪顯示之,藉 由列表機印刷在紙張上進行輸出地構成。 經濟部智慧財產局員工消費合作社印製 圖6係顯示合適適用本發明之半導體積體電路之一例 之系統L S I之第1實施例。 圖6中,標號1 1 0〜1 8 0係被形成在半導體晶片 1〇0之內部電路、1 9 0係進行這些之內部電路與外部 之其它的半導體積體電路等之間之信號的輸入輸出之介面 電路、B U S係接續上述內部電路1 1 0〜1 8 0相互間 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局員工消費合作社印製 J246735 A7 ______B7 五、發明說明(8 ) 以及內部電路1 1 0〜1 8 0與介面電路1 9 0之間之內 部總線。 上述內部電路110〜180之中,110以及 1 2 0係構成使用者要求之邏輯機能之使用者邏輯電路之 類的定做邏輯電路,其中1 2 0爲藉由可以任意地構成邏 輯之F P G A (場可程式閘陣列)所構成。在此實施例中 ,於此F P G A 1 2構成測試電路,測試終了後,構成使 用者邏輯。但是,此F P GA 1 2不構成使用者邏輯,原 樣殘留也沒有關係。1 2 0爲解讀程式之命令,實行對應 之處理貨運算之CPU (中央處理單元),130以及 1 4 0係靜態R A Μ (隨機存取記憶體)、1 5 0〜 1 7 0係動態R A Μ。介面電路1 9 0雖無特別限制,係 包含:進行與5 V系統之L S I之間之信號之傳送接收之 介面電路5VI/F,以及進行與3 · 3V系統之LS I 之間之信號之傳送接收之介面電路3 · 3 V I / F。進而 ,在此實施例之系統L S I設置:在內部電路1 1 〇〜 1 8 0之測試時,爲了進行與外部之測試裝置之間之信號 之輸入輸出,於以I Ε Ε Ε 1 1 4 9 · 1規格所規定之 丁 A Ρ (測試存取埠)追加使透過線圈之傳送接收成爲可 能之電路之測試用介面電路(以下,稱此爲T A P ) 2 〇 〇。具備此種T A P 2 0 0之故’被接續於本實施例 之半導體積體電路之測試裝置(圖2之控制裝置3 0 0 ) 並非如習知之邏輯L S I或記憶體之測試機之高機能者, 可以爲能夠進行資料之寫入與讀出以及簡單之資料處理者 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -11 - (請先閱讀背面之注意事項再填寫本頁)
經濟部智慧財產局員工消費合作社印製 1246735 A7 __B7___ 五、發明說明(9 ) ,例如,也可以將個人電腦當成控制裝置3 0 0使用。 而且,在此實施例之L S I中,被設置於每一晶片之 渦卷狀之導電層圖案1 1之一端被接續於T A P 2 0 0之 輸入輸出端子之同時,在TAP 2 0 0設置:將上述導電 層圖案1 1當成線圈驅動而傳送信號之傳送電路以及檢測 流經上述導電層圖案之電流等之變化,鑑別由外部對於線 圈被傳送來之信號之接收電路,以非接觸方式在與外部之 測試裝置之間可以進行資料之傳送接收地構成。 上述靜態R Α Μ 1 4 0、1 5 0以及動態R A Μ 1 6 0〜1 8 0係包含:選擇對應透過內部總線B U S, 位址信號被給予時之記憶體單元之位置解碼器等之記憶體 周邊電路。進而,動態R Α Μ 1 6 0〜1 8 0包含:即使 非存取時間非常長,記憶體單元之資訊電荷也不會損失地 ,週期地進行虛擬選擇之更新控制電路。 又,雖無特別限制,但是在此實施例中,在動態 R Α Μ 1 6 0〜1 8 0中分別設置:在記憶體陣列內有缺 陷位元之情形,將包含該缺陷位元之記憶體行或記憶體列 與預備之記憶體行1 6 1〜1 8 1或預備之記憶體列 1 6 2〜1 8 2置換之所謂之冗餘電路。 於此實施例中,藉由利用F P G A 1 2 0 ’可以構成 測試定做邏輯電路1 1 〇或C P U 1 3 0之邏輯測試電路 ,或測試S R A Μ以及D R A Μ之記憶體測試電路。又’ 代替藉由F P G A 1 2 0構成測試電路,構成由:以構成 於F P G A 1 2 0之測試電路測試C P U 1 3 0後,依循 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -Ί2- ------I I ^--------一 (請先閱讀背面之注意事項再填寫本頁) 1246735 A7 B7 五、發明說明(1〇 ) 指定之算術在C P U 1 3 0產生測試形態之A L P G (算 術形態產生器)所形成之測試電路,以測試定做邏輯電路 (請先閱讀背面之注音?事項再填寫本頁) 110 或 RAM140 〜180。 進而,代替藉由FPGA1 20或CPU1 3 0構成 測試電路,也可以於定做邏輯電路1 1 〇或C P U 1 3 0 、SRAM140、150、DRAM160 〜180 等 之每一電路方塊設置以方塊單位進行測試之B I S T電路 ,接續此B I ST電路與TAP200,透過TAP 2 0 0在B I S T電路與外部之測試裝置之間進行信號之 交換地構成。又,也可以涵蓋晶片全體或每一電路方塊設 置測試用掃描路徑,利用上述T A P 2 0 0所具有之掃描 路徑之控制機能以進行測試。 經濟部智慧財產局員工消費合作社印製 又,構築產生利用被形成在晶片上之F P G A依循指 定之算術,測試邏輯電路或記憶體之測試形態之A L P G 以進行測試之技術已經由本專利申請人例如公開於國際公 開W〇〇 〇 / 6 2 3 3 9等,可以利用該技術。上述前一 發明係以:測試終了後,在F P G A構成使用者邏輯電路 以減低伴隨測試電路搭載之硬體之總開銷爲目的之發明, 於本實施例之L S I中,也同樣地在測試終了後,藉由在 F P G A構成使用者邏輯電路,可以降低硬體之總開銷。 圖7係顯示圖6所示之T A P 2 0 0之構成例。 T A P係以I E E E 1 1 4 9 · 1規格而被規定之掃描測 試或B I S T電路用之介面以及控制電路,在此實施例中 ,係藉由:由IEEE 1149 · 1規格被規定之本來之 -13- 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1246735 A7 B7 五、發明說明(11 ) 請 先 閱 讀 背 面 之 注 意 事 項 TAP形成之TAP部2 1 0,以及被設置於TAP部 2 1 0與由渦卷狀圖案形成之線圈被接續之一對之端子 P 1、P 2之間,驅動線圈,進行與外部裝置之間之傳送 接收之傳送接收部2 2 0所構成。 其中,T A P部2 1 0係藉由:使用於將由輸入基板 來之測試資料移往輸出基板時之旁路寄存器2 1 1、使用 於對電路傳送特定之信號之情形之資料寄存器2 1 2 '設 定晶片固有之製造辨識號碼用之裝置I D寄存器2 1 3、 使用於控制資料寄存器之選擇或內部之測試方法之情形的 指示寄存器2 1 4、控制TAP部2 1 0全體之控制器 2 1 5等所構成。 上述資料寄存器2 1 2係選擇處理之寄存器。又,在 被設定於指示寄存器214之命令係準備有4個必須命令 與3個選擇命令。在控制器215由專用之3個外部端子 輸入:指定測試模式用之測試模式選擇信號T M S、測試 時脈T C Κ、重置信號T R S Τ,依據這些信號,形成對 於上述寄存器2 1 1〜2 1 4或選擇器電路2 1 6〜 2 1 8之控制信號。 經濟部智慧財產局員工消費合作社印製 又,在T A Ρ部2 1 0設置測試資料T D I之輸入端 子與測試結果資料T D ◦之輸出端子,被輸入之測試資料 TD I透過上述選擇器電路2 1 6被供給於各寄存器 2 1 1〜2 1 4或內部之掃描路徑Isc an、Bsc an。又,由 寄存器211〜214之內容以及內部電路來之掃描輸出 資料透過選擇器電路2 1 7、2 1 8被輸出於晶片外部。 -14- 本紙張尺度適用中國國家標準(CNS)A4規袼(210 X 297公釐) 1246735 A7 B7 五、發明說明(12 ) 進而,依循資料寄存器2 1 2與指示寄存器2 1 4之內容 ,對於內部之B 1 s T電路之信號被形成而被供給於 丁 A P部2 1 0之同時,顯示由B I S T電路被輸出之測 試結果之信號透過選擇器電路2 1 7、2 1 8當成測g式結 果資料T D 0可以輸出地構成。 傳送接收部2 2 0係被設置在上述T A P部2 1 0與 渦卷狀圖案1 1被接續之外部端子P 1、P 2之間’驅動 由渦卷狀圖案1 1形成之線圈’傳送信號之同時’檢測流 經線圈之電流之變化’鑑別由外部被傳送來之信號’產生 因應TAP之規格之信號TD I、TRST、TMS以及 時脈T C K之電路。 具體爲:傳送接收部2 2 0係由:透過由一對之電感 器形成之互相感應耦合Μ I C被接續於渦卷狀圖案1 1被 接續之外部端子Ρ 1、Ρ 2之開關電路2 2 1、由接收信 號解調載波與資料之解調電路2 2 2、使源振盪器2 3 1 之振盪信號與藉由源振盪器2 3 1與解調電路2 2 2被解 調之載波同步之引入電路2 3 2、由倍增源振盪器2 3 1 之振盪信號之頻率之倍增電路2 3 3等形成之時脈產生電 路2 2 3、解碼由解調電路2 2 2被解調之輸入資料’產 生測試輸入資料T D I或對於T A Ρ控制器2 1 5之測試 模式選擇信號T M S以及重置信號T R S T與掃描用時脈 B C L Κ之解碼器電路2 2 4、該晶片之辨識碼被儲存著 之R0M2 2 5、在由TAP部2 1 0來之測試結果資料 T D〇附加辨識碼之編碼器電路2 2 6、將在編碼器電路 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
-15- 1246735 A7 B7 五、發明說明(13 ) 2 2 6所被產生之碼載於載波輸出之調製電路2 2 7等所 構成。 藉由時脈產生電路2 2 3所被產生之源振盪信號之倍 增時脈對T A P控制器2 1 5作爲測試用時脈T C K被供 給之同時,源振盪信號作爲載波被供給於調製電路2 2 6 。上述調製電路2 3 0之調製方式例如可以使用A S K調 製(振幅調製)或P S K調製(相位調製)等。 在圖6之實施例之系統L S I中,將被構築於 FPGA 1 2 0或CPU 1 3 0上之自我測試電路視爲 B I ST電路,利用上述TAP200之所具有之 B I S T電路用之信號輸入輸出機能,輸入對於F P G A 1 2 0或C P U 1 3 0之自我測試用之設定信號或資料、 輸出測試結果。 又,圖7中,“ Iscan”係將鏈狀結合構成內部邏輯電路 之正反器之移位寄存器當成測試資料之掃描路徑使用,意 指進行內部邏輯電路之診斷用之測試路徑。又,“ Bscaii” 係將鏈狀結合被設置於信號輸入輸出部(圖6之介面電路 1 9 0 )內之正反器之移位寄存器當成掃描路徑使用,意 指進行與其它之半導體積體電路之間之接續狀態之診斷( 邊界掃描測試)用之測試路徑。 關於利用I E E E 1 1 4 9 · 1規格所規定之T A P 之半導體積體電路,藉由將對內部電路之測試電路的構成 或對晶片內之測試程式之載入透過T A P進行,可以實現 測試用所必要之端子以數個(4〜5個)便可之半導體積 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) (請先閱讀背面之注音?事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製
-16- A7 1246735 B7___ 五、發明說明(14 ) 體電路裝置。即,T A P係被標準化之電路,以4〜5個 之測試端子可以實行自我測試之故,藉由適用T A P,測 試用所必要之端子數可以少’能夠減少L S I之端子數。 進而,於利用此實施例之T A P之介面電路2 〇 〇中,在 內部設置時脈產生電路2 2 3之同時,藉由設置解碼接收 資料產生控制信號之解碼器電路2 2 4,可以使完全之串 列輸入輸出成爲可能,必要之端子指示作爲線圈之渦卷狀 圖案11被接續之P1、P2。 於圖8顯示被設置於上述T A P 2 0 0之傳送接收電 路2 2 0之其它之實施例。 圖8中,2 2 8係由整流由被接續於線圈(渦卷狀圖 案1 1 )之兩端子間之線圈(1 1 )被輸入之交流信號, 產生直流電源電壓之二極體電橋所形成之整流電路, 2 2 9係監視由上述整流電路2 2 8被輸出之電壓,檢測 信號被輸入線圈(1 1 )以產生啓動信號S T之啓動電路 ,2 4 1係被接續於線圏(1 1 )之兩端子間,波形整型 輸入交流信號而輸出之資料接收電路,2 4 2係由依據藉 由調製電路2 2 7被調製之信號,開、關驅動汲極端子透 過電容器C t 1、C t 2被接續於線圈(1 1 )之各端子 之一對的驅動用MOSFET Qdl、Qd2,藉將由電容器C t 1 、C t 2與線圈(1 1 )形成之共振電路切換爲共振狀態 以及非共振狀態,傳送資料之驅動電路等形成之資料傳送 電路。 又,上述電容器C t 1、C t 2可以形成在晶片內, 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------^--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1246735 A7 B7___ 五、發明說明(15 ) (請先閱讀背面之注音?事項再填寫本頁) 但是在爲了抑制晶片尺寸之增加,也可以形成在各晶片間 之切斷區域。又,於前述實施例中,雖係作成由晶片之電 源銲墊2 1或於晶圓設置電源銲墊2 2由該電源銲墊給予 測試用之電源電壓,但是在圖8之實施例中,也可以在整 流電路2 2 8之下一段設置由:吸收藉由整流電路被整流 之電壓的變動,產生指定之電位之電源電壓V c c之電壓 限制器電路以及使以該限制器電路所產生之電源電壓 V c c安定化之串聯穩壓器等形成之電源安定化電路,藉 由將由此電源安定化電路被輸出之電源電壓供給該晶片內 部之各電路,不透過電源銲墊對各晶片給予測試動作用之 電源電壓而構成。 圖9係顯示重疊快閃記憶體或S R A Μ之類的不同的 半導體記憶體以作成C S Ρ (晶片尺寸封裝)構造之半導 體裝置之情形的本發明之實施例之裝置構造。 經濟部智慧財產局員工消費合作社印製 圖9中,5 0 0係形成印刷電路之絕緣基板,5 1 0 係被形成在基板5 0 0之下面之凸點(bump ),5 2 0係 被搭載於絕緣基板5 0 0之上面之快閃記憶體之類的第1 記憶體,5 3 0係被搭載於此記憶體5 2 0之上之 S R A Μ之類的第2記憶體。快閃記憶體5 2 0與絕緣基 板5 0 0之間以及S R A Μ 5 3 0與快閃記憶體5 2 0之 間分別藉由黏著劑等被結合。雖然未圖示出,但是在快閃 記憶體5 2 0與S R A Μ 5 3 0之晶片內部分別設置測試 電路與傳送接收電路。 S R A Μ 5 3 0被設爲比快閃記憶體5 2 0還小之晶 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1246735 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明(16 ) 片尺寸,在於快閃記憶體5 2 0之上搭載S R A Μ 5 3 〇 之狀態下,於比S R A Μ 5 3 0還突出外側之快閃記憶體 5 2 0之晶片外延部形成快閃記憶體之銲墊列5 2 1、 5 2 2,此銲墊列5 2 1、5 2 2與絕緣基板5 0 0上之 對應銲墊部之間以及被形成在s R A Μ 5 3 0之晶片外延 部之銲墊列5 3 1、5 3 2與絕緣基板5 0 0上之對應銲 墊部之間分別藉由銲線5 4 1〜5 4 4被電氣地接續著。 於此實施例中,由導電層形成之渦卷狀圖案1 1被形 成在記憶體晶片下方之絕緣基板5 0 0表面或基板內’接 續用配線1 1 a、1 1 b分別由此渦卷狀圖案1 1之兩端 被引出,在被設置於這些配線1 1 a、1 1 b之端部之銲 墊55 1、552與被設置於上述各晶片520、530 之傳送接收電路之輸入輸出端子(圖7之端子P 1、P 2 )之間也以銲線被接續著。 因此,基板上之渦卷狀圖案1 1被設爲上述快閃記憶 體晶片5 2 0與S R A Μ晶片5 3 0之共通線圈,透過此 線圈進行對於各晶片之測試用之信號之輸入輸出。如此, 即使透過共通線圏而進行信號之輸入輸出,於各晶片儲存 不同之辨識碼,在傳送接收之際,辨識碼與測試結果一齊 地被傳送之故,外部之測試裝置可以辨識到底爲哪一個晶 片之測試結果。 接著,利用圖1 0說明半導體積體電路裝置之一例之 圖6的系統L S I之開發以及製造之順序。 半導體積體電路裝置之開發首先進行要開發之半導體 —--------訂--------- C請先間讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -19- 1246735 經濟部智慧財產局員工消費合作社印製 Α7 Β7 五、發明說明(17 ) 積體電路之邏輯機能之設計(步驟S 1 1 )。此邏輯機能 設計一般係利用H D L而進行。又,關於H D L記述,由 狀態遷移圖或流程圖自動地製作H D L記述文之支援工具 (程式)由E D Α供應商所提供之故,在利用其之狀況下 ,可以有效率地進行。又,被H D L記述之設計資料藉由 產生被稱爲測試向量之測試形態之驗證用程式,進行驗證 動作是否適當之假想測試。在藉由假想測試發現不良之情 形,修正H D L記述文。 接著,依據在步驟S 1 1設計之資料,進行邏輯閘等 級之電路設計(步驟S 1 2 )。具體爲:設計構成具有所 期望之機能之電路之邏輯閘或正反器之類的單元(cell ) 。而且,依據此設計資料,進行邏輯合成,製作以淨淸單 之形式記述各邏輯閘以及單元間之接續資訊之設計資料( 步驟s 1 3 )。又,如閘陣列般地,在已經進行邏輯閘之 電路設計之L S I上構成所期望之邏輯機能之情形,可以 省略步驟S 1 2之電路設計。又,此處也藉由E D A供應 商提供將被H D L記述之設計資料轉換爲邏輯閘等級之設 計資料,合成其之被稱爲邏輯合成工具之程式之故,可以 利用其進行。又,被產生之邏輯閘等級之設計資料再度藉 由測試向量(假想測試機)被驗證。在藉由假想測試機發 現不良之情形,修正邏輯閘等級之設計資料。 接著,依據以淨淸單形式被記述之上述邏輯閘等級之 設計資料,藉由被稱爲自動佈置工具之程式產生元件等級 之佈置資料(步驟S 1 4 )。此種自動佈置工具也由複數 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -20- --------訂---------· (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 1246735 A7 B7 五、發明說明(18 ) 之E D A供應商提供。之後,決定在晶圓上之晶片之佈置 (步驟S 1 5 )。此時,也決定被形成在各晶片上之線圈 之渦卷狀圖案之佈置以及接續線圈與晶片內之傳送接收電 路之配線之佈置。而且’依據被決定之佈置資料’藉由原 圖(a r t w 〇 r k )產生光罩圖案資料,依據此資料, 製作光罩(步驟S 1 6 )。 之後,藉由前工程在半導體晶圓上進行擴散處理或配 線圖案之形成等之處理,形成半導體積體電路(步驟 S 1 7 )。此後,於測試裝置設置晶圓’使探針卡相面對 ,開始測試(步驟S 1 8 )。在此實施例中,於此晶圓測 試係使用圖2所示之測試裝置。此時’使探針卡之探針接 觸於晶圓上之各晶片之電源銲墊之同時’使線圈相面對, 晶圓測試以非接觸進行。而且,晶圓測試一終了,進行將 晶圓分割爲各晶片之切割(步驟S 1 9 )。 被分割之晶片藉由樹脂等之密封材料被密封於封裝中 (步驟S 2 0 )。此時,在步驟S 1 8之晶圓測試被判定 爲不良之晶片預先被去除。之後,封裝狀態之半導體積體 電路裝置藉由老化裝置被置於高溫下,以封裝狀態再度進 行藉由測試裝置之測試(步驟S 2 1、S 2 2 )。此時之 測試內容與在步驟S 1 8所進行之晶圓測試之內容幾乎相 同,而且,與晶圓測試相同地,由被搭載於測試用基板之 插座對被測試裝置只供給電源電壓,對被測試裝置之測試 資料之傳送或由被測試裝置來之測試結果之接收係透過被 相互面對之線圈而進行。而且,在此測試被判定爲不良者 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -21 - ϋ ϋ ϋ ϋ ϋ 1 ϋ ϋ ϋ . ϋ -ϋ I 1 ϋ I ϋ J,J ϋ H 1 H I ϋ I I (請先閱讀背面之注意事項再填寫本頁) 1246735 經濟部智慧財產局員工消費合作社印製 A7 B7 五、發明說明(19 ) 於封裝表面被賦予標記(步驟S 2 3 ),在篩選工程被去 除,只有良品被捆包出貨(步驟S 2 4 )。 圖1 1係顯示步驟S 1 8之晶圓測試以及步驟S 2 2 之基板測試之更詳細之測試順序。 在各測試中,首先檢查F P G A 1 2 0是否正常動作 ,被判定不良之有無,在有不良時,進行不良地方之迴避 (步驟S101〜S103)。接著,在去除FPGA 1 2 0內之上述不良地方之部份構築測試SRAM1 4 0 以及150用之測試電路(ALPG) ,SRAM140 以及1 5 0之測試依序被實行(步驟S 1 0 4、S 1 0 5 )° 於S R Α Μ 1 4 0以及1 5 0沒有發現不良地方之情 形,於去除F P GA 1 2 0內之上述不良地方之部份構築 測試定做邏輯電路1 1 0以及C P U 1 3 0用之測試電路 (邏輯測試機),實行定做邏輯電路1 1 0以及C P U 1 3 0之測試(步驟S 1 〇 6〜S 1 〇 8 )。此時,利用 檢查已經終了之S R A Μ,儲存測試圖案或測試圖案產生 程式。 在沒有發現不良之情形,在去除F P G A 1 0內之上 述不良地方之部份構築測試D R Α Μ 1 6 0〜1 8 0用之 測試電路(A L P G ) ,D R Α Μ 1 6 0〜1 8 0之測試 依序被實行(步驟Sl〇9、Sll〇)。而且,在不良 地方被發現之情形,其被記憶於S R Α Μ 1 4 0或1 5 0 或外部之記憶裝置厚,利用被設置於D R Α Μ 1 6 0〜 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -2Z- (請先閱讀背面之注意事項再填寫本頁)
A7 1246735 B7_ 五、發明說明(2〇 ) 1 8 0之冗餘電路,救濟不良位元用之救濟程式被讀入 CPU130,藉由CPU130該程式被實行,進行位 元救濟(步驟S 1 1 1、S 1 1 2 )。 之後,關於良品,在去除F PGA 1 2 0內之上述不 良地方之部份,構成使用者邏輯等之定做邏輯之一部份, 完成系統L S I (步驟S 1 1 3 )。在此步驟S 1 1 3中 ,利用顯示在步驟S 1 〇 1所獲得之不良地方之資訊,避 免該不良地方地將構成使用者邏輯之資料寫入F P GA 1 2 0內之接續資訊記憶用記憶體單元,構成所期望之邏 輯。 藉由以上之順序,具有所期望之機能之系統L S I被 構築完成。如此被構築之L S I藉由避免不良地方被構成 在FPGA1 20內之測試電路,實行RAM或DRAM 、C P U以及A D轉換電路之測試之故,不使用高機能之 外部測試機,可以獲得信賴性高之測試結果之同時,成品 率也提升。又,測試以非接觸進行之故,不須於晶片預先 設置測試用之端子,可以減少外部端子(銷)數。進而, 藉由被構成於F P G A 1 2 〇內之測試電路之自我測試終 了後’於F P G A 1 2 0構成定做邏輯之故,無謂之電路 變少,可以抑制多餘之晶片尺寸之增加。 以上’雖然依據實施例具體說明由本發明者所完成之 發明’但是本發明並不限定於上述實施例,在不脫離其要 旨之範圍內’不用說可以有種種變更可能。 例如,在上述實施例中,設置T A P,進行晶片內部 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) --------^--------- (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 經濟部智慧財產局員工消費合作社印製 1246735 A7 B7 五、發明說明(21 ) 之測試電路與外部之控制裝置之間的信號之輸入輸出,但 是本發明並不限定於此,不設置T A P,由測試電路藉由 直接傳送接收電路藉由線圈或天線輸入輸出晶片內部之掃 描路徑之信號而構成亦可。又,將前述實施例之渦卷狀之 導電層圖案當成天線以電波傳送接收信號之情形,傳送接 收電路之輸入輸出端子非圖案之兩端而是被接續於一方之 端部即可。又,以電波傳送接收信號之情形,成爲天線之 導電層圖案非渦卷狀而爲環狀或S狀等亦可。 又,於前述實施例中,雖就利用晶圓或晶片側之線圈 與探針卡側之線圏之間之相互感應現象以傳送接收信號、 利用電波以進行傳送接收者進行說明,但是其以外,例如 也可以組合發光二極體與受光元件,藉由光信號以傳送接 收,或透過使2片之電極相隔適當之間隔之靜電電容耦合 以傳送接收信號地構成。 產業上之利用可能性 本發明不單只是系統L S I ,也可以廣泛利用於內藏 測試電路之半導體積體電路及其之檢查方法以及製造方法 圖面之簡單說明 圖1係顯示本發明之半導體積體電路被形成之晶圓等 級之構成例之平面圖。 圖2係顯示檢查晶圓上之各半導體晶片之裝置之一構 (請先閱讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -24- 1246735 Α7 Β7 五、發明說明(22 ) 成例之斜視圖。 (請先閱讀背面之注意事項再填寫本頁) 圖3係顯示檢查晶圓上之各半導體晶片之裝置之其它 構成例之斜視圖。 圖4係顯示檢查晶圓上之各半導體晶片之順序之槪略 的流程圖。 圖5係顯示顯示檢查晶圓上之各半導體晶片之結果之 情形的表示例之說明圖。 圖6係顯示適用本發明合適之半導體積體電路之一例 之系統L S I之第1實施例之方塊圖。 圖7係顯示使用被顯示於圖6之ΤΑ P之介面電路2 〇 〇之構成例之方塊圖。 圖8係顯示被設置於上述TAP 2 0 〇之傳送接收電 路之其它之構成例之方塊圖。 圖9係顯示重疊如快閃記憶體或S R A Μ之類的不同 之半導體記憶體作成C S Ρ (晶片尺寸封裝)構造之半導 體裝置之情形之實施例之裝置構造之平面圖以及剖面圖。 經濟部智慧財產局員工消費合作社印製 圖1 0係顯示作爲半導體積體電路裝置之一例之圖6 之系統L S I之開法以及製造順序之流程圖。 圖1 1係顯示於圖1 0之步驟S 1 8之晶圓測試以及 步驟S 2 2之基板測試之更詳細之測試順序之流程圖。 主要元件對照 11 渦卷狀圖案 21、22 電源銲墊 -25^ 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 1246735 A7 B7 五、發明說明(23 100 120 130、 140 150〜170 217、 218 220 221 222 223 231 233 300 320 321 322 500 520 530 半導體積體電路 CPU 靜態RAM 動態RAM 選擇器電路 傳送接收部 開關電路 解調電路 時脈產生電路 源振盪器 倍增電路 控制裝置 探針卡 探針 線圈 絕緣基板 第1記憶體 第2記憶體 經濟部智慧財產局員工消費合作社印製 (請先閱讀背面之注意事項再填寫本頁)
本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -26^-

Claims (1)

1246735 A8 B8 C8 D8 六、申請專利範圍 第901 0441 9號專利申請案 中文申請專利範圍修正本 民國91年4月修正 1 · 一種半導體積體電路裝置,其係一種被形成在半導 體晶片上,被密封於封裝之半導體積體電路裝置,其特徵爲
訂 內部具備:在測試電路或可以構成測試電路之電路以及 該測試電路與外部之控制裝置之間以非接觸方式進行信號之 傳送之傳送電路’以及儲存辨別晶片用之碼之記憶手段,被 接續於上述傳送電路之輸出端子之傳送用之導電層圖案被設 置於前述封裝內部,在藉由上述測試電路之測試結果之輸出 之際,上述辨識碼被輸出地構成。 2 ·如申請專利範圍第1項記載之半導體積體電路裝置 ,其中上述導電層圖案係透過絕緣膜被形成在半導體晶片上 〇
3 .如申請專利範圍第1項或第2項記載之半導體積體 電路裝置,其中複數之半導體晶片被密封於上述封裝內。·. 經濟部智慧財產局員工消費合作社印製 4 ·如申請專利範圍第1項記載之半導體積體電路裝置 ’其中上述複數之半導體晶片係在被搭載於絕緣基板上之狀 態被密封於封裝內,上述導電層圖案被形成在上述絕緣基板 或絕緣基板內部。 5 · —種半導體積體電路裝置之檢查方法,其係被形成 在半導體晶片之表面,內部具有在測試電路或可以構成測試 電路之電路以及該測試電路與外部之控制裝置之間以非接觸 本戴浪尺度適用中國國家標準(CNS ) Μ規格(21〇><297公釐) 1246735 A8 B8 C8 D8 申請專利範圍 方式進 查被接 之導電 半導體 將 與上述 用基板 用之信 內部之 送來的 行信號之 續於上述 層圖案透 積體電路 具備對應 半導體晶 以非接觸 號,藉由 電路的測 測試結果 傳送接收之傳送接收電路,在晶 傳送接收電路之輸入輸出端子之 過絕緣膜分別被設置於半導體晶 之半導體積體電路之檢查方法, 上述導電層圖案之線圈或天線之 片上之線圈或天線依序相面對, 方式對半導體晶圓上之半導體晶 上述半導體晶片內之測試電路, 試,以探針用基板接收由上述導 ,藉由上述測試用控制裝置判定 圓狀態下檢 傳送接收用 片之上方之 其特徵爲: 探針用基板 由上述探針 片傳送測試 實行各晶片 電層圖案傳 是否爲正常
6 .如申請專利範圍第5項記載之半導體積體電路裝置 之檢查方法,其中於上述探針用基板設置對應於被設置於半 導體晶片之電源用銲墊之電源供給用之探針,使上述探針依 序接觸在使探針用基板與上述半導體晶圓上之線圈或天線面 對時所對應的半導體晶片的電源用銲墊,以供給電源,使測 試電路動作。 7 ·如申請專利範圍第5項記載之半導體積體電路裝置 之檢查方法,其中於上述探針用基板設置對應於被設置於半 導體晶圓之各晶片共通之電源用銲墊之電源供給用之探針, 在使探針用基板與上述半導體晶圓上之線圈或天線相面對之 際,於對應之半導體晶片之電源用銲墊使上述探針接觸,供 給電源,使測試電路動作。 8 .如申請專利範圍第5項記載之半導體積體電路裝置 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐) 訂
經濟部智慧財產局員工消費合作社印製 -2 - 1246735 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 之檢查方法,其中由上述線圈或天線藉由交流信號供給驅動 電力,使內部之測試電路動作。 9 _ 一種半導體積體電路裝置之檢查方法,其係一種在 晶圓狀態下檢查內部具有:在測試電路或可以構成測試電路 之電路以及該測試電路與外部之控制裝置之間以非接觸方式 進行信號之傳送之傳送電路,以及儲存辨別晶片用之碼之記 憶手段之半導體積體電路之半導體積體電路之檢查方法,其 特徵爲: 在藉由上述測試電路之測試終了後,藉由上述傳送接收 電路接收被傳送之測試結果與辨識碼,判定晶圓上之各半導 體積體電路是否正常。 1〇.如申請專利範圍第9項記載之半導體積體電路裝 置之檢查方法,其中接收藉由上述傳送電路傳送的測試結果 與辨識碼,使測試結果與晶圓上的各半導體積體電路的位置 相關而顯示於顯示裝置。 1 1 · 一種半導體積體電路裝置之製造方法,其特徵爲 在內部形成具有測試電路或可以構成測試電路之複數之 半導體晶片之半導體晶圓上形成由線圈或天線形成之導電層 圖案,使接續於測試用控制裝置,具備與上述導電層圖案對 應之線圈或天線之探針用基板與上述半導體晶圓上之線圈或 天線相面對,由上述探針用基板以非接觸方式對半導體晶圓 上之半導體晶片傳送測試用之信號,藉由上述半導體晶片內 之測試電路,使實行各晶片內部之電路之測試,以探針用基 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐)
1246735 A8 B8 C8 D8 六、申請專利範圍 板接收由上述導電層圖案傳送來之測試結果,以上述測試用 控制裝置判別,選擇被判定爲良品之半導體晶片爲產品。 1 2 ·如申請專利範圍第i 1項記載之半導體積體電路 裝置之製造方法,其中上述導電層圖案係涵蓋上述半導體晶 圓之幾乎全體,形成晶圓上的複數個半導體晶片所共通的線 圈或天線,在晶圓上之全部晶片的測試終了後,去除上述導 電層圖案。 1 3 ·如申請專利範圍第1 1項記載之半導體積體電路 裝置之製造方法,其中於上述半導體晶圓之每一半導體晶片 形成作爲線圈或天線之導電層圖案,同時,於上述探針用基 板設置電源供給用之探針,使上述探針接觸在使探針用基板 與上述半導體晶圓上之線圈或天線面對時所對應的半導體晶 片所配設的電源用銲墊,以供給電源,使測試電路動作。 經濟部智慧財產局員工消費合作社印製 1 4 ·如申請專利範圍第1 1項記載之半導體積體電路 裝置之製造方法,其中於上述探針用基板設置電源供給用之 探針之同時,於上述半導體晶圓設置各晶片共通之電源用銲 墊以及由該電源用銲墊對各晶片供給電源之電源配線,在使 探針用基板與上述半導體晶圓上之線圈或天線面對時,使上 述探針接觸半導體晶圓上之共通的電源用銲墊,以供給電源 ,使測試電路動作。 . 1 5 .如申請專利範圍第1 1項之其一記載之半導體積 體電路裝置之製造方法,其中在上述晶圓狀態下的各半導體 晶片之測試終了後,將半導體晶圓切斷爲各半導體晶片,將 各晶片密封於封裝後,將各晶片搭載於測試用板,與測試用 -4- 本紙張尺度適用中國國家標準(CNS ) A4規格(210X297公釐) 1246735 A8 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 •申請專利範圍 控制裝置接續,使具有與上述導電層圖案對應的線圈或天線 之探針用基板由封裝之外靠近,與上述半導體晶片側之線圈 或天線面對,由上述探針用基板以非接觸方式對上述測試用 板上之半導體晶片傳送測試用之信號,藉由上述半導體晶片 內之測試電路,使實行各晶片內部之電路之測試,以探針用 基板接收由上述導電層圖案傳送來之測試結果,以上述測試 用控制裝置判別,選擇被判定爲良品之半導體晶片爲產品。 -5- 本紙張尺度適用中國國家標準(CNS ) A4規格(210 X 297公釐)
TW090104419A 2001-02-02 2001-02-27 Integrated circuit, method of testing integrated circuit and method of manufacturing integrated circuit TWI246735B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2001/000756 WO2002063675A1 (en) 2001-02-02 2001-02-02 Integrated circuit, method of testing integrated circuit and method of manufacturing integrated circuit

Publications (1)

Publication Number Publication Date
TWI246735B true TWI246735B (en) 2006-01-01

Family

ID=11736987

Family Applications (1)

Application Number Title Priority Date Filing Date
TW090104419A TWI246735B (en) 2001-02-02 2001-02-27 Integrated circuit, method of testing integrated circuit and method of manufacturing integrated circuit

Country Status (3)

Country Link
JP (1) JPWO2002063675A1 (zh)
TW (1) TWI246735B (zh)
WO (1) WO2002063675A1 (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395952B (zh) * 2008-05-21 2013-05-11 Advantest Corp 測試用晶圓單元以及測試系統
TWI489446B (zh) * 2012-11-20 2015-06-21 Hon Hai Prec Ind Co Ltd 熱致發聲器陣列的製備方法
US9088851B2 (en) 2012-11-20 2015-07-21 Tsinghua University Thermoacoustic device array
US9161135B2 (en) 2012-11-20 2015-10-13 Tsinghua University Thermoacoustic chip
US9241221B2 (en) 2012-11-20 2016-01-19 Tsinghua University Thermoacoustic chip
US9264819B2 (en) 2012-11-20 2016-02-16 Tsinghua University Thermoacoustic device
US9402127B2 (en) 2012-11-20 2016-07-26 Tsinghua University Earphone
US9491535B2 (en) 2012-11-20 2016-11-08 Tsinghua University Earphone
CN106449457A (zh) * 2016-10-25 2017-02-22 天津大学 芯片级差分输出型电磁辐射测量标准单元结构
US9774971B2 (en) 2012-11-20 2017-09-26 Tsinghua University Method for making thermoacoustic device

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SG117406A1 (en) 2001-03-19 2005-12-29 Miconductor Energy Lab Co Ltd Method of manufacturing a semiconductor device
US6850080B2 (en) 2001-03-19 2005-02-01 Semiconductor Energy Laboratory Co., Ltd. Inspection method and inspection apparatus
JP2002340989A (ja) 2001-05-15 2002-11-27 Semiconductor Energy Lab Co Ltd 測定方法、検査方法及び検査装置
US7730434B2 (en) * 2003-08-25 2010-06-01 Tau-Metrix, Inc. Contactless technique for evaluating a fabrication of a wafer
US7181663B2 (en) * 2004-03-01 2007-02-20 Verigy Pte, Ltd. Wireless no-touch testing of integrated circuits
JP5024740B2 (ja) 2004-09-30 2012-09-12 学校法人慶應義塾 Lsiチップ試験装置
WO2007013386A1 (ja) * 2005-07-26 2007-02-01 Matsushita Electric Industrial Co., Ltd. 半導体装置の検査方法、半導体装置、半導体集積回路、半導体集積回路のテスト方法およびテスト装置
JP4701939B2 (ja) * 2005-09-12 2011-06-15 横河電機株式会社 半導体集積回路及びそのテストシステム
JP2007157944A (ja) * 2005-12-02 2007-06-21 Matsushita Electric Ind Co Ltd 半導体集積回路装置
JP4754508B2 (ja) * 2007-01-31 2011-08-24 株式会社カイザーテクノロジー 交流信号検出装置、受信装置及び基板間伝送システム
JP4921304B2 (ja) * 2007-09-28 2012-04-25 国立大学法人 東京大学 プローブカード及びこれを用いた半導体ウエハの検査装置
JP5403903B2 (ja) * 2007-12-04 2014-01-29 ルネサスエレクトロニクス株式会社 半導体装置、その製造方法、および当該半導体装置を用いた信号送受信方法
JP2010160142A (ja) 2008-12-09 2010-07-22 Renesas Electronics Corp 信号送受信方法、半導体装置の製造方法、半導体装置、およびテスタ装置
KR101416101B1 (ko) * 2010-06-10 2014-07-08 에스티에스반도체통신 주식회사 주파수 신호를 이용하는 싱글레이션 장비 및 싱글레이션 방법
KR102329802B1 (ko) * 2015-07-23 2021-11-22 삼성전자주식회사 테스트 인터페이스 보드, 테스트 장비, 테스트 시스템 및 테스트 방법
JP7555697B2 (ja) * 2018-12-14 2024-09-25 キヤノン株式会社 光電変換装置、光電変換装置の製造方法、半導体装置の製造方法

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0727832A (ja) * 1993-07-09 1995-01-31 Mazda Motor Corp 電子回路の検査方法
JP3755012B2 (ja) * 1999-01-18 2006-03-15 株式会社アドバンテスト デバイス試験システム及び方法並びに測定用カード

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI395952B (zh) * 2008-05-21 2013-05-11 Advantest Corp 測試用晶圓單元以及測試系統
TWI489446B (zh) * 2012-11-20 2015-06-21 Hon Hai Prec Ind Co Ltd 熱致發聲器陣列的製備方法
US9088851B2 (en) 2012-11-20 2015-07-21 Tsinghua University Thermoacoustic device array
US9161135B2 (en) 2012-11-20 2015-10-13 Tsinghua University Thermoacoustic chip
US9241221B2 (en) 2012-11-20 2016-01-19 Tsinghua University Thermoacoustic chip
US9264819B2 (en) 2012-11-20 2016-02-16 Tsinghua University Thermoacoustic device
US9402127B2 (en) 2012-11-20 2016-07-26 Tsinghua University Earphone
US9491535B2 (en) 2012-11-20 2016-11-08 Tsinghua University Earphone
US9756442B2 (en) 2012-11-20 2017-09-05 Tsinghua University Method for making thermoacoustic device array
US9774971B2 (en) 2012-11-20 2017-09-26 Tsinghua University Method for making thermoacoustic device
CN106449457A (zh) * 2016-10-25 2017-02-22 天津大学 芯片级差分输出型电磁辐射测量标准单元结构

Also Published As

Publication number Publication date
WO2002063675A1 (en) 2002-08-15
JPWO2002063675A1 (ja) 2004-06-10

Similar Documents

Publication Publication Date Title
TWI246735B (en) Integrated circuit, method of testing integrated circuit and method of manufacturing integrated circuit
TWI227785B (en) Chip testing within a multi-chip semiconductor package
Marinissen et al. A structured and scalable test access architecture for TSV-based 3D stacked ICs
TWI320958B (en) Testing of a semiconductor device
TW579431B (en) Parallel testing of integrated circuit devices using cross-DUT and within-DUT comparisons
TWI234784B (en) Memory module and memory component built-in self test
US6871307B2 (en) Efficient test structure for non-volatile memory and other semiconductor integrated circuits
CN100580815C (zh) 具有测试装置的存储模块
JP2005181222A (ja) 半導体装置の製造方法
CN104237577B (zh) 晶圆测试的方法和装置
JP2725615B2 (ja) 集積回路試験装置
JP2005030877A (ja) 無線制御テスト機能を備えた半導体集積回路装置
US6456101B2 (en) Chip-on-chip testing using BIST
TW507080B (en) Burn in technique for chips containing different types of IC circuitry
TW520564B (en) Semiconductor integrated circuit device and method of manufacturing semiconductor integrated circuit device
TW514927B (en) Built-in programmable self-diagnosis method and circuit SRAM
US8375340B2 (en) Apparatus for manufacturing substrate for testing, method for manufacturing substrate for testing and recording medium
TWI247907B (en) Test controller with BIST circuits for testing embedded dram circuits
CN101166986A (zh) Ic芯片封装件、对包含在所述芯片封装件内的芯片的进行功能测试的测试设备及界面
TW517376B (en) Semiconductor device system
KR100934911B1 (ko) 반도체 메모리, 반도체 칩 패키지 및 반도체 칩 패키지 테스트 실시 방법
US6981199B2 (en) Method for arranging data output by semiconductor testers to packet-based devices under test
CN113921514A (zh) 一种测试晶圆、芯片形成方法和芯片测试方法
JP5864382B2 (ja) 半導体装置のテスト方法
Jandhyala et al. Design-for-test analysis of a buffered sdram dimm

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees