[go: up one dir, main page]

TW202310074A - 半導體裝置 - Google Patents

半導體裝置 Download PDF

Info

Publication number
TW202310074A
TW202310074A TW111112527A TW111112527A TW202310074A TW 202310074 A TW202310074 A TW 202310074A TW 111112527 A TW111112527 A TW 111112527A TW 111112527 A TW111112527 A TW 111112527A TW 202310074 A TW202310074 A TW 202310074A
Authority
TW
Taiwan
Prior art keywords
layer
fin
dielectric
dielectric layer
core
Prior art date
Application number
TW111112527A
Other languages
English (en)
Inventor
張志仲
林頌恩
柯忠廷
林宥霆
柳依秀
張壬泓
梁栢瑋
郭俊銘
盧永誠
志安 徐
彭遠清
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202310074A publication Critical patent/TW202310074A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • H10D30/6735Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/124Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/124Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
    • H10D62/126Top-view geometrical layouts of the regions or the junctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/23Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
    • H10D64/251Source or drain electrodes for field-effect devices
    • H10D64/254Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes extend entirely through the semiconductor bodies, e.g. via-holes for back side contacts
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/512Disposition of the gate electrodes, e.g. buried gates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0151Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/014Manufacture or treatment of FETs having zero-dimensional [0D] or one-dimensional [1D] channels, e.g. quantum wire FETs, single-electron transistors [SET] or Coulomb blockade transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/43FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 1D charge carrier gas channels, e.g. quantum wire FETs or transistors having 1D quantum-confined channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • H10D62/119Nanowire, nanosheet or nanotube semiconductor bodies
    • H10D62/121Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Nanotechnology (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)

Abstract

一種半導體裝置,包括:一對鰭部結構,位於一半導體基底上,每個都包括一垂直堆疊的多個通道層;一介電鰭部,平行於鰭部結構延伸且位於鰭部結構之間;以及一閘極結構,位於鰭部結構上並垂直於鰭部結構延伸,閘極結構與多個通道層嚙合。介電鰭部包括一鰭部底部及位於鰭部底部的一鰭部頂部。鰭部底部具有一上表面,延伸至最上層的通道層的一下表面之上。鰭部頂部包括一核心及一外殼,核心具有一第一介電材料,外殼環繞核心並具有不同於第一介電材料的一第二介電材料。

Description

半導體裝置
本發明實施例係關於一種半導體技術,且特別是關於半導體裝置及其形成方法。
半導體積體電路(IC)產業經歷了快速的增長。積體電路材料及設計方面的技術進步產生了一代又一代的積體電路,每一世代都比上一世代的電路更小更加複雜。在積體電路的發展過程中,功能密度(亦即,每一晶片面積上內連接裝置數量)普遍增加,而幾何尺寸(亦即,使用製程可以形成的最小部件(或線路))卻減少。此微縮製程通常透過提高生產效率及降低相關成本而帶來諸多益處。此微縮也增加了處理及製造積體電路(IC)的複雜性。
在半導體製造中,可以實現混合式鰭部結構,例如,以分離相鄰且具有相反導電型的源極/汲極特徵部件。在一些現有的製程中,這種混合式鰭部結構包括配置有高k值介電材料的一塊材頂部,以提供對製程中某些特定型態有利的抗蝕刻能力。然而,隨著半導體裝置的微縮,製造無缺陷的塊材頂部變得越來越具有挑戰性。再者,與塊材頂部使用高k值介電材料有關的高單元電容也對裝置增加越來越多的限制。因此,儘管現行的混合式鰭部結構及製程通常足以滿足其預期性目的,但其並非在所有型態下都令人滿意。
在一些實施例中,提供一種半導體裝置,包括:一對鰭部結構,位於一半導體基底上,各個包括垂直堆疊的多個通道層;一介電鰭部,平行於鰭部結構延伸於其間;以及一閘極結構,位於鰭部結構上,且垂直於鰭部結構延伸,閘極結構與通道層嚙合。介電鰭部包括一鰭部底部及位於鰭部底部的一鰭部頂部。鰭部底部具有一上表面延伸於一最上層的通道層的一下表面以上。鰭部頂部包括一核心及一外殼,核心具有一第一介電材料,外殼環繞核心且具有不同於第一介電材料的一第二介電材料。
在一些實施例中,提供一種半導體裝置,包括:一半導體基底、一第一通道層堆疊及一第二通道層堆疊,各個通道層垂直排置於半導體基底上方,且相互平行延伸;一介電鰭部,位於第一通道層堆疊與第二通道層堆疊之間;以及一閘極結構,延伸跨越位第一通道層堆疊的上表面、第二通道層堆疊及介電鰭部。介電鰭部包括一鰭部頂部,具有一下表面沿最上層的通道層延伸或延伸於其上方。鰭部頂部包括一第一介電材料,環繞一第二介電材料的至少四側面。
在一些實施例中,提供一種半導體裝置之形成方法,包括:接收一半導體基底,具有一第一鰭部結構及一第二鰭部結構形成於其上並相互平行延伸,第一鰭部結構及第二鰭部結構各自包括垂直交錯排列的多個通道層及多個犧牲層;形成一介電鰭部於第一鰭部結構與第二鰭部結構之間;凹陷介電鰭部,以形成第一溝槽於第一鰭部結構與第二鰭部結構之間;形成一第一介電層於第一溝槽的多個側壁表面上及凹陷的介電鰭部的一上表面上;形成一第二介電層於第一介電層上,並填充第一溝槽;對第二介電層進行退火;形成一第三介電層覆蓋退火後的第二介電層的一上表面;形成多個源極/汲極特徵部件於第一鰭部結構及第二鰭部結構內,並連接至對應的通道層;以及形成一閘極結構於第一鰭部結構、第二鰭部結構及第三介電層上,閘極結構與通道層嚙合。
以下的揭露內容提供許多不同的實施例或範例,以實施本發明的不同特徵部件。而以下的揭露內容為敘述各個部件及其排列方式的特定範例,以求簡化本揭露內容。當然,這些僅為範例說明並非用以所定義本發明。舉例來說,若為以下的揭露內容敘述了將一第一特徵部件形成於一第二特徵部件之上或上方,即表示其包含了所形成的上述第一特徵部件與上述第二特徵部件為直接接觸的實施例,亦包含了尚可將附加的特徵部件形成於上述第一特徵部件與上述第二特徵部件之間,而使上述第一特徵部件與上述第二特徵部件可能未直接接觸的實施例。另外,本揭露於各個不同範例中會重複標號及/或文字。重複是為了達到簡化及明確目的,而非自列指定所探討的各個不同實施例及/或配置之間的關係。
再者,於空間上的相關用語,例如“下方”、“之下”、“下”、“之上”、“上方”等等於此處係用以容易表達出本說明書中所繪示的圖式中元件或特徵部件與另外的元件或特徵部件的關係。這些空間上的相關用語除了涵蓋圖式所繪示的方位外,也涵蓋裝置於使用或操作中的不同方位。此裝置可具有不同方位(旋轉90度或其它方位)且此處所使用的空間上的相關符號同樣有相應的解釋。
再者,當用 “約”、“近似”等描述一個數值或數值範圍時,此用語意在包括合理範圍內的數值,其考慮到製造期間固有的變異,如同所屬技術領域中具有通常知識者所理解。舉例來說,根據與製造具有與該數值相關的特徵部件的已知製造公差,該數值或數值範圍包含包括所述數值的合理範圍,如所述數值的+/-10%以內。舉例來說,具有 “約5奈米”厚度的材料層可以包括4.25奈米至5.75奈米的尺寸範圍,其中與沉積材料層相關的製造公差,所屬技術領域中具有通常知識者稱為+/-15%。再者,本揭露的內容可能會在各個示示例中重複參考數值及/或字母。此重複是為了簡單明瞭,其本身並未表示所述的各種實施例及/或配置之間的關係。
本揭露係有關於積體電路及半導體裝置以及形成這些裝置的方法。 更特別的是,本揭露係有關於用於積體電路及半導體裝置的混合式鰭部結構。在半導體的製造中,可以實施混合式鰭部結構,例如,以分離相鄰且具有相反導電型的源極/汲極特徵部件,及/或分離相鄰的閘極部。在一些現有的製程中,上述混合式鰭部結構包括配置有高k值介電層材料的塊材頂部,以提供對製程的某些類型的抗蝕刻能力。然而,隨著半導體裝置的微縮,製造無缺陷的塊材頂部變得越來越具有挑戰性。再者,再者,與塊材頂部使用高k值介電材料有關的高單元電容也對裝置增加越來越多的限制。因此,儘管現行的混合式鰭部結構及製程通常足以滿足其預期性目的,但其並非在所有型態下都令人滿意。 本揭露提供了混合式鰭部結構,其與現有技術不同,包括具有核-殼結構的頂部。在一些實施例中,頂部包括兩種不同的材料,其中一種包裹著另一種。舉例來說,由核-殼結構構成的頂部可以包括內部的低k值介電材料,以及外部的高k值介電材料。此種由核-殼結構構成的頂部提供了令人滿意的抗蝕刻能力,並進一步允許降低單元電容及降低缺陷率。因此,本揭露的實施例可以繼續微縮而改進裝置特性。
在一示例中,本揭露可實施於製造奈米片式半導體裝置中。舉例來說,此處所述的方法可用於形成中間工作部件,其隨後被轉為奈米片式半導體裝置。據此,奈米片式半導體裝置(有時可換稱為閘極全繞式(gate-all-around, GAA)裝置、多橋通道式(multi-bridge-channel, MBC)裝置、環繞閘極電晶體(surrounding gate transistor, SGT)或其他類似的名稱)包括多個通道層,一個推疊於另一個頂部上。奈米片式裝置的通道層可以包括任何合適的形狀及/或配置。舉例來說,通道層可以是許多不同的形狀之一,例如線(或奈米線)、片(或奈米片)、棒(或奈米棒)及/或其他合適的形狀。換句話說,奈米片式裝置廣義上包括具有奈米線、奈米棒及任何其他合適形狀的通道層的裝置。 通道層連接一對源極/汲極特徵部件,使得電荷載子在操作期間(例如,電晶體開啟時) 可以經由通道層從源極區流向汲極區。 由此處所述的工作部件或根據此處所述的方法形成的奈米片式裝置可以實施為互補式金屬氧化物半導體(CMOS)裝置、p型金屬氧化物半導體(PMOS)裝置,或n型金屬氧化物半導體(NMOS)裝置。 所屬技術領域具有通常知識者可以理解到其他可能受益於本揭露的型態的半導體裝置的示例。再者,儘管本揭露使用奈米片式裝置作為示例,但所屬技術領域具有通常知識者可以理解到可從本揭露的型態中受益的其他半導體裝置的示例。舉例來說,其他類型的金屬氧化物半導體場效電晶體(metal-oxide semiconductor field effect transistors, MOSFETs),如平面式場效電晶體(MOSFETs)、鰭式場效電晶體(FinFETs)、其他多閘極場效電晶體(FETs)都可以從本揭露中獲益。
現在將參照圖式來更加詳細說明本揭露的各種型態。據此,第1A圖繪示出根據本揭露的一或多個型態之在本揭露的中間製造階段的示例性半導體工作部件的平面示意圖。第1B圖繪示出根據本揭露的一或多個型態之在本揭露的中間製程階段的工作部件的三維(3D)示意圖。第2圖繪示出根據本揭露的一或多個型態之用於本揭露的半導體裝置的形成方法100的流程圖。方法100僅為一示例,並未侷限本揭露之方法100中明確說明的內容。可以在方法100之前、期間或之後提供額外的操作步驟,並且可以替換、移除或移動所述的一些操作步驟,以實現上述方法的額外實施例。 為了簡化起見,此處未詳細說明所有的操作步驟。以下配合第3-10、11A-12A、11B-12B及11C-12C圖來說明方法100,這些圖式為根據本揭露的一或多個型態之根據第2圖的方法在製造工序的不同中間製作階段工作部件(沿第1B圖中的A-A’線或B-B’線)的三維示意圖或非完整性剖面示意圖。 因為工作部件200將在製造工序結束後製造成半導體裝置,所以工作部件200可根據上下文要求換稱為半導體裝置(或裝置)200。 此外,在本申請中,除非另有規定,否則相同標號表示相同特徵部件。
圖式已經概述了幾個實施例的特徵部件,以便所屬技術領域具有通常知識者可以更好地理解以下詳細說明。屬技術領域具有通常知識者應可理解,可以很容易地將本揭露作為設計或修改其他製作及結構的基礎,以實現相同的目的及/或實現本文介紹的實施例的相同優點。屬技術領域具有通常知識者也可理解上述的等效結構並未脫離本揭露的精神及範圍,並且可以在不脫離本揭露的精神及範圍的情況下對其進行各種改變、替換及改動。
第1A及1B圖繪示出隨後製成奈米片式半導體裝置200的示例性工作部件200。工作部件200包括一半導體基底201,以及從半導體基底201的上表面突出的多個鰭部結構1202,其中該各個鰭部結構1202中都包括多個通道層208及多個犧牲層206,其一個接一個地堆疊在基體鰭部結構202之上。隔離特徵部件204形成於相鄰的基體鰭部結構202之間。再者,在相鄰的鰭部結構1202之間形成多個混合式鰭部結構1204,並將相鄰的鰭部結構1202隔開。多個虛置閘極堆疊230形成於鰭部結構1202以及混合式鰭部結構1204上,例如,虛置閘極堆疊230的方向與鰭部結構1202的方向垂直。多個閘極間隙壁234形成於虛置閘極堆疊230的側壁上。然後,源極/汲極特徵部件260形成於閘極間隙壁234的兩側,使得通道層215連接源極/汲極特徵部件260。一蝕刻停止層243形成於裝置上,而一層間介電層244形成於蝕刻停止層243上。因此,如圖所示,混合式鰭部結構1204隔開位於相鄰的鰭部結構上的源極/汲極特徵部件260。再者,在一些方法中,混合式鰭部結構1204作為形成閘極阻斷特徵部件,將每個閘極電極隔離成多區段(有時稱為閘極部)。
請參照第2圖的步驟區塊102及第3圖,接收用於工作部件200的一初始結構。工作部件200包括一基底201。在一實施例中,基底201包括矽(Si)。在其他實施例中,基底201也可以包括其他半導體材料,例如鍺(Ge)、碳化矽(SiC)、矽鍺(SiGe)或鑽石。工作部件200包括基體鰭部202,其可由基底201進行圖案化,並可以與基底201共用相同的組成。基體鰭部202透過一隔離特徵部件204彼此隔開。在一些實施例中,隔離特徵部件204沉積於基體鰭部202之間的溝槽內,並環繞基體鰭部202。隔離特徵部件204也可以稱為淺溝槽隔離 (shallow trench isolation, STI)特徵部件204。隔離特徵部件204可包括氧化矽、氧化矽、摻氟矽酸鹽玻璃(fluorine-doped silicate glass, FSG)、低k值介電、其組合及/或其他合適的材料。
工作部件200包括多個垂直堆疊的通道層208位於基體鰭部202上。在所繪示的實施例中,三(3)個垂直堆疊的通道層208設置於對應的基底鰭部202上,此僅用於說明性目的而並未局限於。通道層208可由與基底201的材料相似的半導體材料形成。在一實施例中,通道層208可以包括矽(Si),例如單晶矽。通道層208在垂直方向上彼此隔開,並透過犧牲層206進一步與基底201隔開。犧牲層206的材料組成是在隨後的通道釋出製程中可以具有蝕刻選擇性。舉例來說,在上述通道釋出製程中,可以完全移除犧牲層206,而不會對通道層208造成實質影響。在一些實施例中,犧牲層206包括矽鍺(SiGe)。在一些實施例中,通道層208各個具有一厚度342,約在4nm至12nm。若通道層208的厚度342太小,電阻可能太高;若厚度342太大,則通道層208的中間部的閘極控制可能很微弱。在一些實施例中,犧牲層206各自具有一厚度344,約在4nm至12nm。若厚度344太小,沒有足夠的空間在其內形成閘極層;若厚度344太大,不能證明增加的材料及製程成本可帶來任何額外的好處。通道層208、犧牲層206以及基體鰭部202一同形成鰭部結構1202。鰭部結構1202透過隔離特徵部件204局部彼此分開。再者,在一些實施例中,鰭部結構1202各自更包括位於最上層的通道層208的上表面上的一頂層209。頂層209可以在隨後的製程中保護最上層的通道層208。在一些實施例中,頂層209可以包括矽(Si)、矽鍺(SiGe)、氮化矽(SiN)、其他合適的材料或其組合。當頂層209包括矽時,頂層209及最上層的通道層208由犧牲層206所隔開。頂層209具有一厚度346。在一些實施例中,厚度346可以約在20nm至40nm。若厚度346太大,隨後形成的源極/汲極接點可能具有高電阻。反之,若厚度346太低,隨後形成的核-殼特徵部件可能受限於厚度346而不符合設計需要。
仍請參照第3圖,工作部件200的初始結構更包括一覆蓋層216,位於通道層208及犧牲層206的側壁表面上。在一些實施例中,覆蓋層216可以具有與犧牲層206相似的組成。此共同的組成允許有效地選擇性移除犧牲層206及覆蓋層216,而不會對後續的通道層208(例如,由矽(Si)形成)產生不利影響。在一示例中,覆蓋層216可以由矽鍺(SiGe)形成。在一些實施例中,覆蓋層216可以使用氣相磊晶(vapor-phase epitaxy, VPE)或分子束磊晶(molecular beam epitaxy, MBE)進行順應性磊晶生長,並在隨後的回蝕刻中移除一部分的鰭部結構1202頂部以及一部分的隔離特徵部件204頂部。在一些其他實施例中,覆蓋層216可以使用化學氣相沉積(CVD)、原子層沉積(ALD)、其他合適的沉積方法或其組合進行沉積。示例性回蝕刻製程可為乾式回蝕刻製程,包括使用溴化氫(HBr)、氧氣(O 2)、氯氣(Cl 2)或其混合物的電漿。在某些情況下,覆蓋層216的厚度可約在5nm至10nm之間。在一些實施例中,覆蓋層的側壁表面彼此隔開一距離330。在一些實施例中,根據設計需要,距離330可約在10nm至50nm。
請參照第2圖的步驟區塊104並仍請參照第3圖,介電層218形成於覆蓋層216的側壁表面上與隔離特徵部件204的上表面上。在一些實施例中,介電層218可包括一材料,具有大於約7的介電常數(或k值)。因此,介電層218可另稱為高k值介電層218。在一些實施例中,介電層218可以包括氧化鉿(HfO 2)、氧化鋯鉿(HfZrO)、氧化鉭(Ta 2O 5)、氧化矽鉿(HfSiO x)、氧化鉿鋁(HfAlO x)、氧化鋯(ZrO 2)、氧化鋁(Al 2O 3)、其他合適的高k值材料或其組合。在一些實施例中,介電層218是透過在工作部件200的上表面順應性沉積高k值介電材料而形成。在一些實施例中,介電層218可為具有一厚度332的順應性層。在一些實施例中,厚度332可約在2nm至6nm。若厚度332太小,用於隨後形成的特徵部件提供的保護功效會降低;若厚度332太大,會不必要地增加k值,最終增加裝置電容。
再者,另一介電層220形成於部分的介電層218上與之間。換句話說,介電層218及220一同填充或局部填充於相鄰的鰭部結構1202之間的空間。因此,介電層220可具有一寬度,對應於距離330與兩倍厚度332之間的差值。在一些實施例中,介電層220可包括一介電材料,具有小於約7的k值,且有時可換稱為低k值介電層220。舉例來說,在一些實施例中,介電層220可以包括氮碳化矽(SiCN)、碳氧化矽(SiOC)、氮碳氧化矽(SiOCN)。在一些實施例中,進行化學機械研磨 (chemical mechanical polishing, CMP) 操作步驟,以去除位於頂層209的上表面及上方的材料,並使得工作部件200的上表面平坦化。因此,移除了位於頂層209的上表面上的部分的介電層218。
請參照第2圖的步驟區塊106並仍請參照第3圖,垂直凹陷介電層218及220,使得介電層218及220的上表面延伸至低於頂層209的上表面,而在其間形成多個溝槽210。在一些實施例中,介電層218及220的凹陷表面順沿著頂層209的下表面延伸或延伸於頂層209的下表面上方。換句話說,介電層218及220的凹陷表面的上表面大約順沿著最上層的通道層208的上表面或延伸於最上層的通道層208的上表面上方。將要說明的是,隨後在溝槽210及凹陷的介電層218及220上形成一核-殼特徵部件。核-殼特徵部件作為隔離位於相鄰的鰭部結構1202上的源極/汲極特徵部件。在某些情況下,在相對於通道層的高度上具有核-殼特徵部件與介電層218及220之間的界面,可以使核-殼特徵部件具有適當的位置。核-殼特徵部件及介電層218及220一同形成一部分的混合式鰭部結構的,如稍後所述。
請參照第2圖的步驟區塊108及第4圖,一介電層222形成於位於相鄰的頂層209之間的溝槽210的側壁表面上。如上所述,頂層209的側壁表面由覆蓋層216所覆蓋。因此,介電層222形成於覆蓋層216的側壁表面上。再者,介電層222形成於凹陷的介電層220及介電層218的上表面。在一些實施例中,介電層222可為一高k值介電層。在一些實施例中,介電層222在隨後的蝕刻操作步驟期間(例如,在源極/汲極溝槽形成製程期間)保護其下方的介電層220,進而防止相鄰的特徵部件(例如,相鄰的源極/汲極特徵部件)之間發生橋接。在一些實施例中,介電層222的材料可以相同或相似於介電層218的材料,但與介電層220的材料不同。在一些實施例中,介電層222可以包括氧化鉿(HfO 2)、氧化鋯鉿(HfZrO)、氧化鉭(Ta 2O 5)、氧化鉿矽(HfSiO x)、氧化鉿鋁(HfAlO x)、氧化鋯(ZrO 2)、氧化鋁(Al 2O 3)、其他合適的高k值材料或其組合。在一些實施例中,介電層222為具有一厚度322的順應性層。換句話說,介電層222可以具有垂直部分及水平部分,各個部分都具有322的厚度。在一些實施例中,厚度322約在0.5nm至5nm。在一些實施例中,厚度322約在1nm至2nm。如稍後所述,介電層222作為核-殼特徵部件的外殼,並保護核-殼特徵部件的核心不受損害。若厚度322太小,製程異常會導致對核心的覆蓋不一致,而對其保護效果產生負面影響。反之,若厚度322太大,核-殼結構的核心部分會太小。如稍後所述,較大的核心可降低單元電容。因此,在厚度322過大的情況下,無法最大限度地降低電容。任何合適的方法都可以用來形成介電層222。在一些實施例中,介電層222是透過物理氣相沉積(PVD)、化學氣相沉積(CVD)、原子層沉積(ALD)、其他合適的沉積方法或其組合形成的。在一些實施例中,介電層222進一步覆蓋頂層209的上表面。形成的介電層222局部填充了溝槽210,並縮小其橫向尺寸。
請參照第2圖的步驟區塊110及第5圖,形成一材料層242’,以填充溝槽210。因此,材料層242’形成於介電層222上並與之形成交界。在一些實施例中,材料層242’延伸至介電層222的上表面上方。在一些實施例中,材料層242’可以包括矽(Si)、氧(O)、碳(C)、氮(N)、氫(H)或其組合。在一些實施例中,材料層242’可以配置成具有可流動的特性。換句話說,材料層242’可以在某些型態下具有近似於液體的特性。因此,材料層242’可以換稱為流動式材料層242’。在一些實施例中,材料層242’實施為具有可流動的特性,因改進了間隙填充能力而降低了在先進技術世代中完全填滿此高深寬比(aspect ratio)溝槽的挑戰,進而進低了內部形成空孔的風險。任何合適的方法都可以用來形成材料層242’。在一些實施例中,可將含矽的前驅物引入反應室內。含矽前驅物可包括聚矽氮烷(例如,全氫聚矽氮烷、有機聚矽氮烷)、矽胺(例如,三矽胺(trisilylamine, TSA)、二矽胺(disilylamine, DSA))、其他合適的前驅物或其組合。將一共反應的前驅物提供於同一反應室。在一些實施例中,共反應前驅物包括NH 3、N 2、O 2、H 2O、O 3、其他合適的共反應前驅物或其組合。在一些實施例中,含矽前驅物及/或共反應前驅物可與選自氦氣、氬氣、氮氣(N 2)、其他合適的載氣或其組合的載氣一起引入。在一些實施例中,含矽的前驅物及共反應的前驅物之間的反應可由遠端電漿製程觸發,以形成材料層242’。在一些實施例中,材料層242’使用紫外線(UV)輔助固化製程進行固化。
在此製程階段,材料層242’可以包括Si-O-Si鍵、Si-OH子單元(subunit),以及大量的Si-NH子單元。在一些實施例中,待沉積的材料層242’可能具有非常低的密度及低的結構剛性,不足以作為混合式鰭部結構的一部分。因此,請參照第2圖的步驟區塊112,進行一退火操作步驟400A,以改善材料層242’的機械特性。在一些實施例中,退火操作步驟400A開始(但未完成)將材料層242’轉換為具有改進的機械特性的介電層242。在一些實施例中,退火操作步驟400A可約在375°C至425°C的溫度T1下進行。若溫度太低,退火製程的效果會受到影響;反之,若溫度太高,退火材料可能會過度緻密化,導致其k值太高。造成非優化的裝置電容。在一些實施例中,退火製程的持續時間t1可以進行約2小時至6小時。若時間太短,對結構剛性及/或機械強度的改善不足;反之,若時間太長,會發生過量的交聯,而使介電層242的k值過高。再者,在一些實施例中,退火操作步驟400A於存在水蒸氣下進行的。因此,退火操作步驟400A的可稱為濕式退火步驟。在一些實施例中,濕式退火步驟使胺基由羥基所取代。舉例來說,在水蒸氣與束縛於Si原子的胺基之間促進取代反應,使得羥基取代對應的胺基。因此,與進行退火操作步驟400A之前相比,胺基的光譜特徵(spectral signature)會降低,而羥基的光譜特徵會增加。再者,Si-N鍵(例如,Si-NH)的總量會減少,而Si-O鍵(例如,Si-OH)會增加。在一些實施例中,偵測到的氮氣(N 2)為製程400A的副產品。在一些實施例中,偵測到的氨氣(NH3)為製程的副產品。因為在此步驟中,胺基由羥基所取代,所以此濕式退火步驟可稱為替代步驟,或羥基化(hydroxylation)步驟。在一些實施例中,退火操作步驟400A配置為在Si-NH子單元之間或Si-OH子單元之間引發最小 (若有) 的交聯。再者,在一些實施例中,退火操作步驟400A配置為引發最小 (若有) 的Si-O鍵(例如,Si-O-Si鍵)裂解。換句話說,材料層242’的聚合物框架(polymeric framework)在退火操作步驟400A之前及之後基本維持不變。再者,流動式材料層242’的密度也基本維持不變。舉例來說,在退火操作步驟400A之前及之後,材料層242’的密度差異可以小於約20%。若密度變化大於約20%,則表示聚合物框架發生了實質性的重建。在此情況下,隨後形成的介電層242會具有過高的k值。在一些實施例中,退火操作步驟400A為等溫退火操作步驟。換句話說,溫度T1配置為維持在單一數值,或小於約±10°C的變化。若溫度變異太大,如稍後所述,隨後形成的介電層242可能太緻密,且具有過高的k值。
仍請參考第2圖的步驟區塊112及第6圖,在一些實施例中,可以在退火操作步驟400A之後進行一第二退火操作步驟400B。第二退火操作步驟400B完成將材料層242’轉換為介電層242。在一些實施例中,第二退火操作步驟400B是在沒有蒸氣的情況下進行的。因此,第二退火操作步驟400B可稱為乾式退火操作步驟400B。在一些實施例中,乾式退火操作步驟400B配置為引發相鄰的Si-OH子單元之間的去水化(de-hydration)反應,以形成Si-O-Si鍵。舉例來說,相鄰的Si-OH子單元的羥基相互凝結,形成Si-O-Si鍵,並與水作為副產品。如此一來,材料層242’的密度增加。因此,乾式退火操作步驟400B可以稱為緻密化步驟。在一些實施例中,相較於退火操作步驟400A的溫度T1,實施較高的退火溫度T2。在一些實施例中,溫度T2可約在675°C至725°C。在一些實施例中,溫度T2及溫度T1之間的溫度差約在250°C至350°C。若溫度T2太低或溫差太大,相鄰的Si-OH子單元之間會沒有足夠的交聯來形成Si-O-Si基。因此,所製備的介電層242的機械強度會不足。 若溫度T2太高或者溫差太小,介電層242的k值會太高,如此無法最大限度地降低裝置電容。在一些實施例中,第二退火操作步驟400B的持續時間t2可以進行約30分鐘至2小時。換句話說,第二退火操作步驟400B的退火持續時間小於濕式退火操作步驟的持續時間。在一些實施例中,第二退火操作步驟400B的時間持續時間與退火操作步驟400A的持續時間的比率可約在1:3至1:5。若持續時間太小,或者比率太小(例如,小於約1:5),退火操作步驟會不夠有效;反之,若持續時間太長,或者比率太大(例如,大於約1:3),可能發生過量的交聯,而使所製備的介電層242具有過高的k值。在一些實施例中,在如上所述的退火操作步驟400A及第二退火操作步驟400B結束時,胺基(或其他含氮及/或含氫基)可能未完全去除。因此,氮原子及氫原子會餘留餘介電層242內。再者,退火操作步驟400A及第二退火操作步驟400B去除了材料層242’的可流動特性。
在一些未實施本揭露的實施例的方法中,可以在上述退火操作步驟400A(替代步驟)與第二退火操作步驟400B(緻密化步驟)之間進行另一濕式退火操作步驟。舉例來說,在退火操作步驟400A之後及第二退火操作步驟400B之前,進行一第二濕式退火操作步驟。第二濕式退火操作步驟可以在具有蒸氣的情況下進行。舉例來說,此第二濕式退火操作步驟可以約在450°C至650°C之間的溫度下進行。額外的濕式退火步驟可以引起廣泛的水化誘導(hydration-induced)鍵裂解(例如,Si-O-Si鍵裂解而形成Si-OH鍵)。舉例來說,水蒸氣可與Si-O-Si鍵反應,形成兩個Si-OH子單元。如此一來,Si-O-Si鍵裂解了。此種鍵的裂解也可能導致矽氧鏈縮短及/或矽氧環斷開。換句話說,材料層242’的聚合框架明顯重新構建。在某些情況下,這些Si-O-Si鍵裂解及開環反應產生了實質上縮短的矽鏈及/或實質上降低相鄰的矽鏈之間的作用力。因此,在隨後的乾式退火操作步驟中(例如,第二退火操作步驟400B),可以實現更有組織的氧化矽(或具有最少缺陷的更緻密的氧化矽)。此種更緻密的氧化矽,雖然具有更高的機械強度,但也可能具有過高的k值,而無法形成所需的優化的裝置電容。相較之下,根據本揭露的實施例,特意省略此種重新構建的退火操作步驟,以便在結構強度及低裝置電容之間實現良好平衡點。另外,在一些未實施本揭露的實施例的方法中,可以在大於溫度T1的溫度下,如大於約425°C及/或在大於持續時間t1的時間下,如長於約6小時,進行單一濕式退火操作步驟。上述方法同樣可能導致材料層242’的重建,並會同樣失去上述的平衡點。因此,根據本揭露的實施例,避免了此種重建。換句話說,緻密化步驟是在替代步驟之後進行的,沒有中間的重建步驟。
因此,在結束第二退火操作步驟400B時,形成介電層242。根據此處所述的實施例所形成的介電層242可以具有k值小於實施於混合式鰭部結構中的傳統的氧化矽。舉例來說,介電層242的介電材料可以具有一k值明顯低於氧化矽的k值(其約為3.9)。 若k值過大,例如大於3.9,則會無法最大限度地減少單元電容,而無法最大限度地改善裝置特性(例如,速度)。在一些實施例中,可以使用濕式蝕刻測試方法進行介電層242的品質評估。在一些實施例中,由於用於其製備所實施的獨特製程方法,因此相較於以其他方式所得的介電層,介電層242會表現出增加的蝕刻率。舉例來說,在一些實施例中,介電層242以大於約75Å/min的蝕刻速率進行蝕刻;而在相同條件下,未實施本揭露的氧化矽層會具有約55Å/min至75Å/min的蝕刻速率。 換句話說,透過實施本揭露的方法,增加了濕式蝕刻速率。在一些實施例中,在上述測試條件下,以約80Å/min至100Å/min的蝕刻速率去除介電層242。在一些實施例中,此種增加蝕刻速率為介電層242的k值的指標(或指數)。在一些實施例中,若蝕刻速率太低,材料的k值會過高而無法達到所需的低裝置電容。當然,此種濕式蝕刻條件僅為說明介電層242的獨特特性的一示例。可以採用任何其他合適的測試條件,以提供與其他方法製備的材料作類似比較。
在一些實施例中,在結束第二退火操作步驟400B時,可以進行CMP操作步驟,以使工作部件200的上表面平坦化。在一些實施例中,CMP操作步驟在抵達介電層222時停止,使得介電層222的上表面(例如,在頂層209的頂部)露出。請參照第2圖的步驟區塊114及第7圖,凹陷介電層242,以形成多個溝槽210’。因此,介電層242的上表面延伸至頂層209的上表面以下。在一些實施例中,頂層209的上表面與凹陷的介電層242的上表面之間的距離為距離334。在一些實施例中,距離334約在3nm至15nm。 如稍後所述,形成另一介電層於溝槽210’內,以形成核-殼特徵部件的頂殼。 若距離334太小,隨後的CMP操作步驟會去除全部或局部的頂殼,而會露出核心。露出的核心(具有低k值介電材料)在後續的製程操作步驟中容易受到損害。若距離334過大,核心的尺寸就無法最大化,使得無法最大限度地進低裝置電容。再者,若距離334過大,有時介電層232的上表面會形成局部晶粒(local grain),對後續的CMP操作步驟產生不利影響。在一些實施例中,凹陷的介電層242具有一高度324。在一些實施例中,高度334、高度324及厚度322之和等於頂層209的厚度346。
儘管所繪示的實施例繪示出在CMP操作步驟及凹陷操作步驟之前進行了退火操作步驟400A及第二退火操作步驟400B,在一些實施例中,退火操作步驟也可以在凹陷操作之後進行。 換句話說,可以使用任何合適的方法對材料層242進行凹陷,使得流動式材料層242’的上表面延伸至頂層209的上表面以下。隨後,可以對凹陷的材料層242’進行退火操作步驟400A及第二退火操作步驟400B (如上所述),以形成凹陷的介電層242。
請參照第2圖的步驟區塊116及第8圖,形成一介電層232於介電層222的上表面及側壁表面以及在凹陷的介電層242的上表面。在一些實施例中,介電層232包括一高k值介電材料。在一些實施例中,介電層232包括氧化鈦(TiO 2)、氧化鋯鉿(HfZrO)、氧化鉭(Ta 2O 5)、氧化矽鉿(HfSiO 4)、氧化鋯(ZrO 2)、氧化鋯矽(ZrSiO 2)、氧化鑭(La 2O 3)、氧化鋁(Al 2O 3)、氧化鋯(ZrO)、氧化釔(Y 2O 3)、SrTiO 3(STO)、BaTiO 3(BTO)、BaZrO、氧化鑭鉿(HfLaO)、氧化鑭矽(LaSiO)、氧化鋁矽(AlSiO)、氧化鉭鉿(HfTaO)、鉿鈦氧化物(HfTiO)、(Ba,Sr)TiO 3(BST)、氮化矽(SiN)、氮氧化矽(SiON)、其組合或其他合適的材料。在一些實施例中,介電層232的材料相同於介電層222的材料。在另一些實施例中,介電層232具有不同於介電層222的材料。在一些實施例中,介電層232完全填滿溝槽210’,並進一步延伸至位於頂層209上方的介電層222的上表面。
請參照第9圖,進行CMP操作步驟,以去除位於頂層209的上表面以上的介電層232。舉例來說,CMP為在到達頂層209的上表面時停止。因此,在CMP操作步驟之後,露出了頂層209的上表面。同時,介電層242上方的介電層232的厚度減少。在一些實施例中,位於介電層242上方的凹陷的介電層232 (或在之前的溝槽210’內) 的厚度為厚度334’。在此製作階段,介電層232、介電層242及介電層222一同形成了核-殼特徵部件224,其中核-殼特徵部件224的核心包括介電層242,而核-殼特徵部件224的殼包括介電層232及介電層222。更具體地說,介電層232形成外殼的頂壁,而介電層222形成外殼的側壁及底壁。在一些實施例中,介電層232及介電層222可具有相同的材料。因此,核心由具有一致的組成的高k值介電材料所包圍。核-殼特徵部件224形成於介電層218及介電層220的上表面上。核-殼特徵部件224與介電層218及介電層220一同形成了混合式鰭部結構1204。再者,混合式鰭部結構1204形成於覆蓋層216的側壁表面。在一些實施例中,沿X方向的核-殼特徵部件224的尺寸為尺寸302。在一些實施例中,鰭部結構1202可以具有彼此不同的間距。因此,位於不同的區域的尺寸302可以是不同的。在一些實施例中,尺寸302約在5nm至50nm。舉例來說,位於第一區域的尺寸302可約在5nm至約15nm;而位於第二區域的尺寸302可約在20nm至50nm。
同時,核-殼特徵部件224具有一高度尺寸304。在一些實施例中,高度尺寸304等於介電層222的厚度322、介電層242的高度324及介電層232的高度334’的總和。在所繪示的實施例中,CMP停止於頂層209的上表面,高度334’等於高度334。或者,在一些實施例中,CMP操作步驟可以凹陷一部分的頂層209,使得介電層232可具有小於厚度334的一厚度。因此,高度尺寸304可以小於厚度322、高度324及高度334的總和。在一些實施例中,高度304可約在20nm至30nm。若高度304太高,隨後形成的源極/汲極接點會具有高電阻。相反,若高度304太低,在某些情況下,隨後形成的源極/汲極特徵部件可能會在核-殼特徵部件224的上表面上方合併,因而出現短路的問題。在一些實施例中,高度304與尺寸302的深寬比r可約在0.4:1至3:1。若深寬比太小,例如小於約0. 4:1,隨後形成的源極/汲極特徵部件在某些情況下可能會於核-殼特徵部件224的上表面上方合併;若深寬比過大,例如大於約3: 1,隨後形成的源極/汲極接點會具有過高的電阻。
在一些實施例中,尺寸322與尺寸334的比率可約在1:1至1:10。在一些實施例中,此比率可約在1:2至1:5。在一些實施例中,尺寸322及尺寸334之間的差異可約在1nm至12nm。若比率太小(例如,小於1:10),或者若差異太大,核-殼特徵部件224的側壁可能在隨後的蝕刻操作中受到影響,因而露出核-殼特徵部件224的核心。在一些實施例中,核-殼特徵部件224的上表面會受到比核-殼特徵部件224的側壁更苛刻的蝕刻條件。若比率過大(例如,大於約1:1),或者若差異過小,則在隨後的蝕刻操作中,核-殼特徵部件224的頂壁會受到破壞,因而也露出核-殼特徵部件224的核心。
在一些實施例中,核-殼特徵部件224的核心可以具有一橫向尺寸312及一高度尺寸314。在一些實施例中,橫向尺寸312可約在5nm至約40nm。在一些實施例中,橫向尺寸312可約在8nm至30nm。在一些實施例中,高度尺寸314可約在8nm至25nm。在一些實施例中,高度尺寸314可約在10nm至20nm。在一些實施例中,與核心及外殼的體積結合相比,核心的體積百分比可約在1%至80%。在一些實施例中,此百分比可約在30%至80%。若百分比太低,核-殼特徵部件224的效能可能相似於無此種核-殼結構的塊材特徵部件。 因此,可能無法有效實現上述的降低裝置電容的好處。 若百分比太大,外殼可能太薄,使得外殼可能在隨後的製程中太容易損壞,也因此而失去核-殼結構的好處。在一些實施例中,形成的核-殼特徵部件224的平均k值(例如,基於具有高k值的外殼部分的體積百分比與具有低k值的核心部分的體積百分比的k值的加權平均值)可約在7至20。在一些實施例中,平均k值可約在7.4至15。若平均k值太小,外殼可能太薄,無法提供保護功能;而若平均k值太大,可能沒有優化單元電容。
請參照第2圖的步驟區塊118及第10圖,移除頂層209,而不實質上影響介電層222或介電層232。再者,移除頂層209而不影響通道層208。因此,露出核-殼特徵部件224,並突出於最上層的通道層208的上表面。舉例來說,露出介電層222的側壁表面。再者,也露出通道層208的上表面。在一些實施例中,核-殼特徵部件224的下表面(例如,核-殼特徵部件224的外殼的下表面)沿通道層208的上表面延伸或延伸於其上方。在其他一些未實施本揭露方法的方法中,混合式鰭部結構的塊材高k值部分的下表面可延伸至最上層的通道層208的上表面以下。舉例來說,混合式鰭部結構的塊材高k值部分可具有一下凹部分,延伸至最上層的通道層208的上表面以下。在某些情況下,此高k值材料的下凹部分可能不容易在隨後的源極/汲極蝕刻操作中移除。因此,其中形成的源極/汲極特徵部件會沒有最大的體積,因而不必要的降低導電性。如上所述,透過實施本揭露的實施例可以避免此種問題。任何合適的方法都可用以去除頂層209。在一些實施例中,可對頂層209實施乾式蝕刻、濕式蝕刻或其組合。
請參照第2圖的步驟區塊120及第11A-11C圖,繼續方法100,形成虛置閘極堆疊230於鰭部結構1202上。在一些實施例中,虛置閘極堆疊230與鰭部結構1202的長度方向正交延伸。舉例來說,在所繪示的實施例中,鰭部結構1202沿Y方向延伸;而虛置閘極堆疊230則沿X方向延伸。在一些實施例中,稍後實施閘極取代製程(或後閘極製程),其中虛置閘極堆疊230作為隨後形成的功能閘極結構的預留位置。也可能有其他的製程及配置。各個虛置閘極堆疊230可以包括一虛置閘極電極層(例如,包括多晶矽(polysilicon)及一虛置閘極介電層。在一些實施例中,虛置閘極堆疊230更包括其他膜層,諸如界面層、硬式罩幕層、其他合適的膜層或其組合。,虛置閘極堆疊230中的膜層可以透過任何合適的方法形成,例如化學氣相沉積(CVD)、物理氣相沉積(PVD)、原子層沉積(ALD)、其他合適的方法或其組合。形成閘極間隙壁234包圍虛置閘極堆疊230的頂部及側壁表面。閘極間隙壁234可以包括一或多個閘極間隙壁,其中各個閘極間隙壁包括介電材料,如允許選擇性移除虛置閘極堆疊230而不影響閘極間隙壁234的介電材料。合適的介電材料可包括SiON、SiCN、SiOC、SiOCN、SiN、其他低k值介電材料或其組合。閘極間隙壁234可以使用化學氣相沉積(CVD)、次常壓化學氣相沉積(subatmospheric CVD, SACVD)或原子層沉積(ALD) 順應性沉積於工作部件200上。在一些實施例中,回蝕刻閘極間隙壁234。
之後,請參照第2圖的步驟區塊122,使用異向性蝕刻並以虛置閘極堆疊230及閘極間隙壁234作為蝕刻罩幕,於虛置閘極堆疊230兩側形成源極/汲極溝槽。 異向性的蝕刻可以包括乾式蝕刻製程或適當的蝕刻製程。舉例來說,乾式蝕刻製程可使用含氧氣、氫氣、含氟氣體(例如CF 4、SF 6、CH 2F 2、CHF 3及/或C 2F 6)、含氯氣(例如,Cl 2、CHCl 3、CCl 4及/或BCl 3)、含溴氣體(如HBr及/或CHBr 3)、含碘氣體、其他合適的氣體及/或電漿及/或其組合來實施。源極/汲極溝槽露出了通道層208及犧牲層206的側壁表面。 首先選擇性局部凹陷露出於源極/汲極溝槽236內的犧牲層206,以形成內間隔凹槽,而露出的通道層208由於蝕刻的選擇性而實質上未被蝕刻。再者,因為覆蓋層216具有與犧牲層206相同或相似的材料(例如,SiGe),一部分的覆蓋層216於製程期間也受到蝕刻。然後使用化學氣相沉積(CVD)或原子層沉積(ALD)於工作部件200上沉積內間隔材料,包括於內間隔凹槽上,並進入內間隔凹槽內。內間隔材料可以包括SiON、SiCN、SiOC、SiOCN、SiN、其他低k值介電材料或其組合。隨後,回蝕刻位於內間隔凹槽外的內間隔材料,因而形成內間隔特徵部件。
源極/汲極特徵部件260形成於源極/汲極溝槽內及內間隔凹槽的餘留部分(若有)。在一些實施例中,源極/汲極特徵部件260可以透過磊晶製程形成,如氣相磊晶(VPE)、超高真空化學氣相沉積(ultra-high vacuum CVD, UHV-CVD)、分子束磊晶(MBE)及/或其他合適的製程。源極/汲極特徵部件260可為n型或p型。n型源極/汲極特徵部件260可包括矽(Si),並可摻入n型摻雜物,例如磷(P)或砷(As)。p型源極/汲極特徵部件260可包括矽鍺(SiGe)或鍺(Ge),並可摻入p型摻雜物,例如硼(B)或鎵(Ga)。在一些實施例中,磊晶材料的過度生長可能導致源極/汲極特徵部件260合併於內間隔特徵部件上。在一些實施例中,請參照第11C圖,核-殼特徵部件224的存在可以防止相鄰的源極/汲極特徵部件260彼此合併(或橋接)。舉例來說,位於核-殼特徵部件224兩側的源極/汲極特徵部件各自具有一上表面延伸於核-殼特徵部件224的上表面與核-殼特徵部件224的下表面之間。
請參照第2圖的步驟區塊124,形成一接觸蝕刻停止層(contact etch stop layer, CESL)243。在一示例製程中,接觸蝕刻停止層(CESL)243首先順應性沉積於工作部件200上(包括,例如,位於源極/汲極特徵部件260的表面上,如介電層222的側壁表面上以及介電層232的上表面上)。 因此,接觸蝕刻停止層(CESL)243包圍核-殼特徵部件224的至少三側。接觸蝕刻停止層(CESL)243可以包括氮化矽、氧化矽、氮氧化矽及/或所屬技術領域內已知的其他材料。接觸蝕刻停止層(CESL)243可以使用原子層沉積(ALD)、電漿增強化學氣相沉積(PECVD)及/或其他合適的沉積或氧化製程進行沉積。隨後,層間介電(interlayer dielectric, ILD)層244毯覆式沉積於接觸蝕刻停止層(CESL)243上。在一些實施例中,層間介電(ILD)層244包括包括四乙基正矽酸鹽(tetraethylorthosilicate, TEOS)氧化物、未摻雜的矽酸鹽玻璃或摻雜的氧化矽(例如,硼磷矽酸鹽玻璃(borophosphosilicate glass, BPSG)、熔融石英玻璃(fused silica glass, FSG)、磷矽酸鹽玻璃(phosphosilicate glass, PSG)、硼摻雜矽玻璃(boron doped silicon glass, BSG))及/或其他合適的介電材料。層間介電(ILD)層244可以透過旋塗、流動式化學氣相沉積(FCVD)製程或其他合適的沉積技術進行沉積。為了去除多餘的材料,並露出虛置閘極230的上表面,可以對工作部件200進行平坦化製程(例如,化學機械研磨(chemical mechanical polishing, CMP) 製程),以提供一平坦的上表面。在一些實施例中,硬式罩幕層246形成於層間介電(ILD)層244的上表面,其作用是在隨後的製程中保護層間介電(ILD)層。層間介電(ILD)層244及硬式罩幕層246形成於閘極堆疊230的閘極間隙壁234的側表面上以及其間。
請參照第2圖的步驟區塊126及第12A-12B圖,移除虛置閘極堆疊230,以露出通道層208的上表面以及覆蓋層216的上表面。 行通道釋放製程(或有時稱為奈米結構形成製程),其中選擇性移除覆蓋層216以及犧牲層206,而不會嚴重損壞通道層208或介電層222。在一些實施例中,通道層208可以包括矽(Si),而覆層216以及犧牲層206則由矽鍺(SiGe)形成。因此,可以選擇蝕刻參數來實現所需的選擇比。在進行通道釋放製程之後,沿通道層208的 360°圓周露出。之後,多個取代閘極堆疊(例如,高k值金屬閘極堆疊) 形成於閘極溝槽內,而取代了移除的虛置閘極堆疊230。一閘極介電層254形成於各個通道層208上並環繞(或包圍)各個通道層208。在一些實施例中,閘極介電層254包括一界面層位於通道層208上且包圍通道層208,以及一高k值閘極介電層位於界面層上且包圍界面層。在一些實施例中,界面層包括氧化矽。閘極介電層可以包括高k值介電材料,例如包括氧化鉿。或者,閘極介電層254可以包括其他高k值介電,例如氧化鈦(TiO 2)、氧化鉿鋯(HfZrO)、氧化鉭(Ta 2O 5)、氧化鉿矽(HfSiO 4)、氧化鋯(ZrO 2)、氧化鋯矽(ZrSiO 2)、氧化鑭(La 2O 3)、氧化鋁(Al 2O 3)、氧化鋯(ZrO)、氧化釔(Y 2O 3)、SrTiO 3(STO)、BaTiO 3(BTO)、BaZrO、氧化鑭鉿(HfLaO)、氧化鑭矽(LaSiO)、氧化鋁矽(AlSiO)、氧化鉿鉭(HfTaO)、氧化鉿鈦(HfTiO)、(Ba,Sr)TiO3(BST)、氮化矽(SiN)、氮氧化矽(SiON)、其組合或其他合適的材料。閘極介電層254可以透過任何合適的方法形成,如化學氣相沉積(CVD)、原子層沉積(ALD)、物理氣相沉積(PVD)、其他合適的技術或其組合。在此製作階段,混合式鰭部結構1204的至少三側由閘極介電層254所包圍。閘極介電層254可具有約在1.5nm至3nm的厚度。
再者,一閘極電極層255形成於閘極介電層254上並包圍閘極介電層254。閘極電極層255可包括單層或多層結構,例如具有增強裝置效能而選定功函數的金屬層 (功函數金屬層)、襯層、潤濕層、第一黏著層、金屬合金或金屬矽化物的各種組合。透過過示例,閘極電極層255可以包括氮化鈦(TiN)、鈦鋁(TiAl)、氮化鈦鋁(TiAlN)、氮化鉭(TaN)、鉭鋁(TaAl)、氮化鉭鋁(TaAlN)、碳化鉭鋁(TaAlC)、氮化鉭碳(TaCN)、鋁(Al)、鎢(W)、鎳(Ni)、鈦(Ti)、釕(Ru)、鈷(Co)、鉑(Pt)、碳化鉭(TaC)、鉭氮化矽(TaSiN)、銅(Cu)、其他耐火金屬、或其他合適的金屬材料或其組合。閘極介電層254及閘極電極層255一同組成了一高k值金屬閘極堆疊。高k值金屬閘極層及閘極間隙壁234共同構成了取代閘極的結構。在一些實施例中,形成一或多個閘極自對準接觸(self-aligned contact, SAC)介電層,以覆蓋閘極結構。在一些實施例中,雖然沒有具體繪示,但可以凹陷閘極電極層255,使得閘極電極層255的上表面延伸至混合式鰭部結構1204的上表面以下。 因此,核-殼特徵部件224(及混合式鰭部結構1204)將位於鰭部結構1202上的閘極結構切割成不再相互連接的多個閘極部分。
再者,形成多個源極/汲極接點270於源極/汲極特徵部件260上。源極/汲極接點270可以包括氮化鈦(TiN)、鉭(Ta)、鈦(TiN)、氮化鉭(TaN)、釕(Ru)、鎢(W)、鈷(Co)、鋁(Al)、鉬(Mo)、矽化鈦(TiSi)、矽化鎢(WSi)、矽化鉑(PtSi)、矽化鈷(CoSi)、矽化鎳(NiSi)或其組合。在一些實施例中,矽化物272形成於源極/汲極接點270與源極/汲極特徵部件260之間。在所繪示的實施例中,參照第12C圖,在形成矽化物272及/或源極/汲極接點270時,移除位於核-殼特徵部件224上表面的一部分的接觸蝕刻停止層(CESL)243。因此,矽化物272直接接觸核-殼特徵部件224的上表面。另外,請參照第2圖中的步驟區塊128,此方法包括進一步形成層間介電(ILD)層、介層連接特徵部件、金屬層間介電(intermetal dielectric, IMD)層,及/或鈍化護層可以形成於工作部件200上,例如,電性連接至源極/汲極接點270。這些膜層或特徵部件統稱為中段(MEOL)/後段(BEOL)特徵部件。
從以上揭露可以看出,提供了一種半導體裝置,其包括一混合式鰭部結構,具有由核-殼結構(核-殼特徵部件224)構成的一頂部。核-殼特徵部件的核心包括一介電材料,其k值小於約5。 核-殼特徵部件的外殼包括一材料,具有高k值介電材料,並環繞核-殼特徵部件的核心。實施核-殼特徵部件允許在機械強度及裝置電容之間取得平衡。因此,整體的裝置效能得到改善。
在一示例性的型態中,本揭露揭露一種半導體裝置,包括:一對鰭部結構,位於一半導體基底上,各個包括垂直堆疊的多個通道層;一介電鰭部,平行於鰭部結構延伸於其間;以及一閘極結構,位於鰭部結構上,且垂直於鰭部結構延伸,閘極結構與通道層嚙合。介電鰭部包括一鰭部底部及位於鰭部底部的一鰭部頂部。鰭部底部具有一上表面延伸於一最上層的通道層的一下表面以上。鰭部頂部包括一核心及一外殼,核心具有一第一介電材料,外殼環繞核心且具有不同於第一介電材料的一第二介電材料。在一些實施例中,第一介電材料的k值小於氧化矽,而第二介電材料的k值大於氧化矽。在一些實施例中,鰭部頂部的平均k值約在7至20。在一些實施例中,外殼將核心與鰭部底部的接觸分開。在一些實施例中,外殼直接與鰭部底部相接。在一些實施例中,外殼的高度尺寸與外殼的寬度尺寸之比值約在0.4至3。在一些實施例中,外殼的厚度約在0.5nm至5nm。在一些實施例中,半導體裝置更包括一第一源極/汲極特徵部件及一第二源極/汲極特徵部件,位於介電鰭部兩側。第一源極/汲極特徵部件的上表面及第二源極/汲極特徵部件的上表面各自延伸於鰭部頂部的上表面及鰭部頂部的下表面之間。在一些實施例中,閘極結構包括二閘極部,具有不同組成,而鰭部頂部延伸於二閘極部的上表面以上。
在另一示例性的型態中,本揭露揭露一半導體裝置。半導體裝置包括:一半導體基底、一第一通道層堆疊及一第二通道層堆疊,各個通道層垂直排置於半導體基底上方,且相互平行延伸;一介電鰭部,位於第一通道層堆疊與第二通道層堆疊之間;以及一閘極結構,延伸跨越位第一通道層堆疊的上表面、第二通道層堆疊及介電鰭部。介電鰭部包括一鰭部頂部,具有一下表面沿最上層的通道層延伸或延伸於其上方。鰭部頂部包括一第一介電材料,環繞一第二介電材料的至少四側面。在一些實施例中,第一介電材料的k值大於約7,而第二介電材料的k值小於約7。在一些實施例中,第二介電材料的體積相對於第二介電材料的體積與第一介電材料的體積之總和的百分比約在30%至80%。在一些實施例中,鰭部頂部具有一平均k值約在7至20。在一些實施例中,第二介電材料包括氮及氫。
在另一示例性的型態中,本揭露提供一種半導體裝置之形成方法。上述方法包括:接收一半導體基底,具有一第一鰭部結構及一第二鰭部結構形成於其上並相互平行延伸,第一鰭部結構及第二鰭部結構各自包括垂直交錯排列的多個通道層及多個犧牲層;形成一介電鰭部於第一鰭部結構與第二鰭部結構之間;凹陷介電鰭部,以形成第一溝槽於第一鰭部結構與第二鰭部結構之間;形成一第一介電層於第一溝槽的多個側壁表面上及凹陷的介電鰭部的一上表面上;形成一第二介電層於第一介電層上,並填充第一溝槽;對第二介電層進行退火;形成一第三介電層覆蓋退火後的第二介電層的一上表面;形成多個源極/汲極特徵部件於第一鰭部結構及第二鰭部結構內,並連接至對應的通道層;以及形成一閘極結構於第一鰭部結構、第二鰭部結構及第三介電層上,閘極結構與通道層嚙合。在一些實施例中,第三介電層的形成包括:凹陷退火的第二介電層,以形成一第二溝槽於第一鰭部結構與第二鰭部結構之間;以及形成第三介電層於凹陷的退火的第二介電層上,並填充第二溝槽。在一些實施例中,第二介電層的形成包括:形成具有可流動特性的第二介電層,並且上述退火去除此可流動特性。在一些實施例中,第二介電層的退火包括:在具有蒸汽及約375°C至425°C的溫度下進行一第一退火操作;以及在未具有蒸汽及約675°C至725°C的溫度下進行一第二退火操作。上述方法包括在第一退火操作與第二退火操作之間無其他退火操作。在一些實施例中,第二介電層的退火用以引起最小的矽氧(Si-O)鍵裂解。在一些實施例中,半導體基底的接收包括:接收具有一頂層的半導體基底於通道層及犧牲層之上,且上述方法更包括在形成第三介電層之後去除頂層;第三介電層的形成將第二介電材料包圍於由高k值介電材料構成的一外殼內,此外殼包括第一介電材料及第三介電材料。
以上概略說明瞭本發明數個實施例的特徵部件,使所屬技術領域中具有通常知識者對於本揭露的型態可更為容易理解。任何所屬技術領域中具有通常知識者應瞭解到可輕易利用本揭露作為其它製程或結構的變更或設計基礎,以進行相同於此處所述實施例的目的及/或獲得相同的優點。任何所屬技術領域中具有通常知識者也可理解與上述等同的結構並未脫離本揭露之精神及保護範圍,且可於不脫離本揭露之精神及範圍,當可作更動、替代與潤飾。
100:方法 102, 104, 106, 108, 110, 112, 114, 116, 118, 120, 122, 124, 126,128:步驟區塊 200:裝置/半導體裝置/工作部件 201:基底 202:基體鰭部 204:隔離特徵部件 206:犧牲層 208:通道層 209:頂層 210, 210’:溝槽 216:覆蓋層 218, 220:(高k值)介電層 222, 232, 242:介電層 224:核-殼特徵部件 230:虛置閘極堆疊 234:閘極間隙壁 242’:(流動式)材料層 243:接觸蝕刻停止層(CESL) 244:層間介電(ILD)層 246:硬式罩幕層 254:閘極介電層 255:閘極電極層 260:源極/汲極特徵部件 270:源極/汲極接點 272:矽化物 302:尺寸 304:高度尺寸 312:橫向尺寸 314:高度尺寸 322, 332, 342, 344, 346:厚度 324, 334, 334’:高度 330:距離 400A:退火操作步驟 400B:第二退火操作步驟/乾式退火操作步驟 1202:鰭部結構 1204:混合式鰭部結構
第1A圖繪示出根據本揭露一或多個型態的一示例性半導體工作部件在本揭露的中間製程階段的平面示意圖。 第1B、11B及12B圖繪示出根據本揭露一或多個型態的工作部件在本揭露製造工序期間的三維(3D) 示意圖。 第2圖繪示出根據本揭露一或多個型態之用於本揭露的半導體裝置的形成方法流程圖。 第3、4、5、6、7、8、9、10、11A及12A圖繪示出根據本揭露一或多個型態之根據第2圖的方法在製造工序期間的工作部件(沿第1B圖的A-A’線)的非完整性剖面示意圖。 第11C及12C圖繪示出根據本揭露一或多個型態之根據第2圖的方法在製造工序期間的工作部件(沿第1B圖的B-B’線)的非完整性剖面示意圖。
200:裝置/半導體裝置/工作部件
201:基底
202:基體鰭部
204:隔離特徵部件
208:通道層
218,220:(高k值)介電層
222,232,242:介電層
224:核-殼特徵部件
234:閘極間隙壁
243:接觸蝕刻停止層(CESL)
244:層間介電(ILD)層
246:硬式罩幕層
254:閘極介電層
255:閘極電極層
270:源極/汲極接點
1202:鰭部結構
1204:混合式鰭部結構

Claims (1)

  1. 一種半導體裝置,包括: 一對鰭部結構,位於一半導體基底上,各個包括垂直堆疊的複數個通道層; 一介電鰭部,平行於該等鰭部結構延伸於其間;以及 一閘極結構,位於該等鰭部結構上,且垂直於該等鰭部結構延伸,該閘極結構與該等通道層嚙合; 其中該介電鰭部包括一鰭部底部及位於該鰭部底部的一鰭部頂部; 其中該鰭部底部具有一上表面延伸於一最上層的通道層的一下表面以上;以及 其中該鰭部頂部包括一核心及一外殼,該核心具有一第一介電材料,而該外殼環繞該核心,且具有不同於該第一介電材料的一第二介電材料。
TW111112527A 2021-07-29 2022-03-31 半導體裝置 TW202310074A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US17/389,142 2021-07-29
US17/389,142 US12113113B2 (en) 2021-07-29 2021-07-29 Semiconductor device with a core-shell feature and method for forming the same

Publications (1)

Publication Number Publication Date
TW202310074A true TW202310074A (zh) 2023-03-01

Family

ID=84240876

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111112527A TW202310074A (zh) 2021-07-29 2022-03-31 半導體裝置

Country Status (3)

Country Link
US (2) US12113113B2 (zh)
CN (1) CN115440793A (zh)
TW (1) TW202310074A (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12268029B2 (en) * 2022-06-21 2025-04-01 Nanya Technology Corporation Method for manufacturing semiconductor device
US12317571B2 (en) * 2022-06-21 2025-05-27 Nanya Technology Corporation Semiconductor device and method for manufacturing the same

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8816444B2 (en) 2011-04-29 2014-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. System and methods for converting planar design to FinFET design
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US8785285B2 (en) 2012-03-08 2014-07-22 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices and methods of manufacture thereof
US8860148B2 (en) 2012-04-11 2014-10-14 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for FinFET integrated with capacitor
US8823065B2 (en) 2012-11-08 2014-09-02 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure of semiconductor device
US9105490B2 (en) 2012-09-27 2015-08-11 Taiwan Semiconductor Manufacturing Company, Ltd. Contact structure of semiconductor device
US8772109B2 (en) 2012-10-24 2014-07-08 Taiwan Semiconductor Manufacturing Company, Ltd. Apparatus and method for forming semiconductor contacts
US9236300B2 (en) 2012-11-30 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Contact plugs in SRAM cells and the method of forming the same
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US11929287B2 (en) * 2021-04-23 2024-03-12 Taiwan Semiconductor Manufacturing Co., Ltd. Dielectric liner for field effect transistors
US11791214B2 (en) * 2021-05-14 2023-10-17 Taiwan Semiconductor Manufacturing Company, Ltd. Gate-all-around semiconductor device and method
US11626400B2 (en) * 2021-07-16 2023-04-11 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device structure incorporating air gap

Also Published As

Publication number Publication date
US20230029739A1 (en) 2023-02-02
CN115440793A (zh) 2022-12-06
US20240371959A1 (en) 2024-11-07
US12113113B2 (en) 2024-10-08

Similar Documents

Publication Publication Date Title
US12310043B2 (en) Method of fabricating a semiconductor device
TWI818292B (zh) 半導體元件及其形成方法
US12376340B2 (en) Nanosheet field-effect transistor device and method of forming
TWI780685B (zh) 形成半導體裝置的方法
TWI780799B (zh) 半導體裝置及其製造方法
CN113270485A (zh) 电介质特征的形成后修补
US20240371959A1 (en) Semiconductor device with a core-shell feature and method for forming the same
TW202310176A (zh) 製造半導體裝置的方法
US20230261080A1 (en) Multi-Layer Inner Spacers and Methods Forming the Same
US20250366096A1 (en) Method of forming cfet device by interposer layer replacement and related structures
US20250329576A1 (en) Depositing and oxidizing silicon liner for forming isolation regions
US20250311373A1 (en) Semiconductor device structure and method for forming the same
US20240379777A1 (en) NFET with Aluminum-Free Work-Function Layer and Method Forming Same
US20240282816A1 (en) Nanosheet field-effect transistor device and method of forming
TW202331994A (zh) 半導體結構及其形成方法
US20250344476A1 (en) Selective deposition of mask for reducing nano sheet loss
US20250151326A1 (en) Method of forming nanostructure device by interposer layer replacement and related structures
TW202505698A (zh) 半導體晶粒及其製造方法
CN120857539A (zh) 半导体装置及其形成方法
CN121240524A (zh) 半导体装置及其形成方法