TW202303936A - 包括具有寬度減小的折疊指狀結構的雙邊井接頭單元的靜態隨機存取記憶體(sram)陣列電路 - Google Patents
包括具有寬度減小的折疊指狀結構的雙邊井接頭單元的靜態隨機存取記憶體(sram)陣列電路 Download PDFInfo
- Publication number
- TW202303936A TW202303936A TW111104407A TW111104407A TW202303936A TW 202303936 A TW202303936 A TW 202303936A TW 111104407 A TW111104407 A TW 111104407A TW 111104407 A TW111104407 A TW 111104407A TW 202303936 A TW202303936 A TW 202303936A
- Authority
- TW
- Taiwan
- Prior art keywords
- well
- type
- row
- sram
- column
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
- H10B10/12—Static random access memory [SRAM] devices comprising a MOSFET load element
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/414—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the bipolar type
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/859—Complementary IGFETs, e.g. CMOS comprising both N-type and P-type wells, e.g. twin-tub
-
- H10W20/484—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Semiconductor Memories (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
Abstract
公開了一種SRAM陣列電路,其中第一列中的井接頭單元的水平N井與第二列中的井接頭單元的水平N井通過P型基板區域分開。井接頭單元包括被設置在第一列和第二列中的水平N井之間的P型基板區域中的雙邊P型井接頭,向SRAM陣列電路中的井接頭單元行的兩側上的P型基板提供接地電壓,而不是每側一個P型井接頭。沒有垂直N井的井接頭單元減小了寬度,這對應於SRAM陣列電路的寬度減小。P型注入區域中的雙邊P型井接頭可以包括向P型基板提供接地電壓的多個折疊指狀物。
Description
本公開的領域總體上涉及積體電路(IC),並且更具體地涉及IC中的記憶體器件陣列。
消費電子產品需要低成本的高水平性能。大部分性能由積體電路(IC)提供。一種降低IC成本的方法是在不降低其性能的情況下減小IC的面積。許多IC中的大部分面積都被記憶體電路所佔據。因此,記憶體電路尺寸的減小可以對IC的尺寸和成本的減小做出重大貢獻。靜態隨機存取記憶體(SRAM)電路由於其快速存取時間和長壽命而成為常用的記憶體電路。SRAM電路包括形成在半導體基板中的若干電晶體。電晶體以有效的圖案被佈置在記憶體位元單元中,並且記憶體位元單元以二維(2D)陣列被佈置在半導體基板上。SRAM陣列的每一列包括半導體基板的N型區域和P型區域。SRAM電路的正確操作要求這些區域處於特定電壓位準(例如,電源電壓VDD和接地電壓VSS),因此N型和P型區域電耦接到陣列周邊處的對應電壓。因此,靠近陣列周邊的儲存位元單元與VDD/VSS具有低電阻連接,但是VDD/VSS路徑電阻隨著遠離陣列周邊而增加。
在存在通過半導體基板從記憶體位元單元到最近的VDD/VSS連接的高電阻路徑的情況下,諸如電壓供應尖峰或單個事件擾亂(例如,高能粒子)之類的電壓異常會導致N型區域或P型區域中的電壓變成高於VDD或低於VSS。這種電壓異常會觸發半導體基板結構中的寄生電晶體導通,從而導致被稱為閂鎖的狀況。在閂鎖期間,會在VDD和VSS之間產生一條低電阻路徑,在SRAM電路中沒有迴圈供電的情況下,SRAM電路將不會恢復正常。閂鎖狀況產生的電流會破壞SRAM電路。通過保持從VDD或VSS到SRAM電路的路徑電阻低於閾值電阻,可以避免閂鎖。因此,對於距離陣列周邊很遠的SRAM電路,需要一種解決方案,其中通過基板到VDD/VSS的路徑電阻很高。為了防止距離陣列周邊較遠的SRAM電路(例如,在SRAM陣列的中間)容易受到閂鎖的影響,在每一列中插入井接頭單元(well tap cell),以使得與VDD/VSS源的距離減少。井接頭單元經由低電阻路徑向位於SRAM陣列的中間的SRAM單元中的半導體基板提供VDD/VSS。由於井接頭單元添加到SRAM陣列的每一列的寬度,井接頭的數目被最小化。
本文公開的各方面包括靜態隨機存取記憶體(SRAM)陣列電路,SRAM陣列電路包括具有減小寬度的折疊指狀結構的雙邊井接頭單元。被插入到SRAM陣列電路的每一列中的井接頭單元向基板提供電源和接地連接,以減少SRAM位元單元電路中的閂鎖。井接頭單元被設置在SRAM位元單元電路的行之間的行中。SRAM陣列電路包括P型基板,在每一列中設置有水平N井。在現有的SRAM陣列中,井接頭單元行包括位於垂直N井與水平N井相交處的垂直N井和N型井接頭。垂直N井電耦接相應列中的水平N井,但是垂直地分隔P型基板,將井接頭單元的第一側上的P型基板與井接頭單元的第二側上的P型基板解耦。因此,井接頭單元包括在垂直N井的每一側上的P型井接頭以向P型基板的第一側和第二側提供接地連接。
在示例性方面,SRAM陣列電路的第一列中的井接頭單元的水平N井通過P型基板區域而與第二列中的井接頭單元的水平N井分開。在沒有垂直N井的情況下,井接頭單元包括被設置在第一列中的水平N井和第二列中的水平N井之間的P型基板區域中的雙邊P型井接頭。雙邊P型井接頭平行地在井接頭單元行的兩側上向P型基板提供接地電壓,而不是SRAM陣列電路的每一側有單獨的P型井接頭。在沒有垂直N井的情況下,井接頭單元的寬度被減小,這對應於SRAM陣列電路的寬度減小。雙邊P型井接頭可以包括多個折疊指狀物,其將接地電壓平行地提供給P型基板。井接頭單元行還可以包括P型注入區域和N型注入區域,P型注入區域包括用於SRAM陣列電路的每一列的P型井接頭,N型注入區域包括用於SRAM陣列電路的每一列的N型井接頭。包括具有雙邊P型井接頭的示例性井接頭單元的SRAM陣列電路具有減小的寬度,這在不改變性能的情況下降低了成本。
在示例性方面,公開了一種SRAM陣列電路。SRAM陣列電路包括基板;被設置在基板上的多列SRAM位元單元電路,多列中的每一列在第一軸方向上延伸;以及多行SRAM位元單元電路,多行在與第一軸方向正交的第二軸方向上延伸。SRAM陣列電路還包括被設置在多行中的第一行和多行中的第二行之間的井接頭單元行,該井接頭單元行包括被設置在多列中的每一列中的井接頭單元。基板包括P型基板,每一列中的井接頭單元包括位於P型基板中的N井,N井在第一軸方向上延伸。多列中的第一列中的井接頭單元的N井通過P型基板而與多列中的第二列中的井接頭單元的N井分開。P型井接頭被設置在第一列中的井接頭單元的N井和第二列中的井接頭單元的N井之間的P型基板中,並向井接頭單元行的第一側上的SRAM位元單元電路以及向井接頭單元行的第二側上的SRAM位元單元電路提供接地電壓。
在另一個示例性方面,公開了一種包括SRAM陣列電路的IC。SRAM陣列電路包括基板;被設置在基板上的多列SRAM位元單元電路,多列中的每一列在第一軸方向上延伸;多行SRAM位元單元電路,多行在與第一軸方向正交的第二軸方向上延伸。SRAM陣列電路包括被設置在多行中的第一行與多行中的第二行之間的井接頭單元行,井接頭單元行包括被設置在多列中的每一列中的井接頭單元。基板包括P型基板,並且每一列中的井接頭單元包括在P型基板中的N井,N井在第一軸方向上延伸。多列中的第一列中的井接頭單元的N井通過P型基板而與多列中的第二列中的井接頭單元的N井分開,並且P型井接頭被設置在第一列中的井接頭單元的N井和第二列中的井接頭單元的N井之間的P型基板中,並向井接頭單元行的第一側上的SRAM位元單元電路以及向井接頭單元行的第二側上的SRAM位元單元電路提供接地電壓。
現在參考附圖,描述了本公開的若干示例性方面。詞語「示例性」在本文中被用來意指「作為示例、實例或說明」。本文中被描述為「示例性」的任何方面不必被解釋為優於或超過其他方面。
本文公開的各方面包括靜態隨機存取記憶體(SRAM)陣列電路,其包括具有減小寬度的折疊指狀結構的雙邊井接頭單元。被插入到SRAM陣列電路的每一列中的井接頭單元向基板提供電源和接地連接,以減少SRAM位元單元電路中的閂鎖。井接頭單元被設置在SRAM位元單元電路的各行之間的行中。SRAM陣列電路包括P型基板,在每一列中設置有水平N井。在現有的SRAM陣列中,井接頭單元行包括位於垂直N井與水平N井相交處的垂直N井和N型井接頭。垂直N井電耦接相應列中的水平N井,但是垂直地分隔P型基板,將井接頭單元的第一側上的P型基板與井接頭單元的第二側上的P型基板解耦。因此,井接頭單元包括在垂直N井的每一側上的P型井接頭以向P型基板的第一側和第二側提供接地連接。
在示例性方面,SRAM陣列電路的第一列中的井接頭單元的水平N井通過P型基板區域而與第二列中的井接頭單元的水平N井分開。在沒有垂直N井的情況下,井接頭單元包括被設置在第一列中的水平N井和第二列中的水平N井之間的P型基板區域中的雙邊P型井接頭。雙邊P型井接頭平行地在井接頭單元行的兩側上向P型基板提供接地電壓,而不是SRAM陣列電路的每一側有單獨的P型井接頭。在沒有垂直N井的情況下,井接頭單元的寬度被減小,這對應於SRAM陣列電路的寬度減小。雙邊P型井接頭可以包括多個折疊指狀物,其將接地電壓平行地提供給P型基板。井接頭單元行還可以包括P型注入區域和N型注入區域,P型注入區域包括用於SRAM陣列電路的每一列的P型井接頭,N型注入區域包括用於SRAM陣列電路的每一列的N型井接頭。包括具有雙邊P型井接頭的示例性井接頭單元的SRAM陣列電路具有減小的寬度,這在不改變性能的情況下降低了成本。
閂鎖是當電壓位準波動並且與基板的接地或電源電壓連接具有高電阻路徑時,由IC基板中的寄生電晶體所產生的積體電路中的狀況。閂鎖可能會在場效應電晶體(FET)電路的電源和接地電壓軌之間產生短路。短路可能會導致錯誤狀況,並且可能導致損壞IC的高電流。由於在大型SRAM陣列電路周邊的電壓源之間(尤其是在距周邊很遠距離的列中間的SRAM位元單元電路中)的高電阻路徑,SRAM陣列電路可能容易受到閂鎖的影響。
圖1是IC 102中的SRAM陣列電路100的頂視圖的圖示。SRAM陣列電路100包括被設置在列106和行108中的SRAM位元單元電路104。數位資料可以被寫入到每個SRAM位元單元電路104中、被儲存在每個SRAM位元單元電路104中、以及從每個SRAM位元單元電路104回讀。將SRAM位元單元電路104形成在IC 102的基板110中。周邊電路112將基板110耦接到電源電壓VDD和接地電壓VSS以用於操作SRAM位元單元電路104。基板110的N型區域(未示出)摻雜有五價雜質並具有電子作為主要電荷載流子,基板110的N型區域通過周邊電路112而耦接到VDD。基板110的P型區域摻雜有三價雜質並具有空穴作為主要電荷載流子,基板110的P型區域通過周邊電路112而耦接到VSS。
此外,在每個SRAM陣列電路100中包括行114的井接頭單元116,以將電源電壓VDD和接地電壓VSS直接提供給在列106的中間處的SRAM位元單元電路104中的基板110。井接頭單元116經由比從周邊電路112通過基板110的路徑更低的電阻而向SRAM位元單元電路104提供電源電壓VDD和接地電壓VSS。行114被設置在SRAM位元單元電路104的第一行118A和第二行118B之間。SRAM位元單元電路104可以各自包括5至12個或更多晶體管(例如,場效應電晶體(FET))。井接頭單元的好處與SRAM位元單元電路的具體設計無關。因此,SRAM位元單元電路104的細節超出了本申請的範圍,並且在本文中不再提供。
在本文中呈現了井接頭電路116的示例的細節。圖2-圖3是井接頭電路116的常規示例的圖示。為了與圖4-圖10中所圖示的示例性方面進行比較,呈現了圖2-圖3中的示例。
圖2是在其中形成井接頭單元202的基板200(也稱為「P型基板200」)的頂視圖的圖示,如圖3中進一步所示。基板200和井接頭單元202分別對應於圖1中的SRAM陣列電路102中的基板110和井接頭單元116。圖2示出了兩個井接頭單元202,在與圖1中的行114相對應的行206中的每一列204(1)和204(2)(總稱為列204)中都有一個。兩個井接頭單元202包括在每個列204中水平(即,在X軸方向上)延伸的水平N井208和跨過行206中的列204的垂直N井210(即,在Y軸方向上延伸)。垂直N井210以可以被稱為「N井彎」的形式耦接到列204中的兩個水平N井208。垂直N井210將井接頭單元202中的P型基板200劃分為在垂直N井210的第一側上的第一P型基板區域214A和在垂直N井210的第二側上的第二P型基板區域214B。在圖2中的水平N井208之間的第一P型基板區域214A與水平N井208之間的第二P型基板區域214B電解耦,以使得直接耦接到第一P型基板區域214A的電壓不通過低電阻路徑耦接到第二P型基板區域214B。
圖3是圖2中的兩列204中以及行206中的井接頭單元202的頂視圖的圖示。也在圖3中示出的圖2的特徵在圖3中具有與圖2相同的標籤。井接頭單元202各自在每一列204中包括N型井接頭300,以將電源電壓VDD供應給水平N井208和垂直N井210。井接頭單元202在每一列204中還包括兩個(2個)P型井接頭302A-302B,以將接地電壓VSS供應給第一和第二P型基板區域214A和214B。井接頭單元202只有一個N型井接頭300,因為水平N井208在列204的兩個方向上都延伸。就這方面,在井接頭單元202被用作圖1中的SRAM陣列電路100中的井接頭單元116的情況下,水平N井208延伸通過SRAM位元單元電路104的第一行118A和第二行118B(以及附加行),並且向RAM位元單元電路104的第一行118A和第二行118B(以及附加行)提供電源電壓VDD。此外,垂直N井210與每一列204中的水平N井208重疊或相交,以使得垂直N井210電耦接到水平N井208中的每一個。
然而,第一和第二P型基板區域214A和214B由於垂直N井210在Y軸方向上將基板200一分為二而彼此電分離。因此,第一P型井接頭302A將接地電壓VSS提供給第一P型基板區域214A,並且第二P型井接頭302B單獨地將接地電壓VSS提供給第二P型基板區域214B。
圖3圖示了形成在圖2中的基板200上的井接頭單元202的附加特徵。井接頭單元202包括形成在基板200上的主動區域304。主動區域304平行於X軸方向(例如,在圖3中的水平方向)在列204中延伸。主動區域304包括在Y軸方向上以鰭間距P
306間隔開的鰭306。圖1中的SRAM位元單元電路104中的FET(未示出)被形成在鰭306延伸穿過SRAM陣列電路100的地方。因此,圖3還包括被設置在鰭306上方的閘極308。閘極308平行於Y軸方向延伸並且根據閘極間距P
308而在X軸方向上以規則間隔彼此間隔開。
鰭306不連續延伸穿過井接頭單元202。相反,鰭切割310(1)-310(5)(統稱為鰭切割310(x))是這樣的區域,在這些區域中從基板200移除鰭306以使得在鰭切割310(x)之一的任一側上的剩餘鰭306彼此電絕緣。因此,鰭切割310(x)將井接頭單元202在Y軸方向上劃分成部分312(A)、312(B)、314(A)、314(B)、316(A)和316(B),如下所述。
部分312(A)和312(B)在X軸方向上位於井接頭單元202的相對側上。部分312(A)位於過孔320的行318(A)和鰭切割310(1)之間。部分312(A)包括列204中的第一位單元終止322(A)和第二位元單元終止324(A)。部分312(B)在過孔320的行318(B)和鰭切割310(5)之間。部分312(B)包括第一位元單元終止322(B)和第二位元單元終止324(B)。部分312(A)和312(B)也可以被稱為位元單元終止區域312(A)和312(B)。圖3中所示的井接頭單元202的常規示例從行318(A)水平延伸到行318(B),總寬度W
202等於閘極間距P
GATE的十八(18)倍。
部分314(A)位於鰭切割310(1)和鰭切割310(2)之間。部分314(B)在鰭切割310(4)和鰭切割310(5)之間。部分314(A)和314(B)包括注入的P型摻雜劑材料(例如硼、鋁和/或鎵),並且因此也被稱為第一P型注入區域314(A)和第二P型注入區域314(B)。第一P型井接頭302A形成在水平N井208之間的P型基板200和第一P型注入區域314(A)的重疊中。第二P型井接頭302B形成在水平N井208之間的P型基板200和第二P型注入區域314(B)的重疊中。
部分316(A)在鰭切割310(2)和鰭切割310(3)之間的垂直N井210上,並且部分316(B)在鰭切割310(3)和鰭切割310(4)之間的垂直N井210上。因此,部分316(A)和部分316(B)位於鰭切割310(3)的相對側上。N型井接頭300在每一列204中形成在垂直N井210和部分316(B)的重疊處。
圖3中的垂直N井210提供水平N井208之間的電耦接,這有利於N井208之間的電壓分佈,但是垂直N井210的電阻率降低了這種益處。垂直N井208和與之相關聯的鰭切割310(x)增加了井接頭單元202在X軸方向上的寬度W
202並且也增加了圖1中的SRAM陣列電路100的寬度。另外,由於垂直N井210將第一和第二P型基板區域214A和214B彼此分開,所以在每一列中都需要P型井接頭302A-302B二者。
井接頭單元400的示例性方面在圖4中被圖示,其詳細程度對應於圖2。井接頭單元400形成在基板402(也稱為「P型基板402」)上,並且每個井接頭單元400包括在P型基板402中的N井404,其中N井404在X軸方向上延伸。第一列406(1)中的N井404與第二列406(2)中的N井404被P型基板402分開,P型基板402部分地位於第一列406(1)中的第一井接頭單元400內並且部分地位於第二列406(2)中的第二井接頭單元400內。井接頭單元400被佈置在具有多列406(1)-406(x)(僅示出了406(1)和406(2))的行408中。列406(1)-406(x)中的每一列中的井接頭單元400中的N井404在行408的兩側上在X軸方向上延伸至圖1中所示的SRAM位元單元電路104。數字「x」是圖1中的SRAM陣列電路100中的列數,其中每一列包括用於形成在N井404和P型基板402中的SRAM位元單元電路104的電晶體。
P型基板402在X軸方向上不間斷地延伸寬度W
400,因為井接頭單元400不包括跨越行408中的列406(1)和406(2)的垂直N井(即,在Y軸方向上延伸)。井接頭單元400可以被採用在圖1中的井接頭單元116中,並且對井接頭單元400的描述的一些方面的以下描述指的是在SRAM陣列電路100中的實現,包括圖1中的SRAM位元單元電路104。圖4還指示鰭切割410(1)-410(3)的位置。
圖5圖示了井接頭單元400的進一步示例性方面,其詳細程度對應於圖3。也在圖5中的圖4的特徵在圖5中具有與在圖4中相同的標籤。井接頭單元400包括主動區域500。主動區域500包括P型基板402和N井404中的鰭502,但是也可以改為包括P型基板402和N井404的平面區域。鰭502平行於X軸方向延伸並且根據鰭間距P
FIN而以間隔彼此間隔開。閘極504被設置在鰭502上方並且在Y軸方向上彼此平行地延伸。閘極504在X軸方向上被間隔開並且根據閘極間距P
GATE而以間隔來彼此分開。閘極504例如是在鰭FET中被採用的多晶矽閘極。
井接頭單元400從過孔508的第一行506A到過孔508的第二行506B延伸寬度W
400。在沒有垂直N井(如圖2中的垂直N井210)以及與垂直N井210相關聯的鰭切割的情況下,寬度W
400等於閘極間距P
GATE的十四(14)倍,其比圖2和圖3中的井接頭單元202的寬度W
202窄。由井接頭單元400實現的這種寬度減小轉換為SRAM陣列電路100的寬度的對應減小。
井接頭單元400中的鰭502被鰭切割410(1)-410(3)劃分成部分510、512、514和516。部分510、512、514和516以及鰭切割410(1)-410(3)在垂直於鰭502的Y軸方向上彼此平行地縱向延伸。部分510在過孔508第一行506A和鰭切割410(1)之間。部分510也被稱為位元單元終止部分510,因為部分510包括在列406(1)和406(2)中的電路結構518(1)和518(2),以用於圖1中的SRAM位元單元電路104在行408的第一側上的末端終止。部分516在鰭切割410(3)和過孔508的第二行506B之間。部分516也是位元單元終止部分516,因為部分516包括在列406(1)和406(2)中的電路結構520(1)和520(2),以用於圖1中的SRAM位元單元電路104在行408的第二側上的末端終止。
井接頭單元400的部分512在鰭切割410(1)和鰭切割410(2)之間。部分512也是注入有P型摻雜劑材料的P型注入區域512。雙邊P型井接頭522被設置在第一列406(1)中的N井404和第二列406(2)中的N井404之間的P型基板402中的P型注入區域512中,部分地位於每一列406(1)和406(2)中的井接頭單元400內。具體而言,雙邊P型井接頭522位於P型注入區域512和P型基板402重疊或相交的地方。注入有P型摻雜劑的P型基板402增加了P型井接頭522的導電性,這提供了到P型基板402的低電阻連接,接地電壓VSS可以被提供到該P型基板402以避免閂鎖。由於P型基板402不間斷地延伸到井接頭單元400的行408的兩側,所以雙邊P型井接頭522平行地向井接頭單元400的第一側上的SRAM位元單元電路104中的P型基板402並且向井接頭單元400的第二側上的SRAM位元單元電路104中的P型基板402提供接地電壓VSS。因此,針對每一列在井接頭電路400中採用一個雙邊P型井接頭522代替圖2和圖3中的井接頭單元202中的第一和第二P型井接頭302A和302B。如上所指出,P型井接頭522位於P型基板402內,P型基板402部分地位於第一列406(1)中的井接頭單元400內並且部分地位於第二列406(2)中的井接頭單元400內。類似地,另一P型井接頭522部分地位於第二列406(2)中的井接頭單元400內,並且部分地位於第三列406(3)中的井接頭單元400內,依此類推,因此行408包括對應於列406(1)-406(x-1)的P型井接頭單元522。
井接頭單元400的部分514也被稱為N型注入區域514,因為行408的部分514(在Y軸方向上延伸)在鰭切割410(2)和鰭切割410(3)之間注入有N型摻雜劑材料(例如磷、砷和/或銻)。N型井接頭524被設置在第一列406(1)中的N井404中的N型注入區域514中,並且另一N型井接頭524被設置在第二列406(2)中的N井404中的N型注入區域514中。具體而言,N型井接頭524位於N型注入區域514和N井404重疊或相交的地方。就此而言,向N井404提供低電阻的電源電壓VDD以避免閂鎖。N井404在行408的兩側上延伸到SRAM陣列電路100中,並且向與井接頭單元400的第二側上的SRAM位元單元電路104並聯的井接頭單元400的第一側上的SRAM位元單元電路104提供電源電壓VDD。
相應列406(1)和406(2)中的N井408在一個或多個金屬層(未示出)中彼此電耦接,這比圖2中的垂直N井210提供了在N井404之間更低的電阻路徑。此外,圖5中的井接頭單元400在寬度上(即,閘極間距P
GATE的14倍)比圖3中的井接頭單元202(即,閘極間距P
GATE的18倍)更窄,因為井接頭單元400不包括垂直N井210。與井接頭單元202的寬度W
202相比,井接頭單元400的寬度W
400的減小在不降低功能和性能的情況下減小了SRAM陣列電路100的寬度,這將降低包含SRAM陣列電路100的IC的成本。
圖6是雙邊P型井接頭522之一的頂視圖圖示,其包括耦接在一起以向P型基板402平行地提供接地電壓VSS的三個折疊指狀物600。圖6示出了在X軸方向上延伸的圖5的鰭502。折疊指狀物600是被設置在多個鰭502的源極/汲極區域602上並在Y軸方向上延伸的金屬或其他導電材料。折疊指狀物600電耦接到多個鰭502的源極/汲極區域602。源極/汲極區域602是鰭502在閘極504之間的部分。多個鰭502的閘極區域604被設置在P型井接頭522中的閘極504下方。閘極區域604由非導電材料606形成,其中閘極部分604上方的閘極502的多晶矽材料被去除以防止鰭502的閘極區域604的啟動。在該示例中,折疊指狀物600各自都耦接到兩個(2個)源極/汲極區域602。在折疊指狀物600之一耦接到閘極區域604兩側上的源極/汲極區域602處形成P-連接件608,以將P型基板402耦接到接地電壓VSS。因此,圖6中的雙邊P型井接頭522包括四個(4個)P-連接件608。過孔610將折疊指狀物600耦接到接收接地電壓VSS的金屬軌612。以這種方式,折疊指狀物600通過P-連接件608平行地將地電壓VSS耦接到P型基板402。
圖7是N型井接頭524的頂視圖圖示,其包括被耦接在一起以向N井404平行地提供電源電壓VDD的三個折疊指狀物700。折疊指狀物700各自耦接到鰭502的源極/汲極區域702,並且在折疊指狀物700耦接到鰭502的閘極區域706兩側上的源極/汲極區域702處形成N-連接件704。折疊指狀物700通過過孔708耦接到接收電源電壓VDD的金屬軌710。以這種方式,折疊指狀物700通過N-連接件704平行地將電源電壓VDD耦接到N井404。N型井接頭524雙邊地(即,到圖5中的井接頭單元400的兩側上的N井的面積)提供電源電壓404。
雙邊P型井接頭522和N型井接頭524的詳細視圖分別在圖8和圖9中更詳細地示出。也在圖4-圖7中示出的圖8和圖9中的特徵具有與圖4-圖7中相同的標籤。
圖8是P型注入區域512中的P型基板402上的鰭800和N型注入區域514中的N井404上的鰭802的截面端視圖的圖示。鰭800和802對應於圖5-圖7中的鰭502。圖8示出了耦接到鰭800的圖6的折疊指狀物600之一的側視圖和耦接到鰭802的圖7的折疊指狀物700之一的側視圖。折疊指狀物600和700由金屬層804和806形成。圖8還示出了將折疊指狀物600耦接到金屬軌612的過孔610以及將折疊指狀物700耦接到金屬軌710的過孔708。在圖8中,金屬軌612和710通過過孔810進一步耦接到上部金屬層808。
圖9是圖8中形成P型井接頭522中的P-連接件608的鰭800和形成N型井接頭524中的N-連接件704的N井404上的鰭802的橫截面側視圖的圖示。圖9示出了分別耦接到金屬軌612和710的折疊指狀物600和700和閘極504以及耦接到上部金屬層804的過孔806的端視圖。在金屬軌612耦接到閘極區域604兩側上的源極/汲極區域602處形成P-連接件608,並且在金屬軌710耦接到閘極區域706兩側上的源極/汲極區域702處形成N-連接件704。
圖10圖示了井接頭單元1000,其詳細程度對應於圖5中的井接頭單元400的圖示。井接頭單元1000的示例性方面對應於上面討論的井接頭單元400的那些方面。圖10示出了在X軸方向上延伸的鰭1002和在Y軸方向上延伸的閘極1004,它們以閘極間距P
GATE分開。雙邊P型井接頭1006平行地向井接頭單元1000兩側上的P型基板1008提供接地電壓VSS。每個雙邊P型井接頭1006被部分地設置在第一列1010(1)中的第一井接頭單元1000內並且被部分地設置在第二列1010(2)中的第二井接頭單元1000內。然而,每個P型井接頭1006包括八個(8個)P-連接件1012,而不是雙邊P型井接頭522的四個(4個)P-連接件608。井接頭單元1000包括鰭切割1014(1)-1014(3)分隔部分1016、1018、1020和1022,它們分別對應於井接頭單元400的部分510、512、514和516。如井接頭單元400的寬度W
400,井接頭單元1000的寬度W
1000等於閘極間距P
GATE的十四(14)倍。圖10中的井接頭單元1000包括被設置在第一列1010(1)中的N井1028(1)中的N型注入區域1026中的N型井接頭1024(1)和被設置在第二列1010(2)中的N井1028(2)中的N型注入區域1026中的另一N型井接頭1024(2)。N型注入區域1026被設置在井接頭單元1000的部分1020中。N型井接頭1024(1)和1024(2)對應於圖5中的N型井接頭524。
圖11圖示了包括由一個或多個積體電路(IC)1102形成的射頻(RF)元件的示例性無線通訊設備1100,其中任何IC 1102都可以包括示例性SRAM陣列電路,其中如圖4、圖5和圖10中所圖示並且根據本文公開的任何方面,水平N井之間的P型井接頭向井接頭單元行的兩側上的P型基板提供接地電壓VSS以減少閂鎖。作為示例,無線通訊設備1100可以包括或被提供在任何上述設備中。如圖11中所示,無線通訊設備1100包括收發器1104和資料處理器1106。資料處理器1106可以包括用於儲存資料和程式碼的記憶體。收發器1104包括支援雙向通訊的發射器1108和接收器1110。一般來說,無線通訊設備1100可以包括用於任何數目的通訊系統和頻帶的任何數目的發射器1108和/或接收器1110。收發器1104的全部或一部分可以在一個或多個模擬IC、RFIC、混合訊號IC等上實現。
發射器1108或接收器1110可以用超外差架構或直接轉換架構來實現。在超外差架構中,訊號在RF和基帶之間分多個階段進行頻率轉換,例如,在一個階段從RF轉換到中頻(IF),然後在另一階段從IF轉換到基帶。在直接轉換架構中,訊號在一個階段中在RF和基帶之間進行頻率轉換。超外差和直接轉換架構可以使用不同的電路塊和/或具有不同的要求。在圖11中的無線通訊設備1100中,發射器1108和接收器1110以直接轉換架構來實現。
在發射路徑中,資料處理器1106處理要被發射的資料並向發射器1108提供I和Q類比輸出訊號。在示例性無線通訊設備1100中,資料處理器1106包括數位類比轉換器(DAC)1112(1)、1112(2),用於將資料處理器1106所生成的數位訊號轉換成I和Q類比輸出訊號(例如I和Q輸出電流),以供進一步處理。
在發射器1108內,低通濾波器1114(1)、1114(2)分別對I和Q類比輸出訊號進行濾波,以去除由先前的數位類比轉換所引起的不想要的訊號。放大器(AMP)1116(1)、1116(2)分別放大來自低通濾波器1114(1)、1114(2)的訊號,並提供I和Q基帶訊號。上變頻器1118通過混頻器1120(1)、1120(2)利用來自TX LO訊號產生器1122的I和Q發射(TX)本地振盪器(LO)訊號對I和Q基帶訊號進行上變頻,以提供上變頻訊號1124。濾波器1126對上變頻訊號1124進行濾波以去除由上變頻引起的不想要的訊號以及接收頻帶中的雜訊。功率放大器(PA)1128放大來自濾波器1126的上變頻訊號1124以獲得所期望的輸出功率位準並提供發射RF訊號。發射RF訊號通過雙工器或開關1130進行路由並經由天線1132進行發射。
在接收路徑中,天線1132接收由基站發射的訊號並提供接收到的RF訊號,該RF訊號通過雙工器或開關1130進行路由並被提供給低雜訊放大器(LNA)1134。雙工器或開關1130被設計用於以特定的接收(RX)到TX雙工器頻率分離來操作,以使得RX訊號與TX訊號隔離。接收到的RF訊號由LNA 1134放大並由濾波器1136濾波以獲得所期望的RF輸入訊號。下變頻混頻器1138(1)、1138(2)將濾波器1136的輸出與來自RX LO訊號產生器1140的I和Q RX LO訊號(即,LO_I和LO_Q)混頻以生成I和Q基帶訊號。I和Q基帶訊號由AMP 1142(1)、1142(2)放大並進一步由低通濾波器1144(1)、1144(2)濾波以獲得I和Q類比輸入訊號,這些訊號被提供給資料處理器1106。在該示例中,資料處理器1106包括類比數位轉換器(ADC)1146(1)、1146(2),用於將類比輸入訊號轉換成數位訊號以由資料處理器1106進一步處理。
在圖11的無線通訊設備1100中,TX LO訊號產生器1122生成被用於上變頻的I和Q TX LO訊號,而RX LO訊號產生器1140生成被用於下變頻的I和Q RX LO訊號。每個LO訊號都是具有特定基頻的週期性訊號。TX鎖相環(PLL)電路1148接收來自資料處理器1106的時序資訊並生成被用來調整來自TX LO訊號產生器1122的TX LO訊號的頻率和/或相位的控制訊號。類似地,RX PLL電路1150接收來自資料處理器1106的時序資訊並生成被用來調整來自RX LO訊號產生器1140的RX LO訊號的頻率和/或相位的控制訊號。
無線通訊設備1100可以被提供或集成到任何基於處理器的設備中,無線通訊設備1100各自都包括示例性SRAM陣列,其中如圖4、圖5和圖10中所圖示並且根據本文所公開的任何方面,水平N井之間的P型井接頭平行地向位於井接頭單元行的兩側上的P型基板提供接地電壓連接以減少閂鎖。示例但不限於包括機上盒、娛樂單元、導航設備、通訊設備、固定位置資料單元、移動位置資料單元、全球定位系統(GPS)設備、行動電話、蜂窩電話、智慧型電話、會話發起協定(SIP)電話、平板電腦、平板手機、伺服器、電腦、可攜式電腦、行動計算設備、可穿戴計算設備(例如,智慧手錶、健康或健身追蹤器、眼鏡等)、桌上型電腦、個人數位助理(PDA)、監視器、電腦監視器、電視、調諧器、收音機、衛星收音機、音樂播放機、數位音樂播放機、可攜式音樂播放機、數位視訊播放機、視頻播放機、數位視訊光碟(DVD)播放機、可攜式數位視訊播放機、汽車、車輛組件、航空電子系統、無人機和多旋翼飛行器。
就此而言,圖12圖示了包括SRAM陣列的基於處理器的系統1200的示例,其中如圖4、圖5和圖10中所圖示並且根據本文公開的任何方面,水平N井之間的P型井接頭平行地向井接頭單元行的兩側上的P型基板提供接地電壓連接以減少閂鎖。在該示例中,基於處理器的系統1200包括一個或多個中央處理器單元(CPU)1202,其也可以被稱為CPU或處理器核心,每個包括一個或多個處理器1204。(多個)CPU 1202可以具有耦接到(多個)處理器1204的快取記憶體1206,用於快速存取臨時儲存的資料。作為示例,(多個)處理器1204可以包括示例性SRAM陣列電路,其中如圖4、圖5和圖10中所圖示並且根據本文公開的任何方面,水平N井之間的P型井接頭向井接頭單元行的兩側上的P型基板提供接地電壓VSS以減少閉鎖。(多個)CPU 1202耦接到系統匯流排1208並且可以將包含在基於處理器的系統1200中的主設備和從設備相互耦接。眾所周知,(多個)CPU 1202通過在系統匯流排1208上交換位址、控制和資料資訊來與這些其他設備通訊。例如,(多個)CPU 1202可以將匯流排事務請求傳送到作為從設備示例的記憶體控制器1210。儘管圖12中未圖示,但是可以提供多個系統匯流排1208,其中每個系統匯流排1208構成不同的結構。
其他主設備和從設備可以連接到系統匯流排1208。如圖12中所圖示,這些設備可以包括記憶體系統1212,作為示例,該記憶體系統1212包括儲存控制器1210和一個或多個記憶體陣列1214、一個或多個輸入設備1216、一個或多個輸出設備1218、一個或多個網路介面設備1220以及一個或多個顯示控制器1222。記憶體系統1212、一個或多個輸入設備1216、一個或多個輸出設備1218、一個或多個網路介面設備1220和一個或多個顯示控制器1222中的每一個可以包括示例性SRAM陣列電路,其中如圖4、圖5和圖10中所圖示並且根據本文公開的任何方面,水平N井之間的P型井接頭向井接頭單元行的兩側上的P型基板提供接地電壓VSS以減少閂鎖。(多個)輸入設備1216可以包括任何類型的輸入設備,包括但不限於輸入鍵、開關、語音處理器等。(多個)輸出設備1218可以包括任何類型的輸出設備,包括但不限於音訊、視頻、其他視覺指示器等。(多個)網路介面設備1220可以是被配置為允許與網路1224交換資料的任何設備。網路1224可以是任何類型的網路,包括但不限於有線或無線網路、專用或公共網路、區域網(LAN)、無線區域網(WLAN)、廣域網路(WAN)、BLUETOOTH™網路和網際網路。(多個)網路介面設備1220可以被配置為支援所期望的任何類型的通訊協定。
(多個)CPU 1202還可以被配置為通過系統匯流排1208存取(多個)顯示控制器1222以控制發送到一個或多個顯示器1226的資訊。(多個)顯示控制器1222將資訊發送到(多個)顯示器1226以經由一個或多個視頻處理器1228來顯示,視頻處理器1228將要被顯示的資訊處理成適合(多個)顯示器1226的格式。(多個)顯示器1226可以包括任何類型的顯示器,包括但不限於陰極射線管(CRT)、液晶顯示器(LCD)、電漿顯示器、發光二極體(LED)顯示器等。(多個)顯示控制器1222、(多個)顯示器1226和/或(多個)視頻處理器1228可以包括示例性SRAM陣列電路,其中如圖4、圖5和圖10中所圖示並且根據本文公開的任何方面,水平N井之間的P型井接頭向井接頭單元行的兩側上的P型基板提供接地電壓VSS以減少閂鎖。
本領域通常知識者將進一步瞭解,結合本文公開的各方面描述的各種說明性邏輯塊、模組、電路和演算法可以被實現為電子硬體、儲存在記憶體或另一電腦可讀媒體中並由處理器或其他處理設備執行的指令或兩者的組合。作為示例,本文描述的主設備和從設備可以被採用在任何電路、硬體元件、IC或IC晶片中。本文公開的記憶體可以是任何類型和大小的記憶體,並且可以被配置為儲存所期望的任何類型的資訊。為了清楚地說明這種可互換性,各種說明性元件、塊、模組、電路和步驟已在上面大體上根據它們的功能性進行了描述。如何實現這種功能性取決於特定應用、設計選擇和/或施加在整個系統上的設計約束。熟練的通常知識者可以針對每個特定應用以不同的方式實現所描述的功能性,但是這樣的實現決策不應被解釋為導致背離本公開的範圍。
結合本文公開的各方面描述的各種說明性邏輯塊、模組和電路可以用被設計為執行本文所述功能的處理器、數位訊號處理器(DSP)、專用積體電路(ASIC)、現場可程式設計閘陣列(FPGA)或其他可程式設計邏輯器件、離散閘或電晶體邏輯、離散硬體元件或其任何組合來實現或執行。處理器可以是微處理器,但在替代方案中,處理器可以是任何常規處理器、控制器、微控制器或狀態機。處理器還可以被實現為計算設備的組合(例如,DSP和微處理器的組合、多個微處理器、一個或多個微處理器與DSP核心結合,或者任何其他這樣的配置)。
本文公開的各方面可以被體現在硬體中以及體現在儲存在硬體中的指令中,並且可以駐留在例如隨機存取記憶體(RAM)、快閃記憶體、唯讀記憶體(ROM)、電可程式設計ROM(EPROM)、電可擦除可程式設計ROM(EEPROM)、暫存器、硬碟、抽取式磁碟、CD-ROM或本領域已知的任何其他形式的電腦可讀媒體中。示例性儲存媒體耦接到處理器,以使得處理器可以從儲存媒體讀取資訊以及將資訊寫入到儲存媒體。在替代方案中,儲存媒體可以被集成到處理器中。處理器和儲存媒體可以駐留在ASIC中。ASIC可以駐留在遠端站中。在替代方案中,處理器和儲存媒體可以作為離散元件駐留在遠端站、基站或伺服器中。
還應注意,在本文的任何示例性方面中描述的操作步驟被描述以提供示例和討論。所描述的操作可以以除了所圖示的順序之外的許多不同順序來執行。此外,在單個操作步驟中描述的操作實際上可以在多個不同步驟中執行。此外,可以組合示例性方面中討論的一個或多個操作步驟。應當理解,流程圖中所圖示的操作步驟可以進行許多不同的修改,這對於本領域通常知識者來說是顯而易見的。本領域通常知識者還將理解,可以使用多種不同的技術和科技中的任何一種來表示資訊和訊號。例如,在整個以上描述中可以引用的資料、指令、命令、資訊、訊號、位元、符號和晶片可以由電壓、電流、電磁波、磁場或粒子、光場或粒子或其任何的組合來表示。
提供本公開的前述描述以使得本領域的任何通常知識者能夠製作或使用本公開。對於本領域的通常知識者來說,對本公開的各種修改將是顯而易見的,並且本文所定義的一般原理可以被應用於其他變體。因此,本公開不旨在被限於本文描述的示例和設計,而是要被賦予與本文公開的原理和新穎特徵相一致的最寬範圍。
在以下編號的條款中描述了實現示例:
1. 一種靜態隨機存取記憶體(SRAM)陣列電路,包括:
基板;
多列SRAM位元單元電路,被設置在所述基板上,所述多列中的每一列在第一軸方向上延伸;
多行SRAM位元單元電路,所述多行在與所述第一軸方向正交的第二軸方向上延伸;以及
井接頭單元行,被設置在所述多行中的第一行與所述多行中的第二行之間,所述井接頭單元行包括被設置在所述多列中的每一列中的井接頭單元;
其中:
所述基板包括P型基板;
每一列中的所述井接頭單元包括在所述P型基板中的N井,所述N井在所述第一軸方向上延伸;
所述多列中的第一列中的所述井接頭單元的N井通過所述P型基板而與所述多列中的第二列中的所述井接頭單元的N井分開;以及
P型井接頭被設置在所述第一列中的所述井接頭單元的N井與所述第二列中的所述井接頭單元的N井之間的所述P型基板中,並且向所述井接頭單元行的第一側上的所述SRAM位元單元電路以及向所述井接頭單元行的第二側上的所述SRAM位元單元電路提供接地電壓。
2. 根據條款1所述的SRAM陣列電路,所述第一列中的所述井接頭單元還包括被設置在所述第一列中的所述井接頭單元的N井中的N型井接頭,該N型井接頭向所述井接頭單元行的所述第一側上的所述SRAM位元單元電路以及向所述井接頭單元行的所述第二側上的所述SRAM位元單元電路提供電源電壓。
3. 根據條款2所述的SRAM陣列電路,其中每個井接頭單元還包括:
P型注入區域,在所述第二軸方向上延伸;以及
N型注入區域,在所述第二軸方向上延伸;
其中:
所述P型井接頭被設置在所述P型注入區域中;以及
所述N型井接頭被設置在所述N型注入區域中。
4. 根據條款2和3中任一項所述的SRAM陣列電路,其中P型井接頭包括:
多個P-連接件,該多個P-連接件在所述P型基板上,每個P-連接件包括在閘極區域的第一側上的第一源極/汲極區域和在所述閘極區域的第二側上的第二源極/汲極區域,所述第一源極/汲極區域被電耦接到所述第二源極/汲極區域。
5. 根據條款4所述的SRAM陣列電路,其中所述多個P-連接件中的每個P-連接件中的所述第一源極/汲極區域、所述第二源極/汲極區域和所述閘極區域包括在所述P型基板上的鰭的區域。
6. 根據條款4和5中任一項所述的SRAM陣列電路,其中所述P型井接頭還包括:
第一指狀物,該第一指狀物包括第一金屬層的第一部分,所述第一金屬層的第一部分被耦接到第一多個P-連接件的所述第一源極/汲極區域;
第二指狀物,該第二指狀物包括第一金屬層的第二部分,所述第一金屬層的第二部分被耦接到所述第一多個P-連接件的所述第二源極/汲極區域;以及
第二金屬層,該第二金屬層被電耦接到所述第一指狀物和所述第二指狀物。
7. 根據條款6所述的SRAM陣列電路,其中所述P型井接頭還包括:
第三指狀物,包括所述第一金屬層的第三部分;
第一多個P-連接件的所述第二源極/汲極區域包括第二多個P-連接件的所述第一源極/汲極區域;以及
所述第三指狀物被耦接到所述第二多個P-連接件的所述第二源極/汲極區域。
8. 根據條款4至7中任一項所述的SRAM陣列電路,其中所述P型井接頭包括八個(8個)P-連接件。
9. 根據條款4至7中任一項所述的SRAM陣列電路,其中所述P型井接頭包括十六個(16個)P-連接件。
10. 根據條款4至9中任一項所述的SRAM陣列電路,其中所述第一列中的所述井接頭單元的所述N型井接頭包括:
在所述N井上的多個N-連接件,每個N-連接件包括在閘極區域的第一側上的第一源極/汲極區域和在所述閘極區域的第二側上的第二源極/汲極區域,所述第一源極/汲極區域被電耦接到所述第二源極/汲極區域。
11. 根據條款10所述的SRAM陣列電路,其中所述N型井接頭包括八個(8個)N-連接件。
12. 根據條款3至11中任一項所述的SRAM陣列電路,每個井接頭單元還包括:
鰭,在所述第一軸方向上延伸;
中間鰭切割,在所述第二軸方向上延伸,所述中間鰭切割包括在所述P型注入區域中的所述鰭與所述N型注入區域中的所述鰭之間的鰭間隙。
13. 根據條款12所述的SRAM陣列電路,每個井接頭單元還包括:
第一側位元單元終止,該第一側位元單元終止在所述SRAM位元單元電路的所述多行中的第一行與所述P型注入區域之間;
第一側鰭切割,該第一側鰭切割在所述第一側位元單元終止與所述P型注入區域之間,所述第一側鰭切割包括在所述第一側位元單元終止中的所述鰭與所述P型注入區域中的所述鰭之間的鰭間隙;
第二側位元單元終止,該第二側位元單元終止在所述SRAM位元單元電路的所述多行中的第二行與所述N型注入區域之間;以及
第二側鰭切割,該第二側鰭切割在所述第二側位元單元終止與所述N型注入區域之間,所述第二側鰭切割包括在所述第二側位元單元終止中的所述鰭與所述N型注入區域中的所述鰭之間的鰭間隙。
14. 根據條款12和13中任一項所述的SRAM陣列電路,還包括在所述第二軸方向上在所述鰭上方延伸並且在所述第一軸方向上以閘極間距間隔開的閘極;
其中:
所述井接頭單元行在所述多行中的所述第一行中的第一SRAM位元單元電路與所述多行中的所述第二行中的第二SRAM位元單元電路之間;以及
所述井接頭單元行的寬度等於在所述第一軸方向上的所述閘極間距的十四(14)倍。
15. 條款1至14中任一項的SRAM陣列電路,被集成到射頻(RF)前端模組中。
16. 根據條款1至14中任一項所述的SRAM陣列電路,被集成到從由以下組成的組中選擇的設備中;機上盒;娛樂單元;導航設備;通訊設備;固定位置資料單元;移動位置資料單元;全球定位系統(GPS)設備;行動電話;蜂窩電話;智慧型電話;會話發起協定(SIP)電話;平板電腦;平板手機;伺服器;電腦;可攜式電腦;行動計算設備;可穿戴計算設備;桌上型電腦;個人數位助理(PDA);監視器;電腦監視器;電視;調諧器;收音機;衛星收音機;音樂播放機;數位音樂播放機;可攜式音樂播放機;數位視訊播放機;視頻播放機;數位視訊光碟(DVD)播放機;可攜式數位視訊播放機;汽車;車輛組件;航空電子系統;無人機;以及多旋翼飛行器。
17. 一種積體電路(IC),包括靜態隨機存取記憶體(SRAM)陣列電路,所述SRAM陣列電路包括:
基板;
多列SRAM位元單元電路,該多列SRAM位元單元電路被設置在所述基板上,所述多列中的每一列在第一軸方向上延伸;
多行SRAM位元單元電路,所述多行在與所述第一軸方向正交的第二軸方向上延伸;以及
井接頭單元行,被設置在所述多行中的第一行與所述多行中的第二行之間,所述井接頭單元行包括被設置在所述多列中的每一列中的井接頭單元;
其中:
所述基板包括P型基板;
每一列中的所述井接頭單元包括在所述P型基板中的N井,所述N井在所述第一軸方向上延伸;
所述多列中的第一列中的所述井接頭單元的N井通過所述P型基板而與所述多列中的第二列中的所述井接頭單元的N井分開;以及
P型井接頭被設置在所述第一列中的所述井接頭單元的N井與所述第二列中的所述井接頭單元的N井之間的所述P型基板中,並且向所述井接頭單元行的第一側上的所述SRAM位元單元電路以及向所述井接頭單元行的第二側上的所述SRAM位元單元電路提供接地電壓。
18. 根據條款17所述的IC,所述第一列中的所述井接頭單元還包括被設置在所述第一列中的所述井接頭單元的N井中的N型井接頭,該N型井接頭向所述井接頭單元行的所述第一側上的所述SRAM位元單元電路以及向井接頭單元行的所述第二側上的所述SRAM位元單元電路提供電源電壓。
19. 根據條款18所述的IC,每個井接頭單元還包括:
P型注入區域,在所述第二軸方向上延伸;以及
N型注入區域,在所述第二軸方向上延伸;
其中:
所述P型井接頭被設置在所述P型注入區域中;以及
所述N型井接頭被設置在所述N型注入區域中。
20. 根據條款17至19中任一項所述的IC,SRAM陣列電路還包括在所述第二軸方向上在所述鰭上方延伸並在所述第一軸方向上以閘極間距間隔開的閘極;
其中:
所述井接頭單元行在所述多行中的所述第一行中的第一SRAM位元單元電路與所述多行中的所述第二行中的第二SRAM位元單元電路之間;以及
所述井接頭單元行的寬度等於在所述第一軸方向上的所述閘極間距的十四(14)倍。
100:SRAM陣列電路
102:IC
104:SRAM位元單元電路
106:列
108:行
110:基板
112:周邊電路
114:行
116:井接頭單元
118A:第一行
118B:第二行
200:基板
202:井接頭單元
204:列
206:行
208:水平N井
210:垂直N井
214A:第一P型基板區域
214B:第二P型基板區域
300:N型井接頭
302A,302B:P型井接頭
304:主動區域
306:鰭
308:閘極
310:鰭切割
312(A),312(B):部分/位元單元終止區域
314(A):部分/第一P型注入區域
314(B):部分/第二P型注入區域
316(A),316(B):部分
318(A),318(B):行
320:過孔
322:第一位元單元終止
324:第二位元單元終止
400:井接頭單元
402:P型基板/基板
404:N井
406:列
408:行
410:鰭切割
500:主動區域
502:鰭
504:閘極
506:行
508:過孔
510:部分/位元單元終止部分
512:部分/P型注入區域
514:部分/N型注入區域
516:部分
518,520:電路結構
522:雙邊P型井接頭
524:N型井接頭
600:折疊指狀物
602:源極/汲極區域
604:閘極區域
606:非導電材料
608:P-連接件
610:過孔
612:金屬軌
700:折疊指狀物
702:源極/汲極區域
704:N-連接件
706:閘極區域
708:過孔
710:金屬軌
800,802:鰭
804,806:金屬層
808:上部金屬層
810:過孔
1000:井接頭單元
1002:鰭
1004:閘極
1006:雙邊P型井接頭
1008:P型基板
1010:列
1012:P-連接件
1014:鰭切割
1016,1018,1020,1022:部分
1024:N型井接頭
1026:N型注入區域
1028:N井
1100:無線通訊設備
1102:積體電路(IC)
1104:收發器
1106:資料處理器
1108:發射器
1110:接收器
1112:數位類比轉換器(DAC)
1114:低通濾波器
1116:放大器(AMP)
1118:上變頻器
1120:混頻器
1122:TX LO訊號產生器
1124:上變頻訊號
1126:濾波器
1128:功率放大器(PA)
1130:雙工器或開關
1132:天線
1134:低雜訊放大器(LNA)
1136:濾波器
1138:下變頻混頻器
1140:RX LO訊號產生器
1142:AMP
1144:低通濾波器
1146:類比數位轉換器(ADC)
1200:系統
1202:中央處理器單元(CPU)
1204:處理器
1206:快取記憶體
1208:系統匯流排
1210:記憶體控制器
1212:記憶體系統
1214:記憶體陣列
1216:輸入設備
1218:輸出設備
1220:網路介面設備
1222:顯示控制器
1224:網路
1226:顯示器
1228:視頻處理器
圖1是在兩個記憶體陣列架構配置中的靜態隨機存取記憶體(SRAM)陣列電路的頂視圖的圖示,其中在每個SRAM陣列電路中包括井接頭單元行以減少閂鎖。
圖2是SRAM陣列電路中的井接頭單元中的基板區域的頂視圖的圖示,其中垂直N井將P型基板的區域分成第一側和第二側。
圖3是圖2中的井接頭單元的頂視圖,其包括電路層並示出了SRAM陣列電路的每一列中的垂直N井的每一側上的P型井接頭,以向P型基板提供接地電壓。
圖4是示例性井接頭單元中的基板區域的頂視圖的圖示,其包括在每一列中的N井之間不間斷地延伸的P型基板。
圖5是包括示例性井接頭單元的電路層的圖4中的基板的頂視圖的圖示,其中被設置在水平N井之間的雙邊P型井接頭平行地向井接頭單元行的兩側上的P型基板提供接地電壓。
圖6是P型井接頭的頂視圖的圖示,其中三個折疊指狀物耦接在一起以向P型基板平行地提供接地電壓。
圖7是N型井接頭區域的頂視圖的圖示,其中三個折疊指狀物被耦接在一起以向N井平行地提供電源電壓。
圖8是鰭的橫截面端視圖的圖示,其中P-連接件和N-連接件形成在井接頭單元中。
圖9是鰭的橫截面側視圖的圖示,其中P-連接件和N-連接件形成在井接頭單元中。
圖10是SRAM陣列電路中的另一個示例性井接頭單元的頂視圖圖示,其中被設置在水平P型基板中的雙邊P型井接頭平行地向井接頭單元行的兩側上的P型基板提供接地電壓。
圖11是包括射頻(RF)模組的示例性無線通訊設備的方塊圖,該射頻(RF)模組包括包含圖4、圖5和圖10中的井接頭單元的SRAM陣列。
如圖4、圖5和圖10中所圖示並且根據本文公開的任何方面,圖12是包括示例性SRAM陣列電路的示例性積體電路(IC)封裝的方塊圖,其中水平N井之間的P型井接頭向井接頭單元行的兩側上的P型基板提供接地電壓VSS以減少閂鎖。
100:SRAM陣列電路
102:IC
104:SRAM位元單元電路
106:列
108:行
110:基板
112:周邊電路
114:行
116:井接頭單元
118A:第一行
118B:第二行
Claims (20)
- 一種靜態隨機存取記憶體(SRAM)陣列電路,包括: 基板; 多列SRAM位元單元電路,被設置在所述基板上,所述多列中的每一列在第一軸方向上延伸; 多行所述SRAM位元單元電路,所述多行在與所述第一軸方向正交的第二軸方向上延伸;以及 井接頭單元行,被設置在所述多行中的第一行與所述多行中的第二行之間,所述井接頭單元行包括被設置在所述多列中的每一列中的井接頭單元; 其中: 所述基板包括P型基板; 每一列中的所述井接頭單元包括在所述P型基板中的N井,所述N井在所述第一軸方向上延伸; 所述多列中的第一列中的所述井接頭單元的所述N井通過所述P型基板而與所述多列中的第二列中的所述井接頭單元的所述N井分開;以及 P型井接頭被設置在所述第一列中的所述井接頭單元的所述N井與所述第二列中的所述井接頭單元的所述N井之間的所述P型基板中,並且向所述井接頭單元行的第一側上的所述SRAM位元單元電路以及向所述井接頭單元行的第二側上的所述SRAM位元單元電路提供接地電壓。
- 根據請求項1所述的SRAM陣列電路,所述第一列中的所述井接頭單元還包括被設置在所述第一列中的所述井接頭單元的所述N井中的N型井接頭,所述N型井接頭向所述井接頭單元行的所述第一側上的所述SRAM位元單元電路以及向所述井接頭單元行的所述第二側上的所述SRAM位元單元電路提供電源電壓。
- 根據請求項2所述的SRAM陣列電路,其中每個井接頭單元還包括: P型注入區域,在所述第二軸方向上延伸;以及 N型注入區域,在所述第二軸方向上延伸; 其中: 所述P型井接頭被設置在所述P型注入區域中;以及 所述N型井接頭被設置在所述N型注入區域中。
- 根據請求項2所述的SRAM陣列電路,其中所述P型井接頭包括: 多個P-連接件,所述多個P-連接件在所述P型基板上,每個P-連接件包括在閘極區域的第一側上的第一源極/汲極區域和在所述閘極區域的第二側上的第二源極/汲極區域,所述第一源極/汲極區域被電耦接到所述第二源極/汲極區域。
- 根據請求項4所述的SRAM陣列電路,其中所述多個P-連接件中的每個P-連接件中的所述第一源極/汲極區域、所述第二源極/汲極區域和所述閘極區域包括在所述P型基板上的鰭的區域。
- 根據請求項4所述的SRAM陣列電路,其中所述P型井接頭還包括: 第一折疊指狀物,所述第一折疊指狀物包括第一金屬層的第一部分,所述第一金屬層的第一部分被耦接到第一多個P-連接件的所述第一源極/汲極區域; 第二折疊指狀物,所述第二折疊指狀物包括所述第一金屬層的第二部分,所述第一金屬層的第二部分被耦接到所述第一多個P-連接件的所述第二源極/汲極區域;以及 第二金屬層,所述第二金屬層被電耦接到所述第一折疊指狀物和所述第二折疊指狀物。
- 根據請求項6所述的SRAM陣列電路,其中所述P型井接頭還包括: 第三折疊指狀物,包括所述第一金屬層的第三部分; 所述第一多個P-連接件的所述第二源極/汲極區域包括第二多個P-連接件的所述第一源極/汲極區域;以及 所述第三折疊指狀物被耦接到所述第二多個P-連接件的所述第二源極/汲極區域。
- 根據請求項4所述的SRAM陣列電路,其中所述P型井接頭包括八個(8個)P-連接件。
- 根據請求項4所述的SRAM陣列電路,其中所述P型井接頭包括十六個(16個)P-連接件。
- 10. 根據請求項4所述的SRAM陣列電路,其中所述第一列中的所述井接頭單元的所述N型井接頭包括: 在所述N井上的多個N-連接件,每個N-連接件包括在閘極區域的第一側上的第一源極/汲極區域和在所述閘極區域的第二側上的第二源極/汲極區域,所述第一源極/汲極區域被電耦接到所述第二源極/汲極區域。
- 根據請求項10所述的SRAM陣列電路,其中所述N型井接頭包括八個(8個)N-連接件。
- 根據請求項3所述的SRAM陣列電路,每個井接頭單元還包括: 鰭,在所述第一軸方向上延伸;以及 中間鰭切割,在所述第二軸方向上延伸,所述中間鰭切割包括在所述P型注入區域中的所述鰭與所述N型注入區域中的所述鰭之間的鰭間隙。
- 根據請求項12所述的SRAM陣列電路,每個井接頭單元還包括: 第一側位元單元終止,所述第一側位元單元終止在所述SRAM位元單元電路的所述多行中的所述第一行與所述P型注入區域之間; 第一側鰭切割,所述第一側鰭切割在所述第一側位元單元終止與所述P型注入區域之間,所述第一側鰭切割包括在所述第一側位元單元終止中的所述鰭與所述P型注入區域中的所述鰭之間的鰭間隙; 第二側位元單元終止,所述第二側位元單元終止在所述SRAM位元單元電路的所述多行中的所述第二行與所述N型注入區域之間;以及 第二側鰭切割,所述第二側鰭切割在所述第二側位元單元終止與所述N型注入區域之間,所述第二側鰭切割包括在所述第二側位元單元終止中的所述鰭與所述N型注入區域中的所述鰭之間的鰭間隙。
- 根據請求項12所述的SRAM陣列電路,還包括在所述第二軸方向上在所述鰭上方延伸並且在所述第一軸方向上以閘極間距間隔開的閘極; 其中: 所述井接頭單元行在所述多行中的所述第一行中的第一SRAM位元單元電路與所述多行中的所述第二行中的第二SRAM位元單元電路之間;以及 所述井接頭單元行的寬度等於在所述第一軸方向上的所述閘極間距的十四(14)倍。
- 根據請求項1所述的SRAM陣列電路,被集成到射頻(RF)前端模組中。
- 根據請求項1所述的SRAM陣列電路,被集成到從由以下組成的組中選擇的設備中;機上盒;娛樂單元;導航設備;通訊設備;固定位置資料單元;移動位置資料單元;全球定位系統(GPS)設備;行動電話;蜂窩電話;智慧型電話;會話發起協定(SIP)電話;平板電腦;平板手機;伺服器;電腦;可攜式電腦;行動計算設備;可穿戴計算設備;桌上型電腦;個人數位助理(PDA);監視器;電腦監視器;電視;調諧器;收音機;衛星收音機;音樂播放機;數位音樂播放機;可攜式音樂播放機;數位視訊播放機;視頻播放機;數位視訊光碟(DVD)播放機;可攜式數位視訊播放機;汽車;車輛組件;航空電子系統;無人機;以及多旋翼飛行器。
- 一種積體電路(IC),包括靜態隨機存取記憶體(SRAM)陣列電路,所述SRAM陣列電路包括: 基板; 多列SRAM位元單元電路,所述多列SRAM位元單元電路被設置在所述基板上,所述多列中的每一列在第一軸方向上延伸; 多行所述SRAM位元單元電路,所述多行在與所述第一軸方向正交的第二軸方向上延伸;以及 井接頭單元行,被設置在所述多行中的第一行與所述多行中的第二行之間,所述井接頭單元行包括被設置在所述多列中的每一列中的井接頭單元; 其中: 所述基板包括P型基板; 每一列中的所述井接頭單元包括在所述P型基板中的N井,所述N井在所述第一軸方向上延伸; 所述多列中的第一列中的所述井接頭單元的所述N井通過所述P型基板而與所述多列中的第二列中的所述井接頭單元的所述N井分開;以及 P型井接頭被設置在所述第一列中的所述井接頭單元的所述N井與所述第二列中的所述井接頭單元的所述N井之間的所述P型基板中,並且向所述井接頭單元行的第一側上的所述SRAM位元單元電路以及向所述井接頭單元行的第二側上的所述SRAM位元單元電路提供接地電壓。
- 根據請求項17所述的IC,所述第一列中的所述井接頭單元還包括被設置在所述第一列中的所述井接頭單元的所述N井中的N型井接頭,所述N型井接頭向所述井接頭單元行的所述第一側上的所述SRAM位元單元電路以及向所述井接頭單元行的所述第二側上的所述SRAM位元單元電路提供電源電壓。
- 根據請求項18所述的IC,每個井接頭單元還包括: P型注入區域,在所述第二軸方向上延伸;以及 N型注入區域,在所述第二軸方向上延伸; 其中: 所述P型井接頭被設置在所述P型注入區域中;以及 所述N型井接頭被設置在所述N型注入區域中。
- 根據請求項17所述的IC,所述SRAM陣列電路還包括在所述第二軸方向上在所述鰭上方延伸並且在所述第一軸方向上以閘極間距間隔開的閘極; 其中: 所述井接頭單元行在所述多行中的所述第一行中的第一SRAM位元單元電路與所述多行中的所述第二行中的第二SRAM位元單元電路之間;以及 所述井接頭單元行的寬度等於在所述第一軸方向上的所述閘極間距的十四(14)倍。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/217,067 | 2021-03-30 | ||
| US17/217,067 US11469239B1 (en) | 2021-03-30 | 2021-03-30 | Static random-access memory (SRAM) array circuits including bilateral well tap cells with reduced width folded finger structure |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW202303936A true TW202303936A (zh) | 2023-01-16 |
Family
ID=80683256
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111104407A TW202303936A (zh) | 2021-03-30 | 2022-02-07 | 包括具有寬度減小的折疊指狀結構的雙邊井接頭單元的靜態隨機存取記憶體(sram)陣列電路 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US11469239B1 (zh) |
| EP (1) | EP4315335A1 (zh) |
| CN (1) | CN117015828A (zh) |
| TW (1) | TW202303936A (zh) |
| WO (1) | WO2022212979A1 (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI892235B (zh) * | 2023-03-09 | 2025-08-01 | 台灣積體電路製造股份有限公司 | 半導體結構 |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR102772412B1 (ko) * | 2019-11-29 | 2025-02-25 | 삼성전자주식회사 | 집적회로 소자 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9691471B2 (en) * | 2014-09-15 | 2017-06-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | SRAM cells with vertical gate-all-round MOSFETs |
| US10490558B2 (en) * | 2017-05-31 | 2019-11-26 | Qualcomm Incorporated | Reducing or avoiding mechanical stress in static random access memory (SRAM) strap cells |
| US10515687B2 (en) * | 2017-09-28 | 2019-12-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Strap cell design for static random access memory (SRAM) array |
| US11127746B2 (en) | 2019-01-31 | 2021-09-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin-based strap cell structure for improving memory performance |
| US11043595B2 (en) * | 2019-06-14 | 2021-06-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Cut metal gate in memory macro edge and middle strap |
-
2021
- 2021-03-30 US US17/217,067 patent/US11469239B1/en active Active
-
2022
- 2022-02-07 TW TW111104407A patent/TW202303936A/zh unknown
- 2022-02-09 CN CN202280019142.5A patent/CN117015828A/zh active Pending
- 2022-02-09 WO PCT/US2022/070576 patent/WO2022212979A1/en not_active Ceased
- 2022-02-09 EP EP22708716.0A patent/EP4315335A1/en active Pending
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI892235B (zh) * | 2023-03-09 | 2025-08-01 | 台灣積體電路製造股份有限公司 | 半導體結構 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN117015828A (zh) | 2023-11-07 |
| US20220320114A1 (en) | 2022-10-06 |
| WO2022212979A1 (en) | 2022-10-06 |
| EP4315335A1 (en) | 2024-02-07 |
| US11469239B1 (en) | 2022-10-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10861852B2 (en) | Three-dimensional (3D), vertically-integrated field-effect transistors (FETs) for complementary metal-oxide semiconductor (CMOS) cell circuits | |
| US12532779B2 (en) | Stacked complementary field effect transistor (CFET) and method of manufacture | |
| US11295991B2 (en) | Complementary cell circuits employing isolation structures for defect reduction and related methods of fabrication | |
| US10497702B2 (en) | Metal-oxide semiconductor (MOS) standard cells employing electrically coupled source regions and supply rails to relax source-drain tip-to-tip spacing between adjacent MOS standard cells | |
| US11973019B2 (en) | Deep trench capacitors in an inter-layer medium on an interconnect layer of an integrated circuit die and related methods | |
| CN110036478A (zh) | 采用电耦合到金属分流器的电压轨以减少或避免电压降的增加的标准单元电路 | |
| US20190319022A1 (en) | Cell circuits formed in circuit cells employing offset gate cut areas in a non-active area for routing transistor gate cross-connections | |
| TW202303936A (zh) | 包括具有寬度減小的折疊指狀結構的雙邊井接頭單元的靜態隨機存取記憶體(sram)陣列電路 | |
| TW202232576A (zh) | 採用後側-前側連接結構以將後側佈線耦合到前側佈線的電路,以及相關的互補金屬氧化物半導體(cmos)電路和方法 | |
| US10490558B2 (en) | Reducing or avoiding mechanical stress in static random access memory (SRAM) strap cells | |
| US11658250B2 (en) | Metal-oxide semiconductor (MOS) capacitor (MOSCAP) circuits and MOS device array bulk tie cells for increasing MOS device array density | |
| US11942414B2 (en) | Integrated circuits (ICs) employing directly coupled metal lines between vertically-adjacent interconnect layers for reduced coupling resistance, and related methods | |
| US20250267932A1 (en) | Recessed through-die vertical interconnect accesses to back-side power distribution networks and related methods | |
| US20250293146A1 (en) | Stacked metal-oxide-metal (mom) capacitor(s) in front side and back side metallization layer(s) of semiconductor die, and related integrated circuit (ic) packages and fabrication methods | |
| US20240379679A1 (en) | Three-dimensional (3d) dual complementary circuit structures and related fabrication methods | |
| US20250079337A1 (en) | Integrated circuits with two-side metallization and external stiffening layer and related fabrication methods | |
| US20250185300A1 (en) | Electronic devices employing thin-gate insulator transistors coupled to varactors to reduce gate-to-source/drain voltage to avoid voltage breakdown, and related fabrication methods | |
| US20240079352A1 (en) | Integrated circuit (ic) packages employing capacitor interposer substrate with aligned external interconnects, and related fabrication methods | |
| EP4508683A1 (en) | Integrated circuits employing multi-pattern metallization to optimize metal interconnect spacing and related fabrication method | |
| TW202249237A (zh) | 具有多行列狀晶粒互連的積體電路(ic)和包括高密度晶粒到晶粒(d2d)互連的ic封裝 | |
| TW202223887A (zh) | 分別被佈置在cim位元單元陣列電路中包括讀字線(rwl)電路的cim位元單元電路佈局的定向上的記憶體中計算(cim)位元單元電路 |