[go: up one dir, main page]

TW202306120A - 具有介電鰭片結構的半導體裝置 - Google Patents

具有介電鰭片結構的半導體裝置 Download PDF

Info

Publication number
TW202306120A
TW202306120A TW111117054A TW111117054A TW202306120A TW 202306120 A TW202306120 A TW 202306120A TW 111117054 A TW111117054 A TW 111117054A TW 111117054 A TW111117054 A TW 111117054A TW 202306120 A TW202306120 A TW 202306120A
Authority
TW
Taiwan
Prior art keywords
nanostructures
gate structure
gate
dielectric fin
transistor
Prior art date
Application number
TW111117054A
Other languages
English (en)
Inventor
張盟昇
黃家恩
蘇俊鐘
王志慶
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202306120A publication Critical patent/TW202306120A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • H10W20/491
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/20Programmable ROM [PROM] devices comprising field-effect components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/20Programmable ROM [PROM] devices comprising field-effect components
    • H10B20/25One-time programmable ROM [OTPROM] devices, e.g. using electrically-fusible links
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/031Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/43FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 1D charge carrier gas channels, e.g. quantum wire FETs or transistors having 1D quantum-confined channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • H10D30/6735Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • H10D62/119Nanowire, nanosheet or nanotube semiconductor bodies
    • H10D62/121Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/018Spacers formed inside holes at the prospective gate locations, e.g. holes left by removing dummy gates
    • H10P14/3452
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B20/00Read-only memory [ROM] devices
    • H10B20/60Peripheral circuit regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/014Manufacture or treatment of FETs having zero-dimensional [0D] or one-dimensional [1D] channels, e.g. quantum wire FETs, single-electron transistors [SET] or Coulomb blockade transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Nanotechnology (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Memories (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)

Abstract

一種半導體裝置,包括沿第一側向方向延伸的複數個第一奈米結構。半導體裝置包括沿第一側向方向延伸的複數個第二奈米結構。半導體裝置包括沿垂直於第一側向方向的第二側向方向緊鄰複數個第一奈米結構中之各者的第一側壁設置的介電鰭片結構。半導體裝置包括包覆複數個第一奈米結構中之各者周圍(除第一側壁以外)的第一閘極結構。半導體裝置包括橫跨複數個第二奈米結構的第二閘極結構。

Description

具有電介質鰭片結構的半導體記憶體裝置
無。
積體電路(integrated circuit,IC)有時包括一次性可程式(one-time-programmable,OTP)記憶體,以提供非揮發性記憶體(non-volatile memory,NVM),當IC斷電時,其中的資料不會丟失。一類型之OTP裝置包括反熔絲記憶體。反熔絲記憶體包括多個反熔絲記憶體單元(或位元單元),其端子在程式化之前斷開,且在程式化之後短路(例如,經連接)。反熔絲記憶體可基於金屬氧化物半導體(metal-oxide-semiconductor,MOS)技術。例如,反熔絲記憶體單元可包括程式化MOS電晶體(或MOS電容器)及串聯耦合的至少一個讀取MOS電晶體。程式化MOS電晶體的閘極介電質可擊穿,以使程式化MOS電晶體的閘極及源極或汲極待經互連。取決於程式化MOS電晶體的閘極介電質是否擊穿,可由反熔絲記憶體單元經由讀取流動穿過程式化MOS電晶體及讀取MOS電晶體的合成電流來呈現不同的資料位元。由於反熔絲單元的程式化狀態無法經由逆向工程判定,故反熔絲記憶體具有逆向工程證明的優勢特徵。
以下揭示內容提供用於實施所提供標的物的不同特徵的許多不同實施例、或實例。下文描述組件及配置的特定實例以簡化本發明。當然,這些僅為實例且非意欲為限制性的。舉例而言,在以下描述中第一特徵於第二特徵上方或上的形成可包括第一特徵與第二特徵直接接觸地形成的實施例,且亦可包括額外特徵可形成於第一特徵與第二特徵之間使得第一特徵與第二特徵可不直接接觸的實施例。此外,本發明在各種實例中可重複參考數字及/或字母。此重複係出於簡單及清楚之目的,且本身且不指明所論述之各種實施例及/或組態之間的關係。
此外,為了便於描述,在本文中可使用空間相對術語,諸如「在……下方」、「在……之下」、「下部」、「在……之上」、「上部」、「頂部」、「底部」及類似者,來描述諸圖中圖示之一個元件或特徵與另一(多個)元件或特徵之關係。空間相對術語意欲涵蓋除了諸圖中所描繪的定向以外的裝置在使用或操作時的不同定向。器件可另外定向(旋轉90度或處於其他定向),且本文中所使用之空間相對描述符可類似地加以相應解釋。
一般而言,反熔絲記憶體的單元形成為陣列。陣列包括多個列及多個行,其中至少一個單元設置於諸列中之一者與諸行中之一者的交叉處。可經由沿相應列(例如,字元線(word line,WL))設置的第一存取線與沿相應行(例如,位元線(bit line,BL))設置的第二存取線之個別組合來存取各個單元。用這一陣列組態,多個單元的程式化電晶體可共用諸WL中之一者,而其讀取電晶體分別耦合至不同的BL。
隨著技術節點的不斷縮小,各個單元可由一個以上的程式化電晶體與一個以上的讀取電晶體構成,以提高單元的整體性能(例如,增加其導通電流)。舉例而言,反熔絲單元可具有共用程式化WL的兩個程式化電晶體,及串行耦合至共用讀取WL的程式化電晶體的兩個讀取電晶體。在這一多重程式化/讀取電晶體組態中,存在經由其中程式化電晶體中之一者的額外閘極洩漏。這係因為通常程式化電晶體中之一者用以擊穿以成功程式化該單元。因此,當程式化該單元時,另一程式化電晶體可提供這一洩漏路徑,這可需要在該單元上施加更高位準的程式化電壓。因此,作為整體,反熔絲記憶體的性能及使用壽命可受到負面影響。因此,現存反熔絲記憶體在許多態樣中並不完全令人滿意。
本發明提供包括多個反熔絲記憶體單元的反熔絲記憶體裝置的各種實施例,其中各個反熔絲記憶體單元包括多個程式化電晶體及多個讀取電晶體。在一些實施例中,程式化/讀取電晶體中之各者以奈米結構電晶體組態來組態。舉例而言,程式化/讀取電晶體中之各者可基於閘極全環繞(gate-all-around,GAA)電晶體組態來形成。程式化/讀取電晶體中之各者可具有由多個奈米結構(例如,奈米片、奈米橋、奈米線等)構成的通道、及至少部分包覆奈米結構中之各者周圍的閘極結構。此外,根據各種實施例,各個單元的程式化電晶體的個別閘極結構可藉由介電鰭片結構彼此隔離(例如,實體隔離及電隔離)開。藉由將程式化電晶體的閘極結構彼此隔離開,可有利地消除可能的洩漏路徑(例如,程式化電晶體中之一者)。因此,在所揭示之反熔絲記憶體裝置中可避免現存反熔絲記憶體中所識別的問題。
此外,在一個實施例中,介電鰭片結構可隔離讀取電晶體的各個通道。運用以這一組態形成的讀取電晶體,有利地,各個記憶體單元的面積可顯著減小,這允許在積體電路的給定佔地面積中形成更多的記憶體單元。習知讀取電晶體的通道通常形成於個別不同主動區中,考慮各種設計規則之限制,這些主動區需要以最小間距分離開。因此,使用習知技術製造的現存反熔絲記憶體單元可比揭示之反熔絲記憶體單元佔用顯著更大的佔地面積,這使得將現存反熔絲記憶體單元整合至隨著先進技術不斷發展的積體電路中成為一種挑戰。
第1A圖圖示根據各種實施例的記憶體裝置100。在第1A圖的圖示實施例中,記憶體裝置100包括記憶體陣列102、列解碼器104、行解碼器106、輸入/輸出(input/output,I/O)電路108、及控制邏輯電路110。儘管未在第1A圖中示出,但記憶體裝置100的組件中之全部可操作地彼此耦合並耦合至控制邏輯電路112。儘管在第1A圖的所示實施例中,出於清楚說明之目的,各個組件顯示為分開的方塊,但在一些其他實施例中,第1A圖的所示組件的一些或全部可整合在一起。舉例而言,記憶體陣列102可包括嵌入式I/O電路108。
記憶體陣列102係儲存資料的硬體組件。在一個態樣中,記憶體陣列102體現為半導體記憶體裝置。記憶體陣列102包括複數個記憶體單元(或其他儲存單元)103。記憶體陣列102包括多個列R 1、R 2、R 3、……、R M,各個在第一方向(例如,X方向)上延伸,及複數個行C 1、C 2、C 3、……、C N,各個在第二方向(例如,Y方向)上延伸。諸列/諸行中之各者可包括一或多個導電結構,各個組態為存取線(例如,程式化字元線(programming word line,WLP)、讀取字元線(reading word line,WLR)、位元線(bit line,BL)),這將在下文討論。在一些實施例中,各個記憶體單元103配置於對應列與對應行之交叉中,並可根據經由行與列之個別導電結構的電壓或電流來操作。
在本發明的一些態樣中,各個記憶體單元103實施為反熔絲記憶體單元,其包括串聯耦合的第一電晶體集合與第二電晶體集合。第一電晶體集合可各個用作記憶體單元的程式化電晶體,且第二電晶體集合可各個用作記憶體單元的讀取電晶體。用介電鰭片結構彼此隔離開的第一電晶體集合中之至少一者可藉由WLP閘通;及可由或可不由介電鰭片結構彼此隔離開的第二電晶體集合可藉由WLR閘通,這將在下文討論。儘管本發明係針對將記憶體單元103實施為反熔絲記憶體單元,但應理解,記憶體單元103可包括各種其他記憶體單元中之任意者,同時仍在本發明的範疇內。
列解碼器104係可接收記憶體陣列102的列位址並斷言列位址處的導電結構(例如,字元線)的硬體組件。行解碼器106係可接收記憶體陣列102的行位址並斷言行位址處的一或多個導電結構(例如,位元線、源極線)的硬體組件。I/O電路108係可存取(例如,讀取、程式化)經由列解碼器104及行解碼器106斷言的記憶體單元103中之各者的硬體組件。控制邏輯電路110係可控制經耦合組件(例如,102至108)的硬體組件。
第1B圖圖示根據一些實施例的記憶體裝置100的一部分(例如,記憶體單元103中之一些)的實例電路圖。在第1B圖的所示實例中,顯示記憶體陣列102的反熔絲記憶體單元130A、130B、130C、及130D。儘管顯示四個反熔絲記憶體單元103A~D,但應理解,記憶體陣列102可具有任意數目的反熔絲記憶體單元,同時仍在本發明的範疇內。
如上所述,記憶體單元103可配置成陣列。在第1B圖中,記憶體單元103A與103B可設置於同一列中,但分別在不同的行中;且記憶體單元103C與103D可設置於同一列中,但分別在不同的行中。舉例而言,記憶體單元103A與103B設置於列R 1中,但分別在行C 1及C 2中;記憶體單元103C與103D設置於列R 2中,但分別在行C 1及C 2中。用這一組態,記憶體單元中之各者可分別操作地耦合至相應列與行中的存取線。
舉例而言,在第1B圖中,記憶體單元103A操作地耦合至列R 1中的程式化字元線及讀取字元線(以下分別稱為WLP1及WLR1)及行C 1中的位元線(以下分別稱為BL1);記憶體單元103B操作地耦合至列R 1中的WLP1及WLR1及行C 2中的位元線(以下稱為BL2);記憶體單元103C操作地耦合至列R 2中的程式化字元線及讀取字元線(以下分別稱為WLP2及WLR2)及行C 1中的BL1;且記憶體單元103D操作地耦合至列R 2中的WLP2及WLR2及行C 2中的BL2。
在一些實施例中,記憶體單元103A~D中之各者可經由個別WLR、WLP、及BL操作地耦合至I/O電路108以供存取(例如,經程式化、讀取)。舉例而言,I/O電路108可使列解碼器104斷言WLP1及WLR1,並使行解碼器106斷言BL1,以經由WLP1、WLR1、及BL1存取記憶體單元103A。因此,記憶體單元103A~D中之各者可經單獨選擇以進行程式化或讀取。下文將進一步詳細討論程式化及讀取記憶體單元的細節。
記憶體單元103A至103D中之各者包括多個程式化電晶體及多個讀取電晶體,其中程式化電晶體中之各者串聯耦合至讀取電晶體中之相應一者。此外,根據各種實施例,程式化電晶體中之至少兩者分開閘通,而讀取電晶體可共同閘通。在以下討論中,選擇記憶體單元103A作為代表性實例。
如第1B圖中所示,記憶體單元103A包括程式化電晶體120及122,及讀取電晶體124及126。程式化電晶體120串聯耦合至讀取電晶體124;且程式化電晶體122串聯耦合至讀取電晶體126。程式化電晶體120及122中之各者的源極/汲極端子係浮動的(即,未連接至任何其他功能特徵);且程式化電晶體120及122中之各者的另一源極/汲極端子串聯耦合至相應讀取電晶體124/126的一個源極/汲極端子,其中讀取電晶體124及126的另一源極/汲極端子通常耦合至BL1。
此外,程式化電晶體120由WLP1閘通(即,程式化電晶體120的閘極端子耦合至WLP1),而程式化電晶體122的閘極端子可不耦合至WLP1(或以其他方式自WLP1斷開)。另一方面,讀取電晶體124及126兩者均由WLR1閘通(即,讀取電晶體124及126的兩個閘極端子均耦合至WLR1)。根據本發明的各種實施例,程式化電晶體120及122的閘極端子(形成為如下所述的閘極結構)可藉由形成插入閘極結構之間的介電鰭片結構而彼此隔離開。這一介電鰭片結構亦可隔離程式化電晶體120及122的通道結構,從而使得各個通道結構的周邊,除與介電鰭片結構接觸(或以其他方式緊鄰介電鰭片結構設置)的側壁中之一者以外,由相應閘極結構包覆。下文將結合第4A圖至第4C圖討論所揭示之介電鰭片結構的細節。
參考第2圖,提供根據一些實施例的記憶體單元103A的進一步詳細電路圖,以圖示記憶體單元103中之各者的操作。如圖所示,程式化/讀取電晶體120至126中之各者可包括n型金屬氧化物半導體場效電晶體(n型MOSFET)或有時稱為NMOS電晶體。然而,應理解,程式化/讀取電晶體120至126中之各者可包括p型金屬氧化物半導體場效電晶體(p型MOSFET),同時仍在本發明的範疇內。
具體地,程式化電晶體120及122使其個別汲極端子120D及122D浮動(例如,未耦合至任何功能),且其個別源極端子120S及122S分別耦合至讀取電晶體124的汲極端子124D及讀取電晶體126的汲極端子126D。讀取電晶體124的源極端子124S及讀取電晶體126的源極端子126S通常耦合至BL1。程式化電晶體120具有耦合至WLP1的閘極端子120G,而程式化電晶體122具有與WLP1隔離的閘極端子122G。另一方面,讀取電晶體124及126具有通常耦合至WLR1的其個別閘極端子124G及126G。
為了程式化記憶體單元103A,藉由透過WLR1將足夠高的電壓(例如,對應於邏輯高狀態的正電壓)供應至閘極端子124G及126G來導通讀取電晶體124及126。在讀取電晶體124及126導通之前、同時或之後,將足夠高的電壓(例如,有時稱為程式化電壓的擊穿電壓(breakdown voltage,V BD))施加於WLP1,並將足夠低的電壓(例如,對應於邏輯低狀態的正電壓或地面電壓)施加於BL1。低電壓(施加於BL1上)可傳遞至源極端子120S,使得V BD將出現於源極端子120S與閘極端子120G之間,從而導致程式化電晶體120的閘極介電質的一部分(例如,源極端子120S與閘極端子120G之間的部分)擊穿。當程式化電晶體122的閘極端子122G自WLP1斷開時,WLP1不受可能經由閘極端子122G感應的任何洩漏電流的影響。因此,可顯著減少WLP1上任何不必要的IR降。換言之,所施加V BD可完全跨越程式化電晶體120的閘極及源極端子。繼而可更有效地程式化記憶體單元103A。
程式化電晶體120的閘極介電質擊穿之後,閘極介電質的互連閘極端子120G與源極端子120S的部分的行為等效於電阻。舉例而言,這一部分可用作電阻器150,如第2圖中所示。在程式化之前(在程式化電晶體120之閘極介電質擊穿之前),BL1與WLP1之間不存在導電路徑,即使讀取電晶體124及126經導通。在程式化之後,當讀取電晶體124及126接通時,BL1與WLP1之間存在導電路徑(例如,透過電阻器150)。
為了讀取記憶體單元103A,類似於程式化,讀取電晶體124及126透過WLR1導通,且BL1耦合至對應於邏輯低狀態的電壓。作為回應,經由WLP1將正電壓施加於程式化電晶體120的閘極端子。如上所述,若程式化電晶體120的閘極介電質未擊穿,則在BL1與WLP1之間不存在導電路徑。因此,相對低的電流自WLP1經由電晶體120以及電晶體124及126兩者傳導至BL1。若程式化電晶體120的閘極介電質經擊穿,則在BL1與WLP1之間存在導電路徑。因此,相對高的電流自WLP1、經由電晶體120(現在相當於電阻器150)以及電晶體124及126兩者傳導至BL1。這一低電流及高電流有時可分別稱為記憶體單元130A的I 及I 。耦合至BL1的I/O電路108(第1圖)的電路組件(例如,感測放大器)可區分I 及I (反之亦然),從而判定記憶體單元130A係呈現邏輯高位準(「1」)或邏輯低位準(「0」)。舉例而言,當讀取I 時,記憶體單元103A可呈現1;而當讀取I 時,記憶體單元103A可呈現0。
第3A圖圖示根據各種實施例的所揭示之反熔絲記憶體單元中之一者(例如,103A)的實例佈局300。如圖所示,佈局300包括用以形成主動區(以下稱為「主動區302」)的圖案302;用以形成介電鰭片結構(以下稱為「介電鰭片結構304」)的圖案304;各個用以形成閘極結構(以下分別稱為「閘極結構306」及「閘極結構308」)的圖案306及308;及用以形成互連結構,例如,MD(以下稱為「MD 310」)的圖案310。
主動區302可沿第一側向方向(例如,X方向)延伸,且介電鰭片結構304亦可沿同一方向延伸,而閘極結構306及308以及MD 310可沿第二不同側向方向(例如,Y方向)延伸。此外,介電鰭片結構304部分延伸跨越主動區302,從而將主動區302的一部分沿Y方向分成兩個部分。換言之,介電鰭片結構304可沿X方向延伸,具有小於主動區302沿同一方向延伸的長度之長度,且介電鰭片結構304設置成比主動區302的另一末端更靠近主動區302的一個末端。舉例而言,在第3A圖中,介電鰭片結構304將主動區302的左側部分分成兩個部分302A及302B,而主動區302的右側部分可保持為單一整片302C。更進一步地,介電鰭片結構304可將閘極結構306分成多個部分,而閘極結構308(及MD 310)可保持為單一整片。舉例而言,介電鰭片結構304將閘極結構306分成部分306A及306B。
根據各種實施例,用於製造反熔絲記憶體陣列的佈局可包括類似於300的多個佈局,這些佈局沿X方向及Y方向重複配置。然而,應理解,這一陣列佈局可包括主動區、介電鰭片結構、及閘極結構中之各者之任意數目,同時仍在本發明的範疇內。舉例而言,陣列佈局不一定具有與主動區數目相同數目之介電鰭片結構,即,一或多個主動區可不由介電鰭片結構分離開。
根據實施例,主動區302由自基板的主表面突出的堆疊結構形成。堆疊包括沿X方向延伸並彼此垂直分離的多個半導體奈米結構(例如,奈米片)。堆疊中由閘極結構306及308覆蓋的半導體結構的部分仍然存在,而其他部分用多個磊晶結構替換。
半導體結構的剩餘部分可組態為相應電晶體的通道,耦合至半導體結構的剩餘部分的兩個側面(或末端)的磊晶結構可組態為電晶體的源極/汲極結構(或端子),及覆蓋(例如,橫跨)半導體結構的剩餘部分的閘極結構的一部分可組態為電晶體的閘極結構(或端子)。
舉例而言,在第3A圖中,由閘極結構部分306A覆蓋的主動區部分302A的一部分可包括彼此垂直分離的多個奈米結構,這些奈米結構可用作程式化電晶體120的通道(第2圖)。用磊晶結構替換設置於閘極結構部分306A的相對側上的主動區部分302A的部分。此類磊晶結構可分別用作程式化電晶體120的源極端子120S/汲極端子120D(第2圖)。閘極結構部分306A可用作程式化電晶體120的閘極端子120G(第2圖)。
由閘極結構部分306B覆蓋的主動區部分302B的一部分可包括彼此垂直分離的多個奈米結構,這些奈米結構可用作程式化電晶體122的通道(第2圖)。用磊晶結構替換設置於閘極結構部分306B的相對側上的主動區部分302B的部分。此類磊晶結構可分別用作程式化電晶體122的源極端子122S/汲極端子122D(第2圖)。閘極結構部分306B可用作程式化電晶體122的閘極端子122G(第2圖)。
由閘極結構308覆蓋的主動區302C的一部分可包括彼此垂直分離的多個奈米結構,這些奈米結構可用作讀取電晶體124的通道及讀取電晶體126的通道(第2圖)。用磊晶結構替換設置於閘極結構308的相對側上的主動區302C的部分。此類磊晶結構可分別用作讀取電晶體124的源極端子124S/汲極端子124D及讀取電晶體126的源極端子126S/汲極端子126S(第2圖)。閘極結構308可分別用作讀取電晶體124的閘極端子124G及讀取電晶體126的閘極端子126G(第2圖)。
此外,介電鰭片結構304亦自基板的主表面突出。這一介電鰭片結構沿基於主動區302形成的堆疊結構的側壁延伸(沿X方向延伸),且因此電晶體通道的各個半導體奈米結構的一個側壁(背離或面向Y方向)與介電鰭片結構接觸。以電晶體120為例,當由閘極端子120G覆蓋時,通道的奈米結構中之各者具有與介電鰭片結構304接觸的側壁。具體地,奈米結構中之各者具有頂表面、底表面、及四個側壁。頂表面及底表面由閘極端子120G包覆。面對X方向的側壁中之兩者分別耦合至源極端子120S/汲極端子120D,背離介電鰭片結構304的側壁中之一者由閘極端子120G包覆,且面向介電鰭片結構304的側壁中之一者與介電鰭片結構304接觸,這將結合第4A圖至第4C圖進一步詳細討論。
對應於第2圖中所示的電路圖,閘極端子120G耦合至程式化字元線(例如,WLP1),而閘極端子122G用介電鰭片結構304自WLP1斷開。汲極端子120D及122D浮動。源極端子120S連接至汲極端子124D,且源極端子122S連接至汲極端子126D。閘極端子124G及126G兩者均耦合至讀取字元線(例如,WLR1)。源極端子124S及126S耦合至位元線(例如,BL1)。在一些實施例中,MD 310可用作BL1。
第3B圖圖示根據各種實施例的所揭示之反熔絲記憶體單元中之一者(例如,103A)的另一實例佈局350。如圖所示,佈局350包括用以形成主動區(以下稱為「主動區352」)的圖案352;用以形成介電鰭片結構(以下稱為「介電鰭片結構354」)的圖案354;各個用以形成閘極結構(以下分別稱為「閘極結構356」及「閘極結構358」)的圖案356及358;及各個用以形成互連結構,例如,MD(以下分別稱為「MD 360」及「MD 362」)的圖案360及362。
主動區352可沿第一側向方向(例如,X方向)延伸,且介電鰭片結構354亦可沿同一方向延伸,而閘極結構356及358以及MD 360及362可沿第二不同側向方向(例如,Y方向)延伸。此外,介電鰭片結構354完全橫跨主動區352延伸,從而將主動區352沿Y方向分成兩個部分。換言之,介電鰭片結構354可沿X方向延伸,具有大於或約等於主動區352沿同一方向延伸的長度之長度。舉例而言,在第3B圖中,介電鰭片結構354將主動區352分成兩個部分352A及352B。更進一步地,介電鰭片結構354可將閘極結構356分成多個部分356A及356B,且將閘極結構358分成多個部分358A及358B。
根據各種實施例,用於製造反熔絲記憶體陣列的佈局可包括類似於350的多個佈局,這些佈局沿X方向及Y方向重複配置。然而,應理解,這一陣列佈局可包括主動區、介電鰭片結構、及閘極結構中之各者之任意數目,同時仍在本發明的範疇內。舉例而言,陣列佈局不一定具有與主動區數目相同數目之介電鰭片結構,即,主動區中之一或多者可不由介電鰭片結構分離開。
根據實施例,主動區352由自基板的主表面突出的堆疊結構形成。堆疊包括沿X方向延伸並彼此垂直分離開的多個半導體奈米結構(例如,奈米片)。堆疊中由閘極結構356及358覆蓋的半導體結構的部分保留,而其他部分用多個磊晶結構替換。
半導體結構的剩餘部分可組態為相應電晶體的通道,耦合至半導體結構剩餘部分的兩個側面(或末端)的磊晶結構可組態為電晶體的源極/汲極結構(或端子),及覆蓋(例如,橫跨)半導體結構的剩餘部分的閘極結構的一部分可組態為電晶體的閘極結構(或端子)。
舉例而言,在第3B圖中,由閘極結構部分356A覆蓋的主動區部分352A的一部分可包括彼此垂直分離的多個奈米結構,這些奈米結構可用作程式化電晶體120的通道(第2圖)。用磊晶結構替換設置於閘極結構部分356A的相對側上的主動區部分352A的部分。此類磊晶結構可分別用作程式化電晶體120的源極端子120S/汲極端子120D(第2圖)。閘極結構部分356A可用作程式化電晶體120的閘極端子120G(第2圖)。
由閘極結構部分356B覆蓋的主動區部分352B的一部分可包括彼此垂直分離的多個奈米結構,這些奈米結構可用作程式化電晶體122的通道(第2圖)。用磊晶結構替換設置於閘極結構部分356B的相對側上的主動區部分352B的部分。此類磊晶結構可分別用作程式化電晶體122的源極端子122S/汲極端子122D(第2圖)。閘極結構部分356B可用作程式化電晶體122的閘極端子122G(第2圖)。
由閘極結構部分358A覆蓋的主動區部分352A的一部分可包括彼此垂直分離的多個奈米結構,這些奈米結構可用作讀取電晶體124的通道(第2圖)。用磊晶結構替換設置於閘極結構部分358A的相對側上的主動區部分352A的部分。此類磊晶結構可分別用作讀取電晶體124的源極端子124S/汲極端子124D(第2圖)。閘極結構部分358A可用作讀取電晶體124的閘極端子124G(第2圖)。
由閘極結構部分358B覆蓋的主動區部分352B的一部分可包括彼此垂直分離的多個奈米結構,這些奈米結構可用作讀取電晶體126的通道(第2圖)。用磊晶結構替換設置於閘極結構部分358B的相對側上的主動區部分352B的部分。此類磊晶結構可分別用作讀取電晶體126的源極端子126S/汲極端子126D(第2圖)。閘極結構部分358B可用作讀取電晶體126的閘極端子126G(第2圖)。
此外,介電鰭片結構304亦自基板的主表面突出。這一介電鰭片結構沿基於主動區部分352A及352B形成的堆疊結構的側壁延伸(沿X方向延伸),且因此電晶體通道的各個半導體奈米結構的一個側壁(背離或面向Y方向)與介電鰭片結構接觸。以電晶體120為例,當由閘極端子120G覆蓋時,通道的奈米結構中之各者具有與介電鰭片結構354接觸的側壁。具體地,奈米結構中之各者具有頂表面、底表面、及四個側壁。頂表面及底表面由閘極端子120G包覆。面對X方向的側壁中之兩者分別耦合至源極端子120S/汲極端子120D,背離介電鰭片結構354的側壁中之一者由閘極端子120G包覆,且面向介電鰭片結構354的側壁中之一者與介電鰭片結構354接觸,這將結合第4A圖至第4C圖進一步詳細討論。
對應於第2圖中所示的電路圖,閘極端子120G耦合至程式化字元線(例如,WLP1),而閘極端子122G用介電鰭片結構354自WLP1斷開。汲極端子120D及122D浮動。源極端子120S連接至汲極端子124D,且源極端子122S連接至汲極端子126D。閘極端子124G及126G兩者均耦合至讀取字元線(例如,WLR1)。源極端子124S及126S耦合至位元線(例如,BL1)。在一些實施例中,MD 360與MD 362可彼此耦合以共同用作BL1。
第4A圖、第4B圖、及第4C圖圖示根據各種實施例的基於第3A圖的佈局300製造的記憶體裝置400之各種橫截面圖。舉例而言,第4A圖圖示沿閘極結構部分306A及306B(例如,閘極結構的縱向方向)切割的記憶體裝置400的一部分的橫截面圖;第4B圖圖示沿主動區302的一部分(包括主動區部分302A)跨越閘極結構部分306A及閘極結構308(例如,主動區的縱向方向)切割的記憶體裝置400的一部分的橫截面圖;且第4C圖圖示在閘極結構306與308之間跨越部分302A~B及介電結構304(例如,與閘極結構的縱向方向平行)切割的記憶體裝置400的一部分的橫截面圖。
應理解,除讀取電晶體124及126的通道(基於佈局350形成)各個具有與介電鰭片結構(基於354形成)接觸的側壁以外,基於佈局350(第3B圖)製造的記憶體裝置應基本類似於記憶體裝置400。因此,以下討論將集中於基於第3A圖的佈局300形成的記憶體裝置400。
首先參考第4A圖,記憶體裝置400包括基板401,基板401包括形成於基板401的主表面上方的多個隔離區(有時稱為淺溝槽隔離(shallow trench isolation,STI)區)403。在主表面上方,記憶體裝置400包括複數個奈米結構集合402A及402B。如圖所示,各個集合包括彼此垂直分離的多個奈米結構。在一些實施例中,可分別基於佈局300的圖案302A至308B來製造此類奈米結構集合402A至408B。記憶體裝置400包括(例如,金屬)閘極結構406A及406B,其可分別基於佈局300的圖案306A及306B來製造。記憶體裝置400包括介電鰭片結構404,其可基於佈局300的圖案304來製造。
如第4A圖的橫截面圖中所示,集合402A及408B中之各個奈米結構具有由相應閘極結構包覆的頂表面、底表面、及第一側壁(背離或面向Y方向),而第二側壁(背離或面向Y方向)與相應介電鰭片結構接觸。因此,根據各種實施例,兩個奈米結構集合與相應介電鰭片結構一起可形成叉。舉例而言,奈米結構集合402A及402B與介電鰭片結構404一起可形成叉。儘管未顯示,但應理解,記憶體裝置400可包括操作地耦合至個別特徵的多個互連結構。舉例而言,記憶體裝置400可包括第一通孔結構(有時稱為「VG」),其用以將閘極結構406A耦合至程式化字元線(例如,第2圖的WLP1),而這一程式化字元線可不耦合至閘極結構406B。
接下來參考第4B圖的橫截面圖,集合402A的各個奈米結構的頂表面及底表面顯示為由閘極結構406A包覆,其可包括多個層,舉例而言,閘極介電層及閘極金屬。磊晶結構452及454分別替換閘極結構部分306A(第3A圖)的相對側上的主動區302A的部分,設置於(或耦合至)集合402A的各個奈米結構的相對側上(沿X方向)。
此類特徵/結構(例如,奈米結構集合402A、閘極結構406A、以及磊晶結構452及454)可操作地用作程式化電晶體(例如,第2圖及第3A圖的120)中之第一者。沿X方向(例如,主動區302延伸的方向),記憶體裝置400進一步包括多個類似的特徵/結構。舉例而言,記憶體裝置400包括另一奈米結構集合402C(基於第3A圖的主動區部分302C形成)、閘極結構408(基於第3A圖的閘極結構308形成)、及另一磊晶結構456。奈米結構集合402C、閘極結構408、以及磊晶結構454及456可操作地用作讀取電晶體中之第一者(例如,第2圖及3A中的124)。
在一些實施例中,程式化電晶體與讀取電晶體可共用同一磊晶結構454(即,串聯耦合),其中磊晶結構456用作耦合至位元線的讀取電晶體124的源極端子。因此,應理解,記憶體裝置400可包括操作地耦合至個別特徵的多個互連結構。舉例而言,記憶體裝置400可包括第二通孔結構(有時稱為「MD」),其用以將磊晶結構454耦合至位元線(例如,第2圖的BL1)。
接著參考第4C圖的橫截面圖,介電鰭片結構404可進一步分離程式化電晶體的個別磊晶結構(例如,沿Y方向)。舉例而言,介電鰭片結構404將程式化電晶體(例如,基於第3A圖的主動區部分302A形成的120)的磊晶結構454與另一程式化電晶體(例如,基於第3A圖的主動區302B形成的122)的磊晶結構458分離開。
第5圖圖示根據本發明的一或多個實施例的形成上述記憶體裝置400的一部分的方法500之流程圖。舉例而言,方法500包括用以製造反熔絲單元(例如,103A)的多個程式化電晶體(例如,120及122)的操作,反熔絲單元用介電鰭片結構彼此分離開或以其他方式隔離開。因此,作為非限制性實例,可結合第1圖至第4C圖的特徵中之一些討論方法500的操作。注意,方法500僅係一實例且並不意欲為限制本發明。因此,可理解,可在第5圖的方法500之前、期間、及之後提供額外的操作,且一些其他操作可僅在本文中簡要描述。
方法500自操作502開始,其中根據各種實施例提供基板(例如,401)。基板包括半導體材料基板,舉例而言,矽。或者,基板可包括其他基本半導體材料,諸如舉例而言,鍺。基板亦可包括化合物半導體,諸如碳化矽、砷化鎵、砷化銦、及磷化銦。基板可包括合金半導體,諸如矽鍺、碳化矽鍺、磷化鎵砷、及磷化鎵銦。在一個實施例中,基板包括磊晶層。舉例而言,基板可具有上覆體半導體的磊晶層。此外,基板可包括絕緣體上半導體(semiconductor-on-insulator,SOI)結構。舉例而言,基板可包括藉由諸如分離植入氧(separation by implanted oxygen,SIMOX)的製程或諸如晶圓鍵合及研磨的其他適合技術形成的埋入式氧化物(buried oxide,BOX)層。
方法500進行至操作504,其中根據各種實施例形成包括第一奈米結構與第二奈米結構之交錯級數之堆疊。這一堆疊可基於關於第3A圖至第3B圖所述(主動區)圖案中之一者形成。在一些實施例中,第一奈米結構可包括SiGe犧牲奈米結構(例如,其將用稍後形成的活動閘極結構的部分來部分替換,活動閘極結構設置於奈米結構402A的相鄰部分與奈米結構402B的相鄰部分之間),且第二奈米結構可包括Si通道奈米結構(例如,奈米結構402A、奈米結構402B)。這一堆疊有時可稱為超晶格。在非限制性實例中,SiGe犧牲奈米結構可為SiGe 25%。記法「SiGe 25%」用於指示SiGe材料的25%為Ge。可理解,SiGe犧牲奈米結構中之各者中的Ge百分數可係0至100之間的任何值(不包括0及100),同時仍在本發明的範疇內。在一些其他實施例中,第二奈米結構可包括除Si以外的第一半導體材料,且第一奈米結構可包括除SiGe以外的第二半導體材料,只要第一半導體材料與第二半導體材料分別具有不同的蝕刻特性(例如,蝕刻速度)。
奈米結構之交錯級數可藉由磊晶生長一層接著再生長下一層來形成,直到達到所需數目及所需厚度的奈米結構。磊晶材料可自氣體或液體前驅物生長。磊晶材料可使用氣相磊晶(vapor-phase epitaxy,VPE)、分子束磊晶(molecular-beam epitaxy,MBE)、液相磊晶(liquid-phase epitaxy,LPE)、或其他適合的製程來生長。磊晶矽、矽鍺、及/或碳摻雜矽(Si:C)矽可在沉積期間藉由添加摻雜劑、n型摻雜劑(例如,磷或砷)或p型摻雜劑(例如,硼或鎵)來摻雜(原位摻雜),具體取決於電晶體之類型。
根據各種實施例,方法500進行至操作506,其中形成介電鰭片結構(例如,404)以部分或完全延伸跨越堆疊。部分延伸的介電鰭片結構可基於結合第3A圖討論的(介電鰭片結構)圖案形成,而完全延伸的介電鰭片結構可基於結合第3B圖討論的(介電鰭片結構)圖案形成。藉由沿與堆疊相同的縱向方向延伸並圍繞堆疊的中間部分形成,介電鰭片結構可將堆疊的至少一部分沿垂直於介電鰭片結構(及堆疊)的縱向方向的方向分離成在介電鰭片結構的相對側上的兩個部分。
可藉由執行以下操作中之至少一些來形成介電鰭片結構:蝕刻堆疊以形成橫穿跨越堆疊的凹槽,直到基板的主表面曝光或達到主表面之下的一定深度;沉積介電材料以至少填充凹槽;及可選地拋光工件以移除多餘的介電材料。在一些實施例中,介電材料由絕緣材料形成,諸如隔離介電質。絕緣材料可係諸如氧化矽的氧化物、氮化物、類似物、或其組合物,並可藉由高密度電漿化學氣相沉積(high density plasma chemical vapor deposition,HDP-CVD)、可流動CVD (flowable CVD,FCVD)(例如,遠端電漿系統中基於CVD的材料沉積及後固化以使其轉化成另一材料,諸如氧化物)、類似者、或其組合形成。可使用其他絕緣材料及/或其他形成製程。
根據各種實施例,方法500進行至操作508,其中形成多個虛設閘極結構(其將用活動閘極結構代替,例如,406A、406B)。這一虛設閘極結構可基於結合第3A圖至第3B圖討論的(閘極結構)圖案中之一者形成。虛設閘極結構可沿垂直於介電鰭片結構(及堆疊)的縱向方向的方向延伸。此外,在各種實施例中之一者中,虛設閘極結構可形成為比介電鰭片結構更短,且因此所形成虛設閘極結構由介電鰭片結構切割(或以其他方式分離開)。
虛設閘極結構可藉由在堆疊上方沉積無定形矽(a-Si)來形成。在保持在本發明範疇內的同時,可使用其他適於形成虛設閘極的材料(例如,多晶矽)。接著將a-Si平坦化至所需位準。在經平坦化a-Si上方沉積硬遮罩並進行圖案化。硬遮罩可由氮化物或氧化物層形成。將蝕刻製程(例如,反應離子蝕刻(reactive-ion etching,RIE)製程)應用於a-Si以形成虛設閘極結構。在形成虛設閘極結構之後,可形成閘極間隔物以沿虛設閘極結構的側壁延伸。閘極間隔物可藉由介電材料(例如,氧化矽、氮化矽、氧氮化矽、SiBCN、SiOCN、SiOCN、SiOC、或這些材料之任何適合組合物)之共形沉積、接著藉由定向蝕刻(例如,RIE)來形成。
根據各種實施例,方法500進行至操作510,其中藉由用介電材料替換SiGe犧牲奈米結構中之各者的末端部分來形成內部間隔物。在形成覆蓋堆疊的某些部分(例如,由介電質鰭片結構分離開的堆疊部分)的虛設閘極結構時,堆疊的未覆蓋部分經移除。接下來,經覆蓋堆疊的各個SiGe犧牲奈米結構的個別末端部分經移除。藉由化學氣相沉積(chemical vapor deposition,CVD)或氮化物之單層摻雜(monolayer doping,MLD),接著藉由間隔物RIE,用介電材料填充各個SiGe犧牲奈米結構的凹槽來形成內部間隔物。內部間隔物的材料可由與上述閘極間隔物相同或不同的材料形成。舉例而言,內部間隔物可由氮化矽、碳氮化矽硼、碳氮化矽、氧氮化矽碳、或任何其他類型之介電材料(例如,具有小於約5的介電常數k的介電材料)形成。
根據各種實施例,方法500進行至操作512,其中形成多個磊晶結構(例如,452、454、456、458)。在形成內部間隔物時,使用磊晶層生長製程在Si奈米結構的經曝光末端上形成磊晶結構。原位摻雜(in-situ doping,ISD)可用於形成摻雜磊晶結構,從而為相應電晶體(或子電晶體)產生必要的接面。n型及p型FET係藉由將不同類型之摻雜劑植入裝置的被選區域以形成必要的接面而形成的。n型裝置可藉由植入砷(As)或磷(P)形成,而p型裝置可藉由植入硼(B)形成。在形成磊晶結構之後,層間介電質(例如,二氧化矽)經沉積以覆蓋磊晶結構。
根據各種實施例,方法500進行至操作514,其中用個別活動閘極結構(例如,406A、406B、408)替換虛設閘極結構及剩餘SiGe犧牲奈米結構。隨後,在形成層間介電質之後,藉由蝕刻製程(例如,RIE或化學氧化物移除(chemical oxide removal,COR))移除虛設閘極結構。接下來,移除剩餘SiGe犧牲奈米結構,同時藉由施加選擇性蝕刻(例如,鹽酸(HCl))保持Si通道奈米結構基本完整。移除SiGe犧牲奈米結構之後,可曝光Si通道奈米結構中之各者的頂表面、底表面、及側壁,除與介電鰭片結構接觸的側壁除外。接下來,可形成多個活動閘極結構以包覆各個Si通道奈米結構中之各者周圍,除接觸介電鰭片結構的側壁以外。活動閘極結構中之各者包括至少閘極介電層(例如,高k介電層)及閘極金屬層(例如,功函數金屬層)。一旦形成活動閘極結構,則可形成所揭示之反熔絲單元的多個程式化/讀取電晶體。
根據各種實施例,方法500進行至操作516,其中形成多個互連結構。在形成程式化/讀取電晶體時,在電晶體上方形成多個互連結構(例如,VG、VD、MD)。舉例而言,形成第一VG以將程式化電晶體中之一者的閘極端子連接至程式化字元線,形成第二及第三VG以分別將讀取電晶體的閘極端子連接至公共讀取字元線,並形成MD以連接至讀取電晶體的源極端子。互連結構由金屬材料形成。金屬材料可選自由鋁、鎢、氮化鎢、銅、鈷、銀、金、鉻、釕、鉑、鈦、氮化鈦、鉭、氮化鉭、鎳、鉿、及其組合物組成的群組。其他金屬材料在本發明的範疇內。互連結構可藉由例如化學氣相沉積(chemical vapor deposition,CVD)、物理氣相沉積(physical vapor deposition,PVD)、無電電鍍、電鍍、或其組合,藉由用上述金屬材料覆蓋工件來形成。
在本發明的一個態樣中,揭示一種半導體裝置。半導體裝置包括沿第一側向方向延伸的複數個第一奈米結構。半導體裝置包括沿第一側向方向延伸的複數個第二奈米結構。半導體裝置包括沿垂直於第一側向方向的第二側向方向緊鄰複數個第一奈米結構中之各者的第一側壁設置的介電鰭片結構。半導體裝置包括圍繞複數個第一奈米結構中之各者周圍(除第一側壁以外)的第一閘極結構。半導體裝置包括橫跨複數個第二奈米結構的第二閘極結構。
在本發明的另一態樣中,揭示一種記憶體裝置。記憶體裝置包括複數個記憶體單元,其中各個記憶體單元包括彼此串聯的第一程式化電晶體與第一讀取電晶體、及彼此串聯的第二程式化電晶體與第二讀取電晶體。第一程式化電晶體的第一通道結構具有第一側壁,且第二程式化電晶體的第二通道結構具有面對第一側壁的第二側壁。第一側壁及第二側壁各個與介電鰭片結構接觸。
在本發明的又另一態樣中,揭示一種製造記憶體裝置的方法。方法包括形成複數個第一奈米結構、複數個第二奈米結構、複數個第三奈米結構、及複數個第四奈米結構。方法包括用介電鰭片結構分離複數個第一奈米結構與複數個第二奈米結構。介電結構亦沿第一側向方向延伸。方法包括形成包覆第一奈米結構中之各者周圍(除與介電鰭片結構接觸的側壁以外)的第一閘極結構。方法包括形成包覆第二奈米結構中之各者周圍(除與介電鰭片結構接觸的側壁以外)的第二閘極結構。第一及第二閘極結構沿垂直於第一側向方向的第二側向方向延伸。方法包括形成耦合至第一閘極結構或第二閘極結構中之一者的第一互連結構。
如本文所用,術語「約」及「大致」通常指規定值的正負10%。舉例而言,約0.5將包括0.45及0.55,約10將包括9至11,約1000將包括900至1100。
前述內容概述若干實施例的特徵,使得熟習此項技術者可更佳地理解本發明的態樣。熟習此項技術者應瞭解,其可易於使用本發明作為用於設計或修改用於實施本文中引入之實施例之相同目的及/或達成相同優勢之其他製程及結構的基礎。熟習此項技術者亦應認識到,此類等效構造並不偏離本發明的精神及範疇,且此類等效構造可在本文中進行各種改變、取代、及替代而不偏離本發明的精神及範疇。
100:記憶體裝置 102:記憶體陣列 103:記憶體單元 103A~103D:記憶體單元 104:列解碼器 106:行解碼器 108:I/O電路 110:控制邏輯電路 120:程式化電晶體 120D:汲極端子 120G:閘極端子 120S:源極端子 122:程式化電晶體 122D:汲極端子 122G:閘極端子 122S:源極端子 124:讀取電晶體 124D:汲極端子 124G:閘極端子 124S:源極端子 126:讀取電晶體 126D:汲極端子 126G:閘極端子 126S:源極端子 150:電阻器 300:實例佈局 302A~302C:主動區部分 304:介電鰭片結構 306:閘極結構 306A~306B:閘極結構部分 308:閘極結構 310:MD 350:佈局 352:主動區 352A~352B:主動區部分 354:介電鰭片結構 356:閘極結構 356A~356B:閘極結構部分 358:閘極結構 358A~358B:閘極結構部分 360:MD 362:MD 400:記憶體裝置 401:基板 402A~402C:奈米結構集合 403:STI區 404:介電鰭片結構 406A~406B:閘極結構 408:閘極結構 452:磊晶結構 454:磊晶結構 456:磊晶結構 458:磊晶結構 500:方法 502~516:操作
本發明的態樣在與隨附圖式一起研讀時自以下詳細描述內容來最佳地理解。應注意,根據行業中的標準規範,各種特徵未按比例繪製。實際上,各種特徵的尺寸可為了論述清楚經任意地增大或減小。
第1A圖圖示根據一些實施例的實例記憶體裝置之方塊圖。
第1B圖圖示根據一些實施例的第1A圖的記憶體裝置的一部分之實例電路圖。
第2圖圖示根據一些實施例的第1A圖至第1B圖的記憶體裝置的記憶體單元之實例電路圖。
第3A圖圖示根據一些實施例的製造第2圖的記憶體單元之實例佈局。
第3B圖圖示根據一些實施例的製造第2圖的記憶體單元之另一實例佈局。
第4A圖、第4B圖、及第4C圖圖示根據一些實施例的基於第3A圖的佈局形成的記憶體裝置之各種橫截面圖。
第5圖圖示根據一些實施例的製造第4A圖至第4C圖的記憶體裝置的方法之流程圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記) 無 國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記) 無
500:方法
502~516:操作

Claims (20)

  1. 一種半導體裝置,其包含: 複數個第一奈米結構,其沿一第一側向方向延伸; 複數個第二奈米結構,其沿該第一側向方向延伸; 一介電鰭片結構,其沿垂直於該第一側向方向的一第二側向方向緊鄰該些第一奈米結構中之各者的一第一側壁設置; 一第一閘極結構,除該些第一側壁以外,其包覆該些第一奈米結構中之各者周圍;及 一第二閘極結構,其橫跨該些第二奈米結構。
  2. 如請求項1所述之半導體裝置,其中該介電鰭片結構沿該第一側向方向延伸。
  3. 如請求項1所述之半導體裝置,其中該第一閘極結構及該第二閘極結構各個沿該第二側向方向延伸。
  4. 如請求項1所述之半導體裝置,其中該介電鰭片結構亦沿該第二側向方向緊鄰該些第二奈米結構中之各者的一第二側壁設置。
  5. 如請求項4所述之半導體裝置,其中該第二閘極結構包覆該些第二奈米結構中之各者周圍(除該些第二側壁以外)。
  6. 如請求項1所述之半導體裝置,其中該第二閘極結構包覆該些第二奈米結構中之各者周圍。
  7. 如請求項1所述之半導體裝置,其進一步包含沿該第一側向方向延伸的複數個第三奈米結構。
  8. 如請求項7所述之半導體裝置,其中該些第三奈米結構各個自該些第二奈米結構中之一相應一者沿該第二側向方向延伸,且其中該第二閘極結構亦橫跨該些第三奈米結構。
  9. 如請求項7所述之半導體裝置,其進一步包含一第三閘極結構,其與該第二閘極結構用該介電鰭片結構分離開,但沿該第二側向方向與該第二閘極結構對準。
  10. 如請求項9所述之半導體裝置,其中該介電鰭片結構亦沿該第二側向方向緊鄰該些第三奈米結構中之各者的一第三側壁設置,且其中除該些第三側壁以外,該第三閘極結構包覆該些第三奈米結構中之各者周圍。
  11. 如請求項1所述之半導體裝置,其中該些第一奈米結構與該第一閘極結構至少部分形成一反熔絲記憶體單元的一程式化電晶體,且該些第二奈米結構與該第二閘極結構至少部分形成該反熔絲記憶體單元的一讀取電晶體。
  12. 一種記憶體裝置,其包含: 複數個記憶體單元,其中各個記憶體單元包括彼此串聯的一第一程式化電晶體與一第一讀取電晶體,及彼此串聯的一第二程式化電晶體與一第二讀取電晶體; 其中該第一程式化電晶體的一第一通道結構具有一第一側壁,且該第二程式化電晶體的一第二通道結構具有面對該第一側壁的一第二側壁;且 其中該第一側壁及該第二側壁各個與一介電鰭片結構接觸。
  13. 如請求項12所述之記憶體裝置,其中該第一讀取電晶體的一第三通道結構具有一第三側壁,且該第二讀取電晶體的一第四通道結構具有面對該第三側壁的一第四側壁,且該第三側壁及該第四側壁各個與該介電鰭片結構接觸。
  14. 如請求項12所述之記憶體裝置,其中該第一讀取電晶體與該第二讀取電晶體共用一公共第五通道結構。
  15. 如請求項12所述之記憶體裝置,其進一步包含: 複數個程式化字元線,其中一個程式化字元線操作地耦合至該第一程式化電晶體的一閘極或該第二程式化電晶體的一閘極中之一者;及 複數個讀取字元線,其中一個讀取字元線操作地耦合至該第一讀取電晶體的一閘極及該第二讀取電晶體的一閘極兩者。
  16. 如請求項12所述之記憶體裝置,其進一步包含: 複數個位元線,其中一個位元線操作地耦合至該第一讀取電晶體的一源極/汲極及該第二讀取電晶體的一源極/汲極兩者。
  17. 如請求項12所述之記憶體裝置,其中該第一通道結構及該第二通道結構中之各者均包括彼此垂直間隔開的複數個奈米結構。
  18. 一種製造一記憶體裝置的方法,該方法包含以下步驟: 形成複數個第一奈米結構、複數個第二奈米結構、複數個第三奈米結構、及複數個第四奈米結構; 用一介電鰭片結構分離該些第一奈米結構與該些第二奈米結構,其中該介電鰭片結構亦沿該第一側向方向延伸; 形成除與該介電鰭片結構接觸的一側壁以外包覆該些第一奈米結構中之各者周圍的一第一閘極結構; 形成除與該介電鰭片結構接觸的一側壁以外包覆該些第二奈米結構中之各者周圍的一第二閘極結構,其中該第一閘極結構及該第二閘極結構沿垂直於該第一側向方向的一第二側向方向延伸;及 形成耦合至該第一閘極結構或該第二閘極結構中之一者的一第一互連結構。
  19. 如請求項18所述之方法,其進一步包含以下步驟: 用該介電鰭片結構分離該些第三奈米結構與該些第四奈米結構; 形成除與該介電鰭片結構接觸的一側壁以外包覆該些第三奈米結構中之各者周圍的一第三閘極結構; 形成除與該介電鰭片結構接觸的一側壁以外包覆該些第四奈米結構中之各者周圍的一第四閘極結構,其中該第三閘極結構及該第四閘極結構沿該第二側向方向延伸;及 形成耦合至該第三閘極結構及該第四閘極結構兩者的一第二互連結構。
  20. 如請求項18所述之方法,其中該些第三奈米結構各個自該些第四奈米結構中之一相應一者沿該第二側向方向延伸,該方法進一步包含以下步驟: 形成包覆該些第三奈米結構中之各者與該些相應第四奈米結構的一組合周圍的一第五閘極結構;及 形成耦合至該第五閘極結構的一第三互連結構。
TW111117054A 2021-05-07 2022-05-05 具有介電鰭片結構的半導體裝置 TW202306120A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US202163185523P 2021-05-07 2021-05-07
US63/185,523 2021-05-07
US17/473,657 2021-09-13
US17/473,657 US20220359545A1 (en) 2021-05-07 2021-09-13 Semiconductor memory devices with dielectric fin structures

Publications (1)

Publication Number Publication Date
TW202306120A true TW202306120A (zh) 2023-02-01

Family

ID=83900661

Family Applications (1)

Application Number Title Priority Date Filing Date
TW111117054A TW202306120A (zh) 2021-05-07 2022-05-05 具有介電鰭片結構的半導體裝置

Country Status (2)

Country Link
US (2) US20220359545A1 (zh)
TW (1) TW202306120A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220359545A1 (en) * 2021-05-07 2022-11-10 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with dielectric fin structures
US12477724B2 (en) * 2022-05-12 2025-11-18 Ememory Technology Inc. Antifuse-type one time programming memory cell with gate-all-around transistor
CN119028409A (zh) * 2023-05-24 2024-11-26 力旺电子股份有限公司 阵列结构中的非易失性存储单元及其相关控制方法

Family Cites Families (114)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6963103B2 (en) * 2001-08-30 2005-11-08 Micron Technology, Inc. SRAM cells with repressed floating gate memory, low tunnel barrier interpoly insulators
KR100558003B1 (ko) * 2003-09-26 2006-03-06 삼성전자주식회사 복수개의 유전체 나노클러스터들을 채택하는 비휘발성메모리 셀 및 그것을 제조하는 방법
US7209392B2 (en) * 2004-07-20 2007-04-24 Ememory Technology Inc. Single poly non-volatile memory
US7294888B1 (en) * 2005-09-30 2007-11-13 Xilinx, Inc. CMOS-compatible non-volatile memory cell with lateral inter-poly programming layer
US7593248B2 (en) * 2006-11-16 2009-09-22 Aptina Imaging Corporation Method, apparatus and system providing a one-time programmable memory device
US8026553B2 (en) * 2007-05-10 2011-09-27 Kabushiki Kaisha Toshiba Semiconductor memory device and manufacturing method thereof
KR101258268B1 (ko) * 2007-07-26 2013-04-25 삼성전자주식회사 비휘발성 메모리 소자의 낸드형 저항성 메모리 셀 스트링들및 그 제조방법들
US8344445B2 (en) * 2009-07-30 2013-01-01 Ememory Technology Inc. Non-volatile semiconductor memory cell with dual functions
US9013910B2 (en) * 2009-07-30 2015-04-21 Ememory Technology Inc. Antifuse OTP memory cell with performance improvement prevention and operating method of memory
US8174063B2 (en) * 2009-07-30 2012-05-08 Ememory Technology Inc. Non-volatile semiconductor memory device with intrinsic charge trapping layer
US8546214B2 (en) * 2010-04-22 2013-10-01 Sandisk Technologies Inc. P-type control gate in non-volatile storage and methods for forming same
US9064591B2 (en) * 2011-09-23 2015-06-23 SK Hynix Inc. Semiconductor device with OTP memory cell
US8969999B2 (en) * 2011-10-27 2015-03-03 Taiwan Semiconductor Manufacturing Company, Ltd. Fin-like field effect transistor (FinFET) based, metal-semiconductor alloy fuse device and method of manufacturing same
US8692306B2 (en) * 2012-01-05 2014-04-08 Taiwan Semiconductor Manufacturing Co., Ltd. Decoupling capacitor and method of making same
US9484447B2 (en) * 2012-06-29 2016-11-01 Intel Corporation Integration methods to fabricate internal spacers for nanowire devices
KR20140026894A (ko) * 2012-08-23 2014-03-06 에스케이하이닉스 주식회사 3차원 적층형 메모리 장치
KR102089682B1 (ko) * 2013-07-15 2020-03-16 삼성전자 주식회사 반도체 장치 및 이의 제조 방법
US8861250B1 (en) * 2013-07-31 2014-10-14 Ememory Technology Inc. Mask read-only memory
US9219153B2 (en) * 2013-08-21 2015-12-22 Globalfoundries Inc. Methods of forming gate structures for FinFET devices and the resulting semiconductor products
US9362397B2 (en) * 2013-09-24 2016-06-07 Samsung Electronics Co., Ltd. Semiconductor devices
US9508396B2 (en) * 2014-04-02 2016-11-29 Ememory Technology Inc. Array structure of single-ploy nonvolatile memory
CN104979362B (zh) * 2014-04-10 2019-11-19 三星电子株式会社 具有翅片式有源图案和栅极节点的半导体装置
KR102179169B1 (ko) * 2014-09-02 2020-11-18 삼성전자주식회사 반도체 장치 및 반도체 장치의 제조방법
US9490176B2 (en) * 2014-10-17 2016-11-08 Taiwan Semiconductor Manufacturing Company, Ltd. Method and structure for FinFET isolation
KR102217246B1 (ko) * 2014-11-12 2021-02-18 삼성전자주식회사 집적회로 소자 및 그 제조 방법
KR102274259B1 (ko) * 2014-11-26 2021-07-07 삼성전자주식회사 멀티 비트 프로그램을 위한 오티피 메모리 셀 및 오티피 메모리 장치
KR102150942B1 (ko) * 2014-12-01 2020-09-03 삼성전자주식회사 핀펫을 구비하는 반도체 장치
US20160336183A1 (en) * 2015-05-14 2016-11-17 Globalfoundries Inc. Methods, apparatus and system for fabricating finfet devices using continuous active area design
TWI606448B (zh) * 2015-07-29 2017-11-21 國立交通大學 介電質熔絲型記憶電路及其操作方法
US9620176B2 (en) * 2015-09-10 2017-04-11 Ememory Technology Inc. One-time programmable memory array having small chip area
US9520482B1 (en) * 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
US9412616B1 (en) * 2015-11-16 2016-08-09 Globalfoundries Inc. Methods of forming single and double diffusion breaks on integrated circuit products comprised of FinFET devices and the resulting products
KR102327140B1 (ko) * 2015-11-30 2021-11-16 삼성전자주식회사 Otp 메모리 소자와 그 제조방법 및 그 메모리 소자를 포함한 전자 장치
KR102633049B1 (ko) * 2016-01-08 2024-02-06 삼성전자주식회사 반도체 소자
US9613714B1 (en) * 2016-01-19 2017-04-04 Ememory Technology Inc. One time programming memory cell and memory array for physically unclonable function technology and associated random code generating method
US9773792B1 (en) * 2016-03-25 2017-09-26 Taiwan Semiconductor Manufacturing Co., Ltd. One-time programming cell
KR102495093B1 (ko) * 2016-11-14 2023-02-01 삼성전자주식회사 반도체 장치 및 이의 제조 방법
TWI707473B (zh) * 2016-11-23 2020-10-11 聯華電子股份有限公司 半導體裝置以及其製作方法
TWI713219B (zh) * 2017-04-24 2020-12-11 聯華電子股份有限公司 半導體元件及其製作方法
US10623192B2 (en) * 2017-08-25 2020-04-14 Synopsys, Inc. Gate oxide breakdown in OTP memory cells for physical unclonable function (PUF) security
KR102469885B1 (ko) * 2017-09-11 2022-11-22 삼성전자주식회사 반도체 장치
EP3454318B1 (en) * 2017-09-12 2022-05-11 eMemory Technology Inc. Security system with entropy bits generated by a puf
US10388652B2 (en) * 2017-11-14 2019-08-20 Globalfoundries Inc. Intergrated circuit structure including single diffusion break abutting end isolation region, and methods of forming same
US10929588B2 (en) * 2018-02-13 2021-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated circuit layout, structure, system, and methods
WO2019194008A1 (ja) * 2018-04-02 2019-10-10 株式会社ソシオネクスト 半導体記憶装置
KR20200000920A (ko) * 2018-06-26 2020-01-06 에스케이하이닉스 주식회사 안티퓨즈 메모리 장치 및 그의 동작 방법
US11335807B2 (en) * 2018-06-29 2022-05-17 Intel Corporation Isolation schemes for gate-all-around transistor devices
US11176969B2 (en) * 2018-08-20 2021-11-16 Taiwan Semiconductor Manufacturing Company, Ltd. Memory circuit including a first program device
US11031397B2 (en) * 2018-09-27 2021-06-08 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-gate device integration with separated Fin-like field effect transistor cells and gate-all-around transistor cells
US10923474B2 (en) * 2018-09-28 2021-02-16 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure having gate-all-around devices
US10916550B2 (en) * 2018-10-30 2021-02-09 Taiwan Semiconductor Manufacturing Co., Ltd. Memory devices with gate all around transistors
KR102814849B1 (ko) * 2019-06-13 2025-05-29 삼성전자주식회사 반도체 소자
KR20210000529A (ko) * 2019-06-25 2021-01-05 삼성전자주식회사 집적 회로 반도체 소자
WO2021048995A1 (ja) * 2019-09-13 2021-03-18 株式会社日立ハイテク 半導体装置の製造方法及びプラズマ処理装置
US11171143B2 (en) * 2019-10-01 2021-11-09 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure with dielectric fin in memory cell and method for forming the same
US11450754B2 (en) * 2019-10-29 2022-09-20 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices and methods of manufacture
US11264327B2 (en) * 2019-10-30 2022-03-01 Taiwan Semiconductor Manufacturing Co., Ltd. Backside power rail structure and methods of forming same
US11121132B2 (en) * 2019-11-08 2021-09-14 Qualcomm Incorporated Gate-cut isolation structure and fabrication method
EP3836196B1 (en) * 2019-12-13 2023-04-26 Imec VZW Self-aligned contacts for nanosheet field effect transistor devices
JP7594192B2 (ja) * 2019-12-19 2024-12-04 株式会社ソシオネクスト 半導体記憶装置
EP3840054B1 (en) * 2019-12-20 2023-07-05 Imec VZW Self-aligned contacts for walled nanosheet and forksheet field effect transistor devices
JP7610131B2 (ja) * 2019-12-20 2025-01-08 株式会社ソシオネクスト 半導体記憶装置
US11257827B2 (en) * 2019-12-30 2022-02-22 Taiwan Semiconductor Manufacturing Co., Ltd. Layout structure including anti-fuse cell
US11404426B2 (en) * 2020-02-04 2022-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. Controlling trap formation to improve memory window in one-time program devices
US11653492B2 (en) * 2020-02-10 2023-05-16 Taiwan Semiconductor Manufacturing Limited Memory devices and methods of manufacturing thereof
US11563015B2 (en) * 2020-02-11 2023-01-24 Taiwan Semiconductor Manufacturing Company Limited Memory devices and methods of manufacturing thereof
US10984878B1 (en) * 2020-02-11 2021-04-20 Taiwan Semiconductor Manufacturing Company, Ltd One-time programmable memory bit cell
WO2021166645A1 (ja) * 2020-02-19 2021-08-26 株式会社ソシオネクスト 半導体記憶装置
WO2021182247A1 (ja) * 2020-03-11 2021-09-16 株式会社ソシオネクスト 半導体集積回路装置
US11239236B2 (en) * 2020-03-23 2022-02-01 Intel Corporation Forksheet transistor architectures
US11282961B2 (en) * 2020-03-24 2022-03-22 International Business Machines Corporation Enhanced bottom dielectric isolation in gate-all-around devices
US11748543B2 (en) * 2020-04-27 2023-09-05 Taiwan Semiconductor Manufacturing Company Limited Multiple power domains using nano-sheet structures
DE102021104073B4 (de) * 2020-04-30 2024-06-20 Taiwan Semiconductor Manufacturing Co., Ltd. Selbstausgerichtetes metall-gate für multigate-vorrichtung und herstellungsverfahren
US11637042B2 (en) * 2020-04-30 2023-04-25 Taiwan Semiconductor Manufacturing Co., Ltd Self-aligned metal gate for multigate device
CN115552604A (zh) * 2020-05-14 2022-12-30 株式会社索思未来 半导体装置及其制造方法
US11398480B2 (en) * 2020-05-15 2022-07-26 International Business Machines Corporation Transistor having forked nanosheets with wraparound contacts
US12349423B2 (en) * 2020-05-22 2025-07-01 Taiwan Semiconductor Manufacturing Company Limited Memory devices and methods of manufacturing thereof
US11532703B2 (en) * 2020-05-27 2022-12-20 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method
DE102021107624A1 (de) * 2020-05-29 2021-12-02 Taiwan Semiconductor Manufacturing Co., Ltd. Gate-isolation für mehr-gate-vorrichtung
US11456218B2 (en) * 2020-06-03 2022-09-27 Institute of Microelectronics, Chinese Academy of Sciences Semiconductor device and method for manufacturing the same
US11984487B2 (en) * 2020-06-04 2024-05-14 Intel Corporation Non-planar transistor arrangements with asymmetric gate enclosures
US11295988B2 (en) * 2020-06-11 2022-04-05 International Business Machines Corporation Semiconductor FET device with bottom isolation and high-κ first
US11296095B2 (en) * 2020-06-12 2022-04-05 Taiwan Semiconductor Manufacturing Co., Ltd. Memory device and method for forming the same
US11996411B2 (en) * 2020-06-26 2024-05-28 Intel Corporation Stacked forksheet transistors
US20210408009A1 (en) * 2020-06-26 2021-12-30 Peng Zheng Channel depopulation for forksheet transistors
US11723193B2 (en) * 2020-06-30 2023-08-08 Taiwan Semiconductor Manufacturing Company Limited Memory devices and methods of manufacturing thereof
CN113972274B (zh) * 2020-07-24 2023-05-26 中芯国际集成电路制造(上海)有限公司 半导体结构及半导体结构的形成方法
KR102887939B1 (ko) * 2020-08-18 2025-11-17 삼성전자 주식회사 상이한 높이들의 셀들을 포함하는 집적 회로 및 이를 설계하는 방법
EP3971986A1 (en) * 2020-09-18 2022-03-23 Imec VZW A method for forming a semiconductor device
US11923370B2 (en) * 2020-09-23 2024-03-05 Intel Corporation Forksheet transistors with dielectric or conductive spine
US12002678B2 (en) * 2020-09-25 2024-06-04 Intel Corporation Gate spacing in integrated circuit structures
CN114334827A (zh) * 2020-09-30 2022-04-12 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
CN116261788B (zh) * 2020-10-30 2025-06-03 华为技术有限公司 形成叉型结构中侧墙的方法和叉型结构的半导体器件
CN115188811A (zh) * 2021-04-07 2022-10-14 中芯国际集成电路制造(上海)有限公司 半导体结构及其形成方法
US11950411B2 (en) * 2021-04-29 2024-04-02 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with dielectric fin structures
US11856761B2 (en) * 2021-05-07 2023-12-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with different doping types
US20220359545A1 (en) * 2021-05-07 2022-11-10 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with dielectric fin structures
US12464815B2 (en) * 2021-06-15 2025-11-04 Intel Corporation Fin cut in neighboring gate and source or drain regions for advanced integrated circuit structure fabrication
US20220416040A1 (en) * 2021-06-24 2022-12-29 Intel Corporation Released fin for advanced integrated circuit structure fabrication
US11889673B2 (en) * 2021-06-30 2024-01-30 Samsung Electronics Co., Ltd. Dual port SRAM cell and design method thereof
US11956947B2 (en) * 2021-08-20 2024-04-09 Taiwan Semiconductor Manufacturing Company, Ltd. One-time programmable memory device
US11830827B2 (en) * 2021-08-30 2023-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with dielectric fin structures
US11942155B2 (en) * 2021-09-30 2024-03-26 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with dielectric fin structures
EP4199052B1 (en) * 2021-12-17 2024-08-21 IMEC vzw Metallization scheme for an integrated circuit
US20230207563A1 (en) * 2021-12-29 2023-06-29 International Business Machines Corporation Gate all around complementary metal-oxide-semiconductor field effect transistors
US20230317810A1 (en) * 2022-03-29 2023-10-05 Taiwan Semiconductor Manufacturing Company Ltd. Field effect transistor with isolation structure and method
US20230389303A1 (en) * 2022-05-24 2023-11-30 Taiwan Semiconductor Manufacturing Company, Ltd. Memory devices and methods for operating the same
US20230402506A1 (en) * 2022-05-29 2023-12-14 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of forming the same
US20230420574A1 (en) * 2022-06-23 2023-12-28 Intel Corporation Mobility improvement in gate all around transistors based on substrate orientation
US20230420530A1 (en) * 2022-06-25 2023-12-28 International Business Machines Corporation Forming a forksheet nanodevice
US12513983B2 (en) * 2022-08-22 2025-12-30 Tokyo Electron Limited 3D isolation of a segmentated 3D nanosheet channel region
KR20240039677A (ko) * 2022-09-20 2024-03-27 삼성전자주식회사 반도체 소자
US20240113104A1 (en) * 2022-09-30 2024-04-04 Intel Corporation Forksheet transistor structures with gate cut spine
US12484297B2 (en) * 2023-03-29 2025-11-25 International Business Machines Corporation Forksheet transistor with dual depth late cell boundary cut

Also Published As

Publication number Publication date
US20240389310A1 (en) 2024-11-21
US20220359545A1 (en) 2022-11-10

Similar Documents

Publication Publication Date Title
US12218047B2 (en) Memory devices and methods of manufacturing thereof
US7521715B2 (en) Node contact structures in semiconductor devices
US8269267B2 (en) Nonvolatile semiconductor memory
US12349423B2 (en) Memory devices and methods of manufacturing thereof
US11942155B2 (en) Semiconductor memory devices with dielectric fin structures
US12198785B1 (en) Semiconductor memory devices with dielectric fin structures
US12230681B2 (en) Semiconductor memory devices with different doping types
US20240389310A1 (en) Semiconductor memory devices with dielectric fin structures
US12356683B2 (en) Semiconductor memory devices with dielectric fin structures
TWI739478B (zh) 半導體元件、記憶胞及半導體元件的製造方法
US20250357379A1 (en) Generation of physically unclonable function using one-time-programmable memory devices with backside interconnect structures
TWI913462B (zh) 半導體記憶體裝置及系統與製造半導體記憶體裝置的方法
US20250357854A1 (en) Charge pump circuits with backside fly capacitors and methods of manufacturing thereof
US20250096160A1 (en) Generation of physically unclonable function using one-time-programmable memory devices with back-end-of-line transistors
US20250351340A1 (en) One-time-programmable memory devices