TW202213163A - 半導體結構 - Google Patents
半導體結構 Download PDFInfo
- Publication number
- TW202213163A TW202213163A TW110131886A TW110131886A TW202213163A TW 202213163 A TW202213163 A TW 202213163A TW 110131886 A TW110131886 A TW 110131886A TW 110131886 A TW110131886 A TW 110131886A TW 202213163 A TW202213163 A TW 202213163A
- Authority
- TW
- Taiwan
- Prior art keywords
- pad
- edge
- semiconductor structure
- substrate
- length
- Prior art date
Links
Images
Classifications
-
- H10W72/50—
-
- H10W74/117—
-
- H10W70/65—
-
- H10W70/654—
-
- H10W70/655—
-
- H10W72/075—
-
- H10W72/07553—
-
- H10W72/354—
-
- H10W72/537—
-
- H10W72/5522—
-
- H10W72/5525—
-
- H10W72/59—
-
- H10W72/884—
-
- H10W72/942—
-
- H10W72/9445—
-
- H10W72/952—
-
- H10W90/701—
-
- H10W90/734—
-
- H10W90/754—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Bipolar Transistors (AREA)
- Recrystallisation Techniques (AREA)
- Geometry (AREA)
Abstract
一種半導體結構包括基板、晶片、第一邊緣墊、第一中央墊、第二邊緣墊以及第二中央墊。基板具有第一表面與在基板上延伸的導電跡線。晶片位於該基板的該第一表面上。晶片具有側壁、中央區及位於中央區與側壁之間的邊緣區。第一邊緣墊位於晶片的邊緣區上。第一中央墊位於晶片的中央區上,且電性連接至第一邊緣墊。第二邊緣墊位於晶片的邊緣區上。第一邊緣墊與晶片的側壁之間的距離實質上小於第二邊緣墊與晶片的側壁之間的距離。第二中央墊位於晶片的中央區上,且電性連接至第二邊緣墊。
Description
本揭露是有關於一種半導體結構。
半導體元件對於許多現代的電子應用是不可或缺的。隨著電子技術的進步,半導體元件的尺寸愈來愈小,同時具有更多的功能與更多的積體電路。由於半導體元件的微型化,執行不同功能的各種類型與尺寸的半導體元件被積體並且封裝到單個模組中。此外,為了積體各種類型的半導體元件,實施大量的製造操作。
然而,半導體元件的製造與積體涉及許多複雜的步驟與操作。半導體元件在薄型與高密度配置中的積體變得愈趨複雜。半導體元件的製造與積體複雜度的增加可能導致諸如不良的電性互連與干擾等缺陷。
本揭露之一技術態樣為一種半導體結構。
根據本揭露之一些實施方式,一種半導體結構包括基板、晶片、第一邊緣墊、第一中央墊、第二邊緣墊以及第二中央墊。基板具有第一表面與在基板上延伸的導電跡線。晶片位於該基板的該第一表面上。晶片具有側壁、中央區及位於中央區與側壁之間的邊緣區。第一邊緣墊位於晶片的邊緣區上。第一中央墊位於晶片的中央區上,且電性連接至第一邊緣墊。第二邊緣墊位於晶片的邊緣區上。第一邊緣墊與晶片的側壁之間的距離實質上小於第二邊緣墊與晶片的側壁之間的距離。第二中央墊位於晶片的中央區上,且電性連接至第二邊緣墊。
在一些實施方式中,第一邊緣墊與第一中央墊在第一方向上對齊,且第二邊緣墊與第二中央墊實質上在第一方向上對齊。
在一些實施方式中,第一中央墊與第二中央墊在實質上垂直於第一方向的第二方向上對齊。
在一些實施方式中,第一邊緣墊與第一中央墊通過電源線連接,且第二邊緣墊與第二中央墊通過訊號線連接。
在一些實施方式中,電源線的長度實質上大於訊號線的長度。
在一些實施方式中,電源線的寬度實質上大於訊號線的寬度。
在一些實施方式中,半導體結構包括第一接合線與第二接合線。第一接合線電性連接基板與第一邊緣墊之間。第二接合線電性連接基板與第二邊緣墊之間。
在一些實施方式中,第一接合線在晶片上的垂直投影長度實質上小於第二接合線在晶片上的垂直投影長度。
在一些實施方式中,第一接合線與第一中央墊分隔,而第二接合線與第二中央墊分隔。
在一些實施方式中,第二接合線的長度與訊號線的長度之比在0.5至2的範圍間。
在一些實施方式中,半導體結構更包括封裝膠體,封裝膠體位於基板的第一表面上且覆蓋晶片。
在一些實施方式中,半導體結構更包括導電凸塊,導電凸塊位於與基板的第一表面相對的基板的第二表面上。
本揭露之另一技術態樣為一種半導體結構。
根據本揭露之一些實施方式,一種半導體結構包括基板、晶片、邊緣墊、中央墊、訊號線以及接合線。基板具有第一表面與在基板上延伸的導電跡線。晶片位於基板的第一表面上。邊緣墊位於晶片上。中央墊位於晶片的中央區上。訊號線位於晶片上,訊號線互連邊緣墊與中央墊。接合線電性連接基板與邊緣墊之間。接合線的長度與訊號線的長度之比在0.5至2的範圍間。
在一些實施方式中,接合線的長度實質上相等於訊號線的長度。
在一些實施方式中,接合線從導電跡線延伸至邊緣墊。
在一些實施方式中,半導體結構更包括電源線。電源線位於晶片上,電源線與訊號線實質上共面。
在一些實施方式中,電源線的長度實質上大於訊號線的長度。
在一些實施方式中,半導體結構更包括封裝膠體,封裝膠體位於基板的第一表面上且覆蓋晶片。
在一些實施方式中,封裝膠體接觸邊緣墊、中央墊與訊號線。
在一些實施方式中,半導體結構更包括導電凸塊,導電凸塊位於與基板的第一表面相對的基板的第二表面上。
根據本揭露上述實施方式,由於由於第一邊緣墊與晶片的側壁之間的距離實質上小於第二邊緣墊與晶片的側壁之間的距離,因此電容可以被降低。如此一來,半導體結構的輸出訊號可以被改善。
應當瞭解前面的一般說明和以下的詳細說明都僅是示例,並且旨在提供對本揭露的進一步解釋。
以下將以圖式揭露本揭露之複數個實施方式,為明確說明起見,許多實務上的細節將在以下敘述中一併說明。然而,應瞭解到,這些實務上的細節不應用以限制本揭露。也就是說,在本揭露部分實施方式中,這些實務上的細節是非必要的,因此不應用以限制本揭露。此外,為簡化圖式起見,一些習知慣用的結構與元件在圖式中將以簡單示意的方式繪示之。另外,為了便於讀者觀看,圖式中各元件的尺寸並非依實際比例繪示。
如本揭露所用,「大約(around)」、「約(about)」、「近似(approximately)」或「實質(substantially)」通常表示在給定值或範圍的20%以內、或10%以內,或5%以內。本揭露給出的數值是近似的,意味著如果沒有明確說明,可以推斷出術語「大約」、「約」、「近似」或「實質」。
第1圖是根據本揭露之一些實施方式之半導體結構100的佈局之上視圖,第2A圖是沿著第1圖的線2A-2A繪示的剖面圖,以及第2B圖是沿著第1圖的線2B-2B繪示的剖面圖。為了清楚起見,基板110與接合線(例如,第一接合線190、第二接合線200、接合線310與接合線350)繪示於剖面圖中,並且在上視圖中被省略。在一些實施方式中,半導體結構100是半導體封裝或半導體封裝的一部分。參閱第1圖、第2A圖與第2B圖,半導體結構100包含基板110、晶片120、第一邊緣墊130、第一中央墊140、第二邊緣墊150與第二中央墊160。
基板110包含核心層115並且具有第一表面111以及與第一表面111相對的第二表面113。在一些實施方式中,核心層115具有四邊形、矩形、正方形、多邊形或任何其他合適的形狀。在一些實施方式中,核心層115是半導體基板。核心層115可包含元素半導體、化合物半導體、合金半導體,或其組合。元素半導體可例如鍺(Ge)或矽(Si)。化合物半導體可包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦。合金半導體可包含SiGe、GaAsP、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP。在一些實施方式中,核心層115包含諸如陶瓷、玻璃等的材料。
在一些實施方式中,核心層115上製造有預定功能電路。基板110更可包含在基板110的第一表面111上延伸的導電跡線112。導電跡線112可以由銅、鎢、鋁、鈀、上述的合金,或其他合適的材料製成。
晶片120可設置於基板110的第一表面111上。在一些實施方式中,晶片120包含適合於特定應用的多種電路。晶片120可包含諸如記憶體、微處理器、特殊應用積體電路(application-specific integrated circuits;ASICs)等的半導體元件。在一些實施方式中,晶片120是動態隨機存取記憶體(DRAM)晶片。
在一些實施方式中,晶片120具有正面121、與正面121相對的背面123、相對的第一側壁122a與第一側壁122b、以及相對的第二側壁122c與第二側壁122d。第一側壁122a、第一側壁122b、第二側壁122c、第二側壁122d連接正面121與背面123,使得第一側壁122a、第一側壁122b、第二側壁122c、第二側壁122d、正面121與背面123形成晶片120的外邊界。晶片120更具有中央區124以及邊緣區126a與邊緣區126b。邊緣區126a位於中央區124與第一側壁122a之間,而邊緣區126b位於中央區124與第一側壁122b之間。晶片120的背面123電性連接至基板110的導電跡線112。在一些實施方式中,晶片120藉由諸如膠體等的黏著材料接合於基板110上方。例如,黏著材料接觸晶片120的背面123與基板110的導電跡線112。
重分佈層(redistribution layer;RDL)設置於晶片120的正面121上,將晶片120的輸入/輸出墊連接到接合線。如第1圖所示,重分佈層包含複數中央墊(例如,第一中央墊140與第二中央墊160)、複數邊緣墊(例如,第一邊緣墊130與第二邊緣墊150),以及複數導線(例如,電源線170、訊號線180、電源線230、訊號線300與訊號線340)。中央墊設置於晶片120的中央區124上,而邊緣墊設置於晶片120的邊緣區126a或邊緣區126b上。在一些實施方式中,晶片120具有垂直連接元件(例如,垂直通孔)電性連接至中央墊,而邊緣墊與晶片120的垂直連接元件分隔。導線互連中央墊與邊緣墊,使得邊緣墊可通過相應的導線與中央墊,電性連接至垂直連接元件,以形成扇出型(fan-out)配置。連接的中央墊與邊緣墊(例如,中央墊140與邊緣墊130)實質上在第一方向D1上佈置。
中央墊佈置在與第一方向Dl不同的第二方向D2上。舉例來說,第二方向D2實質上垂直於第一方向D1。第1圖中有兩列中央墊。然而,中央墊的列數可以是一列或多於三列。此外,邊緣墊在第二方向D2上佈置。
導線包含訊號線(例如,訊號線180、訊號線300、訊號線340)與電源線(電源線170、電源線230)。每條導線實質上在第一方向D1上延伸。電源線可以耦合到Vdd源或地源(ground source)。訊號線可以耦合到波源(例如,地址、數據及/或註釋訊號)。
如第1圖與第2A圖所示,第一邊緣墊130設置於晶片120的邊緣區126a上。第一中央墊140設置於晶片120的中央區124上,並且電性連接至第一邊緣墊130。在一些實施方式中,如第1圖所示,第一邊緣墊130與第一中央墊140在第一方向D1上對齊。
如第1圖與第2B圖所示,第二邊緣墊150可設置於晶片120的邊緣區126a上。第二中央墊160設置於晶片120的中央區124上,並且電性連接至第二邊緣墊150。在一些實施方式中,第一邊緣墊130與晶片120的側壁122a之間的距離d1實質上小於第二邊緣墊150與晶片120的側壁122a之間的距離d2。換句話說,第2A圖與第2B圖所示的參考線RL鄰接於晶片120的側壁122a。參考線RL通過第2A圖中的第一邊緣墊130,而不通過第2B圖中的第二邊緣墊150。第二邊緣墊150與參考線RL被一距離所分隔。由於距離d1實質上小於距離d2,因此電容(例如,訊號線與晶片120的導線之間的電容)可以被降低。如此一來,半導體結構100的輸出訊號可以被改善。
如第1圖所示,第二邊緣墊150與第二中央墊160可以實質上在第一方向D1上對齊。在一些實施方式中,第一中央墊140與第二中央墊160在與第一方向D1實質上垂直的第二方向D2上對齊。
在一些實施方式中,第一邊緣墊130與第一中央墊140通過電源線170連接,第二邊緣墊150與第二中央墊160通過訊號線180連接。換句話說,電源線170互連第一邊緣墊130與第一中央墊140,以及訊號線180互連第二邊緣墊150與第二中央墊160。
在一些實施方式中,電源線170的長度實質上大於訊號線180的長度。電源線170的長度可以在約3500微米至約4500微米的範圍間,並且訊號線180的長度可以在約1500微米至約2500微米的範圍間。舉例來說,電源線170的長度是約4000微米,而訊號線180的長度是約2000微米。在一些實施方式中,訊號線180的長度實質上在電源線170的長度的三分之一至三分之二的範圍間。在一些實施方式中,訊號線180的長度實質上是電源線170的長度的一半。藉由此配置,電容可以被降低,從而改善輸出訊號。
在一些實施方式中,如第1圖所示,電源線170的寬度w1實質上大於訊號線180的寬度w2。在一些實施方式中,電性連接電源線170的第一邊緣墊130實質上比電性連接訊號線180的第二邊緣墊150更靠近晶片120的側壁122a。
在一些實施方式中,半導體結構100更包含複數接合線(例如第一接合線190與第二接合線200),其連接對應的邊緣墊(例如第一邊緣墊130與第二邊緣墊150)。第一接合線190電性連接基板110與第一邊緣墊130之間。第二接合線200電性連接基板110與第二邊緣墊150之間。換句話說,第一接合線190從基板110的導電跡線112延伸至第一邊緣墊130,而第二接合線200從基板110的導電跡線112延伸至第二邊緣墊150。在一些實施方式中,第一接合線190的一端位於參考線RL(見第2A圖)的位置,而第二接合線200延伸通過參考線RL(見第2B圖)。
在一些實施方式中,第一接合線190在晶片120上的垂直投影長度PL1實質上小於第二接合線200在晶片120上的垂直投影長度PL2,其中垂直投影長度PL1實質上相等於晶片120的側壁122a與參考線RL之間的距離。
在一些實施方式中,如第2A圖所示,第一接合線190接觸第一邊緣墊130,並且第一接合線190與第一中央墊140分隔。在一些實施方式中,如第2B圖所示,第二接合線200接觸第二邊緣墊150,並且第二接合線200與第二中央墊160分隔。
在一些實施方式中,第二接合線200的長度與訊號線180的長度之比在0.5至2的範圍間,因此電容(例如,訊號線180與晶片120的導線之間的電容)可以背降低。如此一來,半導體結構100的輸出訊號可以被改善。此外,半導體結構100的封裝可以被簡化,從而降低製造成本。若第二接合線200的長度與訊號線180的長度之比小於約0.5,則訊號線180與在晶片120中的導線(例如,導電接腳)之間的電容較高,從而導致不良的電性互連。舉例來說,當電容較高時,輸出訊號會從輸入端到輸出端衰減。如第5圖所示,當第二接合線200的長度與訊號線180的長度之比小於約0.5時,輸入訊號IS會衰減,並且產生輸出訊號OS1。相較之下,當第二接合線200的長度與訊號線180的長度之比在約0.5至2的範圍間時,輸入訊號IS不會衰減(例如,訊號衰減可以被忽略或避免),並且產生改善的輸出訊號OS2。
在一些實施方式中,第二接合線200的長度實質上相等於訊號線180的長度。例如,第二接合線200的長度是約2000微米,而訊號線180的長度也是約2000微米。在一些其他的實施方式中,第二接合線200的長度實質上大於訊號線180的長度。
在一些實施方式中,第一接合線190與第二接合線200包含銅、金或任何其他合適的材料。在一些實施方式中,第一接合線190與第二接合線200包含金屬,例如金或其他合適的材料。
在一些實施方式中,如第1圖與第2B圖所示,半導體結構100更包含另一個中央墊210與另一個邊緣墊220,其中中央墊210與邊緣墊220通過另一條電源線230連接。換句話說,電源線230設置於晶片120上,並且互連中央墊210與邊緣墊220。電源線230與訊號線180實質上共面。在一些實施方式中,電源線230的長度實質上大於訊號線180的長度。電源線230的長度可以在約3500微米至約4500微米的範圍間。例如,電源線230的長度是約4000微米,而訊號線180的長度是約2000微米。在一些實施方式中,訊號線180的長度實質上在電源線230的長度的三分之一至三分之二的範圍間。在一些實施方式中,訊號線180的長度實質上是電源線230的長度的一半。藉由此配置,電容可以被降低,從而改善輸出訊號。
在一些實施方式中,半導體結構100更包含另一條接合線240,接合線240電性連接基板110與邊緣墊220之間。換句話說,接合線240從基板110的導電跡線112延伸至邊緣墊220。在一些實施方式中,接合線240的長度實質上小於第二接合線200的長度。接合線240在晶片120的側壁122b上(在相對於晶片120的側壁122a的相對側上)的垂直投影長度實質上小於第二接合線200在晶片120的側壁122a上的垂直投影長度PL2。在一些實施方式中,接合線240接觸邊緣墊220,並且接合線240與中央墊210分隔。
第2B圖的中央墊210、邊緣墊220、電源線230與接合線240之其他的相關結構與製造細節實質上相同或類似於第2A圖的第一邊緣墊130、第一中央墊140、電源線170與第一接合線190,故在此不再贅述。
在一些實施方式中,如第2A圖與第2B圖所示,半導體結構100包含封裝膠體(molding compound)250,其位於基板110上方並且覆蓋重分佈層。詳細來說,封裝膠體250設置於基板110的第一表面111上,並且覆蓋(或封裝)晶片120。在一些實施方式中,封裝膠體250設置於基板110的導電跡線112上,並且暴露導電跡線112的側壁。在第2A圖中,封裝膠體250圍繞晶片120、電源線170與第一接合線190。如此一來,封裝膠體250接觸第一邊緣墊130、第一中央墊140、電源線170與第一接合線190。在第2B圖中,封裝膠體250圍繞晶片120、訊號線180、電源線230、第二接合線200與接合線240。如此一來,封裝膠體250接觸晶片120、第二邊緣墊150、邊緣墊220、第二中央墊160、中央墊210、訊號線180、電源線230、第二接合線200與接合線240。
在一些實施方式中,封裝膠體250可以是單層薄膜或複合堆疊。封裝膠體250可包含各種材料,例如封裝膠體、封裝膠體底部填充物、環氧樹脂、樹脂等。在一些實施方式中,封裝膠體250具有高導熱性、低吸濕率及/或高抗彎強度。
在一些實施方式中,基板110更包含導電跡線116與複數導電通孔114,導電跡線116延伸在基板110的第二表面113上,導電通孔114延伸通過基板110。導電通孔114可以互連導電跡線112與導電跡線116。導電通孔114可以由金、銀、銅、鎳、鎢、鋁、鈀、上述的合金,或其他合適的材料製成。
在一些實施方式中,半導體結構100更包含導電凸塊260,導電凸塊260位於基板110的第二表面113上。導電凸塊260可包含導電材料,例如焊料、銅、鎳或金。在一些實施方式中,導電凸塊260是焊球、球柵陣列(ball grid array;BGA)球、可控塌陷晶片連接(controlled collapse chip connection;C4)凸塊、微凸塊、柱等。在一些實施方式中,導電凸塊260具有球形、半球形或圓柱形之形狀。第一中央墊140的訊號通過電源線170、第一邊緣墊130、第一接合線190、導電跡線112與導電通孔114電性連接至導電凸塊260的其中之一。類似地,第二中央墊160的訊號通過訊號線180、第二邊緣墊150、第二接合線200、導電跡線112與導電通孔114電性連接至導電凸塊260的另一個。
回到第1圖,半導體結構100的佈局圖繪示扇出線(fan-out lines)結構。第3圖是沿著第1圖的線3-3繪示的剖面圖,以及第4圖是沿著第1圖的線4-4繪示的剖面圖。
參閱第1圖與第3圖,半導體結構100更包含邊緣墊270、中央墊280、中央墊290、訊號線300與接合線310。邊緣墊270、中央墊280、中央墊290與訊號線300設置於晶片120上方。訊號線300互連邊緣墊270與中央墊210。接合線310電性連接基板110與邊緣墊270之間。換句話說,接合線310從基板110的導電跡線112延伸至邊緣墊270。在一些實施方式中,接合線310接觸邊緣墊270,並且接合線310與中央墊280及中央墊290分隔。在一些實施方式中,中央墊290電性連接至與訊號線300鄰接的另一條訊號線。
在一些實施方式中,接合線310的長度與訊號線300的長度之比在0.5至2的範圍間,因此電容(例如,訊號線300與晶片120的導線之間的電容)可以被降低。如此一來,半導體結構100的輸出訊號可以被改善。此外,半導體結構100的封裝可以被簡化,從而降低製造成本。第3圖的邊緣墊270、中央墊280、中央墊290、訊號線300與接合線310之其他的相關結構與製造細節實質上相同或類似於第2B圖的第二邊緣墊150、第二中央墊160、中央墊210、訊號線180與第二接合線200,故在此不再贅述。
參閱第1圖與第4圖,半導體結構100更包含邊緣墊320、中央墊330、訊號線340與接合線350。邊緣墊320、中央墊330與訊號線340設置於晶片120上方。訊號線340互連邊緣墊320與中央墊330。接合線350電性連接基板110與邊緣墊320之間。換句話說,接合線350從基板110的導電跡線112延伸至邊緣墊320。在一些實施方式中,接合線350接觸邊緣墊320,並且接合線350與中央墊330分隔。
在一些實施方式中,接合線350的長度與訊號線340的長度之比在0.5至2的範圍間,因此電容(例如,訊號線300與晶片120的導線之間的電容)可以被減少。如此一來,半導體結構100的輸出訊號可以被改善。此外,半導體結構100的封裝可以被簡化,從而降低製造成本。第4圖的邊緣墊320、中央墊330、訊號線340與接合線350之其他的相關結構與製造細節實質上相同或類似於第2B圖的第二邊緣墊150、第二中央墊160、訊號線180與第二接合線200,故在此不再贅述。
雖然本揭露已經將實施方式詳細地揭露如上,然而其他的實施方式也是可能的,並非用以限定本揭露。因此,所附之權利要求的精神及其範圍不應限於本揭露實施方式之說明。
本領域任何熟習此技藝者,在不脫離本揭露之精神和範圍間,當可作各種之改變或替換,因此所有的這些改變或替換都應涵蓋於本揭露所附權利要求的保護範圍之內。
100:半導體結構
110:基板
111:第一表面
112:導電跡線
113:第二表面
114:導電通孔
115:核心層
116:導電跡線
120:晶片
121:正面
122a:側壁
122b:側壁
122c:側壁
122d:側壁
123:背面
124:中央區
126a:邊緣區
126b:邊緣區
130:邊緣墊
140:中央墊
150:邊緣墊
160:中央墊
170:電源線
180:訊號線
190:第一接合線
200:第二接合線
210:中央墊
220:邊緣墊
230:電源線
240:接合線
250:封裝膠體
260:導電凸塊
270:邊緣墊
280:中央墊
290:中央墊
300:訊號線
310:接合線
320:邊緣墊
330:中央墊
340:訊號線
350:接合線
D1:第一方向
D2:第二方向
d1:距離
d2:距離
IS:輸入訊號
OS1:輸出訊號
OS2:輸出訊號
PL1:垂直投影長度
PL2:垂直投影長度
RL:參考線
w1:寬度
w2:寬度
2A-2A:線
2B-2B:線
3-3:線
4-4:線
本揭露之態樣可從以下實施方式的詳細說明及隨附的圖式理解。
第1圖是根據本揭露之一些實施方式之半導體結構的佈局之上視圖。
第2A圖是沿著第1圖的線2A-2A繪示的剖面圖。
第2B圖是沿著第1圖的線2B-2B繪示的剖面圖。
第3圖是沿著第1圖的線3-3繪示的剖面圖。
第4圖是沿著第1圖的線4-4繪示的剖面圖。
第5圖是繪示輸入訊號與輸出訊號的示意圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
100:半導體結構
120:晶片
122a:側壁
122b:側壁
122c:側壁
122d:側壁
124:中央區
126a:邊緣區
126b:邊緣區
130:邊緣墊
140:中央墊
150:邊緣墊
160:中央墊
170:電源線
180:訊號線
210:中央墊
220:邊緣墊
230:電源線
270:邊緣墊
280:中央墊
290:中央墊
300:訊號線
320:邊緣墊
330:中央墊
340:訊號線
D1:第一方向
D2:第二方向
w1:寬度
w2:寬度
2A-2A:線
2B-2B:線
3-3:線
4-4:線
Claims (20)
- 一種半導體結構,包含: 一基板,具有一第一表面與在該基板上延伸的一導電跡線; 一晶片,位於該基板的該第一表面上,其中該晶片具有一側壁、一中央區及位於該中央區與該側壁之間的一邊緣區; 一第一邊緣墊,位於該晶片的該邊緣區上; 一第一中央墊,位於該晶片的該中央區上,且電性連接至該第一邊緣墊; 一第二邊緣墊,位於該晶片的該邊緣區上,其中該第一邊緣墊與該晶片的該側壁之間的一距離實質上小於該第二邊緣墊與該晶片的該側壁之間的一距離;以及 一第二中央墊,位於該晶片的該中央區上,且電性連接至該第二邊緣墊。
- 如請求項1所述之半導體結構,其中該第一邊緣墊與該第一中央墊在一第一方向上對齊,且其中該第二邊緣墊與該第二中央墊實質上在該第一方向上對齊。
- 如請求項2所述之半導體結構,其中該第一中央墊與該第二中央墊在實質上垂直於該第一方向的一第二方向上對齊。
- 如請求項1所述之半導體結構,其中該第一邊緣墊與該第一中央墊通過一電源線連接,且其中該第二邊緣墊與該第二中央墊通過一訊號線連接。
- 如請求項4所述之半導體結構,其中該電源線的一長度實質上大於該訊號線的一長度。
- 如請求項4所述之半導體結構,其中該電源線的一寬度實質上大於該訊號線的一寬度。
- 如請求項4所述之半導體結構,更包含: 一第一接合線,電性連接該基板與該第一邊緣墊之間;以及 一第二接合線,電性連接該基板與該第二邊緣墊之間。
- 如請求項7所述之半導體結構,其中該第一接合線在該晶片上的一垂直投影長度實質上小於該第二接合線在該晶片上的一垂直投影長度。
- 如請求項7所述之半導體結構,其中該第一接合線與該第一中央墊分隔,而該第二接合線與該第二中央墊分隔。
- 如請求項7所述之半導體結構,其中該第二接合線的一長度與該訊號線的一長度之比在0.5至2的範圍間。
- 如請求項1所述之半導體結構,更包含: 一封裝膠體,位於該基板的該第一表面上且覆蓋該晶片。
- 如請求項1所述之半導體結構,更包含: 一導電凸塊,位於與該基板的該第一表面相對的該基板的一第二表面上。
- 一種半導體結構,包含: 一基板,具有一第一表面與在該基板上延伸的一導電跡線; 一晶片,位於該基板的該第一表面上; 一邊緣墊,位於該晶片上; 一中央墊,位於該晶片的一中央區上; 一訊號線,位於該晶片上,該訊號線互連該邊緣墊與該中央墊;以及 一接合線,電性連接該基板與該邊緣墊之間,其中該接合線的一長度與該訊號線的一長度之比在0.5至2的範圍間。
- 如請求項13所述之半導體結構,其中該接合線的該長度實質上相等於該訊號線的該長度。
- 如請求項13所述之半導體結構,其中該接合線從該導電跡線延伸至該邊緣墊。
- 如請求項13所述之半導體結構,更包含: 一電源線,位於該晶片上,該電源線與該訊號線實質上共面。
- 如請求項16所述之半導體結構,其中該電源線的一長度實質上大於該訊號線的該長度。
- 如請求項13所述之半導體結構,更包含: 一封裝膠體,位於該基板的該第一表面上且覆蓋該晶片。
- 如請求項18所述之半導體結構,其中該封裝膠體接觸該邊緣墊、該中央墊與該訊號線。
- 如請求項13所述之半導體結構,更包含: 一導電凸塊,位於與該基板的該第一表面相對的該基板的一第二表面上。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/037,590 | 2020-09-29 | ||
| US17/037,590 US11222839B1 (en) | 2020-09-29 | 2020-09-29 | Semiconductor structure |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202213163A true TW202213163A (zh) | 2022-04-01 |
| TWI779803B TWI779803B (zh) | 2022-10-01 |
Family
ID=79169379
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110131886A TWI779803B (zh) | 2020-09-29 | 2021-08-27 | 半導體結構 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US11222839B1 (zh) |
| CN (1) | CN114334900B (zh) |
| TW (1) | TWI779803B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI826243B (zh) * | 2022-06-01 | 2023-12-11 | 大陸商長鑫存儲技術有限公司 | 封裝結構及其製作方法 |
Family Cites Families (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20000003306A (ko) * | 1998-06-27 | 2000-01-15 | 윤종용 | 미세 간극 볼 그리드 어레이 패키지 |
| US8853001B2 (en) * | 2003-11-08 | 2014-10-07 | Stats Chippac, Ltd. | Semiconductor device and method of forming pad layout for flipchip semiconductor die |
| CN100468728C (zh) * | 2006-08-31 | 2009-03-11 | 中芯国际集成电路制造(上海)有限公司 | 多芯片半导体封装结构及封装方法 |
| KR101692956B1 (ko) * | 2010-09-20 | 2017-01-04 | 삼성전자 주식회사 | 테이프 패키지 |
| JP2013098215A (ja) * | 2011-10-28 | 2013-05-20 | Elpida Memory Inc | 半導体装置 |
| TWI517318B (zh) * | 2013-06-14 | 2016-01-11 | 日月光半導體製造股份有限公司 | 具金屬柱組之基板及具金屬柱組之封裝結構 |
| TWI566352B (zh) * | 2014-05-01 | 2017-01-11 | 矽品精密工業股份有限公司 | 封裝基板及封裝件 |
| JP2016021507A (ja) * | 2014-07-15 | 2016-02-04 | マイクロン テクノロジー, インク. | 半導体装置 |
| KR102570325B1 (ko) * | 2016-11-16 | 2023-08-25 | 에스케이하이닉스 주식회사 | 재배선 구조를 갖는 적층형 반도체 패키지 |
| KR102145203B1 (ko) * | 2018-07-19 | 2020-08-18 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| US10867925B2 (en) * | 2018-07-19 | 2020-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming chip package structure |
| TWI701745B (zh) * | 2018-08-28 | 2020-08-11 | 財團法人工業技術研究院 | 異質整合組裝結構及其製造方法 |
-
2020
- 2020-09-29 US US17/037,590 patent/US11222839B1/en active Active
-
2021
- 2021-08-27 TW TW110131886A patent/TWI779803B/zh active
- 2021-09-27 CN CN202111133991.7A patent/CN114334900B/zh active Active
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI826243B (zh) * | 2022-06-01 | 2023-12-11 | 大陸商長鑫存儲技術有限公司 | 封裝結構及其製作方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TWI779803B (zh) | 2022-10-01 |
| US11222839B1 (en) | 2022-01-11 |
| CN114334900B (zh) | 2025-12-12 |
| CN114334900A (zh) | 2022-04-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9607947B2 (en) | Reliable microstrip routing for electronics components | |
| JP5320611B2 (ja) | スタックダイパッケージ | |
| US6906408B2 (en) | Assemblies and packages including die-to-die connections | |
| US6294406B1 (en) | Highly integrated chip-on-chip packaging | |
| US20140131854A1 (en) | Multi-chip module connection by way of bridging blocks | |
| US20120032353A1 (en) | Semiconductor device | |
| US20230099787A1 (en) | Semiconductor package and method of fabricating the same | |
| JP2002170918A (ja) | 半導体装置及びその製造方法 | |
| TW201810600A (zh) | 半導體封裝 | |
| CN113410215B (zh) | 半导体封装结构及其制备方法 | |
| TWI826339B (zh) | 2.5d封裝結構及製備方法 | |
| CN102057481B (zh) | 具有电源和接地通孔的封装 | |
| US7235870B2 (en) | Microelectronic multi-chip module | |
| CN111312676B (zh) | 一种扇出型封装件及其制作方法 | |
| JP2015523740A (ja) | 再構成されたウェハレベル超小型電子パッケージ | |
| US7227249B1 (en) | Three-dimensional stacked semiconductor package with chips on opposite sides of lead | |
| CN202394957U (zh) | 半导体晶圆及封装构造 | |
| TWI779803B (zh) | 半導體結構 | |
| CN112397475A (zh) | 具有微细间距硅穿孔封装的扇出型封装晶片结构及单元 | |
| US20080237831A1 (en) | Multi-chip semiconductor package structure | |
| TWI673839B (zh) | 矩形半導體封裝及其方法 | |
| CN114709142A (zh) | 扇出堆栈封装方法、芯片封装结构和电子设备 | |
| US20080237832A1 (en) | Multi-chip semiconductor package structure | |
| TWI856575B (zh) | 裸晶封裝、積體電路封裝及其製造方法 | |
| CN111312677B (zh) | 一种扇出型封装件及其制作方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| GD4A | Issue of patent certificate for granted invention patent |