TW202133237A - 半導體結構的形成方法 - Google Patents
半導體結構的形成方法 Download PDFInfo
- Publication number
- TW202133237A TW202133237A TW110106075A TW110106075A TW202133237A TW 202133237 A TW202133237 A TW 202133237A TW 110106075 A TW110106075 A TW 110106075A TW 110106075 A TW110106075 A TW 110106075A TW 202133237 A TW202133237 A TW 202133237A
- Authority
- TW
- Taiwan
- Prior art keywords
- fin
- region
- gate
- recess
- fins
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0151—Manufacturing their isolation regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6211—Fin field-effect transistors [FinFET] having fin-shaped semiconductor bodies integral with the bulk semiconductor substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0128—Manufacturing their channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/013—Manufacturing their source or drain regions, e.g. silicided source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0147—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
方法包括形成多個第一裝置於基板的第一區中,其中每一第一裝置具有第一數目的鰭狀物;形成多個第二裝置於基板的第二區中,且第二區與第一區不同,其中每一第二裝置具有第二數目的鰭狀物,且第二數目與第一數目不同;形成多個第一凹陷於第一裝置的鰭狀物中,其中第一凹陷具有第一深度;在形成第一凹陷之後,形成多個第二凹陷於第二裝置的鰭狀物中,其中第二凹陷的第二深度與第一深度不同;成長第一磊晶的源極/汲極區於第一凹陷中;以及成長第二磊晶的源極/汲極區於第二凹陷中。
Description
本發明實施例關於在不同鰭狀物數目的區域形成不同體積的源極/汲極區的方法。
半導體裝置已用於多種電子應用,比如個人電腦、手機、數位相機、與其他電子設備。半導體裝置的製作方法通常為依序沉積絕緣或介電層、導電層、與半導體層的材料於半導體基板上,並採用微影圖案化多種材料層,以形成電路構件與單元於半導體基板上。
半導體產業持續改善最小結構尺寸以持續改善多種電子構件(如電晶體、二極體、電阻、電容器、或類似物)的積體密度,可將更多構件整合至給定面積中。
在本發明實施例中,半導體結構的形成方法包括:形成多個第一裝置於基板的第一區中,其中每一第一裝置具有第一數目的多個鰭狀物;形成多個第二裝置於基板的第二區中,且第二區與第一區不同,其中每一第二裝置具有第二數目的多個鰭狀物,且第二數目與第一數目不同;形成多個第一凹陷於第一裝置的鰭狀物中,其中第一凹陷具有第一深度;在形成第一凹陷之後,形成多個第二凹陷於第二裝置的鰭狀物中,其中第二凹陷的第二深度與第一深度不同;成長第一磊晶的源極/汲極區於第一凹陷中;以及成長第二磊晶的源極/汲極區於第二凹陷中。
在本發明實施例中,半導體結構的形成方法包括:形成基板的第一隆起部分與基板的第二隆起部分,且第一隆起部分與第二隆起部分分開;形成第一鰭狀物於基板的第一隆起部分上,並形成第二鰭狀物於基板的第二隆起部分上,其中形成於第二隆起部分上的第二鰭狀物的數目比形成於第一隆起部分上的第一鰭狀物的數目多;形成隔離區以圍繞第一鰭狀物與第二鰭狀物;形成第一閘極結構於第一鰭狀物上,並形成第二閘極結構於第二鰭狀物上;進行第一蝕刻製程以形成第一凹陷於第一鰭狀物中並與第一閘極結構相鄰,且第一凹陷具有第一深度;進行第二蝕刻製程以形成第二凹陷於第二鰭狀物中並與第二閘極結構相鄰,且第二凹陷具有第二深度,且第二深度大於第一深度;以及形成第一源極/汲極區於第一凹陷中,並形成第二源極/汲極區於第二凹陷中。
在本發明實施例中,半導體結構包括:基板;第一半導體裝置,位於基板中且包括:鰭狀物,自基板凸起;閘極堆疊,延伸於鰭狀物上;凹陷,位於鰭狀物中以與閘極堆疊相鄰,其中鰭狀物中的凹陷具有第一深度;以及磊晶的源極/汲極區,位於凹陷中;以及第二半導體裝置,位於基板中且包括:兩個相鄰的鰭狀物,自基板凸起;閘極堆疊,延伸於兩個相鄰的鰭狀物上;凹陷,位於兩個相鄰的鰭狀物的每一者中以與閘極堆疊相鄰,其中兩個相鄰的鰭狀物的每一者中的凹陷具有第二深度,且第二深度大於第一深度;以及磊晶的源極/汲極區,位於每一凹陷中。
下述詳細描述可搭配圖式說明,以利理解本發明的各方面。值得注意的是,各種結構僅用於說明目的而未按比例繪製,如本業常態。實際上為了清楚說明,可任意增加或減少各種結構的尺寸。
下述內容提供的不同實施例或例子可實施本發明實施例的不同結構。特定構件與排列的實施例係用以簡化本揭露而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸,或兩者之間隔有其他額外構件而非直接接觸。此外,本發明之多種實例可重複採用相同標號以求簡潔,但多種實施例及/或設置中具有相同標號的元件並不必然具有相同的對應關係。
此外,空間性的相對用語如「下方」、「其下」、「下側」、「上方」、「上側」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。元件亦可轉動90°或其他角度,因此方向性用語僅用以說明圖示中的方向。
在一些實施例中,採用多重循環蝕刻形成源極/汲極凹陷鰭狀物(如半導體帶)中。具體而言,在基板的不同區域中採用不同蝕刻製程,以形成不同深度的源極/汲極凹陷於不同區中。在一些實施例中,每一區包含的裝置可具有不同數目的鰭狀物。舉例來說,一區域可包含單一鰭狀物的裝置,另一區可包含雙鰭狀物的裝置,而又一區可包含三鰭狀物的裝置。可採用光微影與蝕刻製程的多個循環形成凹陷,且對每一區進行一循環。可由任何順序在基板的不同區中進行循環。在一些實施例中,採用光微影與蝕刻製程形成不同深度的源極/汲極凹陷於不同區中。舉例來說,一區的凹陷深度與另一區的凹陷深度不同。在一些實施例中,對應具有較多數目的鰭狀物之裝置之區域的凹陷較深,而對應具有較少數目的鰭狀物之裝置(包括單一鰭狀物裝置)之區域的凹陷較淺。在一些實施例中,採用光微影與蝕刻製程以形成深度不斷增加的源極/汲極凹陷。較深的凹陷可形成較大的磊晶的源極/汲極區,因此此處的技術可用於形成不同體積的磊晶/源極區的不同種類的裝置或鰭狀結構,其可改善裝置操作(如電流)並改善效能。
圖1顯示一些實施例中,鰭狀場效電晶體的三維圖。鰭狀場效電晶體具有鰭狀物52於基板50 (如半導體基板)上。隔離區56位於基板50中,且鰭狀物52自相鄰的隔離區56之間凸起高於隔離區56。雖然說明與圖式中的隔離區56與基板50分開,但此處所述的用語「基板」可單指半導體基板或含有隔離區的基板。此外,雖然圖式中的鰭狀物52為單一的連續材料如基板50,但鰭狀物52及/或基板50可包含單一材料或多種材料。在此說明中,鰭狀物52指的是延伸於相鄰的隔離區56之間的部分。
閘極介電層92沿著鰭狀物52的側壁與上表面,而閘極94位於閘極介電層92上。源極/汲極區82相對於閘極介電層92與閘極94,位於鰭狀物52的兩側中。圖1亦顯示後續圖式所用的參考剖面。參考剖面A-A沿著閘極94的縱軸,並垂直於鰭狀場效電晶體的源極/汲極區82之間的電流方向。參考剖面B-B垂直於參考剖面A-A並沿著鰭狀物52的縱軸,且在鰭狀場效電晶體的源極/汲極區82之間的電流方向中。參考剖面C-C平行於參考剖面A-A,並延伸穿過鰭狀場效電晶體的源極/汲極區。後續圖式將依據這些參考剖面以清楚說明。
此處所述的一些實施例以採用閘極後製製程所形成的鰭狀場效電晶體進行說明。在其他實施例中,可採用閘極優先製程。此外,一些實施例可用於平面裝置,如平面場效電晶體、奈米結構(如奈米片、奈米線、全繞式閘極、或類似結構)的場效電晶體、或類似物。
圖2至23B係一些實施例中,製造鰭狀場效電晶體的中間階段之剖視圖。圖2至7沿著圖1所示的參考剖面A-A,差別在於多個鰭狀物或鰭狀場效電晶體。圖8A、11A、18A、19A、20A、21A、22A、及23A沿著圖1所示的參考剖面A-A,而圖8B、11B、13、15、16、18B、19B、20C、21B、22B、及23B沿著圖1所示的剖面B-B,差別在於多個鰭狀物或鰭狀場效電晶體。圖12、14、16、18C、及18D沿著圖1所示的參考剖面C-C,差別在於多個鰭狀物或鰭狀場效電晶體。
在圖2中,提供基板50。基板50可為半導體基板如基體半導體、絕緣層上半導體基板、或類似物,其可摻雜(如摻雜p型或n型摻質)或未摻雜。基板50可為晶圓如矽晶圓。一般而言,絕緣層上半導體基板為半導體材料層形成於絕緣層上。舉例來說,絕緣層可為埋置氧化物層、氧化矽層、或類似物。可提供絕緣層於基板上,通常為矽基板或玻璃基板。亦可採用其他基板如多層基板或組成漸變基板。在一些實施例中,基板50的半導體材料可包含矽、鍺、半導體化合物(如碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦)、半導體合金(如矽鍺、磷砷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦、及/或磷砷化鎵銦)、或上述之組合。
圖2所示的基板50分成多個區域53,而形成其中的鰭狀場效電晶體具有不同數目的鰭狀物52 (見圖3)。舉例來說,區域53A可包含基板50的區域,其中形成單鰭狀物結構。區域53B可包含基板50的區域,其中形成雙鰭狀物結構。區域53C可包含基板50的區域,其中形成具有三個鰭狀物的結構。單鰭狀物結構的例子包含鰭狀場效電晶體、靜態隨機存取記憶體結構、製程控制監控邏輯結構、其他電路、或類似物。雙鰭狀物結構的例子包含鰭狀場效電晶體結構、環形振盪器結構、製程控制監控邏輯結構、其他電路、或類似物。具有三個或更多鰭狀物的多鰭狀物結構的例子,包含鰭狀場效電晶體結構、靜電放電保護結構、可程式化輸入/輸出結構、製程控制監控邏輯結構、其他電路、或類似物。這些內容僅用於舉例,且這些結構可具有其他數目的鰭狀物,或可形成這些例子以外的其他結構。
在其他實施例中,可存在更多或更少的區域53,及/或區域53A至53C可對應不同於圖示數目的鰭狀物52。舉例來說,其他實施例中的區域53可包含基板50的區域,形成其中的多鰭狀物的結構可具有四個、五個、或其他數目的鰭狀物52。此外,區域53可包含對應多個鰭狀物52的基板50的區域。舉例來說,區域53可包含基板50的區域,其中結構具有三或四個鰭狀物52;或者包含基板50的區域,其中結構具有三個或更多的鰭狀物52。這些說明僅用於舉例,且可採用比說明更多或更少的區域53,或區域53所對應的鰭狀物52的數目可不同於此處所述的數目。在一些實施例中,兩個或多個區域53可包含多鰭狀物結構,其具有相同數目的鰭狀物52。
一些區域53可與其他區域53物理分開(比如圖2所示的分隔線),而任何數目的裝置結構(如其他主動裝置、摻雜區、隔離結構、或類似物)可位於區域53之間。區域53可包含n型區、p型區、或n型區與p型區的組合。n型區可用於形成n型裝置如n型金氧半電晶體(比如n型鰭狀場效電晶體),而p型區可用於形成p型裝置如p型金氧半電晶體(比如p型鰭狀場效電晶體)。
在圖3中,鰭狀物52形成於基板50中。鰭狀物52為半導體帶。如圖3所示,區域53A包含單鰭狀物結構,區域53B包含雙鰭狀物結構,而區域53C包含三鰭狀物結構。在一些實施例中,每一區53中的鰭狀物52可形成於多鰭狀物的冠狀結構中,其中多個鰭狀物52自基底51凸起,而基底51本身自基板50凸起。舉例來說,圖3所示的區域53B包含的多鰭狀物結構具有兩個鰭狀物52形成於單一基底51上,而區域53C包含的多鰭狀物結構具有三個鰭狀物52形成於單一基底51上。在一些實施例中,形成基底51及/或鰭狀物52於基板50中的方法,可為蝕刻溝槽於基板50中。在一些實施例中,冠狀結構的形成方法可為先形成圖案化的硬遮罩(未圖示)於基板50上,並採用圖案化的硬遮罩蝕刻基板50以形成圖案化的基板(未圖示)。圖案化的基板團案對應後續形成基底51及/或鰭狀物52的區域。接著可形成另一圖案化的硬遮罩(未圖示)於圖案化的基板上,並採用圖案化的硬遮罩以蝕刻圖案化的基板以形成鰭狀物52。蝕刻可為任何可接受的蝕刻製程,比如反應性離子蝕刻、中性束蝕刻、類似方法、或上述之組合。蝕刻可為非等向。
鰭狀物52的圖案化方法可為任何合適方法。舉例來說,可採用一或多個光微影製程如雙重圖案化或多重圖案化製程,以圖案化鰭狀物52。一般而言,雙重圖案化或多重圖案化製程結合光微影與自對準製程,其產生的圖案間距小於採用單一直接的光微影製程所得的圖案間距。舉例來說,一實施例形成犧牲層於基板上,並採用光微影製程圖案化犧牲層。採用自對準製程,以沿著圖案化的犧牲層側部形成間隔物。接著移除犧牲層,而保留的間隔物之後可用於圖案化鰭狀物。在一些實施例中,遮罩或其他層可保留於鰭狀物52上。在其他實施例中,不形成基底51。
在一些實施例中,鰭狀物52高於基板50的高度H0可介於約50 nm至約170 nm之間。基底51高於基板50的高度H1可介於約30 nm至約90 nm之間。鰭狀物52凸起高於基底51的高度H2可介於約30 nm至約80 nm之間。在一些實施例中,鰭狀物52的寬度W0可介於約3 nm至約20 nm之間。在一些實施例中,多鰭狀物結構的鰭狀物52之間距P1可介於約15 nm至約50 nm之間。其他高度、寬度、間距、或上述之組合亦屬可能。
在圖4中,絕緣材料54形成於基板50之上與相鄰的鰭狀物52之間。絕緣材料54可為氧化物如氧化矽、氮化物、類似物、或上述之組合,且其形成方法可為高密度電漿化學氣相沉積、可流動的化學氣相沉積(比如在遠端電漿系統中沉積化學氣相沉積為主的材料,之後固化材料使其轉變成另一材料如氧化物)、類似方法、或上述之組合。亦可採用任何可接受的製程所形成的其他絕緣材料。在所述實施例中,絕緣材料54為可流動的化學氣相沉積製程所形成的氧化矽。一旦形成絕緣材料,即可進行退火製程。在一實施例中,多餘的絕緣材料54覆蓋鰭狀物52。雖然圖式中的絕緣材料54為單層,一些實施例可採用多層的絕緣材料54。舉例來說,一些實施例可先沿著基板50與鰭狀物52的表面形成襯墊層(未圖示)。之後可形成上述的填充材料於襯墊層上。
在圖5中,對絕緣材料54施加移除製程,以移除鰭狀物52上的多餘絕緣材料54。在一些實施例中,可採用平坦化製程如化學機械研磨、回蝕刻製程、上述之組合、或類似製程。平坦化製程露出鰭狀物52,使平坦化製程完成後的鰭狀物52與絕緣材料54的上表面齊平。在遮罩保留於鰭狀物52上的實施例中,平坦化製程可露出遮罩或移除遮罩,使平坦化製程完成後的遮罩或鰭狀物52的上表面與絕緣材料54的上表面齊平。
在圖6中,使絕緣材料54凹陷以形成淺溝槽隔離區56。絕緣材料54凹陷,使鰭狀物52的上側部分自相鄰的淺溝槽隔離區56之間凸起。維持覆蓋鰭狀物52之間的基底51的部分,如圖6所示。此外,淺溝槽隔離區56的上表面可坦、凸起、凹陷(如碟化)、或上述之組合。可由合適蝕刻使淺溝槽隔離區56的上表面平坦、凸起、及/或凹陷。使淺溝槽隔離區56凹陷的方法,可採用可接受的蝕刻製程,比如對絕緣材料54的材料具有選擇性的蝕刻製程(比如蝕刻絕緣材料54之速率,比蝕刻鰭狀物52的材料之速率快)。舉例來說,移除氧化物的方法可採用稀氫氟酸。
圖2至6所示的製程僅為如何形成鰭狀物52的一例。在一些實施例中,鰭狀物的形成方法可為磊晶成長製程。舉例來說,可形成介電層於基板50的上表面上,並蝕刻溝槽穿過介電層以露出下方的基板50。可磊晶成長同質磊晶結構於溝槽中並使介電層凹陷,因此同質磊晶結構可自介電層凸起以形成鰭狀物。此外,一些實施例的鰭狀物52可採用異質磊晶結構。舉例來說,可使圖5中的鰭狀物52凹陷,並磊晶成長不同於鰭狀物52的材料於凹陷的鰭狀物52上。在這些實施例中,鰭狀物52包含凹陷材料以及位於凹陷材料上的磊晶成長材料。在另一實施例中,可形成介電層於基板50的上表面上,並蝕刻溝槽穿過介電層。接著可採用不同於基板50的材料,成長異質磊晶結構於溝槽中。使介電層凹陷後,異質磊晶結構可自介電層凸起以形成鰭狀物52。在一些實施例中,可在磊晶成長同質磊晶結構或異質磊晶結構時進行原位摻雜,以省略之前或之後的佈植,不過原位摻雜與佈植摻雜可搭配使用。
此外,磊晶成長於n型區(如n型金氧半區)與p型區(如p型金氧半區)中的材料不同具有優點。在多種例子中,鰭狀物52的上側部分的組成可為矽鍺(SixGe1-x,其中x可為0至1)、碳化矽、純鍺或實質上純鍺、III-V族半導體化合物、II-VI族半導體化合物、或類似物。舉例來說,形成III-V族半導體化合物的可行材料包含但不限於砷化銦、砷化鋁、砷化鎵、磷化銦、氮化鎵、砷化銦鎵、砷化銦鋁、銻化鎵、銻化鋁、磷化鋁、磷化鎵、或類似物。
在圖6中,可形成合適的井區(未圖示)於鰭狀物52及/或基板50中。在一些實施例中,可形成p型井於n型區中,且可形成n型井於p型區中。在一些實施例中,p型井(或n型井)形成於n型區與p型區的兩者中。
在不同井型態的實施例中,可採用光阻及/或其他遮罩(未圖示)以達n型區與p型區所用的不同佈植步驟。舉例來說,可形成光阻於n型區中的鰭狀物52與淺溝槽隔離區56上。圖案化光阻以露出基板50的n型區。光阻的形成方法可採用旋轉塗佈技術,而圖案化方法可採用可接受的光微影技術。一旦圖案化光阻,即可在p型區中進行n型雜質佈植,且光阻可作為遮罩以實質上避免n型雜質佈植至n型區中。n型雜質可為磷、砷、銻、或類似物,且其佈植於區域中的濃度可小於或等於1018
cm-3
,比如介於約1016
cm-3
至約1018
cm-3
之間。在佈植之後可移除光阻,其移除方法可為可接受的灰化製程。
在佈植p型區之後,可形成光阻於p型區中的鰭狀物52與淺溝槽隔離區56上。圖案化光阻以露出基板50的n型區。光阻的形成方法可為旋轉塗佈技術,而圖案化方法可採用可接受的光微影技術。一旦圖案化光阻,可在n型區中進行p型雜質的佈植,而光阻可作為遮罩以實質上避免p型雜質佈植至p型區中。佈植於區域中的p型雜質可為硼、氟化硼、銦、或類似物,其濃度可小於或等於1018
cm-3
,比如介於約1016
cm-3
至約1018
cm-3
之間。在佈植之後可移除光阻,且移除方法可為可接受的灰化製程。
在佈植n型區與p型區之後,可進行退火以修復佈植損傷並活化佈植的p型及/或n型雜質。在一些實施例中,可在成長時原位摻雜磊晶鰭狀物的成長材料以省略佈植,但原位摻雜與佈植摻雜亦可搭配使用。
在圖7中,形成虛置介電層60於鰭狀物52上。舉例來說,虛置介電層60可為氧化矽、氮化矽、上述之組合、或類似物,且其形成方法可為依據可接受的技術進行的沉積或熱成長。形成虛置閘極層62於虛置介電層60上,並形成遮罩層64於虛置閘極層62上。可沉積虛置閘極層62於虛置介電層60上,接著以化學機械研磨等方法平坦化虛置閘極層62。可沉積遮罩層64於虛置閘極層62上。虛置閘極層62可為導電或非導電材料,比如非晶矽、多晶矽、多晶矽鍺、金屬氮化物、金屬矽化物、金屬氧化物、或金屬。虛置閘極層62的沉積方法可為物理氣相沉積、化學氣相沉積、濺鍍沉積、或沉積選定材料所用的其他技術。虛置閘極層62的組成可為其他材料,其於蝕刻隔離區如淺溝槽隔離區56及/或虛置介電層60的材料時具有高蝕刻選擇性。舉例來說,遮罩層64可包含一或多層的氮化矽、氮氧化矽、或類似物。在此例中,形成單一虛置閘極層62與單一遮罩層64。值得注意的是,圖式中的虛置介電層60只覆蓋鰭狀物52,但此僅用於說明目的。在一些實施例中,虛置介電層60可覆蓋淺溝槽隔離區56,並延伸於淺溝槽隔離區之上與虛置閘極層62與淺溝槽隔離區56之間。
在圖8A及8B中,可採用可接受的光微影與蝕刻技術圖案化遮罩層64 (見圖7)以形成遮罩74。接著可將遮罩74的圖案轉移至虛置閘極層62。在一些實施例中(未圖示),亦可由可接受的蝕刻技術將遮罩74的圖案轉移至虛置介電層60,以形成虛置閘極72。虛置閘極72覆蓋鰭狀物52的個別通道區58。遮罩74的圖案可用於物理分開每一虛置閘極72與相鄰的虛置閘極。虛置閘極72的長度方向可實質上垂直於個別的磊晶的鰭狀物52的長度方向。
如圖8A及8B所示,閘極密封間隔物80可形成於虛置閘極72、遮罩74、及/或鰭狀物52的露出表面上。在熱氧化或沉積之後進行非等向蝕刻,可形成閘極密封間隔物80。閘極密封間隔物80的組成可為氧化矽、氮化矽、氮氧化矽、或類似物。
在形成閘極密封間隔物80之後,可進行佈植以形成輕摻雜源極/汲極區(未圖示)。在不同裝置型態的實施例中,與圖6所示的上述佈植類似,可形成遮罩如光阻於n型區上並露出p型區,且可佈植合適型態(如p型)的雜質至p型區中露出的鰭狀物52中。接著可移除遮罩。之後可形成遮罩如光阻於p型區上並露出n型區,且可佈植合適型態(如n型)的雜質至n型區中露出的鰭狀物52中。接著可移除遮罩。n型雜質可為任何前述的n型雜質,而p型雜質可為任何前述的p型雜質。輕摻雜源極/汲極區的雜質濃度可為約1015 cm-3至約1019 cm-3。退火可用於修復佈植損傷並活化佈植的雜質。
在圖9及10中,沿著虛置閘極72與遮罩74的側壁形成閘極間隔物86。圖9及10顯示的結構透視圖與圖8A及8B所示的結構類似,差別在於圖9及10顯示的單一鰭狀物區(如區域53A)與雙鰭狀物區(如區域53B)相鄰。為了使圖式清楚,圖9至10未顯示閘極密封間隔物80。在圖9中,順應性沉積間隔物層83於結構上。舉例來說,間隔物層83可包含氧化矽、氮化矽、氮氧化矽、碳氮化矽、上述之組合、或類似物。在一些實施例中,間隔物層83包含多層。
在圖10中,進行非等向蝕刻製程以移除間隔物層83的水平部分。移除間隔物層73的其餘垂直部分,可形成閘極間隔物86於虛置閘極72與遮罩74的側壁上以及鰭狀物52的側壁上。在一些實施例中,進行非等向蝕刻製程之後,可保留間隔物層83的部分於鰭狀物52的上表面上或淺溝槽隔離區56上。
圖11A至11C顯示的結構剖視圖與圖8A及8B類似,即形成閘極間隔物86之後的結構。圖11A沿著圖1與圖10所示的參考剖面A-A,圖11B沿著圖1所示的參考剖面B-B,而圖11C沿著圖1與圖10所示的參考剖面C-C。區域53A中的閘極間隔物86標示為閘極間隔物86A,區域53B中的閘極間隔物86標示為閘極間隔物86B,而區域53C中的閘極間隔物86標示為閘極間隔物86C。在一些實施例中,形成於多個鰭狀物的冠狀結構之最外側的鰭狀物側壁上的閘極間隔物86,與形成於多鰭狀物的冠狀結構之內部的鰭狀物側壁上或單一鰭狀物結構的側壁上的閘極間隔物86之高度不同。如圖11C所示的例子,形成於最外側壁上的閘極間隔物86之高度H3,小於形成於內側間隔物上的閘極間隔物86之高度H4。在一些實施例中,高度H3可介於約10 nm至約50 nm之間,或高度H4可介於約15 nm至約50 nm之間,但其他高度或高度的組合亦屬可能。在其他實施例中,高度H3與高度H4大致相同。
值得注意的是,上述內容通常說明形成間隔物與輕摻雜源極/汲極區的製程,但亦可採用其他製程與順序。舉例來說,可採用更少或更多的間隔物,可採用不同的步驟順序(比如在形成閘極間隔物86之前不蝕刻閘極密封間隔物80以得L形的閘極密封間隔物、可形成與移除間隔物、及/或類似順序)。此外,可採用不同結構與步驟形成n形裝置與p型裝置。舉例來說,可在形成閘極密封間隔物80之前形成n型裝置所用的輕摻雜源極/汲極區,並在形成閘極密封間隔物80之後形成p型裝置所用的輕摻雜源極/汲極區。
圖12至17顯示一些實施例中,形成源極/汲極凹陷84於鰭狀物52中。圖12、14、及16沿著圖1與圖10所示的參考剖面C-C,而圖13、15、及16沿著圖1所示的參考剖面B-B。在一些實施例中,採用分開的光微影與蝕刻步驟依序形成每一區53中的凹陷84。在圖12至17所示的實施例中,先形成凹陷84A於區域53A的鰭狀物52中(見圖12及13),接著形成凹陷84B於區域53B的鰭狀物52中(見圖14及15),且接著形成凹陷84C於區域53C的鰭狀物52中(見圖16及17)。在此方式中,形成凹陷84於多個區域53中的方法可視作多循環製程。可由任何合適順序以此方式處理區域53。藉由分開形成每一區域53的凹陷84,區域53的深度可更適於形成於區域53中的裝置。舉例來說,區域53A的單一鰭狀物結構的凹陷84A可與區域53B的雙鰭狀物結構的凹陷84B之深度不同,而區域53B的凹陷84B可與區域53C的凹陷84C的深度不同。在此方式中,可最佳化凹陷84的深度以用於不同區域53。
在一些實施例中,與具有較多數目的鰭狀物52的結構相關的區域53之凹陷84,可比與具有較少數目的鰭狀物52的結構相關的區域53之凹陷84深。舉例來說,形成於區域53C的三鰭狀物結構中的凹陷84C,可比形成於區域53B的雙鰭狀物結構中的凹陷84B深,而凹陷84B可比形成於區域53A的單鰭狀物結構中的凹陷84A深。在一些例子中,形成較深的源極/汲極區82於較大的多鰭狀物結構中,可增加後續形成的磊晶的源極/汲極區82之體積(見圖18B至18D)。此外,一些實施例蝕刻較深的凹陷84,可減少相鄰的閘極間隔物86之高度,這可加大磊晶的源極/汲極區82之橫向成長,進而形成較大體積的磊晶的源極/汲極區82。在一些例子中,磊晶的源極/汲極區82之體積較大,可增加較大的多鰭狀物結構之操作電壓(相對於較小的多鰭狀物結構),因此可改善裝置效能。舉例來說,較大的磊晶的源極/汲極區82可允許較大的接點面積,其可降低源極/汲極接點112的接點電阻(見圖23B)。
如圖12及13所示的一些實施例,形成光阻85A於區域53B及53C上,並形成凹陷84A於區域53A中。在一些例子中,形成光阻85A於區域53A至53C上,接著圖案化光阻85A以露出一些或全部的區域53A。舉例來說,光阻85A可為單層或多層光阻結構,其形成方法可採用旋轉塗佈技術或其他合適技術。光阻85A的圖案化方法可採用可接受的光微影技術。圖案化的光阻85A保護區域53B及53C,使凹陷(如凹陷84A)只形成於區域53A的鰭狀物52中。在圖12的實施例中,這表示凹陷(如凹陷84A)只形成於單一鰭狀物的結構中。
在一些實施例中,可採用遮罩74、閘極間隔物86A、及/或淺溝槽隔離區56作為組合的蝕刻遮罩,並以合適的非等向乾蝕刻製程蝕刻凹陷84A於鰭狀物52中。舉例來說,合適的非等向乾蝕刻製程可包含反應性離子蝕刻、中性束蝕刻、類似製程、或上述之組合。在採用反應性離子蝕刻的一些實施例中,可選擇多種製程參數如製程氣體混合物、偏電壓、及/或射頻功率,使蝕刻主要採用物理蝕刻如離子轟擊,而非化學蝕刻如經由化學反應的自由基蝕刻。在一些實施例中,可增加偏電壓或離子轟擊製程中的離子能量,以增加物理蝕刻的比例。在此方式中,可控制蝕刻的偏電壓及/或時間,以控制凹陷84A的深度D1。在一些實施例中,非等向蝕刻製程可採用製程氣體混合物,包括氟化甲烷、甲烷、溴化氫、氧氣、氬氣、氯氣、三氟化氮、類似物、或上述之組合。在一些實施例中,圖案化製程所形成的凹陷84A具有U形下表面,如圖13所示。
在一些實施例中,形成於區域53A中的凹陷84A自鰭狀物52向下的深度D1,可介於約20 nm至約70 nm之間。在一些實施例中,在蝕刻凹陷84A時亦蝕刻區域53A中的閘極間隔物86A,以降低閘極間隔物86A的高度。在一些實施例中,閘極間隔物86A的高度垂直降低的距離S1可介於約20 nm至約70 nm之間。在一些例子中,較大的深度D1或距離S1會造成磊晶的源極/汲極區82A (見圖18B至18D)的體積較大。在進行蝕刻製程於區域53A中之後可移除光阻85A,且移除方法採用可接受的灰化製程。
如圖14及15所示的一些實施例,形成光阻85B於區域53A及53C上,並形成凹陷84B於區域53B中。在一些實施例中,形成光阻85B於區域53A至53C上,接著圖案化光阻85B以露出一些或全部的區域53B。光阻85B可與光阻85A類似,且可採用類似製程形成。圖案化的光阻85B保護區域53A及53C,使凹陷(如凹陷84B)只形成於區域53B的鰭狀物52中。在圖14的實施例中,這表示凹陷 (如凹陷84B)只形成於雙鰭狀物的結構中。
在一些實施例中,可採用合適的非等向乾蝕刻製程蝕刻凹陷84B於鰭狀物52中,其採用遮罩74、閘極間隔物86B、及/或淺溝槽隔離區56作為組合的蝕刻遮罩。非等向乾蝕刻製程可與蝕刻凹陷84A於區域53A中的製程類似。在一些實施例中,可控制蝕刻的偏電壓及/或時間,以控制凹陷84B的深度D2。舉例來說,蝕刻凹陷84B的偏電壓及/或時間可大於蝕刻凹陷84A的偏電壓及/或時間,因此凹陷84B的深度D2大於凹陷84A的深度D1。此深度D2可使凹陷84B的下表面低於淺溝槽隔離區56的上表面。但在其他例子中,凹陷84B的下表面可高於淺溝槽隔離區56的上表面,或與淺溝槽隔離區56的上表面大致齊平。
在一些實施例中,形成於區域53B中的凹陷84B,其自鰭狀物52的上表面下向的深度D2可介於約30 nm至約80 nm之間。在一些實施例中,凹陷84B的深度D2可比凹陷84A的深度D1深約5 nm至約20 nm之間,但其他深度差異亦屬可能。在一些實施例中,在蝕刻凹陷84B時亦蝕刻區域53B中的閘極間隔物86B,以減少閘極間隔物86B的高度。在一些實施例中,閘極間隔物86B的高度減少的距離S2 (比如由高度H3或H4減少的距離),可介於約30 nm至約80 nm之間。在一些例子中,較大的深度D2或較大的距離S2會造成磊晶的源極/汲極區82B (見圖18B至18D)具有較大體積。具體而言,磊晶的源極/汲極區82B的體積可大於磊晶的源極/汲極區82A的體積。在進行蝕刻製程於區域53B中之後,可移除光阻85B,且移除方法可採用可接受的灰化製程。
如圖16及17所示的一些實施例,形成光阻85C於區域53A及53B上,並形成凹陷84C於區域53C中。在一些實施例中,形成光阻85C於區域53A至53C上,接著圖案化光阻85C以露出一些或全部的區域53C。光阻85C可與光阻85A類似,且可採用類似製程形成。圖案化的光阻85C保護區域53A及53B,使凹陷(如凹陷84C)只形成於鰭狀物53C的鰭狀物52中。在圖16的實施例中,這表示凹陷(如凹陷84C)只形成於相關的多鰭狀物結構(比如具有三個鰭狀物52的結構)中。
在一些實施例中,可採用合適的非等向乾蝕刻製程蝕刻凹陷84C於鰭狀物52中,其採用遮罩74、閘極間隔物86C、及/或淺溝槽隔離區56作為組合的蝕刻遮罩。非等向乾蝕刻製程可與蝕刻凹陷84A於區域53A中的製程類似,或與蝕刻凹陷84B於凹陷53B中的製程類似。在一些實施例中,可控制蝕刻的偏電壓及/或時間,以控制凹陷84C的深度D3。舉例來說,蝕刻凹陷84所用的偏電壓及/或時間可大於蝕刻凹陷84C所用的偏電壓及/或時間,因此凹陷84C的深度D3大於凹陷84B的深度D2。深度D3可使凹陷84C的下表面低於淺溝槽隔離區56的上表面,但其他例子的凹陷84的下表面可高於淺溝槽隔離區56的上表面或與淺溝槽隔離區56的上表面大致齊平。
在一些實施例中,形成於區域53C中的凹陷84C自鰭狀物52向下的深度D3可介於約40 nm至約90 nm之間。在一些實施例中,凹陷84C的深度D3可比凹陷84A的深度D1深約7 nm至約27 nm之間,但其他深度差異亦屬可能。在一些實施例中,凹陷84C的深度D3可比凹陷84B的深度D2深約2 nm至約7 nm,但其他深度差異亦屬可能。在一些實施例中,在蝕刻凹陷84C時亦蝕刻區域53C中的閘極間隔物86C,其可減少閘極間隔物86C的高度。在一些實施例中,閘極間隔物86C的高度減少的距離S3 (比如自高度H3或高度H4減少的距離)可介於約40 nm至約90 nm之間。在一些例子中,較大的深度D3或距離S3會造成磊晶的源極/汲極區82C (見圖18B至18D)具有較大體積。具體而言,磊晶的源極/汲極區82C的體積大於磊晶的源極/汲極區82A或82B的體積。在進行蝕刻製程於區域53C中之後可移除光阻85C,且移除方法可採用可接受的灰化製程。
圖12至17中用於形成凹陷84於區域53中的製程僅為舉例,而其他實施例可具有更多或更少的區域53,或每一區域53中的結構形態不同。每一區53中的凹陷84及/或閘極間隔物86之間的深度與高度差異,亦可不同於圖示或說明。在一些實施例中,區域53可與具有超過三個鰭狀物的多鰭狀物結構相關。在這些實施例中,多鰭狀物的區域53所具有的凹陷84之形成方式,可與區域53A至53C所用的凹陷之形成方式類似。在一些實施例中,形成於多鰭狀物的區域53中的凹陷84,其自鰭狀物52的上表面向下的垂直深度可介於約20 nm至約90 nm之間。在一些實施例中,形成於此多鰭狀物區中的凹陷84之深度,可比凹陷84A的深度D1深約7 nm至約32 nm,可比凹陷84B的深度D2深約2 nm至約12 nm,或可比凹陷84C的深度D3深約0 nm至約5 nm,但其他深度差異亦屬可能。這些變化與其他變化的考量亦屬本發明實施例的範疇中。
在圖18A、18B、18C、及18D所示的實施例中,可形成磊晶的源極/汲極區82於鰭狀物52中。可同時形成或以分開的磊晶成長步驟形成每一區域53A至53C中的磊晶的源極/汲極區82。在圖18A至18D中,磊晶的源極/汲極區82分別標示為區域53A所用的磊晶的源極/汲極區82A、區域53B所用的磊晶的源極/汲極區82B、與區域53C所用的磊晶的源極/汲極區82C。磊晶的源極/汲極區82形成於鰭狀物52中,使每一虛置閘極72位於個別相鄰的成對磊晶的源極/汲極區82之間。在一些實施例中,磊晶的源極/汲極區82可延伸至鰭狀物52,亦可穿過鰭狀物52。在一些實施例中,閘極間隔物86用於使磊晶的源極/汲極區82與虛置閘極72分開合適的橫向距離,可避免磊晶的源極/汲極區短接至最終鰭狀場效電晶體其後續形成的閘極。可選擇磊晶的源極/汲極區82的材料以施加應力於個別的通道區58中,進而改善效能。
磊晶的源極/汲極區82可磊晶成長於凹陷84中。磊晶的源極/汲極區82可包含任何可接受的材料,比如適用於n型鰭狀場效電晶體或p型鰭狀場效電晶體的材料。舉例來說,若鰭狀物52為矽,則n型區中的磊晶的源極/汲極區82包含的材料可施加拉伸應力至通道區58中,比如矽、碳化矽、摻雜磷的炭化矽、磷化矽、或類似物。N型區中的磊晶的源極/汲極區82可具有自鰭狀物52的個別表面隆起的表面,且可具有晶面。在另一例中,若鰭狀物52為矽,則p型區中的磊晶的源極/汲極區82包含的材料可施加壓縮應力於通道區58中,比如矽鍺、摻雜硼的矽鍺、鍺、鍺錫、或類似物。p型區中的磊晶的源極/汲極區82可具有自鰭狀物52的個別表面隆起的表面,且可具有晶面。可佈植摻質至磊晶的源極/汲極區82及/或鰭狀物52以形成源極/汲極區,其與前述形成輕摻雜源極/汲極區所用的製程類似。之後可進行退火。源極/汲極區的雜質濃度可介於約1019 cm-3至約1021 cm-3之間。源極/汲極區所用的n型及/或p型雜質可為前述的任何雜質。在一些實施例中,可在成長時原位摻雜磊晶的源極/汲極區82。
形成磊晶的源極/汲極區82所用的磊晶製程,造成磊晶的源極/汲極區82之上側表面具有晶面以向外橫向擴展超出鰭狀物52的側壁。閘極間隔物的存在可阻擋磊晶的源極/汲極區82之橫向成長,因此每一鰭狀物52上的閘極間隔物86之高度可決定磊晶的源極/汲極區82橫向擴展處的高度。在一些實施例中,晶面造成相同鰭狀結構的相鄰源極/汲極區82合併,如圖18C所示。在其他實施例中,完成磊晶製程之後的相鄰源極/汲極區82維持分開,如圖18D所示。在一些其他實施例中,可調整形成閘極間隔物86所用的間隔物蝕刻,以移除間隔物層83並使磊晶成長區延伸至淺溝槽隔離區56的表面。
如圖18B至18D所示,蝕刻較深的凹陷84於區域53中,可使即將形成於區域53中的磊晶的源極/汲極區82具有較大體積。此外,減少區域53中的閘極間隔物86之高度,可讓區域53中的磊晶的源極/汲極區之橫向成長較大,其可使即將形成於區域53中的磊晶的源極/汲極區82具有較大的體積。在此方式中,鰭狀結構具有不同數目的鰭狀物52,其可與不同區域53相關。接著控制蝕刻每一區中的凹陷84,以控制每一區中的磊晶的源極/汲極區82的體積。舉例來說,區域53C中的磊晶的源極/汲極區82C的體積,大於區域53B中的磊晶的源極/汲極區82B的體積,而磊晶的源極/汲極區82B的體積大於區域53A中的磊晶的源極/汲極區82A的體積。在一些實施例中,雙鰭狀物結構(如區域53B)所具有的磊晶的源極/汲極區82之體積,約為單鰭狀物結構(如區域53A)所具有的源極/汲極區82之體積的約50%至約1000%。在一些實施例中,三鰭狀物結構(如區域53C)所具有的磊晶的源極/汲極區82之體積,約為雙鰭狀物結構(如區域53B)所具有的磊晶的源極/汲極區82之體積的約50%至約1000%。如此一來,對每一結構中的鰭狀物52之數目較大的區域53而言,形成於每一鰭狀物52中的磊晶的源極/汲極區82之體積比例較大。對每一結構中的鰭狀物52之數目較小的區域53而言,形成於每一鰭狀物52中的磊晶的源極/汲極區82之體積比例較小。這些僅為舉例,且其他組合亦屬可能。以此方式形成不同的磊晶的源極/汲極區82於不同區域53中,可最佳化磊晶的源極/汲極區82以用於這些種類的裝置或多鰭狀物結構,並因此改善裝置效能。
在圖19A及19B中,沉積第一層間介電層88於圖18A及18B所示的結構上。第一層間介電層88的組成可為介電材料,且其沉積方法可為任何合適方法如化學氣相沉積、電漿輔助化學氣相沉積、或可流動的化學氣相沉積。介電材料可包含磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃、或類似物。亦可採用任何可接受的製程所形成的其他絕緣材料。在一些實施例中,接點蝕刻停止層87位於第一層間介電層88以及磊晶的源極/汲極區82、遮罩74、與閘極間隔物86之間。接點蝕刻停止層87可包含介電材料如氮化矽、氧化矽、氮氧化矽、或類似物,且其蝕刻速率小於上方的第一層間介電層88之蝕刻速率。
在圖20A及20B中,可進行平坦化製程如化學機械研磨,使第一層間介電層88的上表面與虛置閘極72或遮罩74的上表面齊平。平坦化製程亦可移除虛置閘極72上的遮罩74,以及沿著遮罩74的側壁之閘極密封間隔物80與閘極間隔物86的部分。在平坦化製程之後,虛置閘極72、閘極密封間隔物80、閘極間隔物86、與第一層間介電層88的上表面齊平。綜上所述,自第一層間介電層88露出虛置閘極72的上表面。在一些實施例中可保留遮罩74,而此例中的平坦化製程可使第一層間介電層88的上表面與遮罩74的上表面齊平。
在圖21A及21B中,在蝕刻步驟中移除虛置閘極72 (與遮罩74,若存在),以形成凹陷90。亦可移除凹陷90中的虛置介電層60的部分。在一些實施例中,只移除虛置閘極72並保留虛置介電層60,且凹陷90露出虛置介電層60。在一些實施例中,自晶粒的第一區(如核心邏輯區)中的凹陷90移除虛置介電層60,並保留虛置介電層60於晶粒的第二區(如輸入/輸出區)中的凹陷90中。在一些實施例中,以非等向乾蝕刻製程移除虛置閘極72。舉例來說,蝕刻製程可包含乾蝕刻製程,其採用的反應氣體可選擇性蝕刻虛置閘極72,並少量蝕刻或不蝕刻第一層間介電層88或閘極間隔物86。每一凹陷90露出個別鰭狀物52的通道區58並位於其上。每一通道區58位於相鄰的成對磊晶的源極/汲極區82之間。在蝕刻移除虛置閘極72時,虛置介電層60可作為蝕刻停止層。在移除虛置閘極72之後,可視情況移除虛置介電層60。
在圖22A及22B中,形成閘極介電層92與閘極94以用於置換閘極。圖22C顯示圖22B的區域89之細節。一或多層的閘極介電層92可沉積於凹陷90中,比如沉積於鰭狀物52的上表面與側壁上,以及閘極密封間隔物80與閘極間隔物86的側壁上。閘極介電層92亦可形成於第一層間介電層88的上表面上。在一些實施例中,閘極介電層92包含一或多個介電層,比如一或多層的氧化矽、氮化矽、金屬氧化物、金屬矽酸鹽、或類似物。舉例來說,一些實施例的閘極介電層92包含氧化矽的界面層與其上方的高介電常數的介電材料,界面層的形成方法可為熱氧化或化學氧化,而高介電常數的介電材料可為鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛、或上述之組合的金屬氧化物或矽酸鹽。閘極介電層92可包含介電常數大於約7.0的介電材料。閘極介電層92的形成方法可包含分子束沉積、原子層沉積、電漿輔助化學氣相沉積、或類似方法。在虛置介電層60的部分保留於凹陷90中的實施例,閘極介電層92包含虛置介電層60的材料如氧化矽。
分別沉積閘極94於閘極介電層92上,以填入凹陷90的其餘部分。閘極94可包括含金屬材料,比如氮化鈦、氧化鈦、氮化鉭、碳化鉭、鈷、釕、鋁、鎢、上述之組合、或上述之多層。舉例來說,雖然圖22B顯示單層的閘極94,但閘極94可包含任何數目的襯墊層94A、任何數目的功函數調整層94B、與填充材料94C,如圖22C所示。在填入凹陷90之後可進行平坦化製程如化學機械研磨,以移除第一層間介電層88之上表面上的閘極介電層92與閘極94的材料之多餘部分。因此閘極94與閘極介電層92的材料之保留部分形成最終鰭狀場效電晶體的置換閘極。閘極94與閘極介電層92可一起視作閘極堆疊。閘極與閘極堆疊亦可沿著鰭狀物52的通道區58之側壁延伸。
可同時形成n型區與p型區中的閘極介電層92,使每一區中的閘極介電層92的組成為相同材料。亦可同時形成閘極94,使每一區中的閘極94的組成為相同材料。在一些實施例中,每一區中的閘極介電層92之形成方法可為分開製程,使閘極介電層92可為不同材料;及/或每一區中的閘極94之形成方法可為分開製程,使閘極94可為不同材料。在採用分開製程時可進行多種遮罩步驟,以遮罩與露出合適區域。
在圖23A及23B所示的一些實施例中,形成閘極接點110與源極/汲極接點112。閘極遮罩96形成於閘極堆疊(含閘極介電層92與對應的閘極94)之上,而閘極遮罩可位於閘極間隔物86的相對部分之間。在一些實施例中,形成閘極遮罩96的方法可包含使閘極堆疊凹陷,以直接形成凹陷於閘極堆疊之上與閘極間隔物86的相對部分之間。填入凹陷的閘極遮罩96包含一或多層的介電材料如氮化矽、氮氧化矽、或類似物。之後可進行平坦化製程以移除延伸於第一層間介電層88上的介電材料之多餘部分。
第二層間介電層108沉積於第一層間介電層88上。在一些實施例中,第二層間介電層108為可流動的化學氣相沉積法所形成的可流動膜。在一些實施例中,第二層間介電層108的組成為介電材料如磷矽酸鹽玻璃、硼矽酸鹽玻璃、硼磷矽酸鹽玻璃、未摻雜的矽酸鹽玻璃、或類似物,且其沉積方法可為任何合適方法如化學氣相沉積或電漿輔助化學氣相沉積。後續形成的閘極接點110穿過第二層間介電層108與閘極遮罩96,以接觸凹陷的閘極94之上表面。
形成源極/汲極接點112所用的開口以穿過第一層間介電層88與第二層間介電層108,並形成閘極接點110所用的開口以穿過第二層間介電層108與閘極遮罩96。開口的形成方法可採用可接受的光微影與蝕刻技術。可形成襯墊層(未圖示,如擴散阻障層、黏著層、或類似物)與導電材料於開口中。襯墊層可包含鈦、氮化鈦、鉭、氮化鉭、或類似物。導電材料可為銅、銅合金、銀、金、鎢、鈷、鋁、鎳、或類似物。可進行平坦化製程如化學機械研磨,以自第二層間介電層108的表面移除多餘材料。保留的襯墊層與導電材料可形成源極/汲極接點112與閘極接點110於開口中。可進行退火製程以形成矽化物於磊晶的源極/汲極區82與源極/汲極接點112之間的界面。源極/汲極接點112物理與電性耦接至磊晶的源極/汲極區,而閘極接點110物理與電性耦接至閘極106。源極/汲極接點112與閘極接點110可形成於不同製程中,或形成於相同製程中。雖然源極/汲極接點112與閘極接點110在圖式中形成於相同剖面中,但應理解每一源極/汲極接點112與閘極接點110可形成於不同剖面中,以避免接點短接。
揭露的鰭狀場效電晶體實施例亦可用於奈米結構裝置,比如奈米結構(如奈米片、奈米線路、全繞式閘極、或類似結構)的場效電晶體。在奈米結構場效電晶體的實施例中,以圖案化交錯的通道層與犧牲層之堆疊所形成的奈米結構取代鰭狀物。形成虛置閘極堆疊與源極/汲極區的方式與前述實施例類似。在移除虛置閘極堆疊之後,可部分或完全移除通道區中的犧牲層。置換閘極結構的形成方式與前述實施例類似,且置換閘極結構可部分或完全填入移除犧牲層所留下的開口,且置換閘極結構可部分或完全圍繞奈米結構場效電晶體裝置的通道區中的通道層。層間介電層與置換閘極結構與源極/汲極區的接點之形成方式,可與上述實施例類似。奈米結構裝置的形成方法可參考美國專利早期公開US20060365414。
此處所述的實施例可達許多優點。可設計基板的裝置區,使每一裝置區包括類似種類的裝置與結構。舉例來說,每一裝置區可含特定數目的鰭狀物。藉由形成不同深度的源極/汲極凹陷於不同裝置區,每一裝置區中的磊晶的源極/汲極區可具有與裝置區相關的不同尺寸。在此方式中,可控制裝置區的磊晶的源極/汲極區之尺寸與深度,以改善裝置區中裝置與結構種類的效能。舉例來說,具有較多鰭狀物的裝置相關的裝置區其磊晶的源極/汲極區,大於具有較少鰭狀物的裝置相關的裝置區其磊晶的源極/汲極區。在一些例子中,較大的磊晶的源極/汲極區可讓裝置具有較大的操作電流。在此方式中,可改善裝置的彈性與最佳化。舉例來說,可最佳化與每一區相關的裝置或結構種類的特性,比如有效汲極電流、汲極誘發阻障降低、直流電效能、交流電效能、通道電阻、或類似特性。
在本發明實施例中,半導體結構的形成方法包括:形成多個第一裝置於基板的第一區中,其中每一第一裝置具有第一數目的多個鰭狀物;形成多個第二裝置於基板的第二區中,且第二區與第一區不同,其中每一第二裝置具有第二數目的多個鰭狀物,且第二數目與第一數目不同;形成多個第一凹陷於第一裝置的鰭狀物中,其中第一凹陷具有第一深度;在形成第一凹陷之後,形成多個第二凹陷於第二裝置的鰭狀物中,其中第二凹陷的第二深度與第一深度不同;成長第一磊晶的源極/汲極區於第一凹陷中;以及成長第二磊晶的源極/汲極區於第二凹陷中。在一實施例中,第一數目小於第二數目。在一實施例中,第一數目為1。在一實施例中,每一第二裝置具有四個或更多鰭狀物。在一實施例中,第二深度大於第一深度。在一實施例中,第二深度比第一深度大5 nm至20 nm。在一實施例中,形成第一凹陷的步驟包括進行第一蝕刻製程,形成第二凹陷的步驟包括進行第二蝕刻製程,且第二蝕刻製程與第一蝕刻製程不同。在一實施例中,每一第二磊晶的源極/汲極區大於每一第一磊晶的源極/汲極區。
在本發明實施例中,半導體結構的形成方法包括:形成基板的第一隆起部分與基板的第二隆起部分,且第一隆起部分與第二隆起部分分開;形成第一鰭狀物於基板的第一隆起部分上,並形成第二鰭狀物於基板的第二隆起部分上,其中形成於第二隆起部分上的第二鰭狀物的數目比形成於第一隆起部分上的第一鰭狀物的數目多;形成隔離區以圍繞第一鰭狀物與第二鰭狀物;形成第一閘極結構於第一鰭狀物上,並形成第二閘極結構於第二鰭狀物上;進行第一蝕刻製程以形成第一凹陷於第一鰭狀物中並與第一閘極結構相鄰,且第一凹陷具有第一深度;進行第二蝕刻製程以形成第二凹陷於第二鰭狀物中並與第二閘極結構相鄰,且第二凹陷具有第二深度,且第二深度大於第一深度;以及形成第一源極/汲極區於第一凹陷中,並形成第二源極/汲極區於第二凹陷中。在一實施例中,方法更包括形成第一閘極間隔物於第一鰭狀物的側壁上,並形成第二閘極間隔物於第二鰭狀物的側壁上。在一實施例中,與第一隆起部分的側壁相鄰的第一閘極間隔物其延伸高於隔離區的高度,小於遠離第一隆起部分的側壁的第一閘極間隔物其延伸高於隔離區的高度。在一實施例中,第一閘極間隔物延伸高於隔離區的高度,大於第二閘極間隔物延伸高於隔離區的高度。在一實施例中,第一蝕刻製程減少的第一閘極間隔物的高度為第一程度,第二蝕刻製程所減少的第二閘極間隔物的高度為第二程度,且第二程度大於第一程度。在一實施例中,形成於第一隆起部分上的第一鰭狀物的數目為2。在一實施例中,進行第一蝕刻製程的步驟包括:形成光阻於第一鰭狀物與第二鰭狀物上;圖案化光阻以露出第一鰭狀物;以及進行非等向乾蝕刻於第一鰭狀物上;以及其中進行第二蝕刻製程的步驟包括:形成光阻於第一鰭狀物與第二鰭狀物上;圖案化光阻以露出第二鰭狀物;以及進行非等向乾蝕刻於第二鰭狀物上。
在本發明實施例中,半導體結構包括:基板;第一半導體裝置,位於基板中且包括:鰭狀物,自基板凸起;閘極堆疊,延伸於鰭狀物上;凹陷,位於鰭狀物中以與閘極堆疊相鄰,其中鰭狀物中的凹陷具有第一深度;以及磊晶的源極/汲極區,位於凹陷中;以及第二半導體裝置,位於基板中且包括:兩個相鄰的鰭狀物,自基板凸起;閘極堆疊,延伸於兩個相鄰的鰭狀物上;凹陷,位於兩個相鄰的鰭狀物的每一者中以與閘極堆疊相鄰,其中兩個相鄰的鰭狀物的每一者中的凹陷具有第二深度,且第二深度大於第一深度;以及磊晶的源極/汲極區,位於每一凹陷中。在一實施例中,半導體結構更包括第三半導體裝置於基板中,其包括三個相鄰的鰭狀物物,自基板凸起;閘極堆疊,延伸於三個相鄰的鰭狀物上;凹陷,位於三個相鄰的鰭狀物的每一者中以與閘極堆疊相鄰,其中三個相鄰的鰭狀物的每一者中的凹陷具有第三深度,且第三深度大於第二深度;以及磊晶的源極/汲極區,位於每一凹陷中。在一實施例中,第三深度比第一深度大7 nm至27 nm。在一實施例中,第二深度比第一深度大5 nm至20 nm。在一實施例中,第一半導體裝置包括第一間隔物位於閘極堆疊上且具有第一高度,且第二半導體裝置包括第二間隔物於閘極堆疊上且具有第二高度,其中第二高度小於第一高度。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
A-A,B-B,C-C:參考剖面
D1,D2,D3:深度
H1,H2,H3,H4:高度
P1:間距
S1,S2,S3:距離
W0:寬度
50:基板
51:基底
52:鰭狀物
53,53A,53B,53C:區域
54:絕緣材料
56:隔離區
58:通道區
60:虛置介電層
62:虛置閘極層
64:遮罩層
72:虛置閘極
73:間隔物層
74:遮罩
80:閘極密封間隔物
82,82A,82B,82C:源極/汲極區
83:間隔物層
84,84A,84B,84C,90:凹陷
85A,85B,85C:光阻
86,86A,86B,86C:閘極間隔物
87:接點蝕刻停止層
88:第一層間介電層
89:區域
92:閘極介電層
94:閘極
94A:襯墊層
94B:功函數調整層
94C:填充材料
96:閘極遮罩
106:閘極
108:第二層間介電層
110:閘極接點
112:源極/汲極接點
圖1係一些實施例中,鰭狀場效電晶體的三維圖。
圖2、3、4、5、6、7、8A、及8B係一些實施例中,製造鰭狀場效電晶體的中間階段之剖視圖。
圖9及10係一些實施例中,製造鰭狀場效電晶體的中間階段之三維圖。
圖11A、11B、及11C係一些實施例中,製造鰭狀場效電晶體的中間階段之剖視圖。
圖12、13、14、15、16、17、18A、18B、18C、及18D係一些實施例中,製造鰭狀場效電晶體中的磊晶的源極/汲極區之中間階段的剖視圖。
圖19A、19B、20A、20B、21A、21B、22A、22B、22C、23A、及23B係一些實施例中,製造鰭狀場效電晶體的中間階段之剖視圖。
50:基板
51:基底
52:鰭狀物
53A,53B,53C:區域
58:通道區
82A,82B,82C:源極/汲極區
108:第二層間介電層
110:閘極接點
112:源極/汲極接點
Claims (1)
- 一種半導體結構的形成方法,包括: 形成多個第一裝置於一基板的一第一區中,其中每一該些第一裝置具有一第一數目的多個鰭狀物; 形成多個第二裝置於該基板的一第二區中,且該第二區與該第一區不同,其中每一該些第二裝置具有一第二數目的多個鰭狀物,且該第二數目與該第一數目不同; 形成多個第一凹陷於該些第一裝置的該些鰭狀物中,其中該些第一凹陷具有一第一深度; 在形成該些第一凹陷之後,形成多個第二凹陷於該些第二裝置的該些鰭狀物中,其中該些第二凹陷的一第二深度與該第一深度不同; 成長一第一磊晶的源極/汲極區於該些第一凹陷中;以及 成長一第二磊晶的源極/汲極區於該些第二凹陷中。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US202062981771P | 2020-02-26 | 2020-02-26 | |
| US62/981,771 | 2020-02-26 | ||
| US17/128,656 US20210265350A1 (en) | 2020-02-26 | 2020-12-21 | Semiconductor device and method |
| US17/128,656 | 2020-12-21 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW202133237A true TW202133237A (zh) | 2021-09-01 |
Family
ID=77366810
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110106075A TW202133237A (zh) | 2020-02-26 | 2021-02-22 | 半導體結構的形成方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US20210265350A1 (zh) |
| TW (1) | TW202133237A (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI890058B (zh) * | 2022-11-03 | 2025-07-11 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20210313395A1 (en) * | 2020-04-03 | 2021-10-07 | Nanya Technology Corporation | Semiconductor device with embedded magnetic storage structure and method for fabricating the same |
| CN113990753A (zh) * | 2020-07-27 | 2022-01-28 | 上海华力集成电路制造有限公司 | 一种改善FinFET器件性能的源漏外延形工艺方法 |
| US12324230B2 (en) * | 2021-01-13 | 2025-06-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
Family Cites Families (35)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7851865B2 (en) * | 2007-10-17 | 2010-12-14 | International Business Machines Corporation | Fin-type field effect transistor structure with merged source/drain silicide and method of forming the structure |
| US8362575B2 (en) * | 2009-09-29 | 2013-01-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Controlling the shape of source/drain regions in FinFETs |
| US8426923B2 (en) * | 2009-12-02 | 2013-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multiple-gate semiconductor device and method |
| US8523378B2 (en) * | 2010-03-01 | 2013-09-03 | Minka Lighting, Inc. | Combination ceiling fan and track light |
| US9130058B2 (en) * | 2010-07-26 | 2015-09-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Forming crown active regions for FinFETs |
| US8338305B2 (en) * | 2010-10-19 | 2012-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-fin device by self-aligned castle fin formation |
| US8574995B2 (en) * | 2011-11-10 | 2013-11-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source/drain doping method in 3D devices |
| US8836016B2 (en) * | 2012-03-08 | 2014-09-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor structures and methods with high mobility and high energy bandgap materials |
| US9136383B2 (en) * | 2012-08-09 | 2015-09-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of semiconductor device |
| US9166024B2 (en) * | 2013-09-30 | 2015-10-20 | United Microelectronics Corp. | FinFET structure with cavities and semiconductor compound portions extending laterally over sidewall spacers |
| US9034723B1 (en) * | 2013-11-25 | 2015-05-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of making a FinFET device |
| US9882027B2 (en) * | 2014-03-27 | 2018-01-30 | Intel Corporation | Confined epitaxial regions for semiconductor devices and methods of fabricating semiconductor devices having confined epitaxial regions |
| US9899268B2 (en) * | 2015-03-11 | 2018-02-20 | Globalfoundries Inc. | Cap layer for spacer-constrained epitaxially grown material on fins of a FinFET device |
| KR102310076B1 (ko) * | 2015-04-23 | 2021-10-08 | 삼성전자주식회사 | 비대칭 소스/드레인 포함하는 반도체 소자 |
| US9922975B2 (en) * | 2015-10-05 | 2018-03-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Integrated circuit having field-effect trasistors with dielectric fin sidewall structures and manufacturing method thereof |
| US10026662B2 (en) * | 2015-11-06 | 2018-07-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure and fabricating method thereof |
| US10050043B2 (en) * | 2016-01-29 | 2018-08-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Static random access memory (SRAM) using FinFETs with varying widths of fin structures |
| US10163898B2 (en) * | 2016-04-25 | 2018-12-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFETs and methods of forming FinFETs |
| CN107346762A (zh) * | 2016-05-05 | 2017-11-14 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管的形成方法 |
| US10453943B2 (en) * | 2016-11-29 | 2019-10-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | FETS and methods of forming FETS |
| CN109309052B (zh) * | 2017-07-26 | 2020-10-16 | 中芯国际集成电路制造(上海)有限公司 | 半导体装置及其制造方法 |
| US10381479B2 (en) * | 2017-07-28 | 2019-08-13 | International Business Machines Corporation | Interface charge reduction for SiGe surface |
| CN109427678B (zh) * | 2017-08-24 | 2021-06-08 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| US10680084B2 (en) * | 2017-11-10 | 2020-06-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Epitaxial structures for fin-like field effect transistors |
| US10658242B2 (en) * | 2017-11-21 | 2020-05-19 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and formation method of semiconductor device with Fin structures |
| CN110634951B (zh) * | 2018-06-25 | 2022-12-16 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
| KR102728515B1 (ko) * | 2018-11-09 | 2024-11-13 | 삼성전자주식회사 | 반도체 소자의 제조 방법 |
| US11581226B2 (en) * | 2019-09-27 | 2023-02-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device with tunable epitaxy structures and method of forming the same |
| US11348840B2 (en) * | 2019-10-30 | 2022-05-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
| US12538558B2 (en) * | 2020-04-29 | 2026-01-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source/drain epitaxial structures for high voltage transistors |
| US12266572B2 (en) * | 2020-08-13 | 2025-04-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Embedded stressors in epitaxy source/drain regions |
| US11532520B2 (en) * | 2020-08-14 | 2022-12-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
| US12068322B2 (en) * | 2021-01-29 | 2024-08-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming a multi-layer epitaxial source/drain region having varying concentrations of boron and germanium therein |
| US11581425B2 (en) * | 2021-03-11 | 2023-02-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for manufacturing semiconductor structure with enlarged volumes of source-drain regions |
| US11600534B2 (en) * | 2021-03-31 | 2023-03-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Source/drain structures and method of forming |
-
2020
- 2020-12-21 US US17/128,656 patent/US20210265350A1/en active Pending
-
2021
- 2021-02-22 TW TW110106075A patent/TW202133237A/zh unknown
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI890058B (zh) * | 2022-11-03 | 2025-07-11 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
| US12532532B2 (en) | 2022-11-03 | 2026-01-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Epitaxial features in semiconductor devices and method of manufacturing |
Also Published As
| Publication number | Publication date |
|---|---|
| US20210265350A1 (en) | 2021-08-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI701743B (zh) | 半導體裝置與其形成方法 | |
| TWI828806B (zh) | 半導體裝置與其形成方法 | |
| TWI831110B (zh) | 半導體裝置及其製造方法 | |
| US20220122972A1 (en) | Dummy Fins and Methods of Forming Thereof | |
| US11437287B2 (en) | Transistor gates and methods of forming thereof | |
| KR20210106317A (ko) | 반도체 디바이스 및 방법 | |
| TW202133237A (zh) | 半導體結構的形成方法 | |
| CN112086514A (zh) | 半导体装置 | |
| US12389664B2 (en) | Transistor gates and methods of forming thereof | |
| KR20220015968A (ko) | 트랜지스터 게이트 구조물들 및 그 형성 방법 | |
| US20240387028A1 (en) | Semiconductor device and method | |
| US20250203902A1 (en) | Method of manufacturing a semiconductor device having corner spacers adjacent a fin sidewall | |
| US20240379683A1 (en) | Semiconductor devices | |
| TW202109885A (zh) | 半導體裝置 | |
| US11769821B2 (en) | Semiconductor device having a corner spacer | |
| TWI724285B (zh) | 半導體裝置及其製造方法 | |
| US12068322B2 (en) | Method of forming a multi-layer epitaxial source/drain region having varying concentrations of boron and germanium therein | |
| TW202306028A (zh) | 半導體裝置及其形成方法 | |
| KR20220118284A (ko) | 트랜지스터 소스/드레인 접촉부 및 그 형성 방법 | |
| US20240021618A1 (en) | Semiconductor device and method | |
| TWI895893B (zh) | 積體電路與其形成方法 | |
| US12002719B2 (en) | Gapfill structure and manufacturing methods thereof | |
| TWI760947B (zh) | 半導體裝置及其形成方法 | |
| TW202320228A (zh) | 半導體裝置及其製造方法 | |
| TW202135311A (zh) | 半導體裝置、半導體結構及其形成方法 |