TW202111911A - 低觸發電壓靜電放電防護元件 - Google Patents
低觸發電壓靜電放電防護元件 Download PDFInfo
- Publication number
- TW202111911A TW202111911A TW108131780A TW108131780A TW202111911A TW 202111911 A TW202111911 A TW 202111911A TW 108131780 A TW108131780 A TW 108131780A TW 108131780 A TW108131780 A TW 108131780A TW 202111911 A TW202111911 A TW 202111911A
- Authority
- TW
- Taiwan
- Prior art keywords
- well
- type
- doping type
- diffusion region
- buried layer
- Prior art date
Links
- 238000009792 diffusion process Methods 0.000 claims description 179
- 239000000758 substrate Substances 0.000 claims description 116
- 239000004065 semiconductor Substances 0.000 claims description 53
- 230000003071 parasitic effect Effects 0.000 abstract description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract description 3
- 229910052710 silicon Inorganic materials 0.000 abstract description 3
- 239000010703 silicon Substances 0.000 abstract description 3
- 230000007246 mechanism Effects 0.000 abstract description 2
- 239000010410 layer Substances 0.000 description 187
- 238000000034 method Methods 0.000 description 19
- 230000008569 process Effects 0.000 description 15
- 238000005516 engineering process Methods 0.000 description 7
- 238000004519 manufacturing process Methods 0.000 description 4
- 238000002955 isolation Methods 0.000 description 3
- 230000035515 penetration Effects 0.000 description 3
- 230000015556 catabolic process Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000009024 positive feedback mechanism Effects 0.000 description 2
- 230000000717 retained effect Effects 0.000 description 2
- 239000002356 single layer Substances 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000000407 epitaxy Methods 0.000 description 1
- 238000012423 maintenance Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000005641 tunneling Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/60—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD]
- H10D89/601—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs
- H10D89/711—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using bipolar transistors as protective elements
- H10D89/713—Integrated devices comprising arrangements for electrical or thermal protection, e.g. protection circuits against electrostatic discharge [ESD] for devices having insulated gate electrodes, e.g. for IGFETs or IGBTs using bipolar transistors as protective elements including a PNP transistor and a NPN transistor, wherein each of said transistors has its base region coupled to the collector region of the other transistor, e.g. silicon controlled rectifier [SCR] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D18/00—Thyristors
- H10D18/211—Thyristors having built-in localised breakdown or breakover regions, e.g. self-protected against destructive spontaneous firing
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/80—PNPN diodes, e.g. Shockley diodes or break-over diodes
Landscapes
- Semiconductor Integrated Circuits (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Abstract
本發明提供一種靜電放電(ESD)防護元件,其具有穿通的觸發機制,能達成極低的觸發電壓,同時此ESD防護元件結構中包含由寄生NPN及PNP電晶體所形成矽控整流器(SCR)元件,將會有突返的特性,提高ESD防護元件的防護能力。
Description
本發明主要是關於靜電放電(ESD)防護元件,其結構及形成半導體元件的方法。
電路的輸入輸出端都需使用靜電放電(ESD)防護元件,其具有高的電流洩放能力,以避免靜電、雷擊或突波等對電路造成毀損。過去在半導體行業利用不同方法與結構以形成ESD防護元件。
ESD防護技術最常見是以齊納二極體為主體,如圖1A所示,其觸發電壓大於5V,動態電阻高且無突返(snapback)特性,其箝位電壓會變高。另一類ESD技術是以矽控整流器(SCR,silicon controlled rectifier)為主體,通常是搭配齊納二極體作為觸發元件,如圖1B所示,因SCR具有突返特性可有助於降低箝位電壓。因現有IC工作電壓由5V逐漸下降至3.3V,再下降至2.5V。因為承受電壓下降,需有較低觸發電壓來協助箝位電壓的降低。齊納二極體擊穿電壓低到5V時,隧道效應會使擊穿曲線軟化,使得漏電流增大。因此,另一類ESD防護技術會使用低壓穿通達到低觸發電壓的特點。通常低壓穿通元件是NPN結構,其中以N+
P+
P-
N+
四層結構有較佳的電性,如圖1C所示,其反向漏電小且動態電阻低。該結構突返特性不明顯,其穿通後呈雪崩狀態會具有低的動態電阻而可降低箝位電壓。通常ESD防護元件需要搭配低電容的二極體的使用來達低電容的需求。N+
P+
P-
N+
製程條件限制較多—較難在同一晶圓上製作出低電容的二極體。N+
P+
P-
N+
低壓穿通的ESD防護元件要達低電容的需求,通常需用到多晶片封裝的方式來製作。
期望有技術解決上述問題。本發明在此背景下產生。
本發明ESD防護元件是利用一種穿通的結構,以穿通後的漏電流來啟動SCR元件,使
ESD防護元件具有低觸發電壓,觸發電壓可降低至5V或更低。
本發明的元件結構有寄生NPN及PNP電晶體組成SCR元件,使此ESD防護元件具有突返特性,能提高ESD電流的洩放能力及降低箝位電壓。同時,本發明的ESD防護元件的結構限制較不嚴格,可依低電容二極體的製作方法作調整,將可用單一晶片製作出低電容的ESD防護元件。
本發明涉及ESD防護元件的結構。在本發明的一實施態樣中,提供一種ESD防護元件,包括:半導體基板,具有第一摻雜類型;第一井,具有第一摻雜類型,配置在該半導體基板上,該第一井包含一第一部份及一第二部分;第二井,具有第二摻雜類型,配置在該半導體基板上且在該第一井的該第一部份及該第二部分之間;以及第三井,具有第一摻雜類型,形成在該第二井內。該ESD防護元件更包括:第一擴散區,具有第一摻雜類型,形成在該第一井內;第二擴散區,具有第一摻雜類型,在該第三井內;以及第三擴散區,具有第二摻雜類型,在該第三井內。
在一實施態樣中,提供一種ESD防護元件,包括:半導體基板,具有第二摻雜類型;第一井,具有第一摻雜類型,配置在該半導體基板上;第二井,具有第二摻雜類型,形成在該第一井內;以及第三井,具有第一摻雜類型,形成在該第二井內。該ESD防護元件更包括:第一擴散區,具有第一摻雜類型,形成在該第一井內;第二擴散區,具有第一摻雜類型,在該第三井內;及第三擴散區,具有第二摻雜類型,在該第三井內。
在某些實施態樣中,該第一擴散區耦接至低電位的陰極;而該第二擴散區及該第三擴散區耦接至高電位的陽極。
在另一實施態樣中,一種ESD防護元件,包括:第一摻雜類型半導體基板,該半導體基板為重摻雜;第一外延層,形成於該半導體基板之上;第二外延層,形成於該第一外延層之上;第一埋層,具有第一摻雜類型,形成於該第一外延層內,包含一第一部份及一第二部分;以及第二埋層,具有第二摻雜類型,形成於該第一外延層內,在該第一埋層的該第一部份及該第二部分之間。該ESD防護元件更包括:第一井,具有第一摻雜類型,形成於該第二外延層內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分,該第一井的第一部分和第二部分係分別在該第一埋層的第一部份及該第二部分之上,其中,該第一埋層、該第一井、及該半導體基板電性耦接;第二井,具有第二摻雜類型,形成於該第二外延層內,位於該第二埋層上方,該第二井位在該第一井的第一部分和第二部分之間;以及第三井,具有第一摻雜類型,形成在該第二井內。該ESD防護元件亦包括:第二擴散區,具有第一摻雜類型,在該第三井內;以及第三擴散區,具有第二摻雜類型,在該第三井內。
在一實施態樣中,一種ESD防護元件,包括:第一摻雜類型或第二摻雜類型半導體基板,該半導體基板為重摻雜;第一外延層,形成於該半導體基板之上;第二外延層,形成於該第一外延層之上;第一埋層,具有第一摻雜類型,形成於該第一外延層內;以及第二埋層,具有第二摻雜類型,形成於該第一外延層內且位於該第一埋層的一中間區域。該ESD防護元件更包括:第一井,具有第一摻雜類型,形成於該第二外延層內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分,其中,該第一埋層、該第一井、及該第一摻雜類型之半導體基板電性耦接;第二井,具有第二摻雜類型,形成於該第二外延層內,位於該第二埋層上方,該第二井位在該第一井的第一部分和第二部分之間;以及第三井,具有第一摻雜類型,形成在該第二井內。該ESD防護元件亦包括:第二擴散區,具有第一摻雜類型,在該第三井內;及第三擴散區,具有第二摻雜類型,在該第三井內。
在某些實施態樣中,該第一摻雜類型之半導體基板耦接至低電位的陰極;而該第二擴散區及該第三擴散區耦接至高電位的陽極。
在另一些實施態樣中,一種ESD防護元件,包括:第一摻雜類型或第二摻雜類型半導體基板,該半導體基板為輕摻雜;第一埋層,具有第一摻雜類型,在該半導體基板內;第一外延層,形成於該半導體基板及該第一埋層之上;第二外延層,形成於該第一外延層上;第一井,具有第一摻雜類型,形成於該第二外延層之內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分;第二埋層,具有第二摻雜類型,形成於第一外延層內,且於該第一埋層之中間區域上方,在該第一井的該第一部份及該第二部分之間;第二井,具有第二摻雜類型,形成於該第二外延層之內且於該第二埋層上方,且在該第一井的該第一部份及該第二部分之間;以及第三井,具有第一摻雜類型,形成在該第二井內。該ESD防護元件更包括:第二擴散區,具有第一摻雜類型,在該第三井內;以及第三擴散區,具有第二摻雜類型,在該第三井內。
在一實施態樣中,一種ESD防護元件,包括:第一摻雜類型或第二摻雜類型半導體基板,該半導體基板為輕摻雜;第一埋層,具有第一摻雜類型,在該半導體基板內;第一外延層,形成於該半導體基板及該第一埋層之上;第一井,具有第一摻雜類型,形成於該第一外延層之內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分;第二埋層,具有第二摻雜類型,形成於該半導體基板內且於該第一埋層之中間區域上方,在該第一井的該第一部份及該第二部分之間;第二井,具有第二摻雜類型,形成於該第一外延層之內且在該第二埋層上方,且在該第一井的該第一部份及該第二部分之間;以及第三井,具有第一摻雜類型,形成在該第二井內。該ESD防護元件更包括:第二擴散區,具有第一摻雜類型,在該第三井內;及第三擴散區,具有第二摻雜類型,位在該第三井內。
在某些實施態樣中,該第二擴散區及該第三擴散區耦接至同一端點。
在某些實施態樣中,該第三擴散區、該第三井及該第二井形成一PNP電晶體;而該第三井、該第二井及該第一井形成一NPN電晶體。
在某些實施態樣中,該第二井係浮接區域。
在某些實施態樣中,更包含一第一擴散區,該第一擴散區具有第一摻雜類型,且形成在該第一井內。
在某些實施態樣中,該第一擴散區耦接至低電位的陰極;而該第二擴散區及該第三擴散區耦接至高電位的陽極。
本發明之目的、優點和特色藉由以下實施例之詳細說明及隨附圖式可更加明白。
為了更清楚地了解本發明之實施方式,在以下的敘述中,將提出許多特定細節。然而,即使缺乏該等特定細節之一部分或全部,所揭示的實施例亦可能實施。在某些情況下,則不詳細說明習知的結構及操作方式,以免不必要地模糊所揭示之實施例內容。應當了解,圖中所示之各種實施例是示意性的,且不一定按照比例繪製。
圖2為根據本發明一實施例的ESD防護元件200的半導體結構的剖面圖。如圖2顯示,ESD防護元件200包括N型基板201。在N型基板201之上形成有P型井223、及N型深井221,其中N型深井221包含第一部份221-1及第二部分221-2。P型井223位於N型深井221的第一部份221-1及第二部分221-2之間。在此實施例中,在N型深井221的第一部份221-1及第二部分221-2內分別形成有N型擴散區225及N型擴散區226。在P型井223內形成有N型井224。在N型井224內形成N型擴散區227及P型擴散區228。
P型擴散區228、N型井224、及P型井223形成PNP電晶體,且N型井224、P型井223、及N型深井221與N型基板201形成NPN電晶體。此兩個寄生PNP電晶體及NPN電晶體將會形成SCR元件,其電路示意圖如圖3所示,其中RP 井
及RN 井
分別代表P型井223、N型井224的寄生電阻,而RN 深井
則代表N型深井221與N型基板201的寄生電阻。在此電路中,PNP電晶體射極及基極電性耦接至同一端點。
在此電路中,當同時施加正向偏壓在該N型井內的N型擴散區及該P型擴散區,此時該N型井與該P型井的接面會是呈逆偏。加至某個偏壓時,將使該P型擴散區與該P型井穿通,隨後其漏電流將隨施加正偏壓增加而增大,當漏電流達到足以啟動SCR元件,此時所施加正偏壓是所謂觸發電壓,SCR元件啟動後將出現突返現象。
具體來說,當同時施加正向偏壓在N型擴散區227及P型擴散區228時,此時N型井224與P型井223之間的接面是逆偏,其空乏區會隨所施加之偏壓增加而擴大。當空乏區接觸到P型擴散區228時,將達到穿通狀態。
穿通前反向漏電流小,施加偏壓增加時漏電流沒有明顯增加。穿通後產生較明顯漏電流,漏電流中的電洞由N型井224注入P型井223。P型井223是NPN電晶體的基極,進入P型井223的電洞是主載子,成為基極電流。基極電流將促使射極將電子注入基極,也就是說,電子將會從N型深井221及N型基板等區域注入到P型井223。因N型井224與P型井223的接面是逆偏,這些注入電子在流經P型井223後被集極N型井224所收集。同時,進入N型井224的電子是主載子,將成為PNP電晶體的基極電流,此基極電流將促使射極將電洞注入基極,也就是說,電洞將會從P型擴散區228注入到N型井224。由於N型井224與P型井223的接面是逆偏,所以這些注入電洞在流經N型井224後被集極P型井223所收集。因此形成內部正回饋機制,使得穿通後,電流會隨施加偏壓增加將會明顯增大。在NPN及PNP晶體同時啟動後,正回饋機制使SCR形成自持導通路徑,使通路電阻迅速降低,產生突返現象。一般應用於ESD防護的SCR元件的啟動機制是利用寄生電阻產生約 0.7V的壓降,使基極與射極達到足夠的順向偏壓來啟動NPN或PNP電晶體。本發明以穿通方式使PNP電晶體導通,並直接利用穿通漏電流作為基極電流來啟動NPN電晶體,以降低可使SCR元件啟動的觸發電壓。
在一實施例中,P型井223維持在浮接狀態,形成基極開路的NPN電晶體,當電洞由N型井224注入P型井223時,所有電洞須流向射極,能有效引發NPN電晶體射極的電子注入基極,因此可使SCR元件啟動所需的啟動電流降低,也就可降低觸發電壓。若將P型井223耦接至陰極,穿通後漏電流中的電洞將由P型井223導出,無法有效引發NPN電晶體射極的電子注入基極。也就是說,當NPN電晶體的基極與射極短路時,需有更大的穿通漏電流來使寄生電阻RP 井
產生壓降約達 0.7V,使得在基極與射極達到足夠順向偏壓時才能啟動NPN電晶體。因此,P型井223需用N型區域或溝槽隔離結構使其與其它P型區域作有效阻隔。
在上述實施例中,N型井224內需有至少一個諸如N型擴散區227的N型擴散區及至少一個諸如P型擴散區228的一個P型擴散區。本發明可根據需求選用多個N型擴散區或多個P型擴散區。在一實施例中,所有N型井224內的N型擴散區及P型擴散區須耦接至同一端點。在一實施例中,N型深井221可為N型基板201的一部份,意即,N型深井221可與N型基板201整合為一整體。值得注意的是,N型井224內的N型擴散區及P型擴散區可以熟習此技藝者所知的任何方式在元件內或在元件外耦接至同一端點,只要達成圖3所示電路即可。
在圖2中,分別在N型深井221的第一部分221-1及第二部分221-2顯示N型擴散區225、226,但本發明不限於此。N型深井221內的N型擴散區可為一或多個,只要能夠實現圖3所示電路功能即可。意即,N型深井221的第一部份221-1及第二部分221-2內的N型擴散區225及N型擴散區226亦可只擇一保留。在一實施例中,該N型深井221可設置成環繞P型井223的單一N型深井。N型深井亦可能為多個獨立N型深井之組合。如熟習此技術領域者可明白的,N型深井221的設置方式不限於此,只要達成上述圖3所示電路功能即可。
圖4為根據本發明一實施例的ESD防護元件400的半導體結構的剖面圖。該ESD防護元件400包括N型基板401。在N型基板401之上形成有P型井423、及N型深井421,其中N型深井421包含第一部份421-1及第二部分421-2。P型井423位於N型深井421的第一部份421-1及第二部分421-2之間。在N型深井421的第一部份421-1及第二部分421-2內分別形成N型擴散區425及N型擴散區426。在P型井423內形成N型井424。在N型井424內形成N型擴散區427、P型擴散區428、及P型擴散區429。類似地,P型擴散區428或429、N型井424、及P型井423形成PNP電晶體,而N型井424、P型井423、及N型深井421與N型基板401形成NPN電晶體。
在圖4的實施例中,由於以元件結構對稱性的考量,因此圖示在N型擴散區427兩側各形成一個P型擴散區,分別為P型擴散區428及P型擴散區429。應理解的是,本發明並不限於此實施例的型式,而是可以有更多種變化。在一實施例中,N型深井421可為N型基板401的一部份,意即,N型深井221可與N型基板201整合為一整體。類似地,所有N型井424內的N型擴散區及P型擴散區須耦接至同一端點。值得注意的是,N型井424內的N型擴散區及P型擴散區可以熟習此技藝者所知任何方法在元件內、在元件外、或以任何其他方式耦接至同一端點,只要實現圖3電路功能即可。類似地,P型井423維持浮接狀態,形成基極開路的NPN電晶體,這將可使SCR元件啟動所需的啟動電流降低,也就可降低觸發電壓。若將P型井423直接耦接至陰極,穿通後漏電流將由P型井423導出,無法有效引發NPN電晶體射極的電子注入基極。因此,P型井423需用N型區域或溝槽隔離結構使其與其它P型區域作有效阻隔。
在上述實施例中係使用N型半導體基板,然而,在另外的實施例中則可使用P型基板。圖5為根據本發明之另一實施例,使用P型基板之ESD防護元件500的剖面圖。如圖所示,在ESD防護元件500中,需先在P型基板501上形成N型深井521。P型井523則是形成於N型深井521內,使P型井523與P型基板501之間彼此隔絕。在N型深井521內形成N型擴散區525及N型擴散區526。在P型井523內形成N型井524。在N型井524內形成N型擴散區527、P型擴散區528、及P型擴散區529。ESD防護元件500的運作原理與上述圖2、4之ESD防護元件200、400基本上相同。類似地,N型井524內需有至少一個N型擴散區及至少一個P型擴散區,且可根據需求選用多個N型擴散區或多個P型擴散區。類似地,所有N型井524內的N型擴散區及P型擴散區可以熟習此技藝者所知的任何方式在元件內、在元件外、或以任何其他方式耦接至同一端點,只要滿足前述電路之功能。N型深井521內的N型擴散區可為一或多個,意即,N型深井521內的N型擴散區525及N型擴散區526可只擇一保留。
若要製作垂直式的ESD防護元件或進行電性上的優化時,通常需要使用外延層(EPI,epitaxy)製程。在使用外延層製程的實施例,製程會有更多彈性,可依應用上或製程上需求做不同的選擇。可依應用需求,使用的基板可為N型或P型,也可為輕摻雜或重摻雜。依製程需求,外延層可為N型或P型,也可使用單層或雙層的外延層。同樣依製程需求,N型埋層及P型埋層可選擇使用或不使用。埋層可形成於基板或第一外延層。以下列舉數個實施例作為說明。
圖6為根據本發明之一實施例之ESD防護元件600的剖面圖。在此實施例中,使用雙層外延層製程及重摻雜N型基板。ESD防護元件600包括重摻雜N型基板601。在基板601上形成第一外延層602。在第一外延層602上進行埋層製程以形成N型埋層611及P型埋層613,其中N型埋層611包含第一部分611-1及第二部分611-2。P型埋層613在N型埋層611的第一部分611-1及第二部分611-2之間。接著,形成第二外延層603。在第二外延層603,P型井623形成於P型埋層613上方且與P型埋層613相接。N型深井621則形成於N型埋層611上方,且N型埋層611與N型深井621相接,其中,N型深井621包含第一部分621-1及第二部分621-2,而P型井623位於N型深井621的第一部分621-1及第二部分621-2之間。N型深井621、N型埋層611、及重摻雜N型基板電性耦接使其相導通。其中,N型埋層611與重摻雜N型基板可藉由使第一外延層602為N型外延層以達成耦接,或者,可經由後續熱製程的擴散作用使得N型埋層611與重摻雜N型基板在第一外延層602中相接而相導通。在N型深井621的第一部分621-1及第二部分621-2內分別形成有N型擴散區625及N型擴散區626。在P型井623中形成N型井624。而在N型井624內形成N型擴散區627、P型擴散區628及P型擴散區629。此處顯示一個N型擴散區627及二個P型擴散區628、629,但本發明不限於此,在N型井624內可設有一個以上N型擴散區及一個以上P型擴散區,只要滿足前述電路功能即可。在外延層及埋層結構上之元件結構的運作原理與圖4中所述之ESD防護元件400相同,類似地,P型擴散區628或629、N型井624、及P型井623與P型埋層613形成PNP電晶體,而N型井624、P型井623與P型埋層613、及N型深井621與N型埋層611形成NPN電晶體。值得注意的是,若要製作垂直式的ESD防護元件,此時陰極的接出端將由晶片表面移置到重摻雜基底的底部,在此情況下,N型擴散區625及N型擴散區626則可被省略。
圖7為根據本發明之另一實施例之ESD防護元件700的剖面圖,其中使用雙層外延層製程及重摻雜N型基板。ESD防護元件700包括重摻雜N型基板701。在基板701上形成第一外延層702。在第一外延層702上進行埋層製程以形成N型埋層711。在N型埋層711上方中間區域形成P型埋層713。接著,形成第二外延層703。在第二外延層703,P型井723形成於P型埋層713上方且與P型埋層713相接。在N型埋層711上方且在P型井723及P型埋層713兩側形成N型深井721,且N型埋層711與N型深井721相接,其中,N型深井721包含第一部分721-1及第二部分721-2,而P型井723及P型埋層713位於N型深井721的第一部分721-1及第二部分721-2之間。N型深井721、N型埋層711、及重摻雜N型基板電性耦接使其相導通。其中,N型埋層711與重摻雜N型基板可藉由使第一外延層702為N型外延層以達成耦接,或者,可經由後續熱製程的擴散作用使得N型埋層711與重摻雜N型基板在第一外延層702中相接而相導通。在N型深井721的第一部分721-1及第二部分721-2內分別有N型擴散區725及N型擴散區726。在P型井723中形成N型井724。在N型井724內則設有N型擴散區727、P型擴散區728及P型擴散區729。同樣地,在外延層及埋層結構上之元件結構的運作原理與圖4中所述之ESD防護元件400相同,類似地,P型擴散區728或729、N型井724、及P型井723與P型埋層713形成PNP電晶體,而N型井724、P型井723與P型埋層713、及N型深井721與N型埋層711形成NPN電晶體。如同上方所述,若要製作垂直式的ESD防護元件,則此時陰極的接出端將由晶片表面移置到重摻雜基底的底部,N型擴散區725及N型擴散區726因而可省略。在另一實施例中,該重摻雜N型基板可以重摻雜P型基板替換,此時,N型埋層711與重摻雜P型基板則不須電性耦接。
圖8為根據本發明之一實施例之ESD防護元件800的剖面圖,其中使用雙層外延層及輕摻雜N型基板。ESD防護元件800包括輕摻雜N型基板801。在基板801上形成N型埋層811。在已有N型埋層811形成於其上的基板801上形成第一外延層802。在N型埋層811上方中間區域的外延層內形成P型埋層813。接著,在上方形成第二外延層803。在第二外延層803,P型井823形成於P型埋層813上方且與P型埋層813相接,而在N型埋層811上方且在P型井823及P型埋層813兩側形成N型深井821,且N型埋層811與N型深井821相接,其中,N型深井821包含第一部分821-1及第二部分821-2,而P型井823及P型埋層813位於N型深井821的第一部分821-1及第二部分821-2之間。在N型深井821的第一部分821-1及第二部分821-2內分別有N型擴散區825及N型擴散區826。在P型井823中形成N型井824。而在N型井824內則有N型擴散區827、P型擴散區828及P型擴散區829。在另一實施例中,該輕摻雜N型基板可以輕摻雜P型基板替換。同樣地,在外延層及埋層結構上之元件結構的運作原理與圖4中所述之ESD防護元件400相同,類似地,P型擴散區828或829、N型井824、及P型井823與P型埋層813形成PNP電晶體,而N型井824、P型井823與P型埋層813、及N型深井821與N型埋層811形成NPN電晶體。
如前面所述,依製程需求外延層可為單層或雙層。圖9為根據本發明之一實施例之ESD防護元件900的剖面圖,其中使用單層外延層及輕摻雜P型基板。ESD防護元件900包括輕摻雜P型基板901。在基板901上方形成N型埋層911。在N型埋層911上方中間區域形成P型埋層913。接著,在上方形成外延層902。在外延層902中,P型井923形成於P型埋層913上方且與P型埋層913相接,而在N型埋層911上方且在P型井923及P型埋層913兩側形成N型深井921,且N型埋層911與N型深井921相接,其中,N型深井921包含第一部分921-1及第二部分921-2,而P型井923位於N型深井921的第一部分921-1及第二部分921-2之間。在N型深井921的第一部分921-1及第二部分921-2內分別有N型擴散區925及N型擴散區926。在P型井923內中間區域形成N型井924。而在N型井924內則有N型擴散區927、P型擴散區928及P型擴散區929。在另一實施例中,該輕摻雜P型基板可以輕摻雜N型基板替換。在外延層及埋層結構上之元件結構的運作原理與圖4中所述之ESD防護元件400相同,類似地,P型擴散區928或929、N型井924、及P型井923與P型埋層913形成PNP電晶體,而N型井924、P型井923與P型埋層913、及N型深井921與N型埋層911形成NPN電晶體。
本發明使用外延層製程的實施例中,可依需求選用N型或P型外延層。在圖6至圖9的外延層實施例中,在浮接的P型井下方形成P型埋層,P型埋層下方有N型埋層或重摻雜N型基板。在這樣結構下,經製程參數調整,將可提高維持電流。利用摻雜程度較高的P型埋層及N型埋層或N型基板,調整 NPN電晶體的電流增益效應,使流經P型井及P型埋層的電流中的電子與電洞所占比例能相近。在突返時,電導調制作用就可有效地降低P型井及P型埋層的電阻,使維持電流提高。圖10為本發明ESD防護元件與二極體所組成之低電容的ESD防護電路。若要達到低電容需求,須利用低電容的二極體,其組合電路如圖10所示,在上方二極體的N型端將以金屬導線耦接至ESD防護元件1000的陽極。而二極體與ESD防護元件1000的陽極可使用溝渠隔離結構來作為阻隔,降低寄生電容並避免其它寄生效應。
本發明是利用穿通後的漏電流來啟動SCR元件,使
ESD防護元件具有低觸發電壓,觸發電壓可降低至 5V 或更低。同時在結構與製程優化的實施例,可提高維持電壓或維持電流,以避免SCR元件的閂鎖問題。圖11所表示是本發明使用外延層實施例之運作期間的模擬IV特性曲線圖,其中,圓形數據點代表觸發電壓3V之IV數據點,表示觸發電壓3V之IV特性曲線;而三角形數據點為觸發電壓5V之IV數據點,表示觸發電壓5V之IV特性曲線圖。
本發明ESD防護元件的製程具有彈性,可依不同需求,製作成垂直式或橫向式的ESD防護元件,除了可用於系統級ESD防護,也有機會可應用到積體電路內部的ESD保護。
以上所述僅為本發明之較佳實例而非限制,凡依本發明申請專利範圍所做之等同變化與修改,藉此實現在此所介紹這些實例相同的目標及/或達到相同的優點,皆屬本發明權利要求的涵蓋範圍。熟習此技術領域者可明白,圖2、圖4到圖9中之結構的N型及P型可互換,且圖中所示之陰極及陽極因N型及P型互換而對調,互換後之結構仍有本發明所欲揭露之功能。
儘管上述實施例已為了清楚理解之目的而詳細地加以描述,但顯然地,在不超出本案所述原理的情況下,可實行某些變更及修改。應當注意,有許多替代的方式可實施本案實施例之裝置。因此,本案實施例應被視為是用於說明的而不是限制性的,且本案實施例不應被限制於本文中所提出之特定細節。
200:ESD防護元件
201:N型基板
221:N型深井
221-1:第一部份
221-2:第二部分
223:P型井
224:N型井
225:N型擴散區
226:N型擴散區
227:N型擴散區
228:P型擴散區
400:ESD防護元件
401:N型基板
421:N型深井
421-1:第一部份
421-2:第二部分
423:P型井
424:N型井
425:N型擴散區
426:N型擴散區
427:N型擴散區
428:P型擴散區
429:P型擴散區
500:ESD防護元件
501:P型基板
521:N型深井
523:P型井
524:N型井
525:N型擴散區
526:N型擴散區
527:N型擴散區
528:P型擴散區
529:P型擴散區
600:ESD防護元件
601:基板
602:第一外延層
603:第二外延層
611:N型埋層
611-1:第一部分
611-2:第二部分
613:P型埋層
621:N型深井
621-1:第一部分
621-2:第二部分
623:P型井
624:N型井
625:N型擴散區
626:N型擴散區
627:N型擴散區
628:P型擴散區
629:P型擴散區
700:ESD防護元件
701:基板
702:第一外延層
703:第二外延層
711:N型埋層
713:P型埋層
721:N型深井
721-1:第一部分
721-2:第二部分
723:P型井
724:N型井
725:N型擴散區
726:N型擴散區
727:N型擴散區
728:P型擴散區
729:P型擴散區
800:ESD防護元件
801:基板
802:第一外延層
803:第二外延層
811:N型埋層
813:P型埋層
821:N型深井
821-1:第一部分
821-2:第二部分
823:P型井
824:N型井
825:N型擴散區
826:N型擴散區
827:N型擴散區
828:P型擴散區
829:P型擴散區
900:ESD防護元件
901:基板
902:外延層
911:N型埋層
913:P型埋層
921:N型深井
921-1:第一部分
921-2:第二部分
923:P型井
924:N型井
925:N型擴散區
926:N型擴散區
927:N型擴散區
928:P型擴散區
929:P型擴散區
1000:ESD防護元件
本揭露內容,由實施方式章節與隨附圖式,將更能完全理解,其中:
圖1A為先前技術: 齊納二極體為主體的ESD防護技術。
圖1B為先前技術: 矽控整流器(SCR)為主體的ESD防護技術。
圖1C為先前技術: NPN低壓穿通技術。
圖2為本發明之一實施例,具有N型基板之ESD防護元件的剖面圖。
圖3為本發明之一實施例的有效電路圖。
圖4為本發明之一實施例,具有N型基板之ESD防護元件的剖面圖。
圖5為本發明之一實施例,具有P型基板之ESD防護元件的剖面圖。
圖6為本發明之一實施例,雙層外延層及使用重摻雜N型基板的剖面圖。
圖7為本發明之一實施例,雙層外延層及使用重摻雜N型基板或重摻雜P型基板的剖面圖。
圖8為本發明之一實施例,雙層外延層及使用輕摻雜N型基板或輕摻雜P型基板的剖面圖。
圖9為本發明之一實施例,單層外延層及使用輕摻雜N型基板或輕摻雜P型基板的剖面圖。
圖10為本發明ESD防護元件與二極體所組成之低電容的ESD防護電路。
圖11為本發明使用外延層實施例之運作期間的模擬IV特性曲線圖。
200:ESD防護元件
201:N型基板
221:N型深井
221-1:第一部份
221-2:第二部分
223:P型井
224:N型井
225:N型擴散區
226:N型擴散區
227:N型擴散區
228:P型擴散區
Claims (13)
- 一種ESD防護元件,包括: 一半導體基板,具有第一摻雜類型; 一第一井,具有第一摻雜類型,配置在該半導體基板上,該第一井包含一第一部份及一第二部分; 一第二井,具有第二摻雜類型,配置在該半導體基板上且在該第一井的該第一部份及該第二部分之間; 一第三井,具有第一摻雜類型,形成在該第二井內; 一第一擴散區,具有第一摻雜類型,形成在該第一井內; 一第二擴散區,具有第一摻雜類型,在該第三井內;及 一第三擴散區,具有第二摻雜類型,在該第三井內。
- 一種ESD防護元件,包括: 一半導體基板,具有第二摻雜類型; 一第一井,具有第一摻雜類型,配置在該半導體基板上; 一第二井,具有第二摻雜類型,形成在該第一井內; 一第三井,具有第一摻雜類型,形成在該第二井內; 一第一擴散區,具有第一摻雜類型,形成在該第一井內; 一第二擴散區,具有第一摻雜類型,在該第三井內;及 一第三擴散區,具有第二摻雜類型,在該第三井內。
- 如申請專利範圍第1或2項其中任一項之ESD防護元件,其中該第一擴散區耦接至陰極;而該第二擴散區及該第三擴散區耦接至陽極。
- 一種ESD防護元件,其特徵包括: 第一摻雜類型半導體基板,該半導體基板為重摻雜; 第一外延層,形成於該半導體基板之上; 第二外延層,形成於該第一外延層之上; 第一埋層,具有第一摻雜類型,形成於該第一外延層內,包含一第一部份及一第二部分; 第二埋層,具有第二摻雜類型,形成於該第一外延層內,在該第一埋層的該第一部份及該第二部分之間; 第一井,具有第一摻雜類型,形成於該第二外延層內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分,該第一井的第一部分和第二部分係分別在該第一埋層的第一部份及該第二部分之上,其中,該第一埋層、該第一井、及該半導體基板電性耦接; 第二井,具有第二摻雜類型,形成於該第二外延層內,位於該第二埋層上方,該第二井位在該第一井的第一部分和第二部分之間; 第三井,具有第一摻雜類型,形成在該第二井內; 一第二擴散區,具有第一摻雜類型,在該第三井內;及 一第三擴散區,具有第二摻雜類型,在該第三井內。
- 一種ESD防護元件,其特徵包括: 第一摻雜類型或第二摻雜類型半導體基板,該半導體基板為重摻雜; 第一外延層,形成於該半導體基板之上; 第二外延層,形成於該第一外延層之上; 第一埋層,具有第一摻雜類型,形成於該第一外延層內; 第二埋層,具有第二摻雜類型,形成於該第一外延層內且位於該第一埋層的一中間區域; 第一井,具有第一摻雜類型,形成於該第二外延層內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分,其中,該第一埋層、該第一井、及該第一摻雜類型之半導體基板電性耦接; 第二井,具有第二摻雜類型,形成於該第二外延層內,位於該第二埋層上方,該第二井位在該第一井的第一部分和第二部分之間; 第三井,具有第一摻雜類型,形成在該第二井內; 一第二擴散區,具有第一摻雜類型,在該第三井內;及 一第三擴散區,具有第二摻雜類型,在該第三井內。
- 如申請專利範圍第4或5項其中任一項之ESD防護元件,其中該第一摻雜類型之半導體基板耦接至陰極;而該第二擴散區及該第三擴散區耦接至陽極。
- 一種ESD防護元件,其特徵包括: 第一摻雜類型或第二摻雜類型半導體基板,該半導體基板為輕摻雜; 第一埋層,具有第一摻雜類型,在該半導體基板內; 第一外延層,形成於該半導體基板及該第一埋層之上; 第二外延層,形成於該第一外延層上; 第一井,具有第一摻雜類型,形成於該第二外延層之內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分; 第二埋層,具有第二摻雜類型,形成於第一外延層內,且於該第一埋層之中間區域上方,在該第一井的該第一部份及該第二部分之間; 第二井,具有第二摻雜類型,形成於該第二外延層之內且於該第二埋層上方,且在該第一井的該第一部份及該第二部分之間; 第三井,具有第一摻雜類型,形成在該第二井內; 一第二擴散區,具有第一摻雜類型,在該第三井內;及 一第三擴散區,具有第二摻雜類型,位在該第三井內。
- 一種ESD防護元件,其特徵包括: 第一摻雜類型或第二摻雜類型的半導體基板,該半導體基板為輕摻雜; 第一埋層,具有第一摻雜類型,在該半導體基板內; 第一外延層,形成於該半導體基板及該第一埋層之上; 第一井,具有第一摻雜類型,形成於該第一外延層之內,且位於該第一埋層上方,該第一井包含一第一部份及一第二部分; 第二埋層,具有第二摻雜類型,形成於該半導體基板內且於該第一埋層之中間區域上方,在該第一井的該第一部份及該第二部分之間; 第二井,具有第二摻雜類型,形成於該第一外延層之內且在該第二埋層上方,且在該第一井的該第一部份及該第二部分之間; 第三井,具有第一摻雜類型,形成在該第二井內; 一第二擴散區,具有第一摻雜類型,在該第三井內;及 一第三擴散區,具有第二摻雜類型,位在該第三井內。
- 如申請專利範圍第1、2、4、5、7或8項其中任一項之ESD防護元件,其中該第二擴散區及該第三擴散區耦接至同一端點。
- 如申請專利範圍第1、2、4、5、7或8項其中任一項之ESD防護元件,其中該第三擴散區、該第三井及該第二井形成一PNP電晶體;而該第三井、該第二井及該第一井形成一NPN電晶體。
- 如申請專利範圍第1、2、4、5、7或8項其中任一項之ESD防護元件,其中該第二井係浮接區域。
- 如申請專利範圍第4、5、7或8項其中任一項之ESD防護元件,更包含一第一擴散區,該第一擴散區具有第一摻雜類型,且形成在該第一井內。
- 如申請專利範圍第12項之ESD防護元件,其中該第一擴散區耦接至陰極,而該第二擴散區及該第三擴散區耦接至陽極。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108131780A TWI716994B (zh) | 2019-09-04 | 2019-09-04 | 低觸發電壓靜電放電防護元件 |
| CN201910923703.4A CN112447703A (zh) | 2019-09-04 | 2019-09-27 | 静电放电防护元件 |
| US16/669,475 US11222886B2 (en) | 2019-09-04 | 2019-10-30 | ESD protection device with low trigger voltage |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108131780A TWI716994B (zh) | 2019-09-04 | 2019-09-04 | 低觸發電壓靜電放電防護元件 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI716994B TWI716994B (zh) | 2021-01-21 |
| TW202111911A true TW202111911A (zh) | 2021-03-16 |
Family
ID=74679191
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108131780A TWI716994B (zh) | 2019-09-04 | 2019-09-04 | 低觸發電壓靜電放電防護元件 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US11222886B2 (zh) |
| CN (1) | CN112447703A (zh) |
| TW (1) | TWI716994B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN114664815B (zh) * | 2022-03-18 | 2023-10-24 | 电子科技大学 | 内嵌npn结构的高维持电压tvs分立器件 |
| TWI879558B (zh) * | 2024-05-13 | 2025-04-01 | 汎星半導體股份有限公司 | 低電容矽控整流器與陣列 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100538101B1 (ko) * | 2004-07-07 | 2005-12-21 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
| TWI462268B (zh) * | 2011-11-24 | 2014-11-21 | Macronix Int Co Ltd | 高壓半導體結構及其操作方法 |
| US9620495B2 (en) * | 2012-09-12 | 2017-04-11 | Nxp Usa, Inc. | Semiconductor device and an integrated circuit comprising an ESD protection device, ESD protection devices and a method of manufacturing the semiconductor device |
| US9147677B2 (en) * | 2013-05-16 | 2015-09-29 | Analog Devices Global | Dual-tub junction-isolated voltage clamp devices for protecting low voltage circuitry connected between high voltage interface pins and methods of forming the same |
| US10157904B2 (en) | 2017-03-31 | 2018-12-18 | Alpha And Omega Semiconductor (Cayman) Ltd. | High surge bi-directional transient voltage suppressor |
-
2019
- 2019-09-04 TW TW108131780A patent/TWI716994B/zh active
- 2019-09-27 CN CN201910923703.4A patent/CN112447703A/zh active Pending
- 2019-10-30 US US16/669,475 patent/US11222886B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN112447703A (zh) | 2021-03-05 |
| US11222886B2 (en) | 2022-01-11 |
| US20210066284A1 (en) | 2021-03-04 |
| TWI716994B (zh) | 2021-01-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8039899B2 (en) | Electrostatic discharge protection device | |
| US7868387B2 (en) | Low leakage protection device | |
| US6236087B1 (en) | SCR cell for electrical overstress protection of electronic circuits | |
| US7372109B2 (en) | Diode and applications thereof | |
| CN101506974B (zh) | 利用沟槽隔离形成的无闭锁垂直瞬态电压抑制二极管阵列结构 | |
| TWI382627B (zh) | 製造在絕緣物上矽層中的暫態電壓抑制器的方法 | |
| TWI580001B (zh) | 靜電放電保護電路、結構及其製造方法 | |
| CN102738144B (zh) | 静电放电防护装置及其静电放电防护电路 | |
| US10930641B2 (en) | Series connected ESD protection circuit | |
| US20100044834A1 (en) | Electrostatic discharge protection circuit | |
| JP2006523965A (ja) | シリコンオンインシュレータ技術を対象とする静電放電(esd)保護用低電圧シリコン制御整流器(scr) | |
| CN111668209B (zh) | 一种低漏电的用于低压esd防护的可控硅整流器 | |
| CN104465647A (zh) | 堆叠的保护装置及相关制造方法 | |
| JPS6341065A (ja) | Cmos半導体装置 | |
| US20140197448A1 (en) | Bidirectional Semiconductor Device for Protection against Electrostatic Discharges | |
| US20140302647A1 (en) | Symmetric blocking transient voltage suppressor (tvs) using bipolar npn and pnp transistor base snatch | |
| TWI716994B (zh) | 低觸發電壓靜電放電防護元件 | |
| CN109273532B (zh) | 应用于高压电路防静电保护的无回滞效应硅控整流器 | |
| JP2009038130A (ja) | 横型mosトランジスタ及びこれを用いた半導体装置 | |
| TW200534460A (en) | Silicon controlled rectifier | |
| CN108346652B (zh) | 一种静电放电防护器件 | |
| CN107293537B (zh) | 静电放电保护装置、存储器元件及静电放电保护方法 | |
| KR102139088B1 (ko) | 높은 홀딩 전류를 갖는 정전기 방전 보호소자 | |
| CN110349948B (zh) | 静电放电保护装置及其应用 | |
| CN102315259A (zh) | 寄生晶闸管以及静电保护电路 |