[go: up one dir, main page]

TW202029461A - 積體電路 - Google Patents

積體電路 Download PDF

Info

Publication number
TW202029461A
TW202029461A TW108133904A TW108133904A TW202029461A TW 202029461 A TW202029461 A TW 202029461A TW 108133904 A TW108133904 A TW 108133904A TW 108133904 A TW108133904 A TW 108133904A TW 202029461 A TW202029461 A TW 202029461A
Authority
TW
Taiwan
Prior art keywords
gate
fin
region
fully wound
nanowire
Prior art date
Application number
TW108133904A
Other languages
English (en)
Inventor
廖忠志
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202029461A publication Critical patent/TW202029461A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/43FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 1D charge carrier gas channels, e.g. quantum wire FETs or transistors having 1D quantum-confined channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • H10D30/6735Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0158Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0167Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/017Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0188Manufacturing their isolation regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0193Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/834Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
    • H10D89/10Integrated device layouts
    • H10P14/3462
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0212Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0128Manufacturing their channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Nanotechnology (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • General Engineering & Computer Science (AREA)

Abstract

此處揭露具有整合佈局的積體電路與其形成方法。例示性的積體電路包括第一單元,其含有一或多個第一種全繞式閘極電晶體位於積體電路的第一區中;第二單元,其含有一或多個第二種全繞式閘極電晶體位於積體電路的第一區中,其中第二單元與第一單元相鄰,其中第一種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的一者,而第二種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的另一者;以及第三單元,其含有一或多個鰭狀場效電晶體位於積體電路的第二區中,其中積體電路的第二區與第一區隔有一段距離。

Description

積體電路
本發明實施例關於積體電路裝置,更特別關於積體電路裝置所用的多閘極裝置整合。
本發明實施例一般關於積體電路,更特別關於多閘極裝置整合以最佳最積體電路效能。隨著積體電路朝更小的技術節點進展,開始導入多閘極裝置以增加閘極-通道耦合、降低關閉狀態的電流、並降低短通道效應,進而改善閘極控制。多閘極裝置通常視作具有閘極結構或其部份於通道區的多個側壁上的裝置。鰭狀場效電晶體與全繞式閘極電晶體(均視作非平面電晶體)為多閘極裝置的例子,其變的普及且為高效能與低漏電流應用的有力候選。鰭狀場效電晶體具有升高的通道,而閘極在通道的多側上包覆通道(比如閘極可包覆自基板延伸的半導體材料之鰭狀物的頂部與側壁)。與平面電晶體相較,這種設置可更佳地控制通道並大幅降低短通道效應。具體而言,可降低次臨界漏電流(如關閉狀態中的鰭狀場效電晶體的源極與汲極之間的耦合)。全繞式閘極電晶體(比如奈米片電晶體或奈米線電晶體)的閘極結構可部份或完全延伸於通道區周圍,以在兩側或更多側上連接至通道區。全繞式閘極電晶體的通道區可由奈米線、奈米片、其他奈米結構、及/或其他合適結構所形成。然而整合不同的多閘極裝置(包含鰭狀場效電晶體、奈米線電晶體、及/或奈米片電晶體)於單一的積體電路上,不但複雜且具有挑戰性。需要考慮大量因素,以達具有不同種類的多閘極裝置之積體電路的較佳效能。
本發明一實施例提供之積體電路,包括:第一單元,其含有一或多個第一種全繞式閘極電晶體位於積體電路的第一區中;第二單元,其含有一或多個第二種全繞式閘極電晶體位於積體電路的第一區中,其中第二單元與第一單元相鄰,其中第一種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的一者,而第二種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的另一者;以及第三單元,其含有一或多個鰭狀場效電晶體位於積體電路的第二區中,其中積體電路的第二區與第一區隔有一段距離。
本發明一實施例提供之積體電路,包括:第一電路,包含一或多個第一種全繞式閘極電晶體形成於基板的核心區中的全繞式閘極區中;第二電路,包含一或多個第二種全繞式閘極電晶體形成於基板的核心區中的全繞式閘極區中,且第一電路與第二電路相鄰;第三電路,包含一或多個鰭狀場效電晶體形成於基板的核心區中的鰭狀場效電晶體區中,且鰭狀場效電晶體區與全繞式閘極區隔有一段距離;以及第四電路,包含一或多個鰭狀場效電晶體形成於基板的輸入/輸出區上。
本發明一實施例提供之積體電路的形成方法,包括:形成多個半導體層的一堆疊於一基板上,其中該些半導體層的該堆疊包括一第一半導體材料的一第一半導體層與第二半導體材料的第二半導體層,且第二半導體材料與第一半導體材料不同;經由光阻遮罩移除半導體層的堆疊之一部份,以形成鰭狀場效電晶體區於基板上,其中半導體層的堆疊的保留部份形成全繞式閘極區於基板上,且鰭狀場效電晶體區與全繞式閘極區隔有一段距離;形成含有第一種全繞式閘極電晶體的第一種全繞式閘極單元,以及含有第二種全繞式閘極電晶體的第二種全繞式閘極單元於全繞式閘極區中,其中第一種全繞式閘極電晶體與第二種全繞式閘極電晶體的每一者,包括半導體層的堆疊之第一半導體層的一部份所形成的通道區;以及形成含有鰭狀場效電晶體的鰭狀場效電晶體單元於鰭狀場效電晶體區中。
下述內容提供的不同實施例或實例可實施本發明的不同結構。下述特定構件與排列的實施例係用以簡化本發明內容而非侷限本發明。舉例來說,形成第一構件於第二構件上的敘述包含兩者直接接觸的實施例,或兩者之間隔有其他額外構件而非直接接觸的實施例。
此外,本發明之多個實例可重複採用相同標號以求簡潔,但多種實施例及/或設置中具有相同標號的元件並不必然具有相同的對應關係。此外,本發明實施例之結構形成於另一結構上、連接至另一結構、及/或耦接至另一結構中,結構可直接接觸另一結構,或可形成額外結構於結構及另一結構之間(即結構未接觸另一結構)。此外,空間性的相對用語如「下方」、「其下」、「較下方」、「上方」、「較上方」、或類似用語可用於簡化說明某一元件與另一元件在圖示中的相對關係。空間性的相對用語可延伸至以其他方向使用之元件,而非侷限於圖示方向。
對進階的積體電路技術節點而言,鰭狀場效電晶體(亦視作非平面電晶體)變得普及且成為高效能與低漏電流應用的有力候選。這是因為鰭狀場效電晶體具有額外的側壁裝置寬度(開啟電流效能),以及較佳的短通道控制(次臨界漏電流)。然而鰭狀場效電晶體裝置的鰭狀物底部不受閘極控制,其限制了裝置持續縮小的能力。因此全繞式閘極裝置被認定是有利的,因為全繞式閘極裝置允許更進一步縮小閘極長度以改善效能與密度。全繞式閘極裝置可為奈米線裝置或奈米片裝置,其可具有極細的圓柱體或片狀的通道主體。相較於一些鰭狀場效電晶體裝置,全繞式閘極亦可具有較佳的閘極控制能力、較低的漏電流、與較小的尺寸。奈米線裝置具有較小的通道區,且可作為速度非關鍵的電路以兼具較低漏電流與較低能耗(主動與待機)的優點。奈米片裝置具有較寬的通道寬度,其有利於高速電路。將奈米線與奈米片裝置混合於單一晶片中的設計,可提供設計彈性以最佳化速度與能耗。此外,在設計中採用長通道裝置如鰭狀場效電晶體裝置時,有助於改善裝置的製程容許範圍。
然而在製作多種裝置(比如單一半導體裝置如積體電路中的全繞式閘極奈米片裝置與奈米線裝置及鰭狀場效電晶體)於單一基板上時,可能產生挑戰。舉例來說,尺寸差異會產生整合裝置種類的製程挑戰。在一些實施例中,由於元件尺寸增加而形成較寬通道的奈米片裝置中,足以氧化奈米線裝置的氧化製程不足以形成奈米片裝置;或者足以氧化形成奈米片裝置的製程對奈米線裝置而言會造成過度氧化的問題。本發明一些實施例提供的多閘極裝置與其製作方法,提供的積體電路裝置佈局可結合不同電晶體(包含奈米線電晶體、奈米片電晶體、以及鰭狀場效電晶體)的優點,並緩解上述形成方法的問題。不同實施方式可具有不同優點,且任何實施方式不必具有特定優點。
圖1係本發明多種實施例中,部份或全部的積體電路100的示意圖。積體電路100可包含多個多閘極裝置或電晶體,多閘極裝置通常視作閘極可控制通道的多個表面之任何電晶體,比如鰭狀場效電晶體或全繞式閘極為主的裝置。積體電路100可為提供微處理器、記憶體單元、及/或其他積體電路裝置所需的功能之晶片。在一些實施例中,積體電路100為積體電路晶片的一部份或單晶片系統或其部份,其包含被動與主動微電子裝置,比如電阻、電容、電感、二極體、p型場效電晶體、n型場效電晶體、金氧半場效電晶體、互補式金氧半電晶體、雙極接面電晶體、橫向擴散金氧半電晶體、高電壓電晶體、高頻電晶體、其他合適構件、或上述之組合。
積體電路包括核心區101與輸入/輸出區105。核心區101與輸入/輸出區105可為裝置形成於單一半導體基板上的區域。核心區101包括三組電路,比如含有一或多個奈米片電晶體的第一組電路110 (如單元,亦視作奈米片單元),含有一或多個奈米線電路的第二組電路120 (如單元,亦視作奈米線單元),以及含有一或多個鰭狀場效電晶體的第三組電路130 (如單元,亦視作鰭狀場效電晶體單元)。這些電路或單元僅用於舉例來說,且積體電路100可包含任何數目的單元。
在一實施例中,第一組電路110的所有電晶體為奈米片電晶體,而第二組電路120的所有電晶體為奈米線電晶體。在所述實施例中,第一組電路110與第二組電路120相鄰並位於核心區101中的全繞式閘極區106中。在一些實施例中,第一組電路110與第二組電路120可混合地位於佈局的不同列與不同行中,如圖2所示的例子。在一些其他實施例中,第一組電路110與第二組電路120可分別配置於不同列及/或行中,如圖3所示的例子。在其他實施例中,第一組電路110與第二組電路120中的一者配置於一列中(此列不含另一組電路),而混合的電路110與120配置於下一列中。在一實施例中,可交換第一組電路110與第二組電路120,比如第一組電路110 (如奈米片單元)可較靠近第三組電路130,並夾設於第二組電路120與第三組電路之間130。第一組電路110與第二組電路120的不同佈局選擇,將搭配後續圖式如圖2至4與圖5A至6C說明。在所述實施例中,第三組電路130的所有電晶體為鰭狀場效電晶體。第三組電路130包括的鰭狀場效電晶體位於核心區101中的鰭狀場效電晶體區107中,並與含有奈米片電晶體的第一組電路110及含有奈米線電晶體的第二組電路120分開。第三組電路130的例示性實施例如圖7A至7D所示。
在一些實施例中,鰭狀場效電晶體區107 (包含第三組鰭狀場效電晶體的電路130)與全繞式閘極區106 (包含第一組奈米片電路110與第二組奈米線電路120)的最接近邊界之間的距離D,為接點多晶間距(如閘極間距)的至少四倍、通道間距的至少四倍、或上述兩者皆是。此處的閘極間隙為第一組電路110或第二組電路120中包含的全繞式閘極電晶體的閘極間距,而通道間距為第一組電路110或第二組電路120中包含的全繞式閘極電晶體的通道間距。閘極間隙的一例與通道間隙的一例如圖5A所示,比如兩個相鄰閘極之間的邊緣至邊緣距離及兩個相鄰通道之間的邊緣至邊緣距離。在一些實施例中,定義閘極間隙與通道間隙的方法,可採用中心至中心的距離而非邊緣至邊緣的距離。一些實施例在距離D的區域中,可完全空置而不具任何半導體結構。在一些實施例中,隔離結構可包括虛置閘極結構及/或虛置閘極接點,其可形成於全繞式閘極區106與鰭狀場效電晶體107之間(在距離D的區域中),以用於閘極圖案化的一致性、改善負載效應、及/或後續層間介電層與化學機械研磨的輪廓。此處的虛置閘極結構或虛置閘極接點,通常視作非電性功能的結構,其所在的位置僅為了製程一致性的需求或用於隔離主動區。因此在一些實施例中,距離D的區域中不具有功能或可操作的半導體裝置(比如無功能閘極結構)。
積體電路100的輸入/輸出區105包括含有一或多個鰭狀場效電晶體的第四組電路140。在一實施例中,第四組電路140的所有電晶體為鰭狀場效電晶體。在一實施例中,輸入/輸出區105中的第四組電路140中的鰭狀場效電晶體與核心區101中的第三組電路130中的鰭狀場效電晶體之間的差異,為輸入/輸出區105中的第四組電路140中的鰭狀場效電晶體的閘極介電層與核心區101中的第三組電路130中的鰭狀場效電晶體的閘極介電層的厚度不同。在其他實施例中,核心區101中的第三組電路130中的鰭狀場效電晶體的閘極介電層厚度,與第一組電路110及/或第二組電路120中的全繞式閘極電晶體的閘極介電層厚度實質上相同。在一些實施例中,核心區101中的第一組、第二組、與第三組的電路110至130中的電晶體的閘極介電層厚度小於約3nm,而輸入/輸出區105中的第四組電路140的電晶體的閘極介電層厚度大於約4nm。完成多種製程,以達不同的閘極介電層厚度。
長通道裝置(如鰭狀場效電晶體)與短通道裝置(如全繞式閘極電晶體)在x方向上可具有不同的閘極長度於源極/汲極區之間,比如圖5A與6A所示的x方向上的全繞式電晶體所用的閘極長度GL,或圖7A所示的x方向上的鰭狀場效電晶體所用的閘極長度GL。在一些實施例中,第三組電路130中的鰭狀場效電晶體與第四組電路140中的鰭狀場效電晶體的閘極長度,大於第一組電路110中的奈米片電晶體的閘極長度及/或大於第二組電路120中的奈米線電晶體的閘極長度。舉例來說,電路110與電路120的奈米片電晶體或奈米線電晶體的閘極長度小於20nm,而電路130的鰭狀場效電晶體的閘極長度大於30nm。綜上所述,鰭狀場效電晶體的閘極長度,與奈米片電晶體或奈米線電晶體的閘極長度之間的比例大於約1.5。
圖2至4係圖1的積體電路100的核心區101所用的不同佈局選擇的簡化上視圖,其包含積體電路100的第一組電路110 (如奈米片單元)與第二組電路120 (如奈米線單元)的實施例。在一實施例中,圖2至4係第一組電路110緊鄰第二組電路120的例示性實施例,其自圖2至4的單元之一的邊緣定義距離D,如圖1所示。
圖2係形成於積體電路100的核心區101中的全繞式閘極區106中的奈米片單元與奈米線單元(均視作全繞式閘極單元)的第一佈局200 (比如在x-y平面中)的簡化上視圖,如上所述,全繞式閘極區106與鰭狀場效電晶體區107隔有距離D。佈局200包含多個全繞式閘極單元260 (如第一組電路或第二組電路)。每一全繞式閘極單元260包含一或多個電晶體,其提供至少一電路元件。全繞式閘極單元260可提供圖1的電路110 (如奈米片單元)及/或電路120 (如奈米線單元)的個別例子。例示性的電路單元包括變流器、NAND閘極、NOR閘極、AND閘極、OR閘極、NOT閘極、XOR閘極、XNOR閘極、正反器、閂鎖器、或上述之組合。每一全繞式閘極單元260可為含有一或多個奈米片電晶體的奈米片單元,或含有一或多個奈米線電晶體的奈米線單元。在所述的佈局200中,奈米片單元與奈米線單元可依據積體電路100的設計需求排列成列(x方向)並排列成行(y方向),因此可內連線全繞式閘極單元260以形成多種電路與積體電路100所進行的功能。在所述實施例中,至少一奈米片單元與至少一奈米線單元在列方向中彼此相鄰,且奈米片單元的至少一部份在行方向中緊鄰奈米線單元的至少一部份。值得注意的是,全繞式閘極單元260 (含有奈米片單元與奈米線單元)的數目不限於圖示數目,且可在列方向及/或行方向中延伸或縮小。在所述實施例中,每一全繞式閘極單元260的名稱來自於其列數與行數。舉例來說,單元1-1指的是位於第一列與第一行中的單元,單元2-3指的是位於第二列與第三行中的單元,以此類推。如圖2所示,單元1-1為奈米片單元NS,單元1-2為奈米線單元NW,單元1-3為另一奈米片單元NS,以此類推。在每一列的全繞式閘極單元260中,隔離結構270 (如介電虛置閘極結構)可位於不同種類的單元之間,比如位於彼此相鄰的奈米片單元與奈米線單元之間。在所述實施例中,隔離結構270位於奈米片單元1-1與奈米線單元1-2之間,另一隔離結構270位於奈米片單元1-3與奈米片單元1-4之間。其他隔離結構可位於其他相臨的單元之間,使相鄰的單元彼此隔離,不論相鄰的單元為相同種類或不同種類。單元陣列中的單元之間的隔離結構,可相同或不同。例示性的隔離結構(比如虛置閘極結構530D)將搭配圖5A至5D說明如下。在沿著y方向的行中,全繞式閘極單元260緊鄰在一起。位於閘極末端的介電結構(如閘極末端介電結構)可用於隔離不同行中相鄰的全繞式閘極單元中的閘極結構。例示性的閘極末端介電結構(比如閘極末端介電結構540)將搭配圖5A至5D說明如下。在圖2所示的實施例中,佈局200中的每一列全繞式閘極單元260沿著y方向具有相同的高度H1。
如圖2所示的一些實施例中,佈局200包括p型摻雜區(視作p型井) 210、230、與250以及n型摻雜區(視作n型井) 220與240。這些摻雜區的每一者延伸越過不同列的全繞式閘極單元260。以提供每一型態(如n型或p型)的電晶體至給定單元中。在所述實施例中,n型摻雜區220延伸越過全繞式閘極單元260的第一列與第二列,p型區230延伸越過全繞式閘極單元260的第二列與第三列,n型區240越過全繞式閘極單元260的第三列與第四列,以此類推。在一些實施例中,p型摻雜區210、230、與250摻雜p型摻質如硼(例如二氟化硼)、銦、其他p型摻質、或上述之組合。n型摻雜區220與240摻雜n型摻質如磷、砷、其他n型摻質、或上述之組合。可進行離子佈植製程、擴散製程、及/或其他合適的摻雜製程,以形成多種摻雜區。
如圖2所示,佈局200可包括含有奈米片電晶體或奈米線電晶體的一些填充單元280,以依據積體電路100的設計需求填入相鄰的全繞式閘極單元260之間的間隙。在一些實施例中,填充單元280可提供至少一電路元件。在一些其他實施例中,填充單元280只是虛置結構而不提供任何電路元件功能。
圖3係形成於積體電路100的核心區101中的全繞式閘極區106中的奈米片單元與奈米線單元(一起視作全繞式閘極單元)的第二佈局300的簡化上視圖(比如在x-y平面中)。如上所述,全繞式閘極區106與鰭狀場效電晶體區107隔有距離D。佈局300包含多個全繞式閘極單元360 (如第一組電路或第二組電路)。值得注意的是,全繞式閘極單元360的數目不限於圖示的數目,且可在行及/或列的方向延伸或縮短。每一全繞式單元360包含一或多個電晶體,其提供至少一電路元件。例示性的電路元件包括變流器、NAND閘極、NOR閘極、AND閘極、OR閘極、NOT閘極、XOR閘極、XNOR閘極、正反器、閂鎖器、或上述之組合。每一全繞式閘極單元360的每一者可為含有一或多個奈米片電晶體的奈米片單元,或含有一或多個奈米線單元的奈米線單元。在佈局300中,奈米片單元與奈米線單元可沿著x方向分別排列成不同列,並在y方向中垂直地緊鄰。在所述的佈局300中,第一列與第三列中的所有全繞式閘極單元為奈米片單元NS (對應第一組電路110),第二列與第四列中的所有全繞式閘極單元為奈米線單元NW (對應第二組電路120)。在佈局300的選擇中,隔離結構370形成於相鄰的單元之間,使其彼此隔離。閘極末端間隔物可隔離行方向中緊鄰的全繞式閘極單元360中的全繞式閘極電晶體的閘極結構。在一些實施例中,不同列的全繞式閘極單元360的高度可不同。在一些其他實施例中,不同列的全繞式閘極單元360的高度可相同。如圖3所示,含有奈米片單元的第一列與第三列具有高度H1,而含有奈米線單元的第二列與第四列具有高度H2。在一些實施例中,奈米片單元的高度H1大於奈米線單元的高度H2。在一實施例中,單元中包含的電晶體通道寬度沿著y方向。如上所述,奈米片電晶體的通道寬度可大於奈米線電晶體的通道寬度。因此高度H1大於高度H2,以容納奈米片電晶體的通道區寬度(比如沿著y方向),其大於奈米線電晶體的通道區寬度(比如沿著y方向),見圖6A至6C的寬度W1與寬度W2。在一些實施例中,奈米片電晶體的通道寬度為奈米線電晶體的通道寬度的至少約1.3倍至10倍。在一些其他實施例中,奈米片電晶體的通道寬度為奈米線電晶體的通道寬度的約1.4倍至5倍。舉例來說,奈米片電晶體的通道寬度為約12nm至40nm,而奈米線電晶體的通道寬度為約4nm至11nm。綜上所述,奈米片單元的高度H1大於奈米線單元的高度H2。然而在一些其他實施例中,可調整全繞式閘極單元360的其他結構的尺寸(比如閘極介電層或閘極的尺寸),使高度H1可與高度H2實質上相同,或者使高度H1可小於高度H2,端視積體電路100的設計需求而定。
在一些實施例中,佈局300包括p型摻雜區(視作p型井)310、330、與350以及n型摻雜區(視作n型井)320與340,以越過不同列的全繞式閘極單元360。形成p型摻雜區310、330、與350以及n型摻雜區320與340的組成與製程,可與佈局200中形成p型摻雜區210、230、與250以及n型摻雜區220與240的組成與製程類似,在此不重述。
與佈局200類似,佈局300亦可包含一些填充單元380,其包含奈米片或奈米線電晶體以填入相鄰的全繞式閘極單元360之間的間隙,端視積體電路100的設計需求而定。在一些實施例中,填充單元380可提供至少一電路元件。在一些其他實施例中,填充單元380可僅僅是占位單元而不提供任何電路元件的功能。
圖4係形成於積體電路100的核心區101中的全繞式閘極區106中的奈米片單元與奈米線單元(均視作全繞式閘極單元)的佈局400的簡化上視圖(在x-y平面中)。如上所述,全繞式閘極區106與鰭狀場效電晶體區107隔有距離D。佈局400包含多個全繞式閘極單元460。值得注意的是,全繞式閘極單元460的數目不限於圖示的數目,且可在行及/或列的方向中延伸或縮短。每一全繞式閘極單元460包含一或多個電晶體,其提供至少一電路元件。例示性的電路元件包括變流器、NAND閘極、NOR閘極、AND閘極、OR閘極、NOT閘極、XOR閘極、XNOR閘極、正反器、閂鎖器、或上述之組合。每一全繞式閘極單元460可為含有一或多個奈米片電晶體的奈米片單元,或含有一或多個奈米線電晶體的奈米線單元。在所述的佈局400中,奈米片單元與奈米線單元排列在一列中,而下一列(上側或下側)中只排列一種全繞式閘極單元360 (奈米片單元或奈米線單元)。如圖4所示的例子,奈米片單元與奈米線單元配置於佈局400的第一列與第三列中。然而在第二列與第四列中,只配置奈米線單元。在一些其他實施例中(未圖示),第二列可只包含一種單元(如奈米線單元),而第四列可只包含另一種單元(如奈米片單元)。在所述的佈局400中,隔離結構470 (如虛置閘極結構)位於相鄰的全繞式閘極單元460之間,及/或使相鄰的單元互相隔離。如圖4所示,每一列的全繞式閘極單元460的高度可相同或不同,端視積體電路100的設計需求而定。
在一些實施例中,佈局400包括p型摻雜區(視作p型井) 410、430、與450以及n型摻雜區(視作n型井) 420與440,以越過不同列的全繞式閘極單元460。形成p型摻雜區410、430、與450以及n型摻雜區420與440的組成與製程,可與佈局200及300中形成p型摻雜區以及n型摻雜區的組成與製程類似,在此不重述。
與佈局200與300類似,佈局400亦可依據積體電路100的設計需求包含填充單元480,其含有奈米片或奈米線電晶體以填滿相鄰的全繞式閘極單元460之間的間隙。在一些實施例中,填充單元480提供至少一電路元件。在一些實施例中,填充單元只是虛置元件而不提供任何電路元件功能。
圖5A至5D係含有一或多個電路或單元的裝置500的簡化示意圖,而電路或單元含有奈米片單元501與奈米線單元502。在所述實施例中,電路500包含彼此相鄰的奈米片單元501與奈米線單元502,比如圖2所示的佈局200或圖4所示的佈局400中,在一列中相鄰的奈米片單元與奈米線單元。舉例來說,在圖2的佈局200中的奈米片單元501可為奈米片單元1-1的一實施例,而奈米線單元502可為奈米線單元1-2的一實施例。在圖4的佈局400中,奈米片單元501可為奈米片單元3-1的一實施例,而奈米線單元502可為奈米線單元3-2的一實施例。裝置500可位於圖1的積體電路100的核心區101中。不同種類的全繞式閘極單元可視作不同組的電路,如圖1所示。舉例來說,奈米片單元501可為第一組奈米片電路110的例子,而奈米線單元502可為第二組奈米線電路120的例子。
圖5A係裝置500的簡化上視圖(在x-y平面中),圖5B係裝置500沿著圖5A的剖線5B-5B的剖視圖(在y-z平面中),圖5C係裝置500沿著圖5A的剖線5C-5C的剖視圖(在y-z平面中),且圖5D係裝置500沿著圖5A的剖線5D-5D的剖視圖(在x-z平面中)。圖5A至5D已簡化以利清楚理解本發明實施例的概念。裝置500中可添加額外結構,且裝置500的其他實施例可置換、調整、或省略一些下述結構。
裝置500包含基板(如晶圓)505。在所述實施例中,基板505含矽。在其他或額外實施例中,基板505包含另一半導體元素如鍺、半導體化合物(如碳化矽、磷化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦)、半導體合金(如矽鍺、磷砷化鎵、砷化鋁銦、砷化鋁鎵、砷化鎵銦、磷化鎵銦、及/或磷砷化鎵銦)、或上述之組合。在其他實施例中,基板505為絕緣層上半導體基板如絕緣層上矽基板、絕緣層上矽鍺基板、或絕緣層上鍺基板。此外,基板505可視情況包含磊晶層、可具有應力以增進效能、及/或可具有其他合適的增進結構。
基板505包含依據裝置500的設計需求設置的多種摻雜區。在一些實施例中,基板505包含摻雜p型摻質如硼(比如二氟化硼)、銦、其他p型摻質、或上述之組合的p型摻雜區(比如p型摻雜區503)。在一些實施例中,基板505包括摻雜n型摻質如磷、砷、其他n型摻質、或上述之組合的n型摻雜區(如n型摻雜區504)。多種摻雜區可直接形成於基板505之上及/或之中,以提供p型井結構、n型井結構、雙型井結構、隆起結構、或上述之組合。
在所述實施例中,基板505包含設置為兩個n型奈米片電晶體510SN與n型奈米線電晶體510WN所用的p型摻雜區503 (亦視作p型井),以及設置為兩個p型奈米片電晶體510SP與p型奈米線電晶體510WP所用的n型摻雜區504 (亦視作n型井)。如圖5A所示,基板505包含兩個全繞式閘極單元,比如奈米片單元501與奈米線單元502。p型奈米片電晶體510SP與n型奈米片電晶體510SN位於奈米片單元501中,而p型奈米線電晶體510WP與p型奈米線電晶體510WN位於奈米線單元502中。全繞式閘極單元501與502的每一者提供至少一電路元件。舉例來說,所述實施例中的奈米片單元501作為NAND電路,而奈米線單元502作為變流器。p型摻雜區503可與圖2與4所示的上述p型摻雜區(如p型摻雜區210、230、250、410、430、與450)實質上類似。n型摻雜區504可與圖2與4中的上述n型摻雜區 (如n型摻雜區220、240、420、與440)類似。奈米片單元501與奈米線單元502可分別視作圖2與4中相鄰的奈米片單元與奈米線單元(比如圖2中的單元1-1與單元1-2、圖4中的單元3-1與3-2、或類似物)。
裝置500亦包含隔離結構575 (如淺溝槽隔離結構)形成於基板505之上及/或之中,以隔離全繞式閘極的裝置500的多種區域。舉例來說,隔離結構575 (見圖5D)使主動裝置區及/或被動裝置區(如p型奈米片電晶體510SP、n型奈米片電晶體510SN、p型奈米線電晶體510WP、與n型奈米線電晶體510WN)彼此分開與隔離。隔離結構575更分開並隔離主動區535 (包含535SN、535SP、535WN、與535WP)。隔離結構575包含氧化矽、氮化矽、氮氧化矽、其他合適的隔離材料(例如含有矽、氧、氮、碳、或其他合適的隔離組成)、或上述之組合。
在圖5A至5D中,奈米片單元501包括含有主動區535SN的n型奈米片電晶體510SN,以及含有主動區535SP的p型奈米片電晶體510SP。奈米線單元502包括含有主動區535WN的n型奈米線電晶體510WN,以及含有主動區535WP的p型奈米線電晶體510WP。主動區535SN、535SP、535WN、與535WP (一起視作主動區535)的方向實質上彼此平行,各自具有定義於x方向中的長度、定義於y方向中的寬度、與定義於z方向中的厚度。
每一主動區535SN、535SP、535WN、與535WP包含至少一通道區(被閘極結構530S或530W覆蓋)、至少一源極區、與至少一汲極區,並沿著x方向定義其長度。通道區位於源極區與汲極區(通常視作源極/汲極區)之間。在所述實施例中,主動區535的每一通道區包括通道半導體層515S或515W的堆疊。如圖5B與5C所示,通道半導體層515 (比如通道半導體層515S與515W)在z方向中垂直堆疊,以分別形成全繞式閘極電晶體(如n型奈米片電晶體510SN、p型奈米片電晶體501SP、n型奈米線電晶體501WN、與p型奈米線電晶體510WP)的通道區。在一些實施例中,圖5B中奈米片電晶體510SN與510SP的通道半導體層515S的數目,等於圖5C中奈米線電晶體510WN與510WP的通道半導體層515W的數目。在一些實施例中,可垂直堆疊2至10層的通道半導體層515,以形成全繞式閘極電晶體如奈米片電晶體及/或奈米線電晶體510的通道區。在一些實施例中,所有通道半導體層515在z方向中的厚度相同。在一些實施例中,每一半導體層的厚度可不相同。舉例來說,所述實施例中的奈米片閘極結構530S的通道半導體層515S的厚度T1為約3nm至約8nm,且奈米線閘極結構530W的通道半導體層515W的厚度T2為約3nm至約8nm (實質上等於厚度T1)。此外,由於奈米片電晶體與奈米線電晶體的通道長度(如主動區寬度)不同,奈米片通道半導體層在y方向中的寬度大於奈米線通道半導體層在y方向中的寬度。舉例來說,所述實施例的奈米片通道半導體層515S的寬度W1 (比如奈米片電晶體510SN及/或510SP的通道寬度W1)為約12nm至約40nm,而奈米線通道半導體層515W 的寬度W2 (比如奈米線電晶體510WN及/或510WP的寬度W2)為約4nm至約11nm。在一些實施例中,奈米片電晶體的通道寬度W1與奈米線電晶體的通道寬度W2之間的比例可為約1.3至約10。在一些其他實施例中,奈米片的通道寬度W1至少為奈米線的通道寬度W2的1.5至4倍。通道半導體層515S與515W可包含任何合適的半導體材料如矽。在多種實施例中,半導體材料可包含其他材料如矽鍺、鍺、半導體化合物(如碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦、及/或銻化銦)、半導體合金(如磷砷化鎵、砷化鋁銦、砷化鋁鎵、砷化銦鎵、磷化鎵銦、及/或磷砷化鎵銦)、或上述之組合。通道半導體層515S與515W可摻雜或未摻雜,端視全繞式閘極裝置500的設計需求而定。
閘極結構位於全繞式閘極電晶體如奈米片電晶體及/或奈米線電晶體510 的通道區上,比如奈米片電晶體510SN與510SP的奈米片閘極結構530S,以及奈米線電晶體510WN與510WP的奈米線閘極結構530W。圖5B係奈米片閘極結構530S沿著圖5A的剖線5B-5B的剖視圖。圖5C係奈米線閘極結構530W沿著圖5A的剖線5C-5C的剖視圖。在一些實施例中,虛置閘極結構530D (視作圖2中的佈局200中的隔離結構270或圖4中的佈局400中的隔離結構470)位於奈米片單元501與奈米線單元502之間,以分隔彼此相鄰的不同種類的全繞式閘極單元。閘極結構530S與530W及虛置閘極結構530D都視作閘極結構530。如圖5A所示,閘極結構530的配置實質上互相平行,且各自具有定義於x方向中的長度、定義於y方向中的寬度、與定義於z方向中的厚度。
奈米片閘極結構530S及奈米線閘極結構530W接合奈米片電晶體510SN與510SP及奈米線電晶體510WN與510WP的個別通道區,因此在操作時的電流可流經奈米片電晶體與奈米線電晶體的個別源極/汲極區之間。如圖5A至5C所示,奈米片單元501與奈米線單元502沿著x軸配置於一列中,奈米片閘極結構530S的長度與奈米線閘極結構530W的長度實質上相同,且奈米片閘極結構530S的長度更與虛置閘極結構530D的長度相同。如圖5A所示,每一閘極結構530 (包括閘極結構530S與530W)在x方向中的閘極長度GL可小於或等於約20nm。
在所述實施例中,奈米片單元501與奈米線單元502各自包含在y方向中延伸的兩個閘極結構,且閘極末端介電結構540之間的閘極結構(包含奈米片閘極結構530S與奈米線閘極結構530W)在y方向中的寬度實質上相同,使奈米片單元501與奈米線單元502在y方向中的高度實質上相同。以圖5A為例,奈米片單元501在y方向中包括p型奈米片電晶體510SP與n型奈米片電晶體510SN。此外,奈米線單元502在y方向中包括p型奈米線電晶體510WP與n型奈米線電晶體510WN。綜上所述,奈米片單元501的高度實質上等於奈米線單元502的高度,且兩者均等於高度H1,如圖5B所示。因此奈米片單元501與奈米線單元502可彼此相鄰並整合於一列中,且依據圖2的佈局200或圖4的佈局400隔有虛置閘極結構530D。
如圖5B與5C所示,閘極結構530S與530W的每一者包括的閘極堆疊含有閘極介電層590與閘極585。硬遮罩580位於閘極585上。
閘極介電層590順應性地分別圍繞垂直堆疊的通道半導體層515S與515W,且夾設於通道半導體層515S與515W及閘極585之間。在所述實施例中,閘極介電層590亦位於基板505中的通道區之上與閘極585之下。在一些實施例中,閘極介電層590沿著所有方向的厚度實質上一致。舉例來說,閘極介電層590在所有方向中的厚度可小於或等於約3nm。在一些實施例中,閘極介電層590包括介電材料如氧化矽、高介電常數(如介電常數大於等於5)的介電材料、其他合適介電材料、或上述之組合。
閘極585位於閘極介電層590上,且更圍繞通道半導體層515S或515W。閘極585包含導電材料。在一些實施例中,閘極585包含多層如蓋層、功函數層、黏著及/或阻障層、與金屬填充(或基體)層。蓋層的材料可避免或消除閘極介電層590與閘極結構530S或530W的其他層狀物(特別是含金屬的閘極層)之間的組成反應及/或擴散。在一些實施例中,蓋層包括金屬與氮如氮化鈦、氮化鉭、氮化鎢、氮化鈦矽、氮化鉭矽、或上述之組合。功函數層可包含導電材料,其可調整以具有所需的功函數(如n型功函數或p型功函數)。功函數材料包括氮化鈦、氮化鉭、鈦鋁、氮化鈦鋁、鉭鋁、氮化鉭鋁、碳化鉭鋁、碳氮化鉭、鋁、鎢、銅、蛄、鎳、鉑、或上述之任何組合。黏著及/或阻障層的材料可促進相鄰層狀物如功函數層與金屬填充層之間的黏著性,及/或阻擋及/或減少閘極層(如功函數層與金屬填充層)之間的擴散。舉例來說,黏著及/或阻障層包含金屬(如鎢、鋁、鉭、鈦、鎳、銅、鈷、其他合適金屬、或上述之組合)、金屬氧化物、金屬氮化物(如氮化鈦)、或上述之組合。金屬填充層可包含合適的導電材料如鋁、鎢、及/或銅。
硬遮罩580位於閘極585上,且可包含任何合適材料如矽與氮(如氮化矽)。
如圖5A與5D所示,虛置閘極結構530D配置如奈米片單元501與相鄰的奈米線單元502之間的隔離結構。以圖5A為例,虛置閘極結構530D設置為單一閘極的氧化物截斷隔離,其形成於奈米片單元501與奈米線單元502之間。虛置閘極結構530D可為氧化矽、碳氧化矽、氮化矽、碳氮化矽、氮氧化矽、碳氮氧化矽、含碳的氧化物、含氮的氧化物、含碳與氮的氧化物、金屬氧化物的介電層、氧化鉿、氧化鉭、氧化鈦、氧化鋯、氧化鋁、氧化釔、含多種金屬的氧化物、或上述之任何組合的單一介電層或多個介電層。
如圖5A與5D所示,閘極結構530S與530W及虛置閘極結構530D更包含個別的閘極間隔物520與個別的閘極堆疊相鄰(比如沿著個別的閘極堆疊側壁)。閘極間隔物包含介電材料。介電材料可含矽、氧、碳、或氮,且可為低介電常數(介電常數小於3.5)的介電層、其他合適材料、或上述之組合(比如氧化矽、氮化矽、氮氧化矽、或碳化矽)。閘極間隔物520可含單層或多層結構。在一些實施例中,閘極間隔物520的厚度可為幾個奈米。
如圖5A至5C所示,閘極結構530沿著y方向的每一末端處,可形成閘極末端介電結構540以隔離裝置500中不同列的單元中的奈米片單元及/或奈米線單元的閘極結構530。在一些實施例中,閘極末端介電結構540包括的介電材料含矽、氧、碳、或氮,且可為低介電常數(介電常數小於3.5)的介電層、其他合適材料、或上述之組合(比如氧化矽、氮化矽、氮氧化矽、或碳化矽)。
如圖5D所示,提供磊晶的源極/汲極結構545S作為奈米片電晶體510SP與510SN的源極/汲極區,並提供磊晶的源極/汲極結構545W作為奈米線電晶體510WP與510WN的源極/汲極區。磊晶的源極/汲極結構545S與545W均可視作磊晶的源極/汲極結構545。
磊晶的源極/汲極結構545可包含半導體材料如矽、磷、磷化矽、碳化矽、鍺、矽鍺、一或多種III-V族材料、半導體化合物、或半導體合金。 在一些實施例中,磊晶的源極/汲極結構545摻雜n型摻質及/或p型摻質。舉例來說,磊晶的源極/汲極結構545可包含摻雜硼的矽鍺,以形成p型場效電晶體所用的源極/汲極結構。在一些實施例中,磊晶的源極/汲極結構545可包含摻雜磷的矽,以形成n型場效電晶體所用的源極/汲極結構。在一些實施例中,磊晶的源極/汲極結構545包括的材料及/或摻質可達通道區中所需的拉伸應力及/或壓縮應力。在多種實施例中,磊晶的源極/汲極結構545可包含多個磊晶層,且磊晶的源極/汲極結構545的不同磊晶層可包含相同或不同的半導體材料。
在一些實施例中,裝置500包括矽化物層525形成於源極/汲極區上的磊晶的源極/汲極結構545之上。在一些實施例中,矽化物層525包含鎳矽化物、鈦矽化物、或鈷矽化物。在一些實施例中,矽化物層525與磊晶的源極/汲極結構545一起視作裝置500的磊晶的源極/汲極結構。
層間介電層595位於基板505上,特別是位於閘極結構530S與530W、虛置閘極結構530D、源極/汲極結構545S與545W、以及隔離結構575上。層間介電層595包含介電材料如氧化矽、氮化矽、氮氧化矽、四乙氧基矽烷的氧化物、磷矽酸鹽玻璃、硼磷矽酸鹽玻璃、低介電常數的介電材料、其他合適的介電材料、或上述之組合。在一些實施例中,層間介電層595可包含多種介電材料的多層結構。
裝置級接點550、閘極通孔560、與源極/汲極通孔570位於閘極與源極/汲極區上,並延伸穿過層間介電層595以耦接電晶體元件至上方的內連線結構。裝置級接點550、閘極通孔560、與源極/汲極通孔570包含任何合適的導電材料,比如鉭、鈦、鋁、銅、鈷、鎢、氮化鈦、氮化鉭、其他合適的導電材料、或上述之組合。可結合多種導電材料以提供具有多種層狀物(如阻障層、黏著層、襯墊層、基體層、其他合適層、或上述之組合)的裝置級接點550、閘極通孔560、與源極/汲極通孔570。在一些實施例中,裝置級接點550包括鈦、氮化鈦、及/或鈷,閘極通孔560與源極/汲極通孔570包含鈦、氮化鈦、及/或鎢。
在一些實施例中,層間介電層595、裝置級接點550、閘極通孔560與源極/汲極通孔570為連接至基板505上的多層內連線結構的內連線及/或多層內連線結構的一部份。多層內連線結構電性耦接裝置500的多種構件,使多種構件可依據裝置500的設計需求所規範的功能操作。閘極通孔560與源極/汲極通孔570可提供內連線至多層內連線的金屬化層(如第零金屬化層)。
如圖6A至6C所示的實施例,裝置600的簡化圖包括不同種類的全繞式閘極單元,比如分別配置於不同列中且垂直地緊鄰在一起的奈米片單元601與601’及奈米線單元602與602’。裝置600可為圖3所示的佈局300之部份的實施例。舉例來說,奈米片單元601與601’可為圖3中的佈局300之奈米片單元1-1與1-2的實施例,而奈米線單元602與602’可為圖3中的佈局300之奈米線單元2-1與2-2的實施例。如圖6A所示,奈米片單元601與601’配置於上側列608S中,而奈米線單元602與602’配置於下側列608W中。裝置600可位於圖1中的積體電路100的核心區101中。在一實施例中,奈米片單元601與601’為第一組奈米片電路110的例示性實施例,而奈米線單元602與602’為第二組奈米線電路120的例示性實施例。
圖6A係裝置600的簡化上視圖(在x-y平面中),圖6B係裝置600沿著圖6A的剖線6B-6B的剖視圖(在y-z平面中),且圖6C係裝置600沿著圖6A的剖線6C-6C的剖視圖(在y-z平面中)。圖6A至6C已簡化以利清楚理解本發明實施例的概念。裝置600中可添加額外結構,且裝置600的其他實施例可置換、調整、或省略一些下述結構。裝置600的不同結構的材料與裝置500的對應結構的材料相同,因此不重述於下述內容。
在圖6A的所述實施例中,裝置600包含的基板605具有形成其上的兩列(如上側列608S與下側列608W)的全繞式閘極單元。在一些實施例中,基板605可與裝置500的基板505相同。舉例來說,積體電路100的核心區101中可包含裝置600與裝置500的每一者。每一列(如上側列608S與下側列608W)的全繞式閘極單元只具有一種全繞式閘極電晶體,比如分別具有奈米片電晶體或奈米線電晶體。舉例來說,裝置600的上側列608S包括兩個奈米片單元601與601’,其各自含有奈米片電晶體。奈米片單元601包括n型奈米片電晶體610SN與p型奈米片電晶體610SP。奈米片單元601’包括n型奈米片電晶體610SN’與p型奈米片電晶體610SP’。在圖6A中,裝置600的下側列608W包括兩個奈米線單元602與602’,其各自含有奈米線電晶體。奈米線單元602包括n型奈米線電晶體610WN與p型奈米線電晶體610WP。奈米線單元602’包括n型奈米線電晶體610WN’與p型奈米線電晶體610WP’。基板605亦包含摻雜p型摻質的p型摻雜區603 (視作p型井)與摻雜n型的n型摻雜區604 (視作n型井),與前述類似。p型摻雜區603設置為用於n型全繞式閘極電晶體,其包括n型奈米片電晶體610SN與610SN’及n型奈米線電晶體610WN與610WN’。n型摻雜區604設置以用於p型全繞式閘極電晶體,其包括p型奈米片電晶體610SP與610SP’及p型奈米線電晶體610WP與610WP’。p型摻雜區603可為圖3中的佈局300的p型摻雜區310、330、或350的實施例。n型摻雜區604可視作圖3中佈局300的n型摻雜區320或340。
隔離結構675 (如淺溝槽隔離)隔離裝置600的主動區635SN、635SN’、635SP、635SP’、635WN、635WN’、635WP、與635WP’ (一起視作主動區635)。如實施例所述,主動區635SN與635SN’分別用於n型奈米片電晶體610SN與610SN’,主動區635SP與635SP’分別用於p型奈米片電晶體610SP與610SP’,主動區635WN與635WN’分別用於n型奈米線電晶體610WN與610WN’,而主動區635WP與635WP’分別用於p型奈米線電晶體610WP與610WP’。主動區635的方向實質上彼此平行,且各自具有定義在x方向中的長度、定義在y方向中的寬度、與定義在z方向中的厚度。
每一主動區635定義至少一通道區(被閘極結構630S或630W覆蓋)、至少一源極區、與至少一汲極區,並沿著x方向定義其長度。通道區位於源極區與汲極區(通常視作源極/汲極區)之間。如圖6B所示,主動區635的每一通道區包含奈米片電晶體610SN及/或610SP的通道半導體層615S的堆疊,或奈米線電晶體610WN及/或610WP的通道半導體層615W的堆疊。在圖6B中,奈米片電晶體610SN及/或610SP的通道半導體層615S的數目,可與奈米線電晶體610WN及/或610WP的通道半導體層的數目相同。在一些實施例中,2至10層的通道半導體層615可垂直堆疊於全繞式閘極電晶體610的每一通道區上。在一些實施例中,所有通道半導體層615在z方向中的厚度相同。在一些其他實施例中,每一半導體層的厚度可不同。舉例來說,所述實施例中的奈米片通道半導體層615S的厚度T1為約3nm至約8nm,而奈米線通道半導體層615W的厚度T2亦為約3nm至約8nm (其可實質上等於厚度T1)。此外,奈米片通道半導體層在y方向中的寬度大於奈米線通道半導體層在y方向中的寬度。舉例來說,所述實施例中的奈米片通道半導體層615S的寬度W1 (比如奈米片電晶體610SN及/或610SP的通道寬度W1)為約12nm至約40nm,而奈米線通道半導體層615W的寬度W2 (比如奈米線電晶體610WN及/或610WP的通道寬度W2)為約4nm至約11nm。在一些實施例中,奈米片通道寬度W1與奈米線通道寬度W2的比例為約1.3至約10。在一些其他實施例中,奈米片通道寬度W1為奈米線通道寬度W2的至少1.5倍至4倍。
閘極結構如奈米片電晶體610SN與610SP的奈米片閘極結構630S、奈米片電晶體610SN’與610SP’的奈米片閘極結構630S’、奈米線電晶體610WN與奈米線電晶體610WP的奈米線閘極結構630W、與奈米線電晶體610WN’與610WP’的奈米線閘極結構630W’,位於全繞式閘極電晶體610的通道區上。圖6B係奈米片閘極結構630S與奈米線閘極結構630W沿著圖6A的剖線6B-6B的剖視圖。在一些實施例中,虛置閘極結構630D位於奈米片單元601與601’之間及/或奈米線單元602與602’之間,使一列上相鄰的全繞式閘極單元彼此分隔。閘極結構630S、630W、630S’、與630W’、與虛置閘極結構630D可視作閘極結構630。如圖6所示,閘極結構630實質上彼此平行地排列,各自具有定義於x方向上與源極/汲極區之間的長度,且各自具有定義於y方向上的閘極與閘極末端介電結構640之間的寬度。
與閘極結構530類似,每一閘極結構630包括含有閘極介電層690、閘極685、與硬遮罩680的閘極堆疊。閘極介電層690分別順應性地圍繞垂直堆疊的通道半導體層615S與615W,並夾設於通道半導體層615S與615W及閘極685之間。在所述實施例中,閘極介電層690亦位於基板605之上與閘極685之下。在一些實施例中,閘極介電層690沿著所有方向的厚度實質上一致。舉例來說,閘極介電層690在所有方向中的厚度小於或等於約3nm。在所述實施例中,閘極685位於閘極介電層690上,且更圍繞通道半導體層615S或615W。在所述實施例中,硬遮罩680位於閘極685上。
奈米片閘極結構630S與630S’及奈米線閘極結構630W與630W’分別接合奈米片電晶體610SN、610SP、610SN’、與610SP’及奈米線電晶體610WN、610WP、610WN’、與610WP’的個別通道區,因此操作時的電流可流經個別奈米片電晶體與奈米線電晶體的個別源極/汲極區之間。如圖6A與6B所示,奈米片單元601與601’及奈米線單元602與602’配置在不同列中。奈米片閘極結構630S與630S’的長度,實質上等於奈米線閘極結構630W與630W’的長度。在一些實施例中,每一閘極結構630的閘極長度GL可小於或等於約20nm。
在所述實施例中,每一奈米片單元601與601’在y方向中包括兩列的奈米片電晶體,且每一奈米線單元602與602’在y方向中包括兩列的奈米線電晶體。此外,奈米片單元601與601’ (上側列608S)的高度H1,大於奈米線單元602與602’ (下側列608W)的高度H2。高度H1大於高度H2的理由之一,為奈米片電晶體的通道寬度(如寬度W1)大於奈米線電晶體的通道寬度(如寬度W2),如圖6B所示。在所述實施例中,奈米片通道半導體層615S的寬度W1 (比如約12nm至約40nm)可大於奈米線通道半導體層615W的寬度W2 (比如約4nm至約11nm)。在一些實施例中,可依據裝置600的設計需求沿著y方向調整閘極685的寬度,使高度H1等於或小於高度H2。
如圖6A與6C所示,虛置閘極結構630D配置如隔離結構,其位於一列中相鄰的奈米片單元之間,或位於一列中相鄰的奈米線單元之間。以圖6A為例,一個虛置閘極結構630D設置為單一的閘極隔離,其形成於奈米片單元601與奈米片單元601’之間。另一虛置閘極結構630D設置為單一的閘極隔離,其形成於奈米線單元602與奈米線單元602’之間。
如圖6A與6C所示,閘極結構630更包括與個別閘極堆疊相鄰(比如沿著個別閘極堆疊的側壁)的個別閘極間隔物620。閘極間隔物620可包含單層的介電材料,或具有多種介電材料的多層結構。在一些實施例中,閘極間隔物620的厚度為幾奈米。
如圖6A與6B所示,在沿著y方向的閘極結構630的末端處,形成閘極末端介電結構640以隔離裝置600中不同列的奈米片單元或奈米線單元的閘極結構630。
如圖6D所示,磊晶的源極/汲極結構645S形成為奈米片電晶體的源極/汲極區,而磊晶的源極/汲極結構645W形成為奈米線電晶體的源極/汲極區。磊晶的源極/汲極結構645S與645W一起視作磊晶的源極/汲極結構645。在多種實施例中,磊晶的源極/汲極結構645可包含多個磊晶層,且磊晶的源極/汲極結構645的不同磊晶層可包含相同或不同的半導體材料。
在一些實施例中,裝置600包括矽化物層625形成於源極/汲極區上的磊晶的源極/汲極結構645之上。在一些實施例中,矽化物層625與磊晶的源極/汲極結構645一起視作裝置600的磊晶的源極/汲極結構。
如圖6D所示,層間介電層695位於基板605上,特別位於閘極結構、源極/汲極結構、與隔離結構上。在一些實施例中,層間介電層695可包含具有多種介電材料的多層結構。
裝置級源極/汲極接點、閘極通孔、與源極/汲極通孔位於閘極區(通道區)與源極/汲極區上,並延伸穿過層間介電層695以形成內連線結構。可結合多種導電材料以提供具有多種層狀物(如阻障層、黏著層、襯墊層、基體層、其他合適層、或上述之組合)的裝置級接點、閘極通孔、與源極/汲極通孔。
在一些實施例中,層間介電層695、接點、與通孔為連接至位於基板605上的多層內連線結構的內連線,及/或位於基板605上的多層內連線結構的一部份。多層內連線結構電性耦接裝置600的多種構件,因此可操作多種構件以達裝置600的設計需求所規範的功能。通孔可提供連接至多層內連線的金屬化層(如第零金屬化層)。
如圖1所示,積體電路100亦可包括含有多個鰭狀場效電晶體並位於積體電路100的核心區中的第三組電路130,如上所述。第三組鰭狀場效電晶體的電路130與相鄰的第一組奈米片電路110及第二組奈米線電路120隔有一段距離。在一些實施例中,第三組鰭狀場效電晶體電路130與第一組奈米片電路110及第二組奈米線電路120之間的距離,大於鰭狀場效電晶體的閘極間距的至少四倍、大於全繞式閘極電晶體的通道間距的至少四倍、或上述兩者皆是。積體電路100亦可包括含有多個鰭狀場效電晶體並位於積體電路100的輸入/輸出區105中的第四組電路140。
圖7A至7D係裝置700的簡化圖。裝置700可依據圖1的佈局圖,位於積體電路100的核心區101或輸入/輸出區105中。在一實施例中,裝置700提供核心區101的鰭狀場效電晶體為主的電路130或其構件。在另一實施例中,裝置700提供輸入/輸出區105的鰭狀場效電晶體為主的電路140或其構件。圖7A係裝置700的簡化上視圖(比如在x-y平面中),圖7B係裝置700沿著圖7A的剖線7B-7B的剖視圖(比如在y-z平面中),圖7C係裝置700沿著圖7A的剖線7C-7C的剖視圖(比如在y-z平面中),且圖7D係裝置700沿著圖7A的剖線7D-7D的剖視圖(比如在x-z平面中)。已簡化圖7A至7D以利清楚理解本發明實施例的發明概念。裝置700可添加額外結構,且裝置700的其他實施例可置換、調整、或省略一些下述結構。
如圖7A至7D所示,裝置700包括p型鰭狀場效電晶體710P與n型鰭狀場效電晶體710N形成於基板705上。在一些實施例中,基板705可與裝置500所用的基板505以及裝置600所用的基板605相同。換言之,一實施例的裝置500、600、及/或700形成於單一基板上,比如形成圖1所示的積體電路100。在一些實施例中,基板705包括摻雜p型摻質如硼(例如二氟化硼)、銦、其他p型摻質、或上述之組合的p型摻雜區(比如p型井)。在一些實施例中,基板705包括摻雜n型摻質如磷、砷、其他n型摻質、或上述之組合的n型摻雜區(比如n型井)。在一些實施例中,基板705包含的摻雜區具有p型摻質與n型摻質之組合。在所述實施例中,n型摻雜區703為設置用於p型鰭狀場效電晶體710P的n型井,而p型摻雜區704為設置用於n型鰭狀場效電晶體710N的p型井。多種摻雜區可直接形成於基板705之上及/或之中,比如提供p型井結構、n型井結構、雙型井結構、隆起結構、或上述之組合。
隔離結構775 (如淺溝槽隔離)形成於基板705之上及/或之中,以隔離裝置700的多種區域如多種裝置區。舉例來說,隔離結構775使主動裝置區及/或被動裝置區(如p型鰭狀場效電晶體710P與n型鰭狀場效電晶體710N)互相分開並隔離。隔離結構775亦使鰭狀物735P與735N (主動鰭狀物區)彼此分開隔離。在所述實施例中,隔離結構775圍繞鰭狀物735的下側部份。隔離結構775包含氧化矽、氮化矽、氮氧化矽、其他合適的隔離材料(比如含有矽、氧、氮、碳、或其他合適的隔離成份)、或上述的組合。隔離結構775可包含不同結構如淺溝槽隔離結構、深溝槽隔離結構、及/或局部氧化矽結構。
在圖7A至7D所示的實施例中,裝置700包含鰭狀物735 (亦視作鰭狀主動區)位於基板705上。在圖7A至7D中,p型鰭狀場效電晶體710P包括p型鰭狀物735P位於n型摻雜區703上,而n型鰭狀場效電晶體710N包括n型鰭狀物735N位於p型摻雜區704上。p型鰭狀場效電晶體710P與n型鰭狀場效電晶體710N為多鰭狀物的鰭狀場效電晶體,雖然本發明實施例考慮到p型鰭狀場效電晶體710P與n型鰭狀場效電晶體710N包含更多或更少鰭狀物(如單一鰭狀物)的實施例。鰭狀物735P與735N (都視作鰭狀物735)的方向實質上彼此平行,且各自具有定義於x方向中的長度、定義於y方向中的寬度、與定義於z方向中的高度。在圖7B所示一些例子中,鰭狀物735的高度H4為約60nm至300nm。如圖7B所示,鰭狀物735露出的上側部份高於隔離結構775。在一些實施例中,鰭狀物735高於隔離結構的上側部份的高度H5為約40nm至80nm。鰭狀物735低於隔離結構775的上表面之下側部份的高度H6為約30nm至約250nm。在所述實施例中,鰭狀物735的上側部份與下側部份的寬度不同。在所述實施例中,自鰭狀物735的下側部份至上側部份的寬度呈錐形,因此上側部份的平均寬度小於下側部份的平均寬度。在一些實施例中,p型鰭狀場效電晶體710P的鰭狀物735P的寬度,與n型鰭狀場效電晶體710N的鰭狀物735N的寬度不同。一些實施例中的寬度非錐形,因此至少一鰭狀物735沿著高度方向具有實質上相同的寬度。在所述實施例中,鰭狀物735的上側部份沿著y方向的寬度W3為約4nm至15nm。
鰭狀物735提供通道區(被閘極結構730P或730N覆蓋)。鰭狀物735可包含至少一源極區與至少一汲極區或具有至少一源極區與至少一汲極區形成其上,且沿著鰭狀物在x方向中的長度定義源極區與汲極區,其中通道區位於源極區與汲極區(通常視作源極/汲極區)之間。在一些實施例中,鰭狀物735為基板705的一部份(比如基板705的材料層之一部份)。舉例來說,所述實施例中的基板705包含矽,而鰭狀物735包含矽。在一些其他實施例中,鰭狀物735定義為基板705上的材料層如一或多個半導體材料層。半導體材料層可包含任何合適的半導體材料,比如矽、鍺、矽鍺、其他合適的半導體材料、或上述之組合。
閘極結構位於鰭狀物735上,比如閘極結構730P與730N及虛置閘極結構730D (都視作閘極結構730)。閘極結構730沿著y方向延伸(比如實質上垂直於鰭狀物735)。如圖7A與7B所示,每一閘極結構730在源極/汲極區之間具有沿著x方向的長度。裝置700 (比如第三組電路130中的鰭狀場效電晶體)的閘極長度,大於奈米片及/或奈米線電晶體(比如第一組電路110與第二組電路120中的全繞式閘極電晶體)的閘極長度。在一些實施例中,全繞式閘極電晶體的閘極長度小於20nm,且鰭狀場效電晶體的閘極長度大於30nm。換言之,鰭狀場效電晶體的閘極長度為全繞式閘極電晶體的閘極長度的至少1.5倍。裝置700包括配置在兩列中的鰭狀場效電晶體710P與710N,且在y方向中具有高度H3。高度H3與高度H1及/或高度H2無關。因此高度H3可大於、等於、或小於高度H1及/或高度H2。
在所述實施例中,閘極結構730P與730N位於鰭狀物735的通道區上。在一些實施例中,閘極結構730P與730N包覆鰭狀物735的個別通道區,以夾設於鰭狀物735的個別源極/汲極區之間。閘極結構730P與730N接合鰭狀物735的個別通道區,因此操作時的電流可在鰭狀物735的個別源極/汲極區之間流動。在其他實施例中,閘極結構730P與730N為主動閘極結構,而虛置閘極結構730D隔離積體電路100中的裝置700與其他裝置。在一些實施例中,虛置閘極結構730D可提供實質上一致的製程環境,比如在鰭狀物735的源極/汲極區中提供一致的磊晶材料成長(比如在形成磊晶的源極/汲極結構時)、在鰭狀物735的源極/汲極區提供一致的蝕刻速率(比如在形成源極/汲極凹陷時)、及/或一致且實質上平坦的表面(比如減少或避免化學機械研磨引發的碟化效應)。
如圖7B與7D所示,閘極結構730P與730N包括的閘極堆疊依據裝置700的設計需求設置以達所需功能。閘極結構730可包含相同或不同的層狀物及/或材料。在所述實施例中,閘極結構730的閘極堆疊包括閘極介電層790與閘極785P與785N及虛置閘極結構785D。
閘極介電層790順應性地位於鰭狀物735P與735N及隔離結構775上,使閘極介電層790具有實質上一致的厚度。閘極介電層790包括介電材料如氧化矽、高介電常數的介電材料、其他合適的介電材料、或上述之組合。在所述實施例中,閘極介電層790包括高介電常數的介電材料(因此可視作高介電常數的介電層),比如氧化鉿、氧化鉿矽、氮氧化鉿矽、氧化鉿鉭、氧化鉿鈦、氧化鉿鋯、氧化鋯、氧化鋁、氧化鉿-氧化鋁合金、其他合適的高介電常數的介電材料、或上述之組合。
閘極介電層的厚度可能不同,端視鰭狀場效電晶體的裝置700的位置(積體電路100的核心區101或輸入/輸出區105)而定。在一些實施例中,積體電路100的輸入/輸出區105中的第四組電路140中的鰭狀場效電晶體的閘極介電層厚度,大於積體電路100的核心區101中的第三組電路130中的鰭狀場效電晶體的閘極介電層厚度。在一些實施例中,核心區101中的鰭狀場效電晶體或全繞式閘極電晶體(包括第一組電路110中的奈米片電晶體、第二組電路120中的奈米線電晶體、與第三組電路130中的鰭狀場效電晶體)的閘極介電層厚度實質上相同。舉例來說,核心區101中全繞式閘極電晶體及/或鰭狀場效電晶體(如第一電路、第二電路、與第三電路)的閘極介電層厚度小於約3nm,而輸入/輸出區105中的鰭狀場效電晶體(如第四電路)的閘極介電層厚度大於約4nm。
如圖7A至7D所示,閘極785P與785N及虛置閘極結構785D (全部視作閘極785)位於閘極介電層790上。閘極785P與785N包含導電材料。在一些實施例中,鰭狀場效電晶體的閘極785P與785N的導電材料,與裝置500及600所用的奈米片及/或奈米線的閘極585與685的導電材料實質上相同。在一些其他實施例中,鰭狀場效電晶體的閘極785P與785N的導電材料,與奈米片及/或奈米線的閘極585與685的導電材料不同。虛置閘極結構785D包含介電材料。在一些實施例中,每一閘極785P與785N可包含多層,比如蓋層、功函數層、黏著及/或阻障層、與金屬填充(或基體)層。蓋層包含金屬與氮,比如氮化鈦、氮化鉭、氮化鎢、氮化鈦矽、氮化鉭矽、或上述之組合。功函數材料包括氮化鈦、氮化鉭、鈦鋁、氮化鈦鋁、鉭鋁、氮化鉭鋁、碳化鉭鋁、碳氮化鉭、鋁、鎢、銅、鈷、鎳、鉑、或上述之任何組合。黏著及/或阻障層包括金屬(如鎢、鋁、鉭、鈦、鎳、銅、鈷、其他合適金屬、或上述之組合)、金屬氧化物、金屬氮化物(如氮化鈦)、或上述之組合。金屬填充層包含合適的導電材料如鋁、鎢、及/或銅。
閘極結構730亦包含與個別閘極堆疊相鄰(比如沿著個別閘極堆疊的側壁)的個別閘極間隔物720。閘極間隔物720包括介電材料,其可含矽、氧、碳、或氮,且可為低介電常數(介電常數小於3.5)的介電層、其他合適材料、或上述之組合(比如氧化矽、氮化矽、氮氧化矽、或碳化矽)。閘極間隔物720可包含單層或多層結構。在一些實施例中,閘極間隔物720的厚度可為幾奈米。
磊晶的源極/汲極結構745P與745N位於鰭狀物735之中或之上。舉例來說,磊晶成長半導體材料於鰭狀物735上,以形成磊晶的源極/汲極結構745P與745N。在一些實施例中,在鰭狀物的凹陷製程(如回蝕刻製程)之後,形成磊晶的源極/汲極結構745P與745N於鰭狀物735的源極/汲極區上,比如自凹陷的鰭狀物735成長磊晶的源極/汲極結構745P與745N。在一些實施例中,磊晶的源極/汲極結構745P與745N包覆鰭狀物735的源極/汲極區。在這些實施例中,未對鰭狀物735進行鰭狀物凹陷製程。如圖7C與7D所示,磊晶的源極/汲極結構745P與745N可沿著y方向(在一些實施例中實質上垂直於鰭狀物735)橫向延伸(成長),使磊晶的源極/汲極結構745P與745N成為越過多個鰭狀物的合併源極/汲極結構。舉例來說,所述實施例中磊晶的源極/汲極結構745P越過兩個鰭狀物735P,而磊晶的源極/汲極結構745N越過兩個鰭狀物735N。在一些其他實施例中,磊晶的源極/汲極結構745P與745N在y方向中未合併。磊晶的源極/汲極結構745P與745N摻雜n型摻質及/或p型摻質。磊晶的源極/汲極結構745P與745N摻雜n型摻質及/或p型摻質。在一些實施例中,磊晶的源極/汲極結構745P與745N包含的材料及/或摻質,可達通道區中所需的拉伸應力及/或壓縮應力。
在一些實施例中,矽化物層形成於磊晶的源極/汲極結構745P與745N上。在一些實施例中,矽化物層包括鎳矽化物、鈦矽化物、或鈷矽化物。在一些實施例中,矽化物層725與磊晶的源極/汲極結構745P與745N一起視作裝置700的磊晶的源極/汲極結構。
一或多個介電層如層間介電層795位於基板705上。層間介電層795包含的介電材料包括氧化矽、氮化矽、氮氧化矽、四乙氧基矽烷形成的氧化物、磷矽酸鹽玻璃、硼磷矽酸鹽玻璃、低介電常數的介電材料、其他合適的介電材料、或上述之組合。例示性的低介電常數的介電材料包括氟化矽酸鹽玻璃、摻雜碳的氧化矽、Black Diamond® (加州,Santa Clara的Applied Materials)、乾凝膠、氣膠、非晶氟化碳、聚對二甲苯、苯并環丁烯、SiLK (密西根州,Midland的Dow Chemical)、聚醯亞胺、其他低介電常數的介電材料、或上述之組合。層間介電層795可為具有多種介電材料的多層結構。位於層間介電層795中的裝置級接點750A至750E可提供連接至個別結構。在所述實施例中,裝置級接點750A至750D係源極/汲極接點,而接點750E係閘極接點。裝置級接點750A至750E包含任何合適的導電材料,比如鉭、鈦、鋁、銅、鈷、鎢、氮化鈦、氮化鉭、其他合適的導電材料、或上述之組合。可結合多種導電材料以提供裝置級接點750A至750E,其具有多種層狀物如阻障層、黏著層、襯墊層、基體層、其他合適層、或上述之組合。在一些實施例中,裝置級接點750A至750E包含鈦、氮化鈦、或其他合適材料。
在裝置700上,金屬線路與夾設的通孔可形成於不同的層間介電層之間並穿過不同的層間介電層,以搭配裝置極接點進而電性耦接裝置700的多種裝置(如電晶體、電阻、電容、及/或電感)及/或構件(如閘極結構及/或源極/汲極結構),因此多種裝置及/或構件可依據裝置700及/或其所含的積體電路如積體電路100的設計需求所規範的方式操作。
圖8係本發明多種實施例中,製作積體電路如圖1中的積體電路100所用的方法800的流程圖。方法800僅為舉例,而非侷限本發明實施例至申請專利範圍未實際記載處。在方法800之前、之中、與之後可提供額外步驟,且方法的額外實施例可置換、省略、或調換一些下述步驟。
在步驟810中,提供基板並形成半導體層的堆疊於基板上。基板可與前述的基板505、605、及/或705實質上類似。基板包含全繞式閘極電晶體所用的區域(比如全繞式閘極區,例如圖1中含有第一組電路110與第二組電路120的全繞式閘極區106),以及鰭狀場效電晶體所用的區域(比如鰭狀場效電晶體區,例如圖1中含有第三組電路130於積體電路100的核心區101中的鰭狀場效電晶體區107,或含有第四組電路140於積體電路100的輸入/輸出區105中的另一鰭狀場效電晶體區)。全繞式閘極區與鰭狀場效電晶體區的邊界之間最靠近的距離為距離D,其為全繞式閘極電晶體的閘極間距的至少4倍、為全繞式閘極電晶體的通道間距的至少四倍、或上述兩者皆是。
含有不同半導體材料的半導體層堆疊,可由合適的製程形成於基板上。半導體層的不同材料選擇,在於提供不同的氧化速率及/或蝕刻選擇性。在所述實施例中,含有不同半導體材料的半導體層(例如含矽的第一半導體層與含矽鍺的第二半導體層),可由磊晶成長製程交替地成長於基板上。
步驟820以包含微影與蝕刻的多種製程,移除鰭狀場效電晶體區中的半導體層堆疊的部份。舉例來說,經由光微影製程形成遮罩元件於基板上。遮罩元件露出鰭狀場效電晶體區並覆蓋全繞式閘極區。接著經由遮罩元件蝕刻鰭狀場效電晶體中的半導體層堆疊。蝕刻製程可包含一或多個乾蝕刻製程、濕蝕刻製程、或其他合適的蝕刻技術。
在移除半導體層堆疊之後,可磊晶成長額外矽材於基板的鰭狀場效電晶體區中。鰭狀場效電晶體區可位於積體電路的輸入/輸出區及/或核心區中,如圖1所示。全繞式閘極區可位於積體電路的核心區中,如圖1所示。核心區中的鰭狀場效電晶體區與核心區中的全繞式閘極區之間的距離,為全繞式閘極電晶體的多晶間距(閘極間距)的至少四倍、為全繞式閘極電晶體的通道間距的至少四倍、或上述兩者皆是。
在步驟820中,形成隔離結構(如隔離結構575、675、與775,比如淺溝槽隔離結構),以圖案化基板上的主動區。在一些實施例中,可採用單一的遮罩元件並圖案化全繞式閘極區中的主動區(如半導體材料堆疊的鰭狀結構),以及鰭狀場效電晶體區中的鰭狀主動區。可依據圖2、3、4、5A、6A、與7A所示的佈局或其他佈局圖定義主動區。在一些其他實施例中,不同的遮罩元件可用於形成全繞式閘極區及/或鰭狀場效電晶體區中的主動區。蝕刻製程可包括乾蝕刻製程、濕蝕刻製程、或另一合適的蝕刻製程。接著以化學氣相沉積、電漿輔助化學氣相沉積、物理氣相沉積、熱氧化、或其他技術沉積介電材料層於基板上,以形成隔離結構如隔離結構(比如淺溝槽隔離結構)。可進行化學機械研磨製程以平坦化積體電路的上表面。接著可使介電材料的層狀物凹陷以形成隔離結構,其隔離基板多種主動區,比如延伸高於隔離結構的主動區(例如上述鰭狀場效電晶體區中的磊晶成長材料的鰭狀物,以及上述全繞式閘極區中的半導體材料堆疊的鰭狀物)。
接著可分開形成全繞式電晶體與鰭狀場效電晶體於基板的不同區(如全繞式閘極區與鰭狀場效電晶體區)中。在一些實施例中,可在全繞式閘極區與鰭狀場效電晶體區中一起進行一些製程(如步驟830或890)。在不同區域中可分開進行其他製程,比如步驟840至880與步驟845至885。在全繞式閘極區中進行製程(如步驟840至880)時,採用遮罩元件覆蓋鰭狀場效電晶體區。在鰭狀場效電晶體區中進行製程(如步驟845至885)時,採用遮罩元件覆蓋全繞式閘極區。在一些其他實施例中,在全繞式閘極區與鰭狀場效電晶體區中,分別進行下述的所有製程。舉例來說,在全繞式閘極區中進行步驟830、840至880、與890時以遮罩覆蓋鰭狀場效電晶體區,或者在鰭狀場效電晶體區中進行步驟830、845至885、與890時以遮罩覆蓋全繞式閘極區。在一些其他實施例中,可結合圖9中一些分開的製程並在不同區中進行這些製程。舉例來說,可結合步驟850與855,並在全繞式閘極區與鰭狀場效電晶體區中一起進行上述步驟。可結合步驟860與865,並在全繞式閘極區與鰭狀場效電晶體區中一起進行上述步驟。這些步驟的細節將說明於下述內容。
在步驟830中,形成虛置閘極堆疊與間隔物於全繞式閘極區及/或鰭狀場效電晶體區中的電晶體的主動區的通道區上,比如閘極結構530、630、與730所在的位置。含有單層或多層材料的虛置閘極堆疊,接合通道區中的鰭狀物。在一些實施例中,多晶層的形成方法可為沉積製程如低壓化學氣相沉積或電漿輔助化學氣相沉積。蝕刻停止層及/或硬遮罩層可各自形成於多晶層上,且形成方法可為化學氧化、熱氧化、原子層沉積、化學氣相沉積、及/或其他合適方法。在全繞式閘極區與鰭狀場效電晶體區中的虛置閘極堆疊,定義於x方向中長度不同。舉例來說,全繞式閘極區中的閘極長度小於20nm,而鰭狀場效電晶體區中的閘極長度大於30nm。在一些實施例中,鰭狀場效電晶體區與全繞式閘極區中的虛置閘極堆疊的閘極長度比例大於1.5。
之後沿著虛置閘極堆疊的側壁,形成閘極間隔物(如閘極間隔物520、620、及/或720)以及介電結構(如閘極末端介電結構540及/或640)。沉積間隔物層於裝置上,以覆蓋裝置上的多種結構。接著以非等向蝕刻製程蝕刻間隔物層。虛置閘極堆疊的側壁表面上的間隔物層的部份,將實質上保留並轉變為閘極間隔物。在虛置閘極堆疊末端的間隔物層的部份,將實質上保留並轉變為閘極末端介電結構。
在步驟840中,移除全繞式閘極主動區的源極/汲極區中的半導體層堆疊的部份。可經由遮罩元件的開口蝕刻源極/汲極區中的半導體層堆疊的部份,以形成溝槽於全繞式閘極主動區的源極/汲極區中。接著移除遮罩元件,以露出全繞式閘極主動區的通道區中的半導體層堆疊的部份。
在步驟845中,移除鰭狀場效地晶體鰭狀物的源極/汲極區的部份。形成遮罩元件於基板上,且遮罩元件只露出鰭狀場效電晶體鰭狀物的源極/汲極區。接著以任何合適的蝕刻製程(包含濕蝕刻、乾蝕刻、或上述之組合)搭配遮罩元件,移除鰭狀場效電晶體鰭狀物的源極/汲極區。
在步驟850與855中,磊晶的源極/汲極結構分別成長於全繞式閘極主動區及/或鰭狀場效電晶體主動區的源極/汲極區上。成長於全繞式閘極的主動區上的磊晶的源極/汲極結構,可視作裝置500的源極/汲極結構545及/或裝置600的源極/汲極結構645。成長於鰭狀場效電晶體鰭狀物的源極/汲極區上的磊晶的源極/汲極結構,可視作裝置700的源極/汲極結構745。磊晶製程可實施化學氣相沉積製程、分子束磊晶製程、其他合適的選擇性磊晶成長製程、或上述之組合。磊晶製程可採用氣相及/或液相前驅物,其可與鰭狀物及/或主動區的組成作用。在一些實施例中,可在沉積時添加雜質至磊晶製程的源材料以摻雜磊晶的源極/汲極結構。在一些實施例中,在沉積製程之後以離子佈植製程摻雜磊晶的源極/汲極結構。在一些實施例中,進行退火製程以活化磊晶的源極/汲極結構中的摻質。
在一些實施例中,形成矽化物層(比如矽化物層525、625、與725)於磊晶的源極/汲極結構上。舉例來說,矽化物層的形成方法可為沉積金屬層於磊晶的源極/汲極結構上。接著進行退火製程,使磊晶的源極/汲極結構的成份與金屬層反應,讓矽化物層包含金屬與磊晶的源極/汲極結構的成份。可由任何合適製程如蝕刻製程,選擇性移除未反應的金屬如金屬層的殘留部份。
在步驟860與865中,形成層間介電層於基板上的全繞式閘極區及/或鰭狀場效電晶體區中。層間介電層可分別視作裝置500、600、與700所用的層間介電層595、695、與795。層間介電層的沉積方法可為電漿輔助化學氣相沉積製程、可流動的化學氣相沉積製程、或其他合適的沉積技術。在一實施例中,在沉積層間介電層之後,進行化學機械研磨製程以平坦化積體電路的上表面,其亦可移除虛置閘極堆疊的硬遮罩層與蝕刻停止層。如此一來,可自積體電路的上表面露出虛置閘極堆疊的多晶層。
在步驟870中,移除全繞式閘極區中的全繞式閘極通道區上的虛置閘極堆疊的部份(如閘極結構530S、530W、630S、630S’、630W、與630W’),以形成開口於閘極間隔物之間的虛置閘極堆疊處。接著露出開口中的全繞式閘極通道區(比如含有第一半導體層(比如含矽)與第二半導體層(比如含矽鍺)的半導體層堆疊)。
在所述實施例中,亦移除不同種類的全繞式閘極單元之間的虛置閘極堆疊(比如在奈米片單元與奈米線單元之間的虛置閘極結構530D與630D處),以形成溝槽於其中。接著將介電材料置於溝槽中,可形成介電隔離結構(如圖2的隔離結構270或圖4的隔離結構470)以隔離相鄰的全繞式閘極單元。
在步驟870中,經由開口移除第二半導體層(比如含矽鍺)的部份。可對全繞式閘極主動區的通道區中露出的半導體堆疊的第二半導體層(比如含矽鍺的半導體層)進行氧化製程。在一些其他實施例中,由於半導體層的不同材料之氧化速率不同,因此氧化製程為選擇性氧化法。因此全繞式閘極主動區的通道區中的半導體層包括交錯的半導體層,其含有交錯的材料如不同層中的矽與氧化矽鍺。接著可由選擇性的蝕刻製程移除氧化的第二半導體層。如此一來,全繞式閘極通道區中的第一半導體層(比如含矽)的部份將懸吊於開口中。懸吊的第一半導體層可視作裝置500所用的通道半導體層515,與裝置600所用的通道半導體層615。如上所述,奈米片通道半導體層與奈米線通道半導體層的寬度不同。在一些實施例中,奈米片通道半導體層的寬度為奈米線通道半導體層的寬度的約1.3倍至約10倍。在一些其他實施例中,奈米片通道半導體層的寬度為奈米線通道半導體層的寬度的約1.5倍至約4倍。
在步驟875,移除(如移除)鰭狀場效電晶體區中的鰭狀場效電晶體通道區上的虛置閘極堆疊的部份(比如閘極結構730P與730N),以形成開口於其中。
在步驟880中,全繞式閘極的閘極堆疊形成於全繞式閘極的主動區的通道區上(比如在閘極結構530S、530W、630S、630S’、630W、與630W’的位置)。全繞式閘極的閘極堆疊會填入通道區,並圍繞全繞式閘極主區的通道區中懸掛的通道半導體層。在一些實施例中,第一介電層(可分別視作裝置500的閘極介電層590與裝置600的閘極介電層690)的形成方法可為化學氧化、熱氧化、原子層沉積、化學氣相沉積、及/或其他合適方法。在一些實施例中,全繞式閘極堆疊的閘極介電層厚度小於約3nm。接著可沉積含有功函數層、金屬填充層、與一些其他層的閘極(可視作),以包覆介電層並進一步包含通道半導體層。功函數層的沉積方法可為化學氣相沉積、物理氣相沉積、及/或其他合適製程。金屬填充層的形成方法可為化學氣相沉積、物理氣相沉積、電鍍、及/或其他合適製程。之後可沉積硬遮罩層(可視作硬遮罩580與680)於閘極堆疊上。接著進行化學機械研磨以平坦化積體電路的上表面。
在步驟885中,鰭狀場效電晶體閘極堆疊形成於鰭狀場效電晶體通道區上的閘極開口中,比如形成於裝置700的閘極結構730P與730P的位置中。鰭狀場效電晶體閘極堆疊填入鰭狀場效電晶體通道區中的開口。在一些實施例中,介電層的形成方法可為化學氧化、熱氧化、原子層沉積、化學氣相沉積、及/或其他合適方法。在一些實施例中,積體電路的核心區中的鰭狀場效電晶體閘極堆疊的閘極介電層厚度,實質上等於全繞式閘極堆疊的閘極介電層厚度。舉例來說,核心區中的鰭狀場效電晶體閘極堆疊的閘極介電層厚度小於約3nm。在一些實施例中,積體電路的輸入/輸出區中的鰭狀場效電晶體閘極堆疊的閘極介電層厚度,大於積體電路的核心區中的鰭狀場效電晶體閘極堆疊或全繞式閘極堆疊的閘極介電層厚度。舉例來說,輸入/輸出區中的鰭狀場效電晶體的閘極堆疊之閘極介電層厚度大於約4nm。換言之,輸入/輸出區中的鰭狀場效電晶體的閘極介電層厚度,比核心區中的電晶體(如鰭狀場效電晶體、奈米片電晶體、或奈米線電晶體)的閘極介電層厚度大超過1.3倍。
接著可沉積含有功函數層、金屬填充層、與一些其他層的閘極(可視作裝置700的閘極785P與785N),其沉積方法可為化學氣相沉積、物理氣相沉積、電鍍、及/或其他合適製程。接著沉積硬遮罩層於閘極堆疊上,且沉積方法可為化學氧化、熱氧化、原子層沉積、化學氣相沉積、及/或其他合適方法。接著進行化學機械研磨製程,以平坦化積體電路的上表面。在形成鰭狀場效電晶體的閘極堆疊之後進行的化學機械研磨製程,可與形成全繞式閘極的閘極堆疊之後進行的化學機械研磨製程結合。
在步驟890中,進行後續製程以完成製作積體電路。舉例來說,可形成接點開口與接點層於源極/汲極區中,以及形成多種接點(如裝置級接點550、650、與750)、通孔(比如閘極通孔560與源極/汲極通孔570)、線路、與多層內連線結構(如金屬層與層間介電層)於基板上,其設置以連接多種結構以形成功能電路。步驟890可關於多個微影、蝕刻、與沉積步驟。
雖然本發明的一或多個實施例提供許多優點至積體電路與其形成製程,但不侷限於此。舉例來說,本發明實施例提供的積體電路設計可整合長通道裝置(如鰭狀場效電晶體裝置)與不同的短通道裝置(如奈米片及/或奈米線裝置)於單一晶片中。混合長通道裝置與短通道裝置,可提供設計彈性以最佳化速度與能耗。此外,在含有短通道裝置的設計中採用長通道裝置,有助於改善製程容許範圍。
本發明提供許多不同的實施例。此處揭露具有整合佈局的積體電路與其製作方法。例示性的積體電路包含第一單元,其含有一或多個第一種全繞式閘極電晶體位於積體電路的第一區中。積體電路亦包含第二單元,其含有一或多個第二種全繞式閘極電晶體位於積體電路的第一區中,其中第二單元與第一單元相鄰,其中第一種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的一者,而第二種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的另一者。此外,積體電路亦包括第三單元,其含有一或多個鰭狀場效電晶體位於積體電路的第二區中,其中積體電路的第二區與第一區隔有一段距離。
在一些實施例中,積體電路的第一區與第二區之間的距離為第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的閘極間距的至少四倍、第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的通道間距的至少四倍、或上述兩者皆是。
在一些實施例中,隔離結構位於積體電路的第一區中的單元的第一列中相鄰的第一單元與第二單元之間。在一些實施例中,積體電路更包括單元的第二列,其含有各自具有一或多個第一種全繞式閘極電晶體的多個單元,且積體電路中單元的第二列緊鄰單元的第一列。
在一些其他實施例中,含有一或多個第一種全繞式閘極電晶體的第一單元,與含有一或多個第二種全繞式閘極電晶體的第二單元分別配置在積體電路的第一區中的單元的不同列中,且積體電路的第一區中的單元的不同列緊鄰在一起。
在一些實施例中,隔離結構位於積體電路的第一區與第二區之間。
在一些實施例中,第一種全繞式閘極電晶體的通道半導體層具有第一寬度,第二種全繞式閘極電晶體的通道半導體層具有第二寬度,且第一寬度與第二寬度的比例為約1.3至約10。
在一些實施例中,第一單元或第二單元係變流器、NAND閘極、NOR閘極、AND閘極、OR閘極、NOT閘極、XOR閘極、XNOR閘極、正反器、或閂鎖器。
在一些實施例中,第一種全繞式閘極電晶體的通道半導體層具有第一厚度,第二種全繞式閘極電晶體的通道半導體層具有第二厚度,且第一厚度實質上等於第二厚度。
在一些實施例中,第三單元中的鰭狀場效電晶體的閘極長度,與第一單元中的第一種全繞式閘極電晶體或第二單元中的第二種全繞式閘極電晶體的閘極長度的比例,大於或等於約1.5。
在一些實施例中,第三單元中的一或多個鰭狀場效電晶體的閘極長度大於約約30nm,且第一單元中的一或多個第一種全繞式閘極電晶體的閘極長度或第二單元中的一或多個第二種全繞式閘極電晶體的閘極長度小於約20nm。
另一積體電路包括第一電路,包含一或多個第一種全繞式閘極電晶體形成於基板的核心區中的全繞式閘極區中;第二電路,包含一或多個第二種全繞式閘極電晶體形成於基板的核心區中的全繞式閘極區中,且第一電路與第二電路相鄰;第三電路,包含一或多個鰭狀場效電晶體形成於基板的核心區中的鰭狀場效電晶體區中,且鰭狀場效電晶體區與全繞式閘極區隔有一段距離;以及第四電路,包含一或多個鰭狀場效電晶體形成於基板的輸入/輸出區上。
在一些實施例中,第一電路中一或多個第一種全繞式閘極電晶體的閘極介電層、第二電路中一或多個第二種全繞式閘極電晶體的閘極介電層、以及第三電路中一或多個鰭狀場效電晶體的閘極介電層的厚度實質上相同;以及第四電路中一或多個鰭狀場效電晶體的閘極介電層厚度,比第一電路中的全繞式閘極電晶體的閘極介電層厚度大。
在一些實施例中,鰭狀場效地晶體區與全繞式閘極區之間的距離為第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的閘極間距的至少四倍、第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的通道間距的至少四倍、或上述兩者皆是。
在一些實施例中,基板的核心區中相鄰的第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的閘極間距實質上相同,或者相鄰的第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的通道間距實質上相同。
積體電路的形成方法,包括:形成多個半導體層的一堆疊於一基板上,其中該些半導體層的該堆疊包括一第一半導體材料的一第一半導體層與第二半導體材料的第二半導體層,且第二半導體材料與第一半導體材料不同;經由光阻遮罩移除半導體層的堆疊之一部份,以形成鰭狀場效電晶體區於基板上,其中半導體層的堆疊的保留部份形成全繞式閘極區於基板上,且鰭狀場效電晶體區與全繞式閘極區隔有一段距離;形成含有第一種全繞式閘極電晶體的第一種全繞式閘極單元,以及含有第二種全繞式閘極電晶體的第二種全繞式閘極單元於全繞式閘極區中,其中第一種全繞式閘極電晶體與第二種全繞式閘極電晶體的每一者,包括半導體層的堆疊之第一半導體層的一部份所形成的通道區;以及形成含有鰭狀場效電晶體的鰭狀場效電晶體單元於鰭狀場效電晶體區中。
在一些實施例中,鰭狀場效電晶體區與全繞式閘極區之間的距離,係第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的閘極間距的至少四倍、第一種全繞式閘極電晶體或第二種全繞式閘極電晶體的通道間距的至少四倍、或上述兩者皆是。
在一些實施例中,形成第一種全繞式閘極單元與第二種全繞式閘極單元於全繞式閘極區中的步驟包括:形成相鄰的第一種全繞式閘極單元與第二種全繞式閘極單元於單元的第一列中,且隔離結構位於第一種全繞式閘極單元與第二種全繞式閘極單元之間。
在一些實施例中,形成第一種全繞式閘極單元與第二種全繞式閘極單元於全繞式閘極區中的步驟更包括:只形成第一種全繞式閘極單元或第二種全繞式閘極單元於單元的第二列中,其中單元的第二列緊鄰單元的第一列。
在一些實施例中,形成第一種全繞式閘極單元與第二種全繞式閘極單元於全繞式閘極區中的步驟包括:形成單元的第一列,其包含第一種全繞式閘極單元而不含第二全繞式閘極單元;形成單元的第二列,其包含第二種全繞式閘極單元而不含第一全繞式閘極單元,其中單元的第二列緊鄰單元的第一列。
上述實施例之特徵有利於本技術領域中具有通常知識者理解本發明。本技術領域中具有通常知識者應理解可採用本發明作基礎,設計並變化其他製程與結構以完成上述實施例之相同目的及/或相同優點。本技術領域中具有通常知識者亦應理解,這些等效置換並未脫離本發明精神與範疇,並可在未脫離本發明之精神與範疇的前提下進行改變、替換、或更動。
D:距離 GL:閘極長度 H1、H2、H3、H4、H5、H6:高度 NS:奈米片單元 NW:奈米線單元 T1、T2:厚度 W1、W2、W3:寬度 5B-5B、5C-5C、5D-5D、6B-6B、6C-6C、7B-7B、7C-7C、7D-7D:剖線 100:積體電路 101:核心區 105:輸入/輸出區 106:全繞式閘極區 107:鰭狀場效電晶體區 110、120、130、140:電路 200、300、400:佈局 210、230、250、310、330、350、410、430、450、503、603、704:p型摻雜區 220、240、320、340、420、440、504、604、703:n型摻雜區 260、360、460:全繞式閘極單元 270、470、575、675、775:隔離結構 280、380、480:填充單元 370:隔離結構 500、600、700:裝置 501、601、601’:奈米片單元 502、602、602’:奈米線單元 505、605、705:基板 515S、515W、615S、615W:通道半導體層 510SN、510SP:奈米片電晶體 510WN、510WP:奈米線電晶體 520、620、720:閘極間隔物 525、625、725:矽化物層 530D、630D、730D、785D:虛置閘極結構 530S、530W、630S、630S’、630W、630W’、 730N、730P:閘極結構 535SN、535SP、535WN、535WP、635SN、635SN’、635SP、635SP’、635WN、635WN’、635WP、635WP’:主動區 540、640:閘極末端介電結構 545S、545W、645S、645W、745N、745P:源極/汲極結構 550、650、750A、750B、750C、750D、750E:裝置級接點 560:閘極通孔 570:源極/汲極通孔 580、680:硬遮罩 585、685:閘極 590、690、790:閘極介電層 595、695、795:層間介電層 608S:上側列 608W:下側列 610SN、610SP、610SN’、610SP’:奈米片電晶體 610WN、610WP、610WN’、610WP’:奈米線電晶體 710N、710P:鰭狀場效電晶體 735N、735P:鰭狀物 785N、785P:閘極 800:方法 810、820、830、840、845、850、855、860、865、870、875、880、885、890:步驟
圖1係本發明多種實施例中,含有不同種類的多閘極電晶體的半導體裝置的示意圖。 圖2係本發明多種實施例中,含有多閘極裝置的半導體裝置的第一佈局選擇的簡化上視圖。 圖3係本發明多種實施例中,含有多閘極裝置的半導體裝置的第二佈局選擇的簡化上視圖。 圖4係本發明多種實施例中,含有多閘極裝置的半導體裝置的第三佈局選擇的簡化上視圖。 圖5A至5D係本發明多種實施例中,含有依據一佈局選擇的多個全繞式閘極裝置的單元之簡化示意圖。 圖6A至6C係本發明多種實施例中,含有依據另一佈局選擇的多個全繞式閘極裝置的另一單元之簡化示意圖。 圖7A至7D係本發明多種實施例中,含有可形成於半導體裝置的核心區或輸入/輸出區中的多個鰭狀場效電晶體裝置的單元之簡化示意圖。 圖8係本發明多種實施例中,形成半導體裝置的方法之流程圖。
H1:高度
NS:奈米片單元
NW:奈米線單元
200:佈局
210、230、250:p型摻雜區
220、240:n型摻雜區
260:全繞式閘極單元
270:隔離結構
280:填充單元

Claims (1)

  1. 一種積體電路,包括: 一第一單元,其含有一或多個第一種全繞式閘極電晶體位於該積體電路的一第一區中; 一第二單元,其含有一或多個第二種全繞式閘極電晶體位於該積體電路的該第一區中,其中該第二單元與該第一單元相鄰,其中該第一種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的一者,而該第二種全繞式閘極電晶體為奈米電晶體與奈米線電晶體中的另一者;以及 一第三單元,其含有一或多個鰭狀場效電晶體位於該積體電路的一第二區中,其中該積體電路的該第二區與該第一區隔有一段距離。
TW108133904A 2018-09-27 2019-09-20 積體電路 TW202029461A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862737613P 2018-09-27 2018-09-27
US62/737,613 2018-09-27
US16/524,430 2019-07-29
US16/524,430 US11031397B2 (en) 2018-09-27 2019-07-29 Multi-gate device integration with separated Fin-like field effect transistor cells and gate-all-around transistor cells

Publications (1)

Publication Number Publication Date
TW202029461A true TW202029461A (zh) 2020-08-01

Family

ID=69945204

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108133904A TW202029461A (zh) 2018-09-27 2019-09-20 積體電路

Country Status (3)

Country Link
US (4) US11031397B2 (zh)
CN (1) CN110957314A (zh)
TW (1) TW202029461A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI800818B (zh) * 2021-02-22 2023-05-01 台灣積體電路製造股份有限公司 積體電路元件及其製造方法
TWI898011B (zh) * 2020-12-21 2025-09-21 南韓商三星電子股份有限公司 半導體元件

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11031397B2 (en) * 2018-09-27 2021-06-08 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-gate device integration with separated Fin-like field effect transistor cells and gate-all-around transistor cells
US10923474B2 (en) * 2018-09-28 2021-02-16 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structure having gate-all-around devices
US11217694B2 (en) * 2019-03-18 2022-01-04 Shanghai Industrial Μtechnology Research Institute Field-effect transistor and method for manufacturing the same
KR102814839B1 (ko) * 2019-06-11 2025-05-30 삼성전자주식회사 반도체 소자
KR102721186B1 (ko) 2019-08-21 2024-10-25 삼성전자주식회사 반도체 소자
US11417653B2 (en) * 2019-09-30 2022-08-16 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and method for forming the same
KR102893501B1 (ko) * 2019-11-29 2025-11-28 삼성전자 주식회사 나노시트를 포함하는 집적 회로를 제조하기 위한 방법 및 컴퓨팅 시스템
US11302692B2 (en) * 2020-01-16 2022-04-12 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor devices having gate dielectric layers of varying thicknesses and methods of forming the same
CN113690313A (zh) * 2020-05-18 2021-11-23 中芯国际集成电路制造(上海)有限公司 半导体结构及半导体结构的形成方法
US11569246B2 (en) * 2020-06-29 2023-01-31 Taiwan Semiconductor Manufacturing Company, Ltd. Four CPP wide memory cell with buried power grid, and method of fabricating same
US11784226B2 (en) * 2020-11-13 2023-10-10 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor gate-all-around device having an anti-punch-through (APT) layer including carbon
US20220181325A1 (en) * 2020-12-03 2022-06-09 Qualcomm Incorporated Cell architecture with an additional oxide diffusion region
US11569361B2 (en) * 2020-12-31 2023-01-31 International Business Machines Corporation Nanosheet transistors with wrap around contact
US11950411B2 (en) * 2021-04-29 2024-04-02 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with dielectric fin structures
US20220359545A1 (en) * 2021-05-07 2022-11-10 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor memory devices with dielectric fin structures
US12317555B2 (en) 2021-05-25 2025-05-27 International Business Machines Corporation Gate-all-around nanosheet field effect transistor integrated with fin field effect transistor
US12142657B2 (en) 2021-07-09 2024-11-12 Taiwan Semiconductor Manufacturing Company, Ltd. Gate structure for multi-gate device and related methods
US12354953B2 (en) * 2021-07-30 2025-07-08 Taiwan Semiconductor Manufacturing Company Limited Via structures
KR102914377B1 (ko) * 2021-08-12 2026-01-20 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
US12328903B2 (en) * 2021-08-28 2025-06-10 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices and methods of manufacturing thereof
US12040359B2 (en) 2021-08-28 2024-07-16 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices and methods of manufacturing thereof
KR102898635B1 (ko) * 2021-09-27 2025-12-09 삼성전자주식회사 이종 게이트 구조의 집적 회로 반도체 소자 및 그 제조방법
US11881393B2 (en) * 2021-09-29 2024-01-23 Advanced Micro Devices, Inc. Cross field effect transistor library cell architecture design
US11778803B2 (en) 2021-09-29 2023-10-03 Advanced Micro Devices, Inc. Cross FET SRAM cell layout
US12432968B2 (en) 2021-12-01 2025-09-30 International Business Machines Corporation Nanowire source/drain formation for nanosheet device
US20230187515A1 (en) * 2021-12-13 2023-06-15 Sukru Yemenicioglu Integrated circuit structures having versatile channel placement
US12402384B2 (en) * 2022-02-10 2025-08-26 Taiwan Semiconductor Manufacturing Company, Ltd. Standard cell design with dummy padding
TW202334856A (zh) 2022-02-23 2023-09-01 南韓商三星電子股份有限公司 半導體裝置
US12426361B2 (en) * 2022-03-11 2025-09-23 Samsung Electronics Co., Ltd. Semiconductor devices and methods of manufacturing the same
US20230378190A1 (en) * 2022-05-18 2023-11-23 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device
US12364004B2 (en) * 2022-06-23 2025-07-15 International Business Machines Corporation Dummy fin contact in vertically stacked transistors
CN117374075A (zh) * 2022-07-05 2024-01-09 北京理工大学 横向型全栅晶体管、三维集成电路、及其制造方法
US12432975B2 (en) * 2022-07-08 2025-09-30 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device with backside power rail
US20240113116A1 (en) * 2022-09-30 2024-04-04 Intel Corporation Epitaxial structure and gate metal structures with a planar top surface
US20240404871A1 (en) * 2023-06-02 2024-12-05 Taiwan Semiconductor Manufacturing Company Ltd Methods for isolation process control and structures thereof
US20250006787A1 (en) * 2023-06-28 2025-01-02 Intel Corporation Integrated circuit structures having reduced end cap

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4518180B2 (ja) * 2008-04-16 2010-08-04 ソニー株式会社 半導体装置、および、その製造方法
US8580624B2 (en) * 2011-11-01 2013-11-12 International Business Machines Corporation Nanowire FET and finFET hybrid technology
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US8860148B2 (en) * 2012-04-11 2014-10-14 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for FinFET integrated with capacitor
US9130568B2 (en) * 2012-08-09 2015-09-08 Ecole Polytechnique Federale De Lausanne (Epfl) Controllable polarity FET based arithmetic and differential logic
US9236300B2 (en) 2012-11-30 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Contact plugs in SRAM cells and the method of forming the same
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9793273B2 (en) 2014-07-18 2017-10-17 Taiwan Semiconductor Manufacturing Company, Ltd. Fin-based semiconductor device including a metal gate diffusion break structure with a conformal dielectric layer
US9613953B2 (en) 2015-03-24 2017-04-04 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device, semiconductor device layout, and method of manufacturing semiconductor device
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
KR102413610B1 (ko) * 2016-03-02 2022-06-24 삼성전자주식회사 레이아웃 디자인 시스템, 이를 이용한 반도체 장치 및 그 제조 방법
KR102426663B1 (ko) * 2016-03-02 2022-07-28 삼성전자주식회사 반도체 소자 및 그 제조방법
US10439039B2 (en) * 2016-03-25 2019-10-08 Qualcomm Incorporated Integrated circuits including a FinFET and a nanostructure FET
US9853114B1 (en) * 2016-10-24 2017-12-26 Samsung Electronics Co., Ltd. Field effect transistor with stacked nanowire-like channels and methods of manufacturing the same
US10490559B1 (en) * 2018-06-27 2019-11-26 International Business Machines Corporation Gate formation scheme for nanosheet transistors having different work function metals and different nanosheet width dimensions
US11031397B2 (en) * 2018-09-27 2021-06-08 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-gate device integration with separated Fin-like field effect transistor cells and gate-all-around transistor cells

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI898011B (zh) * 2020-12-21 2025-09-21 南韓商三星電子股份有限公司 半導體元件
US12453125B2 (en) 2020-12-21 2025-10-21 Samsung Electronics Co., Ltd. Semiconductor device
TWI800818B (zh) * 2021-02-22 2023-05-01 台灣積體電路製造股份有限公司 積體電路元件及其製造方法

Also Published As

Publication number Publication date
US11031397B2 (en) 2021-06-08
US11791339B2 (en) 2023-10-17
US20210296304A1 (en) 2021-09-23
US20240379681A1 (en) 2024-11-14
US20200105761A1 (en) 2020-04-02
US20230387122A1 (en) 2023-11-30
CN110957314A (zh) 2020-04-03
US12199100B2 (en) 2025-01-14

Similar Documents

Publication Publication Date Title
TW202029461A (zh) 積體電路
TWI840523B (zh) 積體電路裝置與其形成方法
TWI740447B (zh) 具有標準單元的半導體元件及其製造方法
TW202025394A (zh) 積體電路
TWI770311B (zh) 積體電路以及半導體裝置
CN103187304B (zh) 制造半导体器件和晶体管的方法
CN104347425B (zh) 半导体器件及其制造方法
US12034006B2 (en) Input/output semiconductor devices
TW202105530A (zh) 半導體裝置
TWI731390B (zh) 互連結構、電路及包括該互連結構或電路的電子設備
CN114220811A (zh) 半导体装置
TW202234701A (zh) 半導體裝置結構
TW202119257A (zh) 積體電路的製造方法
TW202310065A (zh) 半導體裝置
US20210184038A1 (en) Semiconductor devices
TWI845313B (zh) 堆疊場效電晶體上之垂直逆變器形成
TWI882314B (zh) 半導體裝置及其形成方法
TWI857560B (zh) 積體電路及其製造方法
CN113555359A (zh) 半导体装置结构
US20250072049A1 (en) Semiconductor device isolation of contact and source/drain structures
CN221008951U (zh) 集成电路
US20250366037A1 (en) Semiconductor device isolation of contact and source/drain structures
CN223322358U (zh) 半导体结构
US20260033008A1 (en) Tap cells without gate and methods of fabrication thereof
US20250113562A1 (en) Semiconductor device and method for forming the same