TW201946256A - 半導體記憶體 - Google Patents
半導體記憶體 Download PDFInfo
- Publication number
- TW201946256A TW201946256A TW108127369A TW108127369A TW201946256A TW 201946256 A TW201946256 A TW 201946256A TW 108127369 A TW108127369 A TW 108127369A TW 108127369 A TW108127369 A TW 108127369A TW 201946256 A TW201946256 A TW 201946256A
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor memory
- memory
- support portion
- support
- lhr
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/10—EEPROM devices comprising charge-trapping gate insulators characterised by the top-view layout
-
- H10W20/20—
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/18—Bit line organisation; Bit line lay-out
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C8/00—Arrangements for selecting an address in a digital store
- G11C8/14—Word line organisation; Word line lay-out
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/30—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
- H10B43/35—EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/50—EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0483—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells having several storage transistors connected in series
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/08—Address circuits; Decoders; Word-line control circuits
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/20—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
- H10B43/23—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
- H10B43/27—EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
Abstract
實施形態提供一種能夠提昇良率之半導體記憶體。
實施形態之半導體記憶體1包含積層部、複數個接觸插塞CC、第1及第2支持部LHR、以及第1材料。積層部具有供第1導電體與第1絕緣體沿著第1方向交替地積層且包含記憶胞之第1區域AR1、以及包含所積層之複數個第1導電體與複數個第1絕緣體各自之端部之第2區域AR2。複數個接觸插塞CC於第2區域內分別到達至第1導電體。第1及第2支持部於第2區域內分別沿著第1方向藉由積層部內,且沿與第1方向交叉之第2方向排列。第1材料在第1支持部與第2支持部之間分別設置於所積層之複數個第1絕緣體中相鄰之第1絕緣體間,且與第1導電體不同。
實施形態之半導體記憶體1包含積層部、複數個接觸插塞CC、第1及第2支持部LHR、以及第1材料。積層部具有供第1導電體與第1絕緣體沿著第1方向交替地積層且包含記憶胞之第1區域AR1、以及包含所積層之複數個第1導電體與複數個第1絕緣體各自之端部之第2區域AR2。複數個接觸插塞CC於第2區域內分別到達至第1導電體。第1及第2支持部於第2區域內分別沿著第1方向藉由積層部內,且沿與第1方向交叉之第2方向排列。第1材料在第1支持部與第2支持部之間分別設置於所積層之複數個第1絕緣體中相鄰之第1絕緣體間,且與第1導電體不同。
Description
實施形態係關於一種半導體記憶體。
已知有將記憶胞三維積層而成之NAND(Not-AND,反及)型快閃記憶體。
實施形態提供一種能夠提昇良率之半導體記憶體。
實施形態之半導體記憶體包含積層部、複數個接觸插塞、第1及第2支持部、以及第1材料。積層部具有供第1導電體與第1絕緣體沿著第1方向交替地積層且包含記憶胞之第1區域、以及包含所積層之複數個第1導電體與複數個第1絕緣體各自之端部之第2區域。複數個接觸插塞於第2區域內分別到達至第1導電體。第1及第2支持部於第2區域內分別沿著第1方向藉由積層部內,且沿與第1方向交叉之第2方向排列。第1材料在第1支持部與第2支持部之間分別設置於所積層之複數個第1絕緣體中相鄰之第1絕緣體間,且與第1導電體不同。
以下,參照圖式對實施形態進行說明。圖式係模式性之圖。實施形態係例示用以使發明之技術思想具體化之裝置或方法者。再者,於以下之說明中,對具有大致相同之功能及構成之構成要素標註相同符號。構成參照符號之字符後面之數字用以區分利用包含相同字符之參照符號予以參照且具有相同構成之要素彼此。於無需相互區分以包含相同字符之參照符號表示之要素之情形時,該等要素係藉由僅包含相同字符之參照符號予以參照。
[1]實施形態
以下,對實施形態之半導體記憶體1進行說明。
以下,對實施形態之半導體記憶體1進行說明。
[1-1]構成
[1-1-1]半導體記憶體1之構成
圖1表示實施形態之半導體記憶體1之構成例。半導體記憶體1係能夠將資料非揮發地記憶之NAND型快閃記憶體。如圖1所示,半導體記憶體1具備例如記憶胞陣列10、列解碼器11、感測放大器12、及定序器13。
[1-1-1]半導體記憶體1之構成
圖1表示實施形態之半導體記憶體1之構成例。半導體記憶體1係能夠將資料非揮發地記憶之NAND型快閃記憶體。如圖1所示,半導體記憶體1具備例如記憶胞陣列10、列解碼器11、感測放大器12、及定序器13。
記憶胞陣列10包含複數個區塊BLK0~BLKn(n係1以上之整數)。區塊BLK係非揮發性記憶胞之集合,例如成為資料之刪除單位。於記憶胞陣列10設置有複數條位元線及複數條字元線,各記憶胞與1條位元線及1條字元線建立關聯。關於記憶胞陣列10之詳細構成將於下文敍述。
列解碼器11基於自外部之記憶體控制器2接收到之位址資訊ADD,選擇1個區塊BLK。而且,列解碼器11對例如選擇字元線及非選擇字元線分別施加所期望之電壓。
感測放大器12根據自記憶體控制器2接收到之寫入資料DAT,對各位元線施加所期望之電壓。又,感測放大器12基於位元線之電壓判定記憶於記憶胞之資料,並將判定出之讀出資料DAT發送至記憶體控制器2。
定序器13基於自記憶體控制器2接收到之指令CMD,控制半導體記憶體1整體之動作。半導體記憶體1與記憶體控制器2之間之通信支持例如NAND介面規格。例如記憶體控制器2發送指令閂賦能信號CLE、位址閂賦能信號ALE、寫入賦能信號WEn、及讀取賦能信號REn,接收就緒/忙碌信號RBn,且收發輸入輸出信號I/O。
信號CLE係對半導體記憶體1通知接收到之信號I/O為指令CMD之信號。信號ALE係對半導體記憶體1通知接收到之信號I/O為位址資訊ADD之信號。信號WEn係命令半導體記憶體1輸入信號I/O之信號。信號REn係命令半導體記憶體1輸出信號I/O之信號。信號RBn係對記憶體控制器2通知半導體記憶體1為受理來自記憶體控制器2之命令之就緒狀態抑或未受理命令之忙碌狀態的信號。信號I/O係例如8位元之信號,可包含指令CMD、位址資訊ADD、資料DAT等。
以上所說明之半導體記憶體1及記憶體控制器2亦可藉由其等之組合而構成1個半導體裝置。作為此種半導體裝置,例如可列舉如SDTM
卡之記憶卡、或SSD(solid state drive,固態驅動器)等。
[1-1-2]記憶胞陣列10之電路構成
圖2係實施形態中之記憶胞陣列10之電路構成之一例,擷取1個區塊BLK進行表示。如圖2所示,區塊BLK包含例如4個串單元SU(SU0~SU3)。
圖2係實施形態中之記憶胞陣列10之電路構成之一例,擷取1個區塊BLK進行表示。如圖2所示,區塊BLK包含例如4個串單元SU(SU0~SU3)。
各串單元SU包含複數個NAND串NS。複數個NAND串NS分別與位元線BL0~BLm(m係1以上之整數)建立了關聯。又,各NAND串NS例如包含記憶胞電晶體MT0~MT7以及選擇電晶體ST1及ST2。
記憶胞電晶體MT包含控制閘極及電荷蓄積層,將資料非揮發地記憶。選擇電晶體ST1及ST2之各者用以在各種動作時選擇串單元SU。
於各NAND串NS中,選擇電晶體ST1之汲極連接於對應之位元線BL。在選擇電晶體ST1之源極與選擇電晶體ST2之汲極之間,串聯連接有記憶胞電晶體MT0~MT7。選擇電晶體ST2之源極連接於源極線SL。
同一區塊BLK中,記憶胞電晶體MT0~MT7各自之控制閘極分別共通連接於字元線WL0~WL7。串單元SU0~SU3之各者所包含之選擇電晶體ST1之閘極分別共通連接於選擇閘極線SGD0~SGD3。選擇電晶體ST2之閘極共通連接於選擇閘極線SGS。
對位元線BL0~BLm分別分配不同之行位址,各位元線BL於複數個區塊BLK間共通連接於對應之NAND串NS之選擇電晶體ST1。字元線WL0~WL7之各者係針對每個區塊BLK設置。源極線SL於複數個區塊BLK間被共用。
於1個串單元SU內連接於共通之字元線WL之複數個記憶胞電晶體MT例如被稱為胞單元CU。胞單元CU之記憶容量根據記憶胞電晶體MT所記憶之資料之位元數產生變化。例如,胞單元CU於胞單元CU內之複數個記憶胞電晶體MT之各者記憶1位元資料之情形時記憶1頁資料,於胞單元CU內之複數個記憶胞電晶體MT之各者記憶2位元資料之情形時記憶2頁資料。
[1-1-3]記憶胞陣列10之構造
圖3分別示出第1實施形態之半導體記憶體1之胞區域AR1及引出區域AR2之平面佈局之一例、以及X軸、Y軸及Z軸。X軸對應於字元線WL之延伸方向,Y軸對應於位元線BL之延伸方向,Z軸對應於相對於基板表面鉛垂之方向。
圖3分別示出第1實施形態之半導體記憶體1之胞區域AR1及引出區域AR2之平面佈局之一例、以及X軸、Y軸及Z軸。X軸對應於字元線WL之延伸方向,Y軸對應於位元線BL之延伸方向,Z軸對應於相對於基板表面鉛垂之方向。
如圖3所示,於記憶胞陣列10中設置有例如複數個狹縫SLT。複數個狹縫SLT例如分別沿X方向延伸設置,且沿Y方向排列。
相鄰之狹縫SLT間之構造體例如對應於1個串單元SU。設置於相鄰之狹縫SLT間之構造體的串單元SU之個數並不限定於1個,能夠設計為任意個數。
又,記憶胞陣列10包含胞區域AR1及引出區域AR2。換言之,相鄰之狹縫SLT間之構造體包含胞區域AR1及引出區域。
胞區域AR1包含複數個記憶胞,其係實質上保持資料之區域。引出區域AR2係用於設置於串單元SU之配線與列解碼器11之間之連接的區域。以下,依序對胞區域AR1及引出區域AR2各者中之記憶胞陣列10之詳細構成進行說明。
(胞區域AR1)
如圖3所示,於記憶胞陣列10之胞區域AR1中,串單元SU包含複數個記憶柱MH。複數個記憶柱MH係例如於X方向上配置成鋸齒狀。複數個記憶柱MH之各者作為例如1個NAND串NS發揮功能。
如圖3所示,於記憶胞陣列10之胞區域AR1中,串單元SU包含複數個記憶柱MH。複數個記憶柱MH係例如於X方向上配置成鋸齒狀。複數個記憶柱MH之各者作為例如1個NAND串NS發揮功能。
圖4係實施形態中之記憶胞陣列10之胞區域AR1之剖面構造之一例,分別示出沿著X方向之記憶胞陣列10之剖面、以及X軸、Y軸及Z軸。再者,於以下之說明所使用之圖式中,適當省略了層間絕緣膜之圖示。
如圖4所示,於胞區域AR1中,記憶胞陣列10包含半導體基板20、導電體21~32、記憶柱MH、及接觸插塞BLC。
於半導體基板20之上方,隔著絕緣膜而設置有導電體21。導電體21形成為與XY平面平行之板狀,且作為源極線SL發揮功能。於導電體21上,沿Y方向排列有與XZ平面平行之複數個狹縫SLT。導電體21上且相鄰之狹縫SLT間之構造體例如對應於1個串單元SU。
具體而言,於導電體21上且相鄰之狹縫SLT間,自半導體基板20側起依序設置有導電體22~31。該等導電體中在Z方向上相鄰之導電體係經由未圖示之層間絕緣膜而積層。導電體22~31分別形成為與XY平面平行之板狀。
例如,導電體22作為選擇閘極線SGS發揮功能。導電體23~30分別作為字元線WL0~WL7發揮功能。導電體31作為選擇閘極線SGD發揮功能。
各記憶柱MH係以通過導電體22~31各者且自導電體31之上表面到達至導電體21之上表面之方式設置。又,記憶柱MH包含例如區塊絕緣膜33、絕緣膜34、隧道氧化膜35、及導電性之半導體材料36。
區塊絕緣膜33設置於形成記憶柱MH之記憶體孔之內壁。於區塊絕緣膜33之內壁設置有絕緣膜34,絕緣膜34作為記憶胞電晶體MT之電荷蓄積層發揮功能。於絕緣膜34之內壁設置有隧道氧化膜35。於隧道氧化膜35之內壁設置有半導體材料36,於半導體材料36內形成NAND串NS之電流路徑。再者,亦可於半導體材料36之內壁形成不同之材料。
例如,記憶柱MH與導電體22交叉之部分作為選擇電晶體ST2發揮功能。記憶柱MH與導電體23~30之各者交叉之部分分別作為記憶胞電晶體MT0~MT7發揮功能。記憶柱MH與導電體31交叉之部分作為選擇電晶體ST1發揮功能。
於較記憶柱MH之上表面更靠上層,隔著未圖示之層間絕緣膜而設置有導電體32。導電體32形成為沿Y方向延伸之線狀,且作為位元線BL發揮功能。複數個導電體32沿X方向排列(未圖示),導電體32與對應於每個串單元SU之1個記憶柱MH電性連接。
具體而言,於記憶柱MH內之半導體材料36上設置導電性之接觸插塞BLC,於接觸插塞BLC上設置導電體32。藉此,記憶柱MH內之半導體材料36經由接觸插塞BLC而電性連接於對應之1個導電體32。再者,記憶柱MH與位元線BL之間亦可經由複數個接觸插塞及配線而電性連接。
(引出區域AR2)
返回至圖3,於記憶胞陣列10之引出區域AR2中,與字元線WL0~WL7以及選擇閘極線SGS及SGD各者對應之導電體之端部設置為例如2行之階梯狀。又,於記憶胞陣列10之引出區域AR2中,串單元SU包含複數個接觸插塞CC、複數個支持部LHR、及複數個支持柱DHR。
返回至圖3,於記憶胞陣列10之引出區域AR2中,與字元線WL0~WL7以及選擇閘極線SGS及SGD各者對應之導電體之端部設置為例如2行之階梯狀。又,於記憶胞陣列10之引出區域AR2中,串單元SU包含複數個接觸插塞CC、複數個支持部LHR、及複數個支持柱DHR。
複數個接觸插塞CC係分別對應於例如字元線WL0~WL7以及選擇閘極線SGD及SGS而設置。字元線WL0~WL7以及選擇閘極線SGD及SGS各者與列解碼器11之間經由例如1個接觸插塞CC而電性連接。
支持部LHR例如形成為與XZ平面並排之板狀,且以於引出區域AR2中例如橫穿X方向上之所有階梯部分之方式設置。換言之,支持部LHR例如於X方向之一側延伸至胞區域AR1附近,於X方向之另一側以與對應於串單元SU之構造體之端部一致之方式、或延伸至較該構造體更靠另一側而設置。
支持部LHR於引出區域AR2中至少設置2個,例如沿Y方向排列。各支持部LHR之X方向上之端部既可一致,亦可不一致。於相鄰之支持部LHR之間,例如包含Y方向上之階梯部分,未配置接觸插塞CC。
支持柱DHR例如形成為圓柱狀。並不限定於此,支持柱DHR沿著XY平面之剖面形狀亦可為橢圓形狀。支持柱DHR例如配置於接觸插塞CC之周圍,且於Y方向上較接觸插塞CC更接近狹縫SLT地設置。
換言之,設置於某一接觸插塞CC周圍之支持柱DHR中之1個與支持部LHR之Y方向上之間隔較該接觸插塞CC與支持部LHR之Y方向上之間隔更寬。而且,至少1個支持柱DHR以與設置成2行階梯狀之導電體各者重疊之方式配置。
支持部LHR及支持柱DHR之各者於半導體記憶體1之製造步驟中抑制形成串單元SU之構造體變形。作為支持部LHR及支持柱DHR,例如使用氧化矽SiO2
、氮化矽SiN。又,支持部LHR及支持柱DHR之各者亦可為例如將氮化矽SiN作為芯而在周圍形成有氧化矽SiO2
之構造體,還可為使用多種材料之構造體。
圖5係實施形態中之記憶胞陣列10之引出區域AR2之剖面構造之一例,示出包含與圖3所示之選擇閘極線SGS以及字元線WL1、WL3、WL5及WL7各者對應之接觸插塞CC的沿著X方向之記憶胞陣列10之剖面。又,圖5表示胞區域AR1中之記憶胞陣列10之剖面構造之一部分,且將記憶柱MH之詳細構造省略表示。
如圖5所示,於引出區域AR2中,導電體22~31設置成階梯狀。換言之,導電體22~31中相鄰之2個導電體於XY平面具有不重疊之部分。
於引出區域AR2中,記憶胞陣列10包含複數個導電體37及複數個接觸插塞CC。導電體37係用以將各種配線與列解碼器11之間連接之配線。例如,對應於選擇閘極線SGS之導電體37與導電體22之間經由接觸插塞CC而連接,對應於字元線WL1之導電體37與導電體24之間經由接觸插塞CC而連接。其他導電體37亦同樣地,經由接觸插塞CC而連接於對應之導電體。
圖6係實施形態中之記憶胞陣列10之引出區域AR2之剖面構造之一例,示出包含與圖3所示之字元線WL3及WL4各者對應之接觸插塞CC的沿著Y方向之記憶胞陣列10之剖面。
如圖6所示,例如,對應於字元線WL3之導電體37與導電體26之間經由接觸插塞CC而連接,對應於字元線WL4之導電體37與導電體27之間經由接觸插塞CC而連接。而且,於該等接觸插塞CC之間設置有2個支持部LHR。
支持部LHR係例如自包含接觸插塞CC之上表面之層起設置至設置有導電體22之層為止。亦即,若包含未圖示之區域,則支持部LHR通過設置於較導電體22更靠上層之導電體23~31。亦即,於支持部LHR通過之區域形成有絕緣體。
於相鄰之支持部LHR間,在設置有導電體23之層設置有置換材38。置換材38係於下述半導體記憶體1之製造步驟中為了形成例如作為字元線WL等發揮功能之導電體23~30而使用之材料。
同樣地,若包含未圖示之區域,則於相鄰之支持部LHR間,在設置有導電體24~31各者之層分別設置有置換材38。換言之,於引出區域AR2中,在相鄰之支持部LHR間,隔著層間絕緣膜而積層有複數個置換材38。
再者,支持部LHR之設置範圍並不限定於以上所說明之構成。例如,支持部LHR只要至少設置於導電體22與導電體31之間即可,亦可通過導電體22。支持部LHR亦能以自導電體31之上表面起通過導電體22~31而到達至半導體基板20之方式設置,還能以自導電體31之上表面起通過導電體22~31而到達至設置於半導體基板20與導電體22之間之其他材料之方式設置。
以上對支持部LHR之詳細剖面構造進行了說明,但支持柱DHR亦成為例如同樣之剖面構造。亦即,例如支持柱DHR通過設置於較導電體22更靠上層之導電體23~31,且於支持柱HR所通過之區域形成絕緣體。
[1-2]製造方法
圖7~圖13係實施形態之半導體記憶體1之製造步驟之一例,且分別示出各製造步驟中之記憶胞陣列10之剖面構造。又,於圖7~圖13中,擷取分別形成有分別與字元線WL3及WL4對應之接觸插塞CC、以及支持部LHR及支持柱DHR之沿著Y方向之記憶胞陣列10之剖面予以表示。以下,對自用以形成字元線WL等之置換材/絕緣體之積層至形成字元線WL為止之製程進行說明。
圖7~圖13係實施形態之半導體記憶體1之製造步驟之一例,且分別示出各製造步驟中之記憶胞陣列10之剖面構造。又,於圖7~圖13中,擷取分別形成有分別與字元線WL3及WL4對應之接觸插塞CC、以及支持部LHR及支持柱DHR之沿著Y方向之記憶胞陣列10之剖面予以表示。以下,對自用以形成字元線WL等之置換材/絕緣體之積層至形成字元線WL為止之製程進行說明。
以下要說明之各製造步驟係自例如圖7所示之製造中途之半導體記憶體1之構造開始。如圖7所示,於半導體基板20上,隔著絕緣體而形成有導電體21。在半導體基板20及導電體21間,亦可形成半導體記憶體1之控制電路等(未圖示)。於導電體21上,隔著絕緣體而形成有導電體22。
然後,如圖8所示,於導電體22上交替地積層絕緣體41與置換材38。作為置換材38,例如使用氮化矽SiN等氮化膜,作為絕緣體41,例如使用氧化矽SiO2
等氧化膜。形成置換材38之層數例如與對應於記憶柱MH之字元線WL及選擇閘極線SGD之條數對應。各置換材38係自下層起依序分別與字元線WL0~WL7及選擇閘極線SGD對應。最上層之置換材38上之絕緣體41之層厚例如形成為較絕緣體41之層厚更厚。
其次,如圖9所示,例如藉由光微影法及蝕刻形成引出區域AR2中之階梯部分。換言之,複數個置換材38中相鄰之2個置換材38係以於XY平面具有不重疊部分之方式形成。於形成階梯部分後,形成絕緣體42,並藉由CMP(Chemical Mechanical Polishing,化學機械拋光)等使之平坦化。
然後,於未圖示之區域形成記憶柱MH後,如圖10所示,形成支持部LHR及支持柱DHR。具體而言,藉由光微影法與RIE(Reactive ion etching,反應性離子蝕刻)等各向異性蝕刻,形成用以設置支持部LHR及支持柱DHR之孔,且於所形成之孔中形成作為支持部LHR及支持柱DHR發揮功能之絕緣體。
其次,如圖11所示,藉由光微影法及各向異性蝕刻加工狹縫SLT。狹縫SLT係例如以自絕緣體42之上表面到達至絕緣體40之方式形成。
其次,如圖12所示,藉由濕式蝕刻將置換材38去除。具體而言,濕式蝕刻係使用相對於置換材38之蝕刻選擇比高之蝕刻溶液,經由狹縫SLT將置換材38去除。
此時,設置於各層之置換材38因蝕刻溶液在支持柱DHR與支持部LHR之間之區域中自支持柱DHR周圍開始迂迴而溶解。另一方面,由於蝕刻溶液不會進入至相鄰之支持部LHR間之區域,故而置換材38不溶解而以原來之狀態保留。
置換材38被去除後之構造體例如藉由支持部LHR及支持柱DHR、相鄰之支持部LHR間之絕緣體41及置換材38之積層構造、以及形成於未圖示之區域之記憶柱MH維持其立體構造。
然後,如圖13所示,將作為字元線WL等配線發揮功能之金屬材料形成於置換材38被去除後之空間。然後,藉由蝕刻將形成於狹縫SLT內或狹縫SLT間之構造體上之金屬材料去除,使設置於各層之金屬材料分離。如此,於相鄰之支持部LHR間,在所積層之複數個絕緣體41中相鄰之絕緣體41間分別保留有與導電體23~30各者不同之置換材38。
藉由以上所說明之製造步驟,而形成支持部LHR及支持柱DHR與各種配線。
圖14示出藉由上述製造步驟被執行置換處理之區域之一例。如圖14所示,於在Y方向上排列之2根支持部LHR間設置有氧化膜-氮化膜積層部ON。而且,於2根支持部LHR間之記憶柱MH側之端部區域RA,一部分置換材38被去除,而形成有金屬材料。如此,記憶胞陣列10亦可在2根支持部LHR間之端部區域RA包含金屬材料。
[1-3]效果
根據以上所說明之實施形態之半導體記憶體1之構造,能夠提昇半導體記憶體1之良率。以下,對實施形態之半導體記憶體1之詳細效果進行說明。
根據以上所說明之實施形態之半導體記憶體1之構造,能夠提昇半導體記憶體1之良率。以下,對實施形態之半導體記憶體1之詳細效果進行說明。
於將記憶胞三維積層而成之半導體記憶體中,亦積層有字元線WL等配線。作為此種半導體記憶體之製造步驟,有時為了形成例如作為字元線WL等配線發揮功能之導電體而進行置換處理。
置換處理包含如使用圖12及圖13所說明般將置換材38去除之步驟。此時,作為記憶胞陣列發揮功能之構造體藉由預先形成之記憶柱或支持柱維持所形成之立體構造。
然而,於置換處理中,因產生來自記憶胞陣列內部及外部之壓力,而可能導致作為字元線WL發揮功能之導電體之階梯部分彎曲、或階梯端部之支持柱破裂。
因此,於實施形態之半導體記憶體1中,設置在平面佈局中被設計成線狀之2根支持部LHR。該2根支持部LHR間由於在置換處理中不被去除置換材,故而直接保留氧化膜-氮化膜之積層構造。
亦即,於實施形態之半導體記憶體1中,設置成線形狀之支持部LHR與相鄰之2根支持部LHR間之氧化膜-氮化膜積層部ON兩者作為維持立體構造之柱發揮功能。
藉此,於實施形態之半導體記憶體1中,在平面佈局中被設置成線形狀之支持部LHR、被設置成點形狀之支持柱DHR、以及氧化膜-氮化膜積層部ON於階梯部分能夠增大設置面積。
其結果為,實施形態之半導體記憶體1能夠提高為了在階梯部維持其立體構造而利用之柱之強度,從而能夠抑制因階梯部分之立體構造崩壞所導致之不良情況之產生。因此,實施形態之半導體記憶體1能夠提昇良率。
又,實施形態之半導體記憶體1可不變更製造步驟而僅藉由變更支持柱及支持部之設計便能實現。亦即,實施形態之半導體記憶體1能夠抑制半導體記憶體1之製造成本增加。
[2]變化例
上述實施形態中所說明之記憶胞陣列10內之支持部LHR及支持柱DHR之配置及構造僅為一例,可考慮各種變化例。以下,針對實施形態之半導體記憶體1之各變化例,說明與實施形態之半導體記憶體1之不同點。
上述實施形態中所說明之記憶胞陣列10內之支持部LHR及支持柱DHR之配置及構造僅為一例,可考慮各種變化例。以下,針對實施形態之半導體記憶體1之各變化例,說明與實施形態之半導體記憶體1之不同點。
[2-1]第1變化例
圖15示出實施形態之第1變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖15所示,於第1變化例中之記憶胞陣列10中,在狹縫SLT間之構造體中排列之2根支持部LHR延伸至較該構造體更靠外側。
圖15示出實施形態之第1變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖15所示,於第1變化例中之記憶胞陣列10中,在狹縫SLT間之構造體中排列之2根支持部LHR延伸至較該構造體更靠外側。
而且,於與該積層構造隔開之部分RP,2根支持部LHR之端部彼此連接。於此種情形時,亦與實施形態同樣地,在相鄰之2根支持部LHR間形成氧化膜-氮化膜積層部ON。
其結果為,與實施形態同樣地,第1變化例中之半導體記憶體1能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
[2-2]第2變化例
圖16示出實施形態之第2變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖16所示,於第2變化例中之記憶胞陣列10中,在狹縫SLT間之構造體中,沿Y方向排列有3根支持部LHR。
圖16示出實施形態之第2變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖16所示,於第2變化例中之記憶胞陣列10中,在狹縫SLT間之構造體中,沿Y方向排列有3根支持部LHR。
該3根支持部LHR之X方向上之端部係與實施形態同樣地,既可一致,亦可不一致。於相鄰之支持部LHR之間,與實施形態同樣地,未配置接觸插塞CC。於此種情形時,亦與實施形態同樣地,在相鄰之支持部LHR之間形成氧化膜-氮化膜積層部ON。
其結果為,與實施形態同樣地,第2變化例中之半導體記憶體1能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
[2-3]第3變化例
圖17示出實施形態之第3變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖17所示,於第3變化例中之記憶胞陣列10中,在相鄰之狹縫SLT間之構造體中,沿Y方向排列之2根支持部LHR於X方向上被分割成2個。
圖17示出實施形態之第3變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖17所示,於第3變化例中之記憶胞陣列10中,在相鄰之狹縫SLT間之構造體中,沿Y方向排列之2根支持部LHR於X方向上被分割成2個。
具體而言,於狹縫SLT間之構造體設置有沿X方向延伸且沿Y方向排列之2根支持部LHR之組GR1及GR2。各組GR內,於相鄰之2根支持部LHR之間,與實施形態同樣地,形成氧化膜-氮化膜積層部ON。於各組GR內之支持部LHR之端部區域,藉由置換處理而形成導電體,但藉由在各組GR內使相鄰之2根支持部LHR間之間隔變窄,而能夠抑制在支持部LHR間形成導電體之區域。
其結果為,與實施形態同樣地,第3變化例中之半導體記憶體1能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
[2-4]第4變化例
圖18示出實施形態之第4變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖18所示,於第4變化例中之記憶胞陣列10中,在相鄰之狹縫SLT間之構造體中排列之2根支持部LHR之端部彼此於該構造體內連接。以下,將在相鄰之狹縫SLT間之構造體內形成如包圍該構造體之區域之支持部稱為支持部RHR。
圖18示出實施形態之第4變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖18所示,於第4變化例中之記憶胞陣列10中,在相鄰之狹縫SLT間之構造體中排列之2根支持部LHR之端部彼此於該構造體內連接。以下,將在相鄰之狹縫SLT間之構造體內形成如包圍該構造體之區域之支持部稱為支持部RHR。
支持部RHR之構造與實施形態中所說明之支持部LHR之構造相同。於由支持部RHR所包圍之區域未配置接觸插塞CC。而且,構造體內由支持部RHR所包圍之區域由於在置換處理中無法經由狹縫SLT將置換材去除,故而氧化膜-氮化膜積層部ON原樣保留。
其結果為,與實施形態同樣地,第4變化例中之半導體記憶體1能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
[2-5]第5變化例
圖19示出實施形態之第5變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖19所示,於第5變化例中之記憶胞陣列10中,在相鄰之狹縫SLT間之構造體設置有2個支持部RHR1及RHR2。
圖19示出實施形態之第5變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖19所示,於第5變化例中之記憶胞陣列10中,在相鄰之狹縫SLT間之構造體設置有2個支持部RHR1及RHR2。
支持部RHR1及RHR2於相鄰之狹縫SLT間之構造體內沿X方向排列。支持部RHR1及RHR2之配置並不限定於此,亦可於Y方向上錯開配置,且支持部RHR1及RHR2之大小亦可不同。而且,與第4變化例同樣地,於由支持部RHR1及RHR2各者所包圍之區域分別形成氧化膜-氮化膜積層部ON。
其結果為,與實施形態同樣地,第5變化例中之半導體記憶體1能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
[2-6]第6變化例
圖20示出實施形態之第6變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖20所示,於第6變化例中之記憶胞陣列10中,相鄰之狹縫SLT間之構造體形成為3行階梯狀,且設置有複數個並排設置之2根支持部LHR之組。
圖20示出實施形態之第6變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖20所示,於第6變化例中之記憶胞陣列10中,相鄰之狹縫SLT間之構造體形成為3行階梯狀,且設置有複數個並排設置之2根支持部LHR之組。
具體而言,於相鄰之狹縫SLT間之構造體設置有沿X方向延伸且沿Y方向排列之2根支持部LHR之組GR1~GR5。組GR1~GR5例如配置成鋸齒狀,且各組GR配置於例如形成為階梯狀之導電體之階差部分。組GR之個數及配置並不限定於此,只要3行階梯中與中央部對應之導電體配置為能夠藉由置換處理而形成即可。
而且,各組GR內,於相鄰之2根支持部LHR間,與實施形態同樣地,形成氧化膜-氮化膜積層部ON。第6變化例中,與第3變化例同樣地,藉由在各組GR內使相鄰之2根支持部LHR間之間隔變窄,而能夠抑制於支持部LHR之端部區域形成導電體之區域。
其結果為,與實施形態同樣地,第6變化例中之半導體記憶體1能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
[2-7]第7變化例
圖21示出實施形態之第7變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖21所示,於第7變化例中之記憶胞陣列10中,相鄰之狹縫SLT間之構造體形成為3行階梯狀,且設置有複數個支持部RGR。
圖21示出實施形態之第7變化例之半導體記憶體1所具備之記憶胞陣列10之平面佈局之一例。如圖21所示,於第7變化例中之記憶胞陣列10中,相鄰之狹縫SLT間之構造體形成為3行階梯狀,且設置有複數個支持部RGR。
具體而言,於狹縫SLT間之構造體設置有例如支持部RHR1~RHR5。支持部RHR1~RHR5例如配置成鋸齒狀,各支持部RHR配置於例如形成為階梯狀之導電體之階差部分。支持部RHR之個數及配置並不限定於此,只要3行階梯中與中央部對應之導電體配置為能夠藉由置換處理而形成即可。而且,於由各支持部RHR所包圍之區域形成氧化膜-氮化膜積層部ON。
其結果為,與實施形態同樣地,第7變化例中之半導體記憶體1能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
[2-8]第8變化例
圖22示出實施形態之第8變化例之半導體記憶體1所具備之記憶胞陣列之剖面構造之一例。如圖22所示,於第8變化例中之記憶胞陣列10中,支持部LHR之構造不同。
圖22示出實施形態之第8變化例之半導體記憶體1所具備之記憶胞陣列之剖面構造之一例。如圖22所示,於第8變化例中之記憶胞陣列10中,支持部LHR之構造不同。
具體而言,如圖22所示,例如支持部LHR包含區塊絕緣膜33、絕緣膜34、隧道氧化膜35、及導電性之半導體材料36。區塊絕緣膜33設置於形成支持部LHR之狹縫之內壁。於區塊絕緣膜33之內壁設置有絕緣膜34。於絕緣膜34之內壁設置有隧道氧化膜35。於隧道氧化膜35之內壁設置有半導體材料36。亦可於半導體材料36之內壁形成不同之材料。
亦即,第8變化例中之支持柱具有與記憶柱MH相同之層構造。形成此種層構造之理由在於,根據半導體記憶體1之製造步驟不同,存在同時形成記憶柱MH內之層構造與支持部LHR內之層構造之情況。
如此,即便於支持部LHR之層構造係與記憶柱MH相同之層構造之情形時,變化例中之半導體記憶體1亦與實施形態同樣地,能夠抑制半導體記憶體1之製造步驟中之不良情況,從而能夠提昇半導體記憶體1之良率。
再者,於以上說明中使用支持部LHR為例進行了說明,但關於其他支持柱DHR及RHR,亦成為同樣之構造。又,亦考慮到根據支持部LHR之平面尺寸不同,在形成記憶柱MH內之層構造之中途該支持部LHR會被填埋之情況。亦即,各支持部LHR亦可僅包含記憶柱MH之一部分構成要素。
[3]其他
實施形態之半導體記憶體<例如圖1、1>包含積層部、複數個接觸插塞<例如圖3、CC>、第1及第2支持部<例如圖3、LHR>、以及第1材料。積層部具有:第1區域<例如圖3、AR1>,其供第1導電體<例如圖4、23~30>與第1絕緣體<例如圖13、41>沿著第1方向<例如圖3、Z方向>交替地積層,且包含記憶胞;以及第2區域<例如圖3、AR2>,其包含所積層之複數個第1導電體與複數個第1絕緣體各自之端部。複數個接觸插塞於第2區域內分別到達至第1導電體。第1及第2支持部於第2區域內分別沿著第1方向通過積層部內,且沿與第1方向交叉之第2方向<例如圖3、Y方向>排列。第1材料<例如圖13、38>在第1支持部與第2支持部之間分別設置於所積層之複數個第1絕緣體中相鄰之第1絕緣體間,且與第1導電體不同。藉此,半導體記憶體1能夠提昇良率。
實施形態之半導體記憶體<例如圖1、1>包含積層部、複數個接觸插塞<例如圖3、CC>、第1及第2支持部<例如圖3、LHR>、以及第1材料。積層部具有:第1區域<例如圖3、AR1>,其供第1導電體<例如圖4、23~30>與第1絕緣體<例如圖13、41>沿著第1方向<例如圖3、Z方向>交替地積層,且包含記憶胞;以及第2區域<例如圖3、AR2>,其包含所積層之複數個第1導電體與複數個第1絕緣體各自之端部。複數個接觸插塞於第2區域內分別到達至第1導電體。第1及第2支持部於第2區域內分別沿著第1方向通過積層部內,且沿與第1方向交叉之第2方向<例如圖3、Y方向>排列。第1材料<例如圖13、38>在第1支持部與第2支持部之間分別設置於所積層之複數個第1絕緣體中相鄰之第1絕緣體間,且與第1導電體不同。藉此,半導體記憶體1能夠提昇良率。
上述實施形態及各變化例中所說明之支持柱之構成能夠適當加以組合。例如,於記憶胞陣列10中,亦可具有將支持柱DHR、支持部LHR、及支持部RHR組合而成之構造。
上述實施形態中所說明之製造步驟僅為一例,亦可於各製造步驟之間插入其他步驟,還可儘可能調換各處理之順序。
上述實施形態中,記憶胞陣列10之構成亦可為其他構成。例如,各區塊BLK所包含之串單元SU之個數能夠設計為任意個數。又,各NAND串NS所包含之記憶胞電晶體MT以及選擇電晶體ST1及ST2之各者能夠設計為任意個數。
又,字元線WL以及選擇閘極線SGD及SGS之條數係分別基於記憶胞電晶體MT以及選擇電晶體ST1及ST2之個數進行變更。可對選擇閘極線SGS分配分別被設置為複數層之複數個導電體22,亦可對選擇閘極線SGD分配分別被設置為複數層之複數個導電體31。
又,上述實施形態中,以記憶柱MH由1段構造形成之情形為例進行了說明,但並不限定於此。記憶柱MH亦可為相同構造之柱於Z方向上連結2段以上而成之構造。
又,上述實施形態中,以如下情形為例進行了說明:於記憶胞陣列10之引出區域AR2中,與字元線WL0~WL7以及選擇閘極線SGS及SGD各者對應之導電體之端部設置成2行或3行之階梯狀,但並不限定於此。例如,該導電體之端部亦可設置成1行或4行以上之階梯狀。於此種情形時,半導體記憶體1藉由將上述實施形態中所說明之支持部LHR、支持柱DHR、及支持部RHR適當組合而設置,亦能夠獲得與上述實施形態相同之效果。
又,上述實施形態中,以記憶柱MH及狹縫SLT分別形成至導電體21之表面為止之情形為例進行了說明,但並不限定於此。例如,亦可於形成該等孔及狹縫SLT時進行過蝕刻,記憶柱MH之底面及狹縫SLT之底面亦可形成於導電體21中。又,記憶柱MH亦可通過導電體21。於該情形時,導電體21通過區塊絕緣膜33、絕緣膜34、及隧道氧化膜35之各者而自記憶柱MH之側面與半導體材料36連接。
又,上述實施形態中,以導電體21僅設置於胞區域AR1之情形為例進行了說明,但並不限定於此。例如,導電體21亦可自胞區域AR1跨及引出區域AR2延伸。
關於其他記憶胞陣列10之構成,分別記載於例如於2009年3月19日提出申請之名稱為“三維積層非揮發性半導體記憶體”之美國專利申請案12/407,403號、於2009年3月18日提出申請之名稱為“三維積層非揮發性半導體記憶體”之美國專利申請案12/406,524號、於2010年3月25日提出申請之名稱為“非揮發性半導體記憶裝置及其製造方法”之美國專利申請12/679,991號、於2009年3月23日提出申請之名稱為“半導體記憶體及其製造方法”之美國專利申請案12/532,030號中。藉由參照,該等專利申請案整體被引用至本案說明書中。
於本說明書中,所謂“連接”係表示電性連接,不排除例如中間隔著其他元件之情況。
已對本發明之若干個實施形態進行了說明,但該等實施形態係作為示例而提出者,並非意圖限定發明之範圍。該等新穎之實施形態能以其他各種形態實施,且能夠於不脫離發明主旨之範圍內進行各種省略、替換、變更。該等實施形態或其變化包含於發明之範圍或主旨中,並且包含於申請專利範圍所記載之發明及其均等之範圍內。
[相關申請案]
本申請案享有以日本專利申請案2018-48012號(申請日:2018年3月15日)作為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之全部內容。
本申請案享有以日本專利申請案2018-48012號(申請日:2018年3月15日)作為基礎申請案之優先權。本申請案藉由參照該基礎申請案而包含基礎申請案之全部內容。
1‧‧‧半導體記憶體
2‧‧‧記憶體控制器
10‧‧‧記憶胞陣列
11‧‧‧列解碼器
12‧‧‧感測放大器
13‧‧‧定序器
20‧‧‧半導體基板
21~32‧‧‧導電體
33‧‧‧區塊絕緣膜
34‧‧‧絕緣膜
35‧‧‧隧道氧化膜
36‧‧‧半導體材料
37‧‧‧導電體
38‧‧‧置換材
40‧‧‧絕緣體
41‧‧‧絕緣體
42‧‧‧絕緣體
ADD‧‧‧位址資訊
ALE‧‧‧位址閂賦能信號
AR1‧‧‧胞區域
AR2‧‧‧引出區域
BL(BL0~BLm)‧‧‧位元線
BLC‧‧‧接觸插塞
BLK‧‧‧區塊
CC‧‧‧接觸插塞
CLE‧‧‧指令閂賦能信號
CMD‧‧‧指令
CU‧‧‧胞單元
DAT‧‧‧資料
DHR‧‧‧支持柱
GR1~GR5‧‧‧組
I/O‧‧‧輸入輸出信號
LHR‧‧‧支持部
MH‧‧‧記憶柱
MT(MT0~MT7)‧‧‧記憶胞電晶體
NS‧‧‧NAND串
ON‧‧‧氧化膜-氮化膜積層部
RA‧‧‧端部區域
RBn‧‧‧就緒/忙碌信號
REn‧‧‧讀取賦能信號
RHR‧‧‧支持部
RHR1~RHR5‧‧‧支持部
RP‧‧‧部分
SGD(SGD0~SGD3)‧‧‧選擇閘極線
SGS‧‧‧選擇閘極線
SL‧‧‧源極線
SLT‧‧‧狹縫
ST1‧‧‧選擇電晶體
ST2‧‧‧選擇電晶體
SU(SU0~SU3)‧‧‧串單元
WEn‧‧‧寫入賦能信號
WL(WL0~WL7)‧‧‧字元線
X‧‧‧軸
Y‧‧‧軸
Z‧‧‧軸
圖1係表示實施形態之半導體記憶體之構成例之方塊圖。
圖2係表示實施形態之半導體記憶體所具備之記憶胞陣列之電路構成之一例的電路圖。
圖3係表示實施形態之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖4係表示實施形態之半導體記憶體所具備之記憶胞陣列之剖面構造之一例之剖視圖。
圖5係表示實施形態之半導體記憶體所具備之記憶胞陣列之剖面構造之一例的剖視圖。
圖6係表示實施形態之半導體記憶體所具備之記憶胞陣列之剖面構造之一例的剖視圖。
圖7係表示實施形態之半導體記憶體之製造步驟之一例的記憶胞陣列之剖視圖。
圖8係表示實施形態之半導體記憶體之製造步驟之一例的記憶胞陣列之剖視圖。
圖9係表示實施形態之半導體記憶體之製造步驟之一例的記憶胞陣列之剖視圖。
圖10係表示實施形態之半導體記憶體之製造步驟之一例的記憶胞陣列之剖視圖。
圖11係表示實施形態之半導體記憶體之製造步驟之一例的記憶胞陣列之剖視圖。
圖12係表示實施形態之半導體記憶體之製造步驟之一例的記憶胞陣列之剖視圖。
圖13係表示實施形態之半導體記憶體之製造步驟之一例的記憶胞陣列之剖視圖。
圖14係表示實施形態之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖15係表示實施形態之第1變化例之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖16係表示實施形態之第2變化例之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖17係表示實施形態之第3變化例之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖18係表示實施形態之第4變化例之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖19係表示實施形態之第5變化例之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖20係表示實施形態之第6變化例之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖21係表示實施形態之第7變化例之半導體記憶體所具備之記憶胞陣列之平面佈局之一例的俯視圖。
圖22係表示實施形態之第8變化例之半導體記憶體所具備之記憶胞陣列之剖面構造之一例的剖視圖。
Claims (7)
- 一種半導體記憶體,其具備: 積層部,其具有第1區域及第2區域,該第1區域供第1導電體與第1絕緣體沿著第1方向交替地積層且包含記憶胞,該第2區域包含所積層之複數個上述第1導電體與複數個上述第1絕緣體各自之端部; 複數個接觸插塞,其等在上述第2區域內分別到達至複數個上述第1導電體; 第1支持部及第2支持部,其等在上述第2區域內分別沿著上述第1方向通過上述積層部內,且沿與上述第1方向交叉之第2方向排列;以及 第1材料,其在上述第1支持部與上述第2支持部之間,分別設置於所積層之複數個上述第1絕緣體中在上述第1方向相鄰之上述第1絕緣體間,且與上述第1導電體及上述第1絕緣體不同。
- 如請求項1之半導體記憶體,其中 上述第1支持部及上述第2支持部之各者形成為沿著由上述第1方向與第3方向形成之平面的板狀,上述第3方向與上述第1及第2方向之各者交叉。
- 如請求項1或2之半導體記憶體,其 進而具備支持柱,該支持柱係於上述第2區域內分別沿著上述第1方向通過上述積層部內, 上述複數個接觸插塞包含第1接觸插塞, 上述第1支持部與上述支持柱於上述第2方向上之間隔較上述第1支持部與上述第1接觸插塞之間隔更寬。
- 如請求項1或2之半導體記憶體,其中 在上述第1支持部與上述第2支持部之間未設置上述複數個接觸插塞。
- 如請求項1或2之半導體記憶體,其中 於上述第2區域內,所積層之上述第1導電體之端部之各者具有不與相鄰設置之上述第1導電體重疊之區域。
- 如請求項1或2之半導體記憶體,其中 上述第1導電體係鎢。
- 如請求項1或2之半導體記憶體,其中 上述第1材料係氮化矽。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2018-048012 | 2018-03-15 | ||
| JP2018048012A JP2019161094A (ja) | 2018-03-15 | 2018-03-15 | 半導体メモリ |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201946256A true TW201946256A (zh) | 2019-12-01 |
| TWI717794B TWI717794B (zh) | 2021-02-01 |
Family
ID=67904577
Family Applications (3)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108127369A TWI717794B (zh) | 2018-03-15 | 2018-06-22 | 半導體記憶體 |
| TW109145224A TWI783328B (zh) | 2018-03-15 | 2018-06-22 | 半導體記憶體 |
| TW107121392A TWI671890B (zh) | 2018-03-15 | 2018-06-22 | 半導體記憶體 |
Family Applications After (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109145224A TWI783328B (zh) | 2018-03-15 | 2018-06-22 | 半導體記憶體 |
| TW107121392A TWI671890B (zh) | 2018-03-15 | 2018-06-22 | 半導體記憶體 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US10998332B2 (zh) |
| JP (1) | JP2019161094A (zh) |
| CN (1) | CN110277405B (zh) |
| TW (3) | TWI717794B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI785675B (zh) * | 2021-03-23 | 2022-12-01 | 日商鎧俠股份有限公司 | 半導體記憶裝置 |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2020047810A (ja) | 2018-09-20 | 2020-03-26 | キオクシア株式会社 | 半導体記憶装置及びその製造方法 |
| US11101287B2 (en) * | 2019-11-25 | 2021-08-24 | Macronix International Co., Ltd. | Three dimensional memory device |
| KR102750069B1 (ko) | 2020-04-08 | 2025-01-03 | 삼성전자주식회사 | 수직형 메모리 장치 및 그 제조 방법 |
| KR20220045830A (ko) | 2020-10-06 | 2022-04-13 | 삼성전자주식회사 | 비휘발성 메모리 소자 |
| JP2022120425A (ja) * | 2021-02-05 | 2022-08-18 | キオクシア株式会社 | 半導体記憶装置 |
| JP2023141966A (ja) * | 2022-03-24 | 2023-10-05 | キオクシア株式会社 | 記憶装置 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4982540B2 (ja) | 2009-09-04 | 2012-07-25 | 株式会社東芝 | 不揮発性半導体記憶装置、及びその製造方法 |
| JP5457815B2 (ja) | 2009-12-17 | 2014-04-02 | 株式会社東芝 | 不揮発性半導体記憶装置 |
| JP2011142276A (ja) * | 2010-01-08 | 2011-07-21 | Toshiba Corp | 不揮発性半導体記憶装置、及びその製造方法 |
| US8765598B2 (en) * | 2011-06-02 | 2014-07-01 | Micron Technology, Inc. | Conductive structures, systems and devices including conductive structures and related methods |
| EP3029736A1 (en) * | 2014-12-05 | 2016-06-08 | IMEC vzw | Vertical, three-dimensional semiconductor device |
| US9397043B1 (en) * | 2015-03-27 | 2016-07-19 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
| KR102334914B1 (ko) * | 2015-04-01 | 2021-12-07 | 삼성전자주식회사 | 3차원 반도체 소자 |
| US9679906B2 (en) * | 2015-08-11 | 2017-06-13 | Sandisk Technologies Llc | Three-dimensional memory devices containing memory block bridges |
| US9842907B2 (en) * | 2015-09-29 | 2017-12-12 | Sandisk Technologies Llc | Memory device containing cobalt silicide control gate electrodes and method of making thereof |
| US9570463B1 (en) * | 2015-10-15 | 2017-02-14 | Sandisk Technologies Llc | Multilevel memory stack structure with joint electrode having a collar portion and methods for manufacturing the same |
| WO2017122302A1 (ja) | 2016-01-13 | 2017-07-20 | 東芝メモリ株式会社 | 半導体記憶装置 |
| CN106992179B (zh) * | 2016-01-21 | 2021-02-09 | 东芝存储器株式会社 | 半导体装置及其制造方法 |
| KR20180113227A (ko) * | 2017-04-05 | 2018-10-16 | 삼성전자주식회사 | 3차원 반도체 메모리 장치 |
| JP7344867B2 (ja) * | 2017-08-04 | 2023-09-14 | ラム リサーチ コーポレーション | 水平表面上におけるSiNの選択的堆積 |
-
2018
- 2018-03-15 JP JP2018048012A patent/JP2019161094A/ja active Pending
- 2018-06-22 TW TW108127369A patent/TWI717794B/zh active
- 2018-06-22 TW TW109145224A patent/TWI783328B/zh active
- 2018-06-22 TW TW107121392A patent/TWI671890B/zh active
- 2018-07-20 CN CN201810801379.4A patent/CN110277405B/zh active Active
- 2018-08-22 US US16/109,392 patent/US10998332B2/en active Active
-
2021
- 2021-04-01 US US17/220,182 patent/US11729975B2/en active Active
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI785675B (zh) * | 2021-03-23 | 2022-12-01 | 日商鎧俠股份有限公司 | 半導體記憶裝置 |
Also Published As
| Publication number | Publication date |
|---|---|
| US11729975B2 (en) | 2023-08-15 |
| TW202123435A (zh) | 2021-06-16 |
| TWI671890B (zh) | 2019-09-11 |
| TWI717794B (zh) | 2021-02-01 |
| US20190287990A1 (en) | 2019-09-19 |
| TWI783328B (zh) | 2022-11-11 |
| US10998332B2 (en) | 2021-05-04 |
| CN110277405A (zh) | 2019-09-24 |
| TW201939723A (zh) | 2019-10-01 |
| US20210217774A1 (en) | 2021-07-15 |
| JP2019161094A (ja) | 2019-09-19 |
| CN110277405B (zh) | 2023-11-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI671890B (zh) | 半導體記憶體 | |
| TWI707458B (zh) | 半導體記憶體裝置 | |
| JP2020155543A (ja) | 半導体記憶装置 | |
| JP2021044397A (ja) | 半導体記憶装置 | |
| CN211088269U (zh) | 半导体存储装置 | |
| CN111370425A (zh) | 半导体存储器装置及制造半导体存储器装置的方法 | |
| JP2019212689A (ja) | 半導体メモリ | |
| TWI723737B (zh) | 半導體記憶裝置 | |
| TW201937708A (zh) | 半導體記憶體 | |
| TW202111714A (zh) | 半導體記憶裝置及其製造方法 | |
| JP2020031149A (ja) | 半導体メモリ及び半導体メモリの製造方法 | |
| CN113345901B (zh) | 半导体存储装置 | |
| TW202123436A (zh) | 半導體記憶裝置及半導體記憶裝置之製造方法 | |
| JP2020150073A (ja) | 半導体記憶装置 | |
| JP2019212691A (ja) | 半導体メモリ | |
| JP2021048189A (ja) | 半導体記憶装置 | |
| JP2020092168A (ja) | 半導体記憶装置 | |
| CN112420726A (zh) | 半导体存储装置 | |
| TWI689021B (zh) | 半導體裝置 | |
| US11973024B2 (en) | Semiconductor memory device | |
| JP2020161672A (ja) | 半導体記憶装置 | |
| US20250210366A1 (en) | Manufacturing method of semiconductor device | |
| CN116801630A (zh) | 半导体存储装置 | |
| CN118510274A (zh) | 半导体存储装置 | |
| WO2021260792A1 (ja) | 半導体記憶装置 |