[go: up one dir, main page]

TW201907538A - 具有用於無線信號及功率耦合之貫穿基板線圈之半導體裝置 - Google Patents

具有用於無線信號及功率耦合之貫穿基板線圈之半導體裝置 Download PDF

Info

Publication number
TW201907538A
TW201907538A TW107113945A TW107113945A TW201907538A TW 201907538 A TW201907538 A TW 201907538A TW 107113945 A TW107113945 A TW 107113945A TW 107113945 A TW107113945 A TW 107113945A TW 201907538 A TW201907538 A TW 201907538A
Authority
TW
Taiwan
Prior art keywords
substrate
coil
spiral conductor
substantially spiral
die
Prior art date
Application number
TW107113945A
Other languages
English (en)
Other versions
TWI689074B (zh
Inventor
凱爾 K 克比
Original Assignee
美商美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商美光科技公司 filed Critical 美商美光科技公司
Publication of TW201907538A publication Critical patent/TW201907538A/zh
Application granted granted Critical
Publication of TWI689074B publication Critical patent/TWI689074B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/20Inductors
    • H10W44/501
    • H10W90/00
    • H10W44/00
    • H10W90/293

Landscapes

  • Semiconductor Integrated Circuits (AREA)
  • Coils Or Transformers For Communication (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)

Abstract

本發明提供一種半導體裝置,其包括一基板及一實質上螺旋狀導體。該實質上螺旋狀導體實質上延伸至該基板中且具有實質上垂直於該基板之一表面之一螺旋軸線。該實質上螺旋狀導體可經組態以無線耦合至另一半導體裝置中之另一實質上螺旋狀導體。

Description

具有用於無線信號及功率耦合之貫穿基板線圈之半導體裝置
本發明大體上係關於半導體裝置,且更特定言之,本發明係關於具有用於無線信號及功率耦合之貫穿基板線圈之半導體裝置。
半導體裝置通常提供於具有多個連接晶粒之封裝中,其中各種晶粒之電路元件依各種方式連接。例如,一多晶粒封裝可利用自各晶粒至一中介層之接線來提供不同晶粒中之元件之間的連接。儘管有時期望不同晶粒中之電路元件之間直接電連接,但在其他情況中,可期望無線連接來自不同晶粒之元件(例如,經由電感耦合、電容耦合或其類似者)。為促進電路元件之間的此一無線通信,可在電路元件之間提供平面線圈,使得一多晶粒堆疊中之相鄰晶粒可具有無線通信之鄰近線圈。
提供用於無線通信之線圈之一方法涉及:依一面對面配置封裝兩個晶粒,使得各晶粒之主動層中之各自無線線圈對被緊鄰放置。圖1中繪示此方法,圖1展示具有彼此鄰近放置之前側線圈(諸如線圈111及112)之兩個此晶粒101及102。然而,晶粒之一面對面配置限制可封裝在一起之晶粒之數目,因此,要嘗試用於更大數目個晶粒之其他方法。
提供用於無線通信之線圈之另一方法涉及:充分薄化一半導體封裝中之晶粒,使得當依一前後配置封裝時,大致僅藉由薄化晶粒之高度來分離封裝中之各晶粒之前側上之線圈。圖2中繪示此方法,其中三個薄化晶粒201、202及203依一前後配置安置,使得相鄰晶粒中之線圈之間(諸如線圈211與212之間或線圈212與213之間)的距離足夠小以允許無線通信。儘管此方法容許封裝具有兩個以上晶粒,但線圈之間的距離遠大於圖1之配置中之距離,且因此必須為了補償而增大線圈之大小,此會顯著增加封裝中之晶粒之成本。因此,需要其他方法來提供具有用於無線通信之線圈之半導體裝置,其允許在不顯著增大線圈之大小之情況下堆疊兩個以上晶粒。
相關申請案之交叉參考
本申請案含有與名稱為「SEMICONDUCTOR DEVICES WITH BACK-SIDE COILS FOR WIRELESS SIGNAL AND POWER COUPLING」之由Kyle K. Kirby同時申請之一美國專利申請案相關之標的。其揭示內容以引用方式併入本文中之該相關申請案被讓與Micron Technology公司且由代理檔案號10829-9206.US00識別。
本申請案含有與名稱為「INDUCTORS WITH THROUGH-SUBSTRATE VIA CORES」之由Kyle K. Kirby同時申請之一美國專利申請案相關之標的。其揭示內容以引用方式併入本文中之該相關申請案被讓與Micron Technology公司且由代理檔案號10829-9208.US00識別。
本申請案含有與名稱為「MULTI-DIE INDUCTORS WITH COUPLED THROUGH-SUBSTRATE VIA CORES」之由Kyle K. Kirby同時申請之一美國專利申請案相關之標的。其揭示內容以引用方式併入本文中之該相關申請案被讓與Micron Technology公司且由代理檔案號10829-9220.US00識別。
本申請案含有與名稱為「3D INTERCONNECT MULTI-DIE INDUCTORS WITH THROUGH-SUBSTRATE VIA CORES」之由Kyle K. Kirby同時申請之一美國專利申請案相關之標的。其揭示內容以引用方式併入本文中之該相關申請案被讓與Micron Technology公司且由代理檔案號10829-9221.US00識別。
在以下描述中,討論諸多特定細節以提供本發明之實施例之一透徹且可行描述。然而,相關技術之熟習者將認識到,可在無該等特定細節之一或多者之情況下實踐本發明。在其他例項中,未展示或未詳細描述通常與半導體裝置相關聯之熟知結構或操作以避免使本發明之其他態樣不清楚。一般而言,應瞭解,除本文中所揭示之該等特定實施例之外,各種其他裝置、系統及方法亦可在本發明之範疇內。
如上文所討論,隨著對一半導體封裝中之晶粒之間的無線通信之需求不斷增大,半導體裝置不斷完善設計。因此,根據本發明之半導體裝置之若干實施例可提供在僅佔用一小面積之情況下實現呈一前後配置之相鄰晶粒之無線通信的貫穿基板線圈。
本發明之若干實施例係針對半導體裝置、包含半導體裝置之系統及製造及操作半導體裝置之方法。在一實施例中,一半導體裝置包括一基板及一實質上螺旋狀導體。該實質上螺旋狀導體實質上延伸至該基板中且具有實質上垂直於該基板之一表面之一螺旋軸線。該實質上螺旋狀導體可經組態以無線耦合至另一半導體裝置中之另一實質上螺旋狀導體。
例如,圖3A及圖3B繪示根據本發明之一實施例之具有用於無線通信之一貫穿基板線圈之一半導體裝置。圖3A係展示貫穿基板線圈302 (「線圈302」)之最上部分的裝置300之一簡化透視剖視圖。線圈302係由沿一實質上螺旋狀路徑將線圈302之一第一端302a連接至線圈302之一第二端302b之一導體(例如填充一實質上螺旋狀溝槽之一電鍍導電材料)形成。線圈302實質上延伸至基板305中(例如,自基板305之一頂面向下延伸)。如參考圖3A所見,線圈302包含約3.5匝(例如,螺旋狀路徑圍繞其螺旋軸線旋轉約1260°,螺旋軸線垂直於基板305之一表面)。根據一實施例,用於形成線圈302之導體之平面寬度可介於約15 μm至約75 μm之間,同時導電跡線之相鄰匝之間的間隔可大於約50 μm。
參考圖3B,其展示裝置300沿圖3A中之截面線B-B之橫截面。如參考圖3B可見,線圈302係由實質上延伸至基板305中之具有一高縱橫比之一導體形成。線圈300亦在裝置300之背側上包含使線圈302之匝與其他裝置絕緣之一下絕緣材料層303。
根據本發明之一實施例,線圈302可包含與標準半導體金屬化程序相容之若干導電材料之任一者,其包含銅、金、鎢或其等之合金。同樣地,基板305可包含適合於半導體處理方法之若干基板材料之任一者,其包含矽、玻璃、砷化鎵、氮化鎵、有機層板及其類似者。另外,用於記憶體、控制板、處理器及其類似者之積體電路可形成於基板305上及/或基板305中。
可藉由將一高縱橫比之實質上螺旋狀溝槽蝕刻至基板305中且在一或多個沈積及/或電鍍步驟中使用一或多個材料填充溝槽來製造線圈302。根據本發明之一實施例,線圈302可包含具有所要導電性質之一塊狀材料(例如銅、金、鎢或其等之合金)或可包含多個離散層(其等之僅部分係導電的)。例如,在一高縱橫比蝕刻及一絕緣體沈積之後,可在使用一導電材料來填充實質上螺旋狀絕緣溝槽之一單一金屬化步驟中提供線圈302。在另一實施例中,可在用於提供不同材料層之多個步驟中形成線圈302。在使線圈302形成至一所要深度(例如,約為基板305之一最終厚度)之後,可蝕刻或研磨基板之背側以暴露線圈302之最下部分以改良與定位於其上方安置裝置300之另一晶粒中之另一線圈之無線耦合。例如,基板305可為厚度介於約10 μm至約200 μm之間的一薄化矽晶圓,且線圈302可延伸穿過基板305,使得線圈302之最下部分可在由下絕緣材料層303覆蓋之前被暴露。因此,與附加地建構於基板305之前側或背側上之其他電路元件不同,線圈302實質上延伸至基板305中以增強線圈302與定位於其上方安置裝置300之一晶粒中之另一線圈之間的無線耦合。
圖3C係根據本發明之一實施例之裝置300之貫穿基板線圈302之另一透視圖。為更易於繪示圖3C中所闡述之線圈302之實質上螺旋形狀,已自繪圖消除其中安置線圈302之裝置300之基板、絕緣材料及其他細節。線圈302使其對置端連接至兩個通路308a及308b,通路308a及308b分別提供與兩個引線306a及306b之連接性。
根據另一實施例,其中安置一貫穿基板線圈之基板材料無需經過多薄化而暴露線圈之下部分。例如,圖4繪示具有僅部分延伸穿過裝置400之基板405之一貫穿基板線圈402 (「線圈402」)之一半導體裝置400。就此而言,可藉由在薄化基板405之前將一實質上螺旋狀溝槽蝕刻至基板405之一半以上深度,或替代地,藉由在沈積線圈402之後薄化基板405直至基板405之厚度小於線圈402之高度之2倍來將線圈402提供至穿過基板405一半以上之一深度。儘管提供具有大於基板(其中安置線圈)之一半厚度之一高度之一貫穿基板線圈可顯著改良所提供之貫穿基板線圈與定位於一下晶粒中之另一線圈之無線耦合,但本發明之實施例可提供具有其他高度之貫穿基板線圈,其可提供無線效能與製造成本及複雜性之間的一所要平衡。例如,可提供延伸穿過一基板之1/3、2/3、1/4、1/10或任何其他分數部分之貫穿基板線圈。
儘管在圖3A至圖3C及圖4之實例中,所繪示之線圈包含約3.5匝,但在其他實施例中,一線圈之匝數可變動。例如,兩個平面螺旋導體(例如線圈)之間的電感耦合之效率可取決於線圈之匝數,使得匝數越多,兩個線圈之間可允許之無線通信更高效率(例如,藉此增大耦合線圈可通信之距離)。然而,熟習技術者將容易理解,匝數增加(例如,其中跡線之大小及間隔減小係不可行的)一般會增大由一線圈佔用之面積,使得可基於線圈間隔、無線通信效率及電路面積之間的一所要平衡來選擇可用於一線圈之匝數。
本發明之實施例藉由組態延伸至一基板中之一實質上螺旋狀導體來允許前後定向之一晶粒堆疊中之裝置之間高效率無線通信。實質上延伸至一晶粒之基板中(或完全延伸穿過基板)之一線圈可定位成在距離上比線圈未延伸至基板中(或延伸穿過基板)時更靠近一下裝置中之一線圈(形成於一基板上之一前側線圈或另一貫穿基板線圈)。此較小線圈間隔可提供線圈之間的較高耦合效率,此繼而可允許佔用較少晶粒面積之線圈達成相同於具有較大線圈間隔之較大線圈之效能位準。
圖5繪示根據本發明之另一實施例之具有一貫穿基板線圈502 (「線圈502」)之一半導體裝置500。線圈502實質上延伸至裝置500之一基板505中但未完全穿過基板。裝置亦包含其中安置引線506a及506b之一上絕緣材料層507。線圈502可藉由引線506a及506b來連接至上絕緣材料層507中之其他電路元件(圖中未展示)。引線506a及506b可藉由兩個通路508a及508b來連接至線圈502a及502b之各自端。
如上文所闡述,提供具有用於無線通信之一貫穿基板線圈之一半導體裝置之一益處在於:兩個以上晶粒之封裝可經組態以無線通信,即使依一前後組態堆疊。例如,圖6係根據本發明之一實施例之具有貫穿基板線圈之一多晶粒半導體裝置600之一簡化橫截面圖。裝置600包含一第一晶粒610,其具有一第一基板615及實質上延伸至第一基板615中之一貫穿基板線圈612 (「線圈612」)。線圈612係由沿一實質上螺旋狀路徑將線圈612之一第一端連接至線圈612之一第二端之一導體(例如填充一實質上螺旋狀溝槽之一電鍍導電材料)形成。如參考圖6可見,線圈612包含約3.5匝(例如,螺旋狀路徑圍繞其螺旋軸線旋轉約1260°)。線圈612可藉由兩個引線616a及616b來連接至第一晶粒610之前側上之一第一絕緣材料層617中之其他電路元件(圖中未展示)。引線616a及616b可藉由兩個通路618a及618b來連接至線圈612之各自端。
裝置進一步包含一第二晶粒620,其具有一第二基板625及安置於第二基板625上方之一第二絕緣材料層627中之一實質上螺旋狀平面線圈622 (「線圈622」)。線圈622係由沿一實質上螺旋狀路徑將線圈622之一第一端連接至線圈622之一第二端之一導體(例如一導電跡線)形成。如參考圖6可見,線圈622亦包含約3.5匝(例如,螺旋狀路徑圍繞其螺旋軸線旋轉約1260°)。線圈622可藉由引線626a及626b來連接至第二晶粒620之前側上之第二絕緣材料層627中之其他電路元件(圖中未展示)。引線626a可藉由一通路628a來連接至線圈622之中心。
第一晶粒610及第二晶粒620前後堆疊(例如,第一晶粒610之背側面向第二晶粒620之前側)。裝置600可視情況包含第一晶粒610與第二晶粒620之間的一晶粒附著材料619 (例如一晶粒附著膜)。如參考圖6可見,第一晶粒610之貫穿基板線圈612與第二晶粒620之線圈622之間的距離d1 係比貫穿基板線圈612未延伸至第一基板615中時之該距離短之一距離。例如,距離d1 可介於約5 μm至約50 μm之間。根據一實施例,兩個無線通信線圈612與622之間的距離d1 比由兩個線圈612及622跨越之範圍(例如兩個線圈612及622之直徑ø)小得多(例如,至少小約一數量級)。例如,在圖6之實例中,兩個線圈612及622之直徑ø可介於約80 μm至約600 μm之間。此外,兩個無線通信線圈612與622之間的距離d1 小於(例如,約為一半)第二晶粒620之線圈622與第一晶粒610之前側上之元件(例如,其中必須在無貫穿基板線圈612之情況下安置一前側線圈)之間的距離d2 。例如,在圖6所繪示之實施例(其中第一晶粒610係一薄化矽晶圓)中,距離d2 可介於約10 μm至約250 μm之間。
儘管在圖6之實例中已將第一晶粒610之貫穿基板線圈612及第二晶粒620之線圈622繪示為具有相同直徑ø,但在其他實施例中,相鄰晶粒中之無線通信線圈(例如耦合之前側線圈及貫穿基板線圈)無需為相同大小(例如,或形狀)。例如,一第一晶粒上之一貫穿基板線圈可為任何大小(其包含介於約80 μm至約600 μm之間),且一第二晶粒上之一線圈(一平面前側線圈或一貫穿基板線圈)(例如,無線耦合至第一晶粒之貫穿基板線圈)可為選自相同範圍之一不同大小。儘管無線通信線圈之匹配線圈大小可提供最高效率空間使用及最少材料成本,但在一些實施例中,一側上之空間限制會使吾人期望具有不同大小之線圈。此可在不增大對應前側線圈之大小之情況下促成更容易對準或提供稍好耦合。
根據本發明之一態樣,緊密間隔線圈(諸如線圈612及622)可經組態以跨近場距離(例如小於線圈之直徑ø之約3倍之距離,其中電場及磁場之近場分量振盪)無線通信。例如,貫穿基板線圈612及前側線圈622可使用電感耦合來無線通信,其中一線圈(例如晶粒620之前側線圈622)經組態以回應於一電流通過前側線圈622 (例如,由跨引線626a及626b所施加之一電壓差提供)而誘發具有垂直於且穿過兩個線圈612及622之一通量之一磁場。可藉由改變通過前側線圈622之電流(例如,藉由施加一交流電或藉由在高電壓狀態與低電壓狀態之間重複切換)來誘發磁場之變化,其繼而誘發第一晶粒610之貫穿基板線圈612中之一變化電流。依此方式,可在包括第一晶粒610之貫穿基板線圈612之一電路與包括第二晶粒620之前側線圈622之另一電路之間耦合信號及/或功率。儘管已在上述實例中參考電感耦合來描述線圈612與622之間的無線通信,但熟習技術者將容易理解,此等緊密間隔線圈之間的無線通信可依諸多其他方式之任一者實現,其包含(例如)藉由諧振電感耦合、電容耦合或諧振電容耦合。
儘管在圖6之實例中,已將半導體裝置600繪示成包含具有相同匝數(例如3.5匝)之一對無線通信線圈612及622,但本發明之實施例可提供包含具有不同匝數之無線通信線圈之半導體裝置。熟習技術者將容易理解,使一對電感耦合線圈中之一線圈具有大於另一線圈之匝容許耦合線圈對操作為一升壓或降壓變壓器。例如,鑑於此組態中之耦合電感器(例如線圈)之初級繞組與次級繞組之間的6:3匝比,將一第一變化電流(例如6 V交流電)施加至具有4匝之一線圈將在具有3匝之一線圈中誘發具有一較低電壓(例如3 V交流電)之一變化電流。
如上文所闡述,提供具有用於無線通信之一貫穿基板線圈之一半導體裝置之一益處在於:兩個以上晶粒之封裝可經組態以無線通信,即使依一前後組態堆疊。例如,圖7係根據本發明之一實施例之具有貫穿基板線圈之一多晶粒半導體裝置700之一簡化橫截面圖。裝置700包含一第一晶粒710,其具有一第一基板715及實質上延伸至基板715中之一第一貫穿基板線圈712 (「線圈712」)。第一線圈712係由沿一實質上螺旋狀路徑將第一線圈712之一第一端連接至第一線圈712之一第二端之一導體(例如填充一實質上螺旋狀溝槽之一電鍍導電材料)形成。如參考圖7可見,第一線圈712包含約3.5匝(例如,螺旋狀路徑圍繞其中心軸線旋轉約1260°)。第一線圈712可藉由引線716a及716b來連接至第一晶粒710之前側上之一第一絕緣材料層717中之其他電路元件(圖中未展示)。引線716a及716b可藉由兩個通路718a及718b來連接至第一線圈712之各自端。
裝置進一步包含一第二晶粒720,其具有一第二基板725及第二晶粒720之前側上之一第二絕緣材料層727。第二晶粒720進一步包含實質上延伸至第二基板725中之一第二貫穿基板線圈722 (「線圈722」)。第二線圈722係由沿一實質上螺旋狀路徑將第二線圈722之一第一端連接至第二線圈722之一第二端之一導體(例如填充一實質上螺旋狀溝槽之一電鍍導電材料)形成。如參考圖7可見,第二線圈722亦包含約3.5匝(例如,螺旋狀路徑圍繞其螺旋軸線旋轉約1260°)。第二線圈722可藉由引線726a及726b來連接至第二晶粒720之前側上之第二絕緣材料層727中之其他電路元件(圖中未展示)。引線726a及726b藉由兩個通路728a及728b來連接至第二線圈722之各自端。
裝置進一步包含一第三晶粒730,其具有一基板735及第三晶粒730之前側上之一第三絕緣材料層737。第三晶粒730進一步包含安置於基板735上方之上絕緣材料層737中之一第三線圈732 (「線圈732」)。第三線圈732係由沿一實質上螺旋狀路徑將第三線圈732之一第一端連接至第三線圈732之一第二端之一導體(例如一導電跡線)形成。如參考圖7可見,第三線圈732亦包含約3.5匝(例如,螺旋狀路徑圍繞其螺旋軸線旋轉約1260°)。第三線圈732可藉由引線736a及736b來連接至第三晶粒730之前側上之上絕緣材料層737中之其他電路元件(圖中未展示)。引線736a可藉由一通路738a來連接至第三線圈732之中心。引線736b可藉由一通路738b來連接至第三線圈732。
第一晶粒710及第二晶粒720前後堆疊(例如,第一晶粒710之背側面向第二晶粒720之前側)。第二晶粒720及第三晶粒730亦前後堆疊(例如,第二晶粒720之背側面向第三晶粒730之前側)。裝置700可視情況包含第一晶粒710與第二晶粒720之間的一第一晶粒附著材料719 (例如一晶粒附著膜)及第二晶粒720與第三晶粒730之間的一第二晶粒附著材料729 (例如一晶粒附著膜)。
如上文所更詳細闡述,緊密間隔線圈(諸如第一晶粒710之第一貫穿基板線圈712及第二晶粒720之第二貫穿基板線圈722)可經組態以跨近場距離(例如小於線圈之直徑ø之約3倍之距離,其中電場及磁場之近場分量振盪)無線通信。例如,第一貫穿基板線圈712及第二貫穿基板線圈722可使用電感耦合來無線通信,其中一線圈(例如第二晶粒720之第二貫穿基板線圈722)經組態以回應於一電流通過第二晶粒720之第二貫穿基板線圈722 (例如,由跨引線726a及726b所施加之一電壓差提供)而誘發具有垂直於且穿過兩個線圈712及722之一通量之一磁場。可藉由改變通過第二貫穿基板線圈722之電流(例如,藉由施加一交流電或藉由在高電壓狀態與低電壓狀態之間重複切換)來誘發磁場之變化,其繼而誘發第一晶粒710之第一貫穿基板線圈712中之一變化電流。依此方式,可在包括第二晶粒720之第二貫穿基板線圈722之一電路與包括第一晶粒710之第一貫穿基板線圈712之另一電路之間耦合信號及/或功率。類似地,第二晶粒720之第二貫穿基板線圈722及第三晶粒730之第三線圈732可經電感耦合以依一類似方式無線通信。因此,提供至第三晶粒730中之第三線圈732 (例如,藉由引線736a及736b)之信號及/或功率可藉由電感耦合來提供至第二晶粒720中之第二貫穿基板線圈722,第二晶粒720中之第二貫穿基板線圈722繼而可藉由電感耦合來將信號及/或功率提供至第一晶粒710中之第一貫穿基板線圈712。
熟習技術者將容易理解,根據本發明之實一施例,一線圈無需呈平滑螺旋狀(例如一阿基米德螺線或一圓形漸開螺線)以促進前側線圈及背側線圈對之間的無線通信。儘管已將上述例圖中之線圈示意性且功能性地繪示成具有常曲率之平滑彎曲弧形匝,但熟習技術者將容易理解,製造一平滑螺旋形狀會面臨一成本管理挑戰(例如,在光微影倍縮光罩設計中)。因此,本文中所使用之一「實質上螺旋狀」導體描述具有使徑向距離自一中心向外逐漸或步進增大之匝之一導體。因此,由一實質上螺旋狀導體之個別匝之路徑勾畫之平面形狀無需為橢圓形或圓形。為便於與高效率半導體處理方法整合(例如,使用具成本效益之倍縮光罩遮罩),一實質上螺旋狀導體之個別匝(例如,包含其線性元件)可在一平面圖中勾畫一多邊形路徑(例如直線形、六邊形、八邊形或一些其他規則或不規則多邊形形狀)。因此,本文中所使用之一「實質上螺旋狀」導體描述一平面螺旋導體,其具有在一平面圖(例如,平行於基板表面之平面)中勾畫圍繞一中心軸線之任何形狀(其包含圓形、橢圓形、規則多邊形、不規則多邊形或其等之某一組合)之匝。
例如,圖8繪示根據本發明之一實施例之具有一實質上多邊形螺旋形狀之一實質上螺旋狀貫穿基板線圈801。為更易於繪示圖8中所闡述之線圈801之實質上螺旋形狀,已自繪圖消除其中安置線圈801之裝置之基板、絕緣材料及其他細節。線圈801使其對置端連接至兩個通路802及803,通路802及803繼而將線圈801連接至兩個引線804及805。如參考圖8可見,線圈801之實質上螺旋狀導體包含數個匝,其等具有使與線圈801之一中心軸線之距離隨各匝而增大之線性元件。
圖9係繪示根據本發明之一實施例之製造具有一背側線圈之一半導體裝置之一方法的一流程圖。方法包含:使一實質上螺旋狀之高縱橫比溝槽形成於一基板中(區塊910);及使用一導體來填充溝槽(區塊920)。方法進一步包含:將實質上螺旋狀導體電連接至基板之前側上之其他電路元件(區塊930);及薄化基板以減小基板之背側與實質上螺旋狀導體之底部之間的距離(區塊940)。薄化可部分減小距離或完全消除距離(例如,藉由部分或完全暴露實質上螺旋狀導體之底部)。
應自上文瞭解,本文中已出於繪示之目的而描述本發明之特定實施例,但可在不背離本發明之範疇之情況下作出各種修改。因此,本發明僅受隨附申請專利範圍限制。
101‧‧‧晶粒
102‧‧‧晶粒
111‧‧‧線圈
112‧‧‧線圈
201‧‧‧薄化晶粒
202‧‧‧薄化晶粒
203‧‧‧薄化晶粒
211‧‧‧線圈
212‧‧‧線圈
213‧‧‧線圈
300‧‧‧裝置
302‧‧‧貫穿基板線圈
302a‧‧‧第一端
302b‧‧‧第二端
303‧‧‧下絕緣材料層
305‧‧‧基板
306a‧‧‧引線
306b‧‧‧引線
308a‧‧‧通路
308b‧‧‧通路
400‧‧‧半導體裝置
402‧‧‧貫穿基板線圈
405‧‧‧基板
500‧‧‧半導體裝置
502‧‧‧貫穿基板線圈
505‧‧‧基板
506a‧‧‧引線
506b‧‧‧引線
507‧‧‧上絕緣材料層
508a‧‧‧通路
508b‧‧‧通路
600‧‧‧多晶粒半導體裝置
610‧‧‧第一晶粒
612‧‧‧貫穿基板線圈
615‧‧‧第一基板
616a‧‧‧引線
616b‧‧‧引線
617‧‧‧第一絕緣材料層
618a‧‧‧通路
618b‧‧‧通路
619‧‧‧晶粒附著材料
620‧‧‧第二晶粒
622‧‧‧前側線圈
625‧‧‧第二基板
626a‧‧‧引線
626b‧‧‧引線
627‧‧‧第二絕緣材料層
628a‧‧‧通路
700‧‧‧多晶粒半導體裝置
710‧‧‧第一晶粒
712‧‧‧第一貫穿基板線圈
715‧‧‧第一基板
716a‧‧‧引線
716b‧‧‧引線
717‧‧‧第一絕緣材料層
718a‧‧‧通路
718b‧‧‧通路
719‧‧‧第一晶粒附著材料
720‧‧‧第二晶粒
722‧‧‧第二貫穿基板線圈
725‧‧‧第二基板
726a‧‧‧引線
726b‧‧‧引線
727‧‧‧第二絕緣材料層
728a‧‧‧通路
728b‧‧‧通路
729‧‧‧第二晶粒附著材料
730‧‧‧第三晶粒
732‧‧‧第三線圈
735‧‧‧基板
736a‧‧‧引線
736b‧‧‧引線
737‧‧‧第三絕緣材料層
738a‧‧‧通路
801‧‧‧貫穿基板線圈
802‧‧‧通路
803‧‧‧通路
804‧‧‧引線
805‧‧‧引線
910‧‧‧區塊
920‧‧‧區塊
930‧‧‧區塊
940‧‧‧區塊
d1‧‧‧距離
d2‧‧‧距離
ø‧‧‧直徑
圖1係具有用於無線耦合之前側線圈之一多晶粒半導體裝置之一簡化透視圖。
圖2係具有用於無線耦合之前側線圈之一多晶粒半導體裝置之一簡化透視圖。
圖3A及圖3B係根據本發明之一實施例之具有用於無線通信之一貫穿基板線圈之一半導體裝置之簡化透視圖及橫截面圖。
圖3C係根據本發明之一實施例之一貫穿基板線圈之一簡化透視圖。
圖4係根據本發明之一實施例之具有用於無線通信之一貫穿基板線圈之一半導體裝置之一簡化透視圖。
圖5係根據本發明之一實施例之具有用於無線通信之一貫穿基板線圈之一半導體裝置之一簡化橫截面圖。
圖6係根據本發明之一實施例之具有用於無線通信之一貫穿基板線圈之一多晶粒半導體裝置之一簡化橫截面圖。
圖7係根據本發明之一實施例之具有用於無線通信之貫穿基板線圈之一多晶粒半導體裝置之一簡化橫截面圖。
圖8係根據本發明之一實施例之一貫穿基板線圈之一簡化透視圖。
圖9係繪示根據本發明之一實施例之用於形成具有一貫穿基板線圈之一半導體裝置之一方法的一流程圖。

Claims (20)

  1. 一種半導體裝置,其包括: 一基板;及 一實質上螺旋狀導體,其實質上延伸至該基板中且具有實質上垂直於該基板之一表面之一螺旋軸線。
  2. 如請求項1之半導體裝置,其中該實質上螺旋狀導體經組態以無線耦合至另一半導體裝置中之另一實質上螺旋狀導體。
  3. 如請求項1之半導體裝置,其進一步包括覆蓋該實質上螺旋狀導體之一絕緣材料層。
  4. 如請求項1之半導體裝置,其中該基板具有一厚度,且其中該實質上螺旋狀導體在該基板中延伸該厚度之至少一半。
  5. 如請求項1之半導體裝置,其中該實質上螺旋狀導體完全延伸穿過該基板。
  6. 如請求項1之半導體裝置,其中該基板係厚度介於約10 μm至約200 μm之間的一矽基板,且其中該實質上螺旋狀導體在該基板中延伸至少約30 μm。
  7. 如請求項1之半導體裝置,其中該實質上螺旋狀導體橫跨約80 μm至約600 μm之間的一範圍。
  8. 如請求項1之半導體裝置,其中該實質上螺旋狀導體之匝具有約15 μm至約75 μm之間的一橫跨寬度。
  9. 如請求項1之半導體裝置,其進一步包括該基板之一前側上之複數個電路元件,其中該實質上螺旋狀導體之對置端電連接至該複數個電路元件之至少一者。
  10. 一種半導體封裝,其包括: 一第一晶粒,其包含: 一第一基板,及 一第一實質上螺旋狀導體,其實質上延伸至該第一基板中且具有實質上垂直於該第一基板之一表面之一螺旋軸線;及 一第二晶粒,其包含: 一第二基板,及 一第二實質上螺旋狀導體, 其中該第一實質上螺旋狀導體及該第二實質上螺旋狀導體係無線耦合的。
  11. 如請求項10之半導體封裝,其中該第一實質上螺旋狀導體及該第二實質上螺旋狀導體經組態以藉由電感耦合來無線通信。
  12. 如請求項10之半導體封裝,其中該第一實質上螺旋狀導體及該第二實質上螺旋狀導體經組態以藉由電容耦合來無線通信。
  13. 如請求項10之半導體封裝,其中該第一實質上螺旋狀導體及該第二實質上螺旋狀導體之各者橫跨約80 μm至約600 μm之間的一範圍。
  14. 如請求項10之半導體封裝,其中該第一實質上螺旋狀導體及該第二實質上螺旋狀導體係至少實質上同軸對準的。
  15. 如請求項10之半導體封裝,其中該第一基板具有一厚度,且其中該第一實質上螺旋狀導體在該基板中延伸該厚度之至少一半。
  16. 如請求項10之半導體封裝,其中該第一實質上螺旋狀導體完全延伸穿過該第一基板。
  17. 如請求項10之半導體封裝,其中該第二實質上螺旋狀導體實質上延伸至該第二基板中。
  18. 如請求項10之半導體封裝,其中該第一晶粒及該第二晶粒依一前後配置堆疊。
  19. 一種半導體封裝,其包括: 複數個晶粒,其等配置成一堆疊,各晶粒包含一基板及一實質上螺旋狀導體,該實質上螺旋狀導體具有實質上垂直於該基板之一表面之一螺旋軸線, 其中該複數個晶粒之相鄰者藉由各自實質上螺旋狀導體來無線耦合,且 其中該複數個晶粒之至少一者之該實質上螺旋狀導體實質上延伸至該至少一晶粒之該基板中。
  20. 如請求項19之半導體封裝,其中該複數個晶粒包含兩個以上晶粒。
TW107113945A 2017-05-02 2018-04-25 具有用於無線信號及功率耦合之貫穿基板線圈之半導體裝置 TWI689074B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/584,310 US20180323253A1 (en) 2017-05-02 2017-05-02 Semiconductor devices with through-substrate coils for wireless signal and power coupling
US15/584,310 2017-05-02

Publications (2)

Publication Number Publication Date
TW201907538A true TW201907538A (zh) 2019-02-16
TWI689074B TWI689074B (zh) 2020-03-21

Family

ID=64014210

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107113945A TWI689074B (zh) 2017-05-02 2018-04-25 具有用於無線信號及功率耦合之貫穿基板線圈之半導體裝置

Country Status (4)

Country Link
US (1) US20180323253A1 (zh)
CN (1) CN110709985A (zh)
TW (1) TWI689074B (zh)
WO (1) WO2018204013A1 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10872843B2 (en) 2017-05-02 2020-12-22 Micron Technology, Inc. Semiconductor devices with back-side coils for wireless signal and power coupling
US20180323369A1 (en) 2017-05-02 2018-11-08 Micron Technology, Inc. Inductors with through-substrate via cores
US10134671B1 (en) 2017-05-02 2018-11-20 Micron Technology, Inc. 3D interconnect multi-die inductors with through-substrate via cores
CN115966548B (zh) * 2021-09-17 2024-03-12 上海玻芯成微电子科技有限公司 一种电感器及芯片
CN118899301B (zh) * 2023-04-28 2025-12-30 长鑫存储技术有限公司 电感耦合无线通信结构及其制备方法、半导体封装结构

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2830670A1 (fr) * 2001-10-10 2003-04-11 St Microelectronics Sa Inductance et son procede de fabrication
JP5258343B2 (ja) * 2008-03-27 2013-08-07 ルネサスエレクトロニクス株式会社 半導体装置及び半導体集積回路
US7928525B2 (en) * 2008-04-25 2011-04-19 Qimonda Ag Integrated circuit with wireless connection
US7842580B2 (en) * 2008-05-19 2010-11-30 International Business Machines Corporation Structure and method for buried inductors for ultra-high resistivity wafers for SOI/RF SiGe applications
JP5671200B2 (ja) * 2008-06-03 2015-02-18 学校法人慶應義塾 電子回路
US8697574B2 (en) * 2009-09-25 2014-04-15 Infineon Technologies Ag Through substrate features in semiconductor substrates
US20110169641A1 (en) * 2010-01-14 2011-07-14 Rfmarq, Inc. System and Method To Embed A Wireless Communication Device Into Semiconductor Packages
JP5110178B2 (ja) * 2010-04-13 2012-12-26 株式会社デンソー 半導体装置およびその製造方法
US8921976B2 (en) * 2011-01-25 2014-12-30 Stmicroelectronics, Inc. Using backside passive elements for multilevel 3D wafers alignment applications
US9064631B2 (en) * 2012-01-13 2015-06-23 Taiwan Semiconductor Manufacturing Co., Ltd. Through-chip interface (TCI) structure for wireless chip-to-chip communication
CN102800647A (zh) * 2012-08-22 2012-11-28 上海宏力半导体制造有限公司 立体螺旋电感及其形成方法
CN103107166A (zh) * 2013-01-23 2013-05-15 华中科技大学 一种三维堆叠封装芯片中的电感及无线耦合通信系统
US8941212B2 (en) * 2013-02-06 2015-01-27 Taiwan Semiconductor Manufacturing Co., Ltd. Helical spiral inductor between stacking die
US10115661B2 (en) * 2013-02-08 2018-10-30 Qualcomm Incorporated Substrate-less discrete coupled inductor structure
KR101456795B1 (ko) * 2013-08-26 2014-10-31 숭실대학교산학협력단 칩 간 무선 전력 전송을 위한 안테나
US9165791B2 (en) * 2013-10-31 2015-10-20 Qualcomm Incorporated Wireless interconnects in an interposer
US10032850B2 (en) * 2016-05-11 2018-07-24 Texas Instruments Incorporated Semiconductor die with back-side integrated inductive component
US10026546B2 (en) * 2016-05-20 2018-07-17 Qualcomm Incorported Apparatus with 3D wirewound inductor integrated within a substrate
CN106206553A (zh) * 2016-08-22 2016-12-07 西安电子科技大学 一种基于硅通孔阵列的三维螺旋电感器
CN106449550B (zh) * 2016-11-10 2020-05-12 成都线易科技有限责任公司 芯片封装模块

Also Published As

Publication number Publication date
US20180323253A1 (en) 2018-11-08
CN110709985A (zh) 2020-01-17
TWI689074B (zh) 2020-03-21
WO2018204013A1 (en) 2018-11-08

Similar Documents

Publication Publication Date Title
CN110603635B (zh) 具有用于无线信号及功率耦合的背侧线圈的半导体装置
TWI689074B (zh) 具有用於無線信號及功率耦合之貫穿基板線圈之半導體裝置
KR20240090512A (ko) 멀티-다이 스태킹에서의 적층된 인덕터
TWI680552B (zh) 具有貫穿基板通路核心的三維互連多晶粒電感器
US10446486B2 (en) Multi-die inductors with coupled through-substrate via cores
US9921640B2 (en) Integrated voltage regulators with magnetically enhanced inductors
US20090201113A1 (en) Integrated inductor structure and method of fabrication
CN113228266A (zh) 具有集成电压调节器的集成电路封装
EP2648215A2 (en) Method and apparatus providing integrated circuit system with interconnected stacked device wafers
JP6476132B2 (ja) 基板内結合インダクタ構造
TW201131592A (en) Inductors and methods for integrated circuits
CN103972207A (zh) 堆叠管芯之间的螺旋形螺旋电感器
US11723222B2 (en) Integrated circuit (IC) package with integrated inductor having core magnetic field (B field) extending parallel to substrate
TWI721771B (zh) 積體電路及其形成方法
TWI590269B (zh) 三維對稱型垂直變壓器
WO2009118694A1 (en) Integrated 3d high density and high quality inductive element
CN111129303A (zh) 纠缠电感结构的纠缠载流结构
WO2024177651A1 (en) Integrated circuit (ic) package including an inductive device formed in a conductive routing region