[go: up one dir, main page]

TW201836020A - 半導體裝置及半導體裝置的製造方法 - Google Patents

半導體裝置及半導體裝置的製造方法 Download PDF

Info

Publication number
TW201836020A
TW201836020A TW107103370A TW107103370A TW201836020A TW 201836020 A TW201836020 A TW 201836020A TW 107103370 A TW107103370 A TW 107103370A TW 107103370 A TW107103370 A TW 107103370A TW 201836020 A TW201836020 A TW 201836020A
Authority
TW
Taiwan
Prior art keywords
insulator
oxide
region
conductor
transistor
Prior art date
Application number
TW107103370A
Other languages
English (en)
Inventor
山崎舜平
遠藤佑太
修平
Original Assignee
日商半導體能源研究所股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商半導體能源研究所股份有限公司 filed Critical 日商半導體能源研究所股份有限公司
Publication of TW201836020A publication Critical patent/TW201836020A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6755Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/50Peripheral circuit region structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B41/00Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
    • H10B41/70Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/60Capacitors
    • H10D1/68Capacitors having no potential barriers
    • H10D1/692Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • H10D30/6733Multi-gate TFTs
    • H10D30/6734Multi-gate TFTs having gate electrodes arranged on both top and bottom sides of the channel, e.g. dual-gate TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/08Manufacture or treatment characterised by using material-based technologies using combinations of technologies, e.g. using both Si and SiC technologies or using both Si and Group III-V technologies
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/421Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
    • H10D86/423Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/451Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/481Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D87/00Integrated devices comprising both bulk components and either SOI or SOS components on the same substrate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D88/00Three-dimensional [3D] integrated devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass
    • H10W20/42
    • H10W20/435
    • H10P14/22
    • H10P14/3434
    • H10P14/6329
    • H10P14/69391
    • H10P50/20
    • H10P52/00
    • H10P76/2041
    • H10P95/70

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Thin Film Transistor (AREA)
  • Physics & Mathematics (AREA)
  • Semiconductor Memories (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Non-Volatile Memory (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Geometry (AREA)

Abstract

半導體裝置包括:包括彼此相鄰的第一區域和第二區域以及以夾著所述第一區域及所述第二區域的方式設置的第三區域和第四區域的第一氧化物;第一區域上的第二氧化物;第二氧化物上的第一絕緣體;第一絕緣體上的第一導電體;設置在第二氧化物上及第一絕緣體及第一導電體的側面上的第二絕緣體;設置於第二區域上及第二絕緣體的側面上的第三絕緣體;隔著第三絕緣體設置在第二區域上且隔著第三絕緣體設置在第二絕緣體的側面上的第二導電體;覆蓋第一氧化物、第二氧化物、第一絕緣體、第一導電體、第二絕緣體、第三絕緣體及第二導電體並與第三區域及第四區域接觸的第四絕緣體。

Description

半導體裝置及半導體裝置的製造方法
[0001] 本發明的一個實施方式係關於一種半導體裝置及半導體裝置的製造方法。此外,本發明的一個實施方式係關於一種半導體晶圓、模組以及電子裝置。   [0002] 注意,在本說明書等中,半導體裝置是指能夠藉由利用半導體特性而工作的所有裝置。除了電晶體等的半導體元件之外,半導體電路、運算裝置或記憶體裝置也是半導體裝置的一個實施方式。顯示裝置(液晶顯示裝置、發光顯示裝置等)、投影裝置、照明設備、電光裝置、蓄電裝置、記憶體裝置、半導體電路、成像裝置及電子裝置等有時包括半導體裝置。   [0003] 注意,本發明的一個實施方式不侷限於上述技術領域。本說明書等所公開的發明的一個實施方式係關於一種物體、方法或製造方法。另外,本發明的一個實施方式係關於一種製程(process)、機器(machine)、產品(manufacture)或者組合物(composition of matter)。
[0004] 近年來,已對半導體裝置進行開發,主要使用LSI、CPU、記憶體。CPU是包括從半導體晶圓分開的半導體積體電路(至少包括電晶體及記憶體)且形成有作為連接端子的電極的半導體元件的集合體。   [0005] LSI、CPU、記憶體等的半導體電路(IC晶片)安裝在電路基板例如印刷線路板上,並用作各種電子裝置的構件之一。   [0006] 此外,藉由使用形成在具有絕緣表面的基板上的半導體薄膜構成電晶體的技術受到注目。該電晶體被廣泛地應用於積體電路(IC)、影像顯示裝置(簡單地記載為顯示裝置)等電子裝置。作為可以應用於電晶體的半導體薄膜,矽類半導體材料被廣泛地周知。但是,作為其他材料,氧化物半導體受到關注。   [0007] 已知使用氧化物半導體的電晶體的非導通狀態下的洩漏電流極小。例如,應用了使用氧化物半導體的電晶體的洩漏電流小的特性的低功耗CPU等已被公開(參照專利文獻1)。   [0008] 另外,公開了如下技術:為了提高電晶體的載子移動率,層疊電子親和力(或導帶底能階)不同的氧化物半導體層的技術(參照專利文獻2及專利文獻3)。   [0009] 近年來,隨著電子裝置的小型化和輕量化,對高密度地集成有電晶體等的積體電路的要求提高。此外,有提高包含積體電路的半導體裝置的生產率的需求。   [0010] 作為氧化物半導體,例如,已知除了如氧化銦、氧化鋅等單元金屬氧化物之外還有多元金屬氧化物。在多元金屬氧化物中,有關In-Ga-Zn氧化物(以下也稱為IGZO)的研究尤為火熱。   [0011] 藉由對IGZO的研究,在氧化物半導體中,發現了既不是單晶也不是非晶的CAAC(c-axis aligned crystalline:c軸配向結晶)結構及nc(nanocrystalline:奈米晶)結構(參照非專利文獻1至非專利文獻3)。非專利文獻1及非專利文獻2中公開了一種使用具有CAAC結構的氧化物半導體製造電晶體的技術。非專利文獻4及非專利文獻5中公開了一種比CAAC結構及nc結構的結晶性更低的氧化物半導體中也具有微小的結晶。   [0012] 將IGZO用於活性層的電晶體具有極低的關態電流(參照非專利文獻6),已知有利用了該特性的LSI及顯示器(參照非專利文獻7及非專利文獻8)。   [0013]   [專利文獻1]日本專利申請公開第2012-257187號公報   [專利文獻2]日本專利申請公開第2011-124360號公報   [專利文獻3]日本專利申請公開第2011-138934號公報   [0014]   [非專利文獻1] S. Yamazaki et al., “SID Symposium Digest of Technical Papers”, 2012, volume 43, issue 1, p.183-186   [非專利文獻2] S. Yamazaki et al., “Japanese Journal of Applied Physics”, 2014, volume 53, Number 4S, p.04ED18-1-04ED18-10   [非專利文獻3] S. Ito et al., “The Proceedings of AM-FPD’13 Digest of Technical Papers”, 2013, p.151-154   [非專利文獻4] S. Yamazaki et al., “ECS Journal of Solid State Science and Technology”, 2014, volume 3, issue 9, p.Q3012-Q3022   [非專利文獻5] S. Yamazaki, “ECS Transactions”, 2014, volume 64, issue 10, p.155-164   [非專利文獻6] K. Kato et al., “Japanese Journal of Applied Physics”, 2012, volume 51, p.021201-1-021201-7   [非專利文獻7] S. Matsuda et al., “2015 Symposium on VLSI Technology Digest of Technical Papers”, 2015, p.T216-T217   [非專利文獻8] S. Amano et al., “SID Symposium Digest of Technical Papers”, 2010, volume 41, issue 1, p.626-629
[0015] 本發明的一個實施方式的目的之一是提供一種能夠實現微型化或高積體化的半導體裝置。本發明的一個實施方式的目的之一是提供一種生產率高的半導體裝置。本發明的一個實施方式的目的之一是提供一種設計彈性高的半導體裝置。本發明的一個實施方式的目的之一是提供一種能夠抑制功耗的半導體裝置。   [0016] 本發明的一個實施方式的目的之一是提供一種製程被簡化的半導體裝置及其製造方法。另外,本發明的一個實施方式的目的之一是提供一種面積被縮小的半導體裝置及其製造方法。   [0017] 本發明的一個實施方式的目的之一是提供一種具有優良的電特性的半導體裝置。本發明的一個實施方式的目的之一是提供一種能夠長期間保持資料的半導體裝置。本發明的一個實施方式的目的之一是提供一種資料寫入速度快的半導體裝置。本發明的一個實施方式的目的之一是提供一種新穎的半導體裝置。   [0018] 注意,上述目的的記載不妨礙其他目的的存在。此外,本發明的一個實施方式並不需要實現所有上述目的。另外,這些目的之外的目的根據說明書、圖式、申請專利範圍等的記載來看是自然明瞭的,可以從說明書、圖式、申請專利範圍等的記載得出上述以外的目的。   [0019] 本發明的一個實施方式的半導體裝置包括:包括彼此相鄰的第一區域和第二區域以及以夾著所述第一區域及所述第二區域的方式設置的第三區域和第四區域的第一氧化物;第一區域上的第二氧化物;第二氧化物上的第一絕緣體;第一絕緣體上的第一導電體;設置在第二氧化物上及第一絕緣體及第一導電體的側面上的第二絕緣體;設置於第二區域上及第二絕緣體的側面上的第三絕緣體;隔著第三絕緣體設置在第二區域上且隔著第三絕緣體設置在第二絕緣體的側面上的第二導電體;覆蓋第一氧化物、第二氧化物、第一絕緣體、第一導電體、第二絕緣體、第三絕緣體及第二導電體並與第三區域及第四區域接觸的第四絕緣體。   [0020] 本發明的一個實施方式的包括電晶體及電容器的半導體裝置包括:包括彼此相鄰的第一區域和第二區域以及以夾著所述第一區域及所述第二區域的方式設置的第三區域和第四區域的第一氧化物;第一區域上的第二氧化物;第二氧化物上的第一絕緣體;第一絕緣體上的第一導電體;設置在第二氧化物上及第一絕緣體及第一導電體的側面上的第二絕緣體;設置在第二區域上及第二絕緣體的側面上的第三絕緣體;隔著第三絕緣體設置於第二區域上且隔著第三絕緣體設置在第二絕緣體的側面上的第二導電體;覆蓋第一氧化物、第二氧化物、第一絕緣體、第一導電體、第二絕緣體、第三絕緣體及第二導電體並與第三區域及第四區域接觸的第四絕緣體。其中,第一區域的一部分用作電晶體的通道形成區,第一絕緣體用作電晶體的閘極絕緣膜,第一導電體用作電晶體的閘極電極,第二區域用作電容器的第一電極,第三絕緣體用作電容器的電介質,第二導電體用作電容器的第二電極。   [0021] 在上述半導體裝置中,第四區域與第二區域相鄰,第三區域用作電晶體的源極和汲極中的一方,第二區域及第四區域用作電晶體的源極和汲極中的另一方。   [0022] 在上述半導體裝置中,第一氧化物設置在第三導電體上,第四區域的下表面接觸與第三導電體的上表面。   [0023] 本發明的一個實施方式的半導體裝置包括:包括第一區域以及以夾著所述第一區域的方式設置的第二區域和第三區域的第一氧化物;第一區域上的第二氧化物;第二氧化物上的第一絕緣體;第一絕緣體上的第一導電體;設置在第二氧化物上及第一絕緣體及第一導電體的側面上的第二絕緣體;設置於第二區域上及第二絕緣體的側面上的第三絕緣體;隔著第三絕緣體設置在第二區域上且隔著第三絕緣體設置在第二絕緣體的側面上的第二導電體;覆蓋第一氧化物、第二氧化物、第一絕緣體、第一導電體、第二絕緣體、第三絕緣體及第二導電體並與第三區域接觸的第四絕緣體。   [0024] 本發明的一個實施方式的包括電晶體及電容器的半導體裝置包括:包括第一區域以及以夾著所述第一區域的方式設置的第二區域和第三區域的第一氧化物;第一區域上的第二氧化物;第二氧化物上的第一絕緣體;第一絕緣體上的第一導電體;設置在第二氧化物上及第一絕緣體及第一導電體的側面上的第二絕緣體;設置在第二區域上及第二絕緣體的側面上的第三絕緣體;隔著第三絕緣體設置於第二區域上且隔著第三絕緣體設置在第二絕緣體的側面上的第二導電體;覆蓋第一氧化物、第二氧化物、第一絕緣體、第一導電體、第二絕緣體、第三絕緣體及第二導電體並與第三區域接觸的第四絕緣體。其中,第一區域的一部分用作電晶體的通道形成區,第一絕緣體用作電晶體的閘極絕緣膜,第一導電體用作電晶體的閘極電極,第二區域用作電容器的第一電極,第三絕緣體用作電容器的電介質,第二導電體用作電容器的第二電極。   [0025] 在上述半導體裝置中,第一區域比第三區域的載子密度低。   [0026] 在上述結構中,第一氧化物包含In、元素M(M為Al、Ga、Y或Sn)及Zn。   [0027] 在上述結構中,第二氧化物包含In、元素M(M為Al、Ga、Y或Sn)及Zn。   [0028] 在上述半導體裝置中,第二絕緣體包含含有鋁和鉿中的一者或兩者的氧化物。   [0029] 根據本發明的一個實施方式,可以提供一種能夠實現微型化或高積體化的半導體裝置。根據本發明的一個實施方式,可以提供一種生產率高的半導體裝置。根據本發明的一個實施方式,可以提供一種設計彈性高的半導體裝置。根據本發明的一個實施方式,可以提供一種能夠抑制功耗的半導體裝置。   [0030] 根據本發明的一個實施方式,可以提供一種其製程簡化的半導體裝置以及其製造方法。根據本發明的一個實施方式,可以提供一種面積被縮小的半導體裝置以及其製造方法。   [0031] 根據本發明的一個實施方式,可以提供一種具有優良的電特性的半導體裝置。根據本發明的一個實施方式,可以提供一種能夠長期間保持資料的半導體裝置。根據本發明的一個實施方式,可以提供一種資料寫入速度快的半導體裝置。根據本發明的一個實施方式,可以提供一種新穎的半導體裝置。   [0032] 注意,這些效果的記載不妨礙其他效果的存在。此外,本發明的一個實施方式並不需要具有所有上述效果。另外,這些效果之外的效果根據說明書、圖式、申請專利範圍等的記載來看是自然明瞭的,可以從說明書、圖式、申請專利範圍等的記載得出上述以外的效果。
[0034] 下面,參照圖式對實施方式進行說明。但是,所屬技術領域的通常知識者可以很容易地理解一個事實,就是實施方式可以以多個不同形式來實施,其方式和詳細內容可以在不脫離本發明的精神及其範圍的條件下被變換為各種各樣的形式。因此,本發明不應該被解釋為僅限定在下面的實施方式所記載的內容中。   [0035] 在圖式中,為便於清楚地說明,有時誇大表示大小、層的厚度或區域。因此,本發明並不一定限定於上述尺寸。此外,在圖式中,示意性地示出理想的例子,因此本發明不侷限於圖式所示的形狀或數值等。例如,在實際的製程中,有時由於蝕刻等處理而層或光阻遮罩等非意圖性地被減薄,但是為了便於理解有時省略圖示。另外,在圖式中,有時在不同的圖式之間共同使用相同的元件符號來表示相同的部分或具有相同功能的部分,而省略其重複說明。此外,當表示具有相同功能的部分時有時使用相同的陰影線,而不特別附加元件符號。   [0036] 另外,尤其在俯視圖(也稱為平面圖)或透視圖等中,為了便於對發明的理解,有時省略部分組件的記載。另外,有時省略部分隱藏線等的記載。   [0037] 此外,在本說明書等中,為了方便起見,附加了第一、第二等序數詞,而其並不表示製程順序或疊層順序。因此,例如可以將“第一”適當地替換為“第二”或“第三”等來進行說明。此外,本說明書等所記載的序數詞與用於指定本發明的一個實施方式的序數詞有時不一致。   [0038] 在本說明書等中,為方便起見,使用了“上”、“下”等表示配置的詞句,以參照圖式說明組件的位置關係。另外,組件的位置關係根據描述各組件的方向適當地改變。因此,不侷限於本說明書中所說明的詞句,可以根據情況適當地更換。   [0039] 例如,在本說明書等中,當明確地記載為“X與Y連接”時,意味著如下情況:X與Y電連接;X與Y在功能上連接;X與Y直接連接。因此,不侷限於規定的連接關係(例如,圖式或文中所示的連接關係等),圖式或文中所示的連接關係以外的連接關係也包含於圖式或文中所記載的內容中。   [0040] 這裡,X和Y為物件(例如,裝置、元件、電路、佈線、電極、端子、導電膜及層等)。   [0041] 作為X與Y直接連接的情況的一個例子,可以舉出在X與Y之間沒有連接能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻器、二極體、顯示元件、發光元件及負載等),並且X與Y沒有藉由能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻器、二極體、顯示元件、發光元件及負載等)連接的情況。   [0042] 作為X與Y電連接的情況的一個例子,例如可以在X與Y之間連接一個以上的能夠電連接X與Y的元件(例如開關、電晶體、電容器、電感器、電阻器、二極體、顯示元件、發光元件及負載等)。另外,開關具有控制開啟和關閉的功能。換言之,藉由使開關處於導通狀態(開啟狀態)或非導通狀態(關閉狀態)來控制是否使電流流過。或者,開關具有選擇並切換電流路徑的功能。另外,X與Y電連接的情況包括X與Y直接連接的情況。   [0043] 作為X與Y在功能上連接的情況的一個例子,例如可以在X與Y之間連接一個以上的能夠在功能上連接X與Y的電路(例如,邏輯電路(反相器、NAND電路、NOR電路等)、信號轉換電路(DA轉換電路、AD轉換電路、伽瑪校正電路等)、電位位準轉換電路(電源電路(升壓電路、降壓電路等)、改變信號的電位位準的位準轉移電路等)、電壓源、電流源、切換電路、放大電路(能夠增大信號振幅或電流量等的電路、運算放大器、差動放大電路、源極隨耦電路、緩衝電路等)、信號生成電路、記憶體電路、控制電路等)。注意,例如,即使在X與Y之間夾有其他電路,當從X輸出的信號傳送到Y時,也可以說X與Y在功能上是連接著的。另外,X與Y在功能上連接的情況包括X與Y直接連接的情況及X與Y電連接的情況。   [0044] 在本說明書等中,電晶體是指至少包括閘極、汲極以及源極這三個端子的元件。電晶體在汲極(汲極端子、汲極區域或汲極電極)與源極(源極端子、源極區域或源極電極)之間具有通道形成區,並且藉由通道形成區電流能夠流過源極和汲極之間。注意,在本說明書等中,通道形成區是指電晶體的半導體層中電流主要流過的區域。   [0045] 另外,在使用極性不同的電晶體的情況或電路工作中的電流方向變化的情況等下,源極及汲極的功能有時相互調換。因此,在本說明書等中,有時源極和汲極可以相互調換。   [0046] 注意,通道長度例如是指電晶體的俯視圖中的半導體(或在電晶體處於導通狀態時,在半導體中電流流過的部分)和閘極電極互相重疊的區域或者形成通道的區域中的源極(源極區域或源極電極)和汲極(汲極區域或汲極電極)之間的距離。另外,在一個電晶體中,通道長度不一定在所有的區域中成為相同的值。也就是說,一個電晶體的通道長度有時不限於一個值。因此,在本說明書中,通道長度是形成通道的區域中的任一個值、最大值、最小值或平均值。   [0047] 通道寬度例如是指半導體(或在電晶體處於導通狀態時,在半導體中電流流過的部分)和閘極電極互相重疊的區域或者其中形成通道的區域中的源極與汲極相對的部分的長度。另外,在一個電晶體中,通道寬度不一定在所有的區域中成為相同的值。也就是說,一個電晶體的通道寬度有時不限於一個值。因此,在本說明書中,通道寬度是形成通道的區域中的任一個值、最大值、最小值或平均值。   [0048] 另外,根據電晶體的結構,有時形成通道的區域中的實際上的通道寬度(以下,也稱為“實效通道寬度”)和電晶體的俯視圖所示的通道寬度(以下,也稱為“外觀上的通道寬度”)不同。例如,在閘極電極覆蓋半導體的側面的情況下,有時因為實效通道寬度大於外觀上的通道寬度,所以不能忽略其影響。例如,在微型且閘極電極覆蓋半導體的側面的電晶體中,有時形成在半導體的側面的通道形成區的比例增高。在此情況下,實效通道寬度大於外觀上的通道寬度。   [0049] 在此情況下,有時難以藉由實測估計實效通道寬度。例如,要從設計值估算出實效通道寬度,需要假定半導體的形狀是已知的。因此,當半導體的形狀不清楚時,難以準確地測量實效通道寬度。   [0050] 於是,在本說明書中,有時將外觀上的通道寬度稱為“圍繞通道寬度(SCW:Surrounded Channel Width)”。此外,在本說明書中,在簡單地表示為“通道寬度”時,有時是指圍繞通道寬度或外觀上的通道寬度。或者,在本說明書中,在簡單地表示“通道寬度”時,有時表示實效通道寬度。注意,藉由對剖面TEM影像等進行分析等,可以決定通道長度、通道寬度、實效通道寬度、外觀上的通道寬度、圍繞通道寬度等的值。   [0051] 注意,半導體的雜質例如是指半導體的主要成分之外的元素。例如,濃度小於0.1原子%的元素可以說是雜質。有時由於包含雜質,例如造成半導體的DOS (Density of States:態密度)變高,結晶性降低等。當半導體是氧化物半導體時,作為改變半導體的特性的雜質,例如有第1族元素、第2族元素、第13族元素、第14族元素、第15族元素以及除氧化物半導體的主要成分外的過渡金屬等。例如,有氫、鋰、鈉、矽、硼、磷、碳、氮等。在半導體是氧化物半導體的情況下,有時水也作為雜質起作用。另外,在半導體是氧化物半導體時,有時例如由於雜質的進入導致氧空位的產生。此外,在半導體是矽時,作為改變半導體特性的雜質,例如有氧、除氫之外的第1族元素、第2族元素、第13族元素、第15族元素等。   [0052] 注意,在本說明書等中,氧氮化矽膜是指氧含量大於氮含量的化合物膜。例如,較佳的是,氧的濃度為55原子%以上且65原子%以下,氮的濃度為1原子%以上且20原子%以下,矽的濃度為25原子%以上且35原子%以下,並且氫的濃度為0.1原子%以上且10原子%以下的範圍內。另外,氮氧化矽膜是指氮含量大於氧含量的化合物膜。例如,較佳的是,氮的濃度為55原子%以上且65原子%以下,氧的濃度為1原子%以上且20原子%以下,矽的濃度為25原子%以上且35原子%以下,並且氫的濃度為0.1原子%以上且10原子%以下的範圍內。   [0053] 另外,在本說明書等中,可以將“膜”和“層”相互調換。例如,有時可以將“導電層”變換為“導電膜”。此外,例如,有時可以將“絕緣膜”變換為“絕緣層”。   [0054] 另外,在本說明書等中,可以將“絕緣體”換稱為“絕緣膜”或“絕緣層”。另外,可以將“導電體”換稱為“導電膜”或“導電層”。另外,可以將“半導體”換稱為“半導體膜”或“半導體層”。   [0055] 另外,除非特別敘述,本說明書等所示的電晶體為場效應電晶體。此外,除非特別敘述,本說明書等所示的電晶體為n通道型電晶體。由此,除非特別敘述,其臨界電壓(也稱為“Vth”)大於0V。   [0056] 在本說明書等中,“平行”是指兩條直線形成的角度為-10°以上且10°以下的狀態。因此,也包括該角度為-5°以上且5°以下的狀態。“大致平行”是指兩條直線形成的角度為-30°以上且30°以下的狀態。另外,“垂直”是指兩條直線的角度為80°以上且100°以下的狀態。因此,也包括該角度為85°以上且95°以下的狀態。“大致垂直”是指兩條直線形成的角度為60°以上且120°以下的狀態。   [0057] 另外,在本說明書中,六方晶系包括三方晶系和菱方晶系。   [0058] 注意,在本說明書中,障壁膜是指具有抑制氫等雜質及氧的透過的功能的膜,在該障壁膜具有導電性的情況下,有時被稱為導電障壁膜。   [0059] 在本說明書等中,金屬氧化物(metal oxide)是指廣義上的金屬的氧化物。金屬氧化物被分類為氧化物絕緣體、氧化物導電體(包括透明氧化物導電體)和氧化物半導體(Oxide Semiconductor,也可以簡稱為OS)等。例如,在將金屬氧化物用於電晶體的活性層的情況下,有時將該金屬氧化物稱為氧化物半導體。換言之,可以將OS FET稱為包含氧化物或氧化物半導體的電晶體。   [0060] 實施方式1   下面,對包括根據本發明的一個實施方式的電晶體200的半導體裝置的一個例子進行說明。   [0061] á半導體裝置的結構實例1ñ   圖1A、圖1B及圖1C是根據本發明的一個實施方式的電晶體200、電容器100及電晶體200周邊的俯視圖及剖面圖。另外,在本說明書中,將具有一個電容器及至少一個電晶體的半導體裝置稱為單元。   [0062] 圖1A是具有電晶體200及電容器100的單元600的俯視圖。另外,圖1B及圖1C是單元600的剖面圖。在此,圖1B是沿著圖1A中的點劃線A1-A2所示的部位的剖面圖,該剖面圖相當於電晶體200的通道長度方向上的剖面圖。另外,圖1C是沿著圖1A中的點劃線A3-A4所示的部位的剖面圖,該剖面圖相當於電晶體200的通道寬度方向上的剖面圖。在圖1A的俯視圖中,為了圖面的明瞭化省略了部分組件。另外,在圖1A至圖1C中,為了圖面的明瞭化僅對部分組件附加了元件符號。另外,在圖5A至圖5C中對圖1A至圖1C所示的單元600的各組件附加了元件符號,將在後面進行詳細說明。   [0063] 在圖1A至圖1C所示的單元600中,藉由將電晶體200與電容器100設置在同一層中,可以將構成電晶體200的部分組件兼用作構成電容器100的部分組件。也就是說,可以將電晶體200的部分組件用作電容器100的部分組件。   [0064] 另外,藉由使電晶體200與整個電容器100或其一部分重疊,可以縮小電晶體200的投影面積及電容器100的投影面積的總面積。   [0065] 圖2A至圖2D是說明電容器100的俯視圖及剖面圖。圖2B是沿著圖2A所示的俯視圖的點劃線A5-A6所示的部位的剖面圖,圖2D是沿著圖2C所示的俯視圖的點劃線A5-A6所示的部位的剖面圖。另外,在圖2A及圖2C中,為了說明電容器100,省略圖2B及圖2D所示的導電體252d等的部分組件。另外,以虛線示出用作電容器100的第二電極的導電體120以及用作介電質的絕緣體130。   [0066] 如圖2A至圖2D所示,電容器100的面積由氧化物230a及氧化物230b的A5-A6方向的寬度及導電體120的A1-A2方向的寬度決定。也就是說,當單元600無法從圖2A及圖2B所示的電容器100獲得所需的電容值時,可以如圖2C及圖2D所示地增大氧化物230a及氧化物230b的A5-A6方向的寬度來增大電容值。   [0067] 藉由具有上述結構可以實現微型化或高積體化。另外,可以提高設計彈性。另外,電晶體200可以與電容器100藉由同一製程形成。由此,可以縮短製程,從而可以提高生產率。   [0068] á單元陣列的結構ñ   圖3A至圖4B示出本實施方式的單元陣列的一個例子。例如,藉由將圖1A至圖1C所示的包括電晶體200及電容器100的單元600以矩陣狀配置可以構成單元陣列。   [0069] 圖3A示出將圖1A至圖1C所示的單元600以矩陣狀配置的一個實施方式的電路圖。在圖3A中,配置在行方向上的單元600中的電晶體的第一閘極與共用的WL (WL01、WL02、WL03)電連接。另外,配置在列方向上的單元600中的電晶體的源極和汲極中的一方與共用的BL (BL01至BL06)電連接。另外,可以對各單元600中的電晶體設置第二閘極BG。此外,可以根據對BG施加的電位控制電晶體的臨界值。另外,單元600中的電容器的第一電極與電晶體的源極和汲極中的另一方電連接。此時,電容器的第一電極由構成電晶體的部分組件構成。另外,單元600中的電容器的第二電極與PL電連接。   [0070] 圖3B是圖3A中的包括與作為行的一部分的WL02和BL03電連接的單元600a以及與WL02和BL04電連接的單元600b的電路610的剖面圖。圖3B示出單元600a及單元600b的剖面圖。   [0071] 單元600a包括電晶體200a及電容器100a。單元600b包括電晶體200b及電容器100b。   [0072] 圖4A示出與圖3A不同方式的電路圖,其中將圖1A至圖1C所示的單元600以矩陣狀配置。在圖4A中,行方向上彼此相鄰的單元600中的電晶體的源極和汲極中的一方與共用的BL(BL01、BL02、BL03)電連接。另外,該BL還與列方向上配置的單元600中的電晶體的源極和汲極中的一方電連接。另外,行方向上彼此相鄰的單元600中的電晶體的第一閘極與不同的WL(WL01至WL06)電連接。另外,可以對各單元600中的電晶體設置第二閘極BG。此外,可以根據對BG施加的電位控制電晶體的臨界值。另外,單元600中的電容器的第一電極與電晶體的源極和汲極中的另一方電連接。此時,電容器的第一電極由構成電晶體的部分組件構成。另外,單元600中的電容器的第二電極與PL電連接。   [0073] 圖4B是圖4A中的包括與作為行的一部分的WL04和BL02電連接的單元600a以及與WL03和BL02電連接的單元600b的電路620的剖面圖。圖4B示出單元600a及單元600b的剖面圖。   [0074] 單元600a包括電晶體200a及電容器100a。單元600b包括電晶體200b及電容器100b。   [0075] 電晶體200a的源極和汲極中的一方與電晶體200b的源極和汲極中的一方都與BL02電連接。   [0076] [單元600]   本發明的一個實施方式的半導體裝置包括電晶體200、電容器100以及用作層間膜的絕緣體280。另外,還包括與電晶體200電連接的用作插頭的導電體252(導電體252a、導電體252b、導電體252c及導電體252d)。   [0077] 導電體252以與絕緣體280中的開口的內壁接觸的方式形成。在此,導電體252的頂面的高度和絕緣體280的頂面的高度可以大致相同。在電晶體200中,導電體252具有兩層結構,但是本發明不侷限於此。導電體252例如可以具有單層結構或三層以上的疊層結構。   [0078] [電晶體200]   如圖1A至圖1C及圖5A至圖5C所示,電晶體200包括基板(未圖示)上的絕緣體214及絕緣體216、埋入絕緣體214及絕緣體216中的導電體205、絕緣體216及導電體205上的絕緣體220、絕緣體220上的絕緣體222、絕緣體222上的絕緣體224、絕緣體224上的氧化物230(氧化物230a、氧化物230b及氧化物230c)、氧化物230上的絕緣體250、絕緣體250上的導電體260(導電體260a、導電體260b及導電體260c)、導電體260上的絕緣體270及絕緣體271、至少與絕緣體250及導電體260的側面接觸的絕緣體272、與氧化物230及絕緣體272接觸的絕緣體274。   [0079] 注意,雖然在電晶體200中示出如圖5A至圖5C那樣層疊氧化物230a、氧化物230b和氧化物230c的結構,但是本發明不侷限於此。例如,還可以為氧化物230a與氧化物230b的兩層結構或四層以上的疊層結構。例如,可以採用只設置有氧化物230b的單層或只設置有氧化物230b和氧化物230c的結構。注意,示出在電晶體200中層疊有導電體260a、氧化物230b和氧化物230c的結構,但是本發明不侷限於此。例如,可以採用單層結構、兩層結構或四層以上的疊層結構。   [0080] 圖6示出圖5B中的由虛線圍繞的通道附近的區域239的放大圖。   [0081] 如圖5B及圖6所示,氧化物230在用作電晶體200的通道形成區及後述的電容器100的第一電極的區域234與用作源極區域或汲極區域的區域231(區域231a及區域231b)之間包括接合區域232(接合區域232a及接合區域232b)。被用作源極區域或汲極區域的區域231是具有高載子密度及低電阻的區域。另外,被用作通道形成區的區域234是具有比被用作源極區域或汲極區域的區域231低的載子密度的區域。接合區域232是具有比被用作源極區域或汲極區域的區域231低且比被用作通道形成區的區域234高的載子密度的區域。就是說,接合區域232被用作通道形成區與源極區域或汲極區域之間的接合區域(junction region)。   [0082] 藉由設置接合區域232可以防止被用作源極區域或汲極區域的區域231與被用作通道形成區的區域234之間形成高電阻區域,而可以增大電晶體的通態電流。   [0083] 另外,接合區域232具有與用作閘極電極的導電體260或用作電容器的電極的導電體120重疊的區域。尤其是,接合區域232中與被用作閘極電極的導電體260重疊的區域有時具有所謂的重疊區域(也稱為Lov區域)的功能。   [0084] 區域231較佳為與絕緣體274接觸。較佳的是,區域231中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比接合區域232及區域234大。   [0085] 接合區域232具有與絕緣體272重疊的區域。較佳的是,接合區域232中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比區域234大。另一方面,較佳為接合區域232中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比區域231小。   [0086] 區域234與導電體260重疊。較佳的是,區域234位於接合區域232a和接合區域232b之間且區域234中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比區域231及接合區域232小。   [0087] 在氧化物230中,有時不能明確地檢測出區域231、接合區域232及區域234的邊界。各區域中檢測出的銦等金屬元素和氫及氮等雜質元素的至少一個的濃度在各區域間及各區域中逐漸變化(也將該變化稱為漸變(gradation))。就是說,優選越接近區域234的區域中的銦等金屬元素和氫及氮等雜質元素的濃度越小。亦即,區域232中的雜質濃度低於區域231中的雜質濃度。   [0088] 雖然在圖5B及圖6中區域234、區域231及接合區域232形成在氧化物230b中,但是不侷限於此,例如,也可以將區域234、區域231及接合區域232形成在氧化物230a或氧化物230c中。另外,雖然在圖5B及圖6中各區域的邊界以大致垂直於氧化物230的頂面的方式表示,但是本實施方式不侷限於此。例如,接合區域232有時具有如下形狀:在氧化物230b的表面附近向導電體260一側突出,在氧化物230b的底面附近向導電體252a一側或導電體252b一側縮退。   [0089] 在電晶體200中,作為氧化物230較佳為使用被用作氧化物半導體的金屬氧化物(以下也稱為氧化物半導體)。由於使用氧化物半導體的電晶體的非導通狀態下的洩漏電流(關態電流:off-state current)極小,所以可以提供功耗低的半導體裝置。此外,氧化物半導體可以利用濺射法等形成,所以可以用於構成高集成型半導體裝置的電晶體。   [0090] 另一方面,使用氧化物半導體的電晶體有時由於氧化物半導體中的雜質及氧空位而其電特性容易變動,因此其可靠性變低。包含在氧化物半導體中的氫與鍵合於金屬原子的氧起反應生成水,因此有時形成氧空位。當氫進入該氧空位時,有時產生作為載子的電子。因此,使用通道形成區中包含氧空位的氧化物半導體的電晶體容易具有常開啟特性。由此,較佳為儘可能減少通道形成區中的氧空位。   [0091] 尤其是,當在氧化物230中的形成有通道的區域234與被用作閘極絕緣膜的絕緣體250的介面存在氧空位時,容易發生電特性的變動,因此有時可靠性變低。   [0092] 於是,與氧化物230的區域234接觸的絕緣體250較佳為包含超過化學計量組成的氧(也稱為過量氧)。就是說,藉由使絕緣體250所包含的過量氧擴散到區域234,可以減少區域234中的氧空位。   [0093] 另外,較佳為以與絕緣體250接觸的方式設置絕緣體272。例如,絕緣體272較佳為具有抑制氧(例如,氧原子、氧分子等)的擴散的功能(不容易使上述氧透過)。當絕緣體272具有抑制氧的擴散的功能時,過量氧區域中的氧不會擴散到絕緣體274一側而被高效地供應到區域234。因此,氧化物230和絕緣體250的介面的氧空位的形成得到抑制,而可以提高電晶體200的可靠性。   [0094] 並且,電晶體200較佳為由防止水或氫等雜質進入的具有阻擋性的絕緣體覆蓋。具有阻擋性的絕緣體是指使用具有抑制氫原子、氫分子、水分子、氮原子、氮分子、氧化氮分子(N2 O、NO、NO2 等)、銅原子等雜質的擴散的功能(不容易使上述雜質透過)的絕緣材料的絕緣體。另外,較佳為使用具有抑制氧(例如,氧原子、氧分子等)的擴散的功能(不容易使上述氧透過)的絕緣材料。   [0095] 下面,說明包括根據本發明的一個實施方式的電晶體200的半導體裝置的詳細結構。   [0096] 被用作第二閘極電極的導電體205與氧化物230及導電體260重疊。   [0097] 在此,導電體205較佳為以通道寬度方向的長度大於氧化物230中的區域234的方式設置。尤其是,導電體205較佳為延伸到氧化物230中的區域234的外側的區域。就是說,較佳為在氧化物230的通道寬度方向的外側區域,導電體205和導電體260隔著絕緣體重疊。   [0098] 在此,導電體260有時被用作第一閘極電極。導電體205有時被用作第二閘極電極。在此情況下,藉由獨立地改變供應到導電體205的電位而不使其與供應到導電體260的電位聯動,可以控制電晶體200的臨界電壓。尤其是,藉由對導電體205供應負電位,可以使電晶體200的臨界電壓大於0V且可以減小關態電流。因此,可以減小對導電體260供應的電壓為0V時的汲極電流。   [0099] 另外,如圖5A至圖5C所示,導電體205與氧化物230及導電體260重疊。在此,較佳為在氧化物230的通道寬度方向的外側的區域中導電體205與導電體260重疊。就是說,較佳為在氧化物230的側面的外側導電體205和導電體260隔著絕緣體重疊。   [0100] 當具有上述結構時,在對導電體260及導電體205供應電位的情況下,從導電體260產生的電場和從導電體205產生的電場連接而形成閉合電路,可以覆蓋形成在氧化物230中的通道形成區。   [0101] 就是說,可以由被用作第一閘極電極的導電體260的電場和被用作第二閘極電極的導電體205的電場電圍繞區域234的通道形成區。在本說明書中,將由第一閘極電極的電場和第二閘極電極的電場電圍繞通道形成區的電晶體的結構稱為surrounded channel(S-channel:圍繞通道)結構。   [0102] 在導電體205中,以與絕緣體214及絕緣體216的開口的內壁接觸的方式形成有導電體205a,其內側形成有導電體205b。在此,導電體205a及導電體205b的頂面的高度與絕緣體216的頂面的高度可以大致相同。注意,示出在電晶體200中層疊有導電體205a和導電體205b的結構,但是本發明不侷限於此。例如,可以採用只設置有導電體205b的結構。   [0103] 在此,作為導電體205a較佳為使用具有抑制氫原子、氫分子、水分子、氮原子、氮分子、氧化氮分子(N2 O、NO、NO2 等)、銅原子等雜質的擴散的功能(不容易使上述雜質透過)的導電材料。另外,較佳為使用具有抑制氧(例如,氧原子、氧分子等中的至少一個)的擴散的功能(不容易使上述氧透過)的導電材料。在本說明書等中,“抑制雜質或氧的擴散的功能”是指抑制上述雜質和上述氧中的至少一個或全部的擴散的功能。   [0104] 藉由使導電體205a具有抑制氧擴散的功能,可以防止因導電體205b氧化而導致導電率的下降。作為具有抑制氧擴散的功能的導電材料,較佳為使用鉭、氮化鉭、釕或氧化釕等。因此,導電體205a可以為上述導電材料的單層或疊層。由此,可以抑制氫、水等雜質從絕緣體214的基板一側經過導電體205擴散到電晶體200一側。   [0105] 作為導電體205b,較佳為使用以鎢、銅或鋁為主要成分的導電材料。在圖式中,導電體205b具有單層結構,但是也可以具有疊層結構,例如,可以採用使用鈦、氮化鈦和上述導電材料而成的疊層結構。   [0106] 絕緣體214較佳為被用作防止水或氫等雜質從基板一側進入電晶體的阻擋絕緣膜。因此,作為絕緣體214較佳為使用具有抑制氫原子、氫分子、水分子、氮原子、氮分子、氧化氮分子(N2 O、NO、NO2 等)、銅原子等雜質的擴散的功能(不容易使上述雜質透過)的絕緣材料。另外,較佳為使用具有抑制氧(例如,氧原子、氧分子等中的至少一個)的擴散的功能(不容易使上述氧透過)的絕緣材料。   [0107] 例如,較佳的是,作為絕緣體214使用氧化鋁或氮化矽等。由此,可以抑制氫、水等雜質從絕緣體214擴散到電晶體一側。此外,可以抑制絕緣體224等中的氧從絕緣體214擴散到基板一側。   [0108] 被用作層間膜的絕緣體216及絕緣體280的介電常數較佳為比絕緣體214低。藉由將介電常數較低的材料用於層間膜,可以減少產生在佈線之間的寄生電容。   [0109] 作為被用作層間膜的絕緣體216及絕緣體280,例如可以使用氧化矽、氧氮化矽、氮氧化矽、氧化鋁、氧化鉿、氧化鉭、氧化鋯、鋯鈦酸鉛(PZT)、鈦酸鍶(SrTiO3 )或(Ba,Sr)TiO3 (BST)等絕緣體的單層或疊層。或者,例如也可以對這些絕緣體添加氧化鋁、氧化鉍、氧化鍺、氧化鈮、氧化矽、氧化鈦、氧化鎢、氧化釔、氧化鋯。此外,也可以對這些絕緣體進行氮化處理。還可以在上述絕緣體上層疊氧化矽、氧氮化矽或氮化矽而使用。   [0110] 絕緣體220、絕緣體222及絕緣體224被用作閘極絕緣體。   [0111] 另外,作為接觸於氧化物230的絕緣體224較佳為使用其氧含量超過滿足化學計量組成的氧化物絕緣體。換言之,較佳為在絕緣體224中形成有過量氧區域。藉由以與氧化物230接觸的方式設置上述包含過量氧的絕緣體,可以減少氧化物230中的氧空位,而提高可靠性。   [0112] 明確而言,作為具有過量氧區域的絕緣體,較佳為使用藉由加熱使一部分的氧脫離的氧化物材料。藉由加熱使氧脫離的氧化物是指在TDS(Thermal Desorption Spectroscopy:熱脫附譜)分析中換算為氧原子的氧的脫離量為1.0´1018 atoms/cm3 以上,較佳為3.0´1020 atoms/cm3 以上的氧化物膜。另外,進行上述TDS分析時的膜的表面溫度較佳為在100℃以上且700℃以下,或者100℃以上且400℃以下的範圍內。   [0113] 當絕緣體224具有過量氧區域時,絕緣體222較佳為具有抑制氧(例如,氧原子、氧分子等中的至少一個)的擴散的功能(不容易使上述氧透過)。   [0114] 藉由使絕緣體222具有抑制氧擴散的功能,過量氧區域的氧可以高效地供應給氧化物230而不擴散到絕緣體220一側。另外,可以抑制導電體205與絕緣體224所包括的過量氧區域的氧起反應。   [0115] 作為絕緣體222,例如較佳為使用包含氧化鋁、氧化鉿、氧化鉭、氧化鋯、鋯鈦酸鉛(PZT)、鈦酸鍶(SrTiO3 )或(Ba,Sr)TiO3 (BST)等所謂的high-k材料的絕緣體的單層或疊層。藉由作為被用作閘極絕緣體的絕緣體使用high-k材料,可以實現電晶體的微型化及高積體化。尤其是,較佳為使用具有氧化鋁及氧化鉿等具有抑制雜質及氧等的擴散的功能(不容易使上述氧透過)的絕緣材料。當使用這種材料形成絕緣體222時,絕緣體222被用作防止從氧化物230釋放氧或從電晶體200的周圍部進入氫等雜質的層。   [0116] 或者,例如也可以對上述絕緣體添加氧化鋁、氧化鉍、氧化鍺、氧化鈮、氧化矽、氧化鈦、氧化鎢、氧化釔、氧化鋯。此外,也可以對上述絕緣體進行氮化處理。還可以在上述絕緣體上層疊氧化矽、氧氮化矽或氮化矽。   [0117] 絕緣體220較佳為具有熱穩定性。例如,因為氧化矽及氧氮化矽具有熱穩定性,所以藉由與high-k材料的絕緣體組合,可以實現具有熱穩定性且相對介電常數高的疊層結構。   [0118] 絕緣體220、絕緣體222及絕緣體224也可以具有兩層以上的疊層結構。此時,不侷限於使用相同材料構成的疊層結構,也可以是使用不同材料形成的疊層結構。另外,雖然示出電晶體200中絕緣體220、絕緣體222及絕緣體224用作閘極絕緣體的結構,但是本實施方式不侷限於此。例如,作為閘極絕緣體也可以採用設置絕緣體220、絕緣體222及絕緣體224中的任意兩層或一層的結構。   [0119] 氧化物230包括氧化物230a、氧化物230a上的氧化物230b及氧化物230b上的氧化物230c。氧化物230包括區域231、接合區域232及區域234。較佳的是,區域231的至少一部分與絕緣體274接觸。另外,較佳的是,區域231中的銦等金屬元素、氫和氮中的至少一個的濃度比區域234大。   [0120] 當電晶體200成為開啟狀態時,區域231a或區域231b被用作源極區域或汲極區域。另一方面,區域234的至少一部分被用作通道形成區域。   [0121] 在此,如圖6所示,氧化物230較佳為具有接合區域232。當具有該結構時,可以增大電晶體200的通態電流且可以減小電晶體200非導通時的洩漏電流(關態電流)。   [0122] 當在氧化物230a上設置有氧化物230b時,可以防止雜質從形成在氧化物230a下的結構物擴散到氧化物230b。當在氧化物230c下設置有氧化物230b時,可以防止雜質從形成在氧化物230c的上方的結構物擴散到氧化物230b。   [0123] 在氧化物230的側面和氧化物230的頂面之間具有彎曲面。就是說,側面的端部和頂面的端部較佳為彎曲(以下,也稱為圓形)。例如,在氧化物230b的端部,彎曲面的曲率半徑較佳為3nm以上且10nm以下,更佳為5nm以上且6nm以下。   [0124] 作為氧化物230較佳為使用被用作氧化物半導體的金屬氧化物(以下也稱為氧化物半導體)。例如,作為成為區域234的金屬氧化物,較佳為使用其能隙為2eV以上,較佳為2.5eV以上的金屬氧化物。如此,藉由使用能隙較寬的金屬氧化物,可以減小電晶體的關態電流。   [0125] 在本說明書等中,有時將包含氮的金屬氧化物稱為金屬氧化物(metal oxide)。另外,也可以將包含氮的金屬氧化物稱為金屬氧氮化物(metal oxynitride)。   [0126] 由於使用氧化物半導體的電晶體在非導通狀態下的洩漏電流極小,所以可以提供一種功耗低的半導體裝置。此外,由於氧化物半導體可以利用濺射法等形成,所以可以用於構成高集成型半導體裝置的電晶體。   [0127] 氧化物230較佳為使用In-M-Zn氧化物(元素M為選自鋁、鎵、釔、銅、釩、鈹、硼、矽、鈦、鐵、鎳、鍺、鋯、鉬、鑭、鈰、釹、鉿、鉭、鎢和鎂等中的一種或多種)等金屬氧化物形成。此外,作為氧化物230也可以使用In-Ga氧化物、In-Zn氧化物。   [0128] 在此,說明氧化物230的區域234。   [0129] 區域234較佳為具有各金屬原子的原子個數比互不相同的氧化物的疊層結構。明確而言,當具有氧化物230a和氧化物230b的疊層結構時,用於氧化物230a的金屬氧化物的構成元素中的元素M的原子個數比較佳為大於用於氧化物230b的金屬氧化物的構成元素中的元素M的原子個數比。另外,用於氧化物230a的金屬氧化物中的In與元素M的原子個數比較佳為大於用於氧化物230b的金屬氧化物中的In與元素M的原子個數比。另外,用於氧化物230b的金屬氧化物中的元素M與In的原子個數比較佳為大於用於氧化物230a的金屬氧化物中的元素M與In的原子個數比。另外,氧化物230c可以使用能夠用於氧化物230a或氧化物230b的金屬氧化物。   [0130] 接著,說明氧化物230的區域231及接合區域232。   [0131] 區域231及接合區域232是對作為氧化物230設置的金屬氧化物添加銦等金屬原子或雜質來進行低電阻化而成的區域。各區域的導電性至少比區域234中的氧化物230b高。為了對區域231及接合區域232添加雜質,例如可以利用如下方法添加作為銦等金屬原子與雜質中的至少一個的摻雜物:電漿處理、對離子化了的源氣體進行質量分離而添加的離子植入法、不對離子化了的源氣體進行質量分離而添加的離子摻雜法、電漿浸沒離子佈植技術等。   [0132] 就是說,藉由增高區域231及接合區域232的氧化物230中的銦等金屬原子的含量,可以提高電子移動率而實現低電阻化。   [0133] 或者,以與氧化物230接觸的方式形成包含作為雜質的元素的絕緣體274,可以對區域231及接合區域232添加雜質。   [0134] 就是說,區域231及接合區域232被添加形成氧空位的元素或者被氧空位俘獲的元素而被低電阻化。作為上述元素,典型地可以舉出氫、硼、碳、氮、氟、磷、硫、氯、鈦、稀有氣體等。另外,作為稀有氣體元素的典型例子,有氦、氖、氬、氪以及氙等。因此,區域231及接合區域232可以採用包含上述元素中的一種或多種的結構。   [0135] 另外,作為絕緣體274也可以使用抽出並吸收區域231及接合區域232中的氧的膜。當氧被抽出時區域231及接合區域232中產生氧缺陷。氧缺陷捕獲氫、硼、碳、氮、氟、磷、硫、氯、鈦、稀有氣體等而使區域231及接合區域232低電阻化。   [0136] 藉由在電晶體200中設置接合區域232可以防止在被用作源極區域及汲極區域的區域231與形成有通道的區域234之間形成高電阻區域,而可以增高電晶體的通態電流並提高電晶體的載子移動率。當包括接合區域232時,在通道長度方向上源極區域及汲極區域不與閘極重疊,由此可以抑制不需要的電容的形成。另外,當包括接合區域232時,可以減小非導通時的洩漏電流。   [0137] 因此,藉由適當地選擇接合區域231的範圍,可以根據電路設計,容易地提供一種具有滿足要求的電特性的電晶體。   [0138] 絕緣體250被用作閘極絕緣膜。絕緣體250較佳為以與氧化物230c的頂面接觸的方式配置。絕緣體250較佳為使用藉由加熱釋放氧的絕緣體形成。例如,在熱脫附譜分析(TDS分析)中,換算為氧原子的氧的脫離量為1.0´1018 atoms/cm3 以上,較佳為3.0´1020 atoms/cm3 以上。另外,進行上述TDS分析時的膜的表面溫度較佳為在100℃以上且700℃以下,或者100℃以上且500℃以下的範圍內。   [0139] 藉由作為絕緣體250以與氧化物230c的頂面接觸的方式設置因加熱而釋放氧的絕緣體,可以高效地對氧化物230b的區域234供應氧。與絕緣體224同樣,較佳為絕緣體250中的水或氫等雜質的濃度得到降低。絕緣體250的厚度較佳為1nm以上且20nm以下。   [0140] 被用作第一閘極電極的導電體260包括導電體260a、導電體260a上的導電體260b以及導電體260b上的導電體260c。作為導電體260a較佳為使用導電氧化物。例如,可以使用能夠被用作氧化物230a或氧化物230b的金屬氧化物。尤其較佳為使用金屬的原子個數比滿足[In]:[Ga]:[Zn]=4:2:3至4.1及其附近值的導電性高的In-Ga-Zn類氧化物。藉由設置上述導電體260a,可以抑制氧向導電體260b透過並防止氧化導致導電體260b的電阻值的增加。   [0141] 另外,藉由利用濺射法形成上述導電氧化物,可以對絕緣體250添加氧並將氧供應到氧化物230b。由此,可以減少氧化物230的區域234的氧空位。   [0142] 作為導電體260b,可以使用能夠將氮等雜質添加到導電體260a而提高導電體260a的導電性的導電體。例如,作為導電體260b較佳為使用氮化鈦等。此外,作為導電體260c例如可以使用氮化鈦等導電性高的金屬。   [0143] 當如圖5C所示,當導電體205在通道寬度方向上延伸到氧化物230外側的區域時,導電體205和導電體260較佳為在該區域隔著絕緣體250重疊。就是說,在氧化物230的側面的外側,較佳為由導電體205、絕緣體250和導電體260形成疊層結構。   [0144] 當具有上述結構時,在對導電體260及導電體205供應電位的情況下,從導電體260產生的電場和從導電體205產生的電場連接而形成閉合電路,可以覆蓋形成在氧化物230中的通道形成區域。   [0145] 就是說,可以由被用作第一閘極電極的導電體260的電場和被用作第二閘極電極的導電體205的電場電圍繞區域234的通道形成區域。   [0146] 另外,可以在導電體260c上配置具有障壁膜的功能的絕緣體270。絕緣體270可以使用具有抑制水或氫等雜質及氧透過的功能的絕緣材料。例如,可以使用包含鋁和鉿中的一者或兩者的氧化物的絕緣體。作為包含鋁和鉿中的一者或兩者的氧化物的絕緣體較佳為使用氧化鋁、氧化鉿、含有鋁及鉿的氧化物(鋁酸鉿)等。由此,可以防止導電體260的氧化。另外,可以防止藉由導電體260及絕緣體250水或氫等雜質進入氧化物230。   [0147] 另外,較佳為在絕緣體270上配置用作硬遮罩的絕緣體271。藉由設置絕緣體270,可以以其側面大致與基板表面垂直的方式對導電體260進行加工,明確而言,可以使導電體260的側面與基板表面所形成的角度可以為75度以上且100度以下,較佳為80度以上且95度以下。藉由將導電體加工為上述形狀,可以將隨後形成的絕緣體272形成為所希望的形狀。   [0148] 另外,以與絕緣體250、導電體260及絕緣體270的側面接觸的方式設置被用作障壁膜的絕緣體272。   [0149] 這裡,絕緣體272可以使用具有抑制水或氫等雜質及氧透過的功能的絕緣材料。例如,可以使用包含鋁和鉿中的一者或兩者的氧化物的絕緣體。作為包含鋁和鉿中的一者或兩者的氧化物的絕緣體較佳為使用氧化鋁、氧化鉿、含有鋁及鉿的氧化物(鋁酸鉿)等。由此,可以防止絕緣體250中的氧擴散到外部。另外,可以抑制氫或水等雜質從絕緣體250的端部等進入到氧化物230。   [0150] 藉由設置絕緣體272,可以由具有抑制水或氫等雜質以及氧的透過的功能的絕緣體覆蓋導電體260的頂面及側面、以及絕緣體250的側面。由此,可以防止藉由導電體260及絕緣體250水或氫等雜質進入氧化物230中。因此,絕緣體272被用作保護閘極電極及閘極絕緣膜的側面的側面阻擋物。   [0151] 當電晶體被微型化而其通道長度為10nm以上且30nm以下左右時,設置在電晶體200的週邊的結構體中的雜質元素有可能擴散而導致區域231a與區域231b或接合區域232a與接合區域232b電導通。   [0152] 於是,如本實施方式所示地形成絕緣體272,由此可以抑制氫、水等雜質進入絕緣體250及導電體260並可以防止絕緣體250中的氧擴散到外部。因此,可以防止在第一閘極電壓為0V時源極區域與汲極區域直接或藉由接合區域232等電導通。   [0153] 以覆蓋絕緣體270、絕緣體272、氧化物230及絕緣體224的方式設置絕緣體274。   [0154] 另外,作為絕緣體274,較佳為使用具有抑制水或氫等雜質及氧透過的功能的絕緣材料。例如,作為絕緣體274,較佳為使用氮化矽、氮氧化矽、氧氮化矽、氮化鋁、氮氧化鋁等。藉由形成上述絕緣體274,可以防止氧透過絕緣體274進入而被供應到區域231a及區域231b的氧空位而載子密度降低。另外,可以防止水或氫等雜質透過絕緣體274進入而使區域231a及區域231b過度擴大到區域234一側。   [0155] 當形成絕緣體274來形成區域231及區域232時,絕緣體274較佳為包含氫和氮中的至少一個。藉由將包含氫或氮等雜質的絕緣體用作絕緣體274,可以對氧化物230添加氫或氮等雜質,在氧化物230中形成區域231及接合區域232。   [0156] 較佳為在絕緣體274上設置被用作層間膜的絕緣體280。與絕緣體224等同樣,較佳為絕緣體280中的水或氫等雜質的濃度得到降低。另外,絕緣體280也可以使用由同樣的絕緣體構成的疊層結構。   [0157] 在形成在絕緣體280的開口及形成在絕緣體274中的開口中分別配置導電體252a、導電體252b、導電體252c及導電體252d。導電體252a、導電體252b、導電體252c及導電體252d的頂面的高度可以與絕緣體280的頂面相同。   [0158] 導電體252c藉由形成於絕緣體270及絕緣體271的開口接觸於用作電晶體200的第一閘極電極的導電體260。另外,導電體252d與為後述的電容器100的一個電極的導電體120接觸。   [0159] 在此,導電體252a與被用作電晶體200的源極區域和汲極區域中的一個的區域231a接觸,導電體252b與被用作電晶體200的源極區域和汲極區域中的另一個的區域231b接觸。由於區域231a及區域231b的電阻低,所以可以降低導電體252a與區域231a的接觸電阻以及導電體252b與區域231b的接觸電阻,從而可以提高電晶體200的通態電流。   [0160] 在此,導電體252a(導電體252b)至少與氧化物230的頂面接觸,較佳為其還與氧化物230的側面接觸。尤其較佳為導電體252a(導電體252b)與氧化物230的A3一側的側面和A4一側的側面中的一個或兩個與氧化物230的側面接觸。另外,也可以採用導電體252a(導電體252b)與氧化物230的A1一側(A2一側)的側面與氧化物230接觸的結構。如此,藉由使導電體252a(導電體252b)接觸於氧化物230的頂面及氧化物230的側面,可以在不增加導電體252a (導電體252b)與氧化物230的接觸部的頂部面積的情況下增大接觸部的接觸面積,而降低導電體252a(導電體252b)與氧化物230的接觸電阻。由此,可以在實現電晶體的源極電極及汲極電極的微型化的同時增高通態電流。   [0161] 導電體252較佳為使用以鎢、銅或鋁為主要成分的導電材料。此外,導電體252可以具有疊層結構,例如可以為鈦、氮化鈦與上述導電材料的疊層。   [0162] 當作為導電體252採用疊層結構時,作為與絕緣體274及絕緣體280接觸的導電體較佳為與導電體205a等同樣地使用具有抑制水或氫等雜質的透過的功能的導電材料。作為導電體252,例如較佳為使用鉭、氮化鉭、鈦、氮化鈦、釕或氧化釕等。具有抑制水或氫等雜質的透過的功能的導電材料可以是單層或疊層。藉由使用該導電材料,可以防止水或氫等雜質從絕緣體280的上層藉由導電體252進入氧化物230。   [0163] 另外,也可以採用設置有與埋有導電體252的絕緣體274及絕緣體280的開口的內壁接觸而能夠抑制水或氫等雜質的透過的絕緣體的結構。作為上述絕緣體,可以使用能夠用於絕緣體214的絕緣體,例如,較佳為使用氧化鋁等。由此,可以防止從絕緣體280等使氫、水等雜質藉由導電體252混入到氧化物230中。另外,該絕緣體例如可以利用ALD法或CVD法等進行高覆蓋性的成膜。   [0164] 雖然未圖示,但是可以與導電體252的頂面接觸的方式配置被用作佈線的導電體。被用作佈線的導電體較佳為使用以鎢、銅或鋁為主要成分的導電材料。   [0165] [電容器100]   如圖1A至圖1C及圖5A至圖5C所示,電容器100與電晶體200具有相同的結構。本實施方式中示出設置在電晶體200的氧化物230中的區域234的一部分用作電容器100的一個電極的電容器100的例子。   [0166] 電容器100包括氧化物230的區域234的一部分及接合區域232b、區域234的一部分及接合區域232b上的絕緣體130以及絕緣體130上的導電體120。再者,較佳為在絕緣體130上以至少其一部分與區域234的一部分及接合區域232b重疊的方式設置導電體120。   [0167] 氧化物230的區域234的一部分及接合區域232b用作電容器100的一個電極,導電體120用作電容器100的另一個電極。也就是說,在區域234中,用作電晶體200的通道的第一區域與用作電容器100的一個電極的第二區域彼此相鄰地設置。絕緣體130用作電容器100的電介質。   [0168] 絕緣體280及絕緣體274較佳為以覆蓋絕緣體130及導電體120的方式設置。   [0169] 絕緣體130例如可以採用氧化鋁或氧氮化矽的單層或疊層。   [0170] 作為導電體120,較佳為使用以鎢、銅或鋁為主要成分的導電材料。雖然未圖示,導電體120可以具有單層結構,也可以具有疊層結構,例如,可以採用使用鈦、氮化鈦和上述導電材料而成的疊層結構。   [0171] 另外,導電體252d與為電容器100的一個電極的導電體120接觸。導電體252d可以與導電體252a、導電體252b、導電體252c同時形成,所以能夠縮短製程。   [0172] á半導體裝置的構成材料ñ   以下,說明可用於半導體裝置的構成材料。如下所示的用於形成絕緣體的絕緣性材料、用於形成導電體的導電性材料、用作氧化物半導體的金屬氧化物等可以適當地利用濺射法、化學氣相沉積(CVD:Chemical Vapor Deposition)法、分子束磊晶(MBE:Molecular Beam Epitaxy)法、脈衝雷射沉積(PLD:Pulsed Laser Deposition)法或ALD(Atomic Layer Deposition:原子層沉積)法等形成。   [0173] 《基板》   作為形成電晶體200的基板例如可以使用絕緣體基板、半導體基板或導電體基板。作為絕緣體基板,例如可以舉出玻璃基板、石英基板、藍寶石基板、穩定氧化鋯基板(釔安定氧化鋯基板等)、樹脂基板等。另外,作為半導體基板,例如可以舉出由矽或鍺等構成的半導體基板、或者由碳化矽、矽鍺、砷化鎵、磷化銦、氧化鋅或氧化鎵等構成的化合物半導體基板等。再者,還可以舉出在上述半導體基板內部具有絕緣體區域的半導體基板,例如有SOI (Silicon On Insulator;絕緣層上覆矽)基板等。作為導電體基板,可以舉出石墨基板、金屬基板、合金基板、導電樹脂基板等。或者,可以舉出包含金屬氮化物的基板、包含金屬氧化物的基板等。再者,還可以舉出設置有導電體或半導體的絕緣體基板、設置有導電體或絕緣體的半導體基板、設置有半導體或絕緣體的導電體基板等。或者,也可以使用在這些基板上設置有元件的基板。作為設置在基板上的元件,可以舉出電容器、電阻元件、切換元件、發光元件、記憶元件等。   [0174] 此外,作為基板也可以使用撓性基板。作為在撓性基板上設置電晶體的方法,也可以舉出如下方法:在不具有撓性的基板上形成電晶體之後,剝離電晶體而將該電晶體轉置到撓性基板的基板上。在此情況下,較佳為在不具有撓性的基板與電晶體之間設置剝離層。另外,基板也可以具有伸縮性。此外,基板可以具有在停止彎曲或拉伸時恢復為原來的形狀的性質。或者,也可以具有不恢復為原來的形狀的性質。基板例如包括具有如下厚度的區域:5mm以上且700mm以下,較佳為10mm以上且500mm以下,更佳為15mm以上且300mm以下。藉由將基板形成為薄,可以實現包括電晶體的半導體裝置的輕量化。另外,藉由將基板形成得薄,即便在使用玻璃等的情況下也有時會具有伸縮性或在停止彎曲或拉伸時恢復為原來的形狀的性質。因此,可以緩和因掉落等而基板上的半導體裝置受到的衝擊等。亦即,可以提供一種耐久性高的半導體裝置。   [0175] 作為撓性基板的基板,例如可以使用金屬、合金、樹脂或玻璃或者其纖維等。此外,作為基板,也可以使用包含纖維的薄片、薄膜或箔等。撓性基板的基板的線性膨脹係數越低,因環境而發生的變形越得到抑制,所以是較佳的。作為撓性基板的基板,例如使用線性膨脹係數為1´10-3 /K以下、5´10-5 /K以下或1´10-5 /K以下的材料即可。作為樹脂,例如可以舉出聚酯、聚烯烴、聚醯胺(尼龍、芳族聚醯胺等)、聚醯亞胺、聚碳酸酯、丙烯酸等。尤其是芳族聚醯胺的線性膨脹係數較低,因此適用於撓性基板的基板。   [0176] 《絕緣體》   作為絕緣體,有具有絕緣性的氧化物、氮化物、氧氮化物、氮氧化物、金屬氧化物、金屬氧氮化物以及金屬氮氧化物等。   [0177] 在此,藉由作為被用作閘極絕緣體的絕緣體使用相對介電常數較高的high-k材料,可以實現電晶體的微型化及高積體化。另一方面,藉由將相對介電常數較低的材料用於被用作層間膜的絕緣體,可以減少產生在佈線之間的寄生電容。因此,可以根據絕緣體的功能選擇材料。   [0178] 作為相對介電常數較高的絕緣體,可以舉出氧化鋁、氧化鎵、氧化鉿、氧化鋯、含有鋁及鉿的氧化物、含有鋁及鉿的氧氮化物、含有矽及鉿的氧化物、含有矽及鉿的氧氮化物或者含有矽及鉿的氮化物等。   [0179] 作為相對介電常數較低的絕緣體,可以舉出氧化矽、氧氮化矽、氮氧化矽、氮化矽、添加有氟的氧化矽、添加有碳的氧化矽、添加有碳及氮的氧化矽、具有空孔的氧化矽或樹脂等。   [0180] 另外,尤其是,氧化矽及氧氮化矽具有熱穩定性。因此,例如藉由與樹脂組合,可以實現具有熱穩定性且相對介電常數低的疊層結構。作為樹脂,例如可以舉出聚酯、聚烯烴、聚醯胺(尼龍、芳族聚醯胺等)、聚醯亞胺、聚碳酸酯或丙烯酸等。例如,藉由組合氧化矽及氧氮化矽與相對介電常數較高的絕緣體,可以實現具有熱穩定性且相對介電常數高的疊層結構。   [0181] 藉由使用具有抑制氫等雜質及氧透過的功能的絕緣體圍繞使用氧化物半導體的電晶體,能夠使電晶體的電特性穩定。   [0182] 作為具有抑制氫等雜質及氧透過的功能的絕緣體,例如可以使用包含硼、碳、氮、氧、氟、鎂、鋁、矽、磷、氯、氬、鎵、鍺、釔、鋯、鑭、釹、鉿或鉭的絕緣體的單層或疊層。明確而言,作為具有抑制氫等雜質及氧透過的功能的絕緣體,可以使用氧化鋁、氧化鎂、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹、氧化鉿或氧化鉭等金屬氧化物、氮氧化矽或氮化矽等。   [0183] 例如,作為絕緣體222及絕緣體214,可以使用能夠抑制氫等雜質以及氧的透過的絕緣體。另外,絕緣體222及絕緣體214還可以使用含有鋁和鉿中的一者或兩者的氧化物的絕緣體。作為含有鋁和鉿中的一者或兩者的氧化物的絕緣體,較佳為使用氧化鋁、氧化鉿、含有鋁及鉿的氧化物(鋁酸鉿)等。   [0184] 作為絕緣體212、絕緣體216、絕緣體220、絕緣體224、絕緣體250及絕緣體271,例如可以使用包含選自硼、碳、氮、氧、氟、鎂、鋁、矽、磷、氯、氬、鎵、鍺、釔、鋯、鑭、釹、鉿或鉭中的一種或兩種以上的絕緣體的單層或疊層。明確而言,較佳為包含氧化矽、氧氮化矽或氮化矽。   [0185] 例如,當採用在被用作閘極絕緣體的絕緣體224及絕緣體250中採用氧化鋁、氧化鎵、鋁酸鉿或氧化鉿接觸於氧化物230的結構時,能夠抑制氧化矽或氧氮化矽所含有的矽進入氧化物230。另一方面,例如當採用在絕緣體224及絕緣體250中的氧化矽或氧氮化矽接觸於氧化物230的結構時,有時在氧化鋁、氧化鎵、鋁酸鉿或氧化鉿與氧化矽或氧氮化矽的介面處形成陷阱中心。該陷阱中心有時可以藉由俘獲電子而使電晶體的臨界電壓向正方向漂移。   [0186] 例如,作為用作介電質的絕緣體130,可以採用氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鋁、氧氮化鋁、氮氧化鋁、氮化鋁、氧化鉿、氧化氮化鉿、氮化氧化鉿、氮化鉿、鋁酸鉿等的疊層結構或單層結構。例如,較佳為採用氧化鋁等的high-k材料和氧氮化矽等的絕緣強度大的材料的疊層結構。藉由採用該結構,電容器100可以具有high-k材料而確保充分的電容器,並因絕緣強度大的材料而其絕緣強度提高,從而可以抑制電容器100的靜電破壞且提高電容器100的可靠性。   [0187] 注意,絕緣體216及絕緣體280較佳為包括相對介電常數低的絕緣體。例如,絕緣體216及絕緣體280較佳為包含氧化矽、氧氮化矽、氮氧化矽、氮化矽、添加有氟的氧化矽、添加有碳的氧化矽、添加有碳及氮的氧化矽、具有空孔的氧化矽或樹脂等。或者,絕緣體216及絕緣體280較佳為具有氧化矽、氧氮化矽、氮氧化矽、氮化矽、添加有氟的氧化矽、添加有碳的氧化矽、添加有碳及氮的氧化矽或具有空孔的氧化矽與樹脂的疊層結構。因為氧化矽及氧氮化矽具有熱穩定性,所以藉由與樹脂組合,可以實現具有熱穩定性且相對介電常數低的疊層結構。作為樹脂,例如可以舉出聚酯、聚烯烴、聚醯胺(尼龍、芳族聚醯胺等)、聚醯亞胺、聚碳酸酯或丙烯酸等。   [0188] 作為絕緣體270及絕緣體272,可以使用具有抑制氫等雜質及氧透過的功能的絕緣體。作為絕緣體270及絕緣體272,例如可以使用氧化鋁、氧化鉿、鋁酸鉿、氧化鎂、氧化鎵、氧化鍺、氧化釔、氧化鋯、氧化鑭、氧化釹或氧化鉭等金屬氧化物、氮氧化矽或氮化矽等。   [0189] 《導電體》   作為導電體較佳為使用包含選自鋁、鉻、銅、銀、金、鉑、鉭、鎳、鈦、鉬、鎢、鉿、釩、鈮、錳、鎂、鋯、鈹、銦、以及釕等的金屬元素中的一種以上的材料。另外,也可以使用以包含磷等雜質元素的多晶矽為代表的導電率高的半導體以及鎳矽化物等矽化物。   [0190] 另外,也可以層疊多個由上述材料形成的導電層。例如,也可以採用組合包含上述金屬元素的材料和包含氧的導電材料的疊層結構。另外,也可以採用組合包含上述金屬元素的材料和包含氮的導電材料的疊層結構。另外,也可以採用組合包含上述金屬元素的材料、包含氧的導電材料和包含氮的導電材料的疊層結構。   [0191] 此外,在將氧化物用於電晶體的通道形成區域的情況下,作為被用作閘極電極的導電體較佳為採用組合包含上述金屬元素的材料和包含氧的導電材料的疊層結構。在此情況下,較佳為將包含氧的導電材料設置在通道形成區域一側。藉由將包含氧的導電材料設置在通道形成區域一側,從該導電材料脫離的氧容易被供應到通道形成區域。   [0192] 尤其是,作為被用作閘極電極的導電體,較佳為使用包含氧及包含在被成通道的金屬氧化物中的金屬元素的導電材料。或者,也可以使用包含上述金屬元素及氮的導電材料。例如,也可以使用氮化鈦、氮化鉭等包含氮的導電材料。或者,可以使用銦錫氧化物、包含氧化鎢的銦氧化物、包含氧化鎢的銦鋅氧化物、包含氧化鈦的銦氧化物、包含氧化鈦的銦錫氧化物、銦鋅氧化物、添加有矽的銦錫氧化物。或者,也可以使用包含氮的銦鎵鋅氧化物。藉由使用上述材料,有時可以俘獲形成有通道的所包含的氫。或者,有時可以俘獲從外方的絕緣體等進入的氫。   [0193] 作為導電體260、導電體205、導電體120、導電體252較佳為使用包含選自鋁、鉻、銅、銀、金、鉑、鉭、鎳、鈦、鉬、鎢、鉿、釩、鈮、錳、鎂、鋯、鈹、銦、以及釕等的金屬元素中的一種以上的材料。另外,也可以使用以包含磷等雜質元素的多晶矽為代表的導電率高的半導體以及鎳矽化物等矽化物。   [0194] á金屬氧化物ñ   作為氧化物230,較佳為使用被用作氧化物半導體的金屬氧化物(以下,也稱為氧化物半導體)。以下,將說明可用於本發明的氧化物230的金屬氧化物。   [0195] 氧化物半導體較佳為至少包含銦或鋅。尤其較佳為包含銦及鋅。另外,除此之外,較佳為還包含鋁、鎵、釔或錫等。或者,也可以包含硼、矽、鈦、鐵、鎳、鍺、鋯、鉬、鑭、鈰、釹、鉿、鉭、鎢或鎂等中的一種或多種。   [0196] 在此,考慮氧化物半導體是包含銦、元素M及鋅的In-M-Zn氧化物的情況。注意,元素M為鋁、鎵、釔或錫等。作為可用作元素M的其他元素,有硼、矽、鈦、鐵、鎳、鍺、鋯、鉬、鑭、鈰、釹、鉿、鉭、鎢、鎂等。注意,作為元素M有時也可以組合多個上述元素。   [0197] 在本說明書等中,有時將包含氮的金屬氧化物也稱為金屬氧化物(metal oxide)。此外,也可以將包含氮的金屬氧化物稱為金屬氧氮化物(metal oxynitride)。   [0198] 氧化物半導體可以分為單晶氧化物半導體和非單晶氧化物半導體。作為非單晶氧化物半導體,例如,已知有多晶氧化物半導體及非晶氧化物半導體等。   [0199] 作為用於電晶體的半導體的氧化物半導體,較佳為使用結晶性高的薄膜。藉由使用該薄膜可以提高電晶體的穩定性或可靠性。作為該薄膜,例如,可以舉出單晶氧化物半導體薄膜或多晶氧化物半導體薄膜。但是,在基板上形成單晶氧化物半導體薄膜或多晶氧化物半導體薄膜需要進行高溫或雷射加熱的製程。因此,製造成本變高且處理量下降。   [0200] 非專利文獻1及非專利文獻2中報告了2009年發現了具有CAAC結構的In-Ga-Zn氧化物(也稱為CAAC-IGZO)。在非專利文獻1及非專利文獻2中,報告了CAAC-IGZO具有c軸配向性、晶界不明確、可以低溫形成在基板上。另外,還報告了使用CAAC-IGZO的電晶體具有優良的電特性及可靠性。   [0201] 另外,2013年發現了具有nc結構的In-Ga-Zn氧化物(稱為nc-IGZO)(參照非專利文獻3)。在非專利文獻3中,報告了nc-IGZO在微小的區域(例如,1nm以上且3nm以下的區域)中的原子排列具有週期性,在不同區域間觀察不到結晶定向的規律性。   [0202] 非專利文獻4及非專利文獻5示出分別對上述CAAC-IGZO、nc-IGZO及結晶性低的IGZO的薄膜照射電子束時的平均結晶尺寸的推移。在結晶性低的IGZO薄膜中,在對其照射電子束之前就能夠觀察到1nm左右的結晶性IGZO。因此,在非專利文獻4及非專利文獻5中報告了在IGZO中沒能確認到完全的非晶結構(completely amorphous structure)的存在。再者,公開了與結晶性低的IGZO薄膜相比CAAC-IGZO薄膜及nc-IGZO薄膜的相對於電子束照射的穩定性較高。因此,作為電晶體的半導體較佳為使用CAAC-IGZO薄膜或nc-IGZO薄膜。   [0203] 非專利文獻6公開了使用氧化物半導體的電晶體在非導通狀態下的洩漏電流極低,明確而言,電晶體的每通道寬度1mm的關態電流為yA/mm(10-24 A/mm)等級(order)。例如,已公開了一種應用了使用氧化物半導體的電晶體的洩漏電流低這一特性的低功耗CPU等(參照非專利文獻7)。   [0204] 另外,還有利用使用氧化物半導體的電晶體的洩漏電流低這一特性將該電晶體應用於顯示裝置的報告(參照非專利文獻8)。在顯示裝置中,顯示影像在1秒間被切換數十次。每1秒鐘的影像切換次數被稱為“更新頻率”。另外,更新頻率有時被稱為“驅動頻率”。這樣的人眼難以識別的高速畫面切換被認為是導致眼睛疲勞的原因。於是,非專利文獻8提出了降低顯示裝置的更新頻率以減少影像改寫次數的技術。另外,更新頻率得到降低的驅動可以降低顯示裝置的功耗。將該驅動方法稱為“空轉停止(IDS)驅動”。   [0205] CAAC結構及nc結構的發現有助於使用CAAC結構或具有nc結構的氧化物半導體的電晶體的電特性及可靠性的提高、製造成本的降低以及處理量的提高。另外,已進行利用上述電晶體的洩漏電流低這一特性將該電晶體應用於顯示裝置及LSI的研究。   [0206] [金屬氧化物的構成]   以下,對可用於在本發明的一個實施方式中公開的電晶體的CAC(Cloud-Aligned Composite)-OS的構成進行說明。   [0207] 在本說明書等中,有時記載為CAAC(c-axis aligned crystal)或CAC(Cloud-Aligned Composite)。注意,CAAC是指結晶結構的一個例子,CAC是指功能或材料構成的一個例子。   [0208] CAC-OS或CAC-metal oxide在材料的一部分中具有導電性的功能,在材料的另一部分中具有絕緣性的功能,作為材料的整體具有半導體的功能。此外,在將CAC-OS或CAC-metal oxide用於電晶體的活性層的情況下,導電性的功能是使被用作載子的電子(或電洞)流過的功能,絕緣性的功能是不使被用作載子的電子流過的功能。藉由導電性的功能和絕緣性的功能的互補作用,可以使CAC-OS或CAC-metal oxide具有開關功能(控制On/Off的功能)。藉由在CAC-OS或CAC-metal oxide中使各功能分離,可以最大限度地提高各功能。   [0209] 此外,CAC-OS或CAC-metal oxide包括導電性區域及絕緣性區域。導電性區域具有上述導電性的功能,絕緣性區域具有上述絕緣性的功能。此外,在材料中,導電性區域和絕緣性區域有時以奈米粒子級分離。另外,導電性區域和絕緣性區域有時在材料中不均勻地分佈。此外,有時觀察到其邊緣模糊而以雲狀連接的導電性區域。   [0210] 此外,在CAC-OS或CAC-metal oxide中,導電性區域和絕緣性區域有時以0.5nm以上且10nm以下,較佳為0.5nm以上且3nm以下的尺寸分散在材料中。   [0211] 此外,CAC-OS或CAC-metal oxide由具有不同能帶間隙的成分構成。例如,CAC-OS或CAC-metal oxide由具有起因於絕緣性區域的寬隙的成分及具有起因於導電性區域的窄隙的成分構成。在該結構中,當使載子流過時,載子主要在具有窄隙的成分中流過。此外,具有窄隙的成分藉由與具有寬隙的成分的互補作用,與具有窄隙的成分聯動而使載子流過具有寬隙的成分。因此,在將上述CAC-OS或CAC-metal oxide用於電晶體的通道形成區域時,在電晶體的導通狀態中可以得到高電流驅動力,亦即,大通態電流及高場效移動率。   [0212] 就是說,也可以將CAC-OS或CAC-metal oxide稱為基質複合材料(matrix composite)或金屬基質複合材料(metal matrix composite)。   [0213] [金屬氧化物的結構]   氧化物半導體被分為單晶氧化物半導體和非單晶氧化物半導體。作為非單晶氧化物半導體例如有CAAC-OS(c-axis aligned crystalline oxide semiconductor)、多晶氧化物半導體、nc-OS(nanocrystalline oxide semiconductor)、a-like OS(amorphous-like oxide semiconductor)及非晶氧化物半導體等。   [0214] CAAC-OS具有c軸配向性,其多個奈米晶在a-b面方向上連結而結晶結構具有畸變。注意,畸變是指在多個奈米晶連結的區域中晶格排列一致的區域與其他晶格排列一致的區域之間的晶格排列的方向變化的部分。   [0215] 雖然奈米晶基本上是六角形,但是並不侷限於正六角形,有不是正六角形的情況。此外,在畸變中有時具有五角形或七角形等晶格排列。另外,在CAAC-OS中,即使在畸變附近也觀察不到明確的晶界(grain boundary)。亦即,可知由於晶格排列畸變,可抑制晶界的形成。這可能是由於CAAC-OS因為a-b面方向上的氧原子排列的低密度或因金屬元素被取代而使原子間的鍵合距離產生變化等而能夠包容畸變。   [0216] CAAC-OS有具有層狀結晶結構(也稱為層狀結構)的傾向,在該層狀結晶結構中層疊有包含銦及氧的層(下面稱為In層)和包含元素M、鋅及氧的層(下面稱為(M,Zn)層)。另外,銦和元素M彼此可以取代,在用銦取代(M,Zn)層中的元素M的情況下,也可以將該層表示為(In,M,Zn)層。另外,在用元素M取代In層中的銦的情況下,也可以將該層表示為(In,M)層。   [0217] CAAC-OS是結晶性高的氧化物半導體。另一方面,在CAAC-OS中觀察不到明確的晶界,因此不容易發生起因於晶界的電子移動率的下降。此外,氧化物半導體的結晶性有時因雜質的進入或缺陷的生成等而降低,因此可以說CAAC-OS是雜質或缺陷(氧空位等)少的氧化物半導體。因此,包含CAAC-OS的氧化物半導體的物理性質穩定。因此,包含CAAC-OS的氧化物半導體具有高耐熱性及高可靠性。   [0218] 在nc-OS中,微小的區域(例如1nm以上且10nm以下的區域,特別是1nm以上且3nm以下的區域)中的原子排列具有週期性。另外,nc-OS在不同的奈米晶之間觀察不到結晶定向的規律性。因此,在膜整體中觀察不到配向性。所以,有時nc-OS在某些分析方法中與a-like OS或非晶氧化物半導體沒有差別。   [0219] a-like OS是具有介於nc-OS與非晶氧化物半導體之間的結構的氧化物半導體。a-like OS包含空洞或低密度區域。也就是說,a-like OS的結晶性比nc-OS及CAAC-OS的結晶性低。   [0220] 氧化物半導體具有各種結構及各種特性。能夠用於本發明的一個實施方式的氧化物半導體也可以包括非晶氧化物半導體、多晶氧化物半導體、a-like OS、nc-OS、CAAC-OS中的兩種以上。   [0221] [具有氧化物半導體的電晶體]   接著,說明將上述氧化物半導體用於電晶體的情況。   [0222] 藉由將上述氧化物半導體用於電晶體,可以實現場效移動率高的電晶體。另外,可以實現可靠性高的電晶體。   [0223] 另外,較佳為將載子密度低的氧化物半導體用於電晶體。在要降低氧化物半導體膜的載子密度的情況下,可以降低氧化物半導體膜中的雜質濃度以降低缺陷態密度。在本說明書等中,將雜質濃度低且缺陷態密度低的狀態稱為“高純度本質”或“實質上高純度本質”。例如,氧化物半導體中的載子密度可以低於8´1011 /cm3 ,較佳為低於1´1011 /cm3 ,更佳為低於1´1010 /cm3 ,且為1´10-9 /cm3 以上。   [0224] 此外,高純度本質或實質上高純度本質的氧化物半導體膜具有較低的缺陷態密度,因此有時具有較低的陷阱態密度。   [0225] 此外,被氧化物半導體的陷阱能階俘獲的電荷到消失需要較長的時間,有時像固定電荷那樣動作。因此,在陷阱態密度高的氧化物半導體中形成有通道形成區域的電晶體的電特性有時不穩定。   [0226] 因此,為了使電晶體的電特性穩定,減少氧化物半導體中的雜質濃度是有效的。為了減少氧化物半導體中的雜質濃度,較佳為還減少附近膜中的雜質濃度。作為雜質有氫、氮、鹼金屬、鹼土金屬、鐵、鎳、矽等。   [0227] [雜質]   在此,說明氧化物半導體中的各雜質的影響。   [0228] 在氧化物半導體包含第14族元素之一的矽或碳時,在氧化物半導體中形成缺陷能階。因此,將氧化物半導體中或氧化物半導體的介面附近的矽或碳的濃度(藉由二次離子質譜分析法(SIMS:Secondary Ion Mass Spectrometry)測得的濃度)設定為2´1018 atoms/cm3 以下,較佳為2´1017 atoms/cm3 以下。   [0229] 另外,當氧化物半導體包含鹼金屬或鹼土金屬時,有時形成缺陷能階而形成載子。因此,使用包含鹼金屬或鹼土金屬的氧化物半導體的電晶體容易具有常開啟特性。由此,較佳為減少氧化物半導體中的鹼金屬或鹼土金屬的濃度。明確而言,使藉由SIMS測得的氧化物半導體中的鹼金屬或鹼土金屬的濃度為1´1018 atoms/cm3 以下,較佳為2´1016 atoms/cm3 以下。   [0230] 當氧化物半導體包含氮時,容易產生作為載子的電子,使載子密度增高,而n型化。其結果是,在將包含氮的氧化物半導體用於半導體的電晶體容易具有常開啟特性。因此,較佳為儘可能地減少該氧化物半導體中的氮,例如,利用SIMS測得的氧化物半導體中的氮濃度低於5´1019 atoms/cm3 ,較佳為5´1018 atoms/cm3 以下,更佳為1´1018 atoms/cm3 以下,進一步較佳為5´1017 atoms/cm3 以下。   [0231] 包含在氧化物半導體中的氫與鍵合於金屬原子的氧起反應生成水,因此有時形成氧空位。當氫進入該氧空位時,有時產生作為載子的電子。另外,有時由於氫的一部分與鍵合於金屬原子的氧鍵合,產生作為載子的電子。因此,使用包含氫的氧化物半導體的電晶體容易具有常開啟特性。由此,較佳為儘可能減少氧化物半導體中的氫。明確而言,在氧化物半導體中,將利用SIMS測得的氫濃度設定為低於1´1020 atoms/cm3 ,較佳為低於1´1019 atoms/cm3 ,更佳為低於5´1018 atoms/cm3 ,進一步較佳為低於1´1018 atoms/cm3 。   [0232] 藉由將雜質被充分降低的氧化物半導體用於電晶體的通道形成區域,可以使電晶體具有穩定的電特性。   [0233] á半導體裝置的結構實例2ñ   以下利用圖7A至圖7C對根據本發明的一個實施方式的包括單元600的半導體裝置的一個例子進行說明。   [0234] 圖7A是單元600的俯視圖。另外,圖7B及圖7C是單元600的剖面圖。在此,圖7B是沿著圖7A中的點劃線A1-A2所示的部位的剖面圖,該剖面圖相當於電晶體200的通道長度方向上的剖面圖。另外,圖7C示出沿著圖7A中的點劃線A3-A4所示的部位的剖面圖,該剖面圖相當於電晶體200的通道寬度方向的剖面圖。在圖7A的俯視圖中,為了圖面的明瞭化省略了部分組件。   [0235] 在圖7A至圖7C所示的半導體裝置中,對具有與構成á半導體裝置的結構實例1ñ所示的半導體裝置的結構相同的功能的結構附加相同元件符號。   [0236] 以下,使用圖7A至圖7C對單元600的結構進行說明。另外,在此,單元600的構成材料可以使用á半導體裝置的結構實例1ñ中進行了詳細說明的材料。   [0237] [單元600]   圖7A至圖7C所示的單元600至少在與電晶體200電連接的導電體252b的形狀這一點上與á半導體裝置的結構實例1ñ所示的半導體裝置不同。   [0238] 明確而言,圖5A至圖5C所示的與電晶體200的區域231b電連接的導電體252b也可以如圖7A至圖7C所示地接觸氧化物230a的下部。另外,當單元600與設置在單元600的下方的其它的結構體電連接時,可以省略單元600上方的與導電體252b電連接的引線以及與設置在該引線及單元600下方的結構體電連接的插頭等。由此,可以縮小單元600的面積,由此可以縮短製程。另外,在圖7A至圖7C中,示出導電體252b接觸於氧化物230的區域231b的下部的例子,但是本實施方式不侷限於此。如圖8A至圖8C所示,也可以採用導電體252b接觸於區域234的下部的結構。藉由採用該結構,導電體207、導電體252b及導電體252d可以以隔著電容器100的方式重疊地設置,由此可以進一步縮小單元600的面積。   [0239] 例如,導電體207可以與導電體205以同一製程形成。   [0240] á半導體裝置的製造方法1ñ   接著,參照圖9A至圖21C說明包括本發明的電晶體200的半導體裝置的製造方法。在圖9A至圖21C中,各圖式的A是俯視圖。在圖9A至圖21C中,各圖式的B是沿著各圖式的A中的點劃線A1-A2所示的部位的剖面圖。此外,在圖9A至圖21C中,各圖式的C是沿著各圖式的A中的點劃線A3-A4所示的部位的剖面圖。   [0241] 首先,準備基板(未圖示),在該基板上形成絕緣體214。可以利用濺射法、化學氣相沉積(CVD:Chemical Vapor Deposition)法、分子束磊晶(MBE:Molecular Beam Epitaxy)法、脈衝雷射沉積(PLD:Pulsed Laser Deposition)法或ALD法等形成絕緣體214。   [0242] 注意,CVD法可以分為利用電漿的電漿增強CVD(PECVD:Plasma Enhanced CVD)法、利用熱量的熱CVD(TCVD:Thermal CVD)法、利用光的光CVD(Photo CVD)法等。再者,CVD法可以根據使用的源氣體分為金屬CVD(MCVD:Metal CVD)法及有機金屬CVD(MOCVD:Metal Organic CVD)法。   [0243] 藉由利用電漿CVD法,可以以較低的溫度得到高品質的膜。另外,因為不使用電漿,熱CVD法是能夠減少對被處理物造成的電漿損傷的成膜方法。例如,包括在半導體裝置中的佈線、電極、元件(電晶體、電容器等)等有時因從電漿接收電荷而會產生電荷積聚(charge up)。此時,有時由於所累積的電荷而使包括在半導體裝置中的佈線、電極、元件等受損傷。另一方面,因為在不使用電漿的熱CVD法的情況下不產生上述電漿損傷,所以能夠提高半導體裝置的良率。另外,在熱CVD法中,不產生成膜時的電漿損傷,因此能夠得到缺陷較少的膜。   [0244] 另外,ALD法也是能夠減少對被處理物造成的電漿損傷的成膜方法。此外,在利用ALD法的成膜時不產生電漿損傷,所以能夠得到缺陷較少的膜。   [0245] 不同於使從靶材等中被釋放的粒子沉積的成膜方法,CVD法及ALD法是因被處理物表面的反應而形成膜的形成方法。因此,藉由CVD法及ALD法形成的膜不易受被處理物的形狀的影響而具有良好的步階覆蓋性。尤其是,利用ALD法形成的膜具有良好的步階覆蓋性和厚度均勻性,所以ALD法適合用於要覆蓋縱橫比高的開口的表面的情況。但是,ALD法的沉積速度比較慢,所以有時較佳為與CVD法等沉積速度快的其他成膜方法組合而使用。   [0246] CVD法或ALD法可以藉由調整源氣體的流量比控制所得到的膜的組成。例如,當使用CVD法或ALD法時,可以藉由調整源氣體的流量比形成任意組成的膜。此外,例如,當使用CVD法或ALD法時,可以藉由一邊形成膜一邊改變源氣體的流量比來形成其組成連續變化的膜。在一邊改變源氣體的流量比一邊形成膜時,因為可以省略傳送及調整壓力所需的時間,所以與使用多個成膜室進行成膜的情況相比可以使其成膜時所需的時間縮短。因此,有時可以提高半導體裝置的生產率。   [0247] 在本實施方式中,作為絕緣體214,利用濺射法形成氧化鋁。絕緣體214也可以採用多層結構。例如可以採用利用濺射法形成氧化鋁,然後利用ALD法在該氧化鋁上形成另一氧化鋁的結構。或者,也可以採用利用ALD法形成氧化鋁,然後利用濺射法在該氧化鋁上形成另一氧化鋁的結構。   [0248] 接著,在絕緣體214上形成絕緣體216。可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣體216。在本實施方式中,作為絕緣體216,藉由CVD法形成氧化矽。   [0249] 接著,在絕緣體216及絕緣體214中形成開口。開口例如包括孔或狹縫等。有時將形成有開口的區域稱為開口部。在形成該開口時,可以使用濕蝕刻,但是對微型加工來說乾蝕刻是較佳的。另外,當在絕緣體216中形成開口時,可以將絕緣體214用作對絕緣體216進行蝕刻形成槽時的蝕刻停止膜。例如,當作為形成槽的絕緣體216使用氧化矽膜時,作為用作蝕刻停止膜的絕緣膜,絕緣體214可以使用氮化矽膜、氧化鋁膜、氧化鉿膜。   [0250] 在形成開口後,形成成為導電體205a的導電膜。該導電膜較佳為包含具有抑制氧透過的功能的導電體。例如,可以使用氮化鉭、氮化鎢、氮化鈦等。或者,可以使用該導電體與鉭、鎢、鈦、鉬、鋁、銅或鉬鎢合金的疊層膜。可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成成為導電體205a的導電膜。   [0251] 在本實施方式中,作為成為導電體205a的導電膜,利用濺射法形成氮化鉭膜或者在氮化鉭上層疊氮化鈦而成的膜。藉由作為導電體205a使用這種金屬氮化物,即使作為後面說明的導電體205b使用銅等容易擴散的金屬,也可以防止該金屬從導電體205a擴散到外部。   [0252] 接著,在成為導電體205a的導電膜上形成成為導電體205b的導電膜。該導電膜可以使用濺射法、CVD法、MBE法、PLD法或ALD法等形成。在本實施方式中,作為成為導電體205b的導電膜,以鎢或銅等低電阻導電材料形成。   [0253] 接著,藉由進行CMP處理,去除成為導電體205a的導電膜以及成為導電體205b的導電膜的一部分,使絕緣體216露出。其結果是,只在開口殘留成為導電體205a的導電膜以及成為導電體205b的導電膜。由此,可以形成其頂面平坦的包括導電體205a及導電體205b的導電體205(參照圖9A至圖9C)。注意,有時由於該CMP處理而絕緣體216的一部分被去除。   [0254] 接著,在絕緣體216及導電體205上形成絕緣體220。可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣體220。   [0255] 接著,在絕緣體220上形成絕緣體222。可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣體222。   [0256] 尤其是,作為絕緣體222較佳為使用含有鋁和鉿中的一者或兩者的氧化物的絕緣體。作為含有鋁和鉿中的一者或兩者的氧化物的絕緣體較佳為使用氧化鋁、氧化鉿、含有鋁及鉿的氧化物(鋁酸鉿)等。絕緣體222較佳為利用ALD法形成。利用ALD法形成的絕緣體222對氧、氫及水具有阻擋性。藉由使絕緣體222對氫及水具有阻擋性,設置於電晶體200的週邊的結構體所包含的氫及水不擴散到電晶體200的內側,而可以抑制在氧化物230中生成氧空位。   [0257] 接著,在絕緣體222上形成絕緣體224。可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣體224(參照圖9A至圖9C)。   [0258] 接著,較佳為進行加熱處理。加熱處理以250℃以上且650℃以下的溫度,較佳為以300℃以上且500℃以下的溫度,更佳為以320℃以上且450℃以下的溫度進行即可。第一加熱處理在氮或惰性氣體氛圍或者包含10ppm以上、1%以上或10%以上的氧化性氣體的氛圍下進行。第一加熱處理也可以在減壓狀態下進行。或者,第一加熱處理也可以在氮或惰性氣體氛圍下進行加熱處理,然後為了填補脫離了的氧在包含10ppm以上、1%以上或10%以上的氧化性氣體氛圍下,進行加熱處理。   [0259] 藉由上述加熱處理,可以去除絕緣體224所包含的水或氫等雜質。   [0260] 在加熱處理中,也可以在減壓狀態下進行包含氧的電漿處理。包含氧的電漿處理例如較佳為採用包括用來產生使用微波的高密度電漿的電源的裝置。或者,也可以包括對基板一側施加RF(Radio Frequency:射頻)的電源。藉由使用高密度電漿可以生成高密度氧自由基,且藉由對基板一側施加RF可以將由高密度電漿生成的氧自由基高效地導入絕緣體224中。或者,也可以在使用這種裝置進行包含惰性氣體的電漿處理之後,為填補脫離的氧而進行包含氧的電漿處理。注意,有時也可以不進行第一加熱處理。   [0261] 另外,該加熱處理也可以在形成絕緣體220後以及形成絕緣體222後分別進行。該加熱處理可以使用上述加熱處理條件,但是形成絕緣體220後的加熱處理較佳為在包含氮的氛圍下進行。   [0262] 在本實施方式中,作為加熱處理,在形成絕緣體224之後在氮氛圍下以400℃的溫度進行1小時的處理。   [0263] 接著,在絕緣體224上依次形成成為氧化物230a的氧化膜230A以及成為氧化物230b的氧化膜230B(參照圖10A至圖10C)。較佳為在不暴露於大氣環境的情況下連續地形成上述氧化膜。藉由不暴露於大氣而形成氧化膜,由於可以防止來自大氣環境的雜質或水分附著於氧化膜230A及氧化膜230B上,所以可以保持氧化膜230A與氧化膜230B的介面附近的清潔。   [0264] 可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成氧化膜230A以及氧化膜230B。   [0265] 例如,在利用濺射法形成氧化膜230A以及氧化膜230B的情況下,作為濺射氣體使用氧或者氧和稀有氣體的混合氣體。藉由增高濺射氣體所包含的氧的比率,可以增加在形成的氧化膜中的過量氧。另外,在利用濺射法形成上述氧化膜的情況下,可以使用上述In-M-Zn氧化物靶材。   [0266] 尤其是,在進行氧化膜230A的成膜時,有時包含在濺射氣體中的氧的一部分被供應至絕緣體224中。此外,氧化膜230A的濺射氣體所包含的氧的比率可以為70%以上,較佳為80%以上,更佳為100%。   [0267] 此外,在利用濺射法形成氧化膜230B的情況下,當在濺射氣體所包含的氧的比率設定為1%以上且30%以下、較佳為5%以上且20%以下的情況下進行成膜時,形成氧缺乏型氧化物半導體。使用氧缺乏型氧化物半導體的電晶體可以具有較高的場效移動率。   [0268] 在本實施方式中,作為氧化膜230A,利用濺射法使用In:Ga:Zn=1:3:4[原子個數比]的靶材進行成膜。另外,作為氧化膜230B,利用濺射法使用In:Ga:Zn=4:2:4.1[原子個數比]的靶材進行成膜。上述氧化膜可以根據氧化物230所需的特性適當地選擇成膜條件及原子個數比來形成。   [0269] 接著,也可以進行加熱處理。作為加熱處理,可以利用上述加熱處理條件。藉由進行加熱處理,可以去除氧化膜230A以及氧化膜230B中的水或氫等雜質。在本實施方式中,在氮氛圍下以400℃的溫度進行1小時的處理,接下來連續地在氧氛圍下以400℃的溫度進行1小時的處理。   [0270] 接著,將氧化膜230A及氧化膜230B加工為島狀,由此形成氧化物230a及氧化物230b(參照圖11A至圖11C)。   [0271] 另外,在上述製程中,可以將絕緣體224加工為島狀。另外,可以對絕緣體224進行半蝕刻。藉由對絕緣體224進行半蝕刻,在後面的製程中形成的氧化物230c下殘留有絕緣體224。另外,可以在後面的製程中加工絕緣膜272A時將絕緣體224加工為島狀。此時,可以將絕緣體222用作蝕刻停止膜。   [0272] 在此,以其至少一部分與導電體205重疊的方式形成氧化物230a及氧化物230b。氧化物230a及氧化物230b的側面較佳為與絕緣體222大致垂直。當氧化物230a及氧化物230b的側面與絕緣體222大致垂直時,在設置多個電晶體200時可以實現小面積化和高密度化。可以採用氧化物230a及氧化物230b的側面和絕緣體222的頂面所形成的角度為銳角的結構。此時,氧化物230a及氧化物230b的側面和絕緣體222的頂面所形成的角度越大越好。   [0273] 另外,氧化物230a及氧化物230b的側面與氧化物230b的頂面之間具有彎曲面。也就是說,側面的端部與頂面的端部較佳為彎曲(以下,也稱為圓形)。例如,較佳為在氧化物230a及氧化物230b的端部的彎曲面的曲率半徑為3nm以上且10nm以下,較佳為5nm以上且6nm以下。   [0274] 藉由使端部不具有角,可以提高後面的形成製程中的膜的覆蓋性。   [0275] 該氧化膜的加工可以利用光微影法進行。另外,該加工可以利用乾蝕刻法或濕蝕刻法。利用乾蝕刻法的加工適合於微細加工。   [0276] 注意,在光微影法中,首先藉由遮罩對光阻劑進行曝光。接著,使用顯影液去除或留下所曝光的區域而形成光阻遮罩。接著,隔著該光阻遮罩進行蝕刻處理來將導電體、半導體或絕緣體等加工為所希望的形狀。例如,使用KrF準分子雷射、ArF準分子雷射、EUV(Extreme Ultraviolet:極紫外)光等對光阻劑進行曝光來形成光阻遮罩,即可。此外,也可以利用在基板和投影透鏡之間填滿液體(例如,水)的狀態下進行曝光的液浸技術。另外,也可以使用電子束或離子束代替上述光。注意,當使用電子束或離子束時,不需要遮罩。另外,作為去除光阻遮罩的方法,既可以進行灰化處理等乾蝕刻處理或濕蝕刻處理,也可以在進行乾蝕刻處理之後進行濕蝕刻處理,又可以在進行濕蝕刻處理之後進行乾蝕刻處理。   [0277] 可以使用由絕緣體或導電體構成的硬遮罩代替光阻遮罩。當使用硬遮罩時,可以在氧化膜230B上形成成為硬遮罩材料的絕緣膜或導電膜且在其上形成光阻遮罩,然後對硬遮罩材料進行蝕刻來形成所希望的形狀的硬遮罩。對氧化膜230A以及氧化膜230B進行的蝕刻既可以在去除光阻遮罩後進行,又可以不去除光阻遮罩進行。在採用後者的情況下,進行蝕刻時有時光阻遮罩消失。可以在對上述氧化膜進行蝕刻後藉由蝕刻去除硬遮罩。另一方面,在硬遮罩材料沒有影響到後製程或者可以在後製程中使用的情況下,不一定要去除硬遮罩。   [0278] 作為乾蝕刻裝置,可以使用包括平行平板型電極的電容耦合型電漿(CCP:Capacitively Coupled Plasma)蝕刻裝置。包括平行平板型電極的電容耦合型電漿蝕刻裝置也可以採用對平行平板型電極中的一個施加高頻電源的結構。或者,也可以採用對平行平板型電極中的一個施加不同的多個高頻電源的結構。或者,也可以採用對平行平板型電極的各個施加頻率相同的高頻電源的結構。或者,也可以採用對平行平板型電極的各個施加不同的高頻電源的結構。或者,也可以利用具有高密度電漿源的乾蝕刻裝置。例如,作為具有高密度電漿源的乾蝕刻裝置,可以使用感應耦合電漿(ICP:Inductively Coupled Plasma)蝕刻裝置等。   [0279] 藉由進行上述乾蝕刻等的處理,有時起因於蝕刻氣體等的雜質附著於或擴散於氧化物230a、氧化物230b等的表面或內部。作為雜質,例如有氟或氯等。   [0280] 為了去除上述雜質等,進行洗滌。作為洗滌方法,有使用洗滌液等的濕式清潔、使用電漿的等離子處理以及熱處理的洗滌等,可以適當地組合上述洗滌。   [0281] 作為濕式清潔,可以使用用碳酸水或純水稀釋草酸、磷酸或氫氟酸等的水溶液進行洗滌處理。或者,可以使用純水或碳酸水進行超聲波洗滌。在本實施方式中,使用純水或碳酸水進行超聲波洗滌。   [0282] 接著,也可以進行加熱處理。作為加熱處理,可以利用上述加熱處理條件。   [0283] 接著,在絕緣體224、氧化物230a及氧化物230b上依次形成氧化膜230C、絕緣膜250A、導電膜260A、導電膜260B、導電膜260C、絕緣膜270A及絕緣膜271A(參照圖12A至圖12C)。   [0284] 氧化膜230C可以使用溅射法、CVD法、MBE法、PLD法或ALD法等形成。另外,也可以對照氧化物230c所需的特性使用與氧化膜230A或氧化膜230B同樣的成膜方法形成氧化膜230C。在本實施方式中,作為氧化膜230C,利用濺射法使用In:Ga:Zn =1:3:4[原子個數比]的靶材進行成膜。   [0285] 可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣膜250A。   [0286] 另外,藉由使用微波激發氧,產生高密度氧電漿,將絕緣膜250A暴露於該氧電漿,可以對絕緣膜250A及氧化物230a、氧化物230b及氧化物230C引入氧。   [0287] 另外,也可以進行加熱處理。作為加熱處理,可以利用上述加熱處理條件。藉由該加熱處理,可以降低絕緣膜250A的水分濃度及氫濃度。   [0288] 可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成導電膜260A。在此,藉由進行低電阻化處理,可被用作氧化物230的氧化物半導體成為導電氧化物。因此,可以作為導電膜260A形成可被用作氧化物230的氧化物,在後面的製程中使該氧化物低電阻化。藉由作為導電膜260A,在包含氧的氛圍下利用濺射法形成可被用作氧化物230的氧化物,可以對絕緣膜250A添加氧。藉由對絕緣膜250A添加氧,該被添加的氧可以經過絕緣膜250A被供應到氧化物230。   [0289] 可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成導電膜260B。當作為導電膜260A使用可被用作氧化物230的氧化物半導體時,利用濺射法形成導電膜260B,由此可以降低導電膜260A的電阻值,使導電膜260A成為導電體。可以將該導電體稱為OC(Oxide Conductor)電極。可以在該OC電極上的導電體上利用濺射法等再形成導電體。   [0290] 另外,作為導電膜260C,藉由層疊低電阻的金屬膜可以提供驅動電壓小的電晶體。   [0291] 接著,可以進行加熱處理。作為加熱處理,可以利用上述加熱處理條件。注意,有時也可以不進行加熱處理。在本實施方式中,在氮氛圍下以400℃的溫度進行1小時的處理。   [0292] 可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣膜270A。由於絕緣膜270A用作障壁膜,可以使用具有抑制水或氫等雜質及氧的透過的功能的絕緣性材料。例如,較佳為使用氧化鋁或氧化鉿等。由此,可以防止導電體260的氧化。另外,可以防止藉由導電體260及絕緣體250水或氫等雜質進入氧化物230。   [0293] 可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣膜271A。在此,絕緣膜271A的厚度較佳為比在後面的製程中形成的絕緣膜272A的厚度大。由此,在後面的製程中形成絕緣體272時,可易於在導電體260上殘留絕緣體271。   [0294] 另外,絕緣體271用作硬遮罩。藉由設置絕緣體271,可以將絕緣體250的側面、導電體260a的側面、導電體260b的側面、導電體260c的側面及絕緣體270的側面以與基板大致垂直的方式形成。   [0295] 接著,對絕緣膜271A進行蝕刻形成絕緣體271。接著,將絕緣體271用作遮罩對絕緣膜250A、導電膜260A、導電膜260B、導電膜260C及絕緣膜270A進行蝕刻,由此形成絕緣體250、導電體260(導電體260a、導電體260b、導電體260c)及絕緣體270(參照圖13A至圖13C)。在該加工之後,也可以不去除上述硬遮罩而進行後製程。上述硬遮罩在後製程中進行的摻雜物的添加中也可以被用作硬遮罩。   [0296] 絕緣體250的側面、導電體260a的側面、導電體260b的側面及絕緣體270的側面較佳為在同一面內。較佳為絕緣體250的側面、導電體260a的側面、導電體260b的側面及絕緣體270的側面共用的同一面與基板大致垂直。就是說,在剖面形狀中,絕緣體250、導電體260a、導電體260b及絕緣體270的側面與氧化物230的頂面之間的角度較佳為銳角且越大越好。在剖面形狀中,絕緣體250、導電體260a、導電體260b及絕緣體270的側面與氧化物230的頂面所形成的角度也可以為銳角。此時,絕緣體250、導電體260a、導電體260b及絕緣體270的側面與氧化物230的頂面所形成的角度越大越好。   [0297] 另外,絕緣體250、導電體260及絕緣體270以其至少一部分與導電體205及氧化物230重疊的方式形成。   [0298] 另外,藉由上述蝕刻,氧化膜230C的不與絕緣體250重疊的區域的頂部可能被蝕刻。此時,氧化膜230C與絕緣體250重疊的區域的厚度可能厚於不與絕緣體250重疊的區域的厚度。   [0299] 接著,覆蓋氧化膜230C、絕緣體250、導電體260、絕緣體270及絕緣體271形成絕緣膜272A(參照圖14A至圖14C)。作為絕緣膜272A,較佳為利用覆蓋性良好的ALD法形成。藉由利用ALD法,可以形成即便在由導電體260等形成的步階部也在絕緣體250、導電體260及絕緣體270的側面具有均勻厚度的絕緣膜272A。   [0300] 接著,對絕緣膜272A進行各向異性蝕刻處理,接觸絕緣體250、導電體260及絕緣體270的側面形成絕緣體272(參照圖15A至圖15C)。各向異性蝕刻處理較佳為利用乾蝕刻處理。由此,去除在大致平行於基板的表面上的該絕緣膜,可以以自對準的方式形成絕緣體272。   [0301] 在此,藉由在絕緣體270上形成絕緣體271,即使絕緣體270上部的絕緣膜272A被去除,也可以使絕緣體270殘留。另外,藉由使由絕緣體250、導電體260、絕緣體270及絕緣體271構成的結構體的高度高於氧化物230a、氧化物230b及氧化膜230C的高度,可以去除隔著氧化膜230C位於氧化物230a、氧化物230b的側面的絕緣膜272A。再者,當將氧化物230a、氧化物230b的端部形成為圓形時,可以縮短去除在氧化物230a、氧化物230b的側面上隔著氧化膜230C形成的絕緣膜272A的時間,由此可以更容易地形成絕緣體272。   [0302] 接著,以絕緣體250、導電體260、絕緣體270、絕緣體271及絕緣體272為遮罩對氧化膜230C進行蝕刻去除氧化膜230C的一部分,由此形成氧化物230c(參照圖16A至圖16C)。另外,經過該製程,有時氧化物230b的頂面及側面以及氧化物230a的側面的一部分被去除。   [0303] 接著,覆蓋絕緣體224、氧化物230、絕緣體272及絕緣體271形成絕緣膜130A及導電膜120A(參照圖17A至圖17C)。   [0304] 絕緣膜130A例如可以使用氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鋁、氧氮化鋁、氮氧化鋁、氮化鋁、氧化鉿、氧化氮化鉿、氮化氧化鉿、氮化鉿等的疊層或單層。   [0305] 例如,較佳為採用氧化鋁等的high-k材料和氧氮化矽等的絕緣強度大的材料的疊層結構。藉由採用該結構,電容器100可以具有high-k材料而確保充分的電容器,並因絕緣強度大的材料而其絕緣強度提高,從而可以抑制電容器100的靜電破壞且提高電容器100的可靠性。   [0306] 導電膜120A可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成。   [0307] 接著,利用光微影法對導電膜120A及絕緣膜130A進行加工形成導電體120及絕緣體130(參照圖18A至圖18C)。另外,可以利用乾蝕刻法、濕蝕刻法或組合上述方法進行導電膜120A及絕緣膜130A的加工。乾蝕刻法可以實現各向異性蝕刻而適用於微細加工,所以是較佳的。另一方面,藉由利用能夠進行各向同性蝕刻的濕蝕刻可以容易地去除氧化物230的側面、絕緣體250的側面及絕緣體272的側面的導電膜120A及絕緣膜130A。因此,較佳為利用乾蝕刻法及濕蝕刻法進行加工,由此可以形成良好的形狀的導電體120及絕緣體130。   [0308] 在此,也可以在氧化物230a、氧化物230b及氧化物230c中形成區域231、接合區域232及區域234。區域231及接合區域232是藉由對作為氧化物230a、氧化物230b及氧化物230c形成的金屬氧化物添加銦等金屬原子或雜質而形成的低電阻區域。另外,各區域的導電性至少比區域234中的氧化物230b高。   [0309] 為了使區域231及接合區域232低電阻化,例如可以對其添加銦等金屬元素及雜質中的至少一種摻雜物。   [0310] 作為摻雜物的添加方法,可以使用:對離子化了的源氣體進行質量分離而添加的離子植入法;不對離子化了的源氣體進行質量分離而添加的離子摻雜法;以及電漿浸沒離子佈植技術等。當進行質量分離時,可以嚴密地控制添加的離子種及其濃度。另一方面,當不進行質量分離時,可以在短時間內添加高濃度的離子。另外,也可以利用生成原子或分子的簇而進行離子化的離子摻雜法。注意,也可以將摻雜物換稱為離子、施體、受體、雜質或元素等。   [0311] 另外,可以在電漿處理中添加摻雜物。此時,可以利用電漿CVD設備、乾蝕刻裝置、灰化裝置進行電漿處理來對氧化物230a、氧化物230b及氧化物230c添加摻雜物。   [0312] 另外,當將雜質作為摻雜物進行添加時,可以以接觸區域231的方式形成含有摻雜物的膜。例如,將作為摻雜物含有氫、硼、碳、氮、氟或磷等的絕緣體274以與氧化物230的區域231接觸的方式形成(參照圖19A至圖19C)。藉由形成絕緣體274以及形成後進行的加熱處理可以使區域231低電阻化而形成接合區域232,可以認為是絕緣體274中的摻雜物擴散至區域231及接合區域232中而使該區域低電阻化。   [0313] 藉由提高氧化物230a、氧化物230b及氧化物230c的銦含量,可以提高載子密度而實現低電阻化。因此,作為摻雜物可以使用能夠提高氧化物230a、氧化物230b及氧化物230c的載子密度的銦等金屬元素。   [0314] 也就是說,藉由提高區域231及接合區域232中的氧化物230a、氧化物230b及氧化物230c的銦等金屬原子的含量,可以提高電子移動率而實現低電阻化。   [0315] 因此,至少區域231中的相對於元素M的銦的原子個數比大於區域234中的相對於元素M的銦的原子個數比。   [0316] 作為摻雜物,可以使用上述形成氧空位的元素或者被氧空位俘獲的元素等。作為上述元素,典型地可以舉出氫、硼、碳、氮、氟、磷、硫、氯、鈦、稀有氣體等。另外,作為稀有氣體元素的典型例子,有氦、氖、氬、氪以及氙等。   [0317] 藉由在電晶體200中設置接合區域232可以防止在被用作源極區域及汲極區域的區域231與形成有通道的區域234之間形成高電阻區域,而可以增高電晶體的通態電流並提高電晶體的載子移動率。當包括接合區域232時,在通道長度方向上源極區域及汲極區域不與閘極重疊,由此可以抑制不需要的電容的形成。另外,當包括接合區域232時,可以減小非導通時的洩漏電流。   [0318] 因此,藉由適當地選擇區域231a及區域231b的範圍,可以根據電路設計,容易地提供一種具有滿足要求的電特性的電晶體。   [0319] 在本實施方式中,覆蓋絕緣體224、氧化物230、絕緣體271、絕緣體272、絕緣體130及導電體120形成絕緣體274(參照圖19A至圖19C)。   [0320] 作為絕緣體274,例如可以使用利用CVD法形成的氮化矽、氮氧化矽、氧氮化矽。在本實施方式中,作為絕緣體274使用氮氧化矽。   [0321] 當以接觸於氧化物230的方式形成包含氮等作為雜質的元素的絕緣體274時,對區域231a及區域231b添加形成絕緣體274時的氛圍所包含的氫或氮等雜質元素。藉由以氧化物230中的與絕緣體274接觸的區域為中心由被添加的雜質元素形成氧空位,並且使該雜質元素進入氧空位,可以使載子密度增高並且使電阻降低。此時,雜質還擴散到不與絕緣體274接觸的接合區域232,因此使電阻降低。   [0322] 因此,區域231a及區域231b中的氫和氮中至少一種的濃度較佳為比區域234高。可以利用二次離子質譜分析法(SIMS:Secondary Ion Mass Spectrometry)測量氫或氮的濃度。在此,作為區域234的氫或氮的濃度,測量氧化物230b的與絕緣體250重疊的區域的中央附近(例如,氧化物230b的從絕緣體250的通道長度方向的兩側面的距離大致相等的部分)的氫或氮的濃度即可。   [0323] 另外,藉由對區域231及接合區域232添加形成氧空位的元素或者被氧空位俘獲的元素,可以實現低電阻化。作為上述元素,典型地可以舉出氫、硼、碳、氮、氟、磷、硫、氯、鈦、稀有氣體等。另外,作為稀有氣體元素的典型例子,有氦、氖、氬、氪以及氙等。因此,可以使區域231及區域232包含上述元素中的一種或多種。   [0324] 另外,作為絕緣體274也可以使用抽出並吸收區域231及接合區域232中的氧的膜。當氧被抽出時區域231及接合區域232中產生氧缺陷。氧缺陷捕獲氫、硼、碳、氮、氟、磷、硫、氯、鈦、稀有氣體等而使區域231及接合區域232低電阻化。   [0325] 當作為含有成為雜質的元素的絕緣體或者作為從氧化物230抽出氧的絕緣體形成絕緣體274時,可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成絕緣體274。   [0326] 包含作為雜質的元素的絕緣體274較佳為在包含氮和氫中的至少一種的氛圍下形成。藉由在上述氛圍下形成膜,以氧化物230b及氧化物230c中的不與絕緣體250重疊的區域為中心形成氧空位且使該氧空位和氮或氫等雜質元素鍵合,可以增高載子密度。如此,可以形成低電阻化的區域231a及區域231b。作為絕緣體274,例如可以利用CVD法使用氮化矽、氮氧化矽以及氧氮化矽。在本實施方式中,作為絕緣體274使用氮氧化矽。   [0327] 由此,藉由形成絕緣體274可以自對準地形成源極區域及汲極區域。因此,可以高良率地形成微型化或高積體化半導體裝置。   [0328] 在此,藉由由絕緣體270及絕緣體272覆蓋導電體260及絕緣體250的頂面及側面,可以防止氮或氫等雜質元素進入導電體260及絕緣體250中。由此,可以防止氮或氫等雜質元素經過導電體260及絕緣體250進入被用作電晶體200的通道形成區域的區域234中。由此,可以提供具有優良的電特性的電晶體200。   [0329] 注意,雖然在上述製程中藉由形成絕緣體274使氧化物230低電阻化而形成了區域231、接合區域232及區域234,但是本實施方式不侷限於此。例如,可以利用摻雜物的添加處理或電漿處理或者組合上述處理來形成上述區域等。   [0330] 例如,可以將絕緣體250、導電體260、絕緣體272、絕緣體270、絕緣體271、絕緣體130及導電體120用作遮罩對氧化物230進行電漿處理。電漿處理可以在包含形成上述氧空位的元素或者被氧空位俘獲的元素的氛圍等下進行。例如,可以使用氬氣體和氮氣體進行電漿處理。   [0331] 接著,可以進行加熱處理。作為加熱處理,可以利用上述加熱處理條件。藉由進行加熱處理,被添加的摻雜物擴散到氧化物230的接合區域232而可以增大通態電流。   [0332] 接著,在絕緣體274上形成絕緣體280(參照圖20A至圖20C)。絕緣體280可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成。或者,可以使用旋塗法、浸漬法、液滴噴射法(噴墨法等)、印刷法(網版印刷、平板印刷等)、刮刀(doctor knife)法、輥塗(roll coater)法或簾式塗佈(curtain coater)法等形成。在本實施方式中,作為該絕緣膜使用氧氮化矽。   [0333] 較佳為以其頂面具有平坦性的方式形成絕緣體280。例如,可以使絕緣體280的頂面在形成成為絕緣體280的絕緣膜後就具有平坦性。或者,例如,在成膜後,也可以從頂面去除絕緣體等以使絕緣體280的頂面平行於基板背面等基準面,而使絕緣體280的頂面具有平坦性。將這種處理稱為平坦化處理。作為平坦化處理,有CMP處理、乾蝕刻處理等。在本實施方式中,作為平坦化處理使用CMP處理。但是,絕緣體280的頂面不一定必須具有平坦性。   [0334] 接著,在絕緣體280、絕緣體274、絕緣體271及絕緣體270中形成到達氧化物230的區域231、導電體260及導電體120的開口,可以利用光微影法形成該開口。   [0335] 在此,為了將導電體252a、導電體252b設置為接觸於氧化物230的側面,以在到達氧化物230的開口中使氧化物230的側面露出的方式形成該開口。   [0336] 接著,形成成為導電體252的導電膜。該導電膜可以利用濺射法、CVD法、MBE法、PLD法或ALD法等形成。   [0337] 藉由CMP處理,去除成為導電體252的導電膜的一部分,使絕緣體280露出。其結果是,只在上述開口中留下上述導電膜,由此可以形成其頂面平坦的導電體252(參照圖21A至圖21C)。   [0338] 藉由上述製程,可以製造包括電晶體200的半導體裝置。如圖9A至圖21C所示,藉由使用本實施方式所示的半導體裝置的製造方法可以形成電晶體200。   [0339] 如上所述,根據本發明的一個實施方式可以提供一種能夠實現微型化或高積體化的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種具有良好的電特性的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種關態電流小的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種通態電流大的電晶體。另外,根據本發明的一個實施方式,可以提供一種可靠性高的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種功耗降低的半導體裝置。另外,根據本發明的一個實施方式,可以提供一種生產率高的半導體裝置。   [0340] 以上,本實施方式所示的結構、方法等可以與其他實施方式所示的結構、方法等適當地組合而實施。   [0341] 實施方式2   下面,說明根據本發明的一個實施方式的與上述實施方式不同的方式的包括電晶體200的半導體裝置的一個例子。另外,在本實施方式中,與之前的實施方式為相同材料或具有相同功能的組件有時沿用同一元件符號並省略其說明。   [0342] á半導體裝置的結構實例2ñ   圖22A、圖22B及圖22C是根據本發明的一個實施方式的電晶體200、電容器100及電晶體200週邊的俯視圖及剖面圖。另外,在本說明書中,將具有一個電容器及至少一個電晶體的半導體裝置稱為單元。   [0343] 圖22A至圖22C是具有電晶體200及電容器100的單元600的俯視圖。另外,圖22B及圖22C是單元600的剖面圖。在此,圖22B是沿著圖22A中的點劃線A1-A2所示的部位的剖面圖,該剖面圖相當於電晶體200的通道長度方向上的剖面圖。另外,圖22C是沿著圖22A中的點劃線A3-A4所示的部位的剖面圖,該剖面圖相當於電晶體200的通道寬度方向上的剖面圖。在圖22A的俯視圖中,為了圖面的明瞭化省略了部分組件。另外,在圖22A至圖22C中,為了圖面的明瞭化僅對部分組件附加了元件符號。另外,在圖26A至圖26C中對圖22A至圖22C所示的單元600的各組件附加了元件符號,將在後面進行詳細說明。   [0344] 在圖22A至圖22C所示的單元600中,藉由將電晶體200與電容器100設置在同一層中,可以將構成電晶體200的部分組件兼用作構成電容器100的部分組件。也就是說,可以將電晶體200的部分組件用作電容器100的部分組件。   [0345] 另外,藉由使電晶體200與整個電容器100或其一部分重疊,可以縮小電晶體200的投影面積及電容器100的投影面積的總面積。   [0346] 圖23A至圖23D是說明電容器100的俯視圖及剖面圖。圖23B是沿著圖23A所示的俯視圖中的點劃線A5-A6所示的部位的剖面圖,圖23D是沿著圖23C所示的俯視圖中的點劃線A5-A6所示的部位的剖面圖。另外,在圖23A及圖23C中,為了說明電容器100,省略圖23B及圖23D所示的導電體252c等的部分組件。另外,以虛線示出用作電容器100的第二電極的導電體120以及用作介電質的絕緣體130。   [0347] 如圖23A至圖23D所示,電容器100的面積由氧化物230a及氧化物230b的A5-A6方向的寬度及導電體120的A1-A2方向的寬度決定。也就是說,當無法從圖23A及圖23B所示的電容器100獲得單元600所需的電容值時,可以如圖23A至圖23D所示地增大氧化物230a及氧化物230b的A5-A6方向的寬度來增大電容值。   [0348] 藉由具有上述結構可以實現微型化或高積體化。另外,可以提高設計彈性。另外,電晶體200可以與電容器100藉由同一製程形成。由此,可以縮短製程,從而可以提高生產率。   [0349] á單元陣列的結構ñ   圖24A至圖25B示出本實施方式的單元陣列的一個例子。例如,藉由將圖22A至圖22C所示的包括電晶體200及電容器100的單元600以矩陣狀配置可以構成單元陣列。   [0350] 圖24A示出將圖22A至圖22C所示的單元600以矩陣狀配置的一個實施方式的電路圖。在圖24A中,配置在行方向上的單元600中的電晶體的第一閘極與共用的WL (WL01、WL02、WL03)電連接。另外,配置在列方向上的單元600中的電晶體的源極和汲極中的一方與共用的BL (BL01至BL06)電連接。另外,可以對各單元600中的電晶體設置第二閘極BG。此外,可以根據對BG施加的電位控制電晶體的臨界值。另外,單元600中的電容器的第一電極與電晶體的源極和汲極中的另一方電連接。此時,電容器的第一電極由構成電晶體的部分組件構成。另外,單元600中的電容器的第二電極與PL電連接。   [0351] 圖24B是圖24A中的包括與作為行的一部分的WL02和BL03電連接的單元600a以及與WL02和BL04電連接的單元600b的電路610的剖面圖。圖24B示出單元600a及單元600b的剖面圖。   [0352] 單元600a包括電晶體200a及電容器100a。單元600b包括電晶體200b及電容器100b。   [0353] 圖25A示出與圖24A不同方式的電路圖,其中將圖22A至圖22C所示的單元600以矩陣狀配置。在圖25A中,行方向上彼此相鄰的單元600中的電晶體的源極和汲極中的一方與共用的BL(BL01、BL02、BL03)電連接。另外,該BL還與列方向上配置的單元600中的電晶體的源極和汲極中的一方電連接。另外,行方向上彼此相鄰的單元600中的電晶體的第一閘極與不同的WL(WL01至WL06)電連接。另外,可以對各單元600中的電晶體設置第二閘極BG。此外,可以根據對BG施加的電位控制電晶體的臨界值。另外,單元600中的電容器的第一電極與電晶體的源極和汲極中的另一方電連接。此時,電容器的第一電極由構成電晶體的部分組件構成。另外,單元600中的電容器的第二電極與PL電連接。   [0354] 圖25B是圖25A中的包括與作為行的一部分的WL04和BL02電連接的單元600a以及與WL03和BL02電連接的單元600b的電路620的剖面圖。圖25B示出單元600a及單元600b的剖面圖。   [0355] 單元600a包括電晶體200a及電容器100a。單元600b包括電晶體200b及電容器100b。   [0356] 電晶體200a的源極和汲極中的一方與電晶體200b的源極和汲極中的一方都與BL02電連接。   [0357] [單元600]   本發明的一個實施方式的半導體裝置包括電晶體200、電容器100以及用作層間膜的絕緣體280。另外,還包括與電晶體200電連接的用作插頭的導電體252(導電體252a、導電體252b及導電體252c)。   [0358] 導電體252以與絕緣體280中的開口的內壁接觸的方式形成。在此,導電體252的頂面的高度和絕緣體280的頂面的高度可以大致相同。在電晶體200中,導電體252具有兩層結構,但是本發明不侷限於此。導電體252例如可以具有單層結構或三層以上的疊層結構。   [0359] [電晶體200]   如圖22A至圖22C及圖26A至圖26C所示,電晶體200包括基板(未圖示)上的絕緣體214及絕緣體216、埋入絕緣體214及絕緣體216中的導電體205、絕緣體216及導電體205上的絕緣體220、絕緣體220上的絕緣體222、絕緣體222上的絕緣體224、絕緣體224上的氧化物230(氧化物230a、氧化物230b及氧化物230c)、氧化物230上的絕緣體250、絕緣體250上的導電體260(導電體260a、導電體260b及導電體260c)、導電體260上的絕緣體270及絕緣體271、至少與絕緣體250及導電體260的側面接觸的絕緣體272、與氧化物230及絕緣體272接觸的絕緣體274。   [0360] 注意,雖然在電晶體200中示出如圖26A至圖26C那樣層疊氧化物230a、氧化物230b和氧化物230c的結構,但是本發明不侷限於此。例如,還可以為氧化物230a與氧化物230b的兩層結構或四層以上的疊層結構。例如,可以採用只設置有氧化物230b的單層或只設置有氧化物230b和氧化物230c的結構。注意,示出在電晶體200中層疊有導電體260a、氧化物230b和氧化物230c的結構,但是本發明不侷限於此。例如,可以採用單層結構、兩層結構或四層以上的疊層結構。   [0361] 圖27示出圖26B中的由虛線圍繞的通道附近的區域239的放大圖。   [0362] 如圖26B及圖27所示,氧化物230在用作電晶體200的通道形成區及後述的電容器100的第一電極的區域234與用作源極區域或汲極區域的區域231之間包括接合區域232。被用作源極區域或汲極區域的區域231是具有高載子密度及低電阻的區域。另外,被用作通道形成區的區域234是具有比被用作源極區域或汲極區域的區域231低的載子密度的區域。另外,可以將區域234中的與導電體120重疊的區域用作電容器100的電極,該與導電體120重疊的區域在導電體120被施加電壓時儲存載子。   [0363] 另外,接合區域232是具有比被用作源極區域或汲極區域的區域231低且比被用作通道形成區的區域234高的載子密度的區域。就是說,接合區域232被用作通道形成區與源極區域或汲極區域之間的接合區域(junction region)。   [0364] 藉由設置接合區域可以防止被用作源極區域或汲極區域的區域231與被用作通道形成區的區域234之間形成高電阻區域,而可以增大電晶體的通態電流。   [0365] 另外,接合區域232具有與用作閘極電極的導電體260或用作電容器的電極的導電體120重疊的區域。尤其是,接合區域232中與被用作閘極電極的導電體260重疊的區域有時具有所謂的重疊區域(也稱為Lov區域)的功能。   [0366] 區域231較佳為與絕緣體274接觸。較佳的是,區域231中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比接合區域232及區域234大。   [0367] 接合區域232具有與絕緣體272重疊的區域。較佳的是,接合區域232中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比區域234大。另一方面,較佳為接合區域232中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比區域231小。   [0368] 區域234與導電體260及導電體120重疊。區域234中的銦等金屬元素和氫及氮等雜質元素中的至少一個的濃度比區域231及接合區域232小。   [0369] 另外,如圖27所示,較佳為俯視時氧化物230a及氧化物230b的通道長度方向A2側的側面與導電體120及絕緣體130的通道長度方向A2側的側面大致一致。但是,不侷限於此,也可以採用氧化物230a及氧化物230b的通道長度方向A2側的側面突出在導電體120及絕緣體130的通道長度方向A2側的側面之外氧化物230a及氧化物230b的頂面的一部分與絕緣體274接觸的結構。另外,也可以採用導電體120及絕緣體130的通道長度方向A2側的側面突出在氧化物230a及氧化物230b的通道長度方向A2側的側面之外導電體120及絕緣體130覆蓋氧化物230a及氧化物230b的通道長度方向A2側的側面的結構。   [0370] 在氧化物230中,有時不能明確地檢測出區域231、接合區域232及區域234的邊界。各區域中檢測出的銦等金屬元素和氫及氮等雜質元素的至少一個的濃度在各區域間及各區域中逐漸變化(也將該變化稱為漸變(gradation))。就是說,優選越接近區域234的區域中的銦等金屬元素和氫及氮等雜質元素的濃度越小。亦即,區域232中的雜質濃度低於區域231中的雜質濃度。   [0371] 雖然在圖26B及圖27中區域234、區域231及接合區域232形成在氧化物230b中,但是不侷限於此,例如,也可以將區域234、區域231及接合區域232形成在氧化物230a或氧化物230c中。另外,雖然在圖26B及圖27中各區域的邊界以大致垂直於氧化物230的頂面的方式表示,但是本實施方式不侷限於此。例如,接合區域232有時具有如下形狀:在氧化物230b的表面附近向導電體260一側突出,在氧化物230b的底面附近向導電體252a一側縮退。   [0372] 氧化物230包括氧化物230a、氧化物230a上的氧化物230b及氧化物230b上的氧化物230c。氧化物230包括區域231、接合區域232及區域234。較佳的是,區域231的至少一部分與絕緣體274接觸。另外,較佳的是,區域231中的銦等金屬元素、氫和氮中的至少一個的濃度比區域234大。   [0373] 當電晶體200為開啟狀態時,區域231用作源極區域或汲極區域。另外,區域234的至少一部分,例如區域234的與導電體260重疊的區域用作通道形成區。另外,區域234的至少一部分,例如,區域234的與導電體120重疊的區域藉由對導電體120施加電壓可以用作電容器100的電極。在此,區域234中與導電體260重疊的區域被夾在區域231與區域234中與導電體120重疊的區域之間。   [0374] 在此,如圖26A至圖26C所示,氧化物230較佳為具有接合區域232。當具有該結構時,可以增大電晶體200的通態電流且可以減小電晶體200非導通時的洩漏電流(關態電流)。   [0375] 當在氧化物230a上設置有氧化物230b時,可以防止雜質從形成在氧化物230a下的結構物擴散到氧化物230b。當在氧化物230c下設置有氧化物230b時,可以防止雜質從形成在氧化物230c的上方的結構物擴散到氧化物230b。   [0376] 在氧化物230的側面和氧化物230的頂面之間具有彎曲面。就是說,側面的端部和頂面的端部較佳為彎曲(以下,也稱為圓形)。例如,在氧化物230b的端部,彎曲面的曲率半徑較佳為3nm以上且10nm以下,更佳為5nm以上且6nm以下。   [0377] 作為氧化物230較佳為使用被用作氧化物半導體的金屬氧化物(以下也稱為氧化物半導體)。例如,作為成為區域234的金屬氧化物,較佳為使用其能隙為2eV以上,較佳為2.5eV以上的金屬氧化物。如此,藉由使用能隙較寬的金屬氧化物,可以減小電晶體的關態電流。   [0378] 在此,對氧化物230的區域234進行說明。   [0379] 區域234較佳為具有各金屬原子的原子個數比互不相同的氧化物的疊層結構。明確而言,當具有氧化物230a和氧化物230b的疊層結構時,用於氧化物230a的金屬氧化物的構成元素中的元素M的原子個數比較佳為大於用於氧化物230b的金屬氧化物的構成元素中的元素M的原子個數比。另外,用於氧化物230a的金屬氧化物中的In與元素M的原子個數比較佳為大於用於氧化物230b的金屬氧化物中的In與元素M的原子個數比。另外,用於氧化物230b的金屬氧化物中的元素M與In的原子個數比較佳為大於用於氧化物230a的金屬氧化物中的元素M與In的原子個數比。另外,氧化物230c可以使用能夠用於氧化物230a或氧化物230b的金屬氧化物。   [0380] 接著,說明氧化物230的區域231及接合區域232。   [0381] 區域231及接合區域232是對作為氧化物230設置的金屬氧化物添加銦等金屬原子或雜質來進行低電阻化而成的區域。各區域的導電性至少比區域234中的氧化物230b高。為了對區域231及接合區域232添加雜質,例如可以利用如下方法添加作為銦等金屬原子與雜質中的至少一個的摻雜物:電漿處理、對離子化了的源氣體進行質量分離而添加的離子植入法、不對離子化了的源氣體進行質量分離而添加的離子摻雜法、電漿浸沒離子佈植技術等。   [0382] 就是說,藉由增高區域231及接合區域232的氧化物230中的銦等金屬原子的含量,可以提高電子移動率而實現低電阻化。   [0383] 或者,以與氧化物230接觸的方式形成包含作為雜質的元素的絕緣體274,可以對區域231及接合區域232添加雜質。   [0384] 就是說,區域231及接合區域232被添加形成氧空位的元素或者被氧空位俘獲的元素而被低電阻化。作為上述元素,典型地可以舉出氫、硼、碳、氮、氟、磷、硫、氯、鈦、稀有氣體等。另外,作為稀有氣體元素的典型例子,有氦、氖、氬、氪以及氙等。因此,區域231及接合區域232可以採用包含上述元素中的一種或多種的結構。   [0385] 例如,作為絕緣體274也可以使用抽出並吸收區域231及接合區域232中的氧的膜。當氧被抽出時區域231及接合區域232中產生氧缺陷。氧缺陷捕獲氫、硼、碳、氮、氟、磷、硫、氯、鈦、稀有氣體等而使區域231及接合區域232低電阻化。   [0386] 藉由在電晶體200中設置接合區域232可以防止在被用作源極區域及汲極區域的區域231與形成有通道的區域234之間形成高電阻區域,而可以增高電晶體的通態電流並提高電晶體的載子移動率。當包括接合區域232時,在通道長度方向上源極區域及汲極區域不與閘極重疊,由此可以抑制不需要的電容的形成。另外,當包括接合區域232時,可以減小非導通時的洩漏電流。   [0387] 因此,藉由適當地選擇接合區域232的範圍,可以根據電路設計,容易地提供一種具有滿足要求的電特性的電晶體。   [0388] 另外,與區域231同樣地有時區域234的通道長度方向的A2側的側面與絕緣體274接觸。因此,與區域231同樣地有時區域234的與絕緣體274接觸的區域附近被添加雜質。   [0389] 以覆蓋絕緣體270、絕緣體272、氧化物230及絕緣體224的方式設置絕緣體274。   [0390] 另外,作為絕緣體274,較佳為使用具有抑制水或氫等雜質及氧透過的功能的絕緣材料。例如,作為絕緣體274,較佳為使用氮化矽、氮氧化矽、氧氮化矽、氮化鋁、氮氧化鋁等。藉由形成上述絕緣體274,可以防止氧透過絕緣體274進入而被供應到區域231的氧空位而載子密度降低。另外,可以防止水或氫等雜質透過絕緣體274進入而使區域231過度擴大到區域234一側。   [0391] 當形成絕緣體274來形成區域231及區域232時,絕緣體274較佳為包含氫和氮中的至少一個。藉由將包含氫或氮等雜質的絕緣體用作絕緣體274,可以對氧化物230添加氫或氮等雜質,在氧化物230中形成區域231及接合區域232。   [0392] 較佳為在絕緣體274上設置被用作層間膜的絕緣體280。與絕緣體224等同樣,較佳為絕緣體280中的水或氫等雜質的濃度得到降低。另外,絕緣體280也可以使用由同樣的絕緣體構成的疊層結構。   [0393] 在形成在絕緣體280的開口及形成在絕緣體274中的開口中分別配置導電體252a、導電體252b及導電體252c。導電體252a、導電體252b及導電體252c的頂面的高度可以與絕緣體280的頂面相同。   [0394] 導電體252b藉由形成於絕緣體270及絕緣體271的開口接觸於用作電晶體200的第一閘極電極的導電體260。另外,導電體252c與為後述的電容器100的一個電極的導電體120接觸。   [0395] 另外,導電體252a與用作電晶體200的源極區域或汲極區域的區域231接觸。由於區域231被低電阻化,由此導電體252a與區域231的接觸電阻降低而可以增大電晶體200的通態電流。   [0396] 在此,導電體252a至少與氧化物230的頂面接觸,較佳為其還與氧化物230的側面接觸。尤其較佳為導電體252a與氧化物230的A3一側的側面和A4一側的側面中的一個或兩個與氧化物230的側面接觸。另外,也可以採用導電體252a與氧化物230的A1一側(A2一側)的側面與氧化物230接觸的結構。如此,藉由使導電體252a接觸於氧化物230的頂面及氧化物230的側面,可以在不增加導電體252a與氧化物230的接觸部的頂部面積的情況下增大接觸部的接觸面積,而降低導電體252a與氧化物230的接觸電阻。由此,可以在實現電晶體的源極電極及汲極電極的微型化的同時增高通態電流。   [0397] [電容器100]   如圖22A至圖22C及圖26A至圖26C所示,電容器100與電晶體200具有相同的結構。本實施方式中示出設置在電晶體200的氧化物230中的區域234的一部分用作電容器100的一個電極的電容器100的例子。   [0398] 電容器100包括氧化物230的區域234的一部分、區域234的一部分上的絕緣體130以及絕緣體130上的導電體120。再者,較佳為在絕緣體130上以至少其一部分與區域234的一部分重疊的方式設置導電體120。   [0399] 氧化物230的區域234的一部分用作電容器100的一個電極,導電體120用作電容器100的另一個電極。也就是說,在區域234中,用作電晶體200的通道的第一區域與用作電容器100的一個電極的第二區域彼此相鄰地設置。絕緣體130用作電容器100的電介質。   [0400] 絕緣體280及絕緣體274較佳為以覆蓋絕緣體130及導電體120的方式設置。   [0401] 絕緣體130例如可以採用氧化鋁或氧氮化矽的單層或疊層。   [0402] 作為導電體120,較佳為使用以鎢、銅或鋁為主要成分的導電材料。雖然未圖示,導電體120可以具有單層結構,也可以具有疊層結構,例如,可以採用使用鈦、氮化鈦和上述導電材料而成的疊層結構。   [0403] 在此,較佳為俯視時導電體120及絕緣體130的通道長度方向A2側的側面與氧化物230a及氧化物230b的通道長度方向A2側的側面大致一致。如此,藉由使電容器100的端部與電晶體200的端部重疊,可以進一步縮小電晶體200的投影面積及電容器100的投影面積的總面積。   [0404] 另外,導電體252c與為電容器100的一個電極的導電體120接觸。導電體252c可以與導電體252a及導電體252b同時形成,所以能夠縮短製程。   [0405] 實施方式3   在本實施方式中,參照圖28對半導體裝置的一個實施方式進行說明。   [0406] [記憶體裝置1]   圖28所示的記憶體裝置包括電晶體300以及包括電晶體200及電容器100的單元600。   [0407] 電晶體200是其通道形成在包含氧化物半導體的半導體層中的電晶體。因為電晶體200的關態電流小,所以藉由將該電晶體用於記憶體裝置,可以長期保持存儲內容。換言之,由於不需要更新工作或更新工作的頻率極低,所以可以充分降低記憶體裝置的功耗。   [0408] 另外,在單元600中,由於電晶體200與電容器100具有相同的結構,所以投影面積小,從而能夠實現微型化及高積體化。   [0409] 在圖28中,佈線3001與電晶體300的源極電連接,佈線3002與電晶體300的汲極電連接。另外,佈線3003與電晶體200的源極和汲極中的一個電連接,佈線3004與電晶體200的第一閘極電連接,佈線3006與電晶體200的第二閘極電連接。再者,電晶體300的閘極及電晶體200的源極和汲極中的另一個與電容器100的一個電極電連接,佈線3005與電容器100的另一個電極電連接。   [0410] 藉由使圖28所示的半導體裝置具有能夠保持電晶體300的閘極的電位的特徵,可以如下所示進行資料的寫入、保持以及讀出。   [0411] 對資料的寫入及保持進行說明。首先,將佈線3004的電位設定為使電晶體200處於導通狀態的電位而使電晶體200處於導通狀態。由此,佈線3003的電位施加到與電晶體300的閘極及電容器100的一個電極電連接的節點FG。換言之,對電晶體300的閘極施加規定的電荷(寫入)。這裡,施加賦予兩種不同電位位準的電荷(以下,稱為低位準電荷、高位準電荷)中的任一個。然後,藉由將佈線3004的電位設定為使電晶體200成為非導通狀態的電位而使電晶體200處於非導通狀態,使電荷保持在節點FG(保持)。   [0412] 在電晶體200的關態電流較小時,節點FG的電荷被長期間保持。   [0413] 接著,對資料的讀出進行說明。當在對佈線3001施加規定的電位(恆電位)的狀態下對佈線3005施加適當的電位(讀出電位)時,佈線3002具有對應於保持在節點FG中的電荷量的電位。這是因為:在電晶體300為n通道型電晶體的情況下,對電晶體300的閘極施加高位準電荷時的外觀上的臨界電壓Vth_H 低於對電晶體300的閘極施加低位準電荷時的外觀上的臨界電壓Vth_L 。在此,外觀上的臨界電壓是指為了使電晶體300成為“導通狀態”所需要的佈線3005的電位。由此,藉由將佈線3005的電位設定為Vth_H 與Vth_L 之間的電位V0 ,可以辨別施加到節點FG的電荷。例如,在寫入時節點FG被供應高位準電荷的情況下,若佈線3005的電位為V0 (>Vth_H ),電晶體300則成為“導通狀態”。另一方面,當節點FG被供應低位準電荷時,即便佈線3005的電位為V0 (<Vth_L ),電晶體300也保持“非導通狀態”。因此,藉由辨別佈線3002的電位,可以讀出節點FG所保持的資料。   [0414] á記憶體裝置1的結構ñ   如圖28所示,本發明的一個實施方式的半導體裝置包括電晶體300、電晶體200及電容器100。電晶體200設置在電晶體300的上方,電容器100設置在電晶體300及電晶體200的上方。   [0415] 電晶體300設置在基板311上,並包括:導電體316、絕緣體315、由基板311的一部分構成的半導體區域313;以及被用作源極區域或汲極區域的低電阻區域314a及低電阻區域314b。   [0416] 電晶體300可以為p通道型電晶體或n通道型電晶體。   [0417] 半導體區域313的通道形成區域或其附近的區域、被用作源極區域或汲極區域的低電阻區域314a及低電阻區域314b等較佳為包含矽類半導體等半導體,更佳為包含單晶矽。另外,也可以使用包含Ge(鍺)、SiGe(矽鍺)、GaAs(砷化鎵)、GaAlAs(鎵鋁砷)等的材料形成。可以使用對晶格施加應力,改變晶面間距而控制有效質量的矽。此外,電晶體300也可以是使用GaAs和GaAlAs等的HEMT (High Electron Mobility Transistor:高電子移動率電晶體)。   [0418] 在低電阻區域314a及低電阻區域314b中,除了應用於半導體區域313的半導體材料之外,還包含砷、磷等賦予n型導電性的元素或硼等賦予p型導電性的元素。   [0419] 作為被用作閘極電極的導電體316,可以使用包含砷、磷等賦予n型導電性的元素或硼等賦予p型導電性的元素的矽等半導體材料、金屬材料、合金材料或金屬氧化物材料等導電材料。   [0420] 另外,藉由根據導電體的材料設定功函數,可以調整臨界電壓。明確而言,作為導電體較佳為使用氮化鈦或氮化鉭等材料。為了兼具導電性和嵌入性,作為導電體較佳為使用鎢或鋁等金屬材料的疊層,尤其在耐熱性方面上較佳為使用鎢。   [0421] 注意,圖28所示的電晶體300的結構只是一個例子,不侷限於上述結構,根據電路結構或驅動方法使用適當的電晶體即可。   [0422] 以覆蓋電晶體300的方式依次層疊有絕緣體320、絕緣體322、絕緣體324及絕緣體326。   [0423] 作為絕緣體320、絕緣體322、絕緣體324及絕緣體326,例如可以使用氧化矽、氧氮化矽、氮氧化矽、氮化矽、氧化鋁、氧氮化鋁、氮氧化鋁及氮化鋁等。   [0424] 絕緣體322也可以被用作使因設置在其下方的電晶體300等而產生的步階平坦化的平坦化膜。例如,為了提高絕緣體322的頂面的平坦性,其頂面也可以藉由利用化學機械拋光(CMP)法等的平坦化處理被平坦化。   [0425] 作為絕緣體324,較佳為使用能夠防止氫或雜質從基板311或電晶體300等擴散到設置有電晶體200的區域中的具有阻擋性的膜。   [0426] 作為對氫具有阻擋性的膜的一個例子,例如可以使用藉由CVD法形成的氮化矽。在此,有時氫擴散到電晶體200等具有氧化物半導體的半導體元件中,導致該半導體元件的特性下降。因此,較佳為在電晶體300與電晶體200之間設置抑制氫的擴散的膜。明確而言,抑制氫的擴散的膜是指氫的脫離量少的膜。   [0427] 氫的脫離量例如可以利用熱脫附譜分析法(TDS)等測量。例如,在TDS分析中的50℃至500℃的範圍內,當將換算為氫原子的脫離量換算為絕緣體324的每單位面積的量時,絕緣體324中的氫的脫離量為10´1015 atoms/cm2 以下,較佳為5´1015 atoms/cm2 以下,即可。   [0428] 注意,絕緣體326的介電常數較佳為比絕緣體324低。例如,絕緣體326的相對介電常數較佳為低於4,更佳為低於3。例如,絕緣體326的相對介電常數較佳為絕緣體324的相對介電常數的0.7倍以下,更佳為0.6倍以下。藉由將介電常數低的材料用於層間膜,可以減少產生在佈線之間的寄生電容。   [0429] 另外,在絕緣體320、絕緣體322、絕緣體324及絕緣體326中嵌入與電容器100或電晶體200電連接的導電體328、導電體330等。另外,導電體328及導電體330被用作插頭或佈線。注意,有時使用同一元件符號表示被用作插頭或佈線的多個導電體。此外,在本說明書等中,佈線、與佈線電連接的插頭也可以是一個組件。就是說,導電體的一部分有時被用作佈線,並且該導電體的一部分有時被用作插頭。   [0430] 作為各插頭及佈線(導電體328及導電體330等)的材料,可以使用金屬材料、合金材料、金屬氮化物材料或金屬氧化物材料等導電材料的單層或疊層。較佳為使用兼具耐熱性和導電性的鎢或鉬等高熔點材料,尤其較佳為使用鎢。或者,較佳為使用鋁或銅等低電阻導電材料。藉由使用低電阻導電材料可以降低佈線電阻。   [0431] 也可以在絕緣體326及導電體330上形成佈線層。例如,在圖28中,依次層疊有絕緣體350、絕緣體352及絕緣體354。另外,在絕緣體350、絕緣體352及絕緣體354中形成有導電體356。導電體356被用作插頭或佈線。此外,導電體356可以使用與導電體328及導電體330同樣的材料形成。   [0432] 另外,與絕緣體324同樣,絕緣體350例如較佳為使用對氫具有阻擋性的絕緣體。此外,導電體356較佳為包含對氫具有阻擋性的導電體。尤其是,在對氫具有阻擋性的絕緣體350所具有的開口中形成對氫具有阻擋性的導電體。藉由採用該結構,可以使用障壁層將電晶體300與電晶體200分離,從而可以抑制氫從電晶體300擴散到電晶體200中。   [0433] 注意,作為對氫具有阻擋性的導電體,例如較佳為使用氮化鉭等。另外,藉由層疊氮化鉭和導電性高的鎢,不但可以保持作為佈線的導電性而且可以抑制氫從電晶體300擴散。此時,對氫具有阻擋性的氮化鉭層較佳為與對氫具有阻擋性的絕緣體350接觸。   [0434] 也可以在絕緣體354及導電體356上形成佈線層。例如,在圖28中,依次層疊有絕緣體360、絕緣體362及絕緣體364。另外,在絕緣體360、絕緣體362及絕緣體364中形成有導電體366。導電體366被用作插頭或佈線。此外,導電體366可以使用與導電體328及導電體330同樣的材料形成。   [0435] 另外,與絕緣體324同樣,絕緣體360例如較佳為使用對氫具有阻擋性的絕緣體。此外,導電體366較佳為包含對氫具有阻擋性的導電體。尤其是,在對氫具有阻擋性的絕緣體360所具有的開口中形成對氫具有阻擋性的導電體。藉由採用該結構,可以使用障壁層將電晶體300與電晶體200分離,從而可以抑制氫從電晶體300擴散到電晶體200中。   [0436] 也可以在絕緣體364及導電體366上形成佈線層。例如,在圖28中,依次層疊有絕緣體370、絕緣體372及絕緣體374。另外,在絕緣體370、絕緣體372及絕緣體374中形成有導電體376。導電體376被用作插頭或佈線。此外,導電體376可以使用與導電體328及導電體330同樣的材料形成。   [0437] 另外,與絕緣體324同樣,絕緣體370例如較佳為使用對氫具有阻擋性的絕緣體。此外,導電體376較佳為包含對氫具有阻擋性的導電體。尤其是,在對氫具有阻擋性的絕緣體370所具有的開口中形成對氫具有阻擋性的導電體。藉由採用該結構,可以使用障壁層將電晶體300與電晶體200分離,從而可以抑制氫從電晶體300擴散到電晶體200中。   [0438] 可以在絕緣體374及導電體376上形成佈線層。例如,在圖28中,依次層疊有絕緣體380、絕緣體382及絕緣體384。另外,在絕緣體380、絕緣體382及絕緣體384中形成有導電體386。導電體386被用作插頭或佈線。此外,導電體386可以使用與導電體328及導電體330同樣的材料形成。   [0439] 另外,與絕緣體324同樣,絕緣體380例如較佳為使用對氫具有阻擋性的絕緣體。此外,導電體386較佳為包含對氫具有阻擋性的導電體。尤其是,在對氫具有阻擋性的絕緣體380所具有的開口中形成對氫具有阻擋性的導電體。藉由採用該結構,可以使用障壁層將電晶體300與電晶體200分離,從而可以抑制氫從電晶體300擴散到電晶體200中。   [0440] 在絕緣體384上,依次層疊有絕緣體210、絕緣體212。作為絕緣體210、絕緣體212中的任何一個,較佳為使用對氧或氫具有阻擋性的物質。   [0441] 例如,作為絕緣體210,例如較佳為使用能夠防止氫或雜質從基板311或設置有電晶體300的區域等擴散到設置有單元600的區域中的具有阻擋性的膜。因此,上述膜可以使用與絕緣體324同樣的材料。   [0442] 作為對氫具有阻擋性的膜的一個例子,可以使用藉由CVD法形成的氮化矽。在此,有時氫擴散到單元600等具有氧化物半導體的半導體元件中,導致該半導體元件的特性下降。因此,較佳為在電晶體300與單元600之間設置抑制氫的擴散的膜。明確而言,抑制氫的擴散的膜是指氫的脫離量少的膜。   [0443] 例如,作為對氫具有阻擋性的膜,絕緣體210較佳為使用氧化鋁、氧化鉿、氧化鉭等金屬氧化物。   [0444] 尤其是,氧化鋁的不使氧及導致電晶體的電特性變動的氫、水分等雜質透過的阻擋效果高。因此,在電晶體的製程中及製程之後,氧化鋁可以防止氫、水分等雜質進入單元600中。另外,氧化鋁可以抑制氧從構成單元600的氧化物釋放。因此,氧化鋁適合用作單元600的保護膜。   [0445] 例如,作為絕緣體212,可以使用與絕緣體320同樣的材料。此外,藉由由介電常數較低的材料形成層間膜,可以減少產生在佈線之間的寄生電容。例如,作為絕緣體212,可以使用氧化矽膜和氧氮化矽膜等。   [0446] 另外,在絕緣體210、絕緣體212、絕緣體214及絕緣體216中嵌入有導電體218、構成電晶體200的導電體(導電體205)等。此外,導電體218被用作與單元600或電晶體300電連接的插頭或佈線。導電體218可以使用與導電體328及導電體330同樣的材料形成。   [0447] 尤其是,與絕緣體210及絕緣體214接觸的區域的導電體218較佳為對氧、氫及水具有阻擋性的導電體。藉由採用該結構,可以利用對氧、氫及水具有阻擋性的層將電晶體300與電晶體200分離,從而可以抑制氫從電晶體300擴散到單元600中。   [0448] 絕緣體212的上方設置有單元600。作為單元600的結構可以使用在上述實施方式中說明的單元600的結構。注意,圖28所示的單元600的結構只是一個例子,不侷限於上述結構,可以根據電路結構或驅動方法使用適當的電晶體。   [0449] 以上是對結構實例的說明。藉由採用本結構,在使用包含氧化物半導體的電晶體的半導體裝置中,可以抑制電特性變動且可以提高可靠性。另外,可以提供一種包含通態電流大的氧化物半導體的電晶體。另外,可以提供一種包含關態電流小的氧化物半導體的電晶體。另外,可以提供一種功耗得到減少的半導體裝置。   [0450] 以上,本實施方式所示的結構、方法等可以與其他實施方式所示的結構、方法等適當地組合而實施。   [0451] 實施方式4   在本實施方式中,參照圖29對與上述實施方式不同的實施方式的半導體裝置的一個實施方式進行說明。另外,在本實施方式中,與之前的實施方式為相同材料或具有相同功能的組件有時沿用同一元件符號並省略其說明。   [0452] [記憶體裝置2]   圖29所示的記憶體裝置包括電晶體300以及包括電晶體200及電容器100的單元600。   [0453] 電晶體200是其通道形成在包含氧化物半導體的半導體層中的電晶體。因為電晶體200的關態電流小,所以藉由將該電晶體用於記憶體裝置,可以長期保持存儲內容。換言之,由於不需要更新工作或更新工作的頻率極低,所以可以充分降低記憶體裝置的功耗。   [0454] 另外,在單元600中,由於電晶體200與電容器100具有相同的結構,所以投影面積小,從而能夠實現微型化及高積體化。   [0455] 在圖29中,佈線3001與電晶體300的源極和汲極中的一方電連接,佈線3002與電晶體300的源極和汲極中的另一方電連接,佈線3007與電晶體300的閘極電連接。另外,佈線3003與電晶體200的源極和汲極中的一個電連接,佈線3004與電晶體200的第一閘極電連接,佈線3006與電晶體200的第二閘極電連接。另外,佈線3005與電容器100的一個電極電連接。   [0456] 可以將圖29所示的半導體裝置用於後述的DOSRAM那樣的設置有氧化物電晶體的記憶體裝置。由於電晶體200的關態電流小而能夠保持源極和汲極中的另一方(也可以說是電容器100的電極中的另一方)的電位,由此能夠進行資料的寫入、保持及讀出。   [0457] á記憶體裝置2的結構ñ   如圖29所示,本發明的一個實施方式的半導體裝置包括電晶體300、電晶體200及電容器100。電晶體200設置在電晶體300的上方,電容器100設置在電晶體300及電晶體200的上方。   [0458] 以覆蓋電晶體300的方式依次層疊有絕緣體320、絕緣體322、絕緣體324及絕緣體326。   [0459] 另外,在絕緣體320、絕緣體322、絕緣體324及絕緣體326中嵌入與電晶體300電連接的導電體328及導電體330等。另外,導電體328及導電體330被用作插頭或佈線。注意,有時使用同一元件符號表示被用作插頭或佈線的多個導電體。此外,在本說明書等中,佈線、與佈線電連接的插頭也可以是一個組件。就是說,導電體的一部分有時被用作佈線,並且該導電體的一部分有時被用作插頭。   [0460] 絕緣體212的上方設置有單元600。作為單元600的結構可以使用在上述實施方式中說明的單元600的結構。另外,圖29所示的單元600的結構只是一個例子,不侷限於上述結構,可以根據電路結構或驅動方法使用適當的電晶體。   [0461] 另外,藉由將導電體252以與導電體218接觸的方式設置,可以將與電晶體300連接的佈線抽到單元600之上。在圖29中,將佈線3002抽到單元600之上,但是不侷限於此,也可以將佈線3001或佈線3007等抽到單元600之上。   [0462] 以上是對結構實例的說明。藉由採用本結構,在使用包含氧化物半導體的電晶體的半導體裝置中,可以抑制電特性變動且可以提高可靠性。另外,可以提供一種包含通態電流大的氧化物半導體的電晶體。另外,可以提供一種包含關態電流小的氧化物半導體的電晶體。另外,可以提供一種功耗得到減少的半導體裝置。   [0463] 以上,本實施方式所示的結構、方法等可以與其他實施方式所示的結構、方法等適當地組合而實施。   [0464] 實施方式5   在本實施方式中,參照圖30及圖31A至圖31E,作為根據本發明的一個實施方式的使用將氧化物用於半導體的電晶體(以下稱為OS電晶體)及電容器的記憶體裝置的一個例子,對NOSRAM進行說明。NOSRAM(註冊商標)是“Nonvolatile Oxide Semiconductor RAM”的簡稱,指具有增益單元型(2T型、3T型)記憶單元的RAM。以下有時將NOSRAM這樣的採用OS電晶體的記憶體裝置稱作OS記憶體。   [0465] 在NOSRAM中,可以使用記憶單元中使用OS電晶體的記憶體裝置(以下稱為“OS記憶體”)。OS記憶體是至少包括電容器和控制該電容器的充放電的OS電晶體的記憶體。OS電晶體的關態電流極小,因此OS記憶體具有優良的保持特性而可以用作非揮發性記憶體。   [0466] 《NOSRAM》   圖30示出NOSRAM的結構實例。圖30所示的NOSRAM1600包括記憶單元陣列1610、控制器1640、行驅動器1650、列驅動器1660、輸出驅動器1670。另外,NOSRAM1600是以一個記憶單元儲存多值資料的多值NOSRAM。   [0467] 記憶單元陣列1610包括多個記憶單元1611、多個字線WWL、RWL、位元線BL及源極線SL。字線WWL是寫入字線,字線RWL是讀出字線。在NOSRAM1600中,以一個記憶單元1611儲存3位元(8值)的資料。   [0468] 控制器1640控制整個NOSRAM1600,並進行資料WDA[31:0]的寫入及資料RDA[31:0]的讀出。控制器1640對來自外部的指令信號(例如,晶片賦能信號、寫入賦能信號等)進行處理而生成行驅動器1650、列驅動器1660及輸出驅動器1670的控制信號。   [0469] 行驅動器1650具有選擇要訪問行的功能。行驅動器1650包括行解碼器1651及字線驅動器1652。   [0470] 列驅動器1660驅動源極線SL及位元線BL。列驅動器1660包括列解碼器1661、寫入驅動器1662以及DAC(數位-類比轉換電路)1663。   [0471] DAC1663將3位元的數位資料轉換為類比電壓。DAC1663將32位元的資料WDA[31:0]每隔3位元變換成類比電壓。   [0472] 寫入驅動器1662具有如下功能:對源極線SL進行預充電;使源極線SL變為電浮動狀態;選擇源極線SL;對被選擇的源極線SL輸入由DAC1663生成的寫入電壓;對位元線BL進行預充電;使位元線BL變為電浮動狀態;等等。   [0473] 輸出驅動器1670包括選擇器1671、ADC(類比-數位轉換電路)1672、輸出緩衝器1673。選擇器1671選擇要訪問的源極線SL並將被選擇的源極線SL的電壓發送至ADC1672。ADC1672能夠將類比電壓轉換成3位元的數位資料。源極線SL的電壓在ADC1672中被轉換為3位元的資料,輸出緩衝器1673保持從ADC1672輸出的資料。   [0474] á記憶單元ñ   圖31A是示出記憶單元1611的結構實例的電路圖。記憶單元1611是2T型增益單元,記憶單元1611與字線WWL、RWL、位元線BL、源極線SL、佈線BGL電連接。記憶單元1611包括節點SN、OS電晶體MO61、電晶體MP61以及電容器C61。OS電晶體MO61是寫入電晶體。電晶體MP61是讀出電晶體,例如由p通道型Si電晶體構成。電容器C61是用來保持節點SN的電壓的儲存電容器。節點SN是用來保持資料的節點,在此相當於電晶體MP61的閘極。   [0475] 由於記憶單元1611的寫入電晶體由OS電晶體MO61構成,所以NOSRAM1600可以長時間地保持資料。   [0476] 雖然圖31A的例子中示出的位元線是兼用於進行寫入及讀出的共用位元線,但是也可以如圖31B所示地分別設置寫入位元線WBL和讀出位元線RBL。   [0477] 圖31C至圖31E示出記憶單元的其他結構實例。雖然圖31C至圖31E中示出設置寫入用位元線和讀出用位元線的例子,但是也可以如圖31A那樣設置寫入與讀出共用的位元線。   [0478] 圖31C所示的記憶單元1612是記憶單元1611的變形例,記憶單元1612中使用n通道型電晶體(MN61)代替讀出電晶體。電晶體MN61可以為OS電晶體或Si電晶體。   [0479] 在記憶單元1611和記憶單元1612中,OS電晶體MO61可以為無背閘極的OS電晶體。   [0480] 圖31D所示的記憶單元1613是3T型增益單元並與字線WWL、RWL、位元線WBL、RBL、源極線SL、佈線BGL以及佈線PCL電連接。記憶單元1613包括節點SN、OS電晶體MO62、電晶體MP62、電晶體MP63以及電容器C62。OS電晶體MO62是寫入電晶體。電晶體MP62是讀出電晶體,電晶體MP63是選擇電晶體。   [0481] 圖31E所示的記憶單元1614是記憶單元1613的變形例,其中使用n通道型電晶體(MN62、MN63)代替讀出電晶體及選擇電晶體。電晶體MN62、MN63可以為OS電晶體或Si電晶體。   [0482] 設置於記憶單元1611至記憶單元1614中的OS電晶體可以為無背閘極的電晶體或有背閘極的電晶體。   [0483] 由於是藉由電容器C61的充放電來改寫資料,所以理論上對DOSRAM1600的改寫次數沒有限制,而且可以以低能量進行資料的寫入以及讀出。另外,由於可以長時間地保持資料,由此可以降低更新頻率。   [0484] 當將上述實施方式所示的半導體裝置用於記憶單元1611、記憶單元1612、記憶單元1613及記憶單元1614時,作為OS電晶體MO61、MO62可以使用電晶體200,作為電容器C61、C62可以使用電容器100,作為電晶體MP61、MN62可以使用電晶體300。由此,可以縮小由一個電晶體和一個電容器組成的各組的俯視時的佔有面積,從而可以使根據本實施方式的記憶體裝置進一步高積體化。由此,可以增加根據本實施方式的記憶體裝置的單位面積的記憶容量。   [0485] 本實施方式所示的結構可以與其他實施方式所示的結構適當地組合而使用。   [0486] 實施方式6   在本實施方式中,參照圖32及圖33A和圖33B作為根據本發明的一個實施方式的採用OS電晶體及電容器的記憶體裝置的一個例子對DOSRAM進行說明。DOSRAM(註冊商標)是“Dynamic Oxide Semiconductor RAM”的簡稱,是指包括1T(電晶體)1C(容量)型的記憶單元的RAM。DOSRAM與NOSRAM同樣地都採用OS記憶體。   [0487] 《DOSRAM1400》   圖32示出DOSRAM的結構實例。如圖32所示,DOSRAM1400包括控制器1405、行電路1410、列電路1415、記憶單元以及感測放大器陣列1420(以下稱為“MC-SA陣列1420”)。   [0488] 行電路1410包括解碼器1411、字線驅動器電路1412、列選擇器1413、感測放大器驅動電路1414。列電路1415包括全局感測放大器陣列1416、輸入輸出電路1417。全局感測放大器陣列1416包括多個全局感測放大器1447。MC-SA陣列1420包括記憶單元陣列1422、感測放大器陣列1423、全局位元線GBLL、GBLR。   [0489] (MC-SA陣列1420)   MC-SA陣列1420具有記憶單元陣列1422層疊於感測放大器陣列1423上的疊層結構。全局位元線GBLL、GBLR層疊於記憶單元陣列1422上。在DOSRAM1400中,作為位元線結構採用局部位元線和全局位元線被分層化的分層位元線結構。   [0490] 記憶單元陣列1422包括N個(N為2以上的整數)局部記憶單元陣列1425á0ñ-1425áN-1ñ。圖33A示出局部記憶單元陣列1425的結構實例。局部記憶單元陣列1425包括多個記憶單元1445、多個字線WL、多個位元線BLL、BLR。在圖33A的例子中,局部記憶單元陣列1425的結構為開位元線型,但是也可以為折疊位元線型。   [0491] 圖33B示出記憶單元1445的電路結構實例。記憶單元1445包括電晶體MW1、電容器CS1、端子B1、B2。電晶體MW1具有控制電容器CS1的充放電的功能。電晶體MW1的閘極電連接於字線,第一端子電連接於位元線,第二端子電連接於電容器CS1的第一端子。電容器CS1的第二端子電連接於端子B2。端子B2被輸入恆電壓(例如,低電源電壓)。   [0492] 當將上述實施方式所示的半導體裝置用於記憶單元1445時,作為電晶體MW1可以使用電晶體200,作為電容器CS1可以使用電容器100。由此,可以縮小由一個電晶體和一個電容器組成的各組的俯視時的佔有面積,因此可以實現根據本實施方式的記憶體裝置的高積體化。因此,可以增加本實施方式的記憶體裝置的每單位面積的記憶容量。   [0493] 電晶體MW1包括背閘極,背閘極電連接於端子B1。因此,可以根據端子B1的電壓改變電晶體MW1的臨界電壓。例如,端子B1的電壓可以是固定電壓(例如,負的恆電壓),也可以根據DOSRAM1400的工作,改變端子B1的電壓。   [0494] 也可以將電晶體MW1的背閘極電連接於電晶體MW1的閘極、第一端子或者第二端子。或者,也可以在電晶體MW1中不設置背閘極。   [0495] 感測放大器陣列1423包括N個局部感測放大器陣列1426á0ñ-1426áN-1ñ。局部感測放大器陣列1426包括一個開關陣列1444和多個感測放大器1446。感測放大器1446電連接有位元線對。感測放大器1446具有對位元線對進行預充電的功能、放大位元線對的電壓差的功能、保持該電壓差的功能。開關陣列1444具有選擇位元線對,並使選擇的位元線對和全局位元線對之間成為導通狀態的功能。   [0496] 在此,位元線對是指被感測放大器同時比較的兩個位元線。全局位元線對是指被全局感測放大器同時比較的兩個全局位元線。可以將位元線對稱為一對位元線,將全局位元線對稱為一對全局位元線。在此,位元線BLL和位元線BLR構成1組位元線對。全局位元線GBLL和全局位元線GBLR構成1組全局位元線對。以下也表示為位元線對(BLL、BLR)、全局位元線對(GBLL、GBLR)。   [0497] (控制器1405)   控制器1405具有控制DOSRAM1400的全部工作的功能。控制器1405具有:對從外部輸入的指令信號進行邏輯運算並決定工作模式的功能;生成行電路1410和列電路1415的控制信號以使決定的工作模式被執行的功能;保持從外部輸入的位址信號的功能;以及生成內部位址信號的功能。   [0498] (行電路1410)   行電路1410具有驅動MC-SA陣列1420的功能。解碼器1411具有對位址信號進行解碼的功能。字線驅動器電路1412生成用來選擇要訪問行的字線WL的選擇信號。   [0499] 列選擇器1413、感測放大器驅動電路1414是用於驅動感測放大器陣列1423的電路。列選擇器1413具有生成用來選擇要訪問列的位元線的選擇信號的功能。藉由列選擇器1413的選擇信號控制各局部感測放大器陣列1426的開關陣列1444。藉由感測放大器驅動電路1414的控制信號,多個局部感測放大器陣列1426被獨立驅動。   [0500] (列電路1415)   列電路1415具有控制資料信號WDA[31:0]的輸入的功能以及控制資料信號RDA[31:0]的輸出的功能。資料信號WDA[31:0]是寫入資料信號,資料信號RDA[31:0]是讀出資料信號。   [0501] 全局感測放大器1447電連接於全局位元線對(GBLL、GBLR)。全局感測放大器1447具有放大全局位元線對(GBLL、GBLR)之間的電壓差的功能以及保持該電壓差的功能。對全局位元線對(GBLL、GBLR)的資料的寫入以及讀出由輸入輸出電路1417執行。   [0502] 對DOSRAM1400的寫入工作的概要進行說明。藉由輸入輸出電路1417,資料被寫入全局位元線對。全局位元線對的資料由全局感測放大器陣列1416保持。藉由位址信號所指定的局部感測放大器陣列1426的開關陣列1444,全局位元線對的資料被寫入要寫入資料列的位元線對。局部感測放大器陣列1426放大並保持被寫入的資料。在被指定的局部記憶單元陣列1425中,由行電路1410選擇要寫入資料行的字線WL,對選擇行的記憶單元1445寫入局部感測放大器陣列1426的保持資料。   [0503] 對DOSRAM1400的讀出工作的概要進行說明。由位址信號指定局部記憶單元陣列1425的1行。在被指定的局部記憶單元陣列1425中,對象行的字線WL成為選擇狀態,記憶單元1445的資料被寫入位元線。由局部感測放大器陣列1426將各列的位元線對的電壓差作為資料檢測出並保持。由開關陣列1444將局部感測放大器陣列1426的保持資料中位址信號所指定的列的資料被寫入全局位元線對。全局感測放大器陣列1416檢測出並保持全局位元線對的資料。將全局感測放大器陣列1416的保持資料輸出到輸入輸出電路1417。藉由上述步驟完成讀出工作。   [0504] 由於是藉由電容器CS1的充放電來改寫資料,所以理論上對DOSRAM1400的改寫次數沒有限制,而且可以以低能量進行資料的寫入以及讀出。另外,記憶單元1445的電路結構簡單,容易實現大容量化。   [0505] 電晶體MW1是OS電晶體。因為OS電晶體的關態電流極小,所以可以抑制電容器CS1的電荷洩漏。因此,DOSRAM1400的保持時間比DRAM長很多。由此可以減少更新頻率,而可以降低更新工作所需要的功耗。因此,DOSRAM1400適用於高頻率地進行大容量的資料的改寫的記憶體裝置,例如,較佳為用於影像處理的圖框記憶體。   [0506] 由於MC-SA陣列1420是疊層結構,所以可以將位元線長度減短為與局部感測放大器陣列1426的長度相同程度。藉由減短位元線,位元線電容減小,由此可以降低記憶單元1445的儲存電容。另外,藉由在局部感測放大器陣列1426設置開關陣列1444,可以減少長位元線的個數。藉由上述理由,可以降低DOSRAM1400訪問時的驅動負載,由此可以降低功耗。   [0507] 本實施方式所示的結構可以與其他實施方式所示的結構適當地組合而實施。   [0508] 實施方式7   在本實施方式中,參照圖34A至圖37B作為根據本發明的一個實施方式的採用OS電晶體及電容器的半導體裝置的一個例子對FPGA(現場可程式邏輯閘陣列)進行說明。在本實施方式的FPGA中,將OS記憶體用於組態記憶體及暫存器。在此,將上述FPGA稱為“OS-FPGA”。   [0509] 《OS-FPGA》   圖34A示出OS-FPGA的結構實例。圖34A所示的OS-FPGA3110能夠實現進行利用多上下文結構的上下文切換以及根據每個PLE的細粒電源閘控的NOFF(常關閉)運算。OS-FPGA3110包括控制器3111、字線驅動器3112、資料驅動器3113和可程式區域3115。   [0510] 可程式區域3115包括兩個輸入輸出塊(IOB) 3117和核心3119。IOB3117包括多個可程式輸入輸出電路。核心3119包括多個邏輯陣列塊(LAB)3120和多個開關陣列塊(SAB)3130。LAB3120包括多個PLE3121。圖34B示出使用五個PLE3121構成LAB3120的例子。如圖34C所示,SAB3130包括排列為陣列狀的多個開關塊(SB)3131。LAB3120藉由其輸入端子及SAB3130與四個方向(上下左右)上的LAB3120連接。   [0511] 參照圖35A至圖35C對SB3131進行說明。圖35A所示的SB3131被輸入data、datab、信號context[1:0]、信號word[1:0]。data、datab是組態資料,data和datab的邏輯處於互補關係。OS-FPGA3110的上下文數為2,信號context[1:0]是上下文選擇信號。信號word[1:0]是字線選擇信號,被輸入信號word[1:0]的佈線都是字線。   [0512] SB3131包括PRS(可程式選路開關)3133[0]和3133[1]。PRS3133[0]和3133[1]包括能夠儲存互補資料的組態記憶體(CM)。注意,在不區分PRS3133[0]和PRS3133[1]的情況下,將它們的每一個稱為PRS3133。其他組件也同樣。   [0513] 圖35B示出PRS3133[0]的電路結構實例。PRS3133[0]和PRS3133[1]具有相同的電路結構。在PRS3133[0]與PRS3133[1]之間,被輸入的上下文選擇信號和字線選擇信號不同。信號context[0]、word[0]輸入到PRS3133[0],信號context[1]、word[1]輸入到PRS3133[1]。例如,在SB3131中,當信號context[0]成為“H”時,PRS3133[0]成為活動狀態。   [0514] PRS3133[0]包括CM3135、Si電晶體M31。Si電晶體M31是由CM3135控制的傳輸電晶體(pass transistor)。CM3135包括記憶體電路3137和3137B。記憶體電路3137和3137B具有相同的電路結構。記憶體電路3137包括電容器C31、OS電晶體MO31和MO32。記憶體電路3137B包括電容器CB31、OS電晶體MOB31和MOB32。   [0515] 當將上述實施方式所示的半導體裝置用於SAB3130時,作為OS電晶體MO31及OS電晶體MOB31可以使用電晶體200,作為電容器C31及電容器CB31可以使用電容器100。由此,可以縮小由一個電晶體和一個電容器組成的各組的俯視時的佔有面積,因此可以實現根據本實施方式的半導體裝置的高積體化。   [0516] OS電晶體MO31、MO32、MOB31和MOB32包括背閘極,這些背閘極與分別供應固定電壓的電源線電連接。   [0517] Si電晶體M31的閘極相當於節點N31,OS電晶體MO32的閘極相當於節點N32,OS電晶體MOB32的閘極相當於節點NB32。節點N32和NB32是CM3135的電荷保持節點。OS電晶體MO32控制節點N31與信號context[0]用信號線之間的導通狀態。OS電晶體MOB32控制節點N31與低電位電源線VSS之間的導通狀態。   [0518] 記憶體電路3137和3137B所保持的資料的邏輯處於互補關係。因此,OS電晶體MO32和MOB32中的任一個成為導通狀態。   [0519] 參照圖35C對PRS3133[0]的工作實例進行說明。PRS3133[0]已寫入有組態資料,PRS3133[0]的節點N32為“H”,節點NB32為“L”。   [0520] 在信號context[0]為“L”的期間,PRS3133 [0]處於非活動狀態。在該期間,即使PRS3133[0]的輸入端子轉移為“H”,Si電晶體M31的閘極也維持“L”,PRS3133[0]的輸出端子也維持“L”。   [0521] 在信號context[0]為“H”的期間,PRS3133 [0]處於活動狀態。當信號context[0]轉移為“H”時,根據CM3135所儲存的組態資料,Si電晶體M31的閘極轉移為“H”。   [0522] 在PRS3133[0]處於活動狀態的期間,當輸入端子的電位轉移為“H”時,由於記憶體電路3137的OS電晶體MO32是源極隨耦器,所以藉由升壓Si電晶體M31的閘極電壓上升。其結果是,記憶體電路3137的OS電晶體MO32丟失驅動能力,Si電晶體M31的閘極成為浮動狀態。   [0523] 在具有多上下文的功能(multi context function)的PRS3133中,CM3135還被用作多工器。   [0524] 圖36示出PLE3121的結構實例。PLE3121包括LUT(查找表)塊3123、暫存器塊3124、選擇器3125和CM3126。LUT塊3123根據輸入inA至inD選擇其內部的資料,並將其輸出。選擇器3125根據CM3126所儲存的組態資料選擇LUT塊3123的輸出或暫存器塊3124的輸出。   [0525] PLE3121藉由功率開關3127與電壓VDD用電源線電連接。功率開關3127的開啟還是關閉根據CM3128所儲存的組態資料而決定。藉由根據各PLE3121設置功率開關3127,可以進行細粒電源閘控。由於細粒電源閘控功能,可以對在切換上下文之後不使用的PLE3121進行電源閘控,所以可以有效地降低待機功率。   [0526] 為了實現NOFF運算,暫存器塊3124使用非揮發性暫存器構成。PLE3121中的非揮發性暫存器是包括OS記憶體的正反器(以下,稱為“OS-FF”)。   [0527] 暫存器塊3124包括OS-FF3140[1]和3140[2]。信號user_res、load、store輸入到OS-FF3140[1]和3140[2]。時脈信號CLK1輸入到OS-FF3140[1],時脈信號CLK2輸入到OS-FF3140[2]。圖37A示出OS-FF3140的結構實例。   [0528] OS-FF3140包括FF3141和影子暫存器3142。FF3141包括節點CK、R、D、Q和QB。節點CK被輸入時脈信號。節點R被輸入信號user_res。信號user_res是重設信號。節點D是資料輸入節點,節點Q是資料輸出節點。節點Q和節點QB的邏輯處於互補關係。   [0529] 影子暫存器3142被用作FF3141的備份電路。影子暫存器3142根據信號store對節點Q和QB的資料進行備份,並且根據信號load將所備份的資料回寫到節點Q、QB。   [0530] 影子暫存器3142包括反相器電路3188和3189、Si電晶體M37和MB37以及記憶體電路3143和3143B。記憶體電路3143和3143B具有與PRS3133的記憶體電路3137相同的電路結構。記憶體電路3143包括電容器C36、OS電晶體MO35和OS電晶體MO36。記憶體電路3143B包括電容器CB36、OS電晶體MOB35和OS電晶體MOB36。節點N36和NB36分別相當於OS電晶體MO36和OS電晶體MOB36的閘極,並它們都是電荷保持節點。節點N37和NB37相當於Si電晶體M37和Si電晶體MB37的閘極。   [0531] 當將上述實施方式所示的半導體裝置用於LAB3120時,作為OS電晶體M035及OS電晶體MOB35可以使用電晶體200,作為電容器C36及電容器CB36可以使用電容器100。由此,可以縮小由一個電晶體和一個電容器組成的各組的俯視時的佔有面積,因此可以實現根據本實施方式的半導體裝置的高積體化。   [0532] OS電晶體MO35、MO36、MOB35和MOB36包括背閘極,這些背閘極與分別供應固定電壓的電源線電連接。   [0533] 參照圖37B對OS-FF3140的工作方法的例子進行說明。   [0534] (備份)   當“H”的信號store輸入到OS-FF3140時,影子暫存器3142對FF3141的資料進行備份。藉由被輸入節點Q的資料,節點N36成為“L”,藉由被寫入節點QB的資料,節點NB36成為“H”。然後,進行電源閘控,使功率開關3127成為關閉狀態。雖然FF3141的節點Q和QB的資料被消失,但是即使在停止電源供應的狀態下,影子暫存器3142也保持所備份的資料。   [0535] (恢復)   使功率開關3127成為導通狀態,對PLE3121供應電源。然後,當“H”的信號load輸入到OS-FF3140時,影子暫存器3142將所備份的資料回寫到FF3141。因為節點N36為“L”,所以節點N37維持“L”,而因為節點NB36為“H”,所以節點NB37為“H”。因此,節點Q成為“H”,節點QB成為“L”。換言之,OS-FF3140恢復到備份工作時的狀態。   [0536] 藉由組合細粒電源閘控與OS-FF3140的備份/恢復工作,可以有效地減少OS-FPGA3110的功耗。   [0537] 作為可能在記憶體電路中發生的誤差,可以舉出因輻射入射而產生的軟錯誤。軟錯誤是如下現象:從構成記憶體或封裝的材料等釋放的a線或從宇宙入射到大氣的一次宇宙射線與存在於大氣中的原子的原子核產生核反應而產生的二次宇宙射線中性子等照射到電晶體以生成電子電洞對,由此產生保持在記憶體中的資料反轉等的故障。使用OS電晶體的OS記憶體的軟錯誤耐性高。因此,藉由安裝OS記憶體,可以提供可靠性高的OS-FPGA3110。   [0538] 本實施方式所示的結構可以與其他實施方式所示的結構適當地組合而實施。   [0539] 實施方式8   在本實施方式中,參照圖38對採用上述實施方式所示的半導體裝置的AI系統進行說明。   [0540] 圖38是示出AI系統4041的結構實例的方塊圖。AI系統4041包括運算部4010、控制部4020以及輸入輸出部4030。   [0541] 運算部4010包括類比運算電路4011、DOSRAM4012、NOSRAM4013及FPGA4014。作為DOSRAM4012、NOSRAM4013及FPGA4014,可以使用上述實施方式所示的DOSRAM1400、NOSRAM1600及OS-FPGA3110。   [0542] 控制部4020包括CPU(Central Processing Unit:中央處理器)4021、GPU(Graphics Processing Unit:圖形處理器)4022、PLL(Phase Locked Loop:鎖相環)4023、SRAM(Static Random Access Memory:靜態隨機存取記憶體)4024、PROM(Programmable Read Only Memory:可程式唯讀記憶體)4025、存儲控制器4026、電源電路4027以及PMU(Power Management Unit:電源管理單元)4028。   [0543] 輸入輸出部4030包括外部記憶體控制電路4031、音訊轉碼器4032、視頻轉碼器4033、通用輸入輸出模組4034及通訊模組4035。   [0544] 運算部4010可以進行神經網路學習或神經網路推論。   [0545] 類比運算電路4011包括A/D(類比/數位)轉換電路、D/A(數位/類比)轉換電路及積和運算電路。   [0546] 類比運算電路4011較佳為使用OS電晶體形成。使用OS電晶體的類比運算電路4011具有類比記憶體能夠以低功耗進行學習或推論時所需的積和演算。   [0547] DOSRAM4012是使用OS電晶體形成的DRAM,DOSRAM4012是暫時儲存從CPU4021發送的數位資料的記憶體。DOSRAM4012包括具有OS電晶體的記憶單元以及具有Si電晶體的讀出電路部。由於上述記憶單元和讀出電路部可以設置在被層疊的不同層上,所以可以縮小DOSRAM4012的整體電路面積。   [0548] 在利用神經網路的計算中,有時輸入資料超過1000。當將上述輸入資料儲存至SRAM時,由於SRAM的電路面積有限記憶容量較小而不得不一點點地儲存上述輸入資料。DOSRAM4012即便在有限的電路面積中也可以將記憶單元高集成地配置,與SRAM相比記憶容量更大。因此,DOSRAM4012可以高效地儲存上述輸入資料。   [0549] NOSRAM4013是採用OS電晶體的非揮發性記憶體。與快閃記憶體、ReRAM(Resistive Random Access Memory:電阻隨機存取記憶體)、MRAM(Magnetoresistive Random Access Memory:磁阻隨機存取記憶體)等其他的非揮發性記憶體相比,NOSRAM4013寫入資料時的功耗小。另外,NOSRAM4013不會像快閃記憶體或ReRAM那樣在寫入資料時發生元件劣化,在資料寫入次數上沒有限制。   [0550] 另外,NOSRAM4013不僅可以儲存1位元的2值資料還可以儲存2位元以上的多值資料。NOSRAM4013藉由儲存多值資料可以縮小每1位元的記憶單元面積。   [0551] 另外,NOSRAM4013除了可以儲存數位資料之外還可以儲存類比資料。因此,類比運算電路4011可以將NOSRAM4013作為類比記憶體使用。由於NOSRAM4013可以以類比資料的方式進行儲存,所以不需要D/A轉換電路或A/D轉換電路。因此,可以縮小NOSRAM4013用週邊電路的面積。另外,本說明書中的類比資料是指具有3位元(8值)以上解析度的資料。上述多值資料也可以包含在類比資料內。   [0552] 神經網路的計算所使用的資料及參數可以暫時儲存在NOSRAM4013中。雖然也可以將上述資料和參數藉由CPU4021儲存至設置在AI系統4041的外部的記憶體中,但是儲存在設置於內部的NOSRAM4013可以更高速並更低功耗地儲存上述資料和參數。另外,NOSRAM4013可以使位元線長於DOSRAM4012的位元線,由此可以增大記憶容量。   [0553] FPGA4014是使用OS電晶體的FPGA。本實施方式的FPGA可以作為組態記憶體及暫存器使用OS記憶體。在此,將該FPGA稱為“OS-FPGA”。AI系統4041藉由利用FPGA4014可以由硬體構成後述的深度神經網路(DNN)、捲積神經網路(CNN)、遞迴神經網路(RNN)、自動編碼器、深度波茲曼機(DBM)、深度置信網路(DBN)等神經網路的連接。藉由以硬體構成上述神經網路的連接可以進行更高速的執行。   [0554] FPGA4014是OS-FPGA。OS-FPGA的記憶體面積可以比由SRAM構成的FPGA更小。因此,即便對其附加上下文切換功能,面積增加也較少。另外,OS-FPGA藉由升壓(boosting)可以高速地傳送資料和參數。   [0555] AI系統4041可以將類比運算電路4011、DOSRAM4012、NOSRAM4013及FPGA4014設置在一個裸晶(晶片)上。因此,AI系統4041可以高速且低功耗地進行神經網路計算。另外,類比運算電路4011、DOSRAM 4012、NOSRAM4013及FPGA4014可以以相同製程製造。因此,AI系統4041可以以低成本製造。   [0556] 注意,運算部4010沒有必要具有DOSRAM 4012、NOSRAM4013及FPGA4014中的全部。根據AI系統4041想要解決的課題選擇DOSRAM4012、NOSRAM4013和FPGA4014中的一個或多個即可。   [0557] AI系統4041可以根據想要解決的問題執行深度神經網路(DNN)、捲積神經網路(CNN)、遞迴神經網路(RNN)、自動編碼器、深度波茲曼機(DBM)、深度置信網路(DBN)等運算。PROM4025可以儲存用來執行上述運算的程式。另外,可以將部分上述程式或所有程式儲存至NOSRAM4013。   [0558] 作為程式庫存在的既存的程式多是在以GPU進行處理為前提而設計的。為此,較佳為AI系統4041具有GPU4022。AI系統4041可以利用運算部4010進行學習及推論所使用的積和演算中比較費時的積和演算並利用GPU4022進行其餘的積和演算。由此,可以高速地進行學習及推論。   [0559] 電源電路4027不僅生成邏輯電路用低電源電位還生成類比演算用電位。電源電路4027也可以使用OS記憶體。藉由將參考電位儲存至OS記憶體可以降低電源電路4027的功耗。   [0560] PMU4028具有暫時停止AI系統4041的電力供給的功能。   [0561] CPU4021及GPU4022較佳為作為暫存器包括OS記憶體。藉由使CPU4021及GPU4022包括OS記憶體時,即使電力供給停止也可以在OS記憶體中繼續保持資料(邏輯值)。由此,AI系統4041可以節省電力。   [0562] PLL4023具有生成時脈的功能。AI系統4041以PLL4023生成的時脈為基準進行工作。PLL4023較佳為具有OS記憶體。藉由使PLL4023包括OS記憶體,可以利用其保持控制時脈的振盪頻率的類比電位。   [0563] AI系統4041可以利用DRAM等外部記憶體儲存資料。為此,AI系統4041較佳為具有用作與外部的DRAM之間的介面的存儲控制器4026。另外,存儲控制器4026較佳為配置在CPU4021或GPU4022的附近。由此,可以高速地進行資料通訊。   [0564] 控制部4020所示的電路的一部分或全部可以形成在與運算部4010相同的裸晶上。由此,AI系統4041可以高速且低功耗地執行神經網路的計算。   [0565] 神經網路的計算所使用的資料多被儲存於外部記憶體裝置(HDD(Hard Disk Drive:硬式磁碟機)、SSD (Solid State Drive:固體狀態驅動機)等)。為此,AI系統4041較佳為具有用作與外部記憶體裝置之間的介面的外部記憶體控制電路4031。   [0566] 使用神經網路的學習及推論多利用音聲或視頻,AI系統4041包括音訊轉碼器4032及視頻轉碼器4033。音訊轉碼器4032進行音聲資料的編碼處理(符號化)及解碼(復號),視頻轉碼器4033進行視頻資料的編碼處理及解碼。   [0567] AI系統4041可以利用由外部感測器獲得的資料進行學習或推論。為此,AI系統4041包括通用輸入輸出模組4034。通用輸入輸出模組4034例如包含USB(Universal Serial Bus:通用序列匯流排)或I2C(Inter-Integrated Circuit:內置積體電路)等。   [0568] AI系統4041可以利用藉由網際網路獲得的資料進行學習或推論。為此,AI系統4041較佳為包括通訊模組4035。   [0569] 類比運算電路4011可以將多值的快閃記憶體用作類比記憶體。但是,快閃記憶體的改寫可能次數有限。另外,多值的快閃記憶體很難以嵌入的方式形成(亦即,很難將運算電路與記憶體形成在同一裸晶上)。   [0570] 另外,類比運算電路4011可以將ReRAM用作類比記憶體。但是,ReRAM的改寫可能次數有限,在存儲精度上也有問題。並且,由於是由2端子構成的元件,所以分開資料的寫入與讀出的電路設計比較複雜。   [0571] 另外,類比運算電路4011可以將MRAM用作類比記憶體。但是,MRAM電阻變化率低且在存儲精度上也有問題。   [0572] 鑒於上述理由,類比運算電路4011較佳為將OS記憶體用作類比記憶體。   [0573] 本實施方式所示的結構可以與其他實施方式所示的結構適當地組合而使用。   [0574] 實施方式9 áAI系統的應用例ñ   在本實施方式中,參照圖39A和圖39B對上述實施方式所示的AI系統的應用例進行說明。   [0575] 圖39A是將圖38說明的AI系統4041並列配置藉由匯流排線進行系統間的信號的發送和接收的AI系統4041A。   [0576] 圖39A所示的AI系統4041A包括多個AI系統4041_1至AI系統4041_n(n為自然數)。AI系統4041_1至AI系統4041_n藉由匯流排線4098彼此連接。   [0577] 圖39B是將圖38說明的AI系統4041與圖39A同樣地並列配置藉由網際網路進行系統間的信號的發送和接收的AI系統4041B。   [0578] 圖39B所示的AI系統4041B包括多個AI系統4041_1至AI系統4041_n。AI系統4041_1至AI系統4041_n藉由網際網路4099彼此連接。   [0579] 網路4099可以採用分別在AI系統4041_1至AI系統4041_n設置通訊模組來進行無線或有線通訊的結構。通訊模組能夠藉由天線進行通訊。例如,可以使各電子裝置與World Wide Web(WWW:環球網)的基礎的網際網路、內聯網、外聯網、PAN(Personal Area Network:個人網)、LAN(Local Area Network:局域網)、CAN(Campus Area Network:校園網)、MAN(Metropolitan Area Network:都會區網路)、WAN(Wide Area Network:廣域網路)、GAN(Global Area Network:全球網)等電腦網路連接,來進行通訊。當進行無線通訊時,作為通訊協定或通訊技術可以使用:通訊標準諸如LTE(Long Term Evolution:長期演進)、GSM(Global System for Mobile Communication:註冊商標:全球移動通訊系統)、EDGE(Enhanced Data Rates for GSM Evolution:GSM增強資料率演進)、CDMA2000(Code Division Multiple Access 2000:碼分多址2000)、W-CDMA(註冊商標);或者由IEEE(電氣電子工程師學會)通訊標準化的規格諸如Wi-Fi(註冊商標)、Bluetooth(註冊商標)、ZigBee(註冊商標)等。   [0580] 藉由採用圖39A和圖39B的結構,可以將從外部的感測器等得到的類比信號利用不同的AI系統進行處理。例如,可以利用腦波感測器、脈波感測器、血壓感測器、溫度感測器等各種感測器取得腦波、脈搏、血壓、體溫等生物資訊並利用不同的AI系統處理類比信號。藉由利用不同的AI系統分別進行信號的處理或學習可以減少各AI系統的資訊處理量。由此,可以藉由較少的運算量進行信號的處理或學習。由此,可以提高識別精度。藉由由不同的AI系統得到的資訊,由此可以期待能夠立刻把握不規則變化的生物資訊的變化。   [0581] 本實施方式所示的結構可以與其他實施方式所示的結構適當地組合而使用。   [0582] 實施方式10   本實施方式示出安裝了上述實施方式所示的AI系統的IC的一個例子。   [0583] 上述實施方式所示的AI系統可以將CPU等的由Si電晶體構成的數位處理電路、使用OS電晶體的類比運算電路、OS-FPGA及DOSRAM、NOSRAM等OS記憶體集成在一個裸晶上。   [0584] 圖40示出安裝有AI系統的IC的一個例子。圖40所示的AI系統IC7000包括引線7001及電路部7003。AI系統IC7000例如被安裝到印刷電路板7002。藉由將組合多個該IC晶片並使其分別在印刷電路板7002上電連接,由此可以完成安裝有電子構件的基板(安裝基板7004)。電路部7003中上述實施方式所示的各種電路設置在一個裸晶上。電路部7003具有疊層結構大致分為Si電晶體層7031、佈線層7032、OS電晶體層7033。由於可以將OS電晶體層7033層疊在Si電晶體層7031上,可以容易地實現AI系統IC7000的小型化。   [0585] 雖然在圖40中作為AI系統IC7000的封裝採用QFP(Quad Flat Package:四面扁平封裝),但是封裝的方式不侷限於此。   [0586] 可以將CPU等數位處理電路、使用OS電晶體的類比運算電路、OS-FPGA及DOSRAM、NOSRAM等OS記憶體都形成在Si電晶體層7031、佈線層7032及OS電晶體層7033中。也就是說,構成上述AI系統的元件可以利用同一製程形成。由此,本實施方式所示的IC即便增加構成元件也不需要增加製程,由此可以以低成本安裝上述AI系統。   [0587] 本實施方式所示的結構可以與其他實施方式所示的結構適當地組合而使用。   [0588] 實施方式11 á電子裝置ñ   本發明的一個實施方式的半導體裝置可以應用於各種電子裝置。圖41A至圖41F示出使用根據本發明的一個實施方式的半導體裝置的電子裝置的具體例子。   [0589] 圖41A示出監視器830。監視器830包括顯示部831、外殼832、揚聲器833等。另外,LED燈、操作鍵(包括電源開關或操作開關)、連接端子、各種感測器以及麥克風等。或者,也可以利用遙控器834對監視器830進行操作。   [0590] 監視器830接收廣播電波,可以用作電視機。   [0591] 作為監視器830能夠接收的廣播電波,可以舉出地上波或從衛星發送的電波等。此外,作為廣播電波,有類比廣播、數位廣播等,還有影像及聲音的廣播或只有聲音的廣播等。例如,可以接收UHF頻帶(300MHz以上且3GHz以下)或者VHF頻帶(30MHz以上且300MHz以下)中的指定的頻帶發送的廣播電波。例如,藉由使用在多個頻帶中接收的多個資料,可以提高傳輸率,從而可以獲得更多的資訊。由此,可以將具有超過全高清的解析度的影像顯示在顯示部831上。例如,可以顯示具有4K-2K、8K-4K、16K-8K或更高的解析度的影像。   [0592] 另外,也可以採用如下結構:使用廣播資料來生成顯示在顯示部831上的影像,該廣播資料是利用藉由網際網路、LAN(Local Area Network:局域網)、Wi-Fi(註冊商標)等電腦網路的資料傳輸技術而傳輸的。此時,監視器830也可以不包括調諧器。   [0593] 另外,當監視器830與電腦連接時可以用作電腦用監視器。另外,與電腦連接的監視器830可以進行多人同時閱覽,可以用於會議系統。另外,藉由利用網路顯示電腦資訊並使監視器830與網路連接可以將監視器830用於電視會議系統。   [0594] 另外,監視器830可以用作數位看板。   [0595] 例如,可以將本發明的一個實施方式的半導體裝置用於顯示部的驅動電路或影像處理部。藉由將本發明的一個實施方式的半導體裝置用於顯示部的驅動電路或影像處理部,可以以低功率進行高速的工作或信號處理。   [0596] 另外,藉由將使用了本發明的一個實施方式的半導體裝置的AI系統用於監視器830的影像處理部,可以進行雜訊去除處理、灰階轉換處理、色調校正處理、亮度校正處理等影像處理。另外,可以執行如下處理:伴隨解析度的上變頻(up-conversion)的像素間補充處理;以及伴隨圖框頻率的上變頻的圖框間補充等的處理。另外,灰階轉換處理不僅只轉換影像的灰階數,當增大灰階數時還進行灰階值的補充。此外,擴大動態範圍的高動態範圍(HDR)處理也包括在灰階轉換處理中。   [0597] 圖41B所示的攝影機2940包括外殼2941、外殼2942、顯示部2943、操作開關2944、透鏡2945及連接部2946等。操作開關2944及透鏡2945設置在外殼2941中,顯示部2943設置在外殼2942中。另外,攝影機2940在外殼2941的內側具有天線、電池等。而且,外殼2941和外殼2942由連接部2946連接,由連接部2946可以改變外殼2941和外殼2942之間的角度。可以根據外殼2942與外殼2941所形成的角度而改變顯示在顯示部2943中的影像的方向並切換影像的顯示/非顯示。   [0598] 例如,可以將本發明的一個實施方式的半導體裝置用於顯示部的驅動電路或影像處理部。藉由將本發明的一個實施方式的半導體裝置用於顯示部的驅動電路或影像處理部,可以以低功率進行高速的工作或信號處理。   [0599] 另外,藉由將使用本發明的一個實施方式的半導體裝置的AI系統用於攝影機2940的影像處理部,可以實現對應攝影機2940周圍的環境的攝影。明確而言,可以以對應周圍的亮度的最佳的曝光進行攝影。另外,當同時在逆光、室內、室外等亮度不同的情況下進行攝影時,可以進行高動態範圍(HDR)攝影。   [0600] 另外,AI系統可以學習攝影者的攝影時的習慣而對攝影進行輔助。明確而言,學習攝影者的手抖的習慣並在攝影時對應其進行校正,由此可以儘量地減少拍攝的影像中因手抖而導致的影像畸變。另外,當攝影時使用變焦距功能時可以以被攝像體一直位於影像的中心的方式控制透鏡的方向等。   [0601] 圖41C所示的資訊終端2910在外殼2911中包括顯示部2912、麥克風2917、揚聲器部2914、照相機2913、外部連接部2916及操作開關2915等。顯示部2912設置有使用撓性基板的顯示面板及觸控面板。另外,資訊終端2910在外殼2911的內側具有天線、電池等。資訊終端2910例如可以被用作智慧手機、行動電話、平板資訊終端、平板電腦或電子書閱讀器終端等。   [0602] 例如,使用本發明的一個實施方式的半導體裝置的記憶體裝置可以長時間地保持上述資訊終端2910的控制資訊及控制程式等。   [0603] 另外,藉由將使用了本發明的一個實施方式的半導體裝置的AI系統用於資訊終端2910的影像處理部,可以進行雜訊去除處理、灰階轉換處理、色調校正處理、亮度校正處理等影像處理。另外,可以執行如下處理:伴隨解析度的上變頻(up-conversion)的像素間補充處理;以及伴隨圖框頻率的上變頻的圖框間補充等的處理。另外,灰階轉換處理不僅只轉換影像的灰階數,當增大灰階數時還進行灰階值的補充。此外,擴大動態範圍的高動態範圍(HDR)處理也包括在灰階轉換處理中。   [0604] 另外,AI系統學習使用者的習慣可以對資訊終端2910的操作進行輔助。安裝有AI系統的資訊終端2910可以從使用者的手指的動作或視線等預測觸摸輸入。   [0605] 圖41D所示的膝上型個人電腦2920包括外殼2921、顯示部2922、鍵盤2923及指向裝置2924等。另外,膝上型個人電腦2920在外殼2921的內側具有天線、電池等。   [0606] 例如,使用本發明的一個實施方式的半導體裝置的記憶體裝置可以長時間地保持膝上型個人電腦2920的控制資訊及控制程式等。   [0607] 另外,藉由將使用了本發明的一個實施方式的半導體裝置的AI系統用於膝上型個人電腦2920的影像處理部,可以進行雜訊去除處理、灰階轉換處理、色調校正處理、亮度校正處理等影像處理。另外,可以執行如下處理:伴隨解析度的上變頻(up-conversion)的像素間補充處理;以及伴隨圖框頻率的上變頻的圖框間補充等的處理。另外,灰階轉換處理不僅只轉換影像的灰階數,當增大灰階數時還進行灰階值的補充。此外,擴大動態範圍的高動態範圍(HDR)處理也包括在灰階轉換處理中。   [0608] 另外,AI系統學習使用者的習慣,可以對膝上型個人電腦2920的操作進行輔助。安裝有AI系統的膝上型個人電腦2920可以藉由使用者的手指的動作以及視線等預測對顯示部2922的觸摸輸入。另外,在文本的輸入中,AI系統藉由過去輸入的文本資訊、上下文或如照片等的圖來預測輸入,以輔助轉換。由此,可以儘可能地減低輸入錯誤及轉換錯誤。   [0609] 圖41E是示出汽車的一個例子的外觀圖,圖41F示出導航裝置860。汽車2980包括車身2981、車輪2982、儀表板2983及燈2984等。另外,汽車2980具有天線、電池等。導航裝置860包括顯示部861、操作按鈕862及外部輸入端子863。汽車2980與導航裝置860可以分別獨立,但是較佳為將導航裝置860安裝至汽車2980而能夠聯動地工作。   [0610] 例如,使用本發明的一個實施方式的半導體裝置的記憶體裝置可以長期地保持汽車2980及導航裝置860的控制資訊及控制程式等。另外,藉由將使用本發明的一個實施方式的半導體裝置的AI系統用於汽車2980的控制裝置等,AI系統可以學習駕駛者的駕駛技術和駕駛時的習慣,從而輔助駕駛者進行安全駕駛以及輔助高效利用汽油、電池等燃料的駕駛。為了輔助駕駛者進行安全駕駛,不僅需要學習駕駛者的駕駛技術和習慣,還要對汽車2980的速度及移動方法等汽車的舉動以及導航裝置860中保存的道路資訊等進行綜合學習,從而可以防止發生車道偏離以及撞到其它汽車、步行者或結構體等。明確而言,當前方有急轉彎時,導航裝置860將該道路資訊發送至汽車2980,由此可以控制汽車2980的速度並輔助方向盤操作。   [0611] 本實施方式可以與其他的實施方式所記載的結構適當地組合而實施。
[0612]
100‧‧‧電容器
100a‧‧‧電容器
100b‧‧‧電容器
120‧‧‧導電體
120A‧‧‧導電膜
130‧‧‧絕緣體
130A‧‧‧絕緣膜
161‧‧‧記憶單元
200‧‧‧電晶體
200a‧‧‧電晶體
200b‧‧‧電晶體
205‧‧‧導電體
205a‧‧‧導電體
205b‧‧‧導電體
207‧‧‧導電體
210‧‧‧絕緣體
212‧‧‧絕緣體
214‧‧‧絕緣體
216‧‧‧絕緣體
218‧‧‧導電體
220‧‧‧絕緣體
222‧‧‧絕緣體
224‧‧‧絕緣體
230‧‧‧氧化物
230a‧‧‧氧化物
230A‧‧‧氧化膜
230b‧‧‧氧化物
230B‧‧‧氧化膜
230c‧‧‧氧化物
230C‧‧‧氧化膜
231‧‧‧區域
231a‧‧‧區域
231b‧‧‧區域
232‧‧‧接合區域
232a‧‧‧接合區域
232b‧‧‧接合區域
234‧‧‧區域
239‧‧‧區域
250‧‧‧絕緣體
250A‧‧‧絕緣膜
252‧‧‧導電體
252a‧‧‧導電體
252b‧‧‧導電體
252c‧‧‧導電體
252d‧‧‧導電體
260‧‧‧導電體
260a‧‧‧導電體
260A‧‧‧導電膜
260b‧‧‧導電體
260B‧‧‧導電膜
260c‧‧‧導電體
260C‧‧‧導電膜
270‧‧‧絕緣體
270A‧‧‧絕緣膜
271‧‧‧絕緣體
271A‧‧‧絕緣膜
272‧‧‧絕緣體
272A‧‧‧絕緣膜
274‧‧‧絕緣體
280‧‧‧絕緣體
300‧‧‧電晶體
311‧‧‧基板
313‧‧‧半導體區域
314a‧‧‧低電阻區域
314b‧‧‧低電阻區域
315‧‧‧絕緣體
316‧‧‧導電體
320‧‧‧絕緣體
322‧‧‧絕緣體
324‧‧‧絕緣體
326‧‧‧絕緣體
328‧‧‧導電體
330‧‧‧導電體
350‧‧‧絕緣體
352‧‧‧絕緣體
354‧‧‧絕緣體
356‧‧‧導電體
360‧‧‧絕緣體
362‧‧‧絕緣體
364‧‧‧絕緣體
366‧‧‧導電體
370‧‧‧絕緣體
372‧‧‧絕緣體
374‧‧‧絕緣體
376‧‧‧導電體
380‧‧‧絕緣體
382‧‧‧絕緣體
384‧‧‧絕緣體
386‧‧‧導電體
600‧‧‧單元
600a‧‧‧單元
600b‧‧‧單元
610‧‧‧電路
620‧‧‧電路
[0033] 在圖式中:   圖1A至圖1C是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖2A至圖2D是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖3A和圖3B是根據本發明的一個實施方式的半導體裝置的電路圖及剖面圖;   圖4A和圖4B是根據本發明的一個實施方式的半導體裝置的電路圖及剖面圖;   圖5A至圖5C是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖6是根據本發明的一個實施方式的半導體裝置的剖面圖;   圖7A至圖7C是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖8A至圖8C是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖9A至圖9C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖10A至圖10C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖11A至圖11C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖12A至圖12C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖13A至圖13C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖14A至圖14C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖15A至圖15C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖16A至圖16C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖17A至圖17C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖18A至圖18C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖19A至圖19C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖20A至圖20C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖21A至圖21C是示出根據本發明的一個實施方式的半導體裝置的製造方法的俯視圖及剖面圖;   圖22A至圖22C是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖23A至圖23D是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖24A和圖24B是根據本發明的一個實施方式的半導體裝置的電路圖及剖面圖;   圖25A和圖25B是根據本發明的一個實施方式的半導體裝置的電路圖及剖面圖;   圖26A至圖26C是根據本發明的一個實施方式的半導體裝置的俯視圖及剖面圖;   圖27是根據本發明的一個實施方式的半導體裝置的剖面圖;   圖28是示出根據本發明的一個實施方式的記憶體裝置的結構的剖面圖;   圖29是示出根據本發明的一個實施方式的記憶體裝置的結構的剖面圖;   圖30是示出根據本發明的一個實施方式的記憶體裝置的結構實例的方塊圖;   圖31A至圖31E是示出根據本發明的一個實施方式的記憶體裝置的結構實例的電路圖;   圖32是示出根據本發明的一個實施方式的記憶體裝置的結構實例的方塊圖;   圖33A和圖33B是示出根據本發明的一個實施方式的記憶體裝置的結構實例的方塊圖及電路圖;   圖34A至圖34C是示出根據本發明的一個實施方式的半導體裝置的結構實例的方塊圖;   圖35A至圖35C是示出根據本發明的一個實施方式的半導體裝置的結構實例的方塊圖、電路圖及半導體裝置的工作例的時序圖;   圖36是示出根據本發明的一個實施方式的半導體裝置的結構實例的方塊圖;   圖37A和圖37B是示出根據本發明的一個實施方式的半導體裝置的結構實例的電路圖及半導體裝置的工作例的時序圖;   圖38是示出根據本發明的一個實施方式的AI系統的結構實例的方塊圖;   圖39A和圖39B是說明根據本發明的一個實施方式的AI系統的應用例的方塊圖;   圖40是示出安裝有根據本發明的一個實施方式的AI系統的IC的結構實例的透視示意圖;   圖41A至圖41F是示出根據本發明的一個實施方式的電子裝置的圖。

Claims (21)

  1. 一種半導體裝,包括:   第一氧化物,包括:     彼此相鄰的第一區域和第二區域;以及     第三區域和第四區域,所述第三區域與所述第四區域之間夾有所述第一區域及所述第二區域;   所述第一區域上的第二氧化物;   所述第二氧化物上的第一絕緣體;   所述第一絕緣體上的第一導電體;   所述第二氧化物上及所述第一絕緣體及所述第一導電體的側面上的第二絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第三絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第二導電體,其中所述第三絕緣體位於所述第二區域與所述第二導電體之間以及所述第二絕緣體的側面與所述第二導電體之間;以及   覆蓋所述第一氧化物、所述第二氧化物、所述第一絕緣體、所述第一導電體、所述第二絕緣體、所述第三絕緣體及所述第二導電體並與所述第三區域及所述第四區域接觸的第四絕緣體。
  2. 一種半導體裝,包括:   電晶體;   電容器;   第一氧化物,包括:     彼此相鄰的第一區域和第二區域;以及     第三區域和第四區域,所述第三區域與所述第四區域之間夾有所述第一區域及所述第二區域;   所述第一區域上的第二氧化物;   所述第二氧化物上的第一絕緣體;   所述第一絕緣體上的第一導電體;   所述第二氧化物上及所述第一絕緣體及所述第一導電體的側面上的第二絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第三絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第二導電體,其中所述第三絕緣體位於所述第二區域與所述第二導電體之間以及所述第二絕緣體的側面與所述第二導電體之間;以及   覆蓋所述第一氧化物、所述第二氧化物、所述第一絕緣體、所述第一導電體、所述第二絕緣體、所述第三絕緣體及所述第二導電體並與所述第三區域及所述第四區域接觸的第四絕緣體,   其中所述第一區域的一部分用作所述電晶體的通道形成區,   所述第一絕緣體用作所述電晶體的閘極絕緣膜,   所述第一導電體用作所述電晶體的閘極電極,   所述第二區域用作所述電容器的第一電極,   所述第三絕緣體用作所述電容器的電介質,   所述第二導電體用作所述電容器的第二電極。
  3. 根據申請專利範圍第2項之半導體裝置,   其中所述第四區域與所述第二區域相鄰,   所述第三區域用作所述電晶體的源極和汲極中的一方,   所述第二區域及所述第四區域用作所述電晶體的所述源極和所述汲極中的另一方。
  4. 根據申請專利範圍第1項之半導體裝置,   其中所述第一氧化物在第三導電體上,   所述第四區域的底面與所述第三導電體的頂面接觸。
  5. 根據申請專利範圍第2項之半導體裝置,   其中所述第一氧化物在第三導電體上,   所述第四區域的底面與所述第三導電體的頂面接觸。
  6. 一種半導體裝,包括:   第一氧化物,包括:     第一區域;     以及第二區域和第三區域,所述第二區域與所述第三區域之間夾有所述第一區域;   所述第一區域上的第二氧化物;   所述第二氧化物上的第一絕緣體;   所述第一絕緣體上的第一導電體;   所述第二氧化物上及所述第一絕緣體及所述第一導電體的側面上的第二絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第三絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第二導電體,其中所述第三絕緣體位於所述第二區域與所述第二導電體之間以及所述第二絕緣體的側面與所述第二導電體之間;以及   覆蓋所述第一氧化物、所述第二氧化物、所述第一絕緣體、所述第一導電體、所述第二絕緣體、所述第三絕緣體及所述第二導電體並與所述第三區域接觸的第四絕緣體。
  7. 一種半導體裝,包括:   電晶體;   電容器;   第一氧化物,包括:     第一區域;以及     第二區域和第三區域,所述第二區域與所述第三區域之間夾有所述第一區域;   所述第一區域上的第二氧化物;   所述第二氧化物上的第一絕緣體;   所述第一絕緣體上的第一導電體;   所述第二氧化物上及所述第一絕緣體及所述第一導電體的側面上的第二絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第三絕緣體;   所述第二區域上及所述第二絕緣體的側面上的第二導電體,其中所述第三絕緣體位於所述第二區域與所述第二導電體之間以及所述第二絕緣體的側面與所述第二導電體之間;以及   覆蓋所述第一氧化物、所述第二氧化物、所述第一絕緣體、所述第一導電體、所述第二絕緣體、所述第三絕緣體及所述第二導電體並與所述第三區域接觸的第四絕緣體,   其中所述第一區域的一部分用作所述電晶體的通道形成區,   所述第一絕緣體用作所述電晶體的閘極絕緣膜,   所述第一導電體用作所述電晶體的閘極電極,   所述第二區域用作所述電容器的第一電極,   所述第三絕緣體用作所述電容器的電介質,   所述第二導電體用作所述電容器的第二電極。
  8. 根據申請專利範圍第6項之半導體裝置,   其中所述第一區域的載子密度低於所述第三區域的載子密度。
  9. 根據申請專利範圍第7項之半導體裝置,   其中所述第一氧化物的載子密度低於所述第三區域的載子密度。
  10. 根據申請專利範圍第1項之半導體裝置,   其中所述第一氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  11. 根據申請專利範圍第2項之半導體裝置,   其中所述第一氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  12. 根據申請專利範圍第6項之半導體裝置,   其中所述第一氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  13. 根據申請專利範圍第7項之半導體裝置,   其中所述第一氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  14. 根據申請專利範圍第1項之半導體裝置,   其中所述第二氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  15. 根據申請專利範圍第2項之半導體裝置,   其中所述第二氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  16. 根據申請專利範圍第6項之半導體裝置,   其中所述第二氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  17. 根據申請專利範圍第7項之半導體裝置,   其中所述第二氧化物包含In、元素M及Zn,   並且元素M為Al、Ga、Y或Sn。
  18. 根據申請專利範圍第1項之半導體裝置,   其中所述第二絕緣體包含含有鋁和鉿中的一者或兩者的氧化物。
  19. 根據申請專利範圍第2項之半導體裝置,   其中所述第二絕緣體包含含有鋁和鉿中的一者或兩者的氧化物。
  20. 根據申請專利範圍第6項之半導體裝置,   其中所述第二絕緣體包含含有鋁和鉿中的一者或兩者的氧化物。
  21. 根據申請專利範圍第7項之半導體裝置,   其中所述第二絕緣體包含含有鋁和鉿中的一者或兩者的氧化物。
TW107103370A 2017-02-17 2018-01-31 半導體裝置及半導體裝置的製造方法 TW201836020A (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2017027739 2017-02-17
JP2017-027571 2017-02-17
JP2017-027739 2017-02-17
JP2017027571 2017-02-17

Publications (1)

Publication Number Publication Date
TW201836020A true TW201836020A (zh) 2018-10-01

Family

ID=63169230

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107103370A TW201836020A (zh) 2017-02-17 2018-01-31 半導體裝置及半導體裝置的製造方法

Country Status (7)

Country Link
US (2) US10923477B2 (zh)
JP (3) JP7017430B2 (zh)
KR (1) KR20190118154A (zh)
CN (1) CN110313070A (zh)
DE (1) DE112018000887T5 (zh)
TW (1) TW201836020A (zh)
WO (1) WO2018150292A1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12349412B2 (en) 2019-04-29 2025-07-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2559407B (en) * 2017-02-06 2020-06-03 Advanced Risc Mach Ltd Testing integrated circuits
TW201836020A (zh) * 2017-02-17 2018-10-01 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法
US11705524B2 (en) * 2018-04-27 2023-07-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
US11515873B2 (en) 2018-06-29 2022-11-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
US10924090B2 (en) * 2018-07-20 2021-02-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising holding units
TW202129877A (zh) 2019-08-30 2021-08-01 日商半導體能源研究所股份有限公司 半導體裝置
US11963363B2 (en) * 2020-07-14 2024-04-16 Taiwan Semiconductor Manufacturing Company, Ltd. Memory device and method for fabricating the same
JP2023149086A (ja) * 2022-03-30 2023-10-13 株式会社ジャパンディスプレイ 半導体装置の製造方法
US20240234482A9 (en) * 2022-10-19 2024-07-11 Micron Technology, Inc. Microelectronic devices including capacitors, and related electronic systems and methods

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4384739B2 (ja) * 1997-04-04 2009-12-16 聯華電子股▲ふん▼有限公司 半導体装置及びその製造方法
JP2011071173A (ja) 2009-09-24 2011-04-07 Elpida Memory Inc 半導体装置、半導体装置の製造方法および半導体装置の制御方法
CN102598249B (zh) * 2009-10-30 2014-11-05 株式会社半导体能源研究所 半导体装置
JP5497417B2 (ja) 2009-12-10 2014-05-21 富士フイルム株式会社 薄膜トランジスタおよびその製造方法、並びにその薄膜トランジスタを備えた装置
KR101473684B1 (ko) 2009-12-25 2014-12-18 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2011138934A (ja) 2009-12-28 2011-07-14 Sony Corp 薄膜トランジスタ、表示装置および電子機器
CN102812547B (zh) 2010-03-19 2015-09-09 株式会社半导体能源研究所 半导体装置
US8792284B2 (en) * 2010-08-06 2014-07-29 Semiconductor Energy Laboratory Co., Ltd. Oxide semiconductor memory device
WO2012017843A1 (en) 2010-08-06 2012-02-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor integrated circuit
WO2012090799A1 (en) * 2010-12-28 2012-07-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
US8709889B2 (en) 2011-05-19 2014-04-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device and manufacturing method thereof
JP6231735B2 (ja) 2011-06-01 2017-11-15 株式会社半導体エネルギー研究所 半導体装置
US9012993B2 (en) 2011-07-22 2015-04-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TW201322341A (zh) 2011-11-21 2013-06-01 Ind Tech Res Inst 半導體元件以及其製造方法
US8981367B2 (en) 2011-12-01 2015-03-17 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
TWI580047B (zh) * 2011-12-23 2017-04-21 半導體能源研究所股份有限公司 半導體裝置
KR102639256B1 (ko) 2012-12-28 2024-02-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치, 및 반도체 장치의 제작 방법
JP6570817B2 (ja) * 2013-09-23 2019-09-04 株式会社半導体エネルギー研究所 半導体装置
JP2015185613A (ja) 2014-03-20 2015-10-22 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
US9846921B2 (en) 2014-09-29 2017-12-19 The Boeing Company Dynamic image masking system and method
US9685560B2 (en) * 2015-03-02 2017-06-20 Semiconductor Energy Laboratory Co., Ltd. Transistor, method for manufacturing transistor, semiconductor device, and electronic device
KR20160114511A (ko) * 2015-03-24 2016-10-05 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치의 제작 방법
CN113571588B (zh) * 2015-04-13 2026-01-27 株式会社半导体能源研究所 半导体装置及其制造方法
JP2017027739A (ja) 2015-07-21 2017-02-02 株式会社東海理化電機製作所 回転コネクタ
TW201836020A (zh) * 2017-02-17 2018-10-01 日商半導體能源研究所股份有限公司 半導體裝置及半導體裝置的製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12349412B2 (en) 2019-04-29 2025-07-01 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device

Also Published As

Publication number Publication date
JP7245371B2 (ja) 2023-03-23
WO2018150292A1 (en) 2018-08-23
JP2022044769A (ja) 2022-03-17
JP7017430B2 (ja) 2022-02-08
DE112018000887T5 (de) 2019-10-24
US20210175235A1 (en) 2021-06-10
KR20190118154A (ko) 2019-10-17
US20190371798A1 (en) 2019-12-05
US10923477B2 (en) 2021-02-16
CN110313070A (zh) 2019-10-08
JP2018133570A (ja) 2018-08-23
JP2023060332A (ja) 2023-04-27

Similar Documents

Publication Publication Date Title
JP7245371B2 (ja) 半導体装置
TWI776924B (zh) 半導體裝置及半導體裝置的製造方法
JP7351986B2 (ja) 半導体装置
JP7208891B2 (ja) 半導体装置の作製方法
JP7265479B2 (ja) 半導体装置、および半導体装置の作製方法
TW201842627A (zh) 半導體裝置及半導體裝置的製造方法
TW201901971A (zh) 半導體裝置及半導體裝置的製造方法
TW201834149A (zh) 半導體裝置以及半導體裝置的製造方法
TWI836584B (zh) 半導體裝置及其製造方法
JPWO2018167588A1 (ja) 半導体装置、および半導体装置の作製方法
WO2018178806A1 (ja) 半導体装置、および半導体装置の作製方法
JP6894726B2 (ja) 半導体装置、および半導体装置の作製方法
WO2018163012A1 (ja) 半導体装置、および半導体装置の作製方法
WO2018167601A1 (ja) 半導体装置、および半導体装置の作製方法
WO2018163020A1 (ja) 導電体、導電体の作製方法、半導体装置、および半導体装置の作製方法
WO2018163013A1 (ja) 半導体装置、および半導体装置の作製方法