[go: up one dir, main page]

TW201826530A - 用於在n-MOS裝置中增加通道區域拉伸應變的技術 - Google Patents

用於在n-MOS裝置中增加通道區域拉伸應變的技術 Download PDF

Info

Publication number
TW201826530A
TW201826530A TW106127351A TW106127351A TW201826530A TW 201826530 A TW201826530 A TW 201826530A TW 106127351 A TW106127351 A TW 106127351A TW 106127351 A TW106127351 A TW 106127351A TW 201826530 A TW201826530 A TW 201826530A
Authority
TW
Taiwan
Prior art keywords
region
channel region
regions
channel
transistor
Prior art date
Application number
TW106127351A
Other languages
English (en)
Other versions
TWI781952B (zh
Inventor
安拿 莫希
葛蘭 葛雷斯
科瑞 韋伯
里沙 梅安卓
瑞堤許 加維里
卡希克 強普納森
廖思雅
張炯
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW201826530A publication Critical patent/TW201826530A/zh
Application granted granted Critical
Publication of TWI781952B publication Critical patent/TWI781952B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/01Manufacture or treatment
    • H10D62/021Forming source or drain recesses by etching e.g. recessing by etching and then refilling
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0221Manufacture or treatment of FETs having insulated gates [IGFET] having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended-drain MOSFETs [EDMOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/027Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs
    • H10D30/0275Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs forming single crystalline semiconductor source or drain regions resulting in recessed gates, e.g. forming raised source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/791Arrangements for exerting mechanical stress on the crystal lattice of the channel regions
    • H10D30/797Arrangements for exerting mechanical stress on the crystal lattice of the channel regions being in source or drain regions, e.g. SiGe source or drain
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/50Physical imperfections
    • H10D62/53Physical imperfections the imperfections being within the semiconductor body 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

公開用於在n-MOS裝置中增加通道區域拉伸應變的技術。在某些情況下,可透過故意將錯位引入S/D區域之中的一或二個區域中以產生相鄰通道區域中的拉伸應變的S/D材料工程來實現增加通道區域拉伸應變。在一些這種情況中,產生所欲錯位的S/D材料工程可包括使用與通道區域相鄰之晶格失配的外延S/D膜。用於實現在S/D區域之中的一或二個區域中有多個錯位的許多材料方案將依據本揭示顯而易見。在一些情況中,可在S/D區域上形成覆蓋層以降低接觸電阻,使得該覆蓋層為在S/D區域和S/D接觸之間的中間層。該覆蓋層包括與底下的S/D區域不同的材料及/或較高的摻雜劑濃度以降低接觸電阻。

Description

用於在n-MOS裝置中增加通道區域拉伸應變的技術
本發明係關於用於在n-MOS裝置中增加通道區域拉伸應變的技術。
半導體裝置是利用諸如矽(Si)、鍺(Ge)、及砷化鎵(GaAs)等半導體材料之電子特性的電子元件。場效電晶體(FET)是一種半導體裝置,其包括三個終端:閘極、源極、和汲極。FET利用閘極所施加的電場來控制通道的導電性,電荷載體(例如,電子或電洞)從源極通過該通道流向汲極。在電荷載體是電子的情況下,FET被稱為n通道裝置,而在電荷載體為電洞的情況下,FET被稱為p通道裝置。一些FET具有第四終端,稱為基板本體(body)或基板(substrate),其可被用來偏壓電晶體。此外,金氧半導體FET(MOSFET)在閘極和通道之間包括閘極介電層。互補式MOS(CMOS)結構使用p通道MOSFET(p-MOS)和n通道MOSFET(n-MOS)的組合來 實現邏輯閘和其他數位電路。
FinFET是一種圍繞著半導體材料的薄帶(通常稱為鰭)所建立的MOSFET電晶體。FinFET裝置的導電通道位於與閘極介電質相鄰的鰭的外部部分。具體來說,電流沿著鰭的兩個側壁或在鰭的兩個側壁內(與基底表面垂直之兩側)以及沿著鰭的頂部(與基底表面平行之側)流動。因為這種配置的導電通道基本上沿著鰭的三個不同的外部、平面區域而存在,因此這種FinFET設計有時候也被稱為三閘極電晶體。其他類型的FinFET配置也是可用的,諸如所謂的雙閘極FinFET,其中導電通道主要僅位於沿著鰭的兩個側壁(而沒有沿著鰭的頂部)。奈米線電晶體(有時候被稱為奈米帶或環繞式結構(GAA)電晶體)被配置為類似基於鰭的電晶體,但是代替其中閘極在三個部分上(且因此,有三個有效閘極)的鰭狀通道區域,將一或多條奈米線用於通道區域並且閘極材料通常圍繞每條奈米線。
200‧‧‧基板
202‧‧‧通道區域
212‧‧‧偽閘極介電層
214‧‧‧偽閘極
220‧‧‧間隔物
203‧‧‧拉伸應變
205‧‧‧拉伸應變
232‧‧‧S/D區域
234‧‧‧S/D區域
235‧‧‧錯位
232’‧‧‧S/D區域
232”‧‧‧S/D區域
240‧‧‧覆蓋層
250‧‧‧層間介電(ILD)層
262‧‧‧閘極介電層
264‧‧‧閘極
270‧‧‧S/D接觸
302‧‧‧鰭狀通道區域
402‧‧‧奈米線/奈米帶通道區域
1000‧‧‧計算系統
1002‧‧‧主機板
1004‧‧‧處理器
1006‧‧‧通訊晶片
圖1示出依據本揭示之一些實施例的在n-MOS裝置中增加通道區域拉伸應變的方法。
圖2A-G示出依據本揭示之一些實施例的示例性積體電路(IC)結構,其係當執行圖1之方法時形成的。
圖2C’、2D’及2G’分別示出依據本揭示之一些實施例的圖2C、2D及2G之示例性結構,其包括可用於圖1之方法 的變型。
圖2C”是顯示圖2C’之部分的吹出視圖,以示出依據一些實施例之如本文中各種描述的S/D區域可至少部分地在閘極間隔物下方延伸。
圖3示出依據本揭示之一些實施例的示例性IC結構的透視圖,示出使用圖1之方法形成的非平面電晶體配置。
圖4示出依據本揭示之一些實施例的利用本文揭示的技術所形成的積體電路結構及/或電晶體裝置所實現的計算系統。
透過閱讀以下結合本文所描述之附圖的詳細說明,將可更佳地理解本實施例的這些以及其他特徵。在附圖中,可由相同的數字表示在各種圖式中示出的每個相同或幾乎相同的元件。為了清楚起見,不是每個附圖中都標註每個元件。此外,如將理解的,附圖不一定按比例繪製或旨在將描述的實施例限制在示出的具體配置。舉例來說,雖然某些附圖通常表示直線、直角和光滑的表面,但所揭示的技術的實際實施方式可能具有不太完美的直線和直角,且某些附圖可能具有表面形貌或者是非平滑的、規定的現實世界限制的製程。此外,附圖中的一些特徵可包括圖案化化的及/或陰影填充,其主要被提供來輔助視覺上區分不同的特徵。簡而言之,提供附圖僅僅是為了示出示例性結構。
【發明內容】及【實施方式】
在n通道金氧半導體場效電晶體(n-MOS或NMOS)裝置中,需要將拉力導入通道區域來增加/改善載體(具體來說是電子,因為它是n通道裝置)的遷移率。在較小縮放尺寸的情況下,很難將拉伸應變導入n-MOS裝置的通道區域。透過,例如,經由濺射處理(例如,以使金屬閘極收縮)來形成金屬閘極而試圖將拉伸應變導入n-MOS裝置的通道區域,對於諸如閘極溝槽的小空間來說是不實際的。舉例來說,使用濺射處理來進行金屬閘極沉積將造成閘極溝槽中的空隙,從而不良地降低了電晶體的效能。其他用於在縮小尺寸的金屬閘極沉積的處理包括化學氣相沉積(CVD)處理。然而,這些其他的非濺射閘極形成處理不會使金屬閘極收縮,因此不會增加通道區域中的拉伸應變。透過利用,例如,在通道區域及源極/汲極(S/D)區域之上的氮化物蝕刻停止層(NESL)以在下面的電晶體中產生應變而試圖將拉伸應變導入n-MOS裝置的通道區域,也會引起問題。這樣的問題包括,例如,與S/D區域的厚度相比,所包括的NESL的整體厚度可能相對的更薄或者可被忽略,從而使得這種NESL的影響遠低於透過相對較厚的S/D區域能達到的影響。進一步使NESL變厚將可能減少S/D接觸可用的面積,從而導致不想要的裝置效能的劣化。此外,增加尺寸會加劇所有前述的問題。
因此,並且依據本揭示之一或多個實施例,提供技術用於在n-MOS裝置中增加通道區域拉伸應變。在一些實施例中,可透過故意將錯位導入S/D區域之中的一或二個區 域中以在相鄰的通道區域中產生拉伸應變的S/D材料工程來達成增加通道區域拉伸應變。在一些這種實施例中,用以產生所欲錯位的S/D材料工程可包括使用與通道區域相鄰的晶格失配的外延S/D膜。舉例來說,在示例性實施例中,可在Si基底上形成外延矽鍺(SiGe),以產生這種故意的錯位。通常,形成在Si基底上的外延SiGe可能在相鄰的通道區域中引起壓縮應變,這就是為什麼SiGe S/D被用於p-MOS應用(因為通道區域壓縮應變是期望的)。然而,這種情況包括外延SiGe S/D材料具有相對低的Ge含量。如果,相反的,使用具有較大Ge濃度的外延SiGe材料(例如,SiGe具有大於30%的Ge含量),則超出所使用的材料的臨界厚度(其在S/D區域中實現),SiGe材料會導致與相鄰的Si基板有相對高的晶格失配,在SiGe材料中形成錯位。如果在SiGe S/D材料中導入閾值數量的錯位,諸如針對單一S/D區域有2或更多的錯位(例如,2、3、4、5或更多的錯位),則提供給相鄰通道區域的應變會變成拉伸而不是壓縮。用於實現在S/D區域之中的一或二個區域中有多個錯位,以增加相鄰通道區域中的拉伸應變的許多材料方案將依據本揭示顯而易見。
在一些實施例中,可採用使用IV族半導體材料應用的技術,而在其他實施例中,可採用使用III-V族半導體材料應用的技術,如依據本揭示將顯而易見的。本文「IV族半導體材料」(或「IV族材料」或一般「IV」)的使用包括至少一種IV族元素(例如,矽、鍺、碳、錫、鉛),例如 Si、Ge、SiGe、碳化矽(SiC)等等。本文「III-V族半導體材料」(或「III-V族材料」或一般「III-V」)的使用包括至少一種III族元素(例如,鋁、鎵、銦、硼、鉈)及至少一種V族元素(例如,氮、磷、砷、銻、鉍),例如砷化鎵(GaAs)、砷化銦鎵(InGaAs)、磷化鎵(GaP)、銻化鎵(GaSb)及磷化銦(InP)等等。在一些實施例中,為了在S/D區域中形成所欲數量的錯位(並因此,引起在相鄰通道區域中的拉伸應變),可以選擇通道區域及S/D區域材料,使得在兩種材料之間有超過2%的晶格失配,如本文中將更詳細說明的。如依據本揭示可理解的,通道區域可包括與基底相似的材料;然而,本揭示並不旨在局限於此。例如,在一些實施例中,通道區域可由替換材料形成,例如透過替換鰭處理(例如,使用長寬比捕獲(aspect ratio trapping,ART)方案)。因此,在一些實施例中,用於與外延S/D材料晶格失配的相關的通道區域材料可以是在形成該外延S/D材料時存在的通道區域材料。在一些實施例中,這些技術可導致通道區域拉伸應變在0.1-1.5%(例如,0.2-1%)、或其他合適的量的範圍內增加,如依據本揭示將顯而易見的。
在一些實施例中,外延S/D區域材料(其包括使相鄰通道區域產生應變的錯位)亦可包括高肖特基(Schottky)接觸電阻,這會降低整體裝置電流以及開關效能。因此,在一些實施例中,在沉積S/D接觸之前,可修改S/D區域之中的一或二個區域的頂部以降低接觸電 阻。舉例來說,在一些這種實施例中,在沉積S/D接觸之前,可在主外延S/D材料的頂部上形成覆蓋層(cap layer),其中該覆蓋層包括與主外延S/D材料不同的材料,及/或相對較高的摻雜程度以改善S/D接觸電阻。在一些這種實施例中,覆蓋層可以是在S/D區域的上部附近的不同層或材料的漸變過渡,只要在S/D及相應接觸之間的界面處或附近使用接觸電阻降低材料即可。注意在一些實施例中,本文描述的技術可在第一種情況下在通道區域中導入拉伸應變,使得在不使用本文各種描述的技術的情況下,在通道區域中不存在拉伸應變。此外,例如,在一些這種實施例中,甚至可能在通道區域中有初始的壓縮應變,例如來自上覆閘極/閘極堆疊的重量。然而,在其他實施例中,在各個區域的通道區域中最初可能存在有一定量的拉伸應變,使得本文所描述的技術增加了初始的拉伸應變。不管通道區域中的初始應變如何,可使用這些技術來增加通道區域中的拉伸應變,其在一些情況下可能等於減少通道區域中的壓縮應變,舉例來說。因此,在一些實施例中,使用本文所描述的技術形成的電晶體不需要包括通道區域中的拉伸應變,而是可包括減少的壓縮應變,如依據本揭示可理解的。
可使用本文描述的技術來幫助許多不同的電晶體配置和類型。舉例來說,依據一些實施例,這些技術可有益於包括平面或非平面配置的電晶體。在採用非平面電晶體配置的實施例中,該配置可包括鰭狀(例如,FinFET、三閘 極及/或雙閘極)配置及/或奈米線(或奈米帶或GAA)配置,如依據本揭示將顯而易見的。回想在所形成的電晶體裝置包括n-MOS裝置的實施例中,用於增加通道區域拉伸應變的技術可改善,例如,該n-MOS的載體(具體來說是電子)的遷移率。舉例來說,在一些實施例中,這些技術可在匹配的洩漏情況下提供大約13%的n-MOS電晶體效能增益。然而,依據一些實施例,亦可使用這些技術來有益於其他電晶體裝置類型,例如穿隧式FET(TFET)裝置,其通常具有p-i-n(p型、本徵、n型)摻雜方案。針對這種TFET裝置的示例性益處可包括在n型S/D區域中導入錯位以降低裝置的通道側的電阻,藉此改善裝置效能。因此,如依據本揭示可理解的,在一些實施例中,可執行這些技術來僅在電晶體裝置的一個S/D區域中導入錯位,並且不需要在每個實施方案中將錯位導入S/D區域的兩個區域中(不管源極/通道/汲極摻雜方案為何)。此外,可使用這些技術來有益於電晶體裝置的n通道部分,該些電晶體裝置包括其他的非n通道電晶體,例如通常包括至少一個p-MOS和至少一個n-MOS裝置的互補式MOS(CMOS)裝置,或者其他基於電晶體的裝置,如依據本揭示將顯而易見的。
本文提供的技術和結構的使用可利用諸如下列的工具來檢測:電子顯微鏡,其包括掃描式/穿透式電子顯微鏡(SEM/TEM)、掃描穿透式電子顯微鏡(STEM)、奈米束電子繞射(NBD或NBED)、及反射式電子顯微鏡 (REM);組合映射;x射線晶體學或繞射(XRD);能量發散x射線分光法(EDS);二次離子質譜法(SIMS);飛行時間SIMS(ToF-SIMS);原子探針成像或斷層掃描;局部電極原子探針(LEAP)技術;3D斷層掃描;或高解析度物理或化學分析,僅列舉一些合適的示例性分析工具。特別是,在一些實施例中,這種工具可指示包括電晶體的積體電路,該電晶體具有包括拉伸應變的通道區域及/或該電晶體具有包括錯位的至少一個外延S/D區域,如本文中不同的描述。舉例來說,在一些這種實施例中,可使用任何合適的技術,諸如使用NBD或NBED,來檢測/測量通道區域中的拉伸應變(例如,通道區域中的平均拉伸應變)以測量結晶材料中的應變,用以確定拉伸應變的存在及/或拉伸應變量。此外,在一些這種實施例中,可使用任何合適的技術,例如使用各種電子顯微鏡技術,來檢測/測量外延S/D中的錯位,用以確定,例如,在給定S/D區域中的錯位的存在及/或錯位的量。在一些實施例中,可基於使用的材料方案來檢測技術以及所形成的ID結構,其中S/D區域和相應的相鄰通道區域的材料可基於在該兩個區域之間的晶格失配而被有計畫地選擇。在一些這種實施例中,可使用電子顯微鏡和光譜法來檢測並確定不同的區域以及各區域中所包括的材料,然後可確定,例如,在該兩種材料之間是否會發生晶格失配。在一些實施例中,本文中各種描述的技術以及IC結構的使用可基於從使用它們所獲得的益處而被檢測,例如,針對 n-MOS裝置所獲得的載體遷移率的效益,僅舉出一示例性益處。依據本揭示,許多配置及變型將顯而易見。
方法及架構
圖1示出依據本揭示之一些實施例的在n-MOS裝置中增加通道區域拉伸應變的方法100。圖2A-G示出依據本揭示之一些實施例的示例性積體電路(IC)結構,其係當執行圖1之方法100時形成的。圖2C’、2D’及2G’分別示出依據本揭示之一些實施例的圖2C、2D及2G之示例性結構,其包括可用於圖1之方法100的變型。注意,圖2A-G、2C’、2D’及2G’都是橫跨兩個S/D區域的橫截面IC視圖,用以適當地示出在方法100的執行期間所形成的示例性結構。並且,應注意的是,圖2A-G可以描述平面電晶體結構或者用於非平面電晶體結構的鰭狀結構(例如,包括鰭式、三閘極、雙閘極、FinFET、奈米線、奈米帶及/或環繞式結構(GAA)配置的電晶體)。因此,本文所描述的技術可被用於形成包括多種幾何形狀和配置的電晶體,如依據本揭示可理解的。例如,圖3示出示例性積體電路結構,其包括具有鰭狀和奈米線配置的電晶體,如下面將更詳細說明的。如依據本揭示顯而易見的,在一些實施例中,可透過形成具有導致通道區域拉伸應變的錯位的相鄰S/D區域之中的一或二個區域而在n通道區域中增加拉伸應變。在一些實施例中,這可以透過材料工程來實現,例如採用與通道區域材料晶格失配的S/D材料,因而在S/D材料 中形成錯位,如依據本揭示顯而易見的。在一些實施例中,可使用這些技術來有益於不同尺寸的裝置,例如具有在微米(micron)範圍及/或奈米(nm)範圍內的臨界尺寸(例如,在22、14、10、7、5或3nm的製程節點,或除此以外的製程節點形成)的IC裝置。
依據一些實施例,圖1的方法100包括提供102一基板以及可選地依據需要處理該基板。圖2A中示出示例性基板200。在一些實施例中,此種可選的處理可包括從基板形成一或多個鰭(原生鰭),其可透過淺溝槽凹槽(STR)蝕刻處理及/或其他合適的處理來形成。此種可選的處理也可包括執行淺溝槽隔離(STI)處理,其可包括在基底中形成凹槽(例如,透過STR處理),沉積STI材料,並且可選地平坦化/拋光該基底。在一些這種情況中,STI材料可包括任何合適的電絕緣材料,例如任何合適的介電質、氧化物、及/或氮化物,舉例來說。此外,在一些這種情況中,可依據底下基板的材料來選擇STI材料。如果可選的處理包括形成鰭和STI處理兩者,則額外的處理可包括透過移除形成的原生鰭來形成替換鰭,藉此在STI材料和鰭溝槽中的沉積材料之間形成鰭狀的溝槽以形成替換鰭。這種替換鰭可包括單一材料層或多材料層。舉例來說,可形成多層替換鰭來允許後續處理成用於GAA電晶體的奈米線(或奈米帶)及/或輔助子通道/子鰭隔離。應注意的是,可形成鰭來實現各種非平面電晶體配置,例如FinFET配置(例如,三閘極或雙閘極)或奈米線(或奈米 帶或GAA)配置,舉例來說。此外,注意到,圖2A中所示的基板200可以是這種鰭的橫截面視圖,其中對該鰭(例如,無論該鰭是底下材料的原生鰭或是替換材料鰭)執行方法100的後續處理,如依據本揭示可理解的。取決於最終用途或目標應用,在繼續方塊102之前,可依據需要執行對該基板的許多其他合適的可選處理。
在一些實施例中,基板200可包括:塊狀基板,其包括IV族半導體材料,例如矽(Si)、鍺(Ge)、矽鍺(SiGe)或碳化矽(SiC)及/或至少一種III-V族材料及/或任何其他合適的材料,如依據本揭示顯而易見的;絕緣體上X(XOI)結構,其中X是前述材料的其中一種(例如,IV族及/或III-V族)並且絕緣體材料是氧化物材料或介電質材料或一些其他的電絕緣材料;或一些其他合適的多層結構,其中頂層包括前述材料的其中一種(例如,IV族及/或III-V族)。本文「IV族半導體材料」(或「IV族材料」或一般「IV」)包括至少一種IV族元素(例如,矽、鍺、碳、錫、鉛),例如Si、Ge、SiGe、SiC等等。本文「III-V族半導體材料」(或「III-V族材料」或一般「III-V」)的使用包括至少一種III族元素(例如,鋁、鎵、銦、硼、鉈)及至少一種V族元素(例如,氮、磷、砷、銻、鉍),例如砷化鎵(GaAs)、砷化銦鎵(InGaAs)、磷化鎵(GaP)、銻化鎵(GaSb)及磷化銦(InP)等等。應注意的是,舉例來說,III族也可被稱為硼族或IUPAC族13、IV族也可被稱為碳族或IUPAC族14, 以及V族也可被稱為氮族或IUPAC族15。
在一些實施例中,基板200可包括以<100>、<110>或<111>之米勒指標描述的表面結晶取向,如依據本揭示顯而易見的。在一些實施例中,基板200可具有,例如,50至950微米範圍內的厚度(Y軸方向上的尺寸),或者任何其他合適的厚度,如依據本揭示顯而易見的。在基板200不是待形成的IC的基底層(例如,若其為用於輔助電晶體製造的虛擬基板)的實施例中,則該基板具有比該基板形成於其上的基底晶粒/晶圓相對小的厚度,其中該基底晶粒/晶圓可能具有如前描述的厚度(例如,50-950微米)。舉例來說,在基板200是形成在基底塊狀晶圓(例如,基底塊狀Si晶圓)上的頂層的情況中,則此種基底層可具有,例如,在50奈米至2微米範圍內的厚度,或任何其他合適的厚度,如依據本揭示顯而易見的。在一些實施例中,基板200可被用於一或多個其他的IC裝置,例如各種二極體(例如,發光二極體(LED)或雷射二極體)、各種電晶體(例如,MOSFET或TFET)、各種電容器(例如,MOSCAP)、各種微機電系統(MEMS)、各種奈米機電系統(NEMS)、各種感測器、或任何其他合適的半導體或IC裝置,此取決於最終用途或目標應用。因此,在一些實施例中,本文所述之結構可被包含在系統單晶片(SoC)應用中,如依據本揭示顯而易見的。
依據一些實施例,圖1的方法100繼續形成104一偽閘極堆疊(dummy gate stack)或最終閘極堆疊於基板200之 上/上方,以形成圖2B的結果示例性IC結構。在此示例性實施例中,偽閘極介電層212及偽閘極214包括稍後在例如閘極後製(gate last)處理流程中的替換閘極處理中將被移除並替換的犧牲材料(例如,用於閘極214的偽多晶矽)。然而,在一些實施例中,該處理流程可包括閘極先製(gate first)處理流程(也被稱為優先(up-front)高k閘極流程),藉此在此階段形成最終閘極結構而不是偽閘極。偽閘極的使用可允許在通道區域202中的後續處理,例如下面將更詳細說明的形成一或多條奈米線;然而,在例如鰭狀和平面電晶體的製造中,不需要使用此種偽閘極和閘極後製處理流程,舉例來說。在一些實施例中,可使用任何合適的技術來執行偽閘極堆疊的形成,例如沉積偽閘極介電層212及偽閘極(亦被稱為偽閘極電極)214、將偽層212及214圖案化成偽閘極堆疊、沉積閘極間隔物材料、以及執行間隔物蝕刻以形成間隔物220於偽閘極堆疊的任一側上,如圖2B中所示。間隔物220(亦被稱為閘極間隔物或側壁間隔物)可例如幫助確定通道長度,並且亦可幫助替換閘極處理。如依據本揭示可理解的,偽閘極堆疊(及間隔物220)幫助定義通道區域202及源極/汲極(S/D)區域,其中通道區域202在偽閘極堆疊下方(因為其將位於最終閘極堆疊的下方),並且S/D區域在通道區域202之任一側上、與通道區域202相鄰。間隔物220可包括任何合適的材料,例如任何合適的電絕緣體、介電質、氧化物(例如,氧化矽)、及/或氮化物(例如,氮化 矽)材料,如依據本揭示顯而易見的。回想,本文所描述的技術不需要包括形成偽閘極堆疊,使得可在第一情況下形成最終閘極堆疊。在一些實施例中,偽閘極堆疊也可包括在偽閘極之上的硬遮罩層,其可被包括以例如在後續的處理期間保護偽閘極堆疊。
依據一些實施例,圖1的方法100繼續執行106源極/汲極(S/D)處理,包括在S/D區域之其中至少一個區域中形成錯位。在一些實施例中,可使用任何合適的技術來執行106 S/D處理,例如,蝕刻以從基板200移除材料(或者在鰭狀結構的情況中,移除如先前所述形成的鰭的部分)以及外延沉積/生長(或者形成)S/D區域的材料。在一些實施例中,此種外延沉積處理可包括金屬有機化學氣相沉積(MOCVD)、分子束磊晶(MBE)、化學氣相沉積(CVD)、原子層沉積(ALD)、物理氣相沉積(PVD)、及/或任何其他合適的處理,如依據本揭示顯而易見的。在圖2C的示例性實施例中,如所示形成S/D區域232/234,其中每個S/D區域包括錯位235。應注意的是,S/D及232/234的命名不需要表示區域232是源極區域且區域234是汲極區域,因為232及234之任一者可作為源極區域而另一者則作為汲極區域,如依據本揭示可理解的。在圖2C’的示例性實施例中,只有S/D區域234包括錯位235,如所示,使得S/D區域232’不包括錯位,藉此導致通道區域202的不對稱應變。這種配置可被用在例如TFET裝置中,其中該裝置可包括p-i-n摻雜方案,使得S/D區域 232’為p型摻雜的並且不包括錯位、通道區域為本徵(或名義上為未摻雜的,例如任一類型的摻雜濃度小於每立方公分5E17原子)、以及S/D區域為n型摻雜的且包括錯位235,如所示以提供一範例。
在S/D區域232/234之中的一或二個區域中可形成錯位235,作為S/D區域232/234中包含的材料與通道區域202中包含的材料之間的晶格失配的結果。更詳細地說,如果說單晶材料1與單晶材料2是彼此晶格匹配的,這表示材料1與材料2的晶格參數在2%之內(即,+/- 2%)相等,即使這些材料生長高於它們各自的臨界厚度。這種晶格匹配的材料通常不會在兩個單晶材料之間的界面處產生錯位;反而,在整個界面上會有晶格連續性。相反的,如果說單晶材料1與單晶材料2彼此是晶格失配的,這表示材料1與材料2的晶格參數相差大於2%,並且將導致多個錯位。如這裡所使用的,術語「晶格參數」指的是在單晶材料的給定晶向上,原子列之間的距離或原子列之間的間隔。單晶的(外延或單晶)材料可以是元素或化合物或合金。原子列之間的距離或間隔可隨著給定單晶化合物的合金濃度或相位的函數而變化。因此,給定單晶材料中所使用的各原子的類型和數量將決定晶格參數及晶體結構。針對元素的單晶材料,可測量晶格參數,例如,為在給定晶向上單晶材料之相鄰的原子平面之間的平均距離(如從核心的中心測量)。針對化合物及合金單晶材料,可類似地測量晶格參數為化合物或合金單晶材料的相鄰的原子平面之間的平均 距離。因此,如本文所使用的,如果說至少一個S/D區域中包含的材料相對於通道區域中包含的材料具有大於2%的晶格失配,則依據實施例,足以導致錯位235。依據另外的實施例,失配的百分比越大,在界面的錯位數量越多。
在一些實施例中,在至少一個S/D區域232/234中可形成多個錯位235,例如每一單一S/D區域有至少2、3、4、5、6、7、8、9、10或更多個錯位,或任何其他合適的最小閾值量的錯位。在一些這種實施例中,可形成錯位235來引起通道區域202中的拉伸應變205;雖然,也可能由於其他技術而引起拉伸應變,如依據本揭示可理解的。在一些實施例中,可由於通道區域202中包含的材料與S/D區域232/234中包含的材料之間的晶格失配而形成錯位235,如下面將更詳細說明的。在一些這種實施例中,材料之間的晶格失配大於2%,並且例如在一些示例性情況中可以是至少2.5、3、3.5、或4%,或一些其他合適的最小閾值量,如依據本揭示顯而易見的。此外,在一些這種實施例中,取決於所採用的通道區域202與S/D區域232/234材料和配置,晶格失配可以在大約2.5至大約4.2%的範圍內。應注意的是,在一些實施例中,雖然示出在S/D區域中形成的錯位235靠近通道區域202(例如,靠近S/D通道界面),但錯位235可以被形成在S/D區域232/234的任意部分中並且仍能引起相鄰通道區域202的拉伸應變。因此,本揭示並不旨在僅限於圖2C中所示的錯位235的位置(例 如,不僅僅限於在S/D通道界面附近包含錯位)。在一些實施例中,通道區域202中的平均拉伸應變(例如,在該主動通道區域中執行該平均之處)可以是例如至少0.1、0.2、0.25、0.5、0.75、1、1.25、或1.5%,或一些其他合適的最小閾值量,如依據本揭示顯而易見的。在一些實施例中,取決於所採用的通道區域202與S/D區域232/234材料和配置,通道區域202中的平均拉伸應變可以在0.1至1.5%(例如,0.2至1%)的範圍內。
如圖2C中所示,在此示例性實施例中,在每個S/D區域232/234中的錯位235是大致對稱的,使得在通道區域202中引起的相對應的拉伸應變203/205也是大致對稱的。這可透過以類似的方式來處理通道區域202的兩側,使得S/D區域232在材料、摻雜方案、和配置方面與S/D區域234大致相等而實現。然而,本揭示並不旨在局限於此。在其它實施例中,由相鄰S/D區域施加的通道區域中的拉伸應變可以是不對稱的,使得通道區域被拉向其中一個S/D區域多於拉向另一個S/D區域及/或在整個通道區域中拉伸應變是不均勻分布的。舉例來說,在圖2C’的示例性實施例中,回想S/D區域232’不包括錯位,使得它不會以S/D區域234的方式(因為錯位235形成在S/D區域234中)來增加相鄰通道區域202的拉伸應變。在這種示例性實施例中,拉伸應變205僅由通道區域202的一側(最靠近S/D區域234的一側)主動施加,如所示。因此,依據一些實施例,無論是否透過相鄰S/D區域之中的僅僅一個區域或兩個區域 在通道區域中增加拉伸應變,並不需要以相同的方式來施加所引起的拉伸應變,致使在整個通道區域的拉伸應變實質上不需要大致對稱。在一些這種實施例中,通道區域的一側(例如,最靠近S/D區域的一側,具有最多錯位及/或具有導致最大晶格失配的材料)上的拉伸應變例如可以是至少5、10、15、20、25、50、或75%大於通道區域的另一側,或一些其他合適的相對最小閾值量,如依據本揭示顯而易見的。
在一些實施例中,S/D區域232/234(及232’)以及通道區域202可包括任何合適的材料,如依據本揭示顯而易見的。舉例來說,在一些實施例中,S/D區域232/234以及通道區域202可包括IV族半導體材料及/或III-V族半導體材料,其包括任何合適的摻雜方案(使得該些區域之中的一或多個區域名義上是未摻雜的或本徵的及/或該些區域之中的一或多個區域是摻雜n型及/或p型)。在一些實施例中,通道區域以及相鄰S/D區域之中的至少一個區域(或相鄰S/D區域之中的兩個區域)可包括IV族半導體材料。舉例來說,在一些實施例中,通道區域可包括Si且至少一個相鄰S/D區域可包括Ge及/或SiGe,其具有,例如,至少30、40、50、60、70、80或90%的Ge濃度(例如,Si1-xGex,其中x分別為至少0.3、0.4、0.5、0.6、0.7、0.8、或0.9),或者總SiGe化合物的一些其他合適的最小閾值原子百分比,如依據本揭示顯而易見的。通常,在一些實施例中,S/D區域中包含的材料可包括例如比其 相鄰通道區域中包含的材料至少多30、40、50、60、70、80或90的Ge濃度,或一些其他合適的最小相對閾值百分比,如依據本揭示顯而易見的。舉例來說,在一些這種實施例中,通道區域可包括Si、SiGe、及/或鍺錫(GeSn),僅舉出一些範例,而相鄰S/D區域之中的一或二個區域可包括Ge、SiGe、及/或GeSn,僅舉出一些範例,具有相較於通道區域中所包含的材料相對較高的Ge濃度。有鑑於本揭示,通道區域的材料與至少一個相鄰S/D區域(或兩個相鄰S/D區域)的材料之間的IV族半導體材料配對的許多變型將是顯而易見的。
在一些實施例中,通道區域以及相鄰S/D區域中的至少一個區域(或相鄰S/D區域中的兩個區域)可包括III-V族半導體材料。舉例來說,在一些實施例中,通道區域可包括砷化銦鎵(InGaAs)且至少一個相鄰S/D區域可包括砷化銦(InAs),以提供一範例。在一些這種實施例中,通道區域可包括InGaAs,該InGaAs化合物中具有大約53%的In含量,以及至少一個相鄰S/D區域可包括InAs,該InAs化合物中具有大約80%的In含量,使得在S/D區域中的In含量相對於通道區域的In含量多了至少約27%,以產生至少約大於2%的晶格失配。通常,在一些實施例中,S/D區域中包含的材料可包括例如比其相鄰通道區域中包含的材料至少多25、30、35、40、45或50%的In含量,或一些其他合適的最小相對閾值百分比,如依據本揭示顯而易見的。舉例來說,在一些這種實施例中,通道區域可包括 InGaAs、InAs、銻化銦鎵(InGaSb)、銻化銦(InSb)、及/或銻砷化銦(InAsSb),僅舉一些範例,而相鄰S/D區域之中的一或二個區域可包括InGaAs、InAs、InGaSb、InSb、及/或InAsSb,僅舉一些範例,具有相較於通道區域中所包含的材料相對較高的In濃度。有鑑於本揭示,通道區域的材料與至少一個相鄰S/D區域(或兩個相鄰S/D區域)的材料之間的III-V族半導體材料配對的許多變型將是顯而易見的。在一些實施例中,可在通道區域及S/D區域中使用IV族與III-V族半導體材料的組合來,例如,增加該些區域材料之間的晶格失配,以在至少一個相鄰S/D區域中形成錯位並增加通道區域中的拉伸應變,如依據本揭示可理解的。
在一些實施例中,通道區域202可包括任何合適的摻雜方案,例如以任何合適的摻雜劑以及以任何合適的濃度來被n型摻雜及/或p型摻雜,或者是本徵的或名義上未摻雜的(例如,任一類型的摻雜濃度小於每立方公分5E17原子)。在一些實施例中,S/D區域232/234(及232’)可包括任何合適的摻雜方案,例如以任何合適的摻雜劑以及以任何合適的濃度來被n型摻雜及/或p型摻雜(例如,具有至少每立方公分1E16、1E17、1E18、1E19、1E20或1E21原子的雜質摻雜劑濃度)。舉例來說,在n-MOS裝置的情況中,該裝置可包括n-p-n源極-通道-汲極摻雜方案。此外,在TFET裝置的情況中,該裝置可包括p-i-n或n-i-p源極-通道-汲極摻雜方案。然而,依據一些實施例,該些技 術可被應用於包括至少一個n型摻雜的S/D區域的任何以電晶體為基礎的裝置,其中該n型摻雜的S/D區域包括多個錯位,以增加相鄰通道區域中的拉伸應變。舉例來說,在IV族半導體材料的情況下,合適的n型摻雜劑包括磷(P)和砷(As),僅列出一些合適的用於示例性材料的一種類型的示例性摻雜劑。提供另一個範例,Si可被用作用於III-V族半導體材料的合適的n型摻雜劑。在一些實施例中,S/D區域232/234(及232’)及/或通道區域202可包括例如多層結構,其包括多個材料層。在一些實施例中,S/D區域232/234(及232’)及/或通道區域202可包括例如在整個特徵的至少一部分的至少一個材料的濃度的漸變(例如,增加及/或減少)。
圖2C”是顯示圖2C’之部分的吹出視圖,以示出依據一些實施例之如本文中各種描述的S/D區域可至少部分地在間隔物220下方延伸。舉例來說,如圖2C”中所示,S/D區域232”一路延伸到間隔物220下方,使得其延伸到通道區域202及偽閘極堆疊(包括偽閘極電極212和偽閘極214)的界面。在這種S/D區域在相應的間隔物下方延伸的實施例中,下面延伸的部分可被稱作例如S/D或外延(epi)延伸或尖端。在一些實施例中,包括尖端部分的S/D區域可透過當形成S/D區域時執行底切蝕刻來形成,其中該底切蝕刻在外延地形成S/D材料之前移除間隔物下方的材料。注意,在圖2C、2C’及2C”中,S/D區域與相應的通道區域直接相鄰,使得該些S/D區域與通道區域物理接觸。然 而,在一些實施例中,在S/D區域的主外延部分(例如,S/D區域中最大的部分)與相鄰通道區域之間可形成一或多個層,使得該S/D區域的主外延部分不與通道區域直接相鄰。換句話說,依據一些實施例,使用相鄰來描述S/D區域與通道區域之間的關係,如本文中所使用的,不需要表示兩個區域是直接相鄰使得它們物理接觸,而且可包括在該些相鄰區域之間的一或多個中間層。對使用本文所描述之技術形成的電晶體裝置的S/D區域的許多變型和配置將依據本揭示顯而易見。
依據一些實施例,圖1的方法100可選地繼續形成108覆蓋層在外延的S/D材料上。舉例來說,在圖2D(其從圖2C繼續)的示例性實施例中,示出覆蓋層240形成在S/D區域232及234二區域上方(及/或之上及/或上)。在一些實施例中,覆蓋層240可被形成在S/D區域之中的一或二個區域上/之上,以降低與S/D接觸(其通常包括金屬或金屬合金)的接觸電阻。因此,在一些情況下,覆蓋層240在本文可被稱為中間層,因為其可被形成在S/D區域和相應的S/D接觸之間。在一些實施例中,可期望,例如,用於外延S/D的材料、外延S/D中的摻雜量、及/或外延S/D中錯位的存在的結果帶來接觸電阻降低的好處。在圖2D’(其從圖2C’繼續)的示例性實施例中,覆蓋層240僅形成在一個S/D區域上方/之上/上,具體地,如所示的S/D區域234之上。因此,依據一些實施例,其中所包括的這種覆蓋層240不需要形成在每個S/D區域上方/之上/上。回想在 圖2D’的示例性結構中,S/D區域234包括錯位235,而S/D區域232’不包括錯位,這可能是為什麼覆蓋層240對於S/D區域234而言會是特別有利的(因為錯位存在於該S/D區域中)。在一些實施例中,可使用任何合適的技術來形成覆蓋層240,例如遮罩偽閘極堆疊區域(並且可選地遮罩S/D區域的其中一個區域,其中只有另一個S/D區域會被處理)並且例如使用任何合適的處理(例如,MOCVD、MBE、CVD、ALD、PVD)來沉積覆蓋層240。
在一些實施例中,覆蓋層240可例如包括任何合適的材料,例如有助於降低S/D區域的接觸電阻的材料。在一些實施例中,覆蓋層240可包括IV族及/或III-V族半導體材料,其例如包括任何合適的摻雜方案。在一些實施例中,覆蓋層240可包括相對於相應的底下的S/D區域的不同材料及/或摻雜程度。舉例來說,在S/D區域(例如,S/D區域234)包括SiGe的示例性實施例中,相應的覆蓋層可例如包括Si(並且因此不包括Ge)及/或包括相對高的摻雜程度,例如至少每立方公分1E18、1E19、1E20、1E21、或5E21原子的摻雜濃度,或一些其他合適的最小閾值量,如依據本揭示顯而易見的。在S/D區域(例如,S/D區域234)包括InAs的示例性實施例中,相應的覆蓋層可例如包括InGaAs(並且因此亦包括Ga)及/或包括相對高的摻雜程度,例如至少每立方公分1E18、1E19、1E20、1E21、或5E21原子的摻雜濃度,或一些其他合適的最小閾值量,如依據本揭示顯而易見的。在一些實施例 中,覆蓋層將被摻雜與底下的S/D區域相同的類型(例如,其中覆蓋層與底下的S/D區域二者皆以例如相同或不同的濃度程度被n型摻雜)。
回想覆蓋層240是可選的,因此在一些實施例中,其不需要存在於電晶體之S/D區域的任一區域上方/之上/上。在一些實施例中,除了覆蓋層240之外或者替代覆蓋層240,S/D區域之中的一或二個區域可包括在該(些)S/D區域的上部中,例如在最接近將發生接觸的部分中,增加的不同材料及/或增加的摻雜程度。在一些這種實施例中,可透過漸變方案來達成不同的材料及/或增加的摻雜程度,其中隨著S/D區域材料被沉積(或是被形成),新材料可逐漸進入或是離開S/D區域,及/或可在S/D區域的上部附近逐漸加入(或是例如透過離子注入來引入)額外的摻雜劑。以此方式,這種技術可以以與覆蓋層實現接觸電阻降低效益的類似方式來實現此種效益。以更一般的意義而言,可以使用許多S/D結構,包括多層結構(例如,具有主S/D區域及覆蓋層的雙層結構)或者具有一或多個漸變成分的單一連續S/D層,如依據本揭示可理解的。
依據一實施例,圖1的方法100繼續形成110層間介電(ILD)層250於圖2D的結構上,以形成圖2E的示例性結果結構。在一些實施例中,可使用任何合適的技術來形成ILD層250,例如沉積ILD層250材料於圖2D的結構上以及例如平坦化/拋光圖2E的結果IC結構。在一些實施例中, ILD層250可包括任何合適的材料,例如介電質、氧化物(例如,二氧化矽)、及/或氮化物(例如,氮化矽)材料、或任何其他合適的電絕緣材料,如依據本揭示顯而易見的。可形成ILD層250來允許額外的閘極堆疊處理及/或S/D接觸處理,如依據本揭示可理解的。
依據一些實施例,圖1的方法100繼續可選地以最終閘極堆疊替代112偽閘極堆疊。回想在未採用奈米線(或奈米帶或GAA)電晶體配置的實施例中,可使用閘極先製處理流程(例如,優先高k閘極處理),其中在S/D處理之前初始化地形成最終閘極堆疊,並且不使用偽閘極堆疊,例如在圖1的方法100的方塊104,形成最終閘極堆疊。在一些這種閘極先製處理流程中,例如,不需要執行處理112,因為最終閘極已形成於圖2B的結構中。然而,在此示例性實施例中,在閘極後製處理流程中使用偽閘極,且因此圖2E的偽閘極堆疊(包括偽閘極介電層212和偽閘極214)被移除,並且被圖2F的最終閘極堆疊替代,圖2F的最終閘極包括閘極介電層262和閘極264。在一些實施例中,閘極堆疊處理可包括任何合適的技術,例如那些用於替代閘極(例如,替代金屬閘極(RMG))的技術。如此示例性實施例中所示,共形地(conformally)沉積閘極介電層262,使得其在其生長的所有表面上具有實質相同的厚度,並且追蹤其生長的表面的形貌(例如,在間隔物220之內)。然而,不是在所有的實施例中需要這樣的情況,使得它例如僅存在於閘極264下方的端部結構中(例 如,在閘極264和通道區域202之間)。在採用閘極後製處理流程的實施例中,這些技術可提供執行通道區域處理的機會,例如在通道區域中形成一或多個奈米線/奈米帶或執行任何其他所欲的處理,如依據本揭示顯而易見的。
在一些實施例中,取決於最終用途或目標應用,閘極介電層262可包括二氧化矽及/或高k介電質材料。舉例來說,高k閘極介電質材料的範例包括氧化鉿、氧化矽鉿、氧化鑭、鋁酸鑭(lanthanum aluminum oxide)、氧化鋯、鋯矽氧化物、氧化鉭、氧化鈦、鋇鍶鈦氧化物、鋇鈦氧化物、鍶鈦氧化物、氧化釔、氧化鋁、鉛鈧鉭氧化物、及鈮酸鉛鋅(lead zinc niobate)。在一些實施例中,例如當使用高k材料時,可對閘極介電層262進行退火處理,以改善它的品質。在一些實施例中,閘極(或閘極電極)264可包括例如多種材料,諸如多晶矽、氮化矽、碳化矽,或各種合適的金屬或金屬合金,諸如鋁(Al)、鎢(W)、鈦(Ti)、鉭(Ta)、銅(Cu)、氮化鈦(TiN)、或氮化鉭(TaN)。在一些實施例中,閘極介電層262可以相對的很薄,諸如具有例如1-20nm範圍內的厚度,或一些其他合適的厚度,如依據本揭示顯而易見的。在一些實施例中,閘極264可具有例如10-200nm範圍內的厚度,或一些其他合適的厚度,如依據本揭示顯而易見的。在一些實施例中,閘極介電層262及/或閘極264可包括例如兩層或多層材料層的多層結構。在一些實施例中,閘極介電層262及/或閘極264可包括漸變(例如,增 加及/或減少)該些特徵之至少一部分中的一或多種材料的含量/濃度。例如在最終閘極堆疊中可以存在額外的層,在一些實施例中,例如一或多層功函數層或其他合適的層。
依據一些實施例,圖1的方法100繼續執行114 S/D接觸處理。舉例來說,在圖2G(繼續自圖2F)的示例性實施例中,S/D接觸處理114可包括在ILD層250中形成S/D接觸溝槽蝕刻,並且使用任何合適的沉積處理(例如,CVD、ALD、PVD)來形成S/D接觸特徵270。在一些實施例中,S/D接觸形成可包括,例如,矽化(silicidation)、鍺化(germinidation)、退火處理、及/或任何其他合適的預處理製程。在一些實施例中,S/D接觸270可包括任何合適的材料,例如金屬或金屬合金材料(或其他合適的導電材料)。舉例來說,S/D接觸270可包括鋁或鎢,但是可以使用任何合適的導電金屬或合金,諸如銀、鎳-鉑、或鎳-鋁。在一些實施例中,S/D接觸270之一或多者可包括例如電阻降低金屬和接觸插塞(contact plug)金屬。示例性接觸電阻降低金屬包括,例如,鎳、鋁、鈦、金、金-鍺、鎳-鉑、或鎳-鋁、及/或其他這種電阻降低金屬或合金。示例性接觸插塞金屬包括,例如,鋁、銅、鎳、鉑、鈦、或鎢、或其合金,但也可使用任何合適的導電接觸金屬或合金。在一些實施例中,若需要的話,S/D接觸區域中可存在額外的層,諸如黏合層(例如,氮化鈦)及/或襯墊或障壁層(例如,氮化鉭)。圖2G’示出依據一些實施例 之在已執行了S/D接觸處理114之後的示例性IC結構,其中所使用的S/D方案是來自圖2D’,以繼續該示例性結構的處理流程,並且示出本文所述之技術的一些變型。因此,S/D接觸270在一些實施例中可與主S/D區域(例如,232、234及/或232’)物理接觸,同時S/D接觸270可與覆蓋層240物理接觸,如依據本揭示可理解的。
依據一些實施例,圖1的方法100繼續完成116 IC處理,如所期望的。例如,此種完成IC的額外處理可包括後端或後段製程(BEOL)處理,以形成一或多個金屬化層及/或將形成的電晶體裝置互連。可執行任何其他合適的處理,如依據本揭示顯而易見的。應注意的是,為了便於描述,在圖1中以特定順序示出方法100的處理102-116。然而,可以不同的順序來執行處理102-116的一或多個或者可以根本不執行。例如,若不需要如本文所描述的覆蓋層的話,方塊108是不需要執行的可選處理。此外,例如在採用閘極先製處理流程的實施例中,方塊112是不需要執行的可選處理。對方法100的許多變型和本文所描述的技術將依據本揭示而顯而易見。
圖3示出依據本揭示之一些實施例的示例性IC結構的透視圖,示出使用圖1之方法100形成的非平面電晶體配置。關於所有前述技術和特徵的先前相關描述同樣適用於圖3的示例性結構。例如,圖3中可見到來自圖2G的特徵,諸如基板200、間隔物220、S/D區域232/234、覆蓋層240等等。如圖3中所示,示出兩個鰭狀源極-通道-汲極結 構,其中右邊的鰭結構包括鰭狀通道區域302,且左邊的鰭結構包括奈米線/奈米帶通道區域402。回想一下,此種鰭狀結構可能在方法100的方塊102中的可選額外處理期間已經形成,並且此種處理可包括形成淺溝槽隔離(STI)層,其作為STI層204示於圖3中。鰭狀通道區域302可例如用於多種電晶體裝置,諸如FinFET、三閘極、及雙閘極裝置。例如,奈米線/奈米帶通道區域402可被用於奈米線、奈米帶或環繞式結構(GAA)電晶體裝置。雖然通道區域402中示出兩個奈米線/奈米帶,但使用本文描述之技術所形成的奈米線(或奈米帶或GAA)電晶體裝置可包括任意數量的奈米線/奈米帶,諸如1、2、3、4、5、6、7、8、9、10個或更多個,如可根據本揭示所理解的。並且,想起該些技術可被用來形成各種不同的電晶體類型,諸如各種場效電晶體(FET),包括,但不限於,金氧半導體FET(MOSFET)及穿隧式FET(TFET)。此外,該些技術可被用來形成互補式裝置及/或包括多個電晶體的裝置,諸如互補式MOS(CMOS)裝置和其他基於電晶體的裝置。根據本揭示,許多變化和配置將是顯而易見的。
範例系統
圖4示出依據本揭示之一些實施例的利用本文揭示的技術所形成的積體電路結構及/或電晶體裝置所實現的計算系統1000。可以看出,計算系統1000包含主機板1002。主機板1002可包括多個元件,包括,但不限於,處理器 1004以及至少一個通訊晶片1006,其各者可物理地及電耦合至主機板1002,或者以其他方式集成於其中。應當理解的是,主機板1002可以是,例如,任何印刷電路板,無論是主板、安裝在主板上的子板、或者系統1000的唯一板等等。
取決於其之應用,計算系統1000可包括一或多個其他元件,其可或不可物理地及電耦合至主機板1002。這些其他元件可包括,但不限於,揮發性記憶體(例如,DRAM)、非揮發性記憶體(例如,ROM)、繪圖處理器、數位信號處理器、密碼處理器、晶片組、天線、顯示器、觸控式螢幕顯示器、觸控式螢幕控制器、電池、音訊編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速度計、陀螺儀、揚聲器、相機及大量儲存裝置(諸如硬碟機、光碟(CD)、數位多功能光碟(DVD)等等)。計算系統1000中所包含的任何元件可包括依據示例性實施例利用所揭示之技術形成的一或多個積體電路結構或裝置。在一些實施例中,多種功能可被集成到一或多個晶片中(例如,舉例來說,應注意的是通訊晶片1006可以是處理器1004的一部分或者以其他方式集成到處理器1004中)。
通訊晶片1006能夠無線通訊,用於至及自計算系統1000的資料傳輸。術語「無線」及其衍生詞可被用來描述可透過使用經由非固體介質之調變的電磁輻射來傳送資料的電路、裝置、系統、方法、技術、通訊通道等等。該術 語並不意味著相關聯的裝置不包含任何導線,儘管在一些實施例中相關聯的裝置不包含任何導線。通訊晶片1006可實施多種無線標準或協定之任一種,包括,但不限於,Wi-Fi(IEEE 802.11系列)、WiMAX(IEEE 802.16系列)、IEEE 802.20、長期演進技術(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍牙、以上各項之衍生標準或協定,以及被指定為3G、4G、5G及更新世代的任何其他無線協定。計算系統1000可包括複數個通訊晶片1006。舉例來說,第一通訊晶片1006可專用於較短距離無線通訊,諸如Wi-Fi及藍牙,而第二通訊晶片1006可專用於較長距離無線通訊,諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO及其他。
計算系統1000的處理器1004包括被封裝在處理器1004內的積體電路晶粒。在一些實施例中,處理器的積體電路晶粒包括板載電路,其利用如本文各種描述所揭示之技術形成的一或多個積體電路結構或裝置而實現。術語「處理器」可意指處理例如來自暫存器及/或記憶體的電子資料以將電子資料轉換為可儲存在暫存器及/或記憶體中的其他電子資料的任何裝置或裝置的一部分。
通訊晶片1006也可包括被封裝在通訊晶片1006內的積體電路晶粒。依據一些這種示例性實施例,通訊晶片的積體電路晶粒包括利用如本文各種描述所揭示之技術形成的一或多個積體電路結構或裝置。如依據本揭示將可理解 的,注意到多標準無線能力可直接集成到處理器1004中(例如,其中任意晶片1006的功能被集成到處理器1004中,而不是具有單獨的通訊晶片)。還要注意的是,處理器1004可以是具有這種無線能力的晶片組。簡而言之,可以使用任何數量的處理器1004及/或通訊晶片1006。同樣的,任何一個晶片或晶片組可具有多種集成於其中的功能。
在各種實施方式中,計算系統1000可以是膝上型電腦、輕省筆記型電腦、筆記型電腦、智慧型手機、平板、個人數位助理(PDA)、超級行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器、數位錄影機、或任何其他電子裝置或系統,其處理資料或採用利用如本文各種描述所揭示之技術形成的一或多個積體電路結構或裝置。注意,提及計算系統旨在包括計算裝置、設備、以及被配置用於計算或處理資訊的其他結構。
進一步的示例性實施例
以下的範例關於進一步的實施例,從該些示例性實施例中,許多的排列及配置將是顯而易見的。
範例1是一種積體電路(IC),包括:基板;以及電晶體,位在該基板之上和在該基板之中之至少一者,該電晶體包括閘極、在該閘極下方的通道區域、與該通道區域相鄰的源極和汲極(S/D)區域,其中該S/D區域之中至少 一個區域包括n型摻雜劑和多個錯位、電連接至該S/D區域之各區域的S/D接觸、以及在該至少一個S/D區域與電連接至該至少一個S/D區域的該S/D接觸之間的中間層,其中該中間層包括與該至少一個S/D區域不同的材料以及相對於該至少一個S/D區域較高濃度的n型摻雜劑之其中至少一種。
範例2包括範例1的標的,其中該多個錯位包括至少四個錯位。
範例3包括範例1-2之任一項的標的,其中該通道區域包括拉伸應變。
範例4包括範例3的標的,其中該通道區域中的平均拉伸應變為至少0.2%。
範例5包括範例1-4之任一項的標的,其中該至少一個S/D區域中包括的材料相對於該通道區域中包括的材料具有大於3%的晶格失配。
範例6包括範例1-5之任一項的標的,其中該中間層包括比該至少一個S/D區域較高濃度的n型摻雜劑。
範例7包括範例1-6之任一項的標的,其中該至少一個S/D的上部分包括濃度大於每立方公分1E18原子的n型摻雜劑。
範例8包括範例1-7之任一項的標的,其中該通道區域包括矽(Si)並且該至少一個S/D區域包括具有至少30%的鍺(Ge)濃度的矽鍺(SiGe)。
範例9包括範例1-8之任一項的標的,其中該至少一個 S/D區域的材料包括比該通道區域的材料至少多30%的鍺(Ge)濃度。
範例10包括範例8-9之任一項的標的,其中該中間層包括矽(Si)以及比該至少一個S/D區域較高濃度的n型摻雜劑。
範例11包括範例1-7之任一項的標的,其中該通道區域包括砷化銦鎵(InGaAs),且該至少一個S/D區域包括砷化銦(InAs)。
範例12包括範例1-7或11之任一項的標的,其中該至少一個S/D區域的材料包括比該通道區域的材料至少多27%的銦(In)濃度。
範例13包括範例1-12之任一項的標的,其中該S/D區域之中的兩個區域包括n型摻雜劑和多個錯位。
範例14包括範例1-13之任一項的標的,其中該通道區域包括平面、鰭狀、三閘極、鰭式場效電晶體(FinFET)、奈米線、奈米帶及環繞式結構(GAA)配置之其中至少一者。
範例15包括範例1-14之任一項的標的,其中該電晶體是金氧半導體場效電晶體(MOSFET)及穿隧式場效電晶體(TFET)之其中一者。
範例16是一種互補金氧半導體(CMOS)裝置,其包括範例1-15之任一項的標的。
範例17是一種計算系統,其包括範例1-16之任一項的標的。
範例18是一種積體電路(IC),包括:基板;以及電晶體,至少一個電晶體且在該基板中,該電晶體包括閘極、在該閘極下方的通道區域,其中該通道區域包括第一材料、與該通道區域相鄰的源極和汲極(S/D)區域,其中該S/D區域之中至少一個區域包括第二材料,其被摻雜n型並且具有相對於該第一材料大於2%的晶格失配、電連接至該S/D區域之各區域的S/D接觸、以及在該至少一個S/D區域與電連接至該至少一個S/D區域的該S/D接觸之間的中間層,其中該中間層包括與該至少一個S/D區域不同的材料以及比該至少一個S/D區域較高濃度的n型摻雜劑之其中至少一種。
範例19包括範例18的標的,其中該至少一個S/D區域包括多個錯位。
範例20包括範例19的標的,其中該多個錯位包括至少四個錯位。
範例21包括範例18-20之任一項的標的,其中該通道區域包括拉伸應變。
範例22包括範例21的標的,其中該通道區域中的平均拉伸應變為至少0.2%。
範例23包括範例18-22之任一項的標的,其中該中間層包括與該至少一個S/D區域不同的材料。
範例24包括範例18-23之任一項的標的,其中該至少一個S/D的上部分包括濃度大於每立方公分1E18原子的n型摻雜劑。
範例25包括範例18-24之任一項的標的,其中該通道區域包括矽(Si),並且該至少一個S/D區域包括具有至少50%的鍺(Ge)濃度的矽鍺(SiGe)。
範例26包括範例18-25之任一項的標的,其中該至少一個S/D區域的材料包括比該通道區域的材料至少多50%的鍺(Ge)濃度。
範例27包括範例25-26之任一項的標的,其中該中間層包括矽(Si)以及比該至少一個S/D區域較高濃度的n型摻雜劑。
範例28包括範例18-24之任一項的標的,其中該通道區域包括砷化銦鎵(InGaAs),且該至少一個S/D區域包括砷化銦(InAs)。
範例29包括範例18-24或28之任一項的標的,其中該至少一個S/D區域的材料包括比該通道區域的材料至少多35%的銦(In)濃度。
範例30包括範例18-29之任一項的標的,其中該S/D區域之中的兩個區域包括n型摻雜劑和多個錯位。
範例31包括範例18-30之任一項的標的,其中該通道區域包括平面、鰭狀、三閘極、鰭式場效電晶體(FinFET)、奈米線、奈米帶及環繞式結構(GAA)配置之其中至少一者。
範例32包括範例18-31之任一項的標的,其中該電晶體是金氧半導體場效電晶體(MOSFET)及穿隧式場效電晶體(TFET)之其中一者。
範例33是一種互補金氧半導體(CMOS)裝置,其包括範例18-32之任一項的標的。
範例34是一種計算系統,其包括範例18-32之任一項的標的。
範例35是一種形成積體電路(IC)的方法,該方法包括:執行源極和汲極(S/D)處理以形成電晶體的S/D區域、在該些S/D區域之間的該電晶體的通道區域,其中該S/D區域之中至少一個區域包括n型摻雜劑和多個錯位;形成在該些S/D區域之各區域之上的S/D接觸;以及形成在該至少一個S/D區域與在該至少一個S/D區域之上的該S/D接觸之間的中間層,其中該中間層包括與該至少一個S/D區域不同的材料以及比該至少一個S/D區域較高濃度的n型摻雜劑之其中至少一種。
範例36包括範例35的標的,其中該些S/D區域係透過在基板上外延沉積該些S/D區域的材料而形成,並且其中該些S/D區域之中至少一個區域中包括的材料包括相對於該通道區域中包括的材料至少2.5%的晶格失配。
範例37包括範例35-36之任一項的標的,其中該中間層包括比該至少一個S/D區域較高濃度的n型摻雜劑。
範例38包括範例35-37之任一項的標的,還包括在該通道區域之上形成閘極堆疊,該閘極堆疊包括閘極和閘極介電層,該閘極介電層在該閘極和該通道區域之間。
範例39包括範例38的標的,其中使用閘極先製處理流程來形成該閘極堆疊。
範例40包括範例38的標的,其中使用閘極後製處理流程來形成該閘極堆疊。
範例41包括範例35-40之任一項的標的,其中該多個錯位包括至少四個錯位。
範例42包括範例35-41之任一項的標的,其中該通道區域包括拉伸應變。
範例43包括範例35-42之任一項的標的,其中該至少一個S/D區域的材料包括比該通道區域的材料至少多30%的鍺(Ge)濃度。
範例44包括範例35-42之任一項的標的,其中該至少一個S/D區域的材料包括比該通道區域的材料至少多25%的銦(In)濃度。
範例45包括範例35-44之任一項的標的,其中該S/D區域之中的兩個區域包括n型摻雜劑和多個錯位。
為了說明和描述的目的,已呈現了示例性實施例的前述描述。其並非旨在窮舉或將本揭示限制於所揭露的精確形式。根據本揭示,許多修改和變型是可能的。意圖是本揭示的範圍不受詳細描述限制,而是由隨附的申請專利範圍限制。未來要求本申請案之優先權的申請案可以不同的方式主張揭露的申請標的之申請專利範圍,並且通常可包括如本文中各種揭示或以其他方式示出的一或多種限制的組合。

Claims (25)

  1. 一種積體電路(IC),包括:基板;以及電晶體,位在該基板之上和在該基板之中之至少一者,該電晶體包括閘極,在該閘極下方的通道區域,與該通道區域相鄰的源極和汲極(S/D)區域,其中該S/D區域之中的至少一個區域包括n型摻雜劑和多個錯位,電連接至該S/D區域之各區域的S/D接觸,以及在該至少一個S/D區域與電連接至該至少一個S/D區域的該S/D接觸之間的中間層,其中該中間層包括與該至少一個S/D區域不同的材料以及比該至少一個S/D區域較高濃度的n型摻雜劑之其中至少一種。
  2. 如請求項1之IC,其中該多個錯位包括至少四個錯位。
  3. 如請求項1之IC,其中該通道區域包括拉伸應變。
  4. 如請求項3之IC,其中該通道區域中的平均拉伸應變為至少0.2%。
  5. 如請求項1之IC,其中該至少一個S/D區域中包括的材料相對於該通道區域中包括的材料具有大於3%的晶格失配。
  6. 如請求項1之IC,其中該中間層包括比該至少一個S/D區域較高濃度的n型摻雜劑。
  7. 如請求項1之IC,其中該至少一個S/D的上部分包括濃度大於每立方公分1E18原子的n型摻雜劑。
  8. 如請求項1之IC,其中該通道區域包括矽(Si),並且該至少一個S/D區域包括具有至少30%的鍺(Ge)濃度的矽鍺(SiGe)。
  9. 如請求項1之IC,其中該至少一個S/D區域的材料包括比該通道區域的材料至少多30%的鍺(Ge)濃度。
  10. 如請求項9之IC,其中該中間層包括矽(Si)以及比該至少一個S/D區域較高濃度的n型摻雜劑。
  11. 如請求項1之IC,其中該通道區域包括砷化銦鎵(InGaAs),且該至少一個S/D區域包括砷化銦(InAs)。
  12. 如請求項1之IC,其中該至少一個S/D區域的材料包括比該通道區域的材料至少多27%的銦(In)濃度。
  13. 如請求項1之IC,其中該S/D區域之中的兩個區域包括n型摻雜劑和多個錯位。
  14. 如請求項1之IC,其中該通道區域包括平面、鰭狀、三閘極、鰭式場效電晶體(FinFET)、奈米線、奈米帶及環繞式結構(GAA)配置之其中至少一者。
  15. 如請求項1之IC,其中該電晶體是金氧半導體場效電晶體(MOSFET)及穿隧式場效電晶體(TFET)之其中一者。
  16. 一種互補金氧半導體(CMOS)裝置,其包含如請求項1-15之任一項的IC。
  17. 一種計算系統,其包含如請求項1-15之任一項的IC。
  18. 一種積體電路(IC),包括:基板;以及電晶體,至少一個電晶體且在該基板中,該電晶體包括閘極, 在該閘極下方的通道區域,其中該通道區域包括第一材料,與該通道區域相鄰的源極和汲極(S/D)區域,其中該些S/D區域之中的至少一個區域包括第二材料,其被摻雜n型並且具有相對於該第一材料大於2%的晶格失配,電連接至該S/D區域之各區域的S/D接觸,以及在該至少一個S/D區域與電連接至該至少一個S/D區域的該S/D接觸之間的中間層,其中該中間層包括與該至少一個S/D區域不同的材料以及比該至少一個S/D區域較高濃度的n型摻雜劑之其中至少一種。
  19. 如請求項18之IC,其中該至少一個S/D區域包括多個錯位。
  20. 如請求項18之IC,其中該通道區域包括拉伸應變。
  21. 如請求項20之IC,其中該通道區域中的平均拉伸應變為至少0.2%。
  22. 如請求項18-21之任一項的IC,其中該中間層包括與該至少一個S/D區域不同的材料。
  23. 一種形成積體電路(IC)的方法,該方法包括: 執行源極和汲極(S/D)處理以形成電晶體的S/D區域、在該些S/D區域之間的該電晶體的通道區域,其中該S/D區域之中的至少一個區域包括n型摻雜劑和多個錯位;形成在該些S/D區域之各區域之上的S/D接觸;以及形成在該至少一個S/D區域與在該至少一個S/D區域之上的該S/D接觸之間的中間層,其中該中間層包括與該至少一個S/D區域不同的材料以及比該至少一個S/D區域較高濃度的n型摻雜劑之其中至少一種。
  24. 如請求項23之方法,其中該些S/D區域係透過在基板上外延沉積該些S/D區域的材料而形成,並且其中該些S/D區域之中的至少一個區域中包括的材料包括相對於該通道區域中包括的材料至少2.5%的晶格失配。
  25. 如請求項23-24之任一項的方法,其中該中間層包括比該至少一個S/D區域較高濃度的n型摻雜劑。
TW106127351A 2016-09-27 2017-08-11 積體電路及形成其之方法和互補金氧半導體裝置 TWI781952B (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
??PCT/US16/54022 2016-09-27
WOPCT/US16/54022 2016-09-27
PCT/US2016/054022 WO2018063166A1 (en) 2016-09-27 2016-09-27 Techniques for increasing channel region tensile strain in n-mos devices

Publications (2)

Publication Number Publication Date
TW201826530A true TW201826530A (zh) 2018-07-16
TWI781952B TWI781952B (zh) 2022-11-01

Family

ID=61760009

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106127351A TWI781952B (zh) 2016-09-27 2017-08-11 積體電路及形成其之方法和互補金氧半導體裝置

Country Status (3)

Country Link
US (1) US11011620B2 (zh)
TW (1) TWI781952B (zh)
WO (1) WO2018063166A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI832351B (zh) * 2021-07-30 2024-02-11 台灣積體電路製造股份有限公司 半導體結構及其形成方法
TWI884554B (zh) * 2023-06-14 2025-05-21 台灣積體電路製造股份有限公司 半導體結構及其形成方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2018063166A1 (en) 2016-09-27 2018-04-05 Intel Corporation Techniques for increasing channel region tensile strain in n-mos devices
WO2019066965A1 (en) * 2017-09-29 2019-04-04 Intel Corporation DEVICE, METHOD AND SYSTEM FOR FAVORING CHANNEL STRESS IN AN NMOS TRANSISTOR
US20210193844A1 (en) * 2019-12-23 2021-06-24 Intel Corporation Strain based performance enhancement using selective metal oxidation inside gate
US12336239B2 (en) * 2020-04-27 2025-06-17 Imec Vzw Tensile strained semiconductor monocrystalline nanostructure

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3317345B2 (ja) 1999-07-23 2002-08-26 日本電気株式会社 半導体装置
US8994104B2 (en) 1999-09-28 2015-03-31 Intel Corporation Contact resistance reduction employing germanium overlayer pre-contact metalization
AU2001263211A1 (en) 2000-05-26 2001-12-11 Amberwave Systems Corporation Buried channel strained silicon fet using an ion implanted doped layer
US7279758B1 (en) 2006-05-24 2007-10-09 International Business Machines Corporation N-channel MOSFETs comprising dual stressors, and methods for forming the same
US20090065804A1 (en) 2007-09-10 2009-03-12 International Business Machines Corporation Bipolar transistor with low resistance base contact and method of making the same
US8779477B2 (en) 2008-08-14 2014-07-15 Intel Corporation Enhanced dislocation stress transistor
US9484432B2 (en) 2010-12-21 2016-11-01 Intel Corporation Contact resistance reduction employing germanium overlayer pre-contact metalization
US9299838B2 (en) 2011-10-24 2016-03-29 Taiwan Semiconductor Manufacturing Company, Ltd. MOSFETs with multiple dislocation planes
US9269714B2 (en) * 2013-06-10 2016-02-23 Globalfoundries Inc. Device including a transistor having a stressed channel region and method for the formation thereof
CN105493254B (zh) 2013-09-26 2020-12-29 英特尔公司 Nmos结构中形成位错增强的应变的方法
US9818884B2 (en) * 2014-03-28 2017-11-14 Intel Corporation Strain compensation in transistors
US9419136B2 (en) * 2014-04-14 2016-08-16 Taiwan Semiconductor Manufacturing Co., Ltd. Dislocation stress memorization technique (DSMT) on epitaxial channel devices
TWI567937B (zh) * 2014-11-14 2017-01-21 旺宏電子股份有限公司 主動元件及應用其之半導體元件
WO2018063166A1 (en) 2016-09-27 2018-04-05 Intel Corporation Techniques for increasing channel region tensile strain in n-mos devices

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI832351B (zh) * 2021-07-30 2024-02-11 台灣積體電路製造股份有限公司 半導體結構及其形成方法
US12446269B2 (en) 2021-07-30 2025-10-14 Taiwan Semiconductor Manufacturing Company, Ltd. Strained nanosheets on silicon-on-insulator substrate
TWI884554B (zh) * 2023-06-14 2025-05-21 台灣積體電路製造股份有限公司 半導體結構及其形成方法

Also Published As

Publication number Publication date
TWI781952B (zh) 2022-11-01
US20190207015A1 (en) 2019-07-04
US11011620B2 (en) 2021-05-18
WO2018063166A1 (en) 2018-04-05

Similar Documents

Publication Publication Date Title
US12328905B2 (en) Cavity spacer for nanowire transistors
US11588052B2 (en) Sub-Fin isolation schemes for gate-all-around transistor devices
US10535747B2 (en) Transistor with dual-gate spacer
US10727339B2 (en) Selectively regrown top contact for vertical semiconductor devices
US10886272B2 (en) Techniques for forming dual-strain fins for co-integrated n-MOS and p-MOS devices
US11276694B2 (en) Transistor structure with indium phosphide channel
TWI781952B (zh) 積體電路及形成其之方法和互補金氧半導體裝置
TWI851538B (zh) 用於鍺nmos電晶體的源極/汲極擴散障壁
TWI770052B (zh) 包括採用雙電荷摻雜劑之源極/汲極的電晶體
EP3440706B1 (en) Transistor with thermal performance boost
US20230395718A1 (en) 3d source and drain contacts tuned for vertically stacked pmos and nmos
US11081570B2 (en) Transistors with lattice matched gate structure
TWI784035B (zh) 用於應變電晶體的磊晶氧化物插塞及形成積體電路結構的方法
US20230395717A1 (en) 3d source and drain contacts tuned for pmos and nmos
WO2018125081A1 (en) Transistors employing blanket-grown metamorphic buffer layer
US20200279910A1 (en) Reducing off-state leakage in semiconductor devices
US20230395697A1 (en) Removal of upper channel bodies in stacked gate-all-around (gaa) device structures
CN111033753A (zh) 针对锗nmos晶体管的用以减少源极/漏极扩散的经掺杂的sti
TWI761363B (zh) 積體電路、cmos裝置、電腦系統及形成積體電路的方法