TW201812935A - 半導體結構及用於製造其之相關方法 - Google Patents
半導體結構及用於製造其之相關方法 Download PDFInfo
- Publication number
- TW201812935A TW201812935A TW106110771A TW106110771A TW201812935A TW 201812935 A TW201812935 A TW 201812935A TW 106110771 A TW106110771 A TW 106110771A TW 106110771 A TW106110771 A TW 106110771A TW 201812935 A TW201812935 A TW 201812935A
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- die
- semiconductor structure
- semiconductor substrate
- molding compound
- Prior art date
Links
Classifications
-
- H10W40/258—
-
- H10P54/00—
-
- H10P72/74—
-
- H10W40/10—
-
- H10W40/259—
-
- H10W70/05—
-
- H10W70/611—
-
- H10W70/685—
-
- H10W72/073—
-
- H10W74/012—
-
- H10W74/014—
-
- H10W74/016—
-
- H10W74/117—
-
- H10W74/15—
-
- H10P72/7416—
-
- H10P72/743—
-
- H10W70/698—
-
- H10W72/0198—
-
- H10W72/252—
-
- H10W72/351—
-
- H10W72/877—
-
- H10W74/142—
-
- H10W90/701—
-
- H10W90/724—
-
- H10W90/734—
-
- H10W90/736—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Ceramic Engineering (AREA)
- Wire Bonding (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
Abstract
本發明的一些實施例揭露一種用於製造一半導體結構之方法。該方法包括:提供一半導體基板具有複數個晶粒於其上;分注一底膠材料及一模塑料以填充在該晶粒之下與在該晶粒之間的空間;設置一暫時載體在該晶粒上方;薄化該半導體基板的一厚度;於該經薄化半導體基板上執行背側金屬化;移除該暫時載體;以及附接一板材在該晶粒上方。本發明的一些實施例也揭露一種相關之半導體結構。
Description
本發明的一些實施例揭露一種半導體結構及用於製造其之相關方法。
在電子封裝之領域中,於晶圓上晶片(chip-on-wafer,CoW)組裝之後需要成型製程及晶圓薄化製程。一些因子諸如大小、晶片高度均勻性、晶片分布均勻性、硬度、剛性、熱膨脹係數及模塑料與晶片的玻璃轉移溫度、晶圓的翹曲及翹曲均勻性影響產品產率。 已發現在回焊製程期間,嚴重的翹曲容易發生於成型封裝件,於是造成CoW與基板之間的非接觸或分離。因此,如何克服上述缺點變得關鍵。
本發明的一些實施例揭露一種用於製造一半導體結構之方法,其包含:提供一半導體基板具有複數個晶粒於其上;分注一底膠材料及一模塑料以填充在該晶粒之下與在該晶粒之間的空間;設置一暫時載體在該晶粒上方;薄化該半導體基板的一厚度;於該經薄化半導體基板上執行背側金屬化;移除該暫時載體;以及附接一板材在該晶粒上方。
下列揭露提供許多用於實施所提供標的之不同特徵的不同實施例、或實例。為了簡化本揭露,於下描述組件及配置的具體實例。當然這些僅為實例而非意圖為限制性。例如,在下面說明中,形成第一特徵在第二特徵上方或上可包括其中第一及第二特徵係經形成為直接接觸之實施例,以及也可包括其中額外特徵可形成在第一與第二特徵之間而使得第一及第二特徵不可直接接觸之實施例。此外,本揭露可重複參考編號及/或字母於各種實例中。此重複係為了簡單與清楚之目的且其本身並不決定所討論的各種實施例及/或構形之間的關係。 再者,空間相關詞彙,諸如“在...之下”、“下面”、“下”、“上面”、“上”和類似詞彙,可為了使說明書便於描述如圖式繪示的一個元件或特徵與另一個(或多個)元件或特徵的相對關係而使用於本文中。除了圖式中所畫的方位外,這些空間相對詞彙也意圖用來涵蓋裝置在使用中或操作時的不同方位。該設備可以其他方式定向(旋轉90度或於其它方位),據此在本文中所使用的這些空間相關說明符可以類似方式加以解釋。 儘管用以闡述本揭露寬廣範疇的數值範圍和參數係近似值,但是係盡可能精確地報告在具體實例中所提出的數值。然而,任何數值固有地含有某些必然自相應測試測量中發現的標準偏差所導致的誤差。亦,如本文中所使用,詞彙“約”一般意指在距給定值或範圍的10%、5%、1%、或0.5%內。替代地,詞彙“約”意指在本技術領域具有通常知識者所認知之平均值的可接受標準誤差內。除操作/工作實例外,或除非有另行具體指明,否則在所有情況下,所有的數值範圍、量、值、及百分比,諸如本文中所揭露之用於材料數量、時間持續期間、溫度、操作條件、量的比、及類似者的那些,應理解成以詞彙“約”所修飾者。據此,除非有相反指示,否則本揭露及所附申請專利範圍中所提出之數值參數係可依所欲變化之近似值。最少,各數值參數應至少按照所報告之有效位數之數目且藉由施加習知四捨五入技術而解釋。本文中,範圍可表示成從一個端點至另一個端點或在兩個端點之間。除非有另行指明,否則本文揭露的所有範圍係包含端點。 現將描述根據本揭露之用於形成半導體結構100的一例示性方法。圖1至8繪示在依序之製造步驟期間半導體結構100的截面。在一個實施例中,半導體基板可以是矽插置件,其可形成三維積體電路(three dimensional integrated circuit,3D IC)晶片封裝件的部件。 參考圖1,用於形成半導體結構之製程從提供具有複數個晶片或晶粒110已於先前安裝於其上之半導體基板120開始(亦稱作CoW或晶圓上晶片)。據此,在一些實施例中,晶粒110可視為頂部晶粒。基板120可以是插置件,其可由任何合適的材料形成,諸如矽、玻璃-矽、或用於半導體技術領域之其它基板材料,但不限於此。在一個實施例中,基板120係矽插置件且該插置件可以是矽晶圓。在製造製程中的此時點,基板120尚未變薄。於薄化之前,基板120可具有大於約100微米的總厚度。然而,此不是本揭露的限制。在一些實施例中,基板120可具有約25微米厚的總厚度。為簡潔起見,請注意關於基板120的細節可能被省略且未繪示在圖1中。 參考圖1,基板120包括以面對晶粒110之頂部(前)側或表面121為界之上部122。基板120進一步包括以相對底部(背)側或表面123為界之下部124。上部122係靠近晶粒110且下部124係遠離晶粒110。基板120的上部122可包括前側金屬化,該前側金屬化包括本技術領域已知之導電重佈線層(redistribution layer,RDL)互連結構130,且上部122可包括各種經組態之導電墊、引線、通路及溝槽之組合,該導電墊、引線、通路及溝槽用於形成導電地連接圖1所顯示之晶粒110之群的電路且也形成垂直通過上部122的導電路徑。在一些實施例中,基板120可包括耦合至RDL互連結構130之貫穿矽通路(through silicon via,TSV)(為簡潔起見,未顯示在圖1中)。 如圖1所顯示,晶粒110係藉由形成在晶粒110與基板120之間的複數個微凸塊134導電地耦合至基板120。微凸塊134可以是任何合適的導電材料製,包括銅或銅-錫。在一個例示性實施例中,但不限於此,微凸塊134可以是焊料凸塊,具有與3D IC晶片封裝件架構一致之約20微米的直徑及約50微米或較小的節距間隔。微凸塊134可藉由任何合適的製程連到基板120的上部122,諸如但不限於焊料回焊。 在一些實施例中,除了包括前側RDL互連結構130之外,基板120的上部122可進一步包括積體被動裝置(integrated passive device,IPD)。IPD可包括組件諸如電阻、電容器、諧振器、濾波器、或通常見於射頻(radio frequency,RF)電路中的其它組件。 在一些實施例中,但不限於此,在基板120的上部122中之RDL互連結構130可藉由在本技術領域中通常用於形成互連件的後端製程(back-end-of-line,BEOL)程序形成,包括使用光微影(使用圖案化光阻)、蝕刻及導電材料或金屬沉積之組合及電鍍操作之鑲嵌或雙鑲嵌製程。在基板120的上部122中之前側RDL互連結構之形成先於安裝晶粒110在基板上。 繼續參照圖1,在製造製程中於基板薄化之前的此時點,基板120的下部124可以是固體單石材料片,尚未有任何金屬化,諸如內部導電結構或貫穿矽通路(TSV)形成。 在圖2中,半導體結構製造製程接著為底膠填充及包覆成型製程,其中底膠材料140及模塑料142被分注或注射以填充在晶粒110之下且在相鄰晶粒之間的空隙空間(顯示於圖1中)。模塑料142接著被固化,諸如藉由施加熱或紫外光(ultraviolet,UV)照射一段時間以硬化化合物。模塑料142可被稍稍地包覆成型而如所示般延伸在晶粒110上面,以確保晶粒110被完全囊封。模塑料142及底膠材料140保護並結構上支撐晶粒110及微凸塊134。可使用用於半導體製造之任何合適種類的商業上可購得環氧化物或聚合物系模塑料或囊封劑。 在例示性實施例中,可使用兩步驟成型製程,其中底膠材料140係先注射在晶粒110之下(亦即,在晶粒與基板120之間),接著用第二模塑料包覆成型,以囊封並填充晶粒之間的空間以便形成模塑料142。底膠材料可以是任何合適的液體環氧化物、可變形凝膠、矽橡膠、或用於底膠填充化合物的其它材料。 在圖3中,於模塑料142被固化與硬化之後,半導體結構的製造接著為平坦化製程,其用於移除過多或過量模塑料142以如所示般暴露晶粒110的頂部。平坦化可藉由本技術領域所用之任何合適機械及/或化學機械手段執行,以移除過量模塑料142。在一些實施例中,模塑料142可藉由化學機械平坦化(chemical mechanical planarization,CMP)、以砂輪研磨、或其它技術移除。此平坦化製程也可回返研磨晶粒110中的一些,因為晶粒110可能不是全部具有均勻的厚度或高度。所得之晶粒110與模塑料142的頂部表面係意圖為相對平坦,如圖3所顯示。 現參照圖4A,接下來暫時載體150(在本技術領域中也稱作"把手")係附接並接合至晶粒110的頂部,以在進一步加工步驟期間,促進半導體結構100的處理並支撐基板120。在一些實施例中,載體150可以是玻璃、氧化矽、氧化鋁、或其它合適的材料製。在一個實施例中,載體150可以是玻璃。載體150可具備可釋離黏著劑152,可釋離黏著劑152用於在加工期間暫時接合載體150至CoW結構且接著促進從半導體結構容易移除載體150。可使用任何合適種類的商業上可購得可釋離黏著劑。在一些實施例中,熱介接材料(thermal interface material,TIM)可用於暫時接合載體至CoW結構。 在圖5A所顯示之下一步驟中,現執行薄化操作以減少基板120的厚度,在此非限制性實施例中,基板120可以是矽。圖4A之半導體結構可如所示般先被倒置,以供矽薄化步驟。 繼續參照圖5A,矽薄化操作可藉由本技術領域所用之任何合適的機械或化學機械製程執行。在一些實施例中,薄化可藉由使用具有滾動板或輪之研磨機之研磨執行,該滾動板或輪具有黏附到輪的適當尺寸的研磨劑或砂粒。在一些實施例中,砂粒可以是鑽石製。 在一個實施例中,可使用兩階段研磨製程以減少矽基板120的厚度。使用大的粗砂材料,諸如40至60微米大小研磨劑,可先在基板120上執行第一粗研磨步驟。使用細砂材料,諸如10至30微米大小研磨劑材料,後續可在基板120上執行第二最終研磨步驟。第二最終研磨步驟產生相對平滑或經拋光且平坦底部表面123(倒置示於圖5A中)。 替代地,化學機械平面化(chemical mechanical planning,CMP)可視需要用於第二最終研磨步驟或額外於第二最終研磨步驟之後,以拋光基板120的底部表面123。於薄化操作之後,矽基板120的第二厚度係小於圖1中所示之第一厚度。在一些例示性實施例中,但不限於此,於薄化之後,基板120可具有約0.8至1 mm之厚度。基板厚度的減少有利地允許形成較薄晶粒封裝件,其消耗較少垂直高度,進而為晶粒封裝件產生較小形狀因子。 應注意基板薄化操作從基板120的下部124移除矽材料且不干擾或損害存在於上部122中的RDL互連結構130。在一個實施例中,係執行薄化操作直到已形成在基板120的上部122中之導電前側RDL接觸墊、通路、TSV或其它導電結構顯露出或暴露出。在一些實施例中,基板120的下部124可主要含有TSV(為簡潔起見,未顯示在圖5A中)。TSV的上端可導電地耦合或連接至任何種類之下述者或下述者的組合:形成前側金屬化及RDL互連件130之部件且在基板120的上部122中的導電接點,包括但不限於TSV至部份貫穿通路及/或TSV至導電墊或水平引線。 參照圖6,接下來可執行背側金屬化以建構RDL互連件170,以茲完成最終可安裝在系統板諸如印刷電路板(printed circuit board,PCB)上之C4(亦即,控制塌陷高度晶片連接)或“覆晶”晶粒封裝件。背側金屬化包括形成導電重佈線層(RDL)互連件170,如本技術領域具有通常知識者通常已知者其可包括導電墊、引線、通路、溝槽及凸塊之組合。此最終金屬化階段可包括先沉積第一介電鈍化層171在半導體基板120的底部表面123上。接下來鈍化層171係使用光微影圖案化,且接著後續被蝕刻以產生暴露出TSV之端之開口,以允許背側RDL金屬化而製作電連接至TSV。第二介電層172可被沉積在鈍化層171上。接下來背側RDL互連件170係形成在包括有在凸塊下金屬化(under bump metallization,UBM)墊173上的C4凸塊陣列174之介電層172中。凸塊174可以是通常用於C4凸塊之任何合適材料製且可藉由在本技術領域中已知用於製造覆晶互連的任何合適製程形成。在一些實施例中,凸塊174可以是Cu製。凸塊174可具有較寬於微凸塊134且在一些實施例中在約150至200微米等級之節距間隔。 於如圖6所顯示般形成背側RDL互連件170及C4凸塊陣列174之後,暫時載體150係藉由任何合適的方式從晶粒110釋離並移除,如圖7所示。可使用合適的清潔製程將任何殘留黏著劑從晶粒110的頂部表面及填充在晶粒之間之空隙空間之模塑料142的頂部表面移除。現參照圖8,接下來板材160(在本技術領域中也稱作"蓋")係附接並接合至包括晶粒110及模塑料142之CoW結構的頂部。一般來說,板材160具有大於CoW結構所具者之剛性以便減少CoW結構的翹曲。在一些實施例中,板材160可包括材料,諸如金屬。在一些實施例中,板材160可包括具有自約130至約118 GPa模數之Cu。在一些實施例中,板材160可包括具有自約190至約203 GPa模數之不鏽鋼。在一些實施例中,板材160可包括具有自約100至約175 GPa模數之陶瓷材料。然而,此不是本揭露的限制。在一些實施例中,板材160可具有約0.5 mm至約2 mm之厚度。 請注意,板材160可作為散熱器使用,以置換傳統在晶圓上執行晶粒切鋸之後形成之蓋。板材160可具備均勻施加之黏著劑162,黏著劑162用於接合板材160至CoW結構。可使用任何合適種類的商業上可購得黏著劑。在一些實施例中,TIM可用於接合載體至半導體晶粒結構。在一些實施例中,黏著劑162可具有約50微米至約150微米之厚度。 在圖9所顯示之下一步驟中,圖8之CoW結構與所附接之板材160被切鋸並安裝在基板182諸如電路板上。底膠材料180係分注到在經切鋸CoW結構與基板182之間的間隙中。由於在切鋸之前板材160被接合到CoW結構,板材160及黏著劑162的邊緣能夠與CoW結構的邊緣齊平而沒有擠出。在例示性實施例中,底膠材料180可覆蓋板材160的至少一部分。然而,此不是本揭露的限制。在例示性實施例中,底膠材料180可最多覆蓋到黏著劑162或CoW結構。 在另一例示性實施例中,將附接板材之製程移動到較早的階段。尤其,板材係採用來置換在圖4A製程期間的暫時載體150。如圖4B所顯示,板材160係藉由黏著劑162附接並接合至晶粒110的頂部,以在進一步製造步驟期間支撐基板120並減輕CoW結構的翹曲。在圖5B所顯示之下一步驟中,執行薄化操作以減少基板120的厚度,在此非限制性實施例中,基板120可以是矽。之後,可執行背側金屬化以茲完成C4或“覆晶”晶粒封裝件及如圖8至9所顯示之後作業系統(post operating system,post-OS)操作。 本揭露的一些實施例提供一種用於製造一半導體結構之方法,其包括:提供一半導體基板具有複數個晶粒於其上;分注一底膠材料及一模塑料以填充在該晶粒之下與在該晶粒之間的空間;設置一暫時載體在該晶粒上方;薄化該半導體基板的一厚度;於該經薄化半導體基板上執行背側金屬化;移除該暫時載體;以及附接一板材在該晶粒上方。 前面列述了數個實施例的特徵以便本技術領域具有通常知識者可更佳地理解本揭露之態樣。本技術領域具有通常知識者應了解他們可輕易地使用本揭露作為用以設計或修改其他操作及結構之基礎以實現本文中所介紹實施例的相同目的及/或達成本文中所介紹實施例的相同優點。本技術領域具有通常知識者也應體認到此等均等構造不會悖離本揭露之精神及範疇,以及它們可在不悖離本揭露之精神及範疇下做出各種改變、取代、或替代。 再者,不意圖將本申請案的範疇限制於說明書中所描述之製程、機器、製造、物質的組成物、手段、方法、及步驟的具體實施例。從本發明之揭露,本技術領域中具有通常知識者將輕易地了解到,可根據本揭露利用目前存在或待於日後開發出之實施如本文中所述之相應實施例實質上相同功能或達成如本文中所述之相應實施例實質上相同結果的製程、機器、製造、物質的組成物、手段、方法、或步驟。據此,隨附之申請專利範圍係意圖於它們的範疇中包括此等製程、機器、製造、物質的組成物、手段、方法、或步驟。
100‧‧‧半導體結構
110‧‧‧晶粒
120‧‧‧基板
121‧‧‧表面
122‧‧‧上部
123‧‧‧表面
124‧‧‧下部
130‧‧‧RDL互連結構
134‧‧‧微凸塊
140‧‧‧底膠材料
142‧‧‧模塑料
150‧‧‧暫時載體
152‧‧‧可釋離黏著劑
160‧‧‧板材
162‧‧‧黏著劑
170‧‧‧RDL互連件
171‧‧‧鈍化層
172‧‧‧介電層
173‧‧‧墊
174‧‧‧凸塊
180‧‧‧底膠材料
182‧‧‧基板
本揭露之態樣將在與隨附圖式一同閱讀下列詳細說明下被最佳理解。請注意,根據業界標準作法,各種特徵未依比例繪製。事實上,為了使討論內容清楚,各種特徵的尺寸可刻意放大或縮小。 圖1至9係根據本揭露之例示性實施例於製造半導體結構中的中間階段的剖面圖。
無
Claims (1)
- 一種用於製造一半導體結構之方法,其包含: 提供一半導體基板具有複數個晶粒於其上; 分注一底膠材料及一模塑料以填充在該晶粒之下與在該晶粒之間的空間; 設置一暫時載體在該晶粒上方; 薄化該半導體基板的一厚度; 於該經薄化半導體基板上執行背側金屬化; 移除該暫時載體;以及 附接一板材在該晶粒上方。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201662357100P | 2016-06-30 | 2016-06-30 | |
| US62/357,100 | 2016-06-30 | ||
| US15/228,746 US9941186B2 (en) | 2016-06-30 | 2016-08-04 | Method for manufacturing semiconductor structure |
| US15/228,746 | 2016-08-04 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201812935A true TW201812935A (zh) | 2018-04-01 |
| TWI770017B TWI770017B (zh) | 2022-07-11 |
Family
ID=60807172
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW106110771A TWI770017B (zh) | 2016-06-30 | 2017-03-30 | 半導體結構及用於製造其之相關方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (4) | US9941186B2 (zh) |
| CN (1) | CN107564823B (zh) |
| TW (1) | TWI770017B (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10600748B2 (en) | 2016-06-20 | 2020-03-24 | Samsung Electronics Co., Ltd. | Fan-out semiconductor package |
| US10553548B2 (en) * | 2017-06-28 | 2020-02-04 | Intel Corporation | Methods of forming multi-chip package structures |
| US10515889B2 (en) * | 2017-10-13 | 2019-12-24 | Advanced Semiconductor Engineering, Inc. | Semiconductor package device and method of manufacturing the same |
| US10504824B1 (en) * | 2018-09-21 | 2019-12-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit package and method |
| US11024616B2 (en) * | 2019-05-16 | 2021-06-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and method of manufacturing the same |
| US20220254707A1 (en) * | 2019-07-25 | 2022-08-11 | Samtec, Inc. | Wirebondable interposer for flip chip packaged integrated circuit die |
| US11948855B1 (en) | 2019-09-27 | 2024-04-02 | Rockwell Collins, Inc. | Integrated circuit (IC) package with cantilever multi-chip module (MCM) heat spreader |
| TWI756094B (zh) * | 2021-03-31 | 2022-02-21 | 力成科技股份有限公司 | 封裝結構及其製造方法 |
| US11776908B2 (en) * | 2021-04-15 | 2023-10-03 | Micron Technology, Inc. | Semiconductor die edge protection for semiconductor device assemblies and associated systems and methods |
Family Cites Families (62)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5891753A (en) * | 1997-01-24 | 1999-04-06 | Micron Technology, Inc. | Method and apparatus for packaging flip chip bare die on printed circuit boards |
| US6104093A (en) * | 1997-04-24 | 2000-08-15 | International Business Machines Corporation | Thermally enhanced and mechanically balanced flip chip package and method of forming |
| US6784541B2 (en) * | 2000-01-27 | 2004-08-31 | Hitachi, Ltd. | Semiconductor module and mounting method for same |
| US6541847B1 (en) * | 2002-02-04 | 2003-04-01 | International Business Machines Corporation | Packaging for multi-processor shared-memory system |
| WO2004114731A2 (en) * | 2003-06-19 | 2004-12-29 | Wavezero, Inc. | Emi absorbing shielding for a printed circuit board |
| US7271479B2 (en) * | 2004-11-03 | 2007-09-18 | Broadcom Corporation | Flip chip package including a non-planar heat spreader and method of making the same |
| JP4553765B2 (ja) * | 2005-03-25 | 2010-09-29 | Okiセミコンダクタ株式会社 | 半導体装置の製造方法 |
| JP2007103772A (ja) | 2005-10-06 | 2007-04-19 | Texas Instr Japan Ltd | 半導体装置の製造方法 |
| US7605477B2 (en) * | 2007-01-25 | 2009-10-20 | Raytheon Company | Stacked integrated circuit assembly |
| US7564115B2 (en) | 2007-05-16 | 2009-07-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Tapered through-silicon via structure |
| US7973413B2 (en) | 2007-08-24 | 2011-07-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Through-substrate via for semiconductor device |
| US8227902B2 (en) | 2007-11-26 | 2012-07-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structures for preventing cross-talk between through-silicon vias and integrated circuits |
| US7843064B2 (en) | 2007-12-21 | 2010-11-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and process for the formation of TSVs |
| US8278152B2 (en) | 2008-09-08 | 2012-10-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bonding process for CMOS image sensor |
| US7825024B2 (en) | 2008-11-25 | 2010-11-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming through-silicon vias |
| US8158456B2 (en) | 2008-12-05 | 2012-04-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming stacked dies |
| US9875911B2 (en) * | 2009-09-23 | 2018-01-23 | STATS ChipPAC Pte. Ltd. | Semiconductor device and method of forming interposer with opening to contain semiconductor die |
| US8143097B2 (en) * | 2009-09-23 | 2012-03-27 | Stats Chippac, Ltd. | Semiconductor device and method of forming open cavity in TSV interposer to contain semiconductor die in WLCSMP |
| EP2339627A1 (en) * | 2009-12-24 | 2011-06-29 | Imec | Window interposed die packaging |
| US7999371B1 (en) * | 2010-02-09 | 2011-08-16 | Amkor Technology, Inc. | Heat spreader package and method |
| US8183578B2 (en) | 2010-03-02 | 2012-05-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Double flip-chip LED package components |
| US8183579B2 (en) | 2010-03-02 | 2012-05-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | LED flip-chip package structure with dummy bumps |
| US9048233B2 (en) | 2010-05-26 | 2015-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package systems having interposers |
| US8426961B2 (en) | 2010-06-25 | 2013-04-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Embedded 3D interposer structure |
| US8581418B2 (en) | 2010-07-21 | 2013-11-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Multi-die stacking using bumps with different sizes |
| US8105875B1 (en) | 2010-10-14 | 2012-01-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Approach for bonding dies onto interposers |
| KR101719636B1 (ko) * | 2011-01-28 | 2017-04-05 | 삼성전자 주식회사 | 반도체 장치 및 그 제조 방법 |
| US8797057B2 (en) | 2011-02-11 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | Testing of semiconductor chips with microbumps |
| US8803316B2 (en) | 2011-12-06 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | TSV structures and methods for forming the same |
| US9000584B2 (en) | 2011-12-28 | 2015-04-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaged semiconductor device with a molding compound and a method of forming the same |
| US9257333B2 (en) | 2013-03-11 | 2016-02-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Interconnect structures and methods of forming same |
| US9263839B2 (en) | 2012-12-28 | 2016-02-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and method for an improved fine pitch joint |
| US8975183B2 (en) * | 2012-02-10 | 2015-03-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Process for forming semiconductor structure |
| US8816495B2 (en) * | 2012-02-16 | 2014-08-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structures and formation methods of packages with heat sinks |
| US9111949B2 (en) | 2012-04-09 | 2015-08-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus of wafer level package for heterogeneous integration technology |
| US9034695B2 (en) * | 2012-04-11 | 2015-05-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated thermal solutions for packaging integrated circuits |
| US8803292B2 (en) | 2012-04-27 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Through-substrate vias and methods for forming the same |
| US20130307153A1 (en) | 2012-05-18 | 2013-11-21 | International Business Machines Corporation | Interconnect with titanium-oxide diffusion barrier |
| US9196532B2 (en) | 2012-06-21 | 2015-11-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated circuit packages and methods for forming the same |
| US9443783B2 (en) | 2012-06-27 | 2016-09-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3DIC stacking device and method of manufacture |
| US9275924B2 (en) | 2012-08-14 | 2016-03-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor package having a recess filled with a molding compound |
| US9299649B2 (en) | 2013-02-08 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US8802504B1 (en) | 2013-03-14 | 2014-08-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | 3D packages and methods for forming the same |
| US9263511B2 (en) | 2013-02-11 | 2016-02-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Package with metal-insulator-metal capacitor and method of manufacturing the same |
| US9048222B2 (en) | 2013-03-06 | 2015-06-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of fabricating interconnect structure for package-on-package devices |
| US9287194B2 (en) * | 2013-03-06 | 2016-03-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Packaging devices and methods for semiconductor devices |
| US8993380B2 (en) | 2013-03-08 | 2015-03-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Structure and method for 3D IC package |
| US9196559B2 (en) | 2013-03-08 | 2015-11-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Directly sawing wafers covered with liquid molding compound |
| US8987922B2 (en) | 2013-03-11 | 2015-03-24 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods and apparatus for wafer level packaging |
| US9275925B2 (en) | 2013-03-12 | 2016-03-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and method for an improved interconnect structure |
| US9368460B2 (en) | 2013-03-15 | 2016-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fan-out interconnect structure and method for forming same |
| JP2015056563A (ja) * | 2013-09-12 | 2015-03-23 | 株式会社東芝 | 半導体装置およびその製造方法 |
| US9530730B2 (en) * | 2013-11-08 | 2016-12-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Configurable routing for packaging applications |
| US9209048B2 (en) * | 2013-12-30 | 2015-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Two step molding grinding for packaging applications |
| US20150287697A1 (en) | 2014-04-02 | 2015-10-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor Device and Method |
| US9401287B2 (en) * | 2014-02-07 | 2016-07-26 | Altera Corporation | Methods for packaging integrated circuits |
| KR20150094135A (ko) * | 2014-02-10 | 2015-08-19 | 삼성전자주식회사 | 반도체 패키지 및 이의 제조방법 |
| US9281254B2 (en) | 2014-02-13 | 2016-03-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuit package |
| US9425126B2 (en) | 2014-05-29 | 2016-08-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dummy structure for chip-on-wafer-on-substrate |
| US9496189B2 (en) | 2014-06-13 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Stacked semiconductor devices and methods of forming same |
| US9899285B2 (en) * | 2015-07-30 | 2018-02-20 | Semtech Corporation | Semiconductor device and method of forming small Z semiconductor package |
| US9704825B2 (en) * | 2015-09-30 | 2017-07-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Chip packages and methods of manufacture thereof |
-
2016
- 2016-08-04 US US15/228,746 patent/US9941186B2/en active Active
-
2017
- 2017-03-30 TW TW106110771A patent/TWI770017B/zh active
- 2017-06-15 CN CN201710454238.5A patent/CN107564823B/zh active Active
-
2018
- 2018-04-02 US US15/943,047 patent/US10269679B2/en active Active
-
2019
- 2019-04-10 US US16/380,197 patent/US10622278B2/en active Active
-
2020
- 2020-03-17 US US16/821,922 patent/US11264304B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US20200219788A1 (en) | 2020-07-09 |
| US20180226321A1 (en) | 2018-08-09 |
| US11264304B2 (en) | 2022-03-01 |
| TWI770017B (zh) | 2022-07-11 |
| US9941186B2 (en) | 2018-04-10 |
| CN107564823B (zh) | 2021-09-28 |
| US10622278B2 (en) | 2020-04-14 |
| CN107564823A (zh) | 2018-01-09 |
| US20190237385A1 (en) | 2019-08-01 |
| US20180005919A1 (en) | 2018-01-04 |
| US10269679B2 (en) | 2019-04-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI770017B (zh) | 半導體結構及用於製造其之相關方法 | |
| US11069656B2 (en) | Three-layer package-on-package structure and method forming same | |
| US11063016B2 (en) | Integrated fan-out package including voltage regulators and methods forming same | |
| US10354934B2 (en) | Semiconductor packages and methods of packaging semiconductor devices | |
| US20240379429A1 (en) | Semiconductor device and manufacturing method of the same | |
| US10720409B2 (en) | Semiconductor packages with thermal-electrical-mechanical chips and methods of forming the same | |
| US8975183B2 (en) | Process for forming semiconductor structure | |
| TWI578460B (zh) | 半導體封裝組件及其形成方法 | |
| TWI415202B (zh) | 封裝結構之製造方法 | |
| KR102459551B1 (ko) | Cowos 구조물 및 이의 형성 방법 | |
| US20180102313A1 (en) | Wafer level package utilizing molded interposer | |
| EP3096349A1 (en) | Semiconductor package assembly and method for forming the same | |
| CN107768295A (zh) | 半导体封装及其制造方法 | |
| KR20160006094A (ko) | 반도체 디바이스를 패키징하는 방법 및 패키징된 반도체 디바이스 | |
| US20250316546A1 (en) | Interposer including stepped surfaces and methods of forming the same | |
| KR102635853B1 (ko) | 반도체 패키지 및 이의 제조방법 | |
| US20250218912A1 (en) | Polymer hybrid bonding for composite packages and methods of forming the same | |
| CN115295433A (zh) | 扇出式封装方法及封装结构 |