[go: up one dir, main page]

TW201814843A - 使用埋入式架橋矽穿通孔內連件的半導體封裝 - Google Patents

使用埋入式架橋矽穿通孔內連件的半導體封裝 Download PDF

Info

Publication number
TW201814843A
TW201814843A TW105135626A TW105135626A TW201814843A TW 201814843 A TW201814843 A TW 201814843A TW 105135626 A TW105135626 A TW 105135626A TW 105135626 A TW105135626 A TW 105135626A TW 201814843 A TW201814843 A TW 201814843A
Authority
TW
Taiwan
Prior art keywords
layer structure
semiconductor wafer
redistribution layer
semiconductor package
front side
Prior art date
Application number
TW105135626A
Other languages
English (en)
Other versions
TWI631670B (zh
Inventor
施信益
Original Assignee
美光科技公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美光科技公司 filed Critical 美光科技公司
Publication of TW201814843A publication Critical patent/TW201814843A/zh
Application granted granted Critical
Publication of TWI631670B publication Critical patent/TWI631670B/zh

Links

Classifications

    • H10W90/00
    • H10W20/20
    • H10W70/05
    • H10W70/095
    • H10W70/611
    • H10W70/618
    • H10W70/635
    • H10W70/65
    • H10W70/685
    • H10W74/014
    • H10W74/114
    • H10W70/60
    • H10W70/698
    • H10W72/252
    • H10W90/401
    • H10W90/701
    • H10W90/724

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Geometry (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

本發明披露一種半導體封裝,包含:一樹脂成型封裝基板,包含樹脂成型核心、複數個貫穿樹脂成型核心的金屬插塞、前側重佈線層結構,以及背側重佈線層結構;一架橋矽穿通孔內連件,埋設於樹脂成型核心內,其中架橋矽穿通孔內連件包含一矽基底部、一整體構成在矽基底部上的重佈線層結構,以及複數個設於矽基底部中的穿矽通孔;一第一半導體晶片及一第二半導體晶片,設於前側重佈線層結構上,其中第一半導體晶片與第二半導體晶片位於共平面。

Description

使用埋入式架橋矽穿通孔內連件的半導體封裝
本發明係有關於半導體封裝技術領域,更特定言之,本發明係有關於一種2.5D晶圓級封裝,其使用樹脂成型封裝基板及埋入式架橋矽穿通孔內連件。
2.5D半導體封裝,諸如CoWoS (Chip-On-Wafer-On-Substrate)技術係本領域所已知的,CoWoS技術通常使用穿矽通孔(TSV)技術將多個晶片結合至單一裝置中。
此架構提供了更高密度的互連、降低整體互連長度以及減輕相關的電阻電容負載,從而於更小的形狀因子上提高性能及減少功耗。
以往,2.5D半導體封裝在矽穿通孔(through-silicon-via, TSV)矽中介層上並排放置多個晶片。晶片係透過微凸塊與矽中介層貼合,其中微凸塊的直徑約10 μm。矽中介層是透過C4凸塊與封裝基板貼合,其中C4凸塊的直徑約100 μm。
本發明係有關於一種2.5D半導體封裝,其使用樹脂成型封裝基板及埋入式架橋矽穿通孔內連件。
本發明一方面,提出一種半導體封裝,包含有:一樹脂成型封裝基板,其包含一樹脂成型核心、複數個金屬插塞,貫穿樹脂成型核心的一正面及一背面、一前側重佈線層結構,整體構成在樹脂成型核心的正面上,以及一背側重佈線層結構,整體構成在樹脂成型核心的背面上。
一架橋矽穿通孔內連件,埋設於樹脂成型核心內,其中架橋矽穿通孔內連件包含一矽基底部、一內埋的重佈線層結構,整體構成在矽基底部上,以及複數個穿矽通孔,設於矽基底部中。
一第一半導體晶片,設於前側重佈線層結構上;一第二半導體晶片,設於前側重佈線層結構上,其中第一半導體晶片與第二半導體晶片位於共平面。複數個錫球,設於背側重佈線層結構的一下表面上。
本發明另一方面,提出一種製作半導體封裝的方法,首先,提供一第一載板;然後,於第一載板上形成一模版層;再 於模版層中形成複數個導孔;接著,分別於複數個導孔中形成金屬插塞;隨後移除模版層,於第一載板上留下金屬插塞;然後,於第一載板上安裝一架橋矽穿通孔內連件。
之後,形成一成型模料,將金屬插塞與架橋矽穿通孔內連件包覆起來;接著,研磨成型模料與架橋矽穿通孔內連件,顯露出架橋矽穿通孔內連件的穿矽通孔以及埋設在成型模料中的金屬插塞。
隨後,於成型模料上形成一背側重佈線層結構;再於背側重佈線層結構上形成複數個錫球;然後移除該第一載板;接著,將一第二載板與複數個錫球貼合;之後,於成型模料上形成一前側重佈線層結構;接著,將一第一半導體晶片與一第二半導體晶片安置於前側重佈線層結構上;最後,移除第二載板。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉較佳實施方式,並配合所附圖式,作詳細說明如下。然而如下之較佳實施方式與圖式僅供參考與說明用,並非用來對本發明加以限制者。
於下文中,係加以陳述本發明之具體實施方式,該些具體實施方式可參考相對應的圖式,俾使該些圖式構成實施方式之一部分。同時也藉由說明,揭露本發明可據以施行之方式。該等實施例已被清楚地描述足夠的細節,俾使該技術領域中具有通常技術者可據以實施本發明。其他實施例亦可被加以施行,且對於其結構上所做之改變仍屬本發明所涵蓋之範疇。
因此,下文的細節描述將不被視為一種限定,且本發明所涵蓋之範疇僅被所附之申請專利範圍以及其同意義的涵蓋範圍。本發明之一或多個實施例將參照附圖描述,其中,相同元件符號始終用以表示相同元件,且其中闡述的結構未必按比例所繪製。
本發明之一或多個實施例將參照附圖描述,其中,相同元件符號始終用以表示相同元件,且其中闡述的結構未必按比例所繪製。術語「晶片」、「半導體晶片」及「半導體晶粒」於整個說明書中可互換使用。
文中所使用的術語「晶圓」及「基板」包括任何具有暴露表面之結構,於該表面上根據本發明沉積一層,例如,形成諸如重佈線層的電路結構。術語「基板」被理解為包括半導體晶圓,但不限於此。術語「基板」亦可用以指加工過程中之半導體結構,且可包括已被製造在其上之其它層。
請參考第1圖至第3圖。第1圖至第3圖係根據本發明之實施例所繪示的製作架橋矽穿通孔內連件的示例性方法。
如第1圖所示,首先,提供一半導體基板(或晶圓)100。根據本發明一實施例,半導體基板100可包含基材,例如:矽、鍺、砷化鎵、磷化銦,或碳化矽,用於結構支撐。或者,半導體基板100可包含聚合物、氧化鈹或其它適合用於結構支撐的低成本剛性材料。半導體基板100具有相對的正面100a及背面100b。
然後,使用機械鑽孔、雷射鑽孔,或深反應離子蝕刻(DRIE)結合金屬電鍍或沉積法形成複數個金屬插塞110,其通過部分半導體基板100,金屬插塞110從正面100a延伸至部份半導體基板100,非完全的貫穿半導體基板100。
根據本發明一實施例,金屬插塞110可包含鋁、銅、錫、鎳、金、銀、鈦、鎢、多晶矽,或其它合適的導電材料,其可以藉由使用電解電鍍、無電解電鍍製程,或其它合適的沉積製程來形成。
如第2圖所示,用於佈線電子訊號的重佈線層(RDL)結構200形成於正面100a上。RDL結構200可包含至少一介電層202以及至少一金屬層204。
根據本發明一實施例,介電層202可包含例如聚亞醯胺(polyimide)等有機材料,或例如氮化矽、氧化矽,或其類似物等無機材料,但不限於此。
金屬層204可包含鋁、銅、鎢、鈦、氮化鈦,或其類似物。根據所示實施例,金屬層204可以包含複數個細間距佈線,接觸墊208從介電層202的頂表面顯露出來。連接件210(例如,微凸塊)可以形成在接觸墊208上。金屬層204的一部分可以電連接至金屬插塞110。
應理解的是,金屬層204和接觸墊208的層和佈局僅用於說明的目的。根據設計要求,在其他實施例中,可以在RDL結構200中形成更多層的金屬佈線。
隨後,如第3圖所示,對具有RDL結構200的半導體基板100進行一切割製程,並且透過晶圓切割製程,切割成個別的矽穿通孔內連件101。
請參考第4圖至第14圖。第4圖至第14圖係根據本發明之實施例所繪示的製作2.5D半導體封裝的示例性方法的剖面圖,其使用樹脂成型封裝基板及埋入式架橋矽穿通孔內連件。
如第4圖所示,首先,提供一載板300。載板300可為一可被撕除的基材。載板300可包含玻璃、矽、陶瓷、金屬或任何合適的支撐材料。可以在載板300的頂表面上提供介電層或鈍化層。鈍化層可以包括諸如聚亞醯胺(PI)等有機材料或諸如氮化矽、氧化矽,或其類似物等無機材料,但不限於此。
隨後,在載板300上塗覆一模版層500。例如,模版層500可以是一光阻,諸如,I-line光阻或定向自組裝(DSA)材料,但不限於此。
藉由例如微影製程在模版層500中形成導孔501。每個導孔501延伸通過模版層500的整個厚度。根據本發明一實施例,導孔501可具有相同的通孔直徑或尺寸。根據本發明其他實施例,導孔501可具有不同的通孔直徑。
如第5圖所示,在形成導孔501之後,分別於導孔501中形成金屬插塞510。根據本發明一實施例,導孔501係被金屬完全填滿,金屬例如銅、鎢、鋁、鈦、氮化鈦或其類似物,從而形成金屬插塞510。金屬插塞510可以藉由沉積、網版印刷或任何合適的方法形成。
可選擇地,可以進行一化學機械拋光(CMP)製程以去除導孔501外面的多餘金屬。根據本發明一實施例,金屬插塞510可以具有與模版層500的厚度一樣的高度。根據本發明一實施例,金屬插塞510可以具有相同的通孔直徑或尺寸。根據本發明其他實施例,金屬插塞510可以具有不同的通孔直徑。
根據本發明一實施例,金屬插塞510可作為前側RDL結構和背側RDL結構(例如用於傳遞電源或接地訊號)、散熱件或應力調節件(虛設金屬插塞)之間的互連。
如第6圖所示,在形成金屬插塞510之後,完全移除模版層500,留下完整的金屬插塞510。例如,當含有光阻時,模板層500可以透過電漿蝕刻或灰化製程去除。此時,柱狀金屬插塞510被顯露出來。這些柱狀金屬插塞510圍繞矽穿通孔內連件安裝區域601。
如第7圖所示,如第3圖所示的矽穿通孔內連件101被180度翻轉並且安裝在載板300內的矽穿通孔內連件安裝區域601上。連接件210可以與載板300直接接觸。金屬插塞510可以具有比金屬插塞110的直徑更大的直徑。
如第8圖所示,形成一成型模料550,將金屬插塞510、矽穿通孔內連件101及載板300的頂表面包覆起來。可對成型模料550進行一固化製程。成型模料550可包含環氧樹脂和矽石填料的混合物,但不限於此。成型模料550的層厚度比矽穿通孔內連件101的厚度厚。RDL結構200係埋設在成型模料550中(內埋的RDL結構)。
如第9圖所示,進行一研磨製程,移除成型模料550的上部,以顯露出金屬插塞510的頂表面及金屬插塞110的頂表面。此時,背面100b與成型模料550的表面550a共平面。
如第10圖所示,於成型模料550及金屬插塞510上形成一重佈線層(RDL)結構700。RDL結構700用作背側(或PCB側)RDL結構。RDL結構700可以包含至少一介電層712和至少一金屬層714。
根據本發明一實施例,介電層712可包含例如聚亞醯胺(polyimide)等有機材料,或例如氮化矽、氧化矽,或其類似物等無機材料,但不限於此。
金屬層714可包含鋁、銅、鎢、鈦、氮化鈦,或其類似物。根據所示實施例,金屬層714可以包含複數個佈線,接觸墊718從介電層712的頂表面顯露出來。
應理解的是,金屬層714和接觸墊718的層和佈局僅用於說明的目的。根據設計要求,在其他實施例中,可以在RDL結構700中形成更多層的金屬佈線。
隨後,在接觸墊718上形成錫球810,例如球型格柵陣列(ball grid array, BGA)錫球。應理解的是,防焊層802可以形成在RDL結構700上。在形成錫球810之前,可以在接觸墊718上形成凸塊下金屬(UBM)層(未明確示於圖中)。
接著,如第11圖所示,移除載板300,暴露出金屬插塞510的另一端和連接件210的頂表面。然後,將中間晶圓級產品接合到載板320,其中錫球810與載板320直接接觸。載板320可包括玻璃、矽、陶瓷、金屬或任何合適的支撐材料。可以在載板320上提供一黏著劑層(未明確示於圖中),並且錫球810可以通過黏著劑層黏附至載板320。
如第12圖所示,於成型模料550、金屬插塞510及連接件210上形成一重佈線層(RDL)結構900,完成具有樹脂成型核心(成型模料550)的樹脂成型封裝基板10。RDL結構900用作前側(或晶片側)RDL結構。RDL結構900可以包含至少一介電層912和至少一金屬層914。
根據本發明一實施例,介電層912可包含例如聚亞醯胺(polyimide)等有機材料,或例如氮化矽、氧化矽,或其類似物等無機材料,但不限於此。
金屬層914可包含鋁、銅、鎢、鈦、氮化鈦,或其類似物。根據所示實施例,金屬層914可以包含複數個佈線,接觸墊918從介電層914的頂表面顯露出來。
應理解的是,金屬層914和接觸墊918的層和佈局僅用於說明的目的。根據設計要求,在其他實施例中,可以在RDL結構900中形成更多層的金屬佈線。
如第13圖所示,將半導體晶片11與半導體晶片12設置在RDL結構900上。半導體晶片11與半導體晶片12可為覆晶晶片。半導體晶片11與半導體晶片12分別透過接觸墊918和金屬凸塊111及121電連接至RDL結構900。
根據本發明一實施例,金屬凸塊111及121具有一凸塊間距P1 ,其與半導體晶片11與半導體晶片12的輸出/輸入墊間距相同。例如,凸塊間距P1 可以小於100微米。錫球810具有一錫球間距P2 ,其與一印刷電路板(PCB)或主機板上的球墊間距相同。
可選擇地,另一種成型模料可以透過轉移成型施加到半導體晶片11和半導體晶片12上,但不限於此。 隨後,可以移除載板320。
如第14圖所示,可進行一切割製程,將晶圓級封裝1切割成個別的2.5D半導體封裝1a。根據本發明一實施例,省略了安裝在半導體晶片和封裝基板之間的常規中介層元件。
本發明一方面,提出一種半導體封裝1a,包含有:一樹脂成型封裝基板10,其包含一樹脂成型核心(即成型模料550)、複數個金屬插塞510,貫穿樹脂成型核心550的一正面及一背面、一前側重佈線層結構900,整體構成在樹脂成型核心550的正面上,以及一背側重佈線層結構700,整體構成在樹脂成型核心550的背面上。在前側RDL結構900和樹脂成型核心550之間或在背側RDL結構700和樹脂成型核心550之間沒有形成間隙。
一架橋矽穿通孔內連件101,埋設於樹脂成型核心550內,其中架橋矽穿通孔內連件101包含一矽基底部100、一內埋的重佈線層結構200,整體構成在矽基底部100上,以及複數個穿矽通孔110,設於矽基底部100中。
複數個連接件210,埋設於樹脂成型核心550內,其中複數個連接件210介於架橋矽穿通孔內連件101的重佈線層結構200與前側重佈線層結構900之間。
一第一半導體晶片11,設於前側重佈線層結構900上;一第二半導體晶片12,設於前側重佈線層結構900上,其中第一半導體晶片11與第二半導體晶片12位於共平面。複數個錫球810,設於背側重佈線層結構700的一下表面上。
根據本發明一實施例,第一半導體晶片11與第二半導體晶片12係經由前側重佈線層結構900與複數個金屬插塞510電連接至背側重佈線層結構700。根據本發明一實施例,電源訊號或接地訊號係經由複數個金屬插塞510傳遞,因為金屬插塞510的較大直徑能夠提供較低的電阻和改善的訊號完整性。
根據本發明一實施例,第一半導體晶片11與第二半導體晶片12係透過前側重佈線層結構900、或以其他方式經由前側重佈線層結構900、複數個連接件210及重佈線層結構200彼此電連接。因此,矽穿通孔內連件101 用作第一半導體晶片11和第二半導體晶片12之間的訊號傳輸橋,並且可以被稱為架橋矽穿通孔內連件。
根據本發明一實施例,第一半導體晶片11與第二半導體晶片12係透過前側重佈線層結構900、複數個連接件210、重佈線層結構200及金屬插塞110與重佈線層結構700互相電連接。例如,可以透過此路徑傳遞諸如高頻訊號等的數位訊號。 以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100‧‧‧半導體基板
110‧‧‧金屬插塞
100a‧‧‧正面
100b‧‧‧背面
200‧‧‧重佈線層(RDL)結構
202‧‧‧介電層
204‧‧‧金屬層
208‧‧‧接觸墊
210‧‧‧連接件
101‧‧‧矽穿通孔內連件
300‧‧‧載板
500‧‧‧模版層
501‧‧‧導孔
510‧‧‧金屬插塞
t‧‧‧厚度
601‧‧‧矽穿通孔內連件安裝區域
550‧‧‧成型模料
550a‧‧‧表面
700‧‧‧重佈線層(RDL)結構
712‧‧‧介電層
714‧‧‧金屬層
718‧‧‧接觸墊
810‧‧‧錫球
802‧‧‧防焊層
320‧‧‧載板
900‧‧‧重佈線層(RDL)結構
10‧‧‧樹脂成型封裝基板
912‧‧‧介電層
914‧‧‧金屬層
918‧‧‧接觸墊
11‧‧‧半導體晶片
12‧‧‧半導體晶片
111‧‧‧金屬凸塊
121‧‧‧金屬凸塊
P1‧‧‧ 間距
P2‧‧‧ 間距
1‧‧‧晶圓級封裝
1a‧‧‧半導體封裝
附圖包括對本發明的實施例提供進一步的理解,及被併入且構成說明書中的一部份。圖示說明一些本發明的實施例,並與說明書一起用於解釋其原理。 第1圖至第3圖係根據本發明之實施例所繪示的製作架橋矽穿通孔內連件的示例性方法。 第4圖至第14圖係根據本發明之實施例所繪示的製作2.5D半導體封裝的示例性方法的剖面圖,其使用樹脂成型封裝基板及埋入式架橋矽穿通孔內連件。

Claims (16)

  1. 一種半導體封裝,包含有: 一樹脂成型封裝基板,包含一樹脂成型核心、複數個金屬插塞,貫穿該樹脂成型核心的一正面及一背面、一前側重佈線層結構,整體構成在該樹脂成型核心的該正面上,以及一背側重佈線層結構,整體構成在該樹脂成型核心的該背面上; 一架橋矽穿通孔內連件,埋設於該樹脂成型核心內,其中該架橋矽穿通孔內連件包含一矽基底部、一內埋的重佈線層結構,整體構成在該矽基底部上,以及複數個穿矽通孔,設於該矽基底部中,其中該複數個穿矽通孔電連接該背側重佈線層結構; 複數個連接件,埋設於該樹脂成型核心內,其中該複數個連接件介於該架橋矽穿通孔內連件的該重佈線層結構與該前側重佈線層結構之間; 一第一半導體晶片,設於該前側重佈線層結構上; 一第二半導體晶片,設於該前側重佈線層結構上,其中該第一半導體晶片與該第二半導體晶片位於共平面;以及 複數個錫球,設於該背側重佈線層結構的一下表面上。
  2. 如申請專利範圍第1項所述的半導體封裝,其中該第一半導體晶片與該第二半導體晶片係分別透過複數個第一金屬凸塊與複數個第二金屬凸塊設置在該前側重佈線層結構上。
  3. 如申請專利範圍第2項所述的半導體封裝,其中該複數個第一金屬凸塊與該複數個第二金屬凸塊具有一凸塊間距,其與該第一半導體晶片與該第二半導體晶片的輸出/輸入墊間距相同。
  4. 如申請專利範圍第3項所述的半導體封裝,其中該凸塊間距小於100微米。
  5. 如申請專利範圍第3項所述的半導體封裝,其中該錫球具有一錫球間距,其與一印刷電路板或主機板上的球墊間距相同。
  6. 如申請專利範圍第1項所述的半導體封裝,其中該第一半導體晶片與該第二半導體晶片係經由該前側重佈線層結構與該複數個金屬插塞電連接至該背側重佈線層結構。
  7. 如申請專利範圍第6項所述的半導體封裝,其中電源訊號或接地訊號係經由該複數個金屬插塞傳遞。
  8. 如申請專利範圍第1項所述的半導體封裝,其中該第一半導體晶片與該第二半導體晶片係透過該前側重佈線層結構、該複數個連接件與該架橋矽穿通孔內連件的該重佈線層結構互相電連接。
  9. 如申請專利範圍第1項所述的半導體封裝,其中數位訊號係經由該前側重佈線層結構、該複數個連接件、該架橋矽穿通孔內連件的該重佈線層結構,及該架橋矽穿通孔內連件的該複數個穿矽通孔傳遞。
  10. 如申請專利範圍第1項所述的半導體封裝,其中該架橋矽穿通孔內連件係被一成型模料模封包覆。
  11. 一種製作半導體封裝的方法,包含有: 提供一第一載板; 於該第一載板上形成一模版層; 於該模版層中形成複數個導孔; 分別於該複數個導孔中形成金屬插塞; 移除該模版層,於該第一載板上留下該些金屬插塞; 於該第一載板上安裝一架橋矽穿通孔內連件; 形成一成型模料,將該些金屬插塞與該架橋矽穿通孔內連件包覆起來; 研磨該成型模料與該架橋矽穿通孔內連件,顯露出該架橋矽穿通孔內連件的穿矽通孔以及埋設在該成型模料中的該些金屬插塞; 於該成型模料上形成一背側重佈線層結構; 於該背側重佈線層結構上形成複數個錫球; 移除該第一載板; 將一第二載板與該複數個錫球貼合; 於該成型模料上形成一前側重佈線層結構; 將一第一半導體晶片與一第二半導體晶片安置於該前側重佈線層結構上;以及 移除該第二載板。
  12. 如申請專利範圍第11項所述的製作半導體封裝的方法,其中該模版層包含一光阻或一定向自組裝材料。
  13. 如申請專利範圍第11項所述的製作半導體封裝的方法,其中該架橋矽穿通孔內連件包含一矽基底部、一重佈線層結構,整體構成在該矽基底部上,以及複數個穿矽通孔,設於該矽基底部中。
  14. 如申請專利範圍第13項所述的製作半導體封裝的方法,其中複數個連接件,其中該複數個連接件介於該架橋矽穿通孔內連件的該重佈線層結構與該前側重佈線層結構之間。
  15. 如申請專利範圍第13項所述的製作半導體封裝的方法,其中該複數個連接件被該成型模料模封包覆。
  16. 如申請專利範圍第11項所述的製作半導體封裝的方法,其中該複數個導孔係被金屬完全填滿,如此形成該些金屬插塞。
TW105135626A 2016-10-06 2016-11-03 使用埋入式架橋矽穿通孔內連件的半導體封裝 TWI631670B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/286,582 US10833052B2 (en) 2016-10-06 2016-10-06 Microelectronic package utilizing embedded bridge through-silicon-via interconnect component and related methods
US15/286,582 2016-10-06

Publications (2)

Publication Number Publication Date
TW201814843A true TW201814843A (zh) 2018-04-16
TWI631670B TWI631670B (zh) 2018-08-01

Family

ID=61829108

Family Applications (1)

Application Number Title Priority Date Filing Date
TW105135626A TWI631670B (zh) 2016-10-06 2016-11-03 使用埋入式架橋矽穿通孔內連件的半導體封裝

Country Status (3)

Country Link
US (3) US10833052B2 (zh)
CN (2) CN111769093B (zh)
TW (1) TWI631670B (zh)

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI734455B (zh) * 2019-10-09 2021-07-21 財團法人工業技術研究院 多晶片封裝件及其製造方法
CN113257786A (zh) * 2021-06-17 2021-08-13 浙江集迈科微电子有限公司 用于射频传输的多层布线转接板及其制备方法
TWI753623B (zh) * 2019-10-29 2022-01-21 台灣積體電路製造股份有限公司 半導體封裝件及製造方法
TWI770440B (zh) * 2018-12-07 2022-07-11 美商艾馬克科技公司 半導體封裝和其製造方法
US11488906B2 (en) 2019-01-24 2022-11-01 Samsung Electro-Mechanics Co., Ltd. Bridge embedded interposer, and package substrate and semiconductor package comprising the same
TWI791818B (zh) * 2019-02-15 2023-02-11 南韓商三星電子股份有限公司 半導體封裝
TWI793360B (zh) * 2019-01-24 2023-02-21 南韓商三星電機股份有限公司 橋接件內埋中介物以及包含其的封裝基底和半導體封裝
TWI793618B (zh) * 2021-05-26 2023-02-21 威盛電子股份有限公司 電子封裝體及其製作方法
US11676941B2 (en) 2018-12-07 2023-06-13 Amkor Technology Singapore Holding Pte. Ltd. Semiconductor package and fabricating method thereof
US11688693B2 (en) 2019-10-29 2023-06-27 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor packages and method of manufacture
US11735544B2 (en) 2021-01-13 2023-08-22 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor packages with stacked dies and methods of forming the same
TWI827899B (zh) * 2020-05-28 2024-01-01 台灣積體電路製造股份有限公司 扇出型矽中介物、晶片封裝結構及其形成方法
TWI835796B (zh) * 2018-05-24 2024-03-21 成真股份有限公司 使用標準商業化可編程邏輯ic晶片之邏輯驅動器
TWI867105B (zh) * 2019-12-11 2024-12-21 南韓商三星電子股份有限公司 半導體封裝
TWI879914B (zh) * 2020-08-07 2025-04-11 南韓商三星電子股份有限公司 半導體封裝以及其製造方法

Families Citing this family (113)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9209156B2 (en) 2012-09-28 2015-12-08 Taiwan Semiconductor Manufacturing Co., Ltd. Three dimensional integrated circuits stacking approach
US10438881B2 (en) * 2015-10-29 2019-10-08 Marvell World Trade Ltd. Packaging arrangements including high density interconnect bridge
KR102666151B1 (ko) * 2016-12-16 2024-05-17 삼성전자주식회사 반도체 패키지
US20180240778A1 (en) * 2017-02-22 2018-08-23 Intel Corporation Embedded multi-die interconnect bridge with improved power delivery
US11430740B2 (en) * 2017-03-29 2022-08-30 Intel Corporation Microelectronic device with embedded die substrate on interposer
US10217719B2 (en) * 2017-04-06 2019-02-26 Micron Technology, Inc. Semiconductor device assemblies with molded support substrates
TWI645519B (zh) * 2017-06-02 2018-12-21 Subtron Technology Co., Ltd. 元件內埋式封裝載板及其製作方法
US10943869B2 (en) * 2017-06-09 2021-03-09 Apple Inc. High density interconnection using fanout interposer chiplet
US10217720B2 (en) 2017-06-15 2019-02-26 Invensas Corporation Multi-chip modules formed using wafer-level processing of a reconstitute wafer
US10373893B2 (en) * 2017-06-30 2019-08-06 Intel Corporation Embedded bridge with through-silicon vias
US11088062B2 (en) * 2017-07-19 2021-08-10 Intel Corporation Method to enable 30 microns pitch EMIB or below
US10340253B2 (en) * 2017-09-26 2019-07-02 Taiwan Semiconductor Manufacturing Co., Ltd. Package structure and method of manufacturing the same
WO2019066848A1 (en) * 2017-09-28 2019-04-04 Intel Corporation POWER DISTRIBUTION FOR INTEGRATED BRIDGE CHIP USING TRENCH STRUCTURES
US10763239B2 (en) * 2017-10-27 2020-09-01 Taiwan Semiconductor Manufacturing Co., Ltd. Multi-chip wafer level packages and methods of forming the same
US10163798B1 (en) * 2017-12-22 2018-12-25 Intel Corporation Embedded multi-die interconnect bridge packages with lithotgraphically formed bumps and methods of assembling same
US11342320B2 (en) * 2017-12-29 2022-05-24 Intel Corporation Microelectronic assemblies
CN116169110A (zh) * 2018-02-24 2023-05-26 华为技术有限公司 一种芯片及封装方法
US10742217B2 (en) 2018-04-12 2020-08-11 Apple Inc. Systems and methods for implementing a scalable system
US10622321B2 (en) * 2018-05-30 2020-04-14 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor structures and methods of forming the same
US20200027728A1 (en) * 2018-07-23 2020-01-23 Intel Corporation Substrate package with glass dielectric
KR102560697B1 (ko) 2018-07-31 2023-07-27 삼성전자주식회사 인터포저를 가지는 반도체 패키지
US11088124B2 (en) * 2018-08-14 2021-08-10 Taiwan Semiconductor Manufacturing Company, Ltd. Package and manufacturing method thereof
US10756058B2 (en) * 2018-08-29 2020-08-25 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor package and manufacturing method thereof
CN109300882A (zh) * 2018-09-20 2019-02-01 蔡亲佳 堆叠嵌入式封装结构及其制作方法
US10700041B2 (en) * 2018-09-21 2020-06-30 Facebook Technologies, Llc Stacking of three-dimensional circuits including through-silicon-vias
US11152333B2 (en) * 2018-10-19 2021-10-19 Micron Technology, Inc. Semiconductor device packages with enhanced heat management and related systems
KR102615197B1 (ko) * 2018-11-23 2023-12-18 삼성전자주식회사 반도체 패키지
KR102632367B1 (ko) * 2018-12-04 2024-02-02 삼성전기주식회사 반도체 패키지
US11195823B2 (en) * 2019-02-01 2021-12-07 Nanya Technology Corporation Semiconductor package and manufacturing method thereof
US11798865B2 (en) 2019-03-04 2023-10-24 Intel Corporation Nested architectures for enhanced heterogeneous integration
US11164818B2 (en) * 2019-03-25 2021-11-02 Intel Corporation Inorganic-based embedded-die layers for modular semiconductive devices
US12142567B2 (en) * 2019-04-17 2024-11-12 Intel Corporation Coreless architecture and processing strategy for EMIB-based substrates with high accuracy and high density
CN111883505A (zh) * 2019-05-03 2020-11-03 矽品精密工业股份有限公司 电子封装件及其承载基板与制法
CN111883506B (zh) * 2019-05-03 2022-09-06 矽品精密工业股份有限公司 电子封装件及其承载基板与制法
TWI698966B (zh) * 2019-05-14 2020-07-11 矽品精密工業股份有限公司 電子封裝件及其製法
US11133282B2 (en) 2019-05-31 2021-09-28 Taiwan Semiconductor Manufacturing Company, Ltd. COWOS structures and methods forming same
US11735533B2 (en) * 2019-06-11 2023-08-22 Intel Corporation Heterogeneous nested interposer package for IC chips
US11387177B2 (en) * 2019-06-17 2022-07-12 Taiwan Semiconductor Manufacturing Company Ltd. Package structure and method for forming the same
US11056453B2 (en) 2019-06-18 2021-07-06 Deca Technologies Usa, Inc. Stackable fully molded semiconductor structure with vertical interconnects
US11133258B2 (en) * 2019-07-17 2021-09-28 Taiwan Semiconductor Manufacturing Company, Ltd. Package with bridge die for interconnection and method forming same
US10957650B2 (en) 2019-08-21 2021-03-23 International Business Machines Corporation Bridge support structure
US11784091B2 (en) * 2019-08-30 2023-10-10 Taiwan Semiconductor Manufacturing Co., Ltd. Structure and formation method of chip package with fan-out feature
CN112652608A (zh) * 2019-10-09 2021-04-13 财团法人工业技术研究院 多芯片封装件及其制造方法
US11094637B2 (en) 2019-11-06 2021-08-17 International Business Machines Corporation Multi-chip package structures having embedded chip interconnect bridges and fan-out redistribution layers
US12021031B2 (en) 2019-11-27 2024-06-25 Mediatek Inc. Semiconductor package structure
US11257763B2 (en) * 2019-12-03 2022-02-22 Advanced Semiconductor Engineering, Inc. Electronic device package and method for manufacturing the same
KR102741172B1 (ko) * 2019-12-06 2024-12-11 삼성전자주식회사 테스트 범프들을 포함하는 반도체 패키지
TWI795700B (zh) * 2019-12-20 2023-03-11 台灣積體電路製造股份有限公司 積體電路封裝及其形成方法
US11735572B2 (en) * 2019-12-20 2023-08-22 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit package and method forming same
US12261124B2 (en) * 2019-12-23 2025-03-25 Intel Corporation Embedded die architecture and method of making
US11791275B2 (en) * 2019-12-27 2023-10-17 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device and method of manufacturing
US11515173B2 (en) * 2019-12-27 2022-11-29 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor devices and methods of manufacturing
CN113053759A (zh) 2019-12-27 2021-06-29 台湾积体电路制造股份有限公司 制造半导体器件的方法
CN113053758A (zh) 2019-12-27 2021-06-29 台湾积体电路制造股份有限公司 半导体器件的制造方法
US11309246B2 (en) 2020-02-05 2022-04-19 Apple Inc. High density 3D interconnect configuration
KR102752683B1 (ko) 2020-02-28 2025-01-10 삼성전자주식회사 반도체 패키지
US11901248B2 (en) 2020-03-27 2024-02-13 Intel Corporation Embedded die architecture and method of making
US11670596B2 (en) * 2020-04-07 2023-06-06 Mediatek Inc. Semiconductor package structure
CN113571496B (zh) * 2020-04-29 2025-05-27 财团法人工业技术研究院 多芯片封装件及其制造方法
US11955448B2 (en) * 2020-05-21 2024-04-09 Intel Corporation Architecture to manage FLI bump height delta and reliability needs for mixed EMIB pitches
US11296032B2 (en) * 2020-05-28 2022-04-05 Taiwan Semiconductor Manufacturing Company Limited Silicon interposer including through-silicon via structures with enhanced overlay tolerance and methods of forming the same
CN115552577A (zh) * 2020-07-27 2022-12-30 广东省科学院半导体研究所 芯片精细线路扇出封装结构及其制作方法
US11605595B2 (en) * 2020-08-14 2023-03-14 Qualcomm Incorporated Packages with local high-density routing region embedded within an insulating layer
US11532582B2 (en) * 2020-08-25 2022-12-20 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor device package and method of manufacture
TWI778406B (zh) * 2020-08-26 2022-09-21 矽品精密工業股份有限公司 電子封裝件及其製法
TWI733569B (zh) * 2020-08-27 2021-07-11 矽品精密工業股份有限公司 電子封裝件及其製法
US11728273B2 (en) 2020-09-04 2023-08-15 Adeia Semiconductor Bonding Technologies Inc. Bonded structure with interconnect structure
US11764177B2 (en) 2020-09-04 2023-09-19 Adeia Semiconductor Bonding Technologies Inc. Bonded structure with interconnect structure
CN112349664B (zh) * 2020-10-23 2024-05-03 浙江集迈科微电子有限公司 模组液冷散热结构及其制造方法
KR102907016B1 (ko) * 2020-10-29 2026-01-05 삼성전자주식회사 반도체 패키지
US12355000B2 (en) 2020-11-10 2025-07-08 Qualcomm Incorporated Package comprising a substrate and a high-density interconnect integrated device
US11482497B2 (en) * 2021-01-14 2022-10-25 Taiwan Semiconductor Manufacturing Company, Ltd. Package structure including a first die and a second die and a bridge die and method of forming the package structure
US12469811B2 (en) 2021-03-26 2025-11-11 Qualcomm Incorporated Package comprising wire bonds coupled to integrated devices
KR20220151989A (ko) * 2021-05-07 2022-11-15 삼성전자주식회사 반도체 패키지
US20220375838A1 (en) * 2021-05-24 2022-11-24 Qualcomm Incorporated Package comprising integrated devices coupled through a bridge
US11769712B2 (en) * 2021-05-28 2023-09-26 Advanced Semiconductor Engineering, Inc. Semiconductor package structure and method for manufacturing the same
US11616003B2 (en) * 2021-07-01 2023-03-28 Deca Technologies Usa, Inc. Stackable fully molded semiconductor structure with through silicon via (TSV) vertical interconnects
US11728248B2 (en) 2021-07-01 2023-08-15 Deca Technologies Usa, Inc. Fully molded semiconductor structure with through silicon via (TSV) vertical interconnects
WO2023010574A1 (zh) * 2021-08-06 2023-02-09 华为技术有限公司 芯片封装结构及其封装方法、电子设备
US20230057113A1 (en) * 2021-08-19 2023-02-23 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device, package structure and method of fabricating the same
US20230092903A1 (en) * 2021-09-21 2023-03-23 Intel Corporation Methods and apparatus to embed host dies in a substrate
US11982853B2 (en) 2021-10-01 2024-05-14 Advanced Semiconductor Engineering, Inc. Optoelectronic package and method of manufacturing the same
US20230115073A1 (en) * 2021-10-12 2023-04-13 Samsung Electronics Co., Ltd. Semiconductor package
US20230116326A1 (en) * 2021-10-13 2023-04-13 Mediatek Inc. Semiconductor package with tsv die
CN114050145A (zh) * 2021-10-25 2022-02-15 日月光半导体制造股份有限公司 半导体封装结构及其制造方法
JP2023069390A (ja) * 2021-11-05 2023-05-18 イビデン株式会社 配線基板
CN114284242A (zh) * 2021-11-30 2022-04-05 日月光半导体制造股份有限公司 半导体封装装置及其制造方法
CN114203691B (zh) * 2021-12-14 2025-09-02 华进半导体封装先导技术研发中心有限公司 一种多芯片高密度互连封装结构及其制作方法
US12424560B2 (en) * 2021-12-14 2025-09-23 Advanced Micro Devices, Inc. Semiconductor chip device
US11887928B2 (en) 2021-12-17 2024-01-30 Advanced Semiconductor Engineering, Inc. Package structure with interposer encapsulated by an encapsulant
CN114420667B (zh) * 2022-01-24 2025-12-16 无锡中微高科电子有限公司 高密度基板结构及其加工方法
US20230260896A1 (en) * 2022-02-17 2023-08-17 Taiwan Semiconductor Manufacturing Co., Ltd. Integrated circuit package and method
US20230369289A1 (en) * 2022-05-12 2023-11-16 Intel Corporation Die stacking package architecture for high-speed input/output with through-dielectric vias
US20230395445A1 (en) * 2022-06-06 2023-12-07 Intel Corporation Glass core architectures with dielectric buffer layer between glass core and metal vias and pads
US12156336B2 (en) 2022-07-01 2024-11-26 Advanced Semiconductor Engineering, Inc. Electronic device
US20240063127A1 (en) * 2022-08-16 2024-02-22 Intel Corporation Conformable die bond film (dbf) in glass cavity
US20240071778A1 (en) * 2022-08-31 2024-02-29 Microsoft Technology Licensing, Llc Semiconductor interconnect bridge packaging
CN119768918A (zh) * 2022-09-09 2025-04-04 超极存储器股份有限公司 Ic桥、ic模块及ic模块的制造方法
CN115274475B (zh) * 2022-09-27 2022-12-16 江苏芯德半导体科技有限公司 一种具有高密度连接层的芯片封装方法及其芯片封装结构
US20240113073A1 (en) * 2022-09-29 2024-04-04 Intel Corporation Side of a die that is coplanar with a side of a molding
US20230028475A1 (en) * 2022-09-30 2023-01-26 Ankireddy Nalamalpu Package io escape routing on a disaggregated shoreline
CN115763281B (zh) * 2022-11-24 2024-08-16 海光集成电路设计(北京)有限公司 一种扇出式芯片封装方法及扇出式芯片封装结构
CN115966510A (zh) * 2022-11-25 2023-04-14 天津津航计算技术研究所 一种采用rdl技术降低封装基板层数的集成方法
CN116053232A (zh) * 2022-12-20 2023-05-02 成都海光集成电路设计有限公司 一种电子封装、电子封装的制作方法及电子设备
US12500197B2 (en) 2022-12-23 2025-12-16 Deca Technologies Usa, Inc. Encapsulant-defined land grid array (LGA) package and method for making the same
WO2024215163A1 (ko) * 2023-04-13 2024-10-17 엘지이노텍 주식회사 회로 기판 및 이를 포함하는 반도체 패키지
CN116613154B (zh) * 2023-07-20 2023-09-19 盛合晶微半导体(江阴)有限公司 改善电源信号传输的2.5d封装结构及其制备方法
CN117116910B (zh) * 2023-10-24 2024-01-26 华进半导体封装先导技术研发中心有限公司 一种桥连封装结构及其形成方法
US12424450B2 (en) 2023-11-22 2025-09-23 Deca Technologies Usa, Inc. Embedded component interposer or substrate comprising displacement compensation traces (DCTs) and method of making the same
US20250208204A1 (en) * 2023-12-22 2025-06-26 Intel Corporation Double-sided integrated circuit package apparatus and related methods
US12500198B2 (en) 2024-03-01 2025-12-16 Deca Technologies Usa, Inc. Quad flat no-lead (QFN) package with tie bars and direct contact interconnect build-up structure and method for making the same
US20250385186A1 (en) * 2024-06-12 2025-12-18 Deca Technologies Usa, Inc. Molded bridge with vertical interconnects and method of making the same
US20260011574A1 (en) * 2024-07-03 2026-01-08 Deca Technologies Usa, Inc. Interconnect substrate and method of making

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4581768B2 (ja) * 2005-03-16 2010-11-17 ソニー株式会社 半導体装置の製造方法
US7838337B2 (en) * 2008-12-01 2010-11-23 Stats Chippac, Ltd. Semiconductor device and method of forming an interposer package with through silicon vias
JP5715334B2 (ja) * 2009-10-15 2015-05-07 ルネサスエレクトロニクス株式会社 半導体装置
US8822281B2 (en) 2010-02-23 2014-09-02 Stats Chippac, Ltd. Semiconductor device and method of forming TMV and TSV in WLCSP using same carrier
KR101710178B1 (ko) * 2010-06-29 2017-02-24 삼성전자 주식회사 임베디이드 칩 온 칩 패키지 및 이를 포함하는 패키지 온 패키지
TWI418269B (zh) 2010-12-14 2013-12-01 欣興電子股份有限公司 嵌埋穿孔中介層之封裝基板及其製法
US8736065B2 (en) * 2010-12-22 2014-05-27 Intel Corporation Multi-chip package having a substrate with a plurality of vertically embedded die and a process of forming the same
US8883561B2 (en) 2011-04-30 2014-11-11 Stats Chippac, Ltd. Semiconductor device and method of embedding TSV semiconductor die within encapsulant with TMV for vertical interconnect in POP
TWI476888B (zh) 2011-10-31 2015-03-11 欣興電子股份有限公司 嵌埋穿孔中介層之封裝基板及其製法
WO2013172814A1 (en) * 2012-05-14 2013-11-21 Intel Corporation Microelectronic package utilizing multiple bumpless build-up structures and through-silicon vias
TWI503928B (zh) 2012-09-10 2015-10-11 矽品精密工業股份有限公司 半導體封裝件及其製法與中介板結構
US8872349B2 (en) * 2012-09-11 2014-10-28 Intel Corporation Bridge interconnect with air gap in package assembly
US8946900B2 (en) 2012-10-31 2015-02-03 Intel Corporation X-line routing for dense multi-chip-package interconnects
JP2014236187A (ja) * 2013-06-05 2014-12-15 イビデン株式会社 配線板及びその製造方法
TWI635585B (zh) 2013-07-10 2018-09-11 矽品精密工業股份有限公司 半導體封裝件及其製法
US9147638B2 (en) * 2013-07-25 2015-09-29 Intel Corporation Interconnect structures for embedded bridge
KR20150135611A (ko) 2014-05-22 2015-12-03 에스케이하이닉스 주식회사 멀티 칩 패키지 및 제조 방법
US9542522B2 (en) * 2014-09-19 2017-01-10 Intel Corporation Interconnect routing configurations and associated techniques
US9418965B1 (en) * 2014-10-27 2016-08-16 Altera Corporation Embedded interposer with through-hole vias
US9595496B2 (en) * 2014-11-07 2017-03-14 Qualcomm Incorporated Integrated device package comprising silicon bridge in an encapsulation layer
US20160141234A1 (en) 2014-11-17 2016-05-19 Qualcomm Incorporated Integrated device package comprising silicon bridge in photo imageable layer
TWI623067B (zh) * 2015-03-17 2018-05-01 聯發科技股份有限公司 半導體封裝、半導體封裝結構以及制造半導體封裝的方法
US10163856B2 (en) * 2015-10-30 2018-12-25 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked integrated circuit structure and method of forming
TWM521807U (zh) 2016-01-29 2016-05-11 群匯管理顧問有限公司 封裝結構及其中介板
US9831148B2 (en) * 2016-03-11 2017-11-28 Taiwan Semiconductor Manufacturing Company, Ltd. Integrated fan-out package including voltage regulators and methods forming same

Cited By (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI835796B (zh) * 2018-05-24 2024-03-21 成真股份有限公司 使用標準商業化可編程邏輯ic晶片之邏輯驅動器
US11676941B2 (en) 2018-12-07 2023-06-13 Amkor Technology Singapore Holding Pte. Ltd. Semiconductor package and fabricating method thereof
TWI862101B (zh) * 2018-12-07 2024-11-11 新加坡商安靠科技新加坡控股私人有限公司 半導體封裝和其製造方法
TWI815521B (zh) * 2018-12-07 2023-09-11 美商艾馬克科技公司 半導體封裝和其製造方法
TWI770440B (zh) * 2018-12-07 2022-07-11 美商艾馬克科技公司 半導體封裝和其製造方法
US11488906B2 (en) 2019-01-24 2022-11-01 Samsung Electro-Mechanics Co., Ltd. Bridge embedded interposer, and package substrate and semiconductor package comprising the same
TWI793360B (zh) * 2019-01-24 2023-02-21 南韓商三星電機股份有限公司 橋接件內埋中介物以及包含其的封裝基底和半導體封裝
TWI791818B (zh) * 2019-02-15 2023-02-11 南韓商三星電子股份有限公司 半導體封裝
US11424190B2 (en) 2019-10-09 2022-08-23 Industrial Technology Research Institute Multi-chip package and manufacture method thereof
TWI734455B (zh) * 2019-10-09 2021-07-21 財團法人工業技術研究院 多晶片封裝件及其製造方法
US11688693B2 (en) 2019-10-29 2023-06-27 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor packages and method of manufacture
US12424562B2 (en) 2019-10-29 2025-09-23 Taiwan Semiconductor Manufacturing Co., Ltd. Three-dimensional (3D) package
TWI753623B (zh) * 2019-10-29 2022-01-21 台灣積體電路製造股份有限公司 半導體封裝件及製造方法
US11894312B2 (en) 2019-10-29 2024-02-06 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor packages and method of manufacture
TWI867105B (zh) * 2019-12-11 2024-12-21 南韓商三星電子股份有限公司 半導體封裝
US12469775B2 (en) 2019-12-11 2025-11-11 Samsung Electronics Co., Ltd. Semiconductor package including substrate having a dummy pattern between pads
TWI827899B (zh) * 2020-05-28 2024-01-01 台灣積體電路製造股份有限公司 扇出型矽中介物、晶片封裝結構及其形成方法
TWI879914B (zh) * 2020-08-07 2025-04-11 南韓商三星電子股份有限公司 半導體封裝以及其製造方法
US12334445B2 (en) 2020-08-07 2025-06-17 Samsung Electronics Co., Ltd. Method of fabricating a semiconductor package
US12002778B2 (en) 2021-01-13 2024-06-04 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor packages and methods of forming the same
US11735544B2 (en) 2021-01-13 2023-08-22 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor packages with stacked dies and methods of forming the same
TWI793618B (zh) * 2021-05-26 2023-02-21 威盛電子股份有限公司 電子封裝體及其製作方法
CN113257786A (zh) * 2021-06-17 2021-08-13 浙江集迈科微电子有限公司 用于射频传输的多层布线转接板及其制备方法
CN113257786B (zh) * 2021-06-17 2021-11-02 浙江集迈科微电子有限公司 用于射频传输的多层布线转接板及其制备方法

Also Published As

Publication number Publication date
CN111769093A (zh) 2020-10-13
US20180102311A1 (en) 2018-04-12
CN111769093B (zh) 2024-12-10
US20210050327A1 (en) 2021-02-18
US20240178189A1 (en) 2024-05-30
CN107919343A (zh) 2018-04-17
TWI631670B (zh) 2018-08-01
US10833052B2 (en) 2020-11-10
US11901334B2 (en) 2024-02-13

Similar Documents

Publication Publication Date Title
TWI631670B (zh) 使用埋入式架橋矽穿通孔內連件的半導體封裝
US12142560B2 (en) Semiconductor packages and methods of forming same
CN112750810B (zh) 半导体封装件及制造方法
US11164754B2 (en) Fan-out packages and methods of forming the same
CN110970312B (zh) 封装件及其形成方法
TWI803310B (zh) 積體電路元件和其形成方法
TWI642156B (zh) 採用成型中介層的晶圓級封裝
TW202046457A (zh) 封裝體及其形成方法
TW201924014A (zh) 半導體封裝及其形成方法
CN112018061B (zh) 半导体器件和形成半导体器件方法
KR102697169B1 (ko) 반도체 패키지 및 제조 방법
TW202105629A (zh) 封裝元件及封裝方法
CN105895623A (zh) 用于半导体封装件的衬底设计及其形成方法
KR20220102541A (ko) 반도체 패키지 및 이를 형성하는 방법
US20240379535A1 (en) Semiconductor packages and methods of forming same
TWI742749B (zh) 封裝結構及其形成方法
KR20250058731A (ko) 집적 회로 패키지 및 이를 형성하는 방법
TWI868702B (zh) 半導體結構及其形成方法