TW201801078A - 用於鐵電記憶體之基於電荷鏡之感測 - Google Patents
用於鐵電記憶體之基於電荷鏡之感測Info
- Publication number
- TW201801078A TW201801078A TW106116854A TW106116854A TW201801078A TW 201801078 A TW201801078 A TW 201801078A TW 106116854 A TW106116854 A TW 106116854A TW 106116854 A TW106116854 A TW 106116854A TW 201801078 A TW201801078 A TW 201801078A
- Authority
- TW
- Taiwan
- Prior art keywords
- charge
- voltage
- capacitor
- mirror
- memory unit
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims abstract description 225
- 230000003321 amplification Effects 0.000 claims abstract description 102
- 238000003199 nucleic acid amplification method Methods 0.000 claims abstract description 102
- 238000000034 method Methods 0.000 claims abstract description 32
- 239000000284 extract Substances 0.000 claims abstract description 11
- 238000004891 communication Methods 0.000 claims description 88
- 238000002955 isolation Methods 0.000 claims description 34
- 230000003213 activating effect Effects 0.000 claims description 11
- 230000003071 parasitic effect Effects 0.000 claims description 10
- 238000000605 extraction Methods 0.000 claims description 4
- 230000010287 polarization Effects 0.000 abstract description 15
- 238000012546 transfer Methods 0.000 abstract description 5
- 230000034964 establishment of cell polarity Effects 0.000 abstract description 2
- 230000006870 function Effects 0.000 description 15
- 239000000463 material Substances 0.000 description 15
- 238000010586 diagram Methods 0.000 description 14
- 230000002093 peripheral effect Effects 0.000 description 13
- 230000008859 change Effects 0.000 description 9
- 230000004044 response Effects 0.000 description 9
- 239000000758 substrate Substances 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 6
- 230000003287 optical effect Effects 0.000 description 5
- 239000004020 conductor Substances 0.000 description 3
- 238000013461 design Methods 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 229910052710 silicon Inorganic materials 0.000 description 3
- 239000010703 silicon Substances 0.000 description 3
- 238000009825 accumulation Methods 0.000 description 2
- 230000004913 activation Effects 0.000 description 2
- 238000003491 array Methods 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 238000007599 discharging Methods 0.000 description 2
- 239000000835 fiber Substances 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 229910052451 lead zirconate titanate Inorganic materials 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 229910002601 GaN Inorganic materials 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- JMASRVWKEDWRBT-UHFFFAOYSA-N Gallium nitride Chemical compound [Ga]#N JMASRVWKEDWRBT-UHFFFAOYSA-N 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 1
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910052785 arsenic Inorganic materials 0.000 description 1
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 1
- 229910002113 barium titanate Inorganic materials 0.000 description 1
- JRPBQTZRNDNNOP-UHFFFAOYSA-N barium titanate Chemical compound [Ba+2].[Ba+2].[O-][Ti]([O-])([O-])[O-] JRPBQTZRNDNNOP-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052797 bismuth Inorganic materials 0.000 description 1
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000013626 chemical specie Substances 0.000 description 1
- 238000004590 computer program Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000009849 deactivation Effects 0.000 description 1
- 230000001066 destructive effect Effects 0.000 description 1
- NKZSPGSOXYXWQA-UHFFFAOYSA-N dioxido(oxo)titanium;lead(2+) Chemical compound [Pb+2].[O-][Ti]([O-])=O NKZSPGSOXYXWQA-UHFFFAOYSA-N 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 239000010931 gold Substances 0.000 description 1
- 230000020169 heat generation Effects 0.000 description 1
- 230000036039 immunity Effects 0.000 description 1
- 230000000977 initiatory effect Effects 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- HFGPZNIAWCZYJU-UHFFFAOYSA-N lead zirconate titanate Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ti+4].[Zr+4].[Pb+2] HFGPZNIAWCZYJU-UHFFFAOYSA-N 0.000 description 1
- 230000006386 memory function Effects 0.000 description 1
- 229910001092 metal group alloy Inorganic materials 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 230000002441 reversible effect Effects 0.000 description 1
- 229910052594 sapphire Inorganic materials 0.000 description 1
- 239000010980 sapphire Substances 0.000 description 1
- 238000005549 size reduction Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 1
- 229910052721 tungsten Inorganic materials 0.000 description 1
- 239000010937 tungsten Substances 0.000 description 1
- 238000010977 unit operation Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2273—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/221—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using ferroelectric capacitors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/22—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
- G11C11/225—Auxiliary circuits
- G11C11/2275—Writing or programming circuits or methods
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Semiconductor Memories (AREA)
- Dram (AREA)
Abstract
本發明描述用於一感測方案之方法、系統及裝置,該感測方案提取一或若干鐵電記憶體單元之兩個邏輯狀態之間的全或幾乎全殘餘極化電荷差。該方案採用一電荷鏡來提取一經選擇記憶體單元之該兩個狀態之間的該全電荷差。該電荷鏡可將該記憶體單元極化電荷轉移至一放大電容器。接著,可比較該放大電容器上之信號與一參考電壓以偵測該記憶體單元之該邏輯狀態。
Description
下文大體係關於記憶體裝置且更具體言之係關於用於鐵電記憶體之基於電荷鏡之感測。 記憶體裝置廣泛用於將資訊儲存於各種電子裝置中,諸如電腦、無線通信裝置、相機、數位顯示器及類似物。藉由程式化一記憶體裝置之不同狀態而儲存資訊。例如,二進位裝置具有兩個狀態,其等通常藉由一邏輯「1」或一邏輯「0」表示。在其他系統中,可儲存兩個以上狀態。為存取所儲存之資訊,電子裝置可讀取或感測記憶體裝置中之儲存狀態。為儲存資訊,電子裝置可將狀態寫入(或程式化)於記憶體裝置中。 存在各種類型之記憶體裝置,包含隨機存取記憶體(RAM)、唯讀記憶體(ROM)、動態RAM (DRAM)、同步動態RAM (SDRAM)、鐵電RAM (FeRAM)、磁性RAM (MRAM)、電阻式RAM (RRAM)、快閃記憶體等等。記憶體裝置可係揮發性或非揮發性。非揮發性記憶體(例如,快閃記憶體)可甚至在缺乏一外部電源的情況下儲存資料達延長時段。揮發性記憶體裝置(例如,DRAM)可隨時間丟失其等儲存狀態,除非其等藉由一外部電源週期性刷新。一二進位記憶體裝置可(例如)包含一充電或放電電容器。然而,一充電電容器可透過洩漏電流隨時間變成放電,從而導致儲存資訊之丟失。揮發性記憶體之特定特徵可提供效能優勢,諸如更快之讀取或寫入速度,而非揮發性記憶體之特徵(諸如在無週期性刷新的情況下儲存資料之能力)可係有利的。 FeRAM可使用類似於揮發性記憶體之裝置架構,但可歸因於使用一鐵電電容器作為一儲存裝置而具有非揮發性性質。因此,相較於其他非揮發性及揮發性記憶體裝置,FeRAM裝置可具有改良效能。然而,一些FeRAM感測方案可在判定儲存邏輯狀態時僅提取鐵電電容器之儲存電荷之一部分。此可降低感測操作之可靠性或可限制原本可進行之記憶體單元或陣列大小減小。
交叉參考 本專利申請案主張2016年6月3日申請之Guo等人之標題為「Charge Mirror-Based Sensing for Ferroelectric Memory」之美國專利申請案第15/173,310號之優先權,該案經讓渡給其受讓人。 可使用容許從一記憶體單元之鐵電電容器之一全或幾乎全電荷提取之一方案實現記憶體單元之增加之感測可靠性。一電荷鏡可與一記憶體單元及一感測組件電子連通。在感測期間,電荷可透過電荷鏡從記憶體單元流動至接地。同時,電荷鏡可從一放大電容器提取電荷,即,從記憶體單元提取之電荷可經鏡像至放大電容器。因為從記憶體單元提取之電荷量可取決於記憶體單元之初始儲存之邏輯狀態,故放大電容器上之最終電荷可依據記憶體單元之邏輯狀態而變化。可與放大電容器電子連通之感測組件接著可例如藉由感測放大電容器之所得電壓而判定記憶體單元之邏輯狀態。 一些習知鐵電記憶體感測方案可使用類DRAM電荷共用操作。然而,此等感測方案無法偵測記憶體單元之兩個邏輯狀態之間的全殘餘極化電荷差。此可歸因於記憶體單元與數位線之間的電荷共用,例如,隨著電荷移動至數位線上,數位線之電壓增大,從而限制進一步電荷累積。因此,記憶體單元可以低於其原本可承受之一電壓加偏壓,此可導致一更小讀取窗且可限制單元大小之按比例調整且因此限制潛在晶粒大小減小。 如本文描述,一電荷轉移方案提取兩個邏輯狀態之間的全或實質上全殘餘極化電荷差。感測方案使用一電荷鏡來感測兩個單元狀態之間的單元極化電荷差。在一些實例中,電荷鏡將單元極化電荷轉移至一放大電容器。接著,可比較放大電容器上之信號與一參考電壓以偵測記憶體單元之邏輯狀態。此一方案可不使用其他感測方案所使用之高正電力供應及負電力供應,此可有益於減少電力消耗及晶粒面積。 可以一經升壓之電壓加偏壓於在一些實例中加偏壓於記憶體單元之鐵電電容器且可為多個記憶體單元所共有之單元板極。記憶體單元之數位線可透過一二極體連接之裝置(例如,一n型場效電晶體(FET))偏壓至高於接地之一臨限電壓。在一些實例中,電荷鏡可包含此二極體連接之數位線起始化裝置及一額外電晶體(例如,一n型電晶體),其中可共同連接兩個電晶體之閘極。 電荷鏡可將經提取之極化電荷從記憶體單元傳遞或鏡像至一放大電容器。接著,一感測組件(諸如一感測放大器)可比較信號與一參考信號以產生輸出。在一些實例中,電荷鏡比(例如,自記憶體單元提取之電荷相對於自放大電容器提取之電荷之比)可針對不同晶片架構設計以改良電力使用、晶粒大小及雜訊抗擾性。例如,可基於電荷鏡電晶體之通道寬度之比設定電荷鏡比。亦可設計放大電容器之電容以改良一裝置之效能。在一些實例中,放大電容器可為一介電電容器或可為與將電荷鏡連接至感測組件之一導電線相關聯之一寄生電容。 下文在一記憶體陣列之內容背景中進一步描述上文介紹之本發明之特徵。接著描述用於鐵電記憶體之一基於電荷鏡之感測方案之特定實例。本發明之此等及其他特徵進一步藉由與一基於電荷鏡之感測方案相關之設備圖、系統圖及流程圖繪示且參考其等加以描述。 圖1繪示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性記憶體陣列100。記憶體陣列100亦可被稱為一電子記憶體設備。記憶體陣列100包含可程式化以儲存不同狀態之記憶體單元105。各記憶體單元105可程式化以儲存表示為一邏輯0及一邏輯1之兩個狀態。在一些情況中,記憶體單元105經組態以儲存兩個以上邏輯狀態。一記憶體單元105可包含一電容器來儲存表示可程式化狀態之一電荷;例如,一充電及未充電電容器可分別表示兩個邏輯狀態。記憶體單元105包含具有一鐵電材料之一電容器。鐵電材料具有一自發電極化,即,其等在不存在電場的情況下具有一非零極化。下文論述一鐵電記憶體單元105之一些細節及優勢。一鐵電電容器之電荷之不同位準可表示不同邏輯狀態。 可藉由啟動或選擇適當存取線110及數位線115對記憶體單元105執行操作(諸如讀取及寫入)。存取線110亦可被稱為字線110,且數位線115亦可被稱為位元線115。啟動或選擇一字線110或一數位線115可包含施加一電壓至各自線。字線110及數位線115由導電材料製成。例如,字線110及數位線115可由金屬(諸如銅、鋁、金、鎢等)、金屬合金、簡併摻雜半導體、其他導電材料或類似物製成。根據圖1之實例,記憶體單元105之各列經連接至一單一字線110,且記憶體單元105之各行經連接至一單一數位線115。藉由啟動一個字線110及一個數位線115 (例如,施加一電壓至字線110或數位線115),可在其等之交叉點處存取一單一記憶體單元105。存取記憶體單元105可包含讀取或寫入記憶體單元105。一字線110及數位線115之交叉點可被稱為一記憶體單元之一位址。 在一些架構中,一單元之邏輯儲存裝置(例如,一電容器)可藉由一選擇組件與數位線電隔離。字線110可經連接至選擇組件且可控制該選擇組件。例如,選擇組件可係一電晶體且字線110可經連接至電晶體之閘極。啟動字線110導致一記憶體單元105之電容器與其對應數位線115之間的一電連接或閉合電路。接著,可存取數位線以讀取或寫入記憶體單元105。 可透過一列解碼器120及一行解碼器130控制存取記憶體單元105。在一些實例中,一列解碼器120從記憶體控制器140接收一列位址且基於所接收之列位址啟動適當字線110。列解碼器120亦可被稱為一字線驅動器。類似地,一行解碼器130從記憶體控制器140接收一行位址且啟動適當數位線115。例如,記憶體陣列100可包含多個字線110 (標記為WL_1至WL_M)及多個數位線115 (標記為DL_1至DL_N),其中M及N取決於陣列大小。因此,藉由啟動一字線110及一數位線115 (例如,WL_2及DL_3),可存取在其等交叉點處之記憶體單元105。在一些實例中,可基於接收一位址之列解碼器120或行解碼器130啟動電荷鏡。 在存取之後,可藉由感測組件125讀取或感測一記憶體單元105以判定記憶體單元105之經儲存狀態。例如,在存取記憶體單元105之後,記憶體單元105之鐵電電容器可放電至其對應數位線115上。將鐵電電容器放電可基於加偏壓(或施加一電壓)於鐵電電容器。數位線115可與一電荷鏡(未展示)電子連通。從記憶體單元105提取之電荷可經虛擬接地,但電荷鏡可同時從一第二電容器(例如,一放大電容器)提取一電荷。此一方案可從記憶體單元105提取全電荷。感測組件125可比較放大電容器之所得電壓與一參考電壓(未展示)以便判定記憶體單元105之經儲存狀態。例如,若放大電容器具有高於參考電壓之一電壓,則感測組件125可判定記憶體單元105中之經儲存狀態為一邏輯0且反之亦然。感測組件125可包含各種電晶體或放大器以便偵測且放大信號之間的差,此可被稱為鎖存。記憶體單元105之經偵測邏輯狀態接著可透過行解碼器130輸出作為輸出135。 可藉由啟動相關字線110及數位線115設定或寫入一記憶體單元105。如上文論述,啟動一字線110將記憶體單元105之對應列與其等各自數位線115電連接。藉由在啟動字線110時控制相關數位線115,可寫入一記憶體單元105,即,可將一邏輯值儲存於記憶體單元105中。行解碼器130可接受將寫入至記憶體單元105之資料(例如,輸入135)。可藉由跨鐵電電容器施加一電壓而寫入一鐵電記憶體單元105。在下文中更詳細論述此程序。 在一些實例中,感測一記憶體單元105可使其最初儲存之邏輯狀態降級或損毀,且可執行一回寫操作以重新程式化原始邏輯狀態。在一些實例中,在回寫操作期間,電荷鏡可與記憶體單元105電隔離,且感測組件125輸出可藉由閉合一開關而電連接至數位線115。在下文中更詳細論述此。 一些記憶體架構(諸如DRAM)可隨時間丟失其等儲存狀態,除非其等藉由一外部電源週期性刷新。例如,一充電電容器可透過洩漏電流隨時間變成放電,從而導致經儲存資訊之丟失。此等所謂的揮發性記憶體裝置之刷新速率可係相對高的,例如,對於DRAM之每秒數十個刷新操作,此可導致明顯的電力消耗。隨著記憶體陣列愈來愈大,尤其對於依靠一有限電源(諸如一電池)之行動裝置而言,增大之電力消耗可抑制記憶體陣列之部署或操作(例如,電力供應、熱產生、材料限制等)。如下文論述,鐵電記憶體單元105可具有可導致相對於其他記憶體架構改良之效能之有益性質。電荷鏡感測方案可提取記憶體單元105之全或實質上全電荷,此可實現記憶體單元105之大小之進一步減小且增大其等可靠性。 記憶體控制器140可透過各種組件(諸如列解碼器120、行解碼器130及感測組件125)控制記憶體單元105之操作(例如,讀取、寫入、重寫、刷新等)。記憶體控制器140可產生列及行位址信號以便啟動所要字線110及數位線115。記憶體控制器140亦可例如藉由啟動電荷鏡或閉合回寫開關而產生且控制記憶體陣列100之操作期間所使用之各種電壓電位。一般言之,本文所論述之一經施加電壓之振幅、形狀或持續時間可經調整或變化且可針對用於操作記憶體陣列100之各種操作而不同。此外,可同時存取記憶體陣列100內之一個、多個或所有記憶體單元105;例如,在其中將所有記憶體單元105或一群組記憶體單元105設定至一單一邏輯狀態之一重設操作期間可同時存取記憶體陣列100之多個或所有單元。 圖2繪示根據本發明之各種實施例之包含一記憶體單元105且支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性電路200。電路200包含一記憶體單元105-a、字線110-a、數位線115-a及感測組件125-a,其等分別可為如參考圖1描述之一記憶體單元105、字線110、數位線115及感測組件125之實例。記憶體單元105-a可包含一邏輯儲存組件,諸如具有一第一板極(單元板極230)及一第二板極(單元底部215)之電容器205。單元板極230及單元底部215可透過定位在其等之間的一鐵電材料電容式耦合。單元板極230及單元底部215之定向可在不改變記憶體105-a之操作之情況下翻轉。電路200亦包含選擇組件220及參考225信號。在圖2之實例中,可經由板極線210存取單元板極230且可經由數位線115-a存取單元底部215。如上文描述,可藉由使電容器205充電或放電儲存各種狀態。 可藉由操作在電路200中所表示之各種元件而讀取或感測電容器205之經儲存狀態。電容器205可與數位線115-a電子連通。例如,當撤銷啟動選擇組件220時,電容器205可與數位線115-a隔離,且當啟動選擇組件220時,電容器205可經連接至數位線115-a。啟動選擇組件220可被稱為選擇記憶體單元105-a。在一些情況中,選擇組件220係一電晶體且藉由施加一電壓至電晶體閘極而控制其操作,其中電壓量值大於電晶體之臨限量值。字線110-a可啟動選擇組件220;例如,將施加至字線110-a之一電壓施加至電晶體閘極,從而連接電容器205與數位線115-a。在一替代性實施例中,可切換選擇組件220及電容器205之位置,使得選擇組件220連接在板極線210與單元板極230之間且使得電容器205介於數位線115-a與選擇組件220之另一終端之間。在此實施例中,選擇組件220可透過電容器205保持與數位線115-a電子連通。此組態可與用於讀取及寫入操作之替代時序及偏壓相關聯。 歸因於電容器之板極之間的鐵電材料,且如在下文更詳細論述,電容器205可不在連接至數位線115-a之後放電。在一個方案中,為感測藉由鐵電電容器205儲存之邏輯狀態,字線110-a可經偏壓以選擇記憶體單元105-a且可施加一電壓至板極線210。在一些情況中,數位線115-a透過一電荷鏡(未展示)連接至一虛擬接地。加偏壓於板極線210可導致跨電容器205之一電壓差(例如,板極線210電壓減去數位線115-a電壓)。回應於電壓差,電荷可流動通過電荷鏡(其將所提取之電荷鏡像至一放大電容器)。所提取之電荷之量值可取決於電容器205之初始狀態,例如,究竟初始狀態係儲存一邏輯1或一邏輯0。藉由改變至單元板極230之電壓之記憶體單元105-a之操作可被稱為「移動單元板極」。 感測組件125-a可包含各種電晶體或放大器以偵測且放大信號之差,此可被稱為鎖存。感測組件125-a可包含一感測放大器,其接收且比較一放大電容器之電壓與可為一參考電壓之參考225信號。感測放大器輸出可基於該比較而經驅動至更高(例如,正)或更低(例如,負或接地)供應電壓。例如,若放大電容器具有高於參考225信號之一電壓,則感測放大器輸出可經驅動至一正供應電壓。在一些情況中,感測放大器可另外將放大電容器驅動至供應電壓。感測組件125-a接著可鎖存感測放大器之輸出及/或放大電容器之電壓,其可用於判定記憶體單元105-a中之經儲存狀態(例如,邏輯0)。或者,若放大電容器具有低於參考225信號之一電壓,則感測組件125-a之輸出可經驅動至一負或接地電壓。感測組件125-a可類似地鎖存感測放大器輸出以判定記憶體單元105-a中之經儲存狀態(例如,邏輯1)。記憶體單元105-a之經鎖存邏輯狀態接著可例如透過行解碼器130輸出作為參考圖1之輸出135。 為寫入記憶體單元105-a,可跨電容器205施加一電壓。可使用各種方法。在一個實例中,可透過字線110-a啟動選擇組件220以便將電容器205電連接至數位線115-a。可藉由控制單元板極230之電壓(透過板極線210)及單元底部215之電壓(透過數位線115-a)而跨電容器205施加一電壓。為寫入一邏輯0,單元板極230可為高(即,可施加一正電壓至板極線210)且單元底部215可為低(即,虛擬接地或施加一負電壓至數位線115-a)。執行相反程序來寫入一邏輯1,其中單元板極230為低且單元底部215為高。 圖3A及圖3B使用根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一記憶體單元之磁滯曲線300-a (圖3A)及300-b (圖3B)繪示非線性電性質之實例。磁滯曲線300-a及300-b分別繪示一例示性鐵電記憶體單元寫入及讀取程序。磁滯曲線300描繪依據一電壓差V而變化之儲存於一鐵電電容器(例如,圖2之電容器205)上之電荷Q。 一鐵電材料之特徵為一自發電極化,即,其在不存在電場的情況下維持一非零電極化。例示性鐵電材料包含鈦酸鋇(BaTiO3
)、鈦酸鉛(PbTiO3
)、鋯鈦酸鉛(PZT)及鉍鉭酸(SBT)。本文描述之鐵電電容器可包含此等或其他鐵電材料。一鐵電電容器內之電極化導致鐵電材料之表面處之一淨電荷且透過電容器終端吸引相反電荷。因此,電荷經儲存於鐵電材料與電容器終端之介面處。因為可在不存在一外部施加之電場的情況下相對長時間甚至無限地維持電極化,故相較於(例如)DRAM陣列中所採用之電容器,可顯著減少電荷洩漏。此可降低執行如上文針對一些DRAM架構描述之刷新操作之需要。 可從一電容器之一單一終端之視角瞭解磁滯曲線300。藉由實例,若鐵電材料具有一負極化,則正電荷累積在終端處。同樣地,若鐵電材料具有一正極化,則負電荷累積在終端處。另外,應理解,磁滯曲線300中之電壓表示跨電容器之一電壓差且係方向性的。例如,可藉由施加一正電壓至所述終端(例如,一單元板極230)及使第二終端(例如,一單元底部215)維持於接地(或約零伏特(0 V))而實現一正電壓。可藉由使所述終端維持於接地及施加一正電壓至第二終端而施加一負電壓,即,可施加正電壓以使所述終端負極化。類似地,可施加兩個正電壓、兩個負電壓或正電壓及負電壓之任何組合至適當電容器終端以產生在磁滯曲線300中展示之電壓差。在一些實例中,一記憶體陣列在其操作期間可僅使用正電壓。 如在磁滯曲線300-a中描繪,鐵電材料可使用一零電壓差維持一正或負極化,從而導致兩個可能充電狀態:電荷狀態305及電荷狀態310。根據圖3之實例,電荷狀態305表示一邏輯0且電荷狀態310表示一邏輯1 (可在不失去理解的情況下反轉各自電荷狀態之邏輯值)。 可藉由憑藉施加電壓控制鐵電材料之電極化及因此電容器終端上之電荷而將一邏輯0或1寫入至記憶體單元。例如,跨電容器施加一淨正電壓315導致電荷累積,直至達到電荷狀態305-a。在移除電壓315之後,電荷狀態305-a沿著路徑320直至其達到零電壓下之電荷狀態305。類似地,藉由施加一淨負電壓325寫入電荷狀態310,此導致電荷狀態310-a。在移除負電壓325之後,電荷狀態310-a沿著路徑330直至其達到零電壓下之電荷狀態310。電荷狀態305及電荷狀態310亦可被稱為殘餘極化(Pr)值,即,在移除外部偏壓(例如,電壓)之後餘留之極化(及因此各自電荷)。矯頑電壓係電荷(或極化)為零之電壓。 為讀取或感測鐵電電容器之經儲存狀態,可跨電容器施加一電壓。作為回應,經儲存電荷Q改變,且改變程度取決於初始電荷狀態,即,最終電荷(Q)取決於最初是否儲存電荷狀態305-b或310-b。例如,磁滯曲線300-b繪示兩個可能經儲存電荷狀態305-b及310-b。可跨如參考圖2所論述之電容器施加電壓335。雖然描繪為一正電壓,但電壓335可係負的。回應於電壓335,電荷狀態305-b可沿著路徑340。類似地,若最初儲存電荷狀態310-b,則其沿著路徑345。電荷狀態305-c及310-c之最終位置取決於數個因數,包含特定感測方案及電路。例如,電荷狀態305-c及310-c可在磁滯曲線上共置於電壓355處(雖然其等在圖3中為清楚起見描繪為分離的)。因此,鐵電電容器之電荷改變取決於初始邏輯狀態。即,電荷狀態305-b與305-c之間的電荷差小於電荷狀態310-b與310-c之間的差。歸因於電荷鏡,電荷改變經鏡像(至一乘法因數)至用於感測之一放大電容器。 此一感測方案可使用邏輯狀態之間的全電荷差來感測記憶體單元。例如,對於一邏輯0之電荷改變(其可被稱為記憶體單元之線性電荷改變Qlinear
)可等於量(電荷狀態305-c – 電荷狀態305-b)。對於一邏輯1之電荷改變(QNL
)可等於量(電荷狀態310-c – 電荷狀態310-b)。當電荷狀態305-c及310-c經共置(即,值相等)時,則用於感測之淨電荷為QNL
– Qlinear
= (電荷狀態305-b – 電荷狀態310-b),其等於殘餘極化電荷之兩倍2QPr
。 所施加電壓(電壓335)與所得單元電壓(電壓355)之間的差可等於一電晶體之一臨限電壓。例如,板極線電壓可相對於記憶體單元之偏壓能力(其可表示為電壓355)而升壓。經升壓之板極電壓可考量啟動電荷鏡內之電晶體。即,一些經施加電壓335可用於啟動電荷鏡之電晶體,且為從記憶體單元提取全電荷,可使經施加電壓335升壓以適應跨電荷鏡電晶體之臨限電壓降。 如上文論述,讀取不使用一鐵電電容器之一記憶體單元可使經儲存邏輯狀態降級或損毀。然而,一鐵電記憶體單元可在一讀取操作之後維持初始邏輯狀態。例如,若儲存電荷狀態305-b,則電荷狀態可在一讀取操作期間沿著路徑340至電荷狀態305-c,且在移除電壓335之後,電荷狀態可藉由在相反方向上沿著路徑340而返回至初始電荷狀態305-b。 圖4係根據本發明之各種實施例之包含一記憶體單元105且支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性電路400。電路400包含記憶體單元105-b及感測組件125-b,其等可係參考圖1及圖2之一記憶體單元105及一感測組件125之實例。電路400亦包含參考225-a信號,其可為參考圖2之參考225之一實例。電路400亦包含一電荷鏡405、放大電容器410及虛擬接地415及415-a。 在記憶體單元105-b之一感測操作期間,電荷可透過電荷鏡405從記憶體單元105-b流動(藉由電荷流420表示)至虛擬接地415中。回應於電荷流420,電荷鏡405可使電荷透過電荷鏡405從放大電容器410流動(藉由電荷流425表示)至虛擬接地415-a。例如,在感測操作之前,一初始電荷可經儲存於放大電容器410中,且在感測期間,電荷鏡405從放大電容器410提取電荷。在一些情況中,電荷可在相反方向上流動。 如上文論述,從記憶體單元105-b提取之電荷量可取決於其經儲存邏輯狀態。因此,從放大電容器410提取之電荷量可取決於記憶體單元105-b之經儲存邏輯狀態。放大電容器410之電壓因此可為兩個值之一者。感測組件125-b可比較放大電容器410之電壓與一參考值(例如,參考225-a電壓),且因此可判定記憶體單元105-b之經儲存邏輯狀態。 因此,電路400可包含鐵電記憶體單元105-b、與鐵電記憶體單元105-b電子連通之電荷鏡405及與電荷鏡405電子連通之放大電容器410。可針對一感測操作選擇記憶體單元105-b,且可基於選擇記憶體單元105-b透過電荷鏡405提取儲存於記憶體單元105-b中之一電荷之至少一部分。可基於儲存於記憶體單元105-b中之電荷之部分之提取透過電荷鏡405提取儲存於放大電容器410中之一電荷之一部分。感測組件125-b可比較放大電容器410之一電壓與參考225-a電壓,其中放大電容器410之電壓係基於從放大電容器410提取之電荷之部分。 圖5係根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性電路500。電路500包含記憶體單元105-c、字線110-b、數位線115-b及感測組件125-c,其等係參考圖1、圖2及圖4之一記憶體單元105、字線110、數位線115及一感測組件125之實例。電路500亦包含電容器205-a、板極線210-a、選擇組件220-a及參考225-b電壓,其等可係參考圖2或圖4之一電容器205、板極線210、選擇組件220及參考225之實例。電路500亦包含電荷鏡405-a、放大電容器410-a及虛擬接地415-b及415-c,其等可為參考圖4之一電荷鏡405、放大電容器410及虛擬接地415之實例。放大電容器410-a可為與導電線585相關聯之一介電電容器或一寄生電容。 記憶體單元105-c (其可為一鐵電記憶體單元105)可與電荷鏡405-a電子連通,且放大電容器410-a可與電荷鏡405-a電子連通。電荷鏡405-a可包含經組態以將電荷流從電路500之一個側鏡像至另一側之各種電晶體。電荷鏡405-a包含電晶體505及510,以及導電線520及525。電晶體505可與電晶體510共用其閘極,即,電晶體505及510之閘極可彼此電子連通。因此,電荷鏡405-a可包含一第一電晶體及一第二電晶體,其中共同連接第一電晶體之一閘極及第二電晶體之一閘極。 此外,電晶體505及510之共用閘極可透過導電線525與電晶體505之一第一終端電子連通,該第一終端與數位線115-b電子連通。即,第一電晶體之一第一終端可與記憶體單元105-c電子連通,且第一電晶體之第一終端可與第一電晶體之閘極電子連通。電晶體505之一第二終端可與虛擬接地415-b電子連通,即,第一電晶體之一第二終端可與虛擬接地電子連通。電晶體510可透過導電線585與虛擬接地415-c及放大電容器410-a電子連通。例如,第二電晶體之一第一終端可與放大電容器410-a電子連通,且第二電晶體之一第二終端可與虛擬接地415-c電子連通。 在圖5之實例中,電荷鏡405-a具有一鏡像比530,其為影響藉由電荷鏡405-a鏡像之電荷量之一比例因數。例如,從放大電容器410-a提取之電荷可等於從記憶體單元105-c提取之電荷乘以鏡像比530。鏡像比可為電晶體505及510之通道寬度之一比。換言之,電荷鏡405-a之鏡像比530可基於第一電晶體及第二電晶體之一通道寬度比。例如,電晶體505可具有一通道寬度M,且電晶體510可具有一通道寬度N,且鏡像比可為M:N。藉由改變電晶體通道寬度,可相應地最佳化鏡像比530。在一些情況中,鏡像比530可為2:1。 如提及,電晶體505之第一終端可透過數位線115-b與記憶體單元105-c電子連通。在一些情況中,讀取隔離裝置550 (例如,一開關或電晶體)可與數位線115-b串聯且經定位於記憶體單元105-c與電晶體505之間。即,一第一隔離裝置可經定位於鐵電記憶體單元105-c與電荷鏡405-a之間且與其等電子連通。在一感測操作期間,讀取隔離開關可閉合以將記憶體單元105-c電連接至電荷鏡405-a。在一些實例中,讀取隔離裝置550係一電晶體。例如,其可為一n型電晶體且可藉由施加具有等於或大於電晶體之臨限電壓之一量值之一正電壓而閉合。在一些實例中,可基於接收一列位址之一記憶體控制器140或列解碼器120閉合讀取隔離裝置550。 在一些實例中,電荷鏡405-a亦包含電晶體515,其可與電晶體510及感測組件125-c電子連通且定位於電晶體510與感測組件125-c之間。因此,電晶體515可為定位於感測組件125-c與電荷鏡405-a之間且與其等電子連通之一第二隔離裝置。電晶體515可用作一級聯裝置,其限制跨電晶體505及510之電壓降(跨電晶體之源極及汲極之電壓降Vds
)之間的差。例如,鏡精確度對於提取記憶體單元105-c之全殘餘極化電荷差可係重要的。級聯裝置515可藉由限制電晶體510上之最大Vds
而減小各電晶體之Vds
之間的差,使得最小化電荷鏡誤差。因此,級聯裝置515可為第二隔離裝置且亦可為電荷鏡405-a之一電晶體。在級聯裝置515定位於鏡側(放大電容器410-a側)上且讀取隔離裝置550定位於源極側(記憶體單元105-c側)上的情況下,電荷鏡405-a在所有記憶體單元操作(例如,感測、回寫及程式化)期間可見低電壓。高匹配精確度電晶體(例如,薄氧化物裝置)可用於進一步改良鏡精確度。 電荷鏡405-a可透過導電線585與感測組件125-c電子連通。放大電容器410-a及預充電開關535可與導電線585電子連通。預充電開關535可與一電壓源電子連通且可經操作以在感測操作期間對放大電容器410-a充電。例如,可在選擇記憶體單元105-c之前藉由閉合預充電開關535將放大電容器410-a充電至一初始電壓Vint
。在一些情況中,預充電開關535可為一電晶體,例如,一n型電晶體。 最初,例如在感測期間,可使用板極線210-a施加一電壓至單元板極。字線110-b可為關閉的(即,可撤銷啟動選擇組件220-a且可使電容器205-a與數位線115-b隔離),且數位線115-b經偏壓至高於接地之電晶體505之臨限電壓Vth
。板極線210-a之電壓可相對於從鐵電電容器205-a提取全電荷所需之電壓而升壓,如參考圖3論述。例如,板極線210-a之電壓可為高於最大單元偏壓能力Vcell
之Vth
,使得。 在施加板極電壓之後,可啟動字線110-b以施加一電壓至選擇組件220-a以將電容器205-a電連接至數位線115-b。記憶體單元105-c之電荷透過電荷鏡405-a(其將記憶體105-c之經提取電荷鏡像至放大電容器410-a)之電晶體505流動至虛擬接地415-b。例如,如上文描述,在數位線115-b初始化期間,最初可藉由一正電力供應電壓對放大電容器410-a充電,且電荷鏡405-a可提取放大電容器410-a之經儲存電荷。 所提取之電荷量取決於記憶體單元105-c之初始極化狀態,即,其邏輯狀態。如上文描述, 若使用與讀取偏壓條件相同之電壓極性初始化記憶體單元105-c之邏輯狀態(例如,參考圖3,邏輯0及一正電壓335),則從放大電容器提取之電荷Q1
為, 其中R為鏡像比530且Qlinear
為具有如在圖3中描述之偏壓電壓之記憶體單元105-c之線性電荷改變。 若使用與讀取偏壓條件相反之電壓極性初始化記憶體單元105-c (例如,參考圖3,邏輯1及一正電壓335),則從放大電容器提取之電荷為:, 其中Q2Pr
為兩個單元狀態之間的殘餘極化電荷差(例如,如參考圖3描述之量(電荷狀態305 - 電荷狀態310))。 對於兩個單元狀態,藉由放大電容器可見之電荷差Q為。 因此,感測方案使用兩個邏輯狀態之間的全(或幾乎或實質上全)電荷差。再者,該差可藉由鏡像比530放大,此可進一步改良感測操作。 感測方案可使用虛擬接地415-b及415-c來汲取電荷;因此,在一些情況中,不使用負電力供應,此可與其他感測方案相反。藉由感測組件125-c比較在放大電容器410-a處產生之信號(例如,一電壓)與一參考(例如,參考225-b電壓)以判定且輸出記憶體單元105-c之經儲存邏輯狀態。 在一些實例中,可基於放大電容器之電容C選取鏡像比530,以便達成最佳讀取窗。此一讀取窗之一鏡像比RRW
可藉由以下給定:。 參考225-b電壓可透過參考開關545供應至感測組件125-c。例如,藉由閉合參考開關545,參考225-b電壓可經耦合至感測組件125-c。因此,一參考組件可與感測組件125-c電子連通,其中參考組件包括與一電壓源(諸如參考225-b)電子連通之一節點。 感測組件125-c可使用感測組件供應電壓565及感測組件接地570操作,其等之各者可透過一切換組件連接至感測組件125-c。在一些實例中,感測組件125-c可與其他組件580電子連通,該等組件580可為一電荷鏡405、記憶體單元105或二者。若感測組件125-c在其他組件580中執行一記憶體單元105之一感測操作,則參考開關540可供應參考225-b電壓至感測組件125-c。 可基於記憶體陣列設計之多個態樣設計放大電容器410-a之電容。在一些情況中,電容可為毫微微法拉(fF)之數量級,例如14.5 fF。在一些實例中,電容值可經選取使得初始化電荷(例如,回應於預充電電壓儲存於放大電容器410-a上之電荷)相同於從相反極性之記憶體單元105提取之電荷。例如,針對放大電容器410-a之一給定初始化電壓Vint
,電容C可為, 其中如上文定義Q2
。此可為可感測全電荷(即,產生兩個單元邏輯狀態之間的最大電壓差)之最小電容值。因此,放大電容器410-a之電容可基於從鐵電記憶體單元105-c提取之一電荷、電荷鏡405-a之鏡像比530或放大電容器之一初始化電壓(例如,連接至預充電開關535之電壓)或其等之任何組合。 放大電容器410-a可藉由一專用介電電容器或藉由導電線585之寄生電容實施。寄生電容可取決於實體特性,包含導電線585之尺寸(例如,長度、橫截面)。導電線585之選路可用於設計一特定電容值,例如,其可具有導致一不可忽略電容之一長度。因此,寄生電容器可包含電荷鏡405-a與感測組件125-c之間的導電線585之一寄生電容。 由於感測操作對記憶體單元105-c可係破壞性的,故可在感測之後回寫初始邏輯狀態。在一些情況中,一單獨寫入路徑可用於將感測組件125-c連接至數位線115-b。雖然未展示,但感測組件125-c之一個終端(例如,節點560)可與數位線115-b電子連通。寫入隔離裝置555 (例如,一開關或電晶體)可與感測組件125-c及數位線115-b電子連通且定位於感測組件125-c與數位線115-b之間。因此,一導電路徑可經定位於感測組件125-c與數位線115-b之間且與記憶體單元105-c電子連通,且一隔離裝置可經定位於數位線115-b與感測組件125-c之間的導電路徑中。在回寫操作期間,可啟動寫入隔離裝置555以將感測組件125-c之輸出耦合至數位線115-b。在一些實例中,寫入隔離裝置555可為一電晶體,例如,一n型電晶體。 在回寫操作期間,施加至板極線210-a之電壓可從經升壓之電壓降低至寫入電壓(例如,參考圖3之電壓315)。接著可關閉讀取隔離裝置550以將記憶體單元105-c與電荷鏡405-a隔離。可啟動寫入隔離裝置555以實現從感測組件125-c至記憶體單元105-c之一導電路徑。在一些實例中,可首先寫入一邏輯0。或,可將板極線210偏壓至接地以寫入一邏輯1。此在下文中更詳細論述。 記憶體單元105-c可為複數個記憶體單元105之一者。複數個記憶體單元105之各者可與電荷鏡405-a電子連通。一特定記憶體單元105可透過行開關575連接至電荷鏡405-a (且因此連接至感測組件125-c)。例如,行開關575可經定位於記憶體單元105-c與電荷鏡405-a之間。一行開關575可經定位於各記憶體單元105與電荷鏡405-a之間,例如,行開關575-n可與第n個記憶體單元105相關聯。在一些實施例中,行開關575-n及寫入隔離裝置555可經由開關590而與一虛擬接地電子連通。 圖6繪示根據本發明之各種實施例之用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性時序圖600。時序圖600可表示參考圖5之電路500之操作。如下文論述,時序圖600繪示依據時間而變化之各種電壓以便對一記憶體單元105執行一感測操作。板極線電壓及字線電壓660可分別為參考圖1、圖2、圖4或圖5之施加至一板極線210及字線110之一電壓之實例。數位線電壓650可表示與記憶體單元105電子連通之一數位線115之電壓。放大電容器電壓655可為參考圖4及圖5之一放大電容器410之電壓。亦在圖6中描繪各種開關之狀態(斷開或閉合)。 在步驟605,可對鐵電記憶體單元105之單元板極充電。可閉合讀取隔離開關635,其等可將一電荷鏡405電連接至記憶體單元105及一感測組件125。閉合讀取隔離開關635可包含施加一電壓至參考圖5之讀取隔離裝置550及電晶體515,其中電壓等於或大於讀取隔離裝置550及電晶體515之臨限電壓。 亦在步驟605,可使板極電壓645增加至一非零值。在一些實例中,最終板極電壓645可等於單元偏壓電壓加上與一電晶體相關聯之一臨限電壓,如參考圖3及圖5所論述。因此,可施加一電壓至鐵電記憶體單元105之一鐵電電容器205,其中可在施加電壓至鐵電電容器205之後選擇(步驟610)鐵電記憶體單元105。在一些實例中,數位線電壓650可回應於板極電壓645而增加,此係因為數位線115可經電耦合至記憶體單元105之板極。 步驟605亦可包含對一放大電容器410預充電。例如,可閉合預充電開關625,此可對應於閉合參考圖5之預充電開關535。此可將一電壓源電連接至放大電容器410,從而導致放大電容器電壓655增大。換言之,可施加一電壓至放大電容器410,其中儲存於放大電容器410之電荷基於施加至放大電容器410之電壓。在一些實例中,在步驟605期間,數位線電壓650可安定在電晶體臨限電壓,如在圖5中論述。 在步驟610,基於記憶體單元105之經儲存邏輯狀態,可在放大電容器410中產生一信號。可將預充電開關625置於一斷開狀態中以將放大電容器410與預充電電壓電隔離。可閉合參考開關630以便提供一參考信號至感測組件125。例如,可閉合參考圖5之參考開關545。 亦在步驟610,可施加一電壓至與記憶體單元105電子連通之字線110,如藉由增大字線電壓660而展示。字線電壓660可啟動與記憶體單元105相關聯之一選擇組件220且可將記憶體單元105電連接至數位線115。作為回應,電荷可從記憶體單元105之電容器205流動通過電荷鏡405。歸因於電荷鏡405,從放大電容器410提取電荷。因此,可針對一感測操作選擇一鐵電記憶體單元105,其中鐵電記憶體單元105透過一電荷鏡405與一放大電容器410電子連通,且可基於選擇鐵電記憶體單元105而透過電荷鏡405提取儲存於鐵電記憶體單元105中之一電荷之至少一部分。亦可基於提取儲存於鐵電記憶體單元105中之電荷之部分而透過電荷鏡405提取儲存於放大電容器410中之一電荷之至少一部分。在一些實例中,可在對放大電容器410充電之後選擇鐵電記憶體單元105。 提取之電荷量及因此放大電容器電壓655之減小取決於記憶體單元105之經儲存邏輯狀態。即,從放大電容器410提取之電荷之部分係基於鐵電記憶體單元105之一邏輯狀態。如在圖6中描繪,當儲存一邏輯0時,放大電容器電壓655沿著虛線。若儲存一邏輯1,則放大電容器電壓655沿著相關實線。因為一邏輯1之讀取操作(即,板極充電)導致相較於一邏輯0之較大電荷改變,故對於一經儲存邏輯1從放大電容器410提取之電荷較大,因此,放大電容器電壓655減小至相較於一邏輯0之一較低電壓。在一些實例中,從放大電容器410提取之電荷之部分係基於電荷鏡405之一鏡像比530。 亦展示所得數位線電壓650。實線對應於其對一邏輯1之回應,且虛線展示其對一邏輯0之回應。數位線電壓650之增大可起因於電荷透過電荷鏡405從記憶體單元105移動至虛擬接地415。 在步驟615啟動感測組件125之前,可斷開參考開關630以便將參考電壓源與感測組件125隔離。在步驟615期間,可藉由將感測組件125電連接至一電壓源及一虛擬接地(例如,分別為參考圖5之感測組件供應電壓565及感測組件接地570)而啟動感測組件125。可在步驟615判定記憶體單元105之邏輯狀態。即,可比較放大電容器410之一電壓與一參考225電壓,其中放大電容器410之電壓基於從放大電容器410提取之電荷之部分。在一些情況中,比較放大電容器410之電壓與參考225電壓包含啟動一感測放大器。 在已啟動感測組件125之後,可將板極線電壓645減小至單元偏壓電壓。在一些實例中,其可被減小等於電晶體臨限電壓之一量。另外,可斷開讀取隔離開關635。此可在準備一回寫操作中將記憶體單元105與電荷鏡405電隔離。換言之,斷開讀取隔離開關635可將鐵電記憶體單元105與電荷鏡405電隔離。 在步驟620,經偵測邏輯值可經回寫至記憶體單元105。即,可基於比較放大電容器410之電壓與參考225電壓而對鐵電記憶體單元105執行一回寫操作。可閉合寫入隔離開關640,例如,可啟動寫入隔離裝置555使得在感測組件125之輸出與記憶體單元105之間產生一導電路徑。若隔離裝置555係一電晶體,則此可包含施加等於或大於其臨限電壓之一電壓至隔離裝置555。在一些實例中,閉合寫入隔離開關640可電連接參考圖5之節點560。 在回寫操作期間,數位線115可經偏壓至感測組件125之輸出電壓(例如,參考圖5之節點560),即,若偵測到一邏輯1,則數位線電壓650為高(實線)且若偵測到一邏輯0,則數位線電壓650為低(虛線)。如參考圖3論述,可藉由施加一負電壓至記憶體單元105而寫入一邏輯1。在步驟620偵測到一邏輯1之後,數位線電壓650為高且約等於板極電壓645,且施加至記憶體單元105之淨電壓為零。然而,在步驟620期間,板極線電壓645減小為零,而數位線電壓650保持恆定,此時,施加一負電壓至記憶體單元105且因此程式化一邏輯1。 可藉由施加一正電壓至記憶體單元105而程式化一邏輯0。針對一經感測邏輯0,感測組件125輸出(例如,參考圖5之節點560)為低,且數位線電壓650為低,例如,接地。因為板極線電壓645為高且數位線電壓650為低,故施加一淨正電壓至記憶體單元105,因此回寫一邏輯0。 在回寫操作之後,可再次斷開寫入隔離開關640。例如,可移除施加至寫入隔離裝置555之電壓。數位線115及放大電容器410可採取零電壓,以及字線電壓660。 圖7繪示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性記憶體陣列700。記憶體陣列700可係參考圖1之一記憶體陣列100之一實例。記憶體陣列700包含一記憶體塊705,其包含數位線115-c及字線110-c及其等相關聯記憶體單元105。記憶體陣列700可包含多個記憶體塊705。一字線驅動器710 (其可為參考圖1之一列解碼器120之一實例)與字線110-c電子連通。數位線115-c與數位線選擇器715電子連通。數位線選擇器715可係參考圖5之行開關575至575-n之一實例。記憶體陣列700亦包含一電荷鏡405-b,其可係參考圖4及圖5之一電荷鏡405之一實例。記憶體陣列700亦包含一感測組件125-d,其可係參考圖1、圖2、圖4及圖5之一感測組件125之一實例。 數位線選擇器715可控制哪一數位線115-c及哪一記憶體單元105電連接至感測組件125-d。因此,數位線選擇器715可放置一數位線115-c使之與電荷鏡405-b電子連通。感測組件125-d可與電荷鏡405-b電子連通且可基於電荷鏡405-B而判定記憶體單元105之經儲存邏輯狀態。例如,電荷鏡405-b可包含電晶體及一放大電容器410,如參考圖4及圖5描述,其等可藉由感測組件125-d產生一信號讀取以判定經儲存邏輯狀態。在一些實例中,電荷鏡405-b之一較高鏡像比530可用於減小電容大小,此可減小功率及占用晶粒面積,以及減小歸因於雜訊之損失。 記憶體陣列700可表示一高效能裝置,此係因為各記憶體塊705可經連接至一單一感測組件125。例如,如描繪,感測組件125-d與記憶體塊705電子連通。 因此,記憶體陣列700可包含多個記憶體塊705,其中各記憶體塊包含鐵電記憶體單元之多個列及鐵電記憶體單元之多個行。記憶體陣列700亦可包含多個電荷鏡405,其中各記憶體塊705與至少一個電荷鏡405電子連通。在一些實例中,記憶體塊705之各者之各行包括一共用數位線115,其與至少一個電荷鏡405-b電子連通。在進一步實例中,感測組件125-d可與電荷鏡405-b及複數個級聯裝置電子連通,其中複數個級聯裝置之各者可充當感測組件125-d與複數個電荷鏡之至少一個電荷鏡之間的一開關。 圖8繪示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性記憶體陣列800。記憶體陣列800可係參考圖1及圖7之一記憶體陣列100或700之一實例。記憶體陣列800包含一記憶體塊705-a及705-b,其可係參考圖7之記憶體塊705之一實例。記憶體塊705-a及705-b可與一單一感測組件(諸如感測組件125-e,其可係參考圖1、圖2、圖4、圖5及圖7之一感測組件125之一實例)電子連通。記憶體陣列800亦包含電荷鏡405-c及405-d,其等可係參考圖2、圖4、圖5及圖7之一電荷鏡405之實例。記憶體陣列800包含字線驅動器710-a及710-b及數位線選擇器715-a及715-b,其等可分別為參考圖7之一字線驅動器710及一數位線選擇器715之實例。記憶體陣列亦包含導電線805,其等可將記憶體塊705-b之電荷鏡405-d電連接至感測組件125-e。 記憶體塊705-a包含數位線115-d及字線110-d及其等相關聯記憶體單元105。字線驅動器710-a與字線110-d電子連通,且數位線選擇器715-a與數位線115-d電子連通。記憶體塊705-b包含數位線115-e及字線110-e及其等相關聯記憶體單元105。字線驅動器710-b與字線110-e電子連通,且數位線選擇器715-b與數位線115-e電子連通。 各記憶體塊705具有一電荷鏡405。例如,電荷鏡405-c透過數位線選擇器715-a與塊705-a電子連通,且電荷鏡405-d透過數位線選擇器715-b與塊705-b電子連通。電荷鏡405-c及405-d二者可包含一級聯裝置515,如參考圖5描述。級聯裝置515可充當一塊開關(其可將記憶體塊705-a或705-b電連接至感測組件125-e)。 記憶體塊705-b之電荷鏡405-d可透過導電線805與感測組件125-e電子連通。在一些實例中,導電線805可取代電荷鏡405之放大電容器410。例如,導電線805可具有一寄生電容,其取決於其等之尺寸(包含其等長度),如參考圖5描述。 記憶體陣列800可為一成本敏感裝置之一實例。例如,藉由將多個記憶體塊705與一單一感測組件125相關聯,記憶體陣列800需要更少之感測組件125。雖然使用連接至感測組件125-e之兩個記憶體塊705描繪,但兩個以上記憶體塊可為可能的。 因此,記憶體陣列800可包含複數個記憶體塊705,記憶體塊各包含鐵電記憶體單元之複數個列及鐵電記憶體單元之複數個行。記憶體陣列800亦可包含複數個電荷鏡405,其中複數個記憶體塊705之各者與複數個電荷鏡405之至少一者電子連通。在一些實例中,記憶體塊705之各者之複數個行之各行係與至少一個電荷鏡405電子連通之一共同數位線115。在進一步實例中,記憶體陣列800可包含複數個感測組件125,其中複數個感測組件125之各者與複數個電荷鏡405之至少一者電子連通。記憶體陣列800亦可包含複數個級聯裝置515,其中複數個級聯裝置515之各者包括複數個感測組件125之各者與至少一個電荷鏡405之間的一開關。 圖9展示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一記憶體陣列100-a之一方塊圖900。記憶體陣列100-a可被稱為一電子記憶體設備且包含記憶體控制器140-a及記憶體單元105-d,其等可係參考圖1、圖2、圖4及圖5描述之記憶體控制器140及記憶體單元105之實例。記憶體陣列100-a可係參考圖1、圖5、圖7及圖8之記憶體陣列100、500、700或800之實例。 記憶體控制器140-a可包含偏壓組件910及時序組件915,且可如在圖1至圖4及圖6至圖8中描述般操作記憶體陣列100-a。記憶體控制器140-a可與字線110-f、數位線115-f、感測組件125-f及板極線210-b電子連通,其等可係參考圖1、圖2、圖4、圖5、圖7或圖8描述之字線110、數位線115、感測組件125及板極線210之實例。記憶體控制器140-a可與電荷鏡405-d電子連通,其可係參考圖4、圖5、圖7及圖8之電荷鏡405之一實例。記憶體陣列100-a亦可包含參考組件920及鎖存器925。記憶體陣列100-a之組件可彼此電子連通且可執行參考圖1至圖8描述之功能。在一些情況中,参考组件920、感測組件125-f及鎖存器925可係記憶體控制器140-a之組件。 記憶體控制器140-a可經組態以藉由施加電壓至字線110-f、板極210-b、或數位線115-f而啟動該等各種節點。例如,偏壓組件910可經組態以施加一電壓以操作記憶體單元105-d以讀取或寫入記憶體單元105-d,如上文描述。在一些情況中,記憶體控制器140-a可包含一列解碼器、行解碼器或兩者,如參考圖1描述。此可使記憶體控制器140-a能夠存取一或多個記憶體單元105。偏壓組件910亦可提供電壓至參考組件920以便產生感測組件125-f之一參考信號。另外,偏壓組件910可提供感測組件125-f之操作之電壓電位。偏壓組件910亦可例如藉由啟動開關以將記憶體單元105-d電連接至電荷鏡405-d而提供用於電荷鏡405-d之操作之電壓。 在一些情況中,記憶體控制器140-a可使用時序組件915來執行其操作。例如,時序組件915可控制各種字線選擇或板極偏壓之時序(包含用於切換及電壓施加之時序)以執行本文論述之記憶體功能(諸如讀取及寫入)。例如,時序組件915可施加電壓且控制圖6中描述之開關。在一些情況中,時序組件915可控制偏壓組件910之操作。 參考組件920可包含用來產生感測組件125-f之一參考信號之各種組件。參考組件920可包含經組態以產生一參考信號之電路。在一些情況中,參考組件920可係其他鐵電記憶體單元105。在其他情況中,其可為一電壓源。在一些實例中,參考組件920可經組態以輸出具有在兩個感測電壓之間的一值之一電壓,如參考圖3描述。例如,參考組件920可產生一放大電容器410之兩個所得電壓之間的一電壓。 感測組件125-f可(透過數位線115-f)比較來自記憶體單元105-d之一信號與來自參考組件920之一參考信號。在判定邏輯狀態之後,感測組件接著可將輸出儲存於鎖存器925中,其中該輸出可根據一電子裝置(記憶體陣列100-a係一部分)之操作而使用。記憶體控制器140-a亦可基於經判定邏輯狀態對記憶體單元105-d執行一回寫操作。 因此,記憶體陣列100-a包含一電荷鏡405-d,其可包含透過電荷鏡405-d與鐵電記憶體單元105-d電子連通之一放大電容器410、與放大電容器電子連通之感測組件125-f及記憶體控制器140-a。記憶體控制器140-a可操作以將放大電容器電連接至電荷鏡405-d,施加一電壓至鐵電記憶體單元105-d,將鐵電記憶體單元105-d電連接至電荷鏡405-d,且啟動感測組件125-f。在一些實例中,記憶體控制器140-a可施加一電壓至放大電容器。在一些實例中,將放大電容器電連接至電荷鏡405-d係基於施加電壓至放大電容器。 在一些實例中,記憶體陣列100-a可包含用於將一放大電容器電連接至一電荷鏡405-d之構件。記憶體陣列100-a可包含用於施加一電壓至一鐵電記憶體單元105-d之構件。在一些實例中,記憶體陣列100-a可包含用於將鐵電記憶體單元105-d電連接至電荷鏡405-d之構件。記憶體陣列100-a可包含用於啟動感測組件125-f之構件。在一些實例中,記憶體陣列100-a可包含用於施加一電壓至放大電容器之構件。在一些情況中,將放大電容器電連接至電荷鏡405-d可至少部分基於施加電壓至放大電容器。在一些實例中,用於將一放大電容器電連接至一電荷鏡405-d、施加一電壓至一鐵電記憶體單元105-d、將鐵電記憶體單元105-d電連接至電荷鏡405-d、啟動感測組件125-f或其等之一組合之構件可為或包含記憶體控制器140-a。在一些實例中,用於施加一電壓至放大電容器之構件可為或包含記憶體控制器140-a。 圖10繪示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一系統1000。系統1000包含一裝置1005,其可係或包含用來連接或實體支撐各種組件之一印刷電路板。裝置1005包含一記憶體陣列100-b,其可係如參考圖1、圖5及圖7至圖9描述之記憶體陣列100、100-a、500、700或800之一實例。記憶體陣列100-b可含有記憶體控制器140-b及(若干)記憶體單元105-e,其等可係參考圖1及圖9描述之記憶體控制器140及參考圖1、圖2、圖4、圖5及9描述之記憶體單元105之實例。裝置1005亦可包含一處理器1010、BIOS組件1015、(若干)周邊組件1020及輸入/輸出控制組件1025。裝置1005之組件可透過匯流排1030彼此電子連通。 處理器1010可經組態以透過記憶體控制器140-b操作記憶體陣列100-b。在一些情況中,處理器1010可執行參考圖1至圖4及圖6至圖9描述之記憶體控制器140之功能。在其他情況中,記憶體控制器140-b可經整合至處理器1010中。處理器1010可係一通用處理器、一數位信號處理器(DSP)、一特定應用積體電路(ASIC)、一場可程式化閘陣列(FPGA)或其他可程式化邏輯裝置、離散閘或電晶體邏輯、離散硬體組件或其可係此等類型之組件之一組合,且處理器1010可執行本文描述之各種功能,包含用於鐵電記憶體之一基於電荷鏡之感測方案。例如,處理器1010可經組態以實行儲存於記憶體陣列100-b中之電腦可讀指令以使裝置1005執行各種功能或任務。 BIOS組件1015可係包含經操作為韌體之一基本輸入/輸出系統(BIOS)之一軟體組件,其可初始化且運行系統1000之各種硬體組件。BIOS組件1015亦可管理處理器1010與各種組件(例如,周邊組件1020、輸入/輸出控制組件1025等)之間的資料流。BIOS組件1015可包含經儲存於唯讀記憶體(ROM)、快閃記憶體或任何其他非揮發性記憶體中之一程式或軟體。 (若干)周邊組件1020可係經整合至裝置1005中之任何輸入或輸出裝置,或此等裝置之一介面。實例可包含磁碟控制器、聲音控制器、圖形控制器、乙太網路控制器、數據機、通用串列匯流排(USB)控制器、一串列或並列埠或周邊卡槽(諸如周邊組件互連件(PCI)或加速圖形埠(AGP)槽)。 輸入/輸出控制組件1025可管理處理器1010與(若干)周邊組件1020、輸入1035裝置或輸出1040裝置之間的資料通信。輸入/輸出控制組件1025亦可管理未經整合至裝置1005中之周邊設備。在一些情況中,輸入/輸出控制組件1025可表示至外部周邊設備之一實體連接或埠。 輸入1035可表示裝置1005外部之一裝置或信號,其提供輸入至裝置1005或裝置1005之組件。此可包含一使用者介面或與其他裝置或其他裝置之間的介面。在一些情況中,輸入1035可係經由(若干)周邊組件1020與裝置1005介接或可藉由輸入/輸出控制組件1025管理之一周邊設備。 輸出1040可表示裝置1005外部之一裝置或信號,其經組態以從裝置1005或裝置1005之組件之任一者接收輸出。輸出1040之實例可包含一顯示器、音訊揚聲器、一印刷裝置、另一處理器或印刷電路板等。在一些情況中,輸出1040可係經由(若干)周邊組件1020與裝置1005介接或可藉由輸入/輸出控制組件1025管理之一周邊設備。 記憶體控制器140-b、裝置1005及記憶體陣列100-b之組件可由經設計以執行其等功能之電路組成。此可包含經組態以執行本文描述之功能之各種電路元件,例如,導電線、電晶體、電容器、電感器、電阻器、放大器或其他作用或非作用元件。 圖11展示根據本發明之各種實施例之繪示用於操作用於鐵電記憶體之一基於電荷鏡之感測方案之一方法1100之一流程圖。方法1100之操作可藉由如參考圖1、圖5、圖7至圖10描述之一記憶體陣列100實施。例如,可藉由如參考圖1、圖8及圖9描述之一記憶體控制器140執行方法1100之操作。在一些實例中,一記憶體控制器140可實行一組碼來控制記憶體陣列100之功能元件以執行下文描述之功能。另外或替代地,記憶體控制器140可使用專用硬體來執行下文描述之功能。 在方塊1105,方法可包含針對一感測操作選擇一鐵電記憶體單元,其中鐵電記憶體單元透過一電荷鏡與一放大電容器電子連通,如參考圖1、圖2及圖4至圖8描述。在某些實例中,可藉由記憶體控制器140執行或促進方塊1105之操作,如參考圖1、圖8及圖9描述。 在方塊1110,方法可包含基於選擇鐵電記憶體單元透過電荷鏡提取儲存於鐵電記憶體單元中之一電荷之至少一部分,如參考圖1至圖6描述。在某些實例中,可藉由記憶體控制器140 (如參考圖1、圖8及圖9描述)以及電荷鏡405 (如參考圖4、圖5及圖6描述)執行或促進方塊1110之操作。 在方塊1115,方法可包含基於儲存於鐵電記憶體單元中之電荷之部分之提取而透過電荷鏡提取儲存於放大電容器中之一電荷之至少一部分,如參考圖1至圖6描述。在一些實例中,從放大電容器提取之電荷之部分係基於鐵電記憶體單元之一邏輯狀態。在一些情況中,從放大電容器提取之電荷之部分係基於電荷鏡之一鏡像比。在某些實例中,可藉由記憶體控制器140 (如參考圖1、圖8及圖9描述)以及電荷鏡405及放大電容器410 (如參考圖4、圖5及圖6描述)執行或促進方塊1115之操作。 在方塊1120,方法可包含比較放大電容器之一電壓與一參考電壓,其中放大電容器之電壓係在從放大電容器提取之電荷之部分上,如參考圖1至圖6描述。在某些實例中,可藉由記憶體控制器140 (如參考圖1、圖8及圖9描述)及感測組件125 (如參考圖1、圖2及圖4至圖9描述)執行或促進方塊1120之操作。 在一些實例中,方法可包含施加一電壓至放大電容器,其中儲存於放大電容器中之電荷係基於施加至放大電容器之電壓,且在對放大電容器充電之後選擇鐵電記憶體單元。方法亦可包含施加一電壓至鐵電記憶體單元之一鐵電電容器。在一些情況中,在施加電壓至鐵電電容器之後選擇鐵電記憶體單元。 方法亦可包含將鐵電記憶體單元與電荷鏡電隔離且基於比較放大電容器之電壓與參考電壓而對鐵電記憶體單元執行一回寫操作。在一些實例中,比較放大電容器之電壓與參考電壓包含啟動一感測放大器。 因此,方法1100可提供用於鐵電記憶體之一基於電荷鏡之感測方案且可為操作一鐵電記憶體單元之一方法。應注意,方法1100描述可能的實施方案,且操作及步驟可經重新配置或以其他方式經修改使得其他實施方案係可能的。 本文之描述提供實例且不限制發明申請專利範圍中陳述之範疇、適用性或實例。在不脫離本發明之範疇的情況下可對所論述之元件之功能及配置進行改變。各種實例可視情況省略、替換或添加各種程序或組件。再者,可在其他實例中組合關於一些實例描述之特徵。 本文陳述之描述以及附圖描述例示性組態且不表示可實施或在發明申請專利範圍之範疇內之所有實例。如本文使用之術語「實例」、「例示性」及「實施例」意謂「充當一實例、例項或圖解」且非「較佳」或「優於其他實例」。實施方式出於提供對所描述技術之理解之目的而包含具體細節。然而,可在不具有此等具體細節之情況下實踐此等技術。在一些例項中,以方塊圖形式展示熟知結構及裝置以避免模糊所描述實例之概念。 在附圖中,類似組件或特徵可具有相同參考標籤。此外,可藉由在參考標籤後加一破折號及區分類似組件之一第二標籤來區分相同類型之各種組件。當在說明書中使用第一參考標籤時,描述可適用於具有相同第一參考標籤之類似組件之任一者,而無關於第二參考標籤。 可使用各種不同科技及技術之任一者來表示本文描述之資訊及信號。例如,可藉由電壓、電流、電磁波、磁場或磁性粒子、光場或光學粒子或其等之任何組合表示可貫穿上文描述引用之資料、指令、命令、資訊、信號、位元、符號及晶片。一些圖式可將信號繪示為一單一信號;然而,一般技術者將理解,信號可表示信號之一匯流排,其中匯流排可具有各種位元寬度。 如本文使用,術語「虛擬接地」係指保持在約零伏特(0 V)之一電壓但不與接地直接連接之一電路之一節點。因此,一虛擬接地之電壓可暫時波動且在穩定狀態返回至約0 V。可使用各種電子電路元件來實施一虛擬接地,諸如由運算放大器及電阻器構成之一分壓器。其他實施方案亦係可能的。「虛擬接地」或「經虛擬接地」意謂連接至約0 V。 術語「電子連通」係指組件之間的一關係,其支援組件之間的電子流。此可包含組件之間的一直接連接或可包含中間組件。電子連通中之組件可係主動交換之電子或信號(例如,在一通電電路中)或可不係主動交換之電子或信號(例如,在一斷電電路中),但可經組態且可操作以在使一電路通電之後交換電子或信號。藉由實例,經由一開關(例如,一電晶體)實體連接之兩個組件電子連通,而不管開關之狀態(即,斷開或閉合)為何。 術語「隔離」係指組件之間的一關係,其中電子當前無法在其等之間流動;若組件之間存在一開路,則其等彼此隔離。例如,藉由一開關實體連接之兩個組件可在開關斷開時彼此隔離。 本文論述之裝置(包含記憶體陣列100)可形成在一半導體基板(諸如矽、鍺、矽鍺合金、砷化鎵、氮化鎵等)上。在一些情況中,基板係一半導體晶圓。在其他情況中,基板可係一絕緣體上覆矽(SOI)基板(諸如玻璃上矽(SOG)或藍寶石上矽(SOP))或另一基板上之半導體材料之磊晶層。可透過使用各種化學物種(包含但不限於磷、硼或砷)摻雜而控制基板或基板之子區域之導電率。可藉由離子植入或藉由任何其他摻雜方法在基板之初始形成或生長期間執行摻雜。 本文論述之一或若干電晶體可表示一場效電晶體(FET)且包括包含一源極、汲極及閘極之一三終端裝置。該等終端可透過導電材料(例如,金屬)連接至其他電子元件。源極及汲極可係導電的且可包括一重度摻雜(例如,簡併)半導體區域。可藉由一輕度摻雜半導體區域或通道分離源極及汲極。若通道係n型(即,多數載子係電子),則FET可被稱為一n型FET。若通道係p型(即,多數載子係電洞),則FET可被稱為一p型FET。通道可藉由一絕緣閘極氧化物封端。可藉由施加一電壓至閘極而控制通道導電率。例如,分別施加一正電壓或一負電壓至一n型FET或一p型FET可導致通道變成導電。當施加大於或等於一電晶體之臨限電壓之一電壓至電晶體閘極時,可「開啟」或「啟動」該電晶體。當施加小於電晶體之臨限電壓之一電壓至電晶體閘極時,可「關閉」或「撤銷啟動」該電晶體。 可使用經設計以執行本文中描述之功能之一通用處理器、一DSP、一ASIC、一FPGA或其他可程式化邏輯裝置、離散閘或電晶體邏輯、離散硬體組件或其等之任何組合而實施或執行結合本文之揭示內容描述之各種闡釋性方塊、組件及模組。一通用處理器可係一微處理器,但在替代例中,處理器可係任何習知處理器、控制器、微控制器或狀態機。一處理器亦可實施為計算裝置之一組合(例如,一DSP及一微處理器之一組合、多個微處理器、結合一DSP核心之一或多個微處理器或任何其他此組態)。 可在硬體、由一處理器實行之軟體、韌體或其任何組合中實施本文中描述之功能。若在由一處理器實行之軟體中實施,則可將功能作為一或多個指令或碼儲存於一電腦可讀媒體上或經由一電腦可讀媒體傳輸。其他實例及實施方案係在本發明及隨附發明申請專利範圍之範疇內。舉例而言,歸因於軟體之性質,可使用由一處理器實行之軟體、硬體、韌體、硬接線或此等之任意者之組合來實施上文描述之功能。實施功能之特徵亦可實體上定位在各種位置處,包含經分佈使得在不同實體位置處實施功能之部分。再者,如本文中所使用,包含在發明申請專利範圍中,如一物項清單(舉例而言,以諸如「至少一者」或「一或多者」之一片語開始之一物項清單)中使用之「或」指示一包含清單,使得(舉例而言) A、B或C之至少一者之一清單意指A或B或C或AB或AC或BC或ABC (即,A及B及C)。 電腦可讀媒體包含非暫時性電腦儲存媒體及包含促進一電腦程式從一個位置傳輸至另一位置之任何媒體之通信媒體兩者。一非暫時性儲存媒體可為可由一通用或專用電腦存取之任何可用媒體。藉由實例而非限制,非暫時性電腦可讀媒體可包括RAM、ROM、電可擦除可程式化唯讀記憶體(EEPROM)、光碟(CD) ROM或其他光碟儲存器、磁碟儲存器或其他磁性儲存裝置,或可用來以指令或資料結構之形式攜載或儲存所要程式碼構件且可由一通用或專用電腦或一通用或專用處理器存取之任何其他非暫時性媒體。 再者,任何連接被適宜地稱為一電腦可讀媒體。舉例而言,若使用一同軸電纜、光纖纜線、雙絞線、數位用戶線(DSL)或諸如紅外線、無線電及微波之無線科技來從一網站、伺服器或其他遠端源傳輸軟體,則同軸電纜、光纖纜線、雙絞線、數位用戶線(DSL)或諸如紅外線、無線電及微波之無線科技包含在媒體之定義中。如本文中所使用,磁碟及光碟包含CD、雷射光碟、光碟、數位多功能光碟(DVD)、軟碟及藍光光碟,其中磁碟通常磁性地重現資料,而光碟運用雷射光學地重現資料。上文之組合亦包含在電腦可讀媒體之範疇內。 提供本文中之描述以使熟習此項技術者能夠進行或使用本發明。熟習此項技術者將容易明白本發明之各種修改,且本文中定義之通用原理可應用於其他變動而不背離本發明之範疇。因此,本發明不限於本文中描述之實例及設計而應符合與本文中揭示之原理及新穎特徵一致之最寬範疇。
100‧‧‧記憶體陣列
100-a‧‧‧記憶體陣列
100-b‧‧‧記憶體陣列
105‧‧‧記憶體單元
105-a‧‧‧記憶體單元
105-b‧‧‧記憶體單元
105-c‧‧‧記憶體單元
105-d‧‧‧記憶體單元
105-e‧‧‧記憶體單元
110‧‧‧存取線/字線
110-a‧‧‧字線
110-b‧‧‧字線
110-c‧‧‧字線
110-d‧‧‧字線
110-e‧‧‧字線
110-f‧‧‧字線
115‧‧‧數位線/位元線
115-a‧‧‧數位線
115-b‧‧‧數位線
115-c‧‧‧數位線
115-d‧‧‧數位線
115-e‧‧‧數位線
115-f‧‧‧數位線
120‧‧‧列解碼器
125‧‧‧感測組件
125-a‧‧‧感測組件
125-b‧‧‧感測組件
125-c‧‧‧感測組件
125-d‧‧‧感測組件
125-e‧‧‧感測組件
125-f‧‧‧感測組件
130‧‧‧行解碼器
135‧‧‧輸出
140‧‧‧記憶體控制器
140-a‧‧‧記憶體控制器
140-b‧‧‧記憶體控制器
205‧‧‧電容器
205-a‧‧‧電容器
210‧‧‧板極線
210-a‧‧‧板極線
210-b‧‧‧板極線
215‧‧‧單元底部
220‧‧‧選擇組件
220-a‧‧‧選擇組件
225‧‧‧參考
225-a‧‧‧參考
225-b‧‧‧參考
230‧‧‧單元板極
300-a‧‧‧磁滯曲線
300-b‧‧‧磁滯曲線
305‧‧‧電荷狀態
305-a‧‧‧電荷狀態
305-b‧‧‧電荷狀態
305-c‧‧‧電荷狀態
310‧‧‧電荷狀態
310-a‧‧‧電荷狀態
310-b‧‧‧電荷狀態
310-c‧‧‧電荷狀態
315‧‧‧淨正電壓
320‧‧‧路徑
325‧‧‧淨負電壓
330‧‧‧路徑
335‧‧‧電壓
340‧‧‧路徑
345‧‧‧路徑
355‧‧‧電壓
405‧‧‧電荷鏡
405-a‧‧‧電荷鏡
405-b‧‧‧電荷鏡
405-c‧‧‧電荷鏡
405-d‧‧‧電荷鏡
410‧‧‧放大電容器
410-a‧‧‧放大電容器
415‧‧‧虛擬接地
415-a‧‧‧虛擬接地
415-b‧‧‧虛擬接地
415-c‧‧‧虛擬接地
420‧‧‧電荷流
425‧‧‧電荷流
500‧‧‧電路
505‧‧‧電晶體
510‧‧‧電晶體
515‧‧‧電晶體/級聯裝置
520‧‧‧導電線
525‧‧‧導電線
530‧‧‧鏡像比
535‧‧‧預充電開關
540‧‧‧參考開關
545‧‧‧參考開關
550‧‧‧讀取隔離裝置
555‧‧‧寫入隔離裝置
560‧‧‧節點
565‧‧‧感測組件供應電壓
570‧‧‧感測組件接地
575‧‧‧行開關
575-n‧‧‧行開關
580‧‧‧組件
585‧‧‧導電線
590‧‧‧開關
600‧‧‧時序圖
605‧‧‧步驟
610‧‧‧步驟
615‧‧‧步驟
620‧‧‧步驟
625‧‧‧預充電開關
630‧‧‧參考開關
635‧‧‧讀取隔離開關
640‧‧‧寫入隔離開關
645‧‧‧板極電壓
650‧‧‧數位線電壓
655‧‧‧放大電容器電壓
660‧‧‧字線電壓
700‧‧‧記憶體陣列
705‧‧‧記憶體塊
705-a‧‧‧記憶體塊
705-b‧‧‧記憶體塊
710‧‧‧字線驅動器
710-a‧‧‧字線驅動器
710-b‧‧‧字線驅動器
715‧‧‧數位線選擇器
715-a‧‧‧數位線選擇器
715-b‧‧‧數位線選擇器
800‧‧‧記憶體陣列
805‧‧‧導電線
900‧‧‧方塊圖
910‧‧‧偏壓組件
915‧‧‧時序組件
920‧‧‧參考組件
925‧‧‧鎖存器
1000‧‧‧系統
1005‧‧‧裝置
1010‧‧‧處理器
1015‧‧‧基本輸出入系統(BIOS)組件
1020‧‧‧周邊組件
1025‧‧‧輸入/輸出控制組件
1030‧‧‧匯流排
1035‧‧‧輸入
1040‧‧‧輸出
1100‧‧‧方法
1105‧‧‧方塊
1110‧‧‧方塊
1115‧‧‧方塊
1120‧‧‧方塊
100-a‧‧‧記憶體陣列
100-b‧‧‧記憶體陣列
105‧‧‧記憶體單元
105-a‧‧‧記憶體單元
105-b‧‧‧記憶體單元
105-c‧‧‧記憶體單元
105-d‧‧‧記憶體單元
105-e‧‧‧記憶體單元
110‧‧‧存取線/字線
110-a‧‧‧字線
110-b‧‧‧字線
110-c‧‧‧字線
110-d‧‧‧字線
110-e‧‧‧字線
110-f‧‧‧字線
115‧‧‧數位線/位元線
115-a‧‧‧數位線
115-b‧‧‧數位線
115-c‧‧‧數位線
115-d‧‧‧數位線
115-e‧‧‧數位線
115-f‧‧‧數位線
120‧‧‧列解碼器
125‧‧‧感測組件
125-a‧‧‧感測組件
125-b‧‧‧感測組件
125-c‧‧‧感測組件
125-d‧‧‧感測組件
125-e‧‧‧感測組件
125-f‧‧‧感測組件
130‧‧‧行解碼器
135‧‧‧輸出
140‧‧‧記憶體控制器
140-a‧‧‧記憶體控制器
140-b‧‧‧記憶體控制器
205‧‧‧電容器
205-a‧‧‧電容器
210‧‧‧板極線
210-a‧‧‧板極線
210-b‧‧‧板極線
215‧‧‧單元底部
220‧‧‧選擇組件
220-a‧‧‧選擇組件
225‧‧‧參考
225-a‧‧‧參考
225-b‧‧‧參考
230‧‧‧單元板極
300-a‧‧‧磁滯曲線
300-b‧‧‧磁滯曲線
305‧‧‧電荷狀態
305-a‧‧‧電荷狀態
305-b‧‧‧電荷狀態
305-c‧‧‧電荷狀態
310‧‧‧電荷狀態
310-a‧‧‧電荷狀態
310-b‧‧‧電荷狀態
310-c‧‧‧電荷狀態
315‧‧‧淨正電壓
320‧‧‧路徑
325‧‧‧淨負電壓
330‧‧‧路徑
335‧‧‧電壓
340‧‧‧路徑
345‧‧‧路徑
355‧‧‧電壓
405‧‧‧電荷鏡
405-a‧‧‧電荷鏡
405-b‧‧‧電荷鏡
405-c‧‧‧電荷鏡
405-d‧‧‧電荷鏡
410‧‧‧放大電容器
410-a‧‧‧放大電容器
415‧‧‧虛擬接地
415-a‧‧‧虛擬接地
415-b‧‧‧虛擬接地
415-c‧‧‧虛擬接地
420‧‧‧電荷流
425‧‧‧電荷流
500‧‧‧電路
505‧‧‧電晶體
510‧‧‧電晶體
515‧‧‧電晶體/級聯裝置
520‧‧‧導電線
525‧‧‧導電線
530‧‧‧鏡像比
535‧‧‧預充電開關
540‧‧‧參考開關
545‧‧‧參考開關
550‧‧‧讀取隔離裝置
555‧‧‧寫入隔離裝置
560‧‧‧節點
565‧‧‧感測組件供應電壓
570‧‧‧感測組件接地
575‧‧‧行開關
575-n‧‧‧行開關
580‧‧‧組件
585‧‧‧導電線
590‧‧‧開關
600‧‧‧時序圖
605‧‧‧步驟
610‧‧‧步驟
615‧‧‧步驟
620‧‧‧步驟
625‧‧‧預充電開關
630‧‧‧參考開關
635‧‧‧讀取隔離開關
640‧‧‧寫入隔離開關
645‧‧‧板極電壓
650‧‧‧數位線電壓
655‧‧‧放大電容器電壓
660‧‧‧字線電壓
700‧‧‧記憶體陣列
705‧‧‧記憶體塊
705-a‧‧‧記憶體塊
705-b‧‧‧記憶體塊
710‧‧‧字線驅動器
710-a‧‧‧字線驅動器
710-b‧‧‧字線驅動器
715‧‧‧數位線選擇器
715-a‧‧‧數位線選擇器
715-b‧‧‧數位線選擇器
800‧‧‧記憶體陣列
805‧‧‧導電線
900‧‧‧方塊圖
910‧‧‧偏壓組件
915‧‧‧時序組件
920‧‧‧參考組件
925‧‧‧鎖存器
1000‧‧‧系統
1005‧‧‧裝置
1010‧‧‧處理器
1015‧‧‧基本輸出入系統(BIOS)組件
1020‧‧‧周邊組件
1025‧‧‧輸入/輸出控制組件
1030‧‧‧匯流排
1035‧‧‧輸入
1040‧‧‧輸出
1100‧‧‧方法
1105‧‧‧方塊
1110‧‧‧方塊
1115‧‧‧方塊
1120‧‧‧方塊
本文之揭示內容係指且包含下列圖: 圖1繪示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性記憶體陣列; 圖2繪示根據本發明之各種實施例之支援用於一鐵電記憶體單元之一基於電荷鏡之感測方案之一例示性電路; 圖3繪示根據本發明之各種實施例之支援一基於電荷鏡之感測方案之一鐵電記憶體單元之例示性磁滯曲線; 圖4繪示根據本發明之各種實施例之支援用於一鐵電記憶體單元之一基於電荷鏡之感測方案之一例示性電路; 圖5繪示根據本發明之各種實施例之支援用於一鐵電記憶體單元之一基於電荷鏡之感測方案之一例示性電路; 圖6繪示根據本發明之各種實施例之用於一鐵電記憶體單元之一基於電荷鏡之感測方案之一例示性時序圖; 圖7繪示根據本發明之各種實施例之支援用於一鐵電記憶體單元之一基於電荷鏡之感測方案之一例示性記憶體陣列; 圖8繪示根據本發明之各種實施例之支援用於一鐵電記憶體單元之一基於電荷鏡之感測方案之一例示性記憶體陣列; 圖9繪示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之一例示性鐵電記憶體陣列之一方塊圖; 圖10繪示根據本發明之各種實施例之支援用於鐵電記憶體之一基於電荷鏡之感測方案之包含一記憶體陣列之一系統;及 圖11係根據本發明之各種實施例之繪示用於操作用於鐵電記憶體之一基於電荷鏡之感測方案之一方法之一流程圖。
105-c‧‧‧記憶體單元
110-b‧‧‧字線
115-b‧‧‧數位線
125-c‧‧‧感測組件
205-a‧‧‧電容器
210-a‧‧‧板極線
220-a‧‧‧選擇組件
225-b‧‧‧參考
405-a‧‧‧電荷鏡
410-a‧‧‧放大電容器
415-b‧‧‧虛擬接地
415-c‧‧‧虛擬接地
500‧‧‧電路
505‧‧‧電晶體
510‧‧‧電晶體
515‧‧‧電晶體
520‧‧‧導電線
525‧‧‧導電線
530‧‧‧鏡像比
535‧‧‧預充電開關
540‧‧‧參考開關
545‧‧‧參考開關
550‧‧‧讀取隔離裝置
555‧‧‧寫入隔離裝置
560‧‧‧節點
565‧‧‧感測組件供應電壓
570‧‧‧感測組件接地
575‧‧‧行開關
575-n‧‧‧行開關
580‧‧‧組件
585‧‧‧導電線
Claims (27)
- 一種操作一鐵電記憶體單元之方法,其包括: 針對一感測操作選擇該鐵電記憶體單元,其中該鐵電記憶體單元透過一電荷鏡與一放大電容器電子連通; 至少部分基於選擇該鐵電記憶體單元而透過該電荷鏡提取儲存於該鐵電記憶體單元中之一電荷之至少一部分; 至少部分基於儲存於該鐵電記憶體單元中之該電荷之該部分之該提取而透過該電荷鏡提取儲存於該放大電容器中之一電荷之至少一部分;及 比較該放大電容器之一電壓與一參考電壓,其中該放大電容器之該電壓至少部分基於從該放大電容器提取之該電荷之該部分。
- 如請求項1之方法,其進一步包括: 施加一電壓至該放大電容器,其中儲存於該放大電容器中之該電荷至少部分基於施加至該放大電容器之該電壓;及 在對該放大電容器充電之後選擇該鐵電記憶體單元。
- 如請求項1之方法,其進一步包括: 施加一電壓至該鐵電記憶體單元之一鐵電電容器,其中在施加該電壓至該鐵電電容器之後選擇該鐵電記憶體單元。
- 如請求項1之方法,其中從該放大電容器提取之該電荷之該部分至少部分基於該鐵電記憶體單元之一邏輯狀態。
- 如請求項1之方法,其中從該放大電容器提取之該電荷之該部分至少部分基於該電荷鏡之一鏡像比。
- 如請求項1之方法,其進一步包括: 將該鐵電記憶體單元與該電荷鏡電隔離;及 至少部分基於比較該放大電容器之該電壓與該參考電壓而對該鐵電記憶體單元執行一回寫操作。
- 如請求項1之方法,其中比較該放大電容器之該電壓與該參考電壓包括: 啟動一感測放大器。
- 一種電子記憶體設備,其包括: 一鐵電記憶體單元; 一電荷鏡,其與該鐵電記憶體單元電子連通;及 一放大電容器,其與該電荷鏡電子連通。
- 如請求項8之電子記憶體設備,其中該電荷鏡包括: 一第一電晶體及一第二電晶體,其中共同連接該第一電晶體之一閘極及該第二電晶體之一閘極。
- 如請求項9之電子記憶體設備,其中該電荷鏡之一鏡像比至少部分基於該第一電晶體及該第二電晶體之一通道寬度比。
- 如請求項9之電子記憶體設備,其中: 該第一電晶體之一第一終端與該鐵電記憶體單元電子連通; 該第一電晶體之該第一終端與該第一電晶體之該閘極電子連通;及 該第一電晶體之一第二終端與一虛擬接地電子連通。
- 如請求項9之電子記憶體設備,其中: 該第二電晶體之一第一終端與該放大電容器電子連通;及 該第二電晶體之一第二終端與一虛擬接地電子連通。
- 如請求項8之電子記憶體設備,其中該放大電容器包括一介電電容器或一寄生電容器之一者。
- 如請求項13之電子記憶體設備,其中該寄生電容器包括該電荷鏡與一感測組件之間的一導電線之一寄生電容。
- 如請求項8之電子記憶體設備,其中該放大電容器之一電容至少部分基於從該鐵電記憶體單元提取之一電荷、該電荷鏡之一鏡像比或該放大電容器之一初始化電壓或其等之任何組合。
- 如請求項8之電子記憶體設備,其進一步包括: 一第一隔離裝置,其經定位於該鐵電記憶體單元與該電荷鏡之間且與其等電子連通;及 一第二隔離裝置,其經定位於一感測組件與該電荷鏡之間且與其等電子連通。
- 如請求項16之電子記憶體設備,其進一步包括: 一級聯裝置,其中該級聯裝置包括該第二隔離裝置及該電荷鏡之一電晶體。
- 如請求項8之電子記憶體設備,其進一步包括: 一導電路徑,其在一感測組件與一數位線之間,該導電路徑與該鐵電記憶體單元電子連通;及 一隔離裝置,其經定位於該數位線與該感測組件之間的該導電路徑中。
- 如請求項8之電子記憶體設備,其進一步包括: 一參考組件,其與一感測組件電子連通,其中該參考組件包括與一電壓源電子連通之一節點。
- 一種電子記憶體設備,其包括: 一記憶體陣列,其包括複數個記憶體塊,該等記憶體塊各包含鐵電記憶體單元之複數個列及鐵電記憶體單元之複數個行;及 複數個電荷鏡,其中該複數個記憶體塊之各者與該複數個電荷鏡之至少一者電子連通。
- 如請求項20之電子記憶體設備,其中該等記憶體塊之各者之該複數個行之各行包括與該至少一個電荷鏡電子連通之一共同數位線。
- 如請求項20之電子記憶體設備,其進一步包括: 一感測組件,其與該複數個電荷鏡電子連通;及 複數個級聯裝置,其中該複數個級聯裝置之各者包括該感測組件與該複數個電荷鏡之至少一個電荷鏡之間的一開關。
- 如請求項21之電子記憶體設備,其進一步包括: 複數個感測組件,其中該複數個感測組件之各者與該複數個電荷鏡之至少一個電荷鏡電子連通;及 複數個級聯裝置,其中該複數個級聯裝置之各者包括該複數個感測組件之各者與該至少一個電荷鏡之間的一開關。
- 一種電子記憶體設備,其包括: 一電荷鏡; 一放大電容器,其透過該電荷鏡與一鐵電記憶體單元電子連通; 一感測組件,其與該放大電容器電子連通;及 一控制器,其中該控制器可操作以: 將該放大電容器電連接至該電荷鏡; 施加一電壓至該鐵電記憶體單元; 將該鐵電記憶體單元電連接至該電荷鏡;及 啟動該感測組件。
- 如請求項24之電子記憶體設備,其中該控制器可操作以: 施加一電壓至該放大電容器,其中將該放大電容器電連接至該電荷鏡至少部分基於施加該電壓至該放大電容器。
- 一種電子記憶體設備,其包括: 用於將一放大電容器電連接至一電荷鏡之構件; 用於施加一電壓至一鐵電記憶體單元之構件; 用於將該鐵電記憶體單元電連接至該電荷鏡之構件;及 用於啟動該感測組件之構件。
- 如請求項26之電子記憶體設備,其進一步包括: 用於施加一電壓至該放大電容器之構件,其中將該放大電容器電連接至該電荷鏡至少部分基於施加該電壓至該放大電容器。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US15/173,310 | 2016-06-03 | ||
| US15/173,310 US9881661B2 (en) | 2016-06-03 | 2016-06-03 | Charge mirror-based sensing for ferroelectric memory |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201801078A true TW201801078A (zh) | 2018-01-01 |
| TWI650750B TWI650750B (zh) | 2019-02-11 |
Family
ID=60477787
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW106116854A TWI650750B (zh) | 2016-06-03 | 2017-05-22 | 用於鐵電記憶體之基於電荷鏡之感測 |
Country Status (8)
| Country | Link |
|---|---|
| US (5) | US9881661B2 (zh) |
| EP (1) | EP3465690A4 (zh) |
| JP (1) | JP6644175B2 (zh) |
| KR (2) | KR102100577B1 (zh) |
| CN (1) | CN109313919A (zh) |
| SG (1) | SG11201810128WA (zh) |
| TW (1) | TWI650750B (zh) |
| WO (1) | WO2017209858A1 (zh) |
Families Citing this family (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10446502B2 (en) | 2017-08-30 | 2019-10-15 | Micron, Technology, Inc. | Apparatuses and methods for shielded memory architecture |
| US10762944B2 (en) | 2017-12-18 | 2020-09-01 | Micron Technology, Inc. | Single plate configuration and memory array operation |
| US10529410B2 (en) | 2017-12-18 | 2020-01-07 | Micron Technology, Inc. | Techniques for accessing an array of memory cells to reduce parasitic coupling |
| US10403336B2 (en) * | 2017-12-28 | 2019-09-03 | Micron Technology, Inc. | Techniques for precharging a memory cell |
| US10867653B2 (en) | 2018-04-20 | 2020-12-15 | Micron Technology, Inc. | Access schemes for protecting stored data in a memory device |
| US11127449B2 (en) | 2018-04-25 | 2021-09-21 | Micron Technology, Inc. | Sensing a memory cell |
| US10607676B2 (en) * | 2018-04-25 | 2020-03-31 | Micron Technology, Inc. | Sensing a memory cell |
| US10622050B2 (en) | 2018-05-09 | 2020-04-14 | Micron Technology, Inc. | Ferroelectric memory plate power reduction |
| US11171115B2 (en) * | 2019-03-18 | 2021-11-09 | Kepler Computing Inc. | Artificial intelligence processor with three-dimensional stacked memory |
| US11301320B2 (en) | 2020-04-03 | 2022-04-12 | Micron Technology, Inc. | Erasure decoding for a memory device |
| US10984847B2 (en) * | 2019-06-14 | 2021-04-20 | Micron Technology, Inc. | Memory management for charge leakage in a memory device |
| CN114144834A (zh) * | 2019-06-14 | 2022-03-04 | 美光科技公司 | 存储器装置的存储器管理及删除解码 |
| US10867671B1 (en) | 2019-07-02 | 2020-12-15 | Micron Technology, Inc. | Techniques for applying multiple voltage pulses to select a memory cell |
| US11144228B2 (en) * | 2019-07-11 | 2021-10-12 | Micron Technology, Inc. | Circuit partitioning for a memory device |
| US11017831B2 (en) | 2019-07-15 | 2021-05-25 | Micron Technology, Inc. | Ferroelectric memory cell access |
| US10998029B1 (en) * | 2020-01-17 | 2021-05-04 | Micron Technology, Inc. | Low voltage ferroelectric memory cell sensing |
| TWI875222B (zh) * | 2023-09-28 | 2025-03-01 | 旺宏電子股份有限公司 | 儲集裝置與儲集陣列 |
| US12456513B2 (en) | 2023-09-28 | 2025-10-28 | Macronix International Co., Ltd. | Reservoir device and reservoir array |
Family Cites Families (29)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| FR2682802B1 (fr) * | 1991-10-18 | 1993-12-03 | Sgs Thomson Microelectronics Sa | Dispositif pour generer une tension de programmation d'une memoire permanente programmable, notamment de type eprom, procede et memoire s'y rapportant. |
| US5579257A (en) * | 1995-08-31 | 1996-11-26 | Motorola, Inc. | Method for reading and restoring data in a data storage element |
| US5677865A (en) | 1995-09-11 | 1997-10-14 | Micron Technology, Inc. | Ferroelectric memory using reference charge circuit |
| FR2749967B1 (fr) * | 1996-06-13 | 1998-09-25 | Sgs Thomson Microelectronics | Dispositif de lecture de cellules d'une memoire |
| KR100324594B1 (ko) | 1999-06-28 | 2002-02-16 | 박종섭 | 강유전체 메모리 장치 |
| JP4049519B2 (ja) * | 2000-07-17 | 2008-02-20 | 松下電器産業株式会社 | 強誘電体記憶装置 |
| US6584007B2 (en) * | 2000-12-29 | 2003-06-24 | Stmicroelectronics, Inc. | Circuit and method for testing a ferroelectric memory device |
| US6529398B1 (en) | 2001-09-27 | 2003-03-04 | Intel Corporation | Ferroelectric memory and method for reading the same |
| EP1304701A1 (en) * | 2001-10-18 | 2003-04-23 | STMicroelectronics S.r.l. | Sensing circuit for ferroelectric non-volatile memories |
| US7215187B2 (en) * | 2004-07-23 | 2007-05-08 | The Hong Kong University Of Science And Technology | Symmetrically matched voltage mirror and applications therefor |
| JP4064951B2 (ja) * | 2004-07-28 | 2008-03-19 | 株式会社東芝 | 強誘電体半導体記憶装置 |
| GB0424501D0 (en) | 2004-11-05 | 2004-12-08 | Ricardo Uk Ltd | Co-simulation apparatus and method |
| JP4083173B2 (ja) * | 2005-01-05 | 2008-04-30 | 富士通株式会社 | 半導体メモリ |
| JP4993118B2 (ja) * | 2005-02-08 | 2012-08-08 | 日本電気株式会社 | 半導体記憶装置及び半導体記憶装置の読み出し方法 |
| JP2008108355A (ja) * | 2006-10-25 | 2008-05-08 | Toshiba Corp | 強誘電体半導体記憶装置及び強誘電体半導体記憶装置の読み出し方法 |
| US7800968B2 (en) | 2007-05-02 | 2010-09-21 | Infineon Technologies Ag | Symmetric differential current sense amplifier |
| US7778065B2 (en) * | 2008-02-29 | 2010-08-17 | International Business Machines Corporation | Method and apparatus for implementing concurrent multiple level sensing operation for resistive memory devices |
| CN101404142A (zh) * | 2008-10-31 | 2009-04-08 | 南开大学 | 电流镜型tft-oled显示像素单元电路及制备方法 |
| US7933138B2 (en) | 2009-01-30 | 2011-04-26 | Texas Instruments Incorporated | F-RAM device with current mirror sense amp |
| DE102010007629B4 (de) * | 2010-02-11 | 2013-08-14 | Texas Instruments Deutschland Gmbh | Integrierte Schaltung mit einem FRAM-Speicher und Verfahren zum Gewähren eines Lesezugriffs auf einen FRAM-Speicher |
| DE102010044925B4 (de) * | 2010-09-10 | 2014-02-20 | Texas Instruments Deutschland Gmbh | Adaptiv vorgespannter Komparator |
| JP2012104165A (ja) * | 2010-11-05 | 2012-05-31 | Elpida Memory Inc | 半導体装置 |
| US9324405B2 (en) * | 2010-11-30 | 2016-04-26 | Radiant Technologies, Inc. | CMOS analog memories utilizing ferroelectric capacitors |
| US8937841B2 (en) * | 2012-05-16 | 2015-01-20 | SK Hynix Inc. | Driver for semiconductor memory and method thereof |
| US8750018B2 (en) * | 2012-06-04 | 2014-06-10 | Samsung Electronics Co., Ltd. | Sense amplifier circuitry for resistive type memory |
| US8913442B2 (en) * | 2012-12-21 | 2014-12-16 | Elite Semiconductor Memory Technology Inc. | Circuit for sensing MLC flash memory |
| CN106716539B (zh) * | 2014-09-26 | 2020-11-17 | 拉迪安特技术公司 | 利用铁电电容器的cmos模拟存储器 |
| US9552864B1 (en) * | 2016-03-11 | 2017-01-24 | Micron Technology, Inc. | Offset compensation for ferroelectric memory cell sensing |
| US10192606B2 (en) * | 2016-04-05 | 2019-01-29 | Micron Technology, Inc. | Charge extraction from ferroelectric memory cell using sense capacitors |
-
2016
- 2016-06-03 US US15/173,310 patent/US9881661B2/en active Active
-
2017
- 2017-04-24 KR KR1020187038121A patent/KR102100577B1/ko active Active
- 2017-04-24 WO PCT/US2017/029099 patent/WO2017209858A1/en not_active Ceased
- 2017-04-24 SG SG11201810128WA patent/SG11201810128WA/en unknown
- 2017-04-24 CN CN201780033865.XA patent/CN109313919A/zh active Pending
- 2017-04-24 EP EP17807162.7A patent/EP3465690A4/en not_active Withdrawn
- 2017-04-24 KR KR1020207009768A patent/KR102330193B1/ko active Active
- 2017-04-24 JP JP2018562309A patent/JP6644175B2/ja active Active
- 2017-05-22 TW TW106116854A patent/TWI650750B/zh active
- 2017-12-19 US US15/847,583 patent/US10170173B2/en active Active
-
2018
- 2018-11-13 US US16/189,425 patent/US10395718B2/en active Active
-
2019
- 2019-07-08 US US16/504,876 patent/US11133048B2/en active Active
-
2021
- 2021-09-09 US US17/470,655 patent/US12027192B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US12027192B2 (en) | 2024-07-02 |
| WO2017209858A1 (en) | 2017-12-07 |
| KR102100577B1 (ko) | 2020-04-14 |
| US10395718B2 (en) | 2019-08-27 |
| EP3465690A1 (en) | 2019-04-10 |
| JP2019520666A (ja) | 2019-07-18 |
| US20190108867A1 (en) | 2019-04-11 |
| CN109313919A (zh) | 2019-02-05 |
| US20200005851A1 (en) | 2020-01-02 |
| JP6644175B2 (ja) | 2020-02-12 |
| US10170173B2 (en) | 2019-01-01 |
| US20220005518A1 (en) | 2022-01-06 |
| US9881661B2 (en) | 2018-01-30 |
| TWI650750B (zh) | 2019-02-11 |
| US20170352397A1 (en) | 2017-12-07 |
| EP3465690A4 (en) | 2020-02-26 |
| SG11201810128WA (en) | 2018-12-28 |
| US11133048B2 (en) | 2021-09-28 |
| KR102330193B1 (ko) | 2021-11-23 |
| KR20190004366A (ko) | 2019-01-11 |
| KR20200039812A (ko) | 2020-04-16 |
| US20180114559A1 (en) | 2018-04-26 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI650750B (zh) | 用於鐵電記憶體之基於電荷鏡之感測 | |
| JP6964700B2 (ja) | 強誘電体メモリの中のマルチレベルストレージ | |
| TWI668690B (zh) | 用於鐵電記憶體單元感測之偏移補償 | |
| TWI636456B (zh) | 自鐵電記憶體單元之電荷提取 | |
| TWI668688B (zh) | 陣列之預寫入記憶體單元 | |
| TWI645401B (zh) | 具有儲存元件隔離之記憶體單元感測 | |
| TWI623935B (zh) | 用於記憶體單元之接地參考架構 | |
| KR102323380B1 (ko) | 섹션 독립성을 통한 메모리 섹션들내 병행 액세스 기술들 | |
| US20180350421A1 (en) | Boosting a digit line voltage for a write operation | |
| TWI622050B (zh) | 記憶體單元板之間的電荷共享 | |
| KR20190034346A (ko) | 메모리 어레이에서의 풀 바이어스 감지 | |
| CN109215706B (zh) | 用于存储器单元的自参考感测 | |
| TW202001895A (zh) | 感測一記憶體單元 | |
| CN110301009A (zh) | 用于铁电存储器的自我参考 |