TW201401519A - 積體電路裝置及其製造方法 - Google Patents
積體電路裝置及其製造方法 Download PDFInfo
- Publication number
- TW201401519A TW201401519A TW102120060A TW102120060A TW201401519A TW 201401519 A TW201401519 A TW 201401519A TW 102120060 A TW102120060 A TW 102120060A TW 102120060 A TW102120060 A TW 102120060A TW 201401519 A TW201401519 A TW 201401519A
- Authority
- TW
- Taiwan
- Prior art keywords
- region
- gate
- source
- drain
- conductivity type
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 14
- 239000000758 substrate Substances 0.000 claims abstract description 26
- 239000007943 implant Substances 0.000 claims abstract description 10
- 238000005468 ion implantation Methods 0.000 claims abstract description 3
- 238000000034 method Methods 0.000 claims description 7
- 239000003990 capacitor Substances 0.000 claims description 6
- 230000005669 field effect Effects 0.000 claims description 5
- KZNMRPQBBZBTSW-UHFFFAOYSA-N [Au]=O Chemical compound [Au]=O KZNMRPQBBZBTSW-UHFFFAOYSA-N 0.000 claims 1
- 229910001922 gold oxide Inorganic materials 0.000 claims 1
- 108091006146 Channels Proteins 0.000 description 42
- 239000010410 layer Substances 0.000 description 19
- 239000002019 doping agent Substances 0.000 description 14
- 238000002955 isolation Methods 0.000 description 13
- 230000015572 biosynthetic process Effects 0.000 description 12
- 229920002120 photoresistant polymer Polymers 0.000 description 10
- 239000004744 fabric Substances 0.000 description 8
- 239000004065 semiconductor Substances 0.000 description 6
- 125000006850 spacer group Chemical group 0.000 description 4
- 229910052732 germanium Inorganic materials 0.000 description 3
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 3
- 125000001475 halogen functional group Chemical group 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 108090000699 N-Type Calcium Channels Proteins 0.000 description 1
- 102000004129 N-Type Calcium Channels Human genes 0.000 description 1
- 108010075750 P-Type Calcium Channels Proteins 0.000 description 1
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 229910052738 indium Inorganic materials 0.000 description 1
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 1
- 239000011229 interlayer Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 229910052698 phosphorus Inorganic materials 0.000 description 1
- 239000011574 phosphorus Substances 0.000 description 1
- 238000005728 strengthening Methods 0.000 description 1
- 150000004772 tellurides Chemical group 0.000 description 1
- 238000005496 tempering Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0107—Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs
- H10D84/0109—Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs the at least one component covered by H10D12/00 or H10D30/00 being a MOS device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/62—Capacitors having potential barriers
- H10D1/64—Variable-capacitance diodes, e.g. varactors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/40—Vertical BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/40—Vertical BJTs
- H10D10/461—Inverted vertical BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/80—FETs having rectifying junction gate electrodes
- H10D30/83—FETs having PN junction gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一種積體電路裝置之製造方法,包括:形成具有一第一導電類型之一深井區於一基板之內;佈植該深井區之一部,以形成一第一閘極;以及佈植該深井區,以形成一井區。該井區與該第一閘極具有相反於該第一導電類型之一第二導電類型。施行一離子佈植,形成具有該第一導電類型之一通道區於該第一閘極之上;佈植覆蓋該通道區之該深井區之一部,以形成具有該第二導電類型之一第二閘極。施行一第一源極/汲極佈植,以形成位於該第二閘極相對側之一第一源極區與一第二汲極區。該第一源極區與該第一汲極區連結於該通道區且覆蓋該通道區與該第一閘極。
Description
本發明係關於積體電路製作,且特別是關於一種積體電路裝置及其製造方法。
積體電路包括金氧半導體裝置(MOS devices)、二極體、電容、電感、電阻或相似物等眾多裝置。此些裝置的製程需經過整合以於同一個半導體晶片之內形成此些裝置。
依據一實施例,本發明提供了一種積體電路裝置之製造方法,包括:形成具有一第一導電類型之一深井區於一基板之內;佈植該深井區之一部,以形成一第一閘極;佈植該深井區,以形成一井區,其中該井區與該第一閘極具有相反於該第一導電類型之一第二導電類型,且其中該深井區包括連結於該第一閘極之一端之一部;施行一離子佈植,形成一通道區於該第一閘極之上,其中該通道區具有該第一導電類型;佈植覆蓋該通道區之該深井區之一部,以形成具有該第二導電類型之一第二閘極;以及施行一第一源極/汲極佈植,以形成位於該第二閘極相對側之一第一源極區與一第二汲極區,其中該第一源極區與該第一汲極區具有該第一導電類型並連結於該通道區,而其中該第一源極區與該第一汲極區係覆蓋該通道區與
該第一閘極。
依據另一實施例,本發明提供了一種積體電路裝
置之製造方法,包括:形成具有一第一導電類型之一深井區於一基板內;佈植該深井區之一部,以形成一底閘極;佈植該深井區,以形成自該基板之一頂面延伸至該底閘極之一環狀井區,其中該環狀井區與該底閘極具有相反於該第一導電類型之一第二導電類型,且其中該環狀井區環繞該底閘極;佈植覆蓋與接觸該底閘極區之該深井區之一部,以形成具有該第一導電類型之一通道區;佈植覆蓋該通道區之該深井區之一部,以形成具有該第二導電類型之一頂閘極;施行一第一源極/汲極佈植,以形成位於該頂閘極之相對側之一第一源極區與一第二汲極區,其中該第一源極區與該第一汲極區具有該第一導電類型並連結於該通道區,而其中該第一源極區與該第一汲極區係覆蓋該通道區與該底閘極;於該第一源極/汲極佈植之後,形成一金氧半導體裝置之一閘堆疊物於該基板之上;以及於形成該閘堆疊物之後,施行一第二源極/汲極佈植,以形成該金氧半導體裝置之一第二源極區與一第二汲極區。
依據又一實施例,本發明提供了一種積體電路裝置,包括:一第一導電類型之一深井區,位於一基板內;一底閘極,位於該深井區內;一井區,自該基板之一頂面延伸至該底閘極,其中該井區與該底閘極具有相反於該第一導電類型之一第二導電類型;一通道區,具有該第一導電類型,覆蓋與接觸該底閘極區;一頂閘極,具有該第二導電類型,覆蓋該通道區且與該通道區形成了一P-N接面;以及一源極區與一汲極
區,位於該頂閘極之相對側,其中該源極區與該汲極區具有該第一導電類型並連結於該通道區,且其中該源極區與該汲極區覆蓋了該通道區與該底閘極。
為讓本發明之上述目的、特徵及優點能更明顯易
懂,下文特舉一較佳實施例,並配合所附的圖式,作詳細說明如下。
10‧‧‧晶圓
20‧‧‧基板
22‧‧‧隔離區/淺溝槽隔離區
24‧‧‧深N型井區
26‧‧‧光阻
28‧‧‧埋設井區
30‧‧‧光阻
32‧‧‧P型井區
34‧‧‧光阻
35‧‧‧光阻
36‧‧‧P型接觸區
40‧‧‧光阻
42‧‧‧通道區
46‧‧‧光阻
48‧‧‧N型源極/汲極加強區
49‧‧‧深N型井區接觸區
52‧‧‧光阻
53‧‧‧頂閘極
54‧‧‧光阻
56‧‧‧源極/汲極區
56A‧‧‧源極區
56B‧‧‧汲極區
58‧‧‧電阻保護氧化物區
100‧‧‧N型金氧半導體裝置
102‧‧‧閘介電層
104‧‧‧閘電極
106‧‧‧硬罩幕層
108‧‧‧閘間隔物
110‧‧‧閘堆疊物
112‧‧‧輕度摻雜汲極區
114‧‧‧環型/口袋區
116‧‧‧源極/汲極區
200‧‧‧P型金氧半導體裝置
202‧‧‧閘介電層
204‧‧‧閘電極
206‧‧‧硬罩幕層
208‧‧‧閘間隔物
210‧‧‧閘堆疊物
212‧‧‧輕度摻雜汲極區
214‧‧‧環型/口袋區
215‧‧‧井區
216‧‧‧源極/汲極區
220‧‧‧接面場效電晶體
302、304、306‧‧‧變容器
402、404‧‧‧電阻
502、504、506‧‧‧二極體
602、604‧‧‧雙極接面電晶體
D1‧‧‧距離
VG1、VG2‧‧‧電壓
I‧‧‧電流
S1、S2‧‧‧間距
第1-10圖為一系列剖面圖,顯示了依據本發明之一實施例之一積體電路結構之製造方法之多個中間階段;第11-15圖為一系列剖面圖,顯示了依據本發明之多個實施例之一半導體裝置;以及第16-23圖顯示了依據本發明之多個實施例之一佈局情形。
本發明提供了適用於形成多種裝置之積體電路結構及其製造方法之多個實施例。於以下圖式中顯示了於形成此些積體電路結構的中間階段。下文中也討論了此些實施例之變化情形。於以下不同之圖式與圖示實施例之中,相同標號係代表相同元件。雖然圖示之實施例中提供了形成具有P型底閘極與頂閘極與N型通道之一積體電路結構,可以理解的是,本發明亦適用於形成具有N型底閘極與頂閘極與P型通道之一積體電路結構,其具有相反於上述實施例之摻雜半導體區域。
第1圖顯示了於基板20之頂面上形成數個隔離區
22,其可為晶圓10之一部。基板20為一半導體基板,其可為一矽基板,雖然亦可使用如鍺、矽鍺、III-V族半導體材料或相似物之其他半導體材料。此些隔離區22可為淺溝槽隔離(STI)區,故因此於下文中將此些隔離區稱為淺溝槽隔離區22。隔離區22亦可為如為場氧化物之其他實施情形。於基板20內形成有一深N型井區24。於部份實施例中,深N型井區24的形成包括了形成光阻26以及佈值如磷、銦或相似物之N型摻質至基板20之內。接著移除光阻26。深N型井區(deep N well)24之底面係低於淺溝槽隔離區22之底面。深N型井區24內之摻質濃度例如為介於1E13/每立方公分與1E15/每立方公分之間。
請參照第2圖,形成一P型之埋設井區(buried well
region)28。於本文中,由於其於部份實施例中之可做為最終得到之場效電晶體裝置的一底閘極,故此埋設井區28亦可稱為一底閘極(bottom gate)28。其形成包括了光阻30的形成與圖案化,以及於深N型井區24之一中間位置處佈值一P型井區。接著移除光阻30。於部份實施例中,底閘極28係與淺溝槽隔離區22之底部係相分隔並具有一距離D1,其例如介於0.1-1微米。然而,值得注意的是,於本文中所描述數據僅為解說之用,且其可為其他數值。
接著,請參照第3圖,藉由一佈值步驟,形成數個
P型井區(p-well region)32,其中係採用光阻34做為一佈值罩幕。佈值能量可經過控制,使得此些P型井區32接觸了底閘極28。此些P型井區32可自基板20之頂面延伸至深N型井區24之內。雖然P型井區32可具有多種形態,當自如第3圖所示結構之
上視情形中,圖示之此些P型井區32可為同一連續之P型井區32的數個部份,以形成上視情形中之一完整的環狀物(full ring)。於部份實施例中,P型井區32之環狀物與底閘極的結合隔離了位於環狀物內側之N型區域與位於環狀物外側且低於底閘極28之基板20之其他部份。於部份實施例中,此些P型井區32具有相似於底閘極28之一P型摻質濃度,雖然此P型摻質濃度亦可大於或小於底閘極28之P型摻質濃度。
第4圖顯示了數個P型接觸區(p-type pickup region)36的形成,其可再次採用一佈值步驟而形成,且可使用光阻35做為一佈值罩幕。此些P型接觸區36於如第4圖所示結構之上視情形中亦可形成為一環狀物(ring)。於部份實施例中,P型接觸區36具有介於約1019/立方公分-1021/立方公分之一P型摻質濃度。
第5圖顯示了一通道區42的形成,其可藉由佈值所形成,並可使用光阻40做為一佈值罩幕。通道區42的形成可採用形成底閘極28之相同光罩。如此,通道區42可重疊並對準底閘極28。於此佈值步驟中,可於覆蓋底閘極28之區域內佈值額外之N型摻質,因此通道區42之摻質濃度可調整至一期望值,例如介於約1E13/立方公分-1E14/立方公分。通道區42與下方之底閘極28之間形成了一P-N接面(p-n junction)。
請參照第6圖,藉由一佈值步驟以形成數個N型源極/汲極加強區(n-type source/drain enhancement regions)48(亦稱為源極/汲極區(source/drain regions)),其中形成光阻46以做為一佈值罩幕。N型源極/汲極加強區48可具有介於約1E13/立
方公分至約1E15/立方公分之N型摻質濃度。於此同時,可形成了數個深N型井區接觸區(deep n-well pickup regions)49。
接著,如第7圖所示,形成了一N型金氧半導體裝
置(NMOS device)100與一P型金氧半導體裝置(PMOS device)200的部份構件。NMOS裝置100包括了一閘堆疊物110,其包括了閘介電層102、閘電極104、硬罩幕層106與數個閘間隔物108。於基板20內亦形成有數個N型的輕度摻雜汲極區(LDD regions)112,其例如藉由佈值所形成。亦可形成有數個P型之環型/口袋(halo/pocket)區114。PMOS裝置200包括一閘堆疊物210,其包括了閘介電層202、閘電極204、硬罩幕層206與數個閘間隔物208。於基板20內亦形成有數個P型的輕度摻雜汲極區(LDD regions)212,其例如藉由佈值所形成。亦可形成有數個N型之環型/口袋(halo/pocket)區域214。此外,亦可形成用於PMOS裝置200之一井區215。此些閘介電層102/202、閘電極104/204與硬罩幕層106/206的形成可包括坦覆地沈積一閘介電層、一閘電極層與一硬罩幕層,並接著圖案化上述膜層所形成。
於此些實施例中,N型源極/汲極區48(第6圖)及/或
通道區42(第5圖)的形成可於形成如第7圖所示之MOS裝置的構件之前形成。由於MOS裝置100與200的形成包括了如回火之數道熱製程,因此於此些熱製程之中,N型源極/汲極加強區48與通道區42內的摻質便會向外擴散,而因此N型源極/汲極加強區48內的摻質將擴散至下方區域內。如此便可改善了介於源極/汲極加強區48與通道區42之間的連結情形,並造成了各別的電阻值的降低。
第8圖顯示了PMOS裝置200之數個源極/汲極區216
的形成。形成光阻52以罩幕不想被佈值之區域。於形成此些源極/汲極區216時,可再次佈值P型接觸區36以增加其摻質濃度。而於其他實施例中,當形成源極/汲極區216時,則並未佈值此些P型接觸區36。再者,位於通道區42之上之一區域於經過佈值之後形成一頂閘極53,其為P型區域。頂閘極53接觸了通道區42並與通道區42形成了一P-N接面。
第9圖顯示了NMOS裝置100之源極/汲極區116的
形成。形成光阻54以罩幕不想被佈值之區域。於形成此些源極/汲極區116時,可再次佈植源極/汲極加強區48以增加其摻質濃度。而於其他實施例中,當形成源極/汲極區116時,則並未佈值此些源極/汲極加強區48。於最終結構中,源極/汲極加強區48的摻質濃度可更為增加。源極/汲極加強區48於下文中將稱為源極/汲極區56,其包括了源極區56A與汲極區56B。
接著,如第10圖所示,形成數個電阻保護氧化物
區(resistive protection oxide region)58,以覆蓋介於摻雜區36、49、53、56之間介面與其各別之鄰近淺溝槽隔離物區22之介面。電阻保護氧化物區58可保護此些介面區域免於形成後續之接觸插栓(未顯示)時受到不期望之蝕刻情形,因而可幫助降低於介面區內漏電流的發生。於後續製程步驟中,移除了硬罩幕層106與206。可接著形成如矽化物區、接觸插栓、層間介電層、金屬層及相似物等額外構件。
如第10圖所示,包括了源極區56A與汲極區56B之
此些源極/汲極區56可具有相同於通道區42之導電特性並可耦
接通道區42。源極區56A與汲極區56B為頂閘極53更相分隔,頂電極53具有相反於源極/汲極區56之導電特性。可透過P型接觸區36與P型井區32而啟動底閘極28。舉例來說,可藉由施加一電壓至P型接觸區36處而於底閘極28處施加此電壓。
可使用如第10圖所示結構以形成如接面場效電晶
體裝置(JFET device)、變容器(varactors)、電阻(resistors)、雙極接面電晶體(BJT)、二極體或相似物等之多種積體電路裝置。由於此些裝置之形成製程共享了相同步驟,因此可降低製造成本。第11-15圖顯示了採用如第10圖所示結構所形成之裝置之數個範例。如第11-15圖所示之裝置的形成可啟始於如第10圖所示之結構,除了所採用之包括接觸插栓、金屬導線、介層物以及相似物等電性連結物的實施情形可為不同的,進而使得如第11-15圖所示之最終裝置為不同的。於第11-15圖內所示之數個電性連結物係採用線段(line)表示。
請參照第11圖,形成了一接面場效電晶體
(JFET)220,且其包括了一源極區56A、一汲極區56B、一頂閘極53與一底閘極28。通道區42係藉由頂閘極53與底閘極52所控制。藉由調整施加於頂閘極53與底閘極52之電壓VG1與VG2,可藉由形成於頂閘極53與通道區42之間的空乏區以及形成於底閘極28與通道區42之間的空乏區以開啟(turn on)或夾止(pinch off)通道區42內之通道。於圖式中繪室了流過通道之電流I。雖然未顯示,可於頂閘極53與底閘極28處耦接一電壓源,藉以提供此些電壓VG1與VG2。
請參照第12圖,形成了數個變容器(varactors)
302、304、306。舉例來說,可短接源極區56A與汲極區56B。因此,可於頂閘極53與通道區42之間形成一變容器302,其中此些源極/汲極區56與通道區42係作為一電容電極,而頂閘極53係作為另一電容電極。於底閘極28/P型井區32與通道區42之間則形成有數個變容器304,其中源極/汲極區56與通道區42係作為一電容電極,而底閘極28或P型井區32係作為另一電容電極。再者,底閘極28/P型井區32亦可形成具有深N型井區24之變容器306,其中接觸區49係作為存取(access)此變容器306之用。
請參照第13圖,形成了電阻(resistor)402及/或
404。舉例來說,通道區42形成了電阻402,其係耦接於源極區56A與汲極區56B。再者,底電極28亦可形成電阻404,其係耦接於分隔之兩P型接觸區36。然而,於此些實施例中,連結於電阻404之兩端之此些P型井區302為相分隔之數個P型井區而非前述之一環狀P型井區。再者,連結於電阻404之兩端之P型接觸區36亦為分隔之P型井區而非一環狀P型井區。
請參照第14圖,形成了數個二極體502、504與
506。二極體502係形成於頂閘極53與通道區42之間,其中源極/汲極區56可做為陰極接觸區(cathode pickup)。二極體504係形成於底電極28與通道區42之間,其中源極/汲極區56係作為一陰極接觸區,而P型井區接觸區36係作為陽極接觸區(anode pickup)。二極體506係形成於底閘極28與深N型井區24之間,其中P型接觸區36可做為一陽極接觸區,而深N型井區接觸區49可做為一陰極接觸區。
請參照第15圖,形成了一PNP雙極接面電晶體
(PNP BJT)602,其中通道區42係作為一基極(base),而源極/汲極區56係作為基極接觸區(base pickup)。頂閘極53與底閘極28之一係作為此PNP雙極接面電晶體602之一射極(emitter),而其另一則作為一集極(collector)。亦可形成有NPN雙極接面電晶體(NPN BJT)604,其中P型井區32與底閘極28係作為一基極。
源極/汲極區56係作為射極與集極其中之一者,而深N型井區24係作為射極與集極其中之另一者。
第16-23圖顯示了如第10-15圖所示積體電路結構
之佈局的數個範例。值得注意的是,實際上此些積體電路的佈局存在有更多的變化情形,而非以此些圖示情形而加以限定本發明之範疇。於第16-23圖之內,通道區42與底閘極28係採用虛線標示。
請參照第16與17圖,顯示了數個非對稱佈局
(asymmetric layout)情形,具有介於汲極區56B與頂閘極53間之一間距S1不同於介於源極區56A與頂閘極53間之一間距S2。頂閘極53與P型井區接觸區36之間為斷開的,且因此與底閘極28為斷開的,雖然頂閘極53於其他實施例中可連結於一P型接觸區36,如第18-19圖所示。請參照第16圖,形成有一頂閘極53、一源極區56A與一汲極區56B。請參照第17圖,則形成有兩頂閘極53、兩源極區56A與一汲極區56B。
請參照第18與19圖,顯示了數個對稱佈局情形,
具有介於汲極區56B與頂閘極53間之間距S1相同於介於源極區56A與頂閘極53間之間距S2。於此些實施例中,頂閘極53係連
結於P型井區接觸區36,且因此其連結於底閘極28,雖然於其他實施例中頂閘極53可斷開於P型接觸區36,如第16-17圖所示。請參照第18圖,形成有一頂閘極53、一源極區56A與一汲極區56B。請參照第19圖,形成有兩頂閘極53、兩源極區56A與一汲極區56B。
於第20-23圖中,頂閘極53、源極區56A、與P型井
區接觸區36分別形成了環繞汲極區56B之一環狀物,且具有環繞內部環狀物之外部環狀物之實施情形。第20圖顯示了一對稱結構,具有介於汲極區56B與頂閘極53間之間距S1大體相同於介於源極區56A與頂閘極53間之間距S2。第21圖顯示了一非對稱結構,其具有介於汲極區56B與頂閘極53間之間距S1不同於介於源極區56A與頂閘極53間之間距S2。第22圖顯示了介由數個淺溝槽隔離物區22所相分隔之數個汲極區56B。此些汲極區56B可經過內部連結以做為一單一汲極區,或互為斷開的以內部連結於不同之電壓與節點。第23圖顯示了一雙重閘結構(dual gate structure),其中兩頂閘極53A與53B處可施加不同電壓及/或內部連結於不同之節點。此兩頂閘極53A與53B可影響各別之積體電路結構的操作。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何熟習此項技藝者,在不脫離本發明之精神和範圍內,當可作更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10‧‧‧晶圓
20‧‧‧基板
22‧‧‧淺溝槽隔離區
24‧‧‧深N型井區
28‧‧‧埋設井區
32‧‧‧P型井區
36‧‧‧P型接觸區
42‧‧‧通道區
49‧‧‧深N型井區接觸區
53‧‧‧頂閘極
56‧‧‧源極/汲極區
56A‧‧‧源極區
56B‧‧‧汲極區
58‧‧‧電阻保護氧化物區
100‧‧‧N型金氧半導體裝置
106‧‧‧硬罩幕層
110‧‧‧閘堆疊物
116‧‧‧源極/汲極區
200‧‧‧P型金氧半導體裝置
206‧‧‧硬罩幕層
210‧‧‧閘堆疊物
216‧‧‧源極/汲極區
Claims (12)
- 一種積體電路裝置之製造方法,包括:形成具有一第一導電類型之一深井區於一基板之內;佈植該深井區之一部,以形成一第一閘極;佈植該深井區,以形成一井區,其中該井區與該第一閘極具有相反於該第一導電類型之一第二導電類型,且其中該深井區包括連結於該第一閘極之一端之一部;施行一離子佈植,形成一通道區於該第一閘極之上,其中該通道區具有該第一導電類型;佈植覆蓋該通道區之該深井區之一部,以形成具有該第二導電類型之一第二閘極;以及施行一第一源極/汲極佈植,以形成位於該第二閘極相對側之一第一源極區與一第二汲極區,其中該第一源極區與該第一汲極區具有該第一導電類型並連結於該通道區,而其中該第一源極區與該第一汲極區係覆蓋該通道區與該第一閘極。
- 如申請專利範圍第1項所述之積體電路裝置之製造方法,於該第一源極/汲極佈植之後,更包括形成用於一金氧半導體裝置之一閘堆疊物於該基板之上。
- 如申請專利範圍第2項所述之積體電路裝置之製造方法,於形成該閘堆疊物之後,更包括施行一第二源極/汲極佈植,以形成用於該金氧半導體裝置之數個源極/汲極區,其中該第一源極區與第一汲極區於該第二源極/汲極佈植中再次受到佈植。
- 一種積體電路裝置之製造方法,包括:形成具有一第一導電類型之一深井區於一基板內;佈植該深井區之一部,以形成一底閘極;佈植該深井區,以形成自該基板之一頂面延伸至該底閘極之一環狀井區,其中該環狀井區與該底閘極具有相反於該第一導電類型之一第二導電類型,且其中該環狀井區環繞該底閘極;佈植覆蓋與接觸該底閘極區之該深井區之一部,以形成具有該第一導電類型之一通道區;佈植覆蓋該通道區之該深井區之一部,以形成具有該第二導電類型之一頂閘極;施行一第一源極/汲極佈植,以形成位於該頂閘極之相對側之一第一源極區與一第二汲極區,其中該第一源極區與該第一汲極區具有該第一導電類型並連結於該通道區,而其中該第一源極區與該第一汲極區係覆蓋該通道區與該底閘極;於該第一源極/汲極佈植之後,形成一金氧半導體裝置之一閘堆疊物於該基板之上;以及於形成該閘堆疊物之後,施行一第二源極/汲極佈植,以形成該金氧半導體裝置之一第二源極區與一第二汲極區。
- 如申請專利範圍第4項所述之積體電路裝置之製造方法,其中該通道區與該底閘極係採用同一微影光罩所佈植形成。
- 一種積體電路裝置,包括:一第一導電類型之一深井區,位於一基板內; 一底閘極,位於該深井區內;一井區,自該基板之一頂面延伸至該底閘極,其中該井區與該底閘極具有相反於該第一導電類型之一第二導電類型;一通道區,具有該第一導電類型,覆蓋與接觸該底閘極區;一頂閘極,具有該第二導電類型,覆蓋該通道區且與該通道區形成了一P-N接面;以及一源極區與一汲極區,位於該頂閘極之相對側,其中該源極區與該汲極區具有該第一導電類型並連結於該通道區,且其中該源極區與該汲極區覆蓋了該通道區與該底閘極。
- 如申請專利範圍第6項所述之積體電路裝置,其中該井區形成了環繞該通道區、該頂閘極、該源極區與該汲極區之一環狀物。
- 如申請專利範圍第6項所述之積體電路裝置,其中該頂閘極、該井區、該源極區、該汲極區與該底閘極形成了一接面場效電晶體,而該其中該頂電極與該底電極係用以夾止該通道區。
- 如申請專利範圍第6項所述之積體電路裝置,更包括數個電性連結物,電性連結於該頂閘極、該井區、該源極區、該汲極區與該底閘極,以形成一變容器,該變容器具有內部連結之該源極區與汲極區以形成該變容器之一電容電極。
- 如申請專利範圍第6項所述之積體電路裝置,更包括數個電性連結物,電性連結於該頂閘極、該井區、該源極區、該汲極區與該底閘極,以形成一電阻,該電阻具有形成了該 電阻之該底閘極或該通道區。
- 如申請專利範圍第6項所述之積體電路裝置,更包括數個電性連結物,電性連結於該頂閘極、該井區、該源極區、該汲極區、與該底閘極,以形成一二極體,該二極體具有作為一陰極或一陽極之一之該通道區以及做為該陰極或該陽極之另一之頂閘極。
- 如申請專利範圍第6項所述之積體電路裝置,更包括數個電性連結物,電性連結於該頂閘極、該井區、該源極區、該汲極區與該底閘極,以形成一雙極接面電晶體。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/539,027 US10269658B2 (en) | 2012-06-29 | 2012-06-29 | Integrated circuit devices with well regions and methods for forming the same |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201401519A true TW201401519A (zh) | 2014-01-01 |
| TWI542005B TWI542005B (zh) | 2016-07-11 |
Family
ID=49777189
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW102120060A TWI542005B (zh) | 2012-06-29 | 2013-06-06 | 積體電路裝置及其製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (3) | US10269658B2 (zh) |
| KR (1) | KR101480601B1 (zh) |
| TW (1) | TWI542005B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9287413B2 (en) * | 2013-05-13 | 2016-03-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Junction gate field-effect transistor (JFET) and semiconductor device |
| US9882012B2 (en) | 2013-05-13 | 2018-01-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Junction gate field-effect transistor (JFET) having source/drain and gate isolation regions |
| US9202934B2 (en) * | 2013-10-16 | 2015-12-01 | Analog Devices Global | Junction field effect transistor, and method of manufacture thereof |
| KR101716957B1 (ko) * | 2014-07-02 | 2017-03-15 | 타이완 세미콘덕터 매뉴팩쳐링 컴퍼니 리미티드 | 정션 게이트 전계효과 트랜지스터, 반도체 디바이스 및 제조 방법 |
| FR3045937A1 (fr) * | 2015-12-21 | 2017-06-23 | St Microelectronics Crolles 2 Sas | Procede de fabrication d'un transistor jfet au sein d'un circuit integre et circuit integre correspondant. |
| US9831340B2 (en) * | 2016-02-05 | 2017-11-28 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure and associated fabricating method |
| US10079294B2 (en) * | 2016-06-28 | 2018-09-18 | Texas Instruments Incorporated | Integrated JFET structure with implanted backgate |
| CN106449376A (zh) * | 2016-10-24 | 2017-02-22 | 上海华力微电子有限公司 | Cmos图像传感器深p型阱层的光刻工艺方法 |
| JP7128136B2 (ja) * | 2019-03-08 | 2022-08-30 | 株式会社東芝 | 接合型電界効果トランジスタ |
| US12446253B2 (en) * | 2022-09-19 | 2025-10-14 | Globalfoundries U.S. Inc. | Field effect transistor with adjustable effective gate length |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3393544B2 (ja) | 1997-02-26 | 2003-04-07 | シャープ株式会社 | 半導体装置の製造方法 |
| GB0012137D0 (en) * | 2000-05-20 | 2000-07-12 | Koninkl Philips Electronics Nv | A semiconductor device |
| US7956391B2 (en) * | 2002-08-14 | 2011-06-07 | Advanced Analogic Technologies, Inc. | Isolated junction field-effect transistor |
| TWI247362B (en) | 2004-03-30 | 2006-01-11 | United Microelectronics Corp | Varactor and differential varactor |
| US7642617B2 (en) * | 2005-09-28 | 2010-01-05 | Agere Systems Inc. | Integrated circuit with depletion mode JFET |
| US20080029830A1 (en) | 2006-08-01 | 2008-02-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Forming reverse-extension MOS in standard CMOS flow |
| JP4755961B2 (ja) * | 2006-09-29 | 2011-08-24 | パナソニック株式会社 | 窒化物半導体装置及びその製造方法 |
| US7737526B2 (en) * | 2007-03-28 | 2010-06-15 | Advanced Analogic Technologies, Inc. | Isolated trench MOSFET in epi-less semiconductor sustrate |
| US7825441B2 (en) | 2007-06-25 | 2010-11-02 | International Business Machines Corporation | Junction field effect transistor with a hyperabrupt junction |
| US7969243B2 (en) | 2009-04-22 | 2011-06-28 | Acco Semiconductor, Inc. | Electronic circuits including a MOSFET and a dual-gate JFET |
| US7943445B2 (en) * | 2009-02-19 | 2011-05-17 | International Business Machines Corporation | Asymmetric junction field effect transistor |
| US8053319B2 (en) | 2009-02-23 | 2011-11-08 | Globalfoundries Singapore Pte. Ltd. | Method of forming a high voltage device |
| US8841648B2 (en) | 2010-10-14 | 2014-09-23 | Sandisk 3D Llc | Multi-level memory arrays with memory cells that employ bipolar storage elements and methods of forming the same |
| US8754455B2 (en) * | 2011-01-03 | 2014-06-17 | International Business Machines Corporation | Junction field effect transistor structure with P-type silicon germanium or silicon germanium carbide gate(s) and method of forming the structure |
| JP5639926B2 (ja) * | 2011-02-28 | 2014-12-10 | 株式会社日立製作所 | 炭化珪素半導体装置及びその製造方法 |
| US8618583B2 (en) * | 2011-05-16 | 2013-12-31 | International Business Machines Corporation | Junction gate field effect transistor structure having n-channel |
-
2012
- 2012-06-29 US US13/539,027 patent/US10269658B2/en active Active
-
2013
- 2013-04-15 KR KR20130040780A patent/KR101480601B1/ko active Active
- 2013-06-06 TW TW102120060A patent/TWI542005B/zh active
-
2019
- 2019-04-22 US US16/390,690 patent/US11043431B2/en active Active
-
2021
- 2021-06-11 US US17/345,659 patent/US11735485B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US20210305099A1 (en) | 2021-09-30 |
| US11735485B2 (en) | 2023-08-22 |
| KR101480601B1 (ko) | 2015-01-09 |
| US20140001518A1 (en) | 2014-01-02 |
| US20190252258A1 (en) | 2019-08-15 |
| US10269658B2 (en) | 2019-04-23 |
| TWI542005B (zh) | 2016-07-11 |
| US11043431B2 (en) | 2021-06-22 |
| KR20140002478A (ko) | 2014-01-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI542005B (zh) | 積體電路裝置及其製造方法 | |
| TWI527212B (zh) | 雙載子接合電晶體及其製造方法 | |
| KR101126933B1 (ko) | 폴리에미터형 바이폴라 트랜지스터, bcd 소자, 폴리에미터형 바이폴라 트랜지스터의 제조 방법 및 bcd 소자의 제조 방법 | |
| US8946041B2 (en) | Methods for forming high gain tunable bipolar transistors | |
| US9190501B2 (en) | Semiconductor devices including a lateral bipolar structure with high current gains | |
| KR20170050652A (ko) | 바이폴라 접합 트랜지스터 및 이의 제조 방법 | |
| US8476672B2 (en) | Electrostatic discharge protection device and method for fabricating the same | |
| TWI508256B (zh) | 積體電路結構 | |
| WO2014079381A1 (zh) | 一种结型场效应晶体管及其制备方法 | |
| US20170170304A1 (en) | Bipolar junction transistor and method of manufacturing the same | |
| TW201603289A (zh) | 接面場效電晶體、半導體裝置及其製造方法 | |
| TWI440183B (zh) | 超高電壓n型金屬氧化物半導體元件及其製造方法 | |
| JP6295444B2 (ja) | 半導体装置 | |
| US9627210B2 (en) | Method of fabricating electrostatic discharge protection structure | |
| JP6346777B2 (ja) | 半導体装置の製造方法 | |
| US20090159984A1 (en) | Semiconductor Device and Method for Manufacturing the Same | |
| TWI597838B (zh) | 半導體元件及其製造方法 | |
| JP2017168478A (ja) | 半導体装置及びその製造方法 | |
| JP2003017603A (ja) | 半導体装置およびその製造方法 | |
| JP2001291781A (ja) | 半導体装置の製造方法 | |
| KR20100079158A (ko) | 바이폴라 접합 트랜지스터 제조 방법 및 이를 구현하기 위한 바이폴라 접합 트랜지스터 | |
| TWI570779B (zh) | 半導體裝置及其製造方法 | |
| TWI553870B (zh) | 半導體裝置及其製造方法 | |
| JPH02170571A (ja) | 半導体装置とその製造方法 | |
| JP2007173833A (ja) | 非対称半導体素子及びその製造方法 |