[go: up one dir, main page]

TW201409578A - 具有低米勒電容之半導體元件的製作方法 - Google Patents

具有低米勒電容之半導體元件的製作方法 Download PDF

Info

Publication number
TW201409578A
TW201409578A TW101129913A TW101129913A TW201409578A TW 201409578 A TW201409578 A TW 201409578A TW 101129913 A TW101129913 A TW 101129913A TW 101129913 A TW101129913 A TW 101129913A TW 201409578 A TW201409578 A TW 201409578A
Authority
TW
Taiwan
Prior art keywords
forming
trench
gate
epitaxial layer
semiconductor device
Prior art date
Application number
TW101129913A
Other languages
English (en)
Inventor
林永發
張家豪
Original Assignee
茂達電子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 茂達電子股份有限公司 filed Critical 茂達電子股份有限公司
Priority to TW101129913A priority Critical patent/TW201409578A/zh
Priority to CN201210350105.0A priority patent/CN103594348A/zh
Priority to US13/628,055 priority patent/US8828822B2/en
Publication of TW201409578A publication Critical patent/TW201409578A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/64Double-diffused metal-oxide semiconductor [DMOS] FETs
    • H10D30/66Vertical DMOS [VDMOS] FETs
    • H10D30/668Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
    • H10D64/01302
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/028Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
    • H10D30/0291Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
    • H10D30/0293Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using formation of insulating sidewall spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/028Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
    • H10D30/0291Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
    • H10D30/0295Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/028Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
    • H10D30/0291Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
    • H10D30/0297Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/025Manufacture or treatment forming recessed gates, e.g. by using local oxidation
    • H10D64/027Manufacture or treatment forming recessed gates, e.g. by using local oxidation by etching at gate locations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/512Disposition of the gate electrodes, e.g. buried gates
    • H10D64/513Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/514Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
    • H10D64/516Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/103Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
    • H10D62/105Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] 
    • H10D62/109Reduced surface field [RESURF] PN junction structures
    • H10D62/111Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/23Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
    • H10D64/251Source or drain electrodes for field-effect devices
    • H10D64/256Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies

Landscapes

  • Electrodes Of Semiconductors (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

具有低米勒電容之半導體元件的製作方法,包含有:提供一第一導電型之半導體基底;於該半導體基底上形成一磊晶層;於該磊晶層中形成至少一閘極溝槽;於該閘極溝槽的側壁形成一側壁子;蝕刻該閘極溝槽的底部,形成一凹陷溝槽;進行一熱氧化製程,經由該凹陷溝槽氧化該磊晶層,如此形成一氧化層,填滿該凹陷溝槽;去除該側壁子;於該閘極溝槽的側壁形成一閘極氧化層;以及於該閘極溝槽中形成一閘極。

Description

具有低米勒電容之半導體元件的製作方法
本發明係有關於半導體元件技術領域,特別是有關於一種具有低米勒電容之金氧半場效電晶體(MOSFET)元件的製作方法。
在傳統功率電晶體中,平面型功率元件(DMOS)因來自於通道區域(channel region)、聚集層(accumulation layer)以及接面場效電晶體(JFET)的貢獻,而使得導通電阻(on-resistance)上升。為了降低上述區域之電阻,溝渠型功率元件(UMOS)於是被提出來,更因為UMOS結構不存在之JFET區域,因此可以縮小UMOS元件尺寸(cell size)以提高通道密度(channel density),可以進一步降低導通電阻,但另一方面,UMOS元件也因其結構的關係導致閘汲間電容(米勒電容)上升而使得開關速度變慢。
因此,本發明之目的,即在傳統UMOS下方再置入一溝渠結構,並利用氧化製程(oxidation)填入此溝渠,以降低米勒電容。在小線寬(small pitch)的結構下,氧化製程比傳統沉積製程更容易進行,因此,本發明亦可應用於具有超級接面之溝渠結構電晶體之深溝渠填入製程,藉以克服高深寬比(high aspect ratio)填入之問題。
根據本發明之較佳實施例,本發明提供一種具有低米勒電容之半 導體元件的製作方法,包含有:提供一第一導電型之半導體基底;於該半導體基底上形成一磊晶層;於該磊晶層中形成至少一閘極溝槽;於該閘極溝槽的側壁形成一側壁子;蝕刻該閘極溝槽的底部,形成一凹陷溝槽;進行一熱氧化製程,經由該凹陷溝槽氧化該磊晶層,如此形成一氧化層,填滿該凹陷溝槽;去除該側壁子;於該閘極溝槽的側壁形成一閘極氧化層;以及於該閘極溝槽中形成一閘極。
為讓本發明之上述目的、特徵及優點能更明顯易懂,下文特舉較佳實施方式,並配合所附圖式,作詳細說明如下。然而如下之較佳實施方式與圖式僅供參考與說明用,並非用來對本發明加以限制者。
請參閱第1圖至第11圖,其為依據本發明一實施例所繪示的電晶體元件之製造方法示意圖。首先,如第1圖所示,提供一半導體基底10,例如N型重摻雜之矽基底,可作為電晶體元件的汲極(drain)。接著,利用一磊晶製程於半導體基底10上形成一磊晶層11,例如N型磊晶矽層。
如第2圖所示,接著於磊晶層11上沈積一硬遮罩層12,例如矽氧層,然後,利用光阻層13以及微影、蝕刻等製程,於硬遮罩層12中形成開口112。
如第3圖所示,接著將光阻層13去除,然後,利用乾蝕刻製程,經由硬遮罩層12中的開口112,蝕刻磊晶層11至一第一預定深度,如此形成閘極溝槽122。
如第4圖所示,接下來於閘極溝槽122的側壁上形成側壁子14, 例如,氮化矽側壁子。形成側壁子14方法,例如,先沈積一氮化矽層,然後以非等向性蝕刻製程回蝕刻該氮化矽層。
如第5圖所示,接著進行另一乾蝕刻製程,利用側壁子14作為蝕刻遮罩,繼續經由閘極溝槽122蝕刻磊晶層11至一第二預定深度,如此在閘極溝槽122下方形成一凹陷溝槽123。凹陷溝槽123的開口寬度大小,可以藉由側壁子14的厚度來控制。
如第6圖所示,接著進行一熱氧化製程,例如,在溫度介於800-1200℃,以水蒸汽、氧氣,或內含少量氯化氫或氮氣的水蒸汽或氧氣,製程壓力介於600-760托耳(torr))的條件下,利用側壁子14作為保護層,氧化凹陷溝槽123內未被側壁子14遮蓋住的部分,使得凹陷溝槽123最後被氧化層16填滿,而在氧化層16表面上留下楔形凹陷結構16a。
如第7圖所示,在形成氧化層16後,接著去除側壁子14,顯露出閘極溝槽122的側壁,再去除硬遮罩層12,顯露出磊晶層11的表面。去除硬遮罩層12的方法可以先以光阻塗佈在磊晶層11的表面並填入閘極溝槽122,再回蝕刻光阻,顯露出硬遮罩層12,蝕刻掉硬遮罩層12之後,再去除光阻。
如第8圖所示,接著進行一熱氧化製程,於顯露出來的磊晶層11的表面以及閘極溝槽122的側壁形成一閘極氧化層18,接下來,進行一化學氣相沈積製程,全面沈積一多晶矽層20,並使多晶矽層20填滿閘極溝槽122。
如第9圖所示,接著進行一蝕刻製程,將部分厚度的多晶矽層20蝕除,顯露出閘極氧化層18,而剩下的多晶矽層20則構成溝渠 閘極20a。接著,進行一離子佈植製程,於磊晶層11中形成一離子井210,例如P型井。
如第10圖所示,接著利用微影製程於磊晶層11上形成一圖案化光阻層(圖未示),定義出源極區域,再以離子佈植製程將摻質,例如N型摻質,植入上述源極區域,構成源極摻雜區22。之後,再將光阻層去除,並以施以熱驅入製程,活化這些被植入的摻質。
最後,如第11圖所示,形成接觸洞,並進行金屬化製程,包括形成層間介電層30,於層間介電層30中形成接觸洞230,於接觸洞230底部以離子佈植製程形成接觸摻雜區250,沈積阻障層32及金屬層34,並使金屬層34填滿接觸洞230,構成接觸件34a。
請參閱第12圖至第19圖,其為依據本發明另一實施例所繪示的含有超級接面的電晶體元件之製造方法示意圖,其中,仍沿用相同的符號來表示相同的區域或元件。如第12圖所示,首先提供一半導體基底10,例如N型矽基底,可作為電晶體元件的汲極。接著,利用一磊晶製程於半導體基底10上形成一磊晶層11,例如P型磊晶矽層。接著,在磊晶層11中形成一離子井210,例如,P型井。然後,在磊晶層11上形成一硬遮罩層12,其具有複數個開口112,顯露出部分的磊晶層11的表面。
如第13圖所示,接著進行一乾蝕刻製程,經由開口112蝕刻磊晶層11至一第一預定深度,如此形成閘極溝槽122。
如第14圖所示,接下來於閘極溝槽122的側壁上形成側壁子14,例如,氮化矽側壁子。形成側壁子14方法,例如,先沈積一氮化矽層,然後以非等向性蝕刻製程回蝕刻該氮化矽層。
如第15圖所示,接著進行另一乾蝕刻製程,利用側壁子14作為蝕刻遮罩,繼續經由閘極溝槽122蝕刻磊晶層11至一第二預定深度,如此在閘極溝槽122下方形成一凹陷溝槽123。凹陷溝槽123的開口寬度大小,可以藉由側壁子14的厚度來控制。再以擴散等方式,於凹陷溝槽123內的磊晶層11中形成基體摻雜區310,例如,N型基體摻雜區。當然,基體摻雜區310亦可以在形成側壁子14之前,利用不同能量的離子佈植製程經由閘極溝槽122的底部植入磊晶層11。
如第16圖所示,接著進行一熱氧化製程,利用側壁子14作為保護層,氧化凹陷溝槽123內未被側壁子14遮蓋住的部分,使得凹陷溝槽123最後被氧化層16填滿,而在氧化層16表面上留下楔形凹陷結構16a。
如第17圖所示,在形成氧化層16後,接著去除側壁子14,顯露出閘極溝槽122的側壁,再去除硬遮罩層12,顯露出磊晶層11的表面。接著進行一熱氧化製程,於顯露出來的磊晶層11的表面以及閘極溝槽122的側壁形成一閘極氧化層18,接下來,進行一化學氣相沈積製程,全面沈積一多晶矽層20,並使多晶矽層20填滿閘極溝槽122。
如第18圖所示,接著進行一蝕刻製程或一研磨製程,將部分厚度的多晶矽層20蝕除或磨平,顯露出磊晶層11,而剩下的多晶矽層20則構成溝渠閘極20a,其具有一楔形底部。接著以離子佈植製程將摻質,例如N型摻質,植入源極區域,構成源極摻雜區22。
如第19圖所示,形成接觸洞,並進行金屬化製程,包括形成層 間介電層30,於層間介電層30中形成接觸洞230,於接觸洞230底部以離子佈植製程形成接觸摻雜區250,沈積阻障層32及金屬層34,並使金屬層34填滿接觸洞230,構成接觸件34a。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
10‧‧‧半導體基底
11‧‧‧磊晶層
12‧‧‧硬遮罩層
13‧‧‧光阻層
14‧‧‧側壁子
16‧‧‧氧化層
16a‧‧‧楔形凹陷結構
18‧‧‧閘極氧化層
20‧‧‧多晶矽層
20a‧‧‧閘極
22‧‧‧源極摻雜區
30‧‧‧層間介電層
32‧‧‧阻障層
34‧‧‧金屬層
34a‧‧‧接觸件
112‧‧‧開口
122‧‧‧閘極溝槽
123‧‧‧凹陷溝槽
210‧‧‧離子井
230‧‧‧接觸洞
250‧‧‧接觸摻雜區
310‧‧‧基體摻雜區
第1圖至第11圖為依據本發明一實施例所繪示的電晶體元件之製造方法示意圖。
第12圖至第19圖為依據本發明另一實施例所繪示的含有超級接面的電晶體元件之製造方法示意圖。
10‧‧‧半導體基底
11‧‧‧磊晶層
12‧‧‧硬遮罩層
14‧‧‧側壁子
16‧‧‧氧化層
16a‧‧‧楔形凹陷結構
122‧‧‧閘極溝槽
123‧‧‧凹陷溝槽

Claims (9)

  1. 一種具有低米勒電容之半導體元件的製作方法,包含有:提供一第一導電型之半導體基底;於該半導體基底上形成一磊晶層;於該磊晶層中形成至少一閘極溝槽;於該閘極溝槽的側壁形成一側壁子;經由該閘極溝槽的底部蝕刻該磊晶層,形成一凹陷溝槽;進行一熱氧化製程,經由該凹陷溝槽氧化該磊晶層,如此形成一氧化層,填滿該凹陷溝槽;去除該側壁子;於該閘極溝槽的側壁形成一閘極氧化層;以及於該閘極溝槽中形成一閘極。
  2. 如申請專利範圍第1項所述之具有低米勒電容之半導體元件的製作方法,其中該熱氧化製程係在溫度介於800-1200℃,以水蒸汽、氧氣,或內含少量氯化氫或氮氣的水蒸汽或氧氣,製程壓力介於600-760托耳的條件下進行。
  3. 如申請專利範圍第1項所述之具有低米勒電容之半導體元件的製作方法,其中該磊晶層具有該第一導電型。
  4. 如申請專利範圍第1項所述之具有低米勒電容之半導體元件的製作方法,其中於該閘極溝槽中形成該閘極之後,另包含有以下步 驟:於該磊晶層中形成一離子井,具有一第二導電型;以及於該離子井中形成至少一源極摻雜區,該源極摻雜區具有該第一導電型。
  5. 如申請專利範圍第4項所述之具有低米勒電容之半導體元件的製作方法,其中該第一導電型為N型,該第二導電型為P型。
  6. 如申請專利範圍第1項所述之具有低米勒電容之半導體元件的製作方法,其中該氧化層填滿該凹陷溝槽後,其表面上形成一楔形凹陷結構。
  7. 如申請專利範圍第1項所述之具有低米勒電容之半導體元件的製作方法,其中該半導體基底係作為該半導體元件的汲極。
  8. 如申請專利範圍第1項所述之具有低米勒電容之半導體元件的製作方法,其中在形成該凹陷溝槽之後,另包含有以下步驟:於該磊晶層中形成一基體摻雜區。
  9. 如申請專利範圍第8項所述之具有低米勒電容之半導體元件的製作方法,其中該基體摻雜區具有該第一導電型。
TW101129913A 2012-08-17 2012-08-17 具有低米勒電容之半導體元件的製作方法 TW201409578A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW101129913A TW201409578A (zh) 2012-08-17 2012-08-17 具有低米勒電容之半導體元件的製作方法
CN201210350105.0A CN103594348A (zh) 2012-08-17 2012-09-19 具有低密勒电容的半导体元件的制作方法
US13/628,055 US8828822B2 (en) 2012-08-17 2012-09-27 Method for fabricating semiconductor device with reduced Miller capacitance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101129913A TW201409578A (zh) 2012-08-17 2012-08-17 具有低米勒電容之半導體元件的製作方法

Publications (1)

Publication Number Publication Date
TW201409578A true TW201409578A (zh) 2014-03-01

Family

ID=50084439

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101129913A TW201409578A (zh) 2012-08-17 2012-08-17 具有低米勒電容之半導體元件的製作方法

Country Status (3)

Country Link
US (1) US8828822B2 (zh)
CN (1) CN103594348A (zh)
TW (1) TW201409578A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI611506B (zh) * 2016-08-24 2018-01-11 世界先進積體電路股份有限公司 半導體結構及其製造方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104882409B (zh) * 2014-02-27 2017-10-31 北大方正集团有限公司 一种具有集成电容的射频横向双扩散功率器件的制造方法
CN109346523A (zh) * 2018-09-28 2019-02-15 张帅 具有超级结结构的沟槽栅场效应晶体管及其制造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4892614A (en) * 1986-07-07 1990-01-09 Texas Instruments Incorporated Integrated circuit isolation process
KR100400079B1 (ko) * 2001-10-10 2003-09-29 한국전자통신연구원 트랜치 게이트 구조를 갖는 전력용 반도체 소자의 제조 방법
TWI241012B (en) * 2004-06-25 2005-10-01 Mosel Vitelic Inc Method of manufacturing power device
US7238564B2 (en) * 2005-03-10 2007-07-03 Taiwan Semiconductor Manufacturing Company Method of forming a shallow trench isolation structure
JP2008235399A (ja) * 2007-03-19 2008-10-02 Toshiba Corp トレンチ型電力用半導体装置及びその製造方法
US20080296673A1 (en) * 2007-05-29 2008-12-04 Alpha & Omega Semiconductor, Ltd Double gate manufactured with locos techniques
JP2008305974A (ja) * 2007-06-07 2008-12-18 Elpida Memory Inc 酸化膜形成用塗布組成物およびそれを用いた半導体装置の製造方法
TWI376751B (en) * 2008-12-12 2012-11-11 Niko Semiconductor Co Ltd Fabrication method of trenched metal-oxide-semiconductor device
US8222695B2 (en) * 2009-06-30 2012-07-17 Semiconductor Components Industries, Llc Process of forming an electronic device including an integrated circuit with transistors coupled to each other
CN102130001B (zh) * 2010-01-20 2012-10-03 上海华虹Nec电子有限公司 沟槽型双层栅功率mos器件的制备方法
TW201225215A (en) * 2010-12-15 2012-06-16 Sinopower Semiconductor Inc Method of manufacturing trench power semiconductor device
TWI414069B (zh) * 2011-01-05 2013-11-01 Anpec Electronics Corp Power transistor with low interface of low Miller capacitor and its making method
CN102437191B (zh) * 2011-12-06 2014-01-15 苏州硅能半导体科技股份有限公司 低栅漏电容的沟槽mos器件及其制造方法
US9059248B2 (en) * 2012-02-09 2015-06-16 International Business Machines Corporation Junction butting on SOI by raised epitaxial structure and method

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI611506B (zh) * 2016-08-24 2018-01-11 世界先進積體電路股份有限公司 半導體結構及其製造方法

Also Published As

Publication number Publication date
CN103594348A (zh) 2014-02-19
US8828822B2 (en) 2014-09-09
US20140051220A1 (en) 2014-02-20

Similar Documents

Publication Publication Date Title
CN103871892B (zh) 凹入式晶体管的制作方法
KR101087936B1 (ko) 반도체 소자 및 그의 형성 방법
TW201503366A (zh) 溝渠式功率半導體元件及其製作方法
TWI527096B (zh) Mos電晶體及其形成方法
CN104103519B (zh) 半导体功率器件的制作方法
JP6170812B2 (ja) 半導体装置の製造方法
US8969157B2 (en) Method of manufacturing semiconductor device having field plate electrode
TW201421683A (zh) 具有低米勒電容之金氧半場效電晶體元件及其製作方法
TW201443999A (zh) 溝渠式功率半導體元件的製作方法
TW201440145A (zh) 半導體功率元件的製作方法
TW201409578A (zh) 具有低米勒電容之半導體元件的製作方法
CN112582265B (zh) 半导体结构及其形成方法
TW201419532A (zh) 具有低米勒電容之金氧半場效電晶體元件及其製作方法
KR100780658B1 (ko) 반도체 소자의 제조 방법
KR100832017B1 (ko) 채널면적을 증가시킨 반도체소자 및 그의 제조 방법
CN104218080B (zh) 射频ldmos器件及其制造方法
KR20100074503A (ko) 트렌치 게이트형 모스트랜지스터의 제조방법
WO2023108784A1 (zh) 一种半导体器件及其制造方法
KR100900237B1 (ko) 반도체 소자 및 그의 제조방법
CN112951765A (zh) 半导体结构及其形成方法
CN113903806B (zh) 半导体结构及其形成方法
CN104659095B (zh) 一种射频ldmos器件及其制造方法
CN114256336B (zh) 一种半导体器件及其制造方法
JP2017120915A (ja) 埋め込みフラッシュメモリセルの均一なトンネル誘電体の製造方法
KR20110078926A (ko) 반도체 소자의 제조 방법