TW201239142A - Silicon carbide substrate - Google Patents
Silicon carbide substrate Download PDFInfo
- Publication number
- TW201239142A TW201239142A TW101100352A TW101100352A TW201239142A TW 201239142 A TW201239142 A TW 201239142A TW 101100352 A TW101100352 A TW 101100352A TW 101100352 A TW101100352 A TW 101100352A TW 201239142 A TW201239142 A TW 201239142A
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- sic
- tantalum carbide
- base substrate
- layer
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/36—Carbides
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B33/00—After-treatment of single crystals or homogeneous polycrystalline material with defined structure
- C30B33/06—Joining of crystals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
- H10D12/032—Manufacture or treatment of IGBTs of vertical IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H10P50/00—
-
- H10P90/1914—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/80—FETs having rectifying junction gate electrodes
- H10D30/83—FETs having PN junction gate electrodes
- H10D30/831—Vertical FETs having PN junction gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/693—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator the insulator comprising nitrogen, e.g. nitrides, oxynitrides or nitrogen-doped materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/01—Manufacture or treatment
- H10D8/051—Manufacture or treatment of Schottky diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T428/00—Stock material or miscellaneous articles
- Y10T428/18—Longitudinally sectional layer of three or more sections
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T428/00—Stock material or miscellaneous articles
- Y10T428/18—Longitudinally sectional layer of three or more sections
- Y10T428/183—Next to unitary sheet of equal or greater extent
- Y10T428/187—Continuous sectional layer
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Crystallography & Structural Chemistry (AREA)
- Materials Engineering (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Inorganic Chemistry (AREA)
- Recrystallisation Techniques (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Electrodes Of Semiconductors (AREA)
Description
201239142 六、發明說明: 【發明所屬之技術領域】 係關於可實現使 之降低之碳化碎 本發明係關於碳化矽基板,更特定而言 用有碳化矽基板之半導體裝置之製造成本 基板* 【先前技術】 近年,為實現半導體裝置之高耐塵化、低損耗化、高溫
環境下之使料而不斷㈣碳切(sic)作為構成半導S 置之材料。碳化矽與先前作為構成半導體裝置之材料而廣 泛使用之矽相比為帶隙較大之寬帶隙半導體。因此,藉由 採用碳化矽作為構成半導體裝置之材料,可達成半導=裝 置之高耐壓化、導通電阻之降低等β x ’㈣碳化石夕作為 材料之半導體裝置,與採用矽作為材料之半導體裝置相 比’亦具有於高溫環境下使用之情形時之特性降低較小的 優點。 於此情況下,針對用於半導體裝置之製造之碳化矽晶體 及碳化矽基板之製造方法已進行各種研究,並提出有各種 觀點(例如參照:美國專利申請案公開第2006/0073707號說 明書(專利文獻1)、美國專利申請案公開第2007/0209577號 說明書(專利文獻2)及美國專利申請案公開第2006/0075958 號說明書(專利文獻3))。 先前技術文獻 專利文獻 專利文獻1 :美國專利申請案公開第2006/00737〇7號說明書 161381.doc 201239142 專利文獻2 :美國專利申請案公開第2007/0209577號說明書 專利文獻3 :美國專利申請案公開第2006/0075958號說明書 【發明内容】 發明所欲解決之問題 然而,碳化矽於常壓下不具有液相,又,結晶成長溫度 為2000°C以上而非常高,成長條件之控制及其穩定化較為 困難。故而,使碳化矽單晶既維持高品質又大口徑化則較 為困難’不容易獲得大口徑且高品質之碳化矽基板。而 且’因大口徑之碳化矽基板之製作較為困難之緣故,不僅 碳化矽基板之製造成本上升,亦存在使用該碳化矽基板製 造半導體裝置時’每1批次之生產個數變少,從而使半導 體裝置之製造成本變高之問題。 對此’本發明之目的在於提供可實現使用有碳化矽基板 之半導體裝置之製造成本之降低之碳化石夕基板。 解決問題之技術手段 遵從本發明之碳化矽基板包括:直徑70 mm以上之基底 基板;及複數個SiC基板,其包含單晶碳化石夕,俯視下排 列配置於基底基板上《而且’ SiC基板之與基底基板為相 反側之主面相對於{0001}面所成之傾斜角為2〇。以下。 如上所述,高品質之碳化矽單晶之大口徑化較為困難。 相對於此’本發明之碳化矽基板中,俯視下於直徑7〇 mm 以上之大口徑之基底基板上排列配置有複數個包含單晶碳 化矽之SiC基板。若自其它觀點說明,則Sic基板係沿基底 基板之主面排列配置有複數個。 161381.doc -4- 201239142 因此,可於例如缺陷密度較大且低品質之包含碳化石夕晶 體之大口徑之基底基板、或包含碳化石夕以外之適當物質之 大口徑之基底基板上’排列配置複數個高品質但大小不充 刀之包含碳化石夕單晶之SiC基板。此種碳化梦基板可作為 具有高品質之SiC層之大口徑基板處理。而且,藉由使用 該碳化矽基板,可使半導體裝置之製造製程效率化。又, 於本發明之碳化矽基板中,SiC基板之與基底基板為相反 側之主面相對於{0001}面之傾斜角為2〇。以下。因此,於 半導體裝置之製造製程中,一面抑制表面缺陷之產生一面 於該SiC基板之主面上形成磊晶成長層會變得容易。 如此,根據本發明之碳化石夕基板,可提供能夠實現使用 碳化矽基板之半導體裝置之製造成本之降低之碳化矽基 板。 再者,為使半導體裝置之製造製程效率化,較佳為使上 述複數個SiC基板中互相鄰接之Sic基板互相接觸配置。更 具體而言,較佳為例如上述複數個Sic基板於俯視下舖滿 為矩陣狀。又,鄰接之Sic基板之端面較佳為相對於該Sic 基板之主面而實質上為垂直。藉此,可較為容易地製造碳 化矽基板。於此,若例如上述端面與主面所成之角為85。 以上且95。以下,則可判斷上述端面與主面為實質上垂 直。 於上述碳化矽基板中,基底基板與Sic基板亦可互相接 觸。藉此,即便於例如沿碳化矽基板之厚度方向流過電流 之立式半導體裝置之製造中使用碳化矽基板之情形時,亦 161381.doc 201239142 可於SiC基板與基底基板之間直接流過電流β 於上述碳化矽基板中,基底基板亦可包含碳化矽。藉 此’可降低SiC基板與基底基板之線膨脹係數等物理性質 之差。其結果,可於半導體裝置之製造製程中獲得穩定之 碳化石夕基板《再者,基底基板亦可包含單晶碳化矽或多晶 碳化矽(包含碳化矽燒結體)。 於上述碳化矽基板中’於基底基板與SiC基板之間,結 晶亦可為不連續,藉此,可自由選擇構成Sic基板之結晶 與構成基底基板之結晶之組合。再者,所謂結晶為不連續 之狀態係指基底基板包含單晶碳化石夕、且於複數個s丨〇基 板與基底基板接觸之面上SiC基板之面方位與基底基板之 面方位不同之狀態或者如基底基板包含多晶體碳化矽般之 狀態。 於上述碳化矽基板中,於基底基板與SiC基板之間,缺 陷亦可為不連續。藉此,由於可抑制基底基板内之缺陷向 SiC基板内傳播,故即便於採用相對低品質(即缺陷相對多) 之基底基板之情形時,亦可維持SiC基板之高品質(即缺陷 較少之狀態)。 於上述碳化矽基板中,基底基板之直徑亦可為4英吋以 上。藉此,可使半導體裝置之製造製程更效率化。 於上述碳化矽基板中,SiC基板之與基底基板為相反側 之主面相對於{0001}之傾斜角亦可為5。以上。藉此,於半 導體裝置之製造製程中在SiC基板上形成磊晶成長層時之 階梯流動成長變得容易,從而可抑制階梯束之產生等。 161381.doc 201239142 又,上述SiC基板之微管密度亦可為i cm_2以下。又上 述Sic基板之錯位密度亦可為lxl〇4 cm·2以下。又,上述
SiC基板之積層缺陷密度亦可為〇1 cm·!以下。藉由採用此 種高品質之SiC基板,於該Sic基板上形成高品f之蟲晶成 長層變得容易。又’上述Sic基板之雜質濃度亦可為 5X10 Cm以下。藉此,獲得缺陷較少且高品質之Sic基 板變得容易。 發明之效果 如自以上說明所明白般,根據本發明之碳化矽基板,可 提供能夠f現使用有碳化矽基板之半導體纟置之製造成本 之降低之碳化矽基板。 【實施方式】 以下’基於圖式說明本發明之實施形態。再者,於以下 圖式中對相同或相等之部分賦予相同參照編號,且不重複 其說明。X ’於本說明書中,個別方位以[]表示集合方 位以 <> 表不’個別面以〇表示’集合面以U表示。又’ 關於負私數,結晶學上係於數字上方附以「_」(橫杠),但 於本說明書中,於數字前方附以負符號。 (實施形態1) 首先,對作為本發明之一實施形態之實施形態丨進行說 明。參照圖1,|實施形態之碳化石夕基板i包括··基底基板 10其包3直徑70 mm以上之碳化矽(例如單晶碳化矽); 及複數個SiC基板2〇’纟包含單晶碳化石夕,且俯視下排列 配置於基底基板1〇上。而且,Sic基板2G之與基底基板1〇 16138I.doc 201239142 為相反側之主面20A相對於{0001}面之傾斜角為20。以下。 於本實施形態之碳化矽基板1中,由於俯視下在直徑70 mm以上之大口徑基底基板10上排列配置有複數個包含單 晶碳化矽之SiC基板20,故可於例如缺陷密度較大且低品 質之包含碳化矽晶體之大口徑基底基板1 0上,排列配置複 數個高品質但大小不充分之SiC基板。因此,碳化矽基板i 可作為具有高品質之SiC層之大口徑基板處理。而且,藉 由使用該碳化矽基板1,可使半導體裝置之製造製程效率 化。 又’ SiC基板20之與基底基板1〇為相反側之主面2〇a相對 於{0001}面之傾斜角為20。以下。因此,於半導體裝置之 製造製程中,一面抑制表面缺陷之產生一面於Sic基板2〇 之主面20A上形成蠢晶成長層變得容易。 如此’本實施形態之碳化矽基板1成為可實現使用有碳 化石夕基板之半導體裝置之製造成本之降低之碳化矽基板。 又’於本實施形態之碳化矽基板1上,如圖1所示基底基 板10與SiC基板20互相接觸。藉此,即便於立式半導體裝 置之製造中使用碳化矽基板1之情形時,亦可於Sic基板2〇 與基底基板10之間直接流過電流。 進而’於本實施形態之碳化矽基板!中,基底基板10包 含碳化矽。藉此降低SiC基板20與基底基板10之線膨脹係 數等物理性質之差。其結果,碳化矽基板丨於包含加熱至 高溫之步驟之半導體裝置之製造製程中保持穩定。 於此,於碳化矽基板1中,於基底基板1〇與31(:基板2〇之 16138l.doc 201239142 間,結晶亦可為不連續。藉此,可自由選擇構成SiC基板 20之結晶與構成基底基板1 〇之結晶之組合。 又,於碳化矽基板丨中,於基底基板10與81(:基板2〇之 間,缺陷亦可為不連續。藉此,可抑制基底基板1〇内之缺 陷向SiC基板20内傳播,故即便於採用相對低品質之基底 基板10之情形時’亦可維持SiC基板20之高品質。 又,於碳化矽基板丨中,基底基板1〇之直徑較佳為4英吋 以上,更佳為6英吋以上。藉此,可使半導體裝置之製造 製程更效率化。 又’於碳化矽基板i中,SiC基板20之主面20A相對於 { 000 U面之傾斜角亦可為5。以上。藉此,於半導體裝置之 製造製程中在SiC基板20上形成磊晶成長層時之階梯流動 成長變得容易’從而可抑制階梯束之產生等。另一方面, SiC基板20之主面20A相對於{0001}面之傾斜角亦可未達 1〇° °藉此’於半導體褒置之製造製程中,一面抑制表面 缺陷之產生一面於SiC基板20之主面20A上形成磊晶成長層 則變得更容易。 下面’對上述碳化矽基板i之製造方法之一例進行說 明。參照圖2 ’於本實施形態之碳化矽基板之製造方法 中’首先’作為步驟(S 10)而實施基板準備步驟。此步驟 (S10)中’準備例如包含碳化矽之基底基板1〇及複數個包 含單晶碳化矽之SiC基板20。此時,由於SiC基板20之主面 成為藉由該製造方法而獲得之碳化矽基板1之主面2〇A(參 照圖1) ’因此按照所需之主面2〇A之面方位而選擇SiC基板 161381.doc 201239142 20之主面之面方位。於此’準備例如主面相對於{〇〇〇1}面 之傾斜角為8。左右之SiC基板20。又,基底基板1〇採用例 如雜質濃度大於2XW cm.3之基板。另—方面,训基板 2〇採用例如雜質濃度大於5xl0i8 cm·3且小於2χΐ〇19。甿3之 基板。 繼而,作為步驟(S20)而實施基板平坦化步驟。該步驟 (S20)中,藉由例如研磨而使後述之步驟(S3〇)中應互相接 觸之基底基板10及SiC基板20之主面(接合面)平坦化。再 者’該步驟(S20)並非為必需之步驟,但藉由預先實施該 步驟’可使互相對向之基底基板1〇與81(:基板2〇之間之間 隙變小而使基底基板1〇與SiC基板20之間隔變得均勻,故 後述之步驟(S40)中於接合面内之反應(接合)之均勻性提 高°其結果’可使基底基板1〇與SiC基板20更確實地接 合。又,為使基底基板10與SiC基板20更確實地接合,上 述接合面之表面粗糙度Ra未達1〇〇 nm為宜,更佳為未達50 nm。進而,藉由使接合面之表面粗糙gRa未達10 nm,可 更確實地達成接合。 其次’作為步驟(S30)而實施積層步驟。該步驟(S30) 中,於基底基板10之主面10A上以接觸之方式載置複數個 SiC基板20而製作積層基板。 隨後,作為步驟(S40)而實施接合步驟。該步驟(S40) 中,藉由加熱上述積層基板而使基底基板與SiC基板20 接合。藉由以上製程,可較容易地製造實施形態1之碳化 矽基板1。 161381.doc -10- 201239142 於此’於步驟(S3 0)中製作之積層基板中,基底基板10 與SiC基板20之間所形成之間隙較佳為1〇〇 以下。就基 底基板10及S i C基板2 0而言,即便於其平坦性較高之情形 時,亦存在輕微之翹曲、不平整等。因此,積層基板中會 於基底基板10與Sic基板20之間形成有間隙《而且,若該 間隙超過100 μιη,則基底基板⑺與“^基板2〇之接合狀態 有變得不均勻之虞。由此,藉由使基底基板1〇與81(:基板 20之間所形成之間隙為1 〇〇 μπι以下,可更確實地達成基底 基板10與SiC基板20之均勻之接合。 又,於上述步驟(S40)中’較佳為將上述積層基板加熱 至碳化矽之昇華溫度以上之溫度區域。藉此,可使基底基 板10與SiC基板20更確實地接合。尤其,藉由預先使積層 基板中之基底基板10與SiC基板20之間所形成之間隙為1〇〇 μιη以下,可利用SiC之昇華而達成均質之接合。 進而’步驟(S40)中之積層基板之加熱溫度較佳為 1800 C以上且2500。(:以下》於加熱溫度低於18〇(rc之情形 時’基底基板10與SiC基板20之接合需要較長時間,從而 導致碳化石夕基板1之製造效率降低。另一方面,若加熱溫 度超過2500°c,則存在基底基板10及以(:基板2〇之表面粗 糙’於所製作之碳化矽基板1中產生較多晶缺陷之虞。為 進而抑制碳化矽基板1中之缺陷之產生並且使製造效率提 高,步驟(S40)中之積層基板之加熱溫度較佳為19〇〇t以 上且2100。(:以下。又,步驟(S4〇)中之加熱時之環境較佳 為惰性氣體環境。而且,該環境更佳為包含選自由氬氣、 161381.doc 201239142 氦氣及氮氣所組成之群中之至少_種之惰性氣體環境。 (實施形態2) 其次’對料本發明之其他實施形態之實施形態2進行 說明。參照圖1 ’實施形態2之碳化矽基板i具有與實施形 態1之碳化矽基板1基本上相同之構造且發揮相同之效 果。然而,實施形態2之碳化矽基板丨於其製造方法上與實 施形態1之情形不同。 參照圖3,於實施形態2之碳化矽基板丨之製造方法中, 首先,作為步驟(S10)而實施基板準備步驟。該步驟(si〇) 中,與實施形態1之情形相同地準備複數個SiC基板,並且 準備包含碳化矽之原料基板。 其次,參照圖3,作為步驟(S50)而實施接近配置步驟。 該步驟(S50)中,參照圖4,分別藉由以互相對向之方式配 置之第1加熱器8 i及第2加熱器82而保持SiC基板2〇及原料 基板11。此時,SiC基板20與原料基板11以隔開i μπι以上 且1 cm以下之間隔例如1 mrn左右之間隔,且其主面互相對 向之方式接近配置。 繼而’作為步驟(S60)而實施昇華步驟。該步驟(S6〇) 中’藉由第1加熱器81將SiC基板20加熱至特定之基板溫度 為止。又,藉由第2加熱器82將原料基板11加熱至特定之 原料溫度為止。此時,原料基板11被加熱至原料溫度為 止’藉此SiC自原料基板之表面昇華。另一方面,基板溫 度設定得低於原料溫度。具體而言’例如基板溫度設定得 較原料溫度低It以上且loot以下之程度。基板溫度例如 16138 丨.doc •12- 201239142 為1800°以上且2500°C以下。藉此,如圖5所示,自原料武 板11昇華而成為氣體之SiC到達SiC基板20之表面並成為固 體而形成基底基板(基底層)10。其次,藉由維持該狀雜, 如圖6所示構成原料基板11之Sic全部昇華而移動至Sic基 板20之表面上。藉此,步驟(S60)完畢而完成圖1所示之碳 化矽基板1。 (實施形態3) 下面,對作為本發明之其他實施形態之實施形態3進行 說明。參照圖7 ’實施形態3之碳化矽基板1具有與實施形 態1之碳化矽基板1基本上相同之構造,且發揮相同之效 果。然而,實施形態3之碳化矽基板1於基底基板10與81(: 基板20之間形成有作為中間層之siC接合層40之方面,與 實施形態1之情形不同。 即,於實施形態3之碳化矽基板1中,於基底基板1 〇與 SiC基板20之間配置有包含碳化矽之作為中間層之Sic接合 層40。而且’基底基板1〇與siC基板20藉由該SiC接合層40 而連接。藉由該SiC接合層40之存在,可較容易地製作積 層有基底基板10與SiC基板20之碳化石夕基板1。 其次,對實施形態3之碳化矽基板1之製造方法進行說 明。參照圖8 ’於實施形態3之碳化矽基板1之製造方法 中,首先’作為步驟(S10)而與實施形態1之情形相同地實 施基板準備步驟,準備基底基板1〇與複數個SiC基板20。 其次’作為步驟(S 11)而實施Si層形成步驟。該步驟 (S11)中’於步驟(S10)中所準備之基底基板10之一方的主 161381.doc •13· 201239142 面上形成例如厚度為100 nm左右之Si層。該Si層之形成可 藉由例如滅鐘法而實施。 繼而,作為步驟(S30)而實施積層步驟。該步驟(S3〇) 中,於步驟(S11)中所形成之Si層上,俯視下排列載置複數 個於步驟(S10)中準備之Sic基板20。藉此,可獲得於基底 基板10上隔著Si層而積層有SiC基板20之積層基板。 其次’作為步驟(S70)而實施加熱步驟。該步驟(s7〇) 中,於步驟(S30)中所製作之積層基板,於例如壓力為 1 X 103 Pa之氫氣與丙烷氣體之混合氣體之環境中被加熱至 1500C左右’並保持3小時左右。由此,主要藉由來自基 底基板10及SiC基板20之擴散而對上述幻層供給碳,如圖7 所示形成SiC接合層40。藉此’可較容易地製造藉由Sic接 合層40而連接基底基板1 〇與SiC基板20之實施形態3之碳化 矽基板1。 (實施形態4) 繼而’對本發明之進而其他實施形態即實施形態4進行 說明。參照圖9 ’實施形態4之碳化矽基板1具有與實施形 態1中之碳化矽基板1基本上相同之構造,且發揮相同之效 果。然而’實施形態4之碳化矽基板1於基底基板⑺與以^ 基板20之間形成有作為中間層之歐姆接觸層50之方面,與 實施形態1之情形不同。 即,於實施形態4之碳化矽基板1中,於基底基板1〇與 SiC基板20之間配置有由金屬層之至少一部分矽化物化而 形成之作為中間層之歐姆接觸層50。而且,基底基板1〇與 161381.doc 201239142
SiC基板20藉由該歐姆接觸層5〇而連接。藉由該歐姆接觸 層50之存在,可較容易地製作積層有基底基板1〇與81(:基 板20之碳化矽基板1。 其次’對實施形態4之碳化矽基板1之製造方法進行說 明。參照圖10,於實施形態4之碳化矽基板1之製造方法 中’首先’作為步驟(S10)而與實施形態1之情形相同地實 施基板準備步驟,準備基底基板1〇與複數個SiC基板20。 然後,作為步驟(S1 2)而實施金屬層形成步驟。該步驟 (S12)中,於步驟(S10)中所準備之基底基板10之_方之主 面上,藉由例如對金屬進行蒸鍍而形成金屬層。該金屑層 係藉由加熱而形成矽化物之金屬,包含選自例如鎳、翻、 欽、紹、鶴中之至少1種以上。 隨後’作為步驟(S3 0)而實施積層步驟。該步驟(S3 〇) 中’於步驟(S12)中形成之金屬層上載置複數個於步驟 (S 10)中準備之Sic基板20。藉此獲得於基底基板1〇上隔著 金屬層而積層有之SiC基板20之積層基板。 其次’作為步驟(S70)而實施加熱步驟。該步驟(s7〇) 中’步驟(S30)中所製作之積層基板於例如氬氣等惰性氣 體環境中被加熱至1000°C左右。藉此,上述金屬層之至少 一部分(與基底基板10接觸之區域及與SiC基板接觸之區域) 梦化物化而形成歐姆接觸層50 *藉此,可較容易製造許由 歐姆接觸層50而使基底基板10與SiC基板20連接之實施形 態5之碳化矽基板1。 再者’於上述實施形態4及5中,對採用sic接合層4〇及 161381.doc -15· 201239142 歐姆接觸層50作為中間層之情形進行了說明,但上述中間 層並不限於此,例如亦可代替該等而採用碳接著劑、及包 含構造中含有矽原子及碳原子之有機化合物且藉由加熱處 理而成為碳化矽之Sic系接著劑。又,基底基板1〇與31(:基 板20,亦可藉由加熱壓接而接合。 再者’於上述實施形態中作為基底基板1〇可使用包含各 種素材者。於例如基底基板1 〇包含碳化石夕之情形時,基底 基板10亦可為燒結體、非晶質、多晶 '單晶中之任一種。 於基底基板10包含單晶之情形時,與Sic基板2〇對向之側 之主面10A亦可為{〇〇01丨面,亦可相對於丨〇〇〇1}面而具有 傾斜角。此時,可任意設定傾斜角,可採用例如2。以下, 更具體而言1。或者2。等數值。又,主面1〇A亦可為Si面側 之面,亦可為c面側之面。於此,所謂Si面側之面係指Si 面’即與(0001)面所成之角未達90。之面。另一方面,所謂 C面側之面係指C面,即與(〇〇〇_ 1)面所成之角未達9〇。之 面。 進而’上述實施形態之SiC基板20包含單晶碳化矽。而 且’與基底基板10為相反側之主面2〇A亦可為{〇〇〇1}面, 亦可相對於{OOOi }面而具有傾斜角。此時’可任意設定傾 斜角,可採用例如8。以下,更具體而言8。或者4。等之值, 亦可採用3。或者2。等4。以下之傾斜角。又,主面2〇A係亦 可為Si面側之面,亦可為c面側之面。 (實施形態5) 隨後’將使用上述本發明之碳化矽基板而製作之半導體 161381.doc -16- 201239142 裝置之一例作為貫施形態5而進行說明。參照圖11,本發 明之半導體裝置101係立式DiM〇SFET(D〇uble ImpUnted MOSFET,雙佈植金氧半場效電晶體),且包括基板1〇2、 緩衝層121、耐壓保持層122、p區域123、n+區域124、p+ 區域125、氧化膜126、源極電極111及上部源極電極丨27、 閘極電極1 10及形成於基板1 〇2之背面側之及極電極η 2。 具體而言,於包含導電型為η型之碳化矽之基板1〇2之表面 上形成包含碳化矽之緩衝層121。作為基板102,採用上述 貫施形態1〜4中所說明之包含碳化石夕基板1之本發明之碳化 石夕基板。而且’於採用上述實施形態之碳化矽基板1之 情形時’緩衝層121形成於碳化矽基板i2Sic基板2〇上。 緩衝層121之導電型為n型,其厚度例如為〇 5 μιη。又,緩 衝層121中之η型導電性雜質之濃度例如可為5><1〇17 。 於該緩衝層12 1上形成有耐壓保持層丨22。該耐壓保持層 122包含導電型為n型之碳化矽,例如其厚度為1〇 μιη。 又,作為耐壓保持層122中之η型導電性雜質之濃度,可使 用例如5 X 1015 cm_3之值。 導電型為p型之p區域123互相隔開間隔而形成於該耐壓 保持層122之表面。於p區域123之内部,於p區域123之表 面層形成有n+區域124。又,於與該n+區域124鄰接之位置 形成有P+區域125。以自一方之p區域123中之n+區域124上 延伸至p區域123、於2個p區域123之間露出之耐壓保持層 122、另一方之p區域123及該另一方之p區域123中之n+區 域124上之方式形成氧化膜丨26。於氧化膜126上形成有閘 16I381.doc 17 201239142 極電極110。又,於n+區域I24及p+區域I25上形成有源極 電極111。於該源極電極111上形成有上部源極電極127。 而且’於基板102中,於與形成有緩衝層121之側之表面為 相反側之面即背面上形成有汲極電極112。 於本實施形態之半導體裝置101中,作為基板102而採用 於上述實施形態1〜4中所說明之碳化矽基板1等本發明之碳 化矽基板。即’半導體裝置101包括作為碳化矽基板之基 板102、作為形成於基板1〇2上之蟲晶成長之緩衝層121及 耐壓保持層122、及形成於耐壓保持層122上之源極電極 111。而且,該基板102係碳化矽基板1等之本發明之碳化 矽基板。於此,如上所述,本發明之碳化矽基板成為可實 現使用奴化石夕基板之半導體裝置之製造成本之降低之碳化 石夕基板。因此,半導體裝置1〇1成為製造成本得以降低之 半導體裝置。 繼而,參照圖12〜圖15對圖11所示之半導體裝置1 〇 1之製 造方法進行說明。參照圖12,首先,實施基板準備步驟 (s 110)。於此’準備例如包含碳化石夕且具有相對於(〇〇〇丄) 面之傾斜角為8。左右之主面(參照圖13)之基板1〇2。作為該 基板102,準備包含上述實施形態丨〜4中所說明之碳化矽基 板1之上述本發明之碳化矽基板。 又,作為該基板1 〇2(參照圖13),亦可使用例如導電型 為η型且基板電阻為〇.〇2 Qcm之基板。 其次,如圖12所示,實施磊晶層形成步驟(sl2〇)。具體 而s,於基板102之表面上形成緩衝層121。該緩衝層121 161381.doc 201239142 形成於作為基板102而採用之碳化矽基板1之Sic基板2〇上 (參照圖1、圖7、圖9^作為緩衝層121,包含導電型 之碳化矽,形成例如厚度為〇·5 μιη之磊晶成長層。緩衝層 121中之導電型雜質之濃度,可使用例如5xl〇” cm·3之 值。而且,於該緩衝層121上如圖13所示形成耐壓保持層 122。作為該耐壓保持層122,藉由磊晶成長而形成包含導 電型為η型之碳化矽之層。作為該耐壓保持層122之厚度, 可使用例如10 μηι之值。又,作為該耐壓保持層122中之η 型導電性雜質之濃度,可使用例如5xl〇ls cm·3之值。 然後,如圖12所示實施注入步驟(sl3〇)。具體而言,將 利用光微f彡法及㈣法㈣成之氧化膜作為料而使用, 將導電型為p型之雜質注入耐壓保持層122,藉此如圖"所 示形成P區域123。又,除去所使用之氧化膜之後,利用光 微影法及蝕刻法而再次形成具有新圖案之氧化膜。其次, 將該氧化膜作為遮罩,將n型導電性雜質注入特定區域 内,藉此形成η、域124。又,利用同樣之手法,藉由注 入導電型為㈣之導電性雜質而形成Ρ+區域125。其結果, 獲得如圖14所示之構造。 於該注人步驟之後’進行活化退火處理。作為該活化退 火處理’可將例如氬氣作為環境氣體使用,且可使用加熱 溫度1700°C、加熱時間3〇分鐘之條件。 繼而,如圖12所示實施閘極絕緣膜形成步驟。具 體而5,如圖15所示,以覆蓋耐壓保持層122、p區域 123、Π+區域124、P+區域⑵上之方式形成氧化膜126。作 I61381.doc -19- 201239142 為用以形成該氧化臈126之條件,亦可進行例如乾式氧化 (熱氧化)。作為該乾式氧化之條件,可使用加熱溫度為 1200°C、加熱時間為3〇分鐘之條件。 之後’如圖12所示實施氮氣退火步驟(S1 50)。具體而 吕,將環境氣體設為一氧化氮(N〇)進行退火處理。作為退 火處理之溫度條件,例如將加熱溫度設為丨1〇(rc,加熱時 間設為120分鐘。其結果,氮原子被導入至氧化膜126與下 層之耐壓保持層I22、p區域、n+區域1Z4、p+區域125 之間之界面附近。又,亦可於將該一氧化氮用作環境氣體 而進行退火步驟之後,進而使用作為惰性氣體之氬氣(Ar) 進行退火。具體而言,將氬氣作為環境氣體使用,可使用 加熱溫度為11 〇〇°C、加熱時間為6〇分鐘之條件。 其次,如圖12所示實施電極形成步驟(sl6〇)。具體而 吕,參照圖11形成閘極電極110、源極電極lu、汲極電極 112及上部源極電極〗27,從而完成半導體裝置1〇1。 再者,於上述實施形態5中’作為可利用本發明之碳化 矽基板製作之半導體裝置之一例而對立式m〇sfet進行了 說明’但可製作之半導體裝置並不限定於此。例如 jFET(junction Field Effect Transist〇r;接面場效電晶體)、 IGBT(I刪lated Gate Bipolar Transist〇r;絕緣閘極雙極電 晶體)、肖特基勢叠二極體等各種半導體裝置亦可使用本 發明之碳化矽基板製造。 又,如於上述實施形態5中所說明般,可使用本發明之 碳化石夕基板製作半導體裝置。即’本發明之半導體裝置於 I61381.doc •20· 201239142 上述本發明之碳化矽基板上形成有作為活性層之磊晶成長 層。更具體而言,本發明之半導體裝置包括上述本發明之 碳化矽基板、形成於該碳化矽基板上之磊晶成長層、及形 成於S亥蟲晶成長層上之電極。即,本發明之半導體裝置包 括:基底基板;Sic基板,其包含單晶碳化矽且配置於基 底基板上;磊晶成長層,其形成於Sic基板上;及電極, 其形成於該i晶層上。而J_ ’ Sic基板之與基底基板為相 反側之主面相對於{0001}面所成之傾斜角為2〇。以下。 當認為本次所揭示之實施形態於所有方面均為例示而非 限制性者。本發明之範圍並非由上述說明而由申請專利範 圍表示’且意圖包含於與巾請專利範圍均等之意思及範圍 内之所有變更。 產業上之可利用性 、本發明之碳化矽基板可特別有利地適用於需要降低製造 成本之半導體裝置之製造中所使用之碳化矽基板。 【圖式簡單說明】 圆1係表示碳化矽基板之構造之概略剖面圖。 圖2係表示碳化矽基板之製造方法之概略之流程圖。 圖3係表示碳化矽基板之其他製造方法之概略之流程 圖0 圖4係用以說明碳化石夕基板之製造方法之概略剖面圖。 圖5係用以說明碳化矽基板之製造方法之概略剖面圖。 圖6係用以說明碳化石夕基板之製造方法之概略剖面圖。 圖7係表示碳化矽基板之其他構造之概略斷面圖。 16138I.doc 21 201239142 圖8係表示圖7之碳化矽基板之製造方法之概略之流程 圖。 圖9係表示碳化矽基板之進而其他構造之概略剖面圖。 圖10係表示圖9之碳化矽基板之製造方法之概略之流程 圖。 圖11係表示立式MOSFET之構造之概略剖面圖。 圖12係表示立式MOSFET之製造方法之概略之流程圖。 圖13係用以說明立式MOSFET之製造方法之概略剖面 圖。 圖14係用以說明立式MOSFET之製造方法之概略剖面 圖。 圖15係用以說明立式MOSFET之製造方法之概略剖面 圖。 【主要元件符號說明】 1 碳化碎基板 10 基底基板 10A 主面 11 原料基板 20 SiC基板 20A 主面 40 SiC接合層 50 歐姆接觸層 81 第1加熱器 82 第2加熱器 161381.doc -22- 201239142 101 半導體裝置 102 基板 110 閘極電極 111 源極電極 112 汲極電極 121 緩衝層 122 耐壓保持層 123 p區域 124 η區域 125 ρ+區域 126 氧化膜 127 上部源極電極 161381.doc -23-
Claims (1)
- 201239142 七、申請專利範圍: 1. 一種碳化矽基板(1),其包括: 直徑70 mm以上之基底基板(1〇);及 複數個SiC基板(20),其包含單晶碳化石夕,且俯視下排 . 列配置於上述基底基板上;且 上述SiC基板(20)之與上述基底基板(1〇)為相反側之主 面(20A)相對於{0001}面之傾斜角為2〇0以下。 2. 如請求項1之碳化矽基板(1),其中上述基底基板(10)與 上述SiC基板(20)互相接觸。 3. 如請求項1之碳化矽基板(1),其中上述基底基板(1〇)包 含碳化石夕。 4. 如請求項3之碳化矽基板(1) ’其中於上述基底基板(1〇) 與上述SiC基板(20)之間,結晶為不連續。 5. 如請求項4之碳化矽基板(1),其中於上述基底基板(1〇) 與上述SiC基板(20)之間’缺陷為不連續。 6·如請求項1之碳化矽基板(1)’其中上述基底基板(1〇)之 直徑為4英0寸以上。 7.如請求項1之碳化矽基板(丨)’其中上述“^基板(2〇)之與 上述基底基板(10)為相反側之主面相對於{0001}面之傾 斜角為5 °以上。 161381.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011062123 | 2011-03-22 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW201239142A true TW201239142A (en) | 2012-10-01 |
Family
ID=46877569
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW101100352A TW201239142A (en) | 2011-03-22 | 2012-01-04 | Silicon carbide substrate |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US20120244307A1 (zh) |
| JP (1) | JPWO2012127748A1 (zh) |
| CN (1) | CN102869816A (zh) |
| DE (1) | DE112011105073T5 (zh) |
| TW (1) | TW201239142A (zh) |
| WO (1) | WO2012127748A1 (zh) |
Families Citing this family (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5814881B2 (ja) * | 2012-07-31 | 2015-11-17 | 株式会社東芝 | トランジスタ及びその製造方法 |
| US9349804B2 (en) * | 2013-02-12 | 2016-05-24 | Infineon Technologies Ag | Composite wafer for bonding and encapsulating an SiC-based functional layer |
| JP6331634B2 (ja) * | 2014-04-17 | 2018-05-30 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
| JP5975192B1 (ja) * | 2015-01-21 | 2016-08-23 | 住友電気工業株式会社 | 炭化珪素単結晶成長装置および炭化珪素単結晶の製造方法 |
| WO2017064913A1 (ja) * | 2015-10-13 | 2017-04-20 | 住友電気工業株式会社 | 半導体積層体 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS63260014A (ja) * | 1986-12-09 | 1988-10-27 | Sharp Corp | 炭化珪素単結晶薄膜の形成方法 |
| JPS63277596A (ja) * | 1987-05-07 | 1988-11-15 | Sharp Corp | 炭化珪素単結晶の成長方法 |
| JPH0322526A (ja) * | 1989-06-20 | 1991-01-30 | Sharp Corp | 炭化珪素半導体装置の製造方法 |
| EP0962963A4 (en) * | 1997-08-27 | 2004-08-04 | Matsushita Electric Industrial Co Ltd | SILICON CARBIDE SUBSTRATE, THEIR PRODUCTION AND SEMICONDUCTOR ELEMENT FROM SIC |
| JPH1187200A (ja) * | 1997-09-05 | 1999-03-30 | Toshiba Corp | 半導体基板及び半導体装置の製造方法 |
| TW526300B (en) * | 1999-09-06 | 2003-04-01 | Sixon Inc | SiC single crystal and method for growing the same |
| US6805745B2 (en) * | 2000-03-13 | 2004-10-19 | Ii-Vi Incorporated | Large size single crystal seed crystal fabrication by intergrowth of tiled seed crystals |
| JP2009081352A (ja) * | 2007-09-27 | 2009-04-16 | Seiko Epson Corp | 半導体基板の製造方法及び半導体基板 |
| EP2395133B1 (en) * | 2009-01-30 | 2020-03-04 | Showa Denko K.K. | Method for producing epitaxial silicon carbide single crystal substrate |
| EP2432000A4 (en) * | 2009-05-11 | 2012-11-21 | Sumitomo Electric Industries | SILICON CARBIDE SUBSTRATE, SEMICONDUCTOR DEVICE AND METHOD FOR PRODUCING A SILICON CARBIDE SUBSTRATE |
-
2011
- 2011-12-19 DE DE112011105073T patent/DE112011105073T5/de not_active Ceased
- 2011-12-19 JP JP2012536628A patent/JPWO2012127748A1/ja active Pending
- 2011-12-19 CN CN2011800213549A patent/CN102869816A/zh active Pending
- 2011-12-19 WO PCT/JP2011/079348 patent/WO2012127748A1/ja not_active Ceased
-
2012
- 2012-01-04 TW TW101100352A patent/TW201239142A/zh unknown
- 2012-03-21 US US13/425,889 patent/US20120244307A1/en not_active Abandoned
Also Published As
| Publication number | Publication date |
|---|---|
| WO2012127748A1 (ja) | 2012-09-27 |
| JPWO2012127748A1 (ja) | 2014-07-24 |
| CN102869816A (zh) | 2013-01-09 |
| US20120244307A1 (en) | 2012-09-27 |
| DE112011105073T5 (de) | 2013-12-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW201104865A (en) | Insulating gate type bipolar transistor | |
| TW201133587A (en) | Silicon carbide substrate manufacturing method and silicon carbide substrate | |
| TW201123268A (en) | Silicon carbide substrate production method and silicon carbide substrate | |
| TW201131755A (en) | Silicon carbide substrate production method and silicon carbide substrate | |
| TW201203538A (en) | Process for production of silicon carbide substrate, process for production of semiconductor device, silicon carbide substrate, and semiconductor device | |
| TW201104860A (en) | Semiconductor device | |
| WO2013054580A1 (ja) | 炭化珪素基板、炭化珪素半導体装置、炭化珪素基板の製造方法、および炭化珪素半導体装置の製造方法 | |
| TW201239142A (en) | Silicon carbide substrate | |
| TW201205803A (en) | Silicon carbide substrate, semiconductor device, and method for manufacturing said silicon carbide substrate and semiconductor device | |
| TW201131756A (en) | Silicon carbide substrate | |
| JPWO2011092893A1 (ja) | 炭化珪素基板の製造方法 | |
| TW201201284A (en) | Method for manufacturing silicon carbide substrate, method for manufacturing semiconductor device, silicon carbide substrate and semiconductor device | |
| JP2011243617A (ja) | 炭化珪素基板の製造方法、半導体装置の製造方法、炭化珪素基板および半導体装置 | |
| JP2011243771A (ja) | 炭化珪素基板の製造方法、半導体装置の製造方法、炭化珪素基板および半導体装置 | |
| JP2011243640A (ja) | 炭化珪素基板の製造方法、半導体装置の製造方法、炭化珪素基板および半導体装置 | |
| TW201128772A (en) | Method for manufacturing a semiconductor substrate | |
| WO2011086734A1 (ja) | 炭化珪素基板の製造方法 | |
| TW201201286A (en) | Method for producing composite substrate and composite substrate |