[go: up one dir, main page]

TW201212166A - Flash memory having multi-level architecture - Google Patents

Flash memory having multi-level architecture Download PDF

Info

Publication number
TW201212166A
TW201212166A TW100113769A TW100113769A TW201212166A TW 201212166 A TW201212166 A TW 201212166A TW 100113769 A TW100113769 A TW 100113769A TW 100113769 A TW100113769 A TW 100113769A TW 201212166 A TW201212166 A TW 201212166A
Authority
TW
Taiwan
Prior art keywords
memory
memory array
memory device
level
stack
Prior art date
Application number
TW100113769A
Other languages
English (en)
Other versions
TWI482241B (zh
Inventor
Alessandro Grossi
Giulio Albini
Anna Maria Conti
Original Assignee
Micron Technology Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Micron Technology Inc filed Critical Micron Technology Inc
Publication of TW201212166A publication Critical patent/TW201212166A/zh
Application granted granted Critical
Publication of TWI482241B publication Critical patent/TWI482241B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/40EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B69/00Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D88/00Three-dimensional [3D] integrated devices
    • H10W20/01
    • H10W72/00

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)
  • Engineering & Computer Science (AREA)
  • Read Only Memory (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)

Description

201212166 六、發明說明: 【發明所屬之技術領域】 本文中所揭示之標的物係關於一種多層級快閃記憶體及 一種用以形成該多層級快閃記憶體之製程流程。 【先如技術】 舉例而言,記憶體裝置可用於諸多類型之電子設備,諸 如電腦、蜂巢電話、PDA、資料記錄器、遊戲及導航設備 中。對較小及/或能力更高之電子設備之持續需求可導致 對較小、較高密度記憶體裝置之—需要,此可涉及解決边 材料相關聯之較低邊界及原子或分子級之電子行為之途徑 的小半導體特徵大小。相應地,除減小半導體特徵大小以 外之用以增加記憶體密度之方法可涉及新組態,諸如三維 記憶體架構 '然而,此—方法可涉及對實施起來可能相對 昂貴之新製作技術及/或新製程流程之一顯著轉變。因 此,可需要可使用自用以製作更熟悉之二維記憶體架構之 製程流程相對少地作修改之一製程流程製作之三維記憶體 架構。 【發明内容】 在-實施例中,三維記憶體結構可包括—基板上之周邊 電路、用以覆蓋該周邊電路之—層間電介質層(剛及在 該1LD上之兩個或兩個以上記憶體胞陣列層級。此-ILD 可G括(舉例而。)使用各種技術(包含低壓化學氣相沈積 (LPCVD)、化學氣相沈積(CVD)及/或原子層沈積(ALD))沈 積之氧化矽。舉例而言’此周邊電路(舉例而言)可包括用 155288.doc 201212166 以選擇及/或操作閘極線、位元線及/或汲極_源極線之控制 電路。此周邊電路亦可包括感測放大器電路,但所請求之 標的物不受限於此。不管名字如何,周邊電路不需駐留於 一記憶體結構之周邊上。特定而言,此周邊電路可安置於 其上構建有該周邊電路之一基板與兩個或兩個以上記憶體 胞陣列層級之間。在一項實施方案中,此三維記憶體結構 可包括一 NAND快閃記憶體,但所請求之標的物不受此方 面之限制。 在一實施例中’一記憶體胞陣列可包括電荷捕獲NAND 快閃記憶體。此等記憶體胞可包括用以選擇性地捕獲電荷 載流子之氧化物-氮化物·氧化物(ON〇)堆疊及源極/汲極區 之間之一通道區。與各個記憶體陣列層級之源極/汲極觸 點可包括延伸穿過該等各個記憶體陣列層級之一導電插 塞。在一特定實施例中,一汲極觸點可自一最頂部記憶體 胞陣列層級延伸至一最底部記憶體胞陣列層級。 在一實施例中,用以製作三維記憶體結構之一製程流程 可藉由在一基板上形成周邊電路而開始。在用絕緣材料及/ 或- ILD覆蓋周邊電路之後’可形成一第一記憶體陣列層 級。在用另外絕緣材料及/或一ILD覆蓋—第—記憶體陣列 層級之後,可形成另一記憶體陣列層級,等等。可然後如 下文所闡述形成通往各個記憶體陣列層級之接觸線。當 然,用W製作2維記憶體結構之一製程之此等細節僅係實 例,且所請求之標的物不受限於此。 在另-實施例中,用以製作三維記憶體結構之一製程流 155288.doc 201212166 程可藉由在一基板上形成一第一記憶體陣列層級而開始。 在用經添加絕緣材料及/或一 ILD覆蓋一第一記憶體陣列層 級之後,可形成另一記憶體陣列層級,等等。在形成一最 後記憶體陣列層級之後,可藉由在一電路區中選擇性地移 除陣列ILD來在該基板上形成周邊電路。在用經添加絕緣 材料及/或一ILD覆蓋周邊電路之後,可然後如下文所闡述 形成通往各個記憶體陣列層級之導電接觸線。再次,用以 製作二維記憶體結構之一製程之此等細節僅係實例,且所 請求之標的物不受限於此。 【實施方式】 將參照該等以下圖闡述非限制性及非窮盡性實施例’其 中除非另有規定,貫穿各圖之相同參考編號指代相同部 件。 貫穿本說明書所提及之「一項實施例」或「一實施例」 意指結合該實施例所闡述之一特定特徵、結構或特性包含 於所請求之標的物之至少一項實施例中。因此,在貫穿本 說明書之各個地方中出現之片語「在一項實施例中」或 「一實施例」未必全部指代相同實施例。此外,可將該等 特定特徵、結構或特性組合於一項或多項實施例中。 圖1係根據—實施例沿-第-方向之-多層級記憶體裝 置100之一剖視圖。圖2係根據一實施例沿實質上正交於該 第一方向之一第二方向之多層級記憶體裝置1〇〇之另一剖 視圖。此三維記憶體裝置可允許藉由一個在另一個上地堆 疊多個陣列層級而實現記憶體之相對高密度裝填。此處, 155288.doc 201212166 措辭「堆疊」並非意欲暗示此等記憶體陣列層級在別處形 成且隨後一個在另一個上放置β而係,可在構建至一基板 中之周邊電路上方原位製作此等記憶體陣列層級。舉例而 言’記憶體裝置100之一下部部分可包括基板105上之周邊 電路120 ’而一上部部分可包括記憶體陣列堆疊11〇。特定 而言’(舉例而言)周邊電路120可包含經由掩埋於ILD 145 中之各種導電線130而互連之一個或多個電晶體125。記憶 體陣列堆疊110可包括包含記憶體胞140之一陣列之一個或 多個記憶體陣列層級115。鄰近記憶體陣列層級115可藉由 至少ILD 13 5自彼此絕緣及/或分離,但可使用其他材料及/ 或層。在一特定實施方案中,可在一多晶矽(多晶)層26〇上 之一特定區255中蝕刻一 ΟΝΟ堆疊205以在陣列層級115中 形成一源極觸點1 0 1 5。舉例而言,可使用諸如LPCVD、 CVD、ALD及/或分子束磊晶(ΜΒΕ)等各種技術來沈積多晶 石夕’且在沈積之後對其進行原位摻雜(例如,在沈積期間) 或植入。當然,此等材料僅係實例,且所請求之標的物不 受限於此。 圖3係根據一實施例用以形成一多層級記憶體裝置之一 製程300之一流程圖。圖4至圖13展示此一多層級記憶體裝 置在各個製作階段處之剖視圖。在方塊310處,在一基板 上形成周邊電路之一製程可以基板1〇5開始,如圖4中所 示。特定而言,為界定包含於周邊電路中之電晶體,可執 行井/臨限值植入、高電壓(HV)氧化、低電壓(LV)氧化5 15 及一多晶層沈積。接下來,在以氧化物填充及後續化學機 155288.doc 201212166 械拋光(CMP)界定淺溝渠隔離(STI)之後,則例如可在基板 105上沈積一導電層430(諸如鎢矽(WSh))。舉例而言,此 一沈積製程可包含CVD、MBE及/或ALD。 可在結構400上沈積一遮罩以將導電層430及多晶層42〇 中之至少一部分圖案化。舉例而言,一所得圖案可界定包 含於周邊電路120中之電晶體之多個電晶體閘極。在電晶 體閘極界定之後’可接近此等電晶體之源極/汲極區執行 LDD植入、間隔物界定以及η+及ρ+植入555。如圖5中所 示,所得電晶體125可包括包含具有由間隔物5〇5覆蓋之側 之多晶圖案425及導電圖案435之一閘極堆疊。舉例而言, 可使用電晶體125來控制一記憶體裝置之定址及/或輸入/輸 出操作。
圖6係包含囊括電晶體125之一 ILD 145之一記憶體震置 之一電晶體部分之一剖視圖。舉例而言,可沈積(舉例而 言)一電介質氧化物以覆蓋基板105及電晶體125且隨後經 由CMP對其進行拋光。舉例而言,可藉由钱刻來移除所得 ILD 145之部分以曝露電晶體ι25之用於源極/汲極及/或閘 極觸點之特定區。如圖7中所示,可隨後用諸如一金屬之 一導電材料來填充此等經移除部分以形成導電線丨3〇。在 一特定實施方案中,舉例而言,此等導電線可包括鎢。然 後可使用一 CMP製程來拋光ILD 145及導電線130之一頂部 部分。在製程300之方塊320處’可沈積額外ILD 147以覆 蓋導電線130及/或周邊電路之其他部分。在方塊3 3〇處, 一第一層級記憶體胞陣列可藉由沈積一多晶層以覆蓋ILD 155288.doc 201212166 147而開始形成。可將此一多晶層圖案化及蝕刻以形成曝 露ILD 147之區730之一多晶圖案72〇。在一項實施方案 中’多晶圖案720可包括可對應於一完成之記憶體結構中 之記憶體胞之位元線之實質上平行的多個多晶矽線。當 然,用以形成一記憶體裝置之各個部分之製程之此等細節 僅係實例,且所請求之標的物受此方面之限制。 參照圖8 ’可將ΟΝΟ 8 10保形地沈積於多晶圖案72〇上。 特定而言,ΟΝΟ 8 10可包括一阻擋電介質層82〇(例如,氧 化矽)、一捕獲電介質層825(例如,氮化矽)及一隧道氧化 物層830(例如,氧化矽)。可沈積一金屬蓋帽86〇以保形地 覆蓋覆蓋有ΟΝΟ之多晶圖案72〇且填充介入區8〇5。舉例而 s,此一金屬蓋帽可包括氮化鈕(TaN)。如圖丨2中所示, 可然後沈積一低電阻金屬層121〇以保形地覆蓋所得記憶體 胞140。此一金屬層可包括(舉例而言)鈦、氮化鈦、鎢 (W)、氮化鎢(WN)、矽化鎢(WSi2)及/或其一組合。, w 田广、’、; 此等材料僅係實例,且所請求之標的物不受限於此。在一 特定實施方案中,可將可包括氧化物之ILD 135保形地沈 積至低電阻金屬層121G_L。舉例而言一額外保形氮化物 層1240可覆蓋ILD 135且因此形成用以製作一後續記憶體 陣列層級115之一基礎,如在方塊34〇處。 圖9係根據一實施例實質上正交於圖8之剖視圖之一剖視 圖。在圖9之該剖視圖中,展示多晶圖案72〇覆蓋ild 147。ΟΝΟ 810及金屬蓋帽86〇隨後覆蓋多晶圖案72〇。在 -特定實施方案中,可蝕刻0Ν0 81〇之一部分及金屬蓋帽 155288.doc 201212166 860以曝露多晶圖案72〇之一區1〇1〇,如圖1〇中所示。舉例 而言,可然後使經暴露區1〇10經受載流子植入,諸如n+源 極植入。在此一植入之後,可沈積低電阻金屬層121〇以填 充及覆蓋經曝露區1010且覆蓋金屬蓋帽86〇,如圖η中所 示。此一導電層可包括(舉例而言)鈦、氮化鈦、鎢、氮化 鎢及/或其-組合。藉助此一方法,彳以記憶體胞圖案化 形成一源極觸點1165,且此一方法不需包含一專用金屬化 製程。與記憶體胞圖案化同時,可形成一源極選擇器電晶 體1172、一汲極選擇器電晶體1178及閘極1174。此外可 形成用於一源極選擇器電晶體之接觸條帶(未展示)、用於 一汲極選擇器電晶體之接觸條帶(未展示)及用於閘極之接 觸條帶(未展示)。可在區U68處形成一汲極觸點(未展 示)。當然,此等材料僅係實例,且所請求之標的物不受 限於此。可沈積一後續電介質層135以覆蓋低電阻金屬層 1210。此一電介質層可包括(舉例而言)氧化矽。可在電介 質層135上沈積一硬遮罩114〇(諸如氮化石夕)。可隨後使用硬 遮罩1140來界定字線。可執行一傾斜源極/汲極植入112〇 以對源極區250及/或汲極區251進行摻雜。接下來,可執 行ILD沈積以填充閘極之間之空間。可使用一直至硬掩膜 1140之一選擇性製程(例如’僅ILD移除製程)來執行—平 坦化製私。在此階段處,舉例而言,形成一新記憶體陣列 層級可以ILD沈積及一多晶矽沈積而開始。 圖I3係根據若干實施例展示各種汲極及/或源極觸點之 多層級記憶體結構1300之一剖視圖。舉例而言,可在圖3 155288.doc •9· 201212166 中之製程3〇〇之方塊350期間形成此等源極/汲極觸點,以 在一個或多個記憶體陣列層級、周邊電路及/或外部電路 (諸如一記憶體控制器)當中提供電連接。在涉及周邊電路 之項實施方案中,條帶源極線/字線觸點丨3 1 〇、1320、 1330及1340可包括諸如一金屬之一導電材料之插塞。特定 而言,觸點Π20可電連接至記憶體陣列層級138〇之一周邊 區,觸點1330可電連接至記憶體陣列層級1382之一周邊 區,且觸點1340可電連接至記憶體陣列層級1384之一周邊 區。另外,觸點1310可電連接至導電線13〇,其可包括周 邊電路之-部分,如上文所論述1以建構此等觸點之一 技術可涉及一僅氧化物姓刻冑帛,同時選擇一適當触刻深 度以便到達一特定記憶體陣列層級。舉例而言,在藉由進 行蝕刻而移除氧化物之後,可用一金屬填充所得空穴,此 後可執行一 CMP製程。 在涉及汲極觸點之一實施方案中,延伸超出一個以上記 憶體陣列層級之一觸點可包括經由導電插塞彼此連接之複 數個層級間觸點。此等汲極觸點,(舉例而言)但所請求之 標的物不受限於此。在一特定實例中’外部電路(未展示) 可經由層級間觸點Π50、1355及1360連接至記憶體陣列層 級1380。用以建構此等分段觸點之一技術可涉及針對個別 記憶體陣列層級之一汲極觸點蝕刻及填充製程,使用例如 多晶矽添加一導電插塞,及隨後執行一平坦化製程(例 如CMP卜因此,舉例而言,可在形成記憶體胞陣列層 級1380之後但在形成記憶體胞陣列層級1382之前形成層級 155288.doc -10- 201212166 間觸點1360。類似地,可在形成記憶體胞陣列層級1382之 後但在形成記憶體胞陣列層級丨3 84之前形成層級間觸點 1355,等等。 在涉及及極觸點之另一貫施方案中,延伸超出一個以上 記憶體陣列層級之一觸點可包括自一最頂部記憶體胞陣列 層級延伸至一最底部記憶體胞陣列層級之一單個插塞 137〇。舉例而言,插塞1370可包括一汲極觸點。單個插塞 1370固有之相對高縱橫比可引入蝕刻及/或填充之困難。 另外,跨越多個記憶體胞陣列層級之疊對管理可引入用於 形成單個插塞1370之困難。舉例而言,可能難以將記憶體 胞陣列層級1384上方之一表面上之一遮罩與記憶體胞陣列 層級1380上之一記憶體胞特徵對準。 可使用各種汲極觸點技術中之任一者使各別記憶體陣列 層級之對應位元線(例如,多晶圖案720)彼此電短路。 圖14係根據一實施例之一計算系統及一記憶體裝置之一 示意圖。此一計算裝置可包括一個或多個處理器(舉例而 言)以執行一應用程式及/或其他程式碼。舉例而言,記憶 體裝置1410可包括圖丨中所示之一多層級記憶體裝置ι〇〇。 一計异裝置1404可表示可組態以管理記憶體裝置141〇之任 一裝置 '器具或機器。記憶體裝置141〇可包含一記憶體^ 制器1415及一記憶體1422。藉由實例而非限制之方式,計 算裝置1404可包含:一個或多個計算裝置及/或平臺,諸 如(例如)一桌上型電腦、一膝上型電腦、一工作站、一伺 服器裝置或類似物;一個或多個個人計算或通信裝置戋器 155288.doc -11 - 201212166 铷 (例如)-個人數位助理、行動通信裝置或類似 ,一计算系統及/或相關聯服務提供者能力,諸如(例如) -資料庫或資料儲存服務提供者/系統;及/或1任一电 、應吨識到,系統14GG中所示之該等各種裝置之全部或部 分及如本文中進一步所闞述之該等製程及方法可使用硬 體、勃體、軟體或其任-组合來實施或以其他方式包含硬 體、_^體或其任一組合。因此,藉由實例而非限制 之方式计算裝置14〇4可包含經由一匯流排丨44〇操作地耦 合至記憶體U22之至少—個處理單元⑽及—主機或記憶 體控制器141 5。處理單元i 420表示可組態以執行一資料計 算程序或過程之至少一部分之一個或多個電路。藉由實例 而非限制之方式’處理單元142〇可包含一個或多個處理 器、控制器、微處理器、微控制器、專用積體電路、數位 釔號處理器、可程式化邏輯裝置、現場可程式化閘陣列及 類似物或其任一組合。處理單元1420可包含經組態以與記 憶體控制器1415通信之-作業系統。此一作業系統可(舉 例而。)產生命令以經由匯流排144〇發送至記憶體控制器 5此等命令可包括讀取及/或寫入命令。回應於一寫 入命令,舉例而言,記憶體控制器1415可提供一偏壓信 號,諸如用以將與該寫入命令相關聯之資訊寫入至一記憶 體分割區之一設定或重設脈衝(舉例而言)。在一實施方案 中,舉例而言,記憶體控制器1415可操作記憶體裝置 1410,其中處理單元1420可裝載一個或多個應用程式及/ 155288.doc •12· 201212166 或起始給記憶體控制器之耷 之寫入命令以提供對記憶體裝置 1410中之記憶體胞之存取。 記憶體1422表示任—資斜蚀左 貝枓儲存機構。記憶體1422可包含 (舉例而言)一主要記憶體j 42 424及/或一辅助記憶體1426。主 要記憶體1424可包含d你丨、 七 例而5 )一隨機存取記憶體、唯讀 3己憶體等。儘管在此實例中圖紐句叫劣 千圖解說明為與處理單元1420分 。 隐組1424之整體或部分可提供於處 理單元1420内或以其他方爷 方式與處理皁元1420共同定位/耦 合0 輔助記憶體1426可包令r與加二& 匕3 (舉例而& )與主要記憶體相同或 類似類型之記.障魏Μ / + . 或—個或多個資料儲存裝置或系 統’諸如(例如)一磁碟機、一 未機一先碟機、一磁帶機、一固態 記憶體碟機等。在某此眚尬士#山 '、二貫施方案中’辅助記憶體1426可以 係在操作上可接受之_ ^ 又< 5十算機可讀媒體1428或可以其他方 式組態以輕合至一計算機可讀媒體⑽。計算機可讀媒體 1428可包含(舉例而言)可攜載用於系統1400中之該等裝置 中之者或多者之資料、程式碼及/或指令及/或使得該等 資料二程式碼及/或指令可存取之任一媒體。 十算裝置1404可包含(舉例而言)一輪入/輸出⑷2。輸入/ ㈣1432表示可組態以接受或以其他方式引入人類及/或 。々輪入t㈤或多個裝置或特徵,及/或可組態以遞送 ,乂其他方式提供人類及/或機器輸出之一個或多個裝置 :、寺Π:藉由實I列而非限制之方式,輸入/輸出裝置ία〗 可包含操作地组態之一顯示器、揚聲器、鍵盤、滑鼠、執 155288.doc 201212166 跡球、觸摸屏、資料埠等β 儘管已圖解說明及闡述了目前認為係實例性實施例之内 容,但熟習此項技術者應理解,在不背離所請求之標的物 之情形下可作出各種其他修改且可替代等效物。另外,可 在不背離本文中所闡述之中心概念之情形下作出諸多修改 以使特疋情形適應所請求標的物之該等教示。因此,所 請求之標的物既定不限於所揭示之該等^實㈣,而係 此所請求之標的物亦可包含歸屬於隨"請專利範圍及其 等效物之範疇内之所有實施例。 【圖式簡單說明】 圖 係根據一實施例之一
多層級記憶體裝置之一剖視 圖2係根據一實施例之一 圖 多層級記憶體裝置之另一剖视 製程之一流程圖 一電晶體部分冷 圖4係根據一實施例之一記情 閘極堆疊層之一剖視圖。 圖5係根據一實施例之—記情、 一剖視圖。 〜體裝置之—電晶體部分 圖6係根據一實施例之包含一 裝置之-電晶體部分之一剖;見:層間電介質層之-記憶 圖7係根據一實施例準備用於 憶體裝置之一剖視圖。 、作—記憶體陣列之一 155288.doc 201212166 圖8係根據一實施例包含一記憶體陣列之一記憶體裝置 之一剖視圖。 圖9係根據一實施例包含一記憶體陣列之一記憶體裝置 之另一剖視圖。 圖10係根據一實施例準備用於製作一源極觸點之一記憶 體裝置之一剖視圖。 圖11係根據另一實施例之一記憶體裝置之一剖視圖。 圖12係根據一實施例準備用於製作一多層級記憶體陣列 之一記憶體裝置之一剖視圖。 圖13係根據一實施例在一多層級記憶體陣列中之汲極或 源極觸點之一剖視圖。 圖14係根據一實施例之一計算系統及一記憶體裝置之一 示意圖。 【主要元件符號說明】 100 多層級記憶體裝置 105 基板 110 記憶體陣列堆疊 115 記憶體陣列層級 120 周邊電路 125 電晶體 130 導電線 135 層間電介質層 140 記憶體胞 145 層間電介質層 155288.doc -15- 201212166 147 205 250 251 255 260 400 420 425 430 435 505 515 555 720 730 805 810 820 825 830 860 1010 額外層間電介質層 氧化物-II化物-氧化物堆疊 源極區 >及極區 特定區 多晶矽(多晶)層 結構 多晶層 多晶圖案 導電層 導電圖案 間隔物 井/臨限值植入、高電壓(HV)氧化、低電壓 (LV)氧化 LDD植入 '間隔物界定以及n+及p +植入 多晶圖案 區 介入區 氧化物-氮化物-氧化物 阻擋電介質層 捕獲電介質層 随道氧化物層 金屬蓋帽 區 155288.doc -16- 201212166 1015 1140 1165 1168 1172 1174 1178 1210 1240 1300 1310 1320 1330 1340 1350 1355 1360 1370 1380 1382 1384 1400 1404 1410 源極觸點 硬遮罩 源極觸點 區 源極選擇器電晶體 閘極 汲極選擇器電晶體 低電阻金屬層 額外保形氮化物層 多層級記憶體結構 條帶源極線/字線觸點 條帶源極線/字線觸點 條帶源極線/字線觸點 條帶源極線/字線觸點 層級間觸點 層級間觸點 層級間觸點 單個插塞 記憶體陣列層級 記憶體陣列層級 記憶體陣列層級 系統 計算裝置 記憶體裝置 155288.doc •17- 201212166 1415 主機或記憶體控制器 1420 處理單元 1422 記憶體 1424 主要記憶體 1426 輔助記憶體 1428 計算機可讀媒體 1432 輸入/輸出 1440 匯流排 155288.doc •18·

Claims (1)

  1. 201212166 七、申請專利範圍: 1. 一種製作一記憶體裝置之方法,該方法包括: 在一基板上形成周邊電路; 用-層間電介質層覆蓋該周邊電路及該基板;及 * ㈣層間電介質層上形成-個或多個記憶體陣列層級 . 之一堆疊。 2. 如請求項1之方法’其令形成該_個或多個記憶體陣列 層級之一第一層級包括: 用一多晶矽薄膜至少部分地覆蓋該隔離材料; 將該多晶矽薄膜之一部分圖案化以形成實質上平行之 多個多晶矽線; 用氧化物-氣化物-氧化物(ΟΝΟ)堆疊至少部分地覆蓋 該多晶石夕薄膜及該多個多晶石夕線;及 用一金屬層至少部分地覆蓋該ΟΝΟ堆疊。 3. 如請求項2之方法,其進一步包括: 藉由移除該金屬層及該ΟΝΟ堆疊之一部分而曝露該多 晶矽薄膜以界定平行閘極線。 4·如請求項2之方法,其進一步包括: ' 藉由移除該金屬層及該ΟΝΟ堆疊之一部分而曝露該多 - 晶石夕薄膜;及 用一導電材料替代該金屬層及該ΟΝΟ堆疊之該經移除 部分以形成一源極觸點。 5.如请求項2之方法,其進一步包括: 在兩個連續記憶體陣列層級之間形成一第一沒極觸 155288.doc 201212166 將該兩個連續記憶體陣列層級中之一者之—多晶石夕線 對準在該第一汲極觸點上;及 在該多晶矽線與一第三連續記憶體陣列層級之間形成 一第二汲極觸點。 6·如請求項1之方法,其進一步包括: 在形成該一個或多個記憶體陣列層級之後,在該等記 憶體陣列層級之中形成一汲極觸點。 7. 如請求項1之方法,其中該等記憶體陣列包括電荷捕獲 N AND記憶體胞陣列。 8. —種記憶體裝置,其包括: 一基板上之周邊電路; 用以覆蓋該周邊電路之一層間電介質層;及 形成於該層間電介質層上之一個或多個記憶體陣列層 級,其中該周邊電路係安置於該基板與該層間電介質層 之間。 9. 如請求項8之記憶體裝置,其中該一個或多個記憶體陣 列層級覆蓋該周邊電路之至少一部分。 10. 如請求項8之記憶體裝置,其進一步包括: 用以至少部分地覆蓋該層間電介質層之一多晶矽薄 膜; 用以至少部分地覆蓋該多晶矽薄膜之氧化物-氮化物· 氧化物(ΟΝΟ)堆疊及一金屬層; 該ΟΝΟ堆疊及該金屬層之一部分中之用以曝露該多晶 155288.doc 201212166 矽薄膜之一部分之一開口;及 安置於該開口中之一源極觸點。 11. 12. 13. 14. 15. 16. 如請求項10之記憶體裝置,直巾兮笪 ”肀忒專圯憶體陣列包括該 ΟΝΟ堆疊以捕獲個別記憶體胞中之電荷載流子。 如請求項8之記憶體裝置,其進—步包括: 兩個連續記憶體陣列層級之間之—第一沒極觸點;及 該兩個連續記憶體陣列層級中 在I 一多晶石夕位元 線與-第三連續記憶體陣列層級之間之一第二 點。 如請求項8之記憶體裝置,其進—步包括·· 跨越兩個或兩個以上該篝咋樁 邊寺圯憶體陣列層級延伸之一 極觸點。 队 如請求項10之記憶體裝置,直 ^ k 具進一步包括該一個或多個 此憶體陣列層級上之平行閘極線。 夕個 如請求項8之記憶體裝置,苴 ^ 甲6玄等§己憶體陣列句;Φ 何捕獲NAND記憶體胞陣列。 電 一種系統,其包括: 一記憶體裝置,其包括: 一基板上之周邊電路; 用以覆蓋該周邊電路之-層間電介質層;及 該層間電介質層上之一 曰 個或夕個記憶體陣列層級. 一 S己憶體控制器,1用 吸, 八用以細作該記憶體裝置,及 -處理器,其用以裝載一個或多個應 始給該記憶體控制器之寫入命/用以起 梃供對該專記憶體陣 155288.doc 201212166 列中之記憶體胞之存取。 1 7.如請求項1 6之系統,其中該記憶體裝置進一步包括: 用以至少部分地覆蓋該層間電介質層之一多晶矽薄 膜; 氧化物-氮化物-氧化物(ΟΝΟ)堆疊及用以至少部分地 覆蓋該ΟΝΟ堆疊之一金屬層; 該ΟΝΟ堆疊及該金屬層之一部分中之用以曝露該多晶 石夕薄膜之一部分之一開口;及 女置於該開口中之一源極觸點。 18.如請求項16之系統,其中該記憶體裝置進一步包括: 兩個連續記憶體陣列層級之間之一第一汲極觸點;及 該兩個連續記憶體陣列層級中之一者之一多晶矽位元 線與一第三連續記憶體陣列層級之間之一第二汲極觸 19‘如凊求項16之系統其中該記憶體裝置進一步包括: 跨越兩個或兩個以上該等記憶體陣列層級 極觸點。 〜1τ又—及 20. 如請求項16之系統,其 ΝΑΝΕ^憶體胞陣列。 中该等記憶體陣列包括電荷捕獲 155288.doc
TW100113769A 2010-04-20 2011-04-20 具有多層級架構之快閃記憶體 TWI482241B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/764,060 US8355281B2 (en) 2010-04-20 2010-04-20 Flash memory having multi-level architecture

Publications (2)

Publication Number Publication Date
TW201212166A true TW201212166A (en) 2012-03-16
TWI482241B TWI482241B (zh) 2015-04-21

Family

ID=44788092

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100113769A TWI482241B (zh) 2010-04-20 2011-04-20 具有多層級架構之快閃記憶體

Country Status (6)

Country Link
US (2) US8355281B2 (zh)
JP (1) JP5736225B2 (zh)
KR (1) KR101350584B1 (zh)
CN (1) CN102237314B (zh)
DE (1) DE102011007746A1 (zh)
TW (1) TWI482241B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI719921B (zh) * 2019-11-29 2021-02-21 大陸商芯恩(青島)積體電路有限公司 堆疊神經元件結構及其製作方法

Families Citing this family (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12444651B2 (en) 2009-08-04 2025-10-14 Novellus Systems, Inc. Tungsten feature fill with nucleation inhibition
US10497713B2 (en) * 2010-11-18 2019-12-03 Monolithic 3D Inc. 3D semiconductor memory device and structure
US11437269B2 (en) 2012-03-27 2022-09-06 Novellus Systems, Inc. Tungsten feature fill with nucleation inhibition
US8847302B2 (en) 2012-04-10 2014-09-30 Sandisk Technologies Inc. Vertical NAND device with low capacitance and silicided word lines
CN103779428A (zh) * 2012-10-19 2014-05-07 旺宏电子股份有限公司 半导体装置及其制造方法
KR102107389B1 (ko) 2013-11-12 2020-05-07 삼성전자 주식회사 반도체 메모리 소자 및 그 제조 방법
KR102139944B1 (ko) * 2013-11-26 2020-08-03 삼성전자주식회사 3차원 반도체 메모리 장치
KR102135181B1 (ko) 2014-05-12 2020-07-17 삼성전자주식회사 반도체 장치 및 이의 제조 방법
KR102179284B1 (ko) * 2014-05-12 2020-11-18 삼성전자주식회사 불 휘발성 메모리 장치 및 그것의 소거 방법
KR102192539B1 (ko) 2014-05-21 2020-12-18 삼성전자주식회사 반도체 장치 및 이의 프로그램 방법
KR102249172B1 (ko) 2014-09-19 2021-05-11 삼성전자주식회사 불 휘발성 메모리 장치
KR102275543B1 (ko) * 2014-10-27 2021-07-13 삼성전자주식회사 3차원 반도체 메모리 장치
JP6359989B2 (ja) 2015-02-24 2018-07-18 株式会社ジャパンディスプレイ 表示装置および表示方法
TW201637018A (zh) * 2015-04-14 2016-10-16 Yield Microelectronics Corp 降低電壓差之電子寫入抹除式可複寫唯讀記憶體及其操作方法
KR102342549B1 (ko) 2015-06-05 2021-12-24 삼성전자주식회사 메모리 장치 및 그 제조 방법
CN106252355B (zh) * 2015-06-15 2021-03-09 爱思开海力士有限公司 半导体器件及其制造方法
KR102408657B1 (ko) 2015-07-23 2022-06-15 삼성전자주식회사 반도체 장치 및 그 제조 방법
KR102398666B1 (ko) 2015-08-19 2022-05-16 삼성전자주식회사 비휘발성 메모리 장치 및 이를 포함하는 비휘발성 메모리 시스템
US9449987B1 (en) * 2015-08-21 2016-09-20 Sandisk Technologies Llc Three dimensional memory device with epitaxial semiconductor pedestal for peripheral transistors
KR102452826B1 (ko) 2015-11-10 2022-10-12 삼성전자주식회사 메모리 장치
US10762940B2 (en) 2016-12-09 2020-09-01 Integrated Magnetoelectronics Corporation Narrow etched gaps or features in multi-period thin-film structures
US10366983B2 (en) * 2017-12-29 2019-07-30 Micron Technology, Inc. Semiconductor devices including control logic structures, electronic systems, and related methods
US10297290B1 (en) 2017-12-29 2019-05-21 Micron Technology, Inc. Semiconductor devices, and related control logic assemblies, control logic devices, electronic systems, and methods
KR102828798B1 (ko) * 2018-12-05 2025-07-02 램 리써치 코포레이션 보이드 프리 (void free) 저응력 (low stress) 충진
US12261081B2 (en) 2019-02-13 2025-03-25 Lam Research Corporation Tungsten feature fill with inhibition control
TWI695489B (zh) * 2019-03-07 2020-06-01 億而得微電子股份有限公司 電子寫入抹除式可複寫唯讀記憶體的低壓快速抹除方法
US10910438B2 (en) * 2019-05-01 2021-02-02 Micron Technology, Inc. Memory array with graded memory stack resistances
KR102744180B1 (ko) 2019-12-17 2024-12-19 삼성전자주식회사 가변 저항 메모리 장치
WO2023272578A1 (en) 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and methods for forming the same
JP7608616B2 (ja) 2021-06-30 2025-01-06 長江存儲科技有限責任公司 三次元メモリデバイスおよびシステム
WO2023272552A1 (en) 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and methods for forming the same
CN116058101A (zh) 2021-06-30 2023-05-02 长江存储科技有限责任公司 三维存储器器件及其形成方法
WO2023272555A1 (en) 2021-06-30 2023-01-05 Yangtze Memory Technologies Co., Ltd. Three-dimensional memory devices and methods for forming the same
US12309989B2 (en) * 2021-11-04 2025-05-20 Taiwan Semiconductor Manufacturing Company, Ltd. Stacked SRAM device

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7157314B2 (en) * 1998-11-16 2007-01-02 Sandisk Corporation Vertically stacked field programmable nonvolatile memory and method of fabrication
TW587252B (en) * 2000-01-18 2004-05-11 Hitachi Ltd Semiconductor memory device and data processing device
EP2323164B1 (en) * 2000-08-14 2015-11-25 SanDisk 3D LLC Multilevel memory array and method for making same
JP4670187B2 (ja) * 2001-06-06 2011-04-13 ソニー株式会社 不揮発性半導体メモリ装置
JP2002368141A (ja) 2001-06-06 2002-12-20 Sony Corp 不揮発性半導体メモリ装置
US6879505B2 (en) 2003-03-31 2005-04-12 Matrix Semiconductor, Inc. Word line arrangement having multi-layer word line segments for three-dimensional memory array
US7330369B2 (en) * 2004-04-06 2008-02-12 Bao Tran NANO-electronic memory array
JP4534132B2 (ja) * 2004-06-29 2010-09-01 エルピーダメモリ株式会社 積層型半導体メモリ装置
US7507661B2 (en) * 2004-08-11 2009-03-24 Spansion Llc Method of forming narrowly spaced flash memory contact openings and lithography masks
KR100684875B1 (ko) * 2004-11-24 2007-02-20 삼성전자주식회사 반도체 장치 및 그 제조 방법
US7473589B2 (en) * 2005-12-09 2009-01-06 Macronix International Co., Ltd. Stacked thin film transistor, non-volatile memory devices and methods for fabricating the same
US7709334B2 (en) * 2005-12-09 2010-05-04 Macronix International Co., Ltd. Stacked non-volatile memory device and methods for fabricating the same
CN100550352C (zh) * 2005-12-09 2009-10-14 旺宏电子股份有限公司 一种堆叠非易失性存储元件及其制造方法
US7439594B2 (en) 2006-03-16 2008-10-21 Micron Technology, Inc. Stacked non-volatile memory with silicon carbide-based amorphous silicon thin film transistors
JP5010192B2 (ja) * 2006-06-22 2012-08-29 株式会社東芝 不揮発性半導体記憶装置
KR100895853B1 (ko) * 2006-09-14 2009-05-06 삼성전자주식회사 적층 메모리 소자 및 그 형성 방법
KR100806339B1 (ko) 2006-10-11 2008-02-27 삼성전자주식회사 3차원적으로 배열된 메모리 셀들을 구비하는 낸드 플래시메모리 장치 및 그 제조 방법
JP2008140912A (ja) * 2006-11-30 2008-06-19 Toshiba Corp 不揮発性半導体記憶装置
KR100875071B1 (ko) 2007-04-25 2008-12-18 주식회사 하이닉스반도체 플래시 메모리 소자의 제조 방법
US7692959B2 (en) * 2008-04-22 2010-04-06 International Business Machines Corporation Multilayer storage class memory using externally heated phase change material
US7821822B2 (en) * 2008-08-14 2010-10-26 Hitachi Global Storage Technologies Netherlands, B.V. Read/write elements for a three-dimensional magnetic memory
JP5279403B2 (ja) * 2008-08-18 2013-09-04 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
US7936622B2 (en) * 2009-07-13 2011-05-03 Seagate Technology Llc Defective bit scheme for multi-layer integrated memory device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI719921B (zh) * 2019-11-29 2021-02-21 大陸商芯恩(青島)積體電路有限公司 堆疊神經元件結構及其製作方法

Also Published As

Publication number Publication date
US8355281B2 (en) 2013-01-15
JP5736225B2 (ja) 2015-06-17
JP2011228709A (ja) 2011-11-10
KR20110117016A (ko) 2011-10-26
US20130147045A1 (en) 2013-06-13
US20110255334A1 (en) 2011-10-20
US8634242B2 (en) 2014-01-21
KR101350584B1 (ko) 2014-01-10
CN102237314A (zh) 2011-11-09
DE102011007746A1 (de) 2011-12-29
CN102237314B (zh) 2014-07-09
TWI482241B (zh) 2015-04-21

Similar Documents

Publication Publication Date Title
TW201212166A (en) Flash memory having multi-level architecture
KR102411019B1 (ko) 전도성 구조체들, 전도성 구조체들을 포함하는 시스템들 및 디바이스들 및 관련 방법들
CN107017264B (zh) 存储器件
US8395941B2 (en) Multi-semiconductor material vertical memory strings, strings of memory cells having individually biasable channel regions, memory arrays incorporating such strings, and methods of accessing and forming the same
KR101749056B1 (ko) 3차원 반도체 장치
US9899404B2 (en) Semiconductor device
JP6758124B2 (ja) 3次元積層チェーン型メモリ装置の製造方法
CN108630704A (zh) 具有分层的导体的三维存储装置
KR20090079694A (ko) 비휘발성 메모리 소자 및 그 제조 방법
CN107611136A (zh) 垂直型非易失性存储器件及其制造方法以及字线凹陷结构
US20150137259A1 (en) Semiconductor device
CN103811497A (zh) 半导体器件及其制造方法
US20150115392A1 (en) Semiconductor device and method for fabricating the same
JP2016018899A (ja) 半導体装置およびその製造方法
US9214234B2 (en) Nonvolatile semiconductor memory device and method of manufacturing the same
KR20140122041A (ko) 3차원 저항 변화 메모리 장치 및 그 제조방법
KR20110069305A (ko) 플래시 메모리 소자 및 그 제조 방법
CN101621078A (zh) 具有多层隧道绝缘体的存储器单元晶体管及存储器器件
KR102427647B1 (ko) 반도체 장치 및 그 제조 방법
US20110255335A1 (en) Charge trap memory having limited charge diffusion
TWI473207B (zh) 填充一實體隔離溝渠的方法
TWI357150B (en) Nand flash memory cell array and method of fabrica
KR20150080471A (ko) 반도체 장치