[go: up one dir, main page]

TW201037703A - Data integrity preservation in spin transfer torque magnetoresistive random access memory - Google Patents

Data integrity preservation in spin transfer torque magnetoresistive random access memory Download PDF

Info

Publication number
TW201037703A
TW201037703A TW098141905A TW98141905A TW201037703A TW 201037703 A TW201037703 A TW 201037703A TW 098141905 A TW098141905 A TW 098141905A TW 98141905 A TW98141905 A TW 98141905A TW 201037703 A TW201037703 A TW 201037703A
Authority
TW
Taiwan
Prior art keywords
bit
write
mram
data
stt
Prior art date
Application number
TW098141905A
Other languages
English (en)
Inventor
Sei-Seung Yoon
Seung H Kang
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201037703A publication Critical patent/TW201037703A/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1693Timing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1659Cell access
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1673Reading or sensing circuits or methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)

Description

201037703 六、發明說明: 【發明所屬之技術領域】 本發明之實施例係關於隨機存取記憶體(RAM)。更特定 而言’本發明之實施例係關於自旋傳遞轉矩磁電阻式隨機 存取記憶體(STT-MRAM)中資料整合保存。 【先前技術】 隨機存取記憶體(RAM)為現代數位架構的遍在組件。如 熟習此項技術者將瞭解,RAM可為獨立器件或可整合或嵌 入於諸如微處理、微控制器、特殊應用積體電路(ASIC)、 系統晶片(SoC)及其他類似器件的使用該ram之器件内。 RAM可為揮發性或非揮發性的。揮發性RAM在電力被移 除時失去其所儲存的資訊。非揮發性RAM即使在電力自該 記憶體移除時仍可維持其記憶體内容。雖然非揮發性ram 具有在#需施力口電力之情況下維持其内容之能力方面的優 點仁&知非揮發性RAM具有比揮發性ram慢的讀取/寫 入時間。 電P式隨機存取記憶體(Mram)為一種具有與揮發性 記憶體相當之回應(讀取/寫人)時間之非揮發性記憶體技 術/、將資料作為電荷或電流儲存之習知RAM技術不同, —便用磁性元件。如圖1A及圖财所說明,磁穿隨 ()儲存元件100可由藉一絕緣(穿隧障壁)層120分 離的兩個磁性眉r ]〗Λ Β , , Λ 1 0及130形成’該兩個磁性層110及130中 之每一者可保姓 '、寻一磁%。兩個層中之一者(例如,固定層 110)設定為特定 極性。另一層(例如,自由層130)之極性 145174.doc 201037703 132自由地改變以與可施加之外部場的極性匹配。自由層 130之極性丨32的改變將改變MTJ儲存元件1〇〇的電阻^舉 例而言,當極性被對準時(圖1A),存在低電阻狀態。當極 性並未被對準時(圖1B) ’則存在高電阻狀態。如在此項技 術中已知,MTJ 100之說明已簡化,且熟習此項技術者將 瞭解所說明之每一層可包含一或多個材料層。 參看圖2A,針對讀取操作而說明習知MRAM之記憶體單 〇 元200。該單元200包括一電晶體21〇、位元線22〇、數位線 230及子線240。可藉由量測該MTJ 1〇〇之電阻來讀取該單 兀200。舉例而言,可藉由啟動相關聯電晶體21〇來選擇特 定MTJ 1〇〇,該電晶體21〇可切換來自位元線22〇之穿過 MTJ 100之電流。歸因於穿隧磁電阻式效應,如上文所論 述,該MTJ 1 〇〇之電阻基於兩個磁性層(例如,丨丨〇、13〇) 中之極性之定向而改變。起因於自由層之極性,可自該電 流判定任何特定MTJ 100内的電阻。按照慣例,若固定層 〇 no及自由層no具有相同極性,則電阻為低,且讀取 「〇」。若固定層110及自由層130具有相反極性,則電阻為 較高的,且讀取「1」。 參看圖2B,針對寫入操作而說明習知MRAM的記憶體單 元200。該MRAM之寫入操作為磁性操作。因此,電晶體 210在寫入操作期間關斷。電流傳播穿過該位元線22〇及該 數位線230以建立磁場250及260,該等磁場250及260可影 響s亥MTJ 100之自由層的極性且因此影響該單元2〇〇的邏輯 狀態。因此,資料可寫入至該河以1〇〇並儲存於該1^117 1〇〇 145174.doc 201037703 中ο MRAM具有使得其為通用記憶體之候選者的若干所要特 性,諸如,高速度、高密度(亦即,小的位元單元大小)、 低電力消耗及無隨時間發生的降級。然而,MRAM具有可 按比例調整性(scalability)問題。具體而言,隨著位元單元 變得較小,用於切換記憶體狀態之磁場增大。因此,電流 密度及電力消耗增大以提供較高磁場,因此限制MRAM的 可按比例調整性。 不同於習知MRAM,自旋傳遞轉矩磁電阻式隨機存取記 憶體(STT-MRAM)使用電子,該等電子隨著電子傳遞穿過 薄膜(旋轉過濾器)而變得經旋轉極化。STT-MRAM亦稱為 自旋傳遞轉矩RAM(STT-RAM)、旋轉力矩轉移磁化切換 RAM(旋轉RAM)及旋轉動量轉移(SMT-RAM)。在寫入操作 期間,該等經旋轉極化之電子對該自由層施加一力矩,該 力矩可切換該自由層的極性。如前文中所論述,該讀取操 作與習知MRAM之讀取操作之類似之處在於一電流用以偵 測MTJ儲存元件的電阻/邏輯狀態。如圖3A中所說明, STT-MRAM位元單元300包括MTJ 305、電晶體310、位元 線320及字線330。該電晶體310針對讀取操作及寫入操作 兩者接通以允許電流流動穿過該MTJ 305,以使得邏輯狀 態可被讀取或寫入。 參看圖3B,針對讀取/寫入操作之進一步論述,說明 STT-MRAM單元301的更詳細圖式。除先前論述之諸如 MTJ 305、電晶體310、位元線320及字線330的元件外,亦 145174.doc 201037703 說明源極線340、感測放大器350、讀取/寫入電路360及位 元線基準370。如上文所論述,STT-MRAM中之寫入操作 與電有關。讀取/寫入電路360在該位元線320與該源極線 340之間產生寫入電壓。取決於位元線320與源極線340之 間的電壓之極性,該MTJ 305之自由層的極性可改變,且 相應地邏輯狀態可寫入至該單元301。同樣,在讀取操作 期間,產生讀取電流,其穿過MTJ 305在該位元線320與該 源極線340之間流動。當准許電流經由電晶體310流動時, ❹
可基於該位元線320與該源極線340之間的電壓差來判定該 MTJ 305之電阻(邏輯狀態),該電壓差係與基準370相比較 且接著由感測放大器350放大。熟習此項技術者將瞭解, 記憶體單元301之操作及構造在此項技術中為已知的。額 外細節提供於(例如)M. Hosomi等人之A Novel Nonvolatile Memory with Spin Transfer Torque Magnetoresistive Magnetization Switching: Spin-RAM, proceedings of IEDM ^ conference (2005)中,其全文以引用方式併入本文中。 STT-MRAM之電寫入操作消除歸因於MRAM中之磁性寫 入操作的按比例調整問題。另外,電路設計對於STT- MRAM而言較不複雜。然而,因為藉由使電流傳遞穿過 MTJ 305來執行讀取操作及寫入操作兩者,所以存在讀取 操作擾亂儲存於MTJ 305中之資料的可能。舉例而言,若 讀取電流之量值類似於或大於寫入電流臨限值,則存在讀 取操作可能擾亂MTJ 305之邏輯狀態且因此使記憶體之整 合降級的實質機會。 145174.doc 201037703 【發明内容】 本發明之例示性實施例係針對用於在STT-MRAM中控制 施加至字線電晶體之字線電壓的系統、電路及方法。 一實施例係針對一種自旋傳遞轉矩磁電阻式隨機存取記 憶體(STT-MRAM),其包含:一位元單元,其具有一磁穿 隧接面(MTJ)及一字線電晶體,其中該位元單元耦接至一 位元線及一源極線;一字線驅動器,其耦接至該字線電晶 體之一閘極;及一回寫電路,其經組態以偵測該位元單元 之一讀取值,且經組態以在一讀取操作之後將該讀取值回 寫至該位元單元。 另一實施例係針對一種用於一 STT-MRAM器件中之讀取 操作及寫入操作的方法。該方法包含:讀取儲存於一位元 單元中的資料,該位元單元具有一 MTJ及一字線電晶體, 其中該位元單元耦接至一位元線及一源極線;偵測該位元 單元之一讀取值;及使用耦接至該字線電晶體之一閘極的 一字線驅動器將該偵測到之讀取值回寫至該位元單元。 又一實施例係針對一種STT-MRAM,該STT-MRAM包 含:用於讀取儲存於一位元單元中之資料的構件,該位元 單元具有一 MTJ及一字線電晶體,其中該位元單元耦接至 一位元線及一源極線;用於偵測該位元單元之一讀取值的 構件;及用於使用耦接至該字線電晶體之一閘極的一字線 驅動器將該偵測到之讀取值回寫至該位元單元的構件。 【實施方式】 隨附圖式經呈現以輔助本發明之實施例的描述,且僅出 145174.doc 201037703 於說明而非限制該等實施例之目的來提供。 _在針對本發明之特定實施例之以下描述及相關圖式中揭 不本土明之實施例的態樣。在不偏離本發明之範疇的情況 下’可設計出替代實施例。另外,將不會詳細描述本發明 之熟知元件或將省略該等元件,以免使本發明之實施例的 相關細節混淆。 詞例示性」在本文中用以意謂「充當實例、例項或說
明」。本文中描述為「例示性」之任—實施例未必解釋為 料其他實施例而言較佳或有利。同樣,術語「本發明之 實&例」it不要求本發明之所有實施例包括所論述之特 徵、優點或操作模式。 本文中所❹之術語僅出於描述特定實施例之目的,且 並非意欲限制本發明之實施例。如本文中所使用,除非上 下文清楚地另外指心否則單數形式「-」及「該」亦音 ,包括複數形式。將進—步理解,術語「包含」及β 「包括」在於本文中使用時規定所述特徵、整數、步驟、 操作、元件及/或組件之存在,但並不排除一或多個其他 :徵王數、步驟、操作、元件、組件、及/或其群組之 存在或添加。 —=前技術中所論述,STT_MRAM將低㈣人電流用於 母Γ70 ’纟為此記憶體類型相比mram而言的優點。然 單元讀取電机可接近或高於寫入電流臨限值,且因此 使無效寫人操作發生,其可危害所儲存資料的整合。為了 減小無效寫人之可能,本發明之實施例制破壞性回寫技 145174.doc 201037703 術,其中自每一記憶體單元讀取之資料隨後回寫至該單 元。因此’讀取循環包括自記憶體單元讀取資料之讀取操 作及將自該記憶體單元讀取之㈣回寫至該單元的寫入操 作兩者。因此’即使發生無效寫人,仍將保存資料整合。 雖然讀取循環時間可_外“鮮而增加,但根據本發 ^之至少—實施例的實施破壞性回寫技術之S T T_ M R A Μ記 憶體能夠以比無回寫特徵之stt_MRAm高的讀取電壓操 作’且因此可提供較準確的讀取值。 圖4A說明根據本發明之—實施例的讀取操作期間之爪_ MRAM中的電路組態彻。該電路包括—位元單元仙,該 位元單元40 i包括_ MTJ 4〇5及柄接於位元線(BL)42〇與源 極線(SL)440之間的字線電晶體41()。字線電晶體彻係由 一字線(WL)43G控制。_讀取隔離元件45味接至該位元線 420以在寫入操作期間隔離感測放大器470。元件45〇(例 如,璜取多工器)可用以在讀取操作期間選擇位元線中的 -者並提供感測放大器隔離。如熟習此項技術者將瞭解, 讀取隔離元件450可為可在讀取操作期間將該感測放大器 470耗接至該位元線42〇且可在寫人操作期間隔離感測放大 器470的任何器件或器件之組合。舉例而[該隔離元件 450可為與感測放大器47〇之輸入串聯耦接的傳輸閘。然 而,熟習此項技術者將瞭解,可使用諸如多工器及其類似 者之其他|§件及/或器件的組合。另外,熟習此項技術者 將瞭解,本文中所說明之電路組態係僅為了促進本發明之 實施例之態樣的描述,且並非意欲將該等實施例限於所說 145174.doc -10· 201037703 明之元件及/或配置。 返回參看圖4A,該隔離元件450可接收讀取啟用信號 (rd一en)以與讀取操作協調。一感測放大器470耦接至該位 元線420且耦接至一基準460。感測放大器470可用以藉由 在讀取操作期間放大該感測放大器470之輸入處的位元線 420與基準460之間的電壓差來判定該位元單元4〇1的狀 態。在讀取操作期間,電晶體41〇正傳導,且讀取電流 (i一rd)流動穿過該MTJ 4〇5。該讀取隔離元件450將傳導, 且與該MTJ 405之電阻成比例的電壓將產生且在感測放大 器470處被偵測到。如上文所論述,該電阻將基於該 405之邏輯狀態而改變。因此,可讀取儲存於位元單元4〇ι 中的資料。 〇 感測放大器470之輸出亦回饋至一讀取資料暫存器49〇。 讀取資料暫存器490臨時儲存自位元單元4〇1讀取之資料, 以使得該資料可回寫至,4〇5’藉此在無效寫入操作的 狀況下保存資料整合。讀取資料暫存器彻可藉由任何數 目個熟知資料暫存器(諸如’線性移位暫存器、鎖存器等) 來實施。讀取資料暫存器彻將所儲存之讀取資料輸出至 一資料選擇多工器-Bh »4, (UX)480。取決於選擇信號sel之值, 資料㈣峨彻選擇性地輸出來自該讀取資料暫存器 490之貝枓或來自外部資料源的資料 控制在讀取循環期間是否將資料回寫至位此細 在寫入循環期間是否將新外’’入凡早兀術’或 貝1"寸馬入至資料單开4 f) 1。 圖4B說明根據本發明之—實施 j w舄入刼作期間之STT_ 145174.doc •1J - 201037703 MRA财的電路組態彻。如上文所論述,如由選擇信號 sel控制’寫人操作可在讀取循環中之讀取操作之後發生, 或可作為將外部資料寫入至位元單元他之獨立寫入循環 的部分而發生。 一寫入㈣器5〇〇以及寫入隔離元件5〇2及5〇輪接於該 位元㈣0與該源極線梢之間,以啟用位元線之選擇及對 位元早元401進行的資斜宜人 上 丁 7貝衬冩入如上文所論述且圖4B中所 說明,在STT-RA财,使電流傳遞穿過該而4〇5可改變 該自由層之極性,該極性又改變該MTJ 4〇5的電阻。電阻 之此改變可接著被偵測為該位元單元4 q丨之邏輯狀態的改 變。舉例而言’第一寫入電流(i,r〇)可在第—方向上流動 以寫入「0」邏輯狀態。第二寫人電流(匕wH)可在與第一 方向相反之第二方向上流動以寫& ri」邏輯狀態。該等 寫入隔離元件502及504可為可選擇性地㈣並去輕寫入驅 動器500的任何器件或器件的組合。舉例而言該等寫入 隔離元件502及504可為與該寫入驅動器5〇〇串聯耦接的傳 輸閘。另外,該等寫入隔離元件可接收寫入啟用信號 (wr一en)以協調在寫入操作期間耦接該寫入驅動器別〇。然 而,熟習此項技術者將瞭解,該等寫入隔離元件5〇2及5 = 可為諸如多工器及其類似者的其他器件及/或器件的組 合,該等其他器件及/或器件的組合可用以達成相同功能 性。參看圖5,說明寫入線驅動器5〇〇的電路組態。該寫入 線驅動器500可包括複數個反相器51〇、52〇及53〇,其妙组 態以基於將寫入至該位元單元之接收到的資料輸入差動地 145174.doc -12- 201037703 驅動位元線(BL)及源極線(SL)。 雖然圖中未繪示,但應理解,電路組態400可進一步由 自系統控制器或其類似者接收到之諸如以下各項的額外控 制信號控制:啟動/停用感測放大器470之感測放大器啟用 4吕號(SA_en)、啟動/停用位元單元4〇 1之資料輸出的資料輪 出啟用信號(data-out—en)及/或控制讀取資料暫存器490載 入/儲存自位元單元401讀取之資料的資料暫存器控制信號 0 (data-reg—en)。另外,雖然為了易於說明並未展示,但應 瞭解,複數個位元單元401可組合成若干列及行以形成任 意位元寬度及大小的記憶體陣列。 圖ό為說明根據本發明之一實施例的包括回寫特徵之 STT-MRAM之讀取循環操作的時序圖。 如圖所示,且返回參看圖4入及圖4Β的設計,為了開始 位元單元401之讀取循環操作,啟動rd—en&而啟用儲存於 位兀單元401中之資料的讀取,且啟動WL從而選擇位元單 ❹ 元401。一旦啟動WL,BL位準便藉由儲存於位元單元4〇1 中之資料來判定,且取決於Γ1」或是「〇」儲存於位元單 元401中而將分別具有相對高之信號位準BLJ(與基準位元 線480相比)或相對低之信號位準BL_〇(與基準位元線相 比)。基準位元線480之信號位準在圖6中作為虛線來說 明。接著啟動SA_en以使感測放大器47〇能夠偵測位元單元 4〇1的啤取值。啟動Data_〇m—如以輸出由感測放大器偵 測到之讀取值,從而將位元單元4〇1的資料值提供至系統 之其他部分。 145174.doc -13. 201037703 在自感測放大器470輸出該讀取值之後,啟動心… reg—en以將該讀取值載入/儲存至讀取資料暫存器钧^中。 該讀取值作為回寫資料輸入自讀取資料暫存器49〇提供至 資料選擇画彻。隨後’ sel(回寫)啟動至回寫模式,藉 此資料選擇MUX 480將回寫資料輸出至寫入驅動器5〇〇。 因此,停用rd_en以完成讀取循環之資料讀取部分,且啟 動wr—en以開始讀取循環的資料寫入部分。將資料回寫至 位元單元401接著作為常規寫入操作繼續進行,其細節因 此在此處將被省略。 應瞭解,舉例而言,_由系統控制器或其類似者提 供’或可自rd_en或data_reg_en導出,此係因為回寫操作係 在相應讀取操作之後執行。類似地’ wr_en亦可由系統控 制器或其類似者提供’或可自^印、dau_reg如、 導出。 亦應瞭解,在不擾亂電路組態4〇〇之預期操作的情況 下,對上文描述且圖6中說明之信號啟動次序的許多^化 為可能的。舉例而t,雖‘然感測放大器物因為無資料將 呈現於BL上而不需要在WLi前啟用,但SA—如仍然可在 WL及電路組態4〇〇將仍正常起作用之前啟動。因此',圖6 之時序圖僅出於說明之目的而提供,且並不意欲限制藉以 啟動控制信號的特定序列。 鑒於前文,應瞭解,本發明之實施例亦可包括用於執行 本文中所描述之功能、動作序列及/或演算法的方法。^ 例而言,圖7說明根據本發明之一實施例的用於自旋傳遞 J 45】74.doc -14- 201037703 轉矩磁電阻式隨機存取記憶體(STT-MRAM)器件中夕β D Τ Τ疋讀取 操作及寫入操作之方法的流程圖。如圖所示,該方法了勺 括:讀取儲存於一位元單元中的資料,該位元單元具有— 磁穿隧接面(MTJ)及一字線電晶體,其中該位元單元耦接 至一位元線及一源極線(區塊702);偵測該位元單元之—續 取值(區塊704);立即儲存該位元單元之偵測到之讀取值 (區塊706);臨時防止外部寫入資料寫入至該位元單元(區 ❹ 塊7〇8);替代該外部寫入資料而選擇性地將待回寫之偵測 到之讀取值提供至該位元單元(區塊7丨〇);及藉由將一電信 號提供至位元單元以將一邏輯狀態儲存於該位元單元中而 使用搞接至該字線電晶體之一閘極的一字線驅動器將谓測 到之讀取值回寫至位元單元(步驟712),其中該電信號係基 於該偵測到之讀取值。 雖然前述揭示内容展示本發明之說明性實施例,但應注 意’在不偏離如由隨附申請專利範圍界定的本發明之實施 0 ^範㈣情m在本文中進行各種改變及修改。舉 例而& ,對應於待啟動之電晶體/電路之特定邏輯信號可 錢當時改變以達成所揭示之功能性,此係因為電晶體/ 電路可修改為互補器件(例如,互換pM〇s與nm〇s器件)。 同樣$需要以任何特定次序執行根據本文中描述的本 發明之實施例的方法之功能、步驟及/或動作。此外’雖 '、、$可以單數形式描述或主張本發明之元件,但除非明禮陳 述限於單數’否則亦預期到複數形式。 【圖式簡單說明】 145J74.doc -15· 201037703 圖1A及圖1B為磁穿隧接面(MTJ)儲存元件之說明; 圖2A及圖2B分別為讀取操作期間及寫入操作期間之磁 電阻式隨機存取記憶體(MRAM)單元的說明; 圖3 A及圖3B為自旋傳遞轉矩磁電阻式隨機存取記憶體 (STT-MRAM)單元的說明; 圖4 A及圖4B分別為讀取操作期間及寫入操作期間之 STT-MRAM中之電路組態的說明; 圖5為STT-MRAM之寫入驅動器之電路組態的說明; 圖6為說明包括回寫特徵之STT-MRAM之讀取循環操作 的時序圖;及 圖7為用於自旋傳遞轉矩磁電阻式隨機存取記憶體(STT-MRAM)器件中之讀取操作及寫入操作之方法的流程圖。 【主要元件符號說明】 1〇〇 磁穿随接面(MTJ)儲存元件 110 磁性層/固定層 120 絕緣(穿隧障壁)層 130 磁性層/自由層 132 極性 200 記憶體單元 210 電晶體 220 位元線 230 數位線 240 字線 250 磁場 145174.doc •16· 201037703 260 300 301
305 310 320 330 340 350 360 370 400 401 405 410 420 430 440 450 460 470 472 磁場 自旋傳遞轉矩磁電阻式隨機存取記憶 體(STT-MRAM)位元單元 自旋傳遞轉矩磁電阻式隨機存取記憶 體(STT-MRAM)單元 磁穿隧接面(MTJ) 電晶體 位元線 子線 源極線 感測放大器 讀取/寫入電路 位元線基準 電路組態 位元單元 磁穿隧接面(MTJ) 字線電晶體 位元線(BL) 字線(WL) 源極線(SL) 讀取隔離元件 基準 感測放大器 基準 145174.doc •17· 201037703 480 資料選擇多工器(MUX)/基準位元線 490 讀取資料暫存器 500 寫入驅動器/寫入線驅動器 502 寫入隔離元件 504 寫入隔離元件 510 反相器 520 反相器 530 反相器 145174.doc -18-

Claims (1)

  1. 201037703 七、申請專利範圍: 1. 一種自旋傳遞轉矩磁電阻式隨機存取記憶體(STT-MRAM),其包含: 一位元單元,其具有一磁穿隧接面(MTJ)及一字線電 晶體,其中該位元單元耦接至一位元線及一源極線; 一字線驅動器,其耦接至該字線電晶體的一閘極;及 一回寫電路,其經組態以偵測該位元單元之一讀取 值,且經組態以在一讀取操作之後將該讀取值回寫至該 位元單元。 2. 如請求項1之STT-MRAM,其中該回寫電路進一步包 含: 一儲存元件,其儲存該位元單元的該讀取值。 3. 如請求項2之STT-MRAM,其中該儲存元件為一資料暫 存器。 4. 如請求項2之STT-MRAM,其中該回寫電路進一步包 含: 一資料選擇多工器,其耦接至該儲存元件且經組態以 在來自該儲存元件之回寫資料與外部寫入資料之間切 換。 5. 如請求項1之STT-MRAM,其中該回寫電路進一步包 含: 一資料選擇多工器,其經組態以在回寫之該讀取值與 外部寫入資料之間切換。 6. 如請求項1之STT-MRAM,其進一步包含: 145174.doc 201037703 一寫入驅動器,宜經# 一且惡u將一電信號提供至該位元 早兀以在該位元單元中儲在 ^ 儲存—邏輯狀態,其中該電信铲 係基於自該回寫電路接收到的一輸入;及 ;u 至少一寫入隔離元件,装A _ μ哲 其在該位疋線與該源極線之間 與该寫入驅動器串聯耦接,其 ,、甲及寫入隔離元件經組離 以在一讀取操作期間隔離該寫入驅動器。 ^ 7. 如請求項6之STT傭ΑΜ,其中該寫入驅動器包含· :反Γ及第二反相器,其串聯耗接於-資料輸入 與s亥位元線之間;及 -第三反相器,其串聯耗接於該資料輸入與該源極線 之間。 8. :請求項6之STT_MRAM,其中該回寫電路進—步包 一資料選擇多4 ’其經組態以在該讀取值與外部寫 入資料之間切換,且其中該資料選擇多工器之—輸出為 自該回寫電路接收到的該輸入。 ^ 9. 如請求項1之STT-MRAM,其進一步包含: 複數個位元單元’該等位元單元各自 目具有一磁穿隧接 面(MTJ)及一字線電晶體,其中每— 位兀早兀耦接至該 位兀線及該源極線,且其中該回寫電路經組態以在一, 取操作之後將該讀取值回寫至該複數個位元單元中的I 者。 ' 10. —種用於一自旋傳遞轉矩磁電阻式隨機存取記憶體(STT_ mram)器件中之讀取操作及寫入操作之 万法,該方法包 145174.doc 201037703 含: 讀取儲存於一位元單元t 丁 貝枓,該位亓 磁穿隨接面_)及一字線電晶體,其中該位元單有— 接至—位元線及一源極線; X 疋耦 偵測该位元單元之一讀取值;及 使用耦接至該字線電晶體之一 該谓測到之讀取值回寫至該位元單二的一字線驅動器將 ◎ ❹ 11. 如請求項10之方法,其進_步包含: ,即儲存該位元單元之該偵測到之讀取值。 12. 如請求項1〇之方法,其進一步包含: 臨時防止外部寫入資料寫 貝竹禺入至该位元單元;及 替代該外部寫入資料而選 夕嫱% & 彈性地將待回寫之該偵測到 之讀取值提供至該位元單元。 13. 如凊求項丨〇之方法, 再肀口寫該偵測到之讀取值包含: 將電#號提供至該位元單开以腹 ππ 皁 將—邏輯狀態儲存於 δ亥位早元中,其中 带 八%彳5號係基於該Ϊ貞測到之讀取 值。 !4.如請求項Η)之方法, Τ谓判通位兀早兀之—讀取值包 含· 比較該位元線與一位元線基準;及 。在該位元線大於該位元線基準的情況下,判定 輯狀態,否則判定一低邏輯狀態。 15· -種自旋傳遞轉矩磁電阻式隨機存取記憶體(抓 MRAM),其包含: 145174.doc 201037703 用於讀取儲存於一位元單元中之資料的構件,該位元 單元具有一磁穿隧接面(MTJ)及一字線電晶體,其中該 位元單元耦接至一位元線及一源極線; 用於偵測該位元單元之一讀取值的構件;及 用於使用耦接至該字線電晶體之一閘極的一字線驅動 器將該偵測到之讀取值回寫至該位元單元的構件。 16.如請求項15之STT-MRAM,其進一步包含: 用於立即儲存該位元單元之該偵測到之讀取值 件。 再 1 7.如凊求項1 5之STT-MRAM,其進一步包含: 用於臨時防止外部寫入資料寫入至該位元單元的 件;及 用於替代該外部寫入資料而選擇性地將待回寫之該偵 測到之讀取值提供至該位元單元的構件。 以 18.如請求項152STT_Mram,其中回窯哕俏、 丫 W禺β哀偵測到之讀取值 包含: 用於將-電信號提供至該位元單元以將一邏輯狀態儲 存於該位元單元中的構件’其中該電信號係基於該偵測 到之讀取值。 19.如請求項152STT_MRAM,其進一步包含: 用於比較該位元線與一位元線基準的構件. 四用於在該位元線大於該位元線基準的情況下:定一高 邏輯狀態否則判定一低邏輯狀態的構件。 疋门 2〇·如請求項15iSTT_MRAM,其進一步包含·· 145174.doc 201037703
    複數個位元單元,其各自具有一磁穿隧接面(MTJ)及 一字線電晶體,其中每一位元單元耦接至該位元線及該 源極線,且其中用於回寫之該構件經組態以在一讀取操 作之後將該讀取值回寫至該複數個位元單元中的一者。 145174.doc
TW098141905A 2008-12-08 2009-12-08 Data integrity preservation in spin transfer torque magnetoresistive random access memory TW201037703A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/329,849 US8159864B2 (en) 2008-12-08 2008-12-08 Data integrity preservation in spin transfer torque magnetoresistive random access memory

Publications (1)

Publication Number Publication Date
TW201037703A true TW201037703A (en) 2010-10-16

Family

ID=42101641

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098141905A TW201037703A (en) 2008-12-08 2009-12-08 Data integrity preservation in spin transfer torque magnetoresistive random access memory

Country Status (3)

Country Link
US (1) US8159864B2 (zh)
TW (1) TW201037703A (zh)
WO (1) WO2010077609A1 (zh)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9378785B2 (en) 2012-10-23 2016-06-28 Industrial Technology Research Institute Resistive random-access memory devices
TWI778674B (zh) * 2020-10-02 2022-09-21 美商桑迪士克科技有限責任公司 在讀取期間之mram中的信號保留
US11793088B2 (en) * 2016-10-27 2023-10-17 Tdk Corporation Spin-orbit torque type magnetoresistance effect element, and method for producing spin-orbit torque type magnetoresistance effect element

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7957183B2 (en) * 2009-05-04 2011-06-07 Magic Technologies, Inc. Single bit line SMT MRAM array architecture and the programming method
US8374020B2 (en) 2010-10-29 2013-02-12 Honeywell International Inc. Reduced switching-energy magnetic elements
US8358154B2 (en) 2010-10-29 2013-01-22 Honeywell International Inc. Magnetic logic gate
US8427199B2 (en) 2010-10-29 2013-04-23 Honeywell International Inc. Magnetic logic gate
US8358149B2 (en) * 2010-10-29 2013-01-22 Honeywell International Inc. Magnetic logic gate
EP3188188B1 (en) 2011-01-31 2021-09-01 Everspin Technologies, Inc. Self-refrence read method of a spin torque magnetic random access memory
US8570797B2 (en) 2011-02-25 2013-10-29 Qualcomm Incorporated Magnetic random access memory (MRAM) read with reduced disturb failure
US9672885B2 (en) 2012-09-04 2017-06-06 Qualcomm Incorporated MRAM word line power control scheme
US9348697B2 (en) * 2013-09-10 2016-05-24 Kabushiki Kaisha Toshiba Magnetic random access memory
US9613675B2 (en) 2013-12-14 2017-04-04 Qualcomm Incorporated System and method to perform low power memory operations
US9087579B1 (en) * 2014-01-06 2015-07-21 Qualcomm Incorporated Sense amplifiers employing control circuitry for decoupling resistive memory sense inputs during state sensing to prevent current back injection, and related methods and systems
US9361956B2 (en) * 2014-01-15 2016-06-07 Advanced Micro Devices, Inc. Performing logical operations in a memory
JP6824504B2 (ja) 2015-03-06 2021-02-03 株式会社BlueSpin 磁気メモリ、磁気メモリへのデータ書き込み方法及び半導体装置
JP2016194964A (ja) * 2015-04-01 2016-11-17 株式会社BlueSpin 磁気メモリ及びその動作方法
JP2019079377A (ja) 2017-10-26 2019-05-23 東芝メモリ株式会社 半導体記憶装置
CN112863575B (zh) * 2019-11-12 2023-12-29 上海磁宇信息科技有限公司 具有磁性隧道结的非易失寄存器
CN112927736B (zh) * 2019-12-05 2023-12-29 上海磁宇信息科技有限公司 磁性随机存储器之读写电路

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6349056B1 (en) * 2000-12-28 2002-02-19 Sandisk Corporation Method and structure for efficient data verification operation for non-volatile memories
US6587384B2 (en) 2001-04-21 2003-07-01 Hewlett-Packard Development Company, L.P. Multi-function serial I/O circuit
US7286421B2 (en) * 2003-10-28 2007-10-23 International Business Machines Corporation Active compensation for operating point drift in MRAM write operation
WO2005096315A2 (en) * 2004-04-01 2005-10-13 Koninklijke Philips Electronics N.V. Thermally stable reference voltage generator for mram
JP2006294179A (ja) * 2005-04-14 2006-10-26 Renesas Technology Corp 不揮発性記憶装置
US7903452B2 (en) * 2006-06-23 2011-03-08 Qimonda Ag Magnetoresistive memory cell
US7502253B2 (en) * 2006-08-28 2009-03-10 Everspin Technologies, Inc. Spin-transfer based MRAM with reduced critical current density
JP2008159612A (ja) * 2006-12-20 2008-07-10 Toshiba Corp 半導体記憶装置
US8004880B2 (en) 2007-03-06 2011-08-23 Qualcomm Incorporated Read disturb reduction circuit for spin transfer torque magnetoresistive random access memory

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9378785B2 (en) 2012-10-23 2016-06-28 Industrial Technology Research Institute Resistive random-access memory devices
US11793088B2 (en) * 2016-10-27 2023-10-17 Tdk Corporation Spin-orbit torque type magnetoresistance effect element, and method for producing spin-orbit torque type magnetoresistance effect element
US12232426B2 (en) 2016-10-27 2025-02-18 Tdk Corporation Spin-orbit torque type magnetoresistance effect element, and method for producing spin-orbit torque type magnetoresistance effect element
TWI778674B (zh) * 2020-10-02 2022-09-21 美商桑迪士克科技有限責任公司 在讀取期間之mram中的信號保留

Also Published As

Publication number Publication date
US20100142260A1 (en) 2010-06-10
WO2010077609A1 (en) 2010-07-08
US8159864B2 (en) 2012-04-17

Similar Documents

Publication Publication Date Title
TW201037703A (en) Data integrity preservation in spin transfer torque magnetoresistive random access memory
CN102282621B (zh) 自旋转移力矩磁阻随机存取存储器内的位线电压控制
US7742329B2 (en) Word line transistor strength control for read and write in spin transfer torque magnetoresistive random access memory
CN101627435B (zh) 用于自旋转移力矩磁阻随机存取存储器的读取干扰减少电路
CN102203870B (zh) Stt-mram中的字线电压控制
EP2308050B1 (en) Write operation for spin transfer torque magnetoresistive random access memory with reduced bit cell size
US20090103354A1 (en) Ground Level Precharge Bit Line Scheme for Read Operation in Spin Transfer Torque Magnetoresistive Random Access Memory
CN102197433B (zh) 在自旋转移力矩磁阻随机存取存储器中加电期间的数据保护