TW201007858A - Packaging an integrated circuit die with backside metallization - Google Patents
Packaging an integrated circuit die with backside metallization Download PDFInfo
- Publication number
- TW201007858A TW201007858A TW098119263A TW98119263A TW201007858A TW 201007858 A TW201007858 A TW 201007858A TW 098119263 A TW098119263 A TW 098119263A TW 98119263 A TW98119263 A TW 98119263A TW 201007858 A TW201007858 A TW 201007858A
- Authority
- TW
- Taiwan
- Prior art keywords
- die
- dies
- conductive material
- laminate
- opening
- Prior art date
Links
Classifications
-
- H10W74/129—
-
- H10W40/778—
-
- H10W70/09—
-
- H10W70/093—
-
- H10W74/016—
-
- H10W70/60—
-
- H10W72/9413—
-
- H10W74/00—
-
- H10W74/019—
-
- H10W74/121—
Landscapes
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
Description
201007858 六、發明說明: 【發明所屬之技術領域】 本發明大體係關於積體電路晶粒之封裝。更具體地,本 發明係關於封裝具有背面金屬之積體電路晶粒。 本專利申請案已於2008年8月1曰提出美國專利申請案第 12/184,377 號。 八 【先前技術】 積體電路之封裝對終端用戶器件(從電腦到手機到嵌入 式處理器)之外觀及功能有重要影響。1(:器件之封裝必須 能保護積體電路晶粒以及能按需要使扣晶粒外耦合。積體 電路(1C)封裝已歷經多種封裝技術的演進,包括,例如, 系統嵌入封裝、層疊封裝、晶片為首封裝(_如⑽啦㈣ 等。另外,商業上運輸或販售僅部份封裝之IC器件變得更 為“遍這二經· °卩伤封裝之1C器件隨後可視需要地與其他 電路器件組合且以最終形式封裝,以產生所需的最i電 路。 在晶片為首封裝中,一個或多個1C晶粒至少部份封於模 製化合物中。然後將該或該等IC晶粒安裝至一惰性基板, 其活14表面朝上。然後在IC晶粒活性表面上建立相互連通 的電路。β玄相互連通的電路形成於Ic晶片上,作為製程的 整合部份’這樣減少對導線接合、帶式自動化接合(TAB) 或焊料突起的需求。此外,該封裝技術能支援高密度互連 佈線纟b藉由減小晶粒接觸與封裝球柵陣列或焊塾間的距 離而最小化封裝面積,能提高能源效率…等。 140610.doc 201007858 圖1顯示先前技術積體電路(IC)晶粒封裝2〇的侧面圖, 其可根據晶片為首封裝技術封裝。10晶粒封裝2〇包含大部 份封裝於模製化合物24中的IC晶粒22。IC晶粒22封裝於模 製化合物24中後,ic晶粒22的活性表面%與互連層“電耦 纟。互連層28可包含-或多個互連階層,且可利用許多方 法形成,例如,高密度互連集結、層壓、薄膜加工等❶ic 晶粒22可為-功率放大器半導體器件。箭頭3〇代表^晶粒 ❹ 22在操作中產生的熱量。 功率放大器半導體器件為用於高電流或高電壓設備的分 立裝置或積體電路。由於相當大電流的傳導,所有的功率 半導體器件皆發熱。不幸的係,在高溫下半導體不能正常 運作及/或可能故障。因此,需要藉由不斷地轉移熱量以 冷卻功率半導體器件。一些功率半導體器件中 封裝存在問題,因為模製化合物封裝使功率放大㈣晶粒 不能有效地驅散由功率放大器半導體器件所產生的熱量。 • 困住的熱量引起功率放大器半導體器件不能正常運作及/ 或故障。 另外,射頻(RF)半導體設計要求此等RF器件之有效接 地。晶片為首封裝期間,包埋RF器件在模製化合物中之封 裝使該器件中包含有效接地變得複雜化。 因此,需要一種有效封裝IC晶粒之方法,其具有改進的 散熱能力及/或有效接地能力,且便於在現有的封裝方法 中實施及同時最小化封裝厚度。 【實施方式】 I406I0.doc 201007858 圖2顯示根據本發明之一實施例,積體電路(ic)晶粒封 裝方法32的流程圖。IC晶粒封裝方法32描述一種用於有效 封裝ic晶粒之晶片為首封裝方法。此外,ic晶粒封裝方法 32詳述-種背面金屬化技術(以下討論),其能改善散熱能 力及/或提供有效接地能力,同時最小化封裝厚度。且, 方法32易於在現有封裝方法中實施且節約成本。 ic晶粒封裝方法32開始於任務34。在任務“處,得到一 晶圓。此晶圓已在其上形成根據半導體製造方法製造的多 個積體電路。半導體製造方法,或晶圓處理,為攝影及化 學處理步驟之多步驟程序,在此期間,在由半導體材料製 成的晶.圓上逐步建立積體電路。晶圓處理進一步包含多個 處理步驟之間的檢驗測試,以檢驗晶圓未受先前處理步驟 損害。另夕卜積體電路製造後,可對積體電路器件進行多 項電學測試,以確定其等是否運作正常。 任務34後,執行任務36作為回應。在任務%處,將層壓 材料應用於晶圓背面。參照與任務36相關的圖3,圖3顯示 根據1C晶粒封裝方法32(圖2),在封裝開始階段,晶圓刊之 側視圖。晶圓38具有一頂面4〇與一背面42。積體電路產生 於晶圓38頂面40處。晶圓38可經晶圓背面研磨、或薄化程 序以減小晶圓38厚度,從而可將最終的積體電路晶粒放入 薄器件中。因為積體電路產生於晶圓38的頂面4〇處故背 面研磨係在背面42上實施。 根據任務36,在晶圓背面研磨後,將保護薄膜(例如層 壓材料44)應用於晶圓38的背面42上。層壓材料44可為多 140610.doc 201007858 種有機薄膜中的任一種(例如聚醯亞胺膜),其可用於保護 晶圓38的背面42,但需要時易於從晶圓38處釋放。在一實 施例中,層壓材料可為應用於晶圓38的背面42且約100微 米厚的一乾膜(光刻膠或非光刻膠型)。 回顧圖2,任務36後,1C晶粒封裝方法32繼續進行至任 務46。在任務46處,將晶圓38(圖3)分成多個積體電路(ic) 晶粒,亦稱1C晶片。參照與任務46相關的圖4,圖4顯示藉 由分離晶圓3 8(圖3)形成之1C晶粒48中一部份的侧視圖。在 積體電路製造及測試後,晶圓3 8被刻痕,然後分裂或鑛成 若干分離的1C晶粒48。每個1C晶粒48具有一個活性表面5〇 與一個背面52。1C晶粒48的活性表面50指根據晶片為首封 裝技術(以下纣論),用於最終連接互連電路且具有接合坪 塾(不可見)的母個1C晶粒48之一側。背面52與晶圓38(圖3) 的背面42(圖3)—致。因此,將層壓材料44應用於晶圓“的 背面42引起層壓材料44相應之應用於積體電路晶粒48的背 面52。 在所不的實施例中,該方法結合個別IC晶粒48的封裝討 論。然而’該方法同樣用於封裝多晶片模組,其中每一個 模組包含可進行多種功能的多個個別1(:晶粒。另外,為便 於說明,以下幾個圖示僅顯示四個IC晶粒48。熟悉此技術 者應明白可同時封裝多個IC晶粒48(或多晶片模組)。 回顧圖2,1C晶粒封裝方法32繼續進行至任務54。在任 務54處’將—模具框附接於一支樓肖構。圖5顯*根據IC 晶粒封裝方法32,置於支撐基板56上之多積體電路(ic)晶 140610.doc 201007858 粒48(圖4)的俯視圖,所應用的層壓材料44朝上。支撐基板 56與附接的模具框58 一起形成開放型模具腔或結構60,以 臨時夹持至少一個積體電路(1C)晶粒48(圖5),且在此案例 中,於其封裝期間,夾持多個IC晶粒48。 在一實施例中,支撐基板56可具有一附接的熱釋放黏合 膠帶(未顯示)》為確保IC晶粒48板的完全釋放,可將矽酮 黏合勝帶(未顯示)加於熱釋放帶上。熟悉此技術者應瞭解
支撐基板56可由多種材料製造,以在封裝期間暫時夾持1C 晶粒48 °另外,文中模具框58以大致環形結構闡述。但 是’根據使用的1C晶粒封裝方法,模具框5 8可為多種形狀 與尺寸。 回顧圖2 ’在任務54後,執行任務62。在任務62處,將 個別的1C晶粒48置於模具框58内的支撐基板56上。現參照 圖5與圖6,圖6顯示經進一步處理後的IC晶粒48的側視 圖。將1C晶粒48置於模具框58内的支撐基板56上,每個1C 晶粒48的活性表面50朝下面向支撐基板56。因此,相對於 支揮基板56 ’層壓材料44朝上。如此,1C晶粒48在圖5闡 述的俯視圖中不可見’但在圖6闡述的側視圖中可見。根 據晶片模組的預定設計需求,任務62可包含使嵌入式接地 平面(未圖示)附接於支撐基板56上。在一實施例中,接地 平面可具有若干開口以容納IC晶粒48。 回顧圖2,在任務62後,執行任務64。在任務64處,覆 蓋於層壓材料44與1C晶粒48上的一密封層係由模製化合物 形成。參照與任務64相關的圖7,圖7顯示經進一步處理後 140610.doc 201007858 的圖ό顯示的1C晶粒48之側視圖。在一實施例中,由常用 分配裝置之噴嘴68,將模製化合物66分配於IC晶粒48與模 具框58内1C晶粒48間的空隙。模製化合物66可為傳統或新 型塑膠或環氧樹脂化合物,其以適於模製的形式,例如丸 狀、粉末狀、膠狀、液體狀、或顆粒狀形式。 為便於闡述,喷嘴68靠近IC晶粒48〇但熟悉此技術者明 白喷嘴68在1C晶粒48上方且最便於將模製化合物66分配於 1C晶粒48上之一高度處。且,噴頭68可為有效將模製化合 物66配送至IC晶粒48上的多種構造。例如’噴頭68可為不 可移動的且自上方提供單一分配的模製化合物66。或者, 在分配杈製化合物66期間,喷頭68亦可沿圓形或逐行(即 1C晶粒48接著1C晶粒48)移動《在將模製化合物66分配於 1C晶粒48上後,模製化合物μ可經歷固化製程,直到達到 其最大硬度。 回顧圖2,在任務64後,執行任務70。在任務70中,將 模具框58自支撐基板56中移除。參照與任務64相聯繫的圖 8,圖8顯示經進一步處理後的圖7所示的1(:晶粒48中一部 份之側視圖。任務64後,在應用於1C晶粒48的層壓材料44 上/、IC BB粒48之間形成密封層72。即,模製化合物66此時 已為一固態且均勻的密封層72。封裝IC晶粒48後,.包含多 個1C晶粒48的平板74就此形成。請注意已移除模具框58。 但平板74仍附接或以另外方式由支撐基板56支撐。 回顧圖2,在任務70後,1C晶粒封裝方法繼續執行任務 76。在任務76中’於密封層72中形成若干開口,以使1C晶 140610.doc 201007858 粒48的背面52暴露。參照與任務76相關的圖9,圖9顯示經 進一步處理後的圖8所示的IC晶粒48之側視圖。依照一實 施例’移除密封層72中的模製化合物66及覆於背面52上的 層壓材料44(圖8)以形成暴露IC晶粒48背面52的若干開口 78 ° 移除模製化合物66與層壓材料44可藉由例如,使用雷射 束8〇以剝離模製化合物66與層壓材料44,1C晶粒48的背面 52係作為雷射擋止層。即,控制雷射束8〇的定位與功率, 以移除模製化合物66與層壓材料44,而不損害背面52。在 一實施例甲,雷射束8〇可由紫外線(uv)雷射發射。但是, 可代替性使用在不同波長發光的雷射。雷射移除模製化合 物66與層壓材料44為理想的,因為利用雷射束8〇時材料移 除的速度與精確選擇性。另外,雷射束8〇之控制通常為可 軟體程序化的。然而,在一代替性實施例中,可利用蝕刻 法,例如電漿蝕刻,或利用其他材料移除法,以移除模製 化合物66與層壓材料44。 移除模製化合物66與層壓材料44後,暴露出至少一部份 奇面52。根據預定設計,可以多種圖案製造諸開口 。 圖顯示根據ic晶粒封裝方法32(圖2),IC晶粒48中之 —個的俯視圖,其中幾乎整個1(:晶粒48的背面52被暴露。 在此實施例中,開口 78係在任務76中製得,其大小幾乎暴 露1c晶粒48的整個背面52。 圖11顯示根據1C晶粒封裝方法32的另一實施例,IC晶粒 48中之—個的俯視圖,其中IC晶粒48的一部分背面52(由 140610.doc 201007858 虛框表7F)係以開口 78的預定圖案暴露。在此示範性方案 中,形成多個開口 78,以相對於IC晶粒的整個背面52,暴 露背面52的較少部分。雖然圖11顯示預定圖案的多個環形 開口 78,但應理解可製造多種其他圖案、形狀、及尺寸的 開口 78。例如,開口可為暴露1C晶粒48的背面52之矩形圖 形。 回顧圖2,在1C晶粒封裝方法32的任務76後,執行任務 ❹ 82。在任務82中,將傳導性材料置於開口 78内。 參照與1C晶粒封裝方法32的任務82相關的圖12,圊12顯 不根據一實施例,經進一步處理後的圖9所示的IC晶粒48 之側視圖。在所闡述的實施例中,製得開口 78,其基本上 暴露每個1C晶粒48之整個第二表面52。根據任務82,將傳 導性材料84置於此等開口 78中。傳導性材料M填充每個開 口 78以形成平板74的平頂面86。當然,傳導性材料84置於 開口 78内後,可進行平坦化操作因此形成平TS面86。頂面 • %係由傳導性材料84的厚度而與每個1C晶粒48的後表面52 相隔。平頂面86允許1C晶粒48與另一器件相互連接,例如 一用戶提供的器件。 傳導性材料84可為一金屬填充的環氧樹脂。例如,傳導 性材料84可為具有分散於其中的金屬粉末之液態環氧樹脂 材料。該金屬粉末可為足量濃度的銅粉、鋁粉、鉄粉、金 粉、銀粉、鎳粉、鉻粉或類似物,以使傳導性材料84係導 電及/或導熱的。或者,傳導性材料84可為含有非金屬導 電及/或導熱體(例如石墨、碳化矽、氮化硼、金剛石等)的 140610.doc 201007858 環氧樹脂材料。 ==84置〜78中為一底面或背面金屬化 1晶粒48的散熱能力及/或為其提供有效 =士,同時最小化封裝厚度…傳導性材科84可作 二利用熱接觸吸收Ic晶粒48的熱能(即熱量)以迅 2舰晶粒48的溫度。當1c晶㈣仙於錢作期間變 …的向電流或高應用之功率放大器半導體器件時,此 功能尤為有用。傳導性材料84可有效且持續地移除π晶粒 48中的熱量。先前技術器件有時利用銅棒,經封裝的IC晶 粒可附接於其上用以散熱。傳導性材料84的存在消除對外 置散熱元件的需求,因此最小化封裝的總厚度。除其作為 散熱器外,傳導性材料84可用以使1<:晶粒料接地。即,傳 導性材料84可在平頂面86處與接地線、接地平面及類似物 相互連接。當IC晶粒48作為射頻(RF)功率放大器時(其中 有效RF接地為確保RF器件良好性能所需)此功能係有用 的。 參照與1C晶粒封裝方法32的任務82相關的圖13,圖13顯 不依照另一實施例,經進一步處理後的圖9所示的1C晶粒 48之侧視圖。在此闡述的實施例中,製得開口 78,其幾乎 暴路母個1C晶粒48的整個第二背面52。依照任務82,將呈 傳導性金屬膜88的形式之傳導性材料置於此等開口 78内。 在此範例中’使用傳導性金屬膜88以製得呈閉合或經鍍的 閉合通道形式的互連結構9〇。在此範例中,傳導性金屬膜 88包括鈦鎢(Tiw)層92,其覆蓋於仄晶粒48的背面52與開 140610.doc 12 201007858 口 78的側面之上且與其相接觸。將銅層94沈積於Tiw層92 上,且將另一銅層96電鍍於銅層94上。 在半導體技術中,越來越常見使用以銅為主的互連裝 置,因為銅導電時具有比鋁更小的電阻,導致微處理器速 度增加。另外’銅比鋁耗能少且花費少。且,銅金屬的物 理性質允許節省空間的電路設計。然而,銅會擴散於矽與 二氧化矽中,且會與微電子器件中常用的許多種金屬反 應。TiW層92可作為障壁層以阻止銅擴散於背面52中,而 銅層94則作為散熱器及/或接地路徑。在一實施例中傳 導性金屬膜88包括TiW層92、銅層94、經電鍍的銅層96。 熟悉此技術者應明白互連結構9〇可具有多種構造。例如, 整個或部份傳導性金屬膜88可由其他材料形成,具有較多 或較少層...等》 沈積傳導性金屬麟後,開σ78的其餘未填充部份由非
平頂面86(圖12)。類似地, 所小黍路煢乎整個背面52的開 〖(圖12)完全填充開口 78以形成 傳導性金屬膜90(圖13)與非傳 I40610.doc -13- 201007858 導性材料98(圖13)完全填充開口 78形成平頂面86(圖13)。 然而’如上所述,根據1C晶粒48的預定設計標準,開口 78 可為多種尺寸與形狀。因此,任務82(圖2)中,可調整傳導 性材料84或傳導性金屬膜90與非傳導性材料98於開口 78内 之置入以適應開口 78的多種尺寸與形狀。此外,雖然以上 陳述具有分散於其中的傳導性材料且呈環氧樹脂形式的傳 導性材料84與傳導性金屬膜9〇,但熟悉此技術者應明白用 於填充開口 78的傳導性材料可為其他材料或呈其他形式。 在任務82的將傳導性材料置於開口 78後,回顧IC晶粒封 裝方法32(圖2),方法32繼續執行至任務1〇〇。在任務ι〇〇 中’根據需要形成覆蓋於平頂面86(圖12)上的若干器件 層。 參照與任務1 〇〇相關聯的圖14 ’圖14顯示經進一步處理 後的圖12所示的1C晶粒48之側視圖。依照任務100,藉由 例如沈積與姓刻法,形成一層或多層藉由平頂面86與1(:晶 粒48之背面52相聯的器件層102。諸器件層ι〇2可為連接盤 網格陣列焊墊、接地面、或可作為IC晶粒48與用戶提供的 器件或電路板之間互連的多種材料層。如圖14所示,為操 作穩定及簡易,1C晶粒48的平板74保持對支撐基板56的附 接。然而,在另一實施例中,可能已提前移除支撐基板 56 〇 回顧圖2,在任務1〇〇後,IC晶粒封裝方法32繼續執行至 任務104。在任務1〇4中,經封裝的IC晶粒48以單一單元從 支撐基板56中釋放,即平板74(圖14卜例如,利用合適器 140610.doc 201007858 械將支撐基板56從平板74中拉出。支撐基板56與1(:晶粒48 的活性表面50(圖4)之間的矽酮黏合材料(未顯示)從IC晶粒 48的活性表面50中釋放或與其分離。藉由傳統方法可從 1C晶粒48的活性表面50上的接合焊墊中清除任何殘留的石夕 酮黏合材料。 然後,執行任務106。在任務106中,在IC晶粒74的活性 表面50上形成一層或多層器件層。參照與任務1〇2與1〇4相 關聯的圖15,圖15顯示經進一步處理後的圖14所示的1(:晶 粒48之側視圖。如其所示,支撐基板兄(圖14)已從ic晶粒 48的平板74處移除。此外,在此闡述中,倒轉平板74,以 使具有器件層102的頂平面86朝下。在處理活性表面% 時,平板74的頂平面86可藉由傳統操作置於一載具上(不 可見)。因此,暴露出每個IC晶粒48的活性表面5〇。在此 位置處,平板74歷經最後的固化製程,以使密封層Μ的模 製化合物6 6進一步硬化。 ❹ 繼續參照任務106與圖15,處理1C晶粒48之平板74以在 每個1C晶粒48之活性表面5〇上形成器件層1〇8或互連。在 每個1C晶粒48的活性表面5〇上形成器件層以將接合焊墊 未顯示)之間的信號、電力、及接地線通至外部,例如至 D。件層1 08内模組11 〇及/或經由置於平板外部的焊塾111 至平板74外的封裝(未顯示)。焊塾⑴可具有錄金(說^合 '或用於連接盤網格列陣(lga)的焊料塗層或用於球拇陣 H A)的焊料球。佈線可使用標準⑦製造裝置。此類處 理步驟可包括藉由電鍍技術沈積銅金屬層。該等金屬層通 140610.doc 201007858 常由絕緣層分隔,諸絕緣層通常由經旋塗的光致成像電介 質形成’且利用分批微影術圖案化。金屬層與絕緣層之組 合共同由益件層108代表。封裝中金屬層數目係由封裝尺 寸、連接盤網格列陣或球柵陣列間距要求、輸入/輸出總 數、電力及接地要求、包括的其他器件、封裝、或模組 110、佈線設計規則等所支配。 回顧圖2中的IC晶粒封裝方法32,在任務1〇6後,執行任 務112。在任務112中,將平板74分為個別的IC晶粒封裝。 在任務112後’ 1C晶粒封裝方法32結束。 圖16顯示進行圖2中的IC晶粒封裝方法32得到的ic晶粒 封裝114之侧視圖。此時,可進一步處理具有封裝於其卡 的1C晶粒48之1C晶粒封裝114以將其併入電子器件中。舉 例而言,平頂面86與器件層1〇2可與客戶提供的射頻板ιΐ6 相連,其中之一射頻板係由虛框表示。雖然每個IC晶粒封 裝114僅顯不一個IC晶粒48,但應理解每個冗晶粒封裝ιΐ4 可包含多個1C晶粒48。在此類實施例中,一個封裝114中 多個1C晶粒48可由器件層108中的傳導結構互連。 文中描述之一實施例包括一種封裝積體電路(IC)晶粒的 方法,該sa粒含有背面金屬化技術,在切割之前,將層壓 材料應用於具有已建於其上的積體電路之晶圓的背面。隨 後將晶圓分為分離的IC晶粒,層壓材料留在個別IC晶粒的 背面上。封裝包含晶片為首方法,其中封裝係繞著諸裸1(: 晶粒。因此,ic晶粒的活性表面朝下,置於支撐基板上, 且將模製化合物分配於1C晶粒與層壓材料上以形成IC晶粒 140610.doc -16- 201007858 平板在模製化合物硬化後,移除覆蓋每個ic晶粒背面的 至少-部分模製化合物與層壓材料。各開口填充以傳導性 材料其作為移除1c晶粒熱量的散熱器及/或作為IC晶粒 的接地路徑。除提供IC晶粒有效散熱與接地外,此方法建 立兩面’即與IC晶粒背面相連的活性表面與頂平面。此方 法肩除對作為散熱器的外置銅棒之需求,簡化了方法流程 與減小封裝高度。因此,允許較薄1(:晶粒封裝,且熱調節 粵〃接地問題亦已解決。此方法可明顯節約製造成本及減小 組件尺寸,同時製造高度可靠的組件。 雖然,已詳細地闡明及描述本發明的較佳實施例,但對 熟悉此技術者來說,非常明顯地係可進行多種修改而不致 脫離本發明主旨或隨附請求項範圍。 【圖式簡單說明】 以上結合圖示,並參考詳細描述與專利請求項可更完全 地理解本發明,其中在圖示中相似參考號碼指示相似項, 圖1顯示先前技術的積體電路(1C)晶粒封裝的側視圖; 圖2顯示根據本發明之一實施例的c晶粒封裝方法的流 程圖; 圖3顯示根據圖2的1C晶粒封裝方法,在封裝開始階段晶 圓的側視圖; 圖4顯示根據1C晶粒封裝方法’分離圖3中晶圓形成的IC 晶粒中一部份之側視圖; 圖5顯示根據1C晶粒封裝方法’置於支撐基板上的多個 140610.doc -17- 201007858 IC晶粒之俯視圖; 圖6顯示經進一步處理後的圖4所示的IC晶粒之侧視圖; 圖7顯示經進一步處理後的圖6所示的IC晶粒之側視圖; 圖8顯示經進一步處理後的圖7所示的IC晶粒之侧視圖; 圖9顯示經進一步處理後的圖8所示的1(:晶粒之侧視圖; 圖1 0顯示根據1C晶粒封裝方法的一實施例,其中的一個 1C晶粒之俯視圖,其中該IC晶粒之整個表面大致上完全暴 路, 圖11顯示根據1C晶粒封裝方法的另一實施例,其中的一 個1C晶粒之俯視圖,其中1C晶粒表面的一部份以一預定的 開口圖案暴露; 圖12顯示根據1C晶粒封裝方法的一實施例,經進一步處 理後的圖9所示的1C晶粒之側視圖; 圖13顯示根據ic晶粒封裝方法的另一實施例,經進一步 處理後的圖9所示的1C晶粒之側視圖; 圖14顯示經進一步處理後的圖12所示的1C晶粒之侧視 圖; 圖15顯示經進一步處理後的圖14所示的1C晶粒之侧視 圖;以及 圖16顯示執行圖2的1C晶粒封裝方法所得的1C晶粒封裝 之側視圖。 【主要元件符號說明】 22 ic晶粒 24 模製化合物 140610.doc -18- 201007858
26 活性表面 28 互連層 38 晶圓 40 頂面 42 背面 44 層壓材料 48 1C晶粒 50 活性表面 52 背面 56 支撐基板 58 模具框 60 開放型模具腔或結構 66 模製化合物 68 喷嘴 72 密封層 74 平板 78 開口 80 雷射束 84 傳導性材料 86 平頂面 88 傳導性金屬膜 90 互連結構 92 TiW層 94 銅層 140610.doc -19- 201007858 96 另一銅層 98 非傳導性材料 102 器件層 108 器件層 110 組件 111 墊 116 射頻板
140610.doc -20-
Claims (1)
- 201007858 七、申請專利範圍: 一種封裝積體電路(ic)晶粒之方法,該IC晶粒具有—第 一表面及一第二表面,該第一表面為該1C晶粒之一活性 表面,該方法包括: 將一層壓材料應用於該1(:晶粒之該第二表面; 形成覆蓋該層壓材料與該1(:晶粒之一密封層,該密封 層係由一模製化合物形成; 2. 將該1C晶粒的該第二表面處之該模製化合物及該層壓 材料移除,以形成一暴露該第二表面的開口 ;及 將一傳導性材料置於該開口中。 如請求項1之方法,其中該1C晶粒係在一晶圓基板上形 成之多個1C晶粒中之一者,該晶圓基板具有一背面, 及: 該應用操作包括將該層壓材料應用於該晶圓基板之該 背面,以使該層壓材料應用於該等多個IC晶粒中每個之 該第二表面;及 ”亥方法進一步包括在該形成操作之前,將該晶圓基板 分成該等多個1C晶粒中若干分離晶粒。 3.如請求項1之方法,其中該層壓材料為一乾膜。 如咕求項1之方法,其中該移除操作包括應用一雷射器 件以移除該模製化合物與該層壓材料。 如咕求項1之方法,其中該移除操作包括蝕刻該模製化 合物及該層壓材料以形成該開口。 月求項1之方法,其中該移除操作產生幾乎暴露整個 140610.doc 201007858 7. 8. 9. 10. 11. 12. 該第二表面之該開口。 如清求項1之方法,其中該移除操作產生多個該類開口 以暴路呈一預定圖案之該第二表面的一部份。 如明求項1之方法,其中該放置操作包括以該傳導性材 料填充該開σ,及藉由該傳導性材料形成-與該1C晶粒 之該第二表面分開的平頂面。 如凊求項1之方法,其中該放置操作包括: 沈積一金屬膜於該開口;及 以一非傳導性材料覆蓋於該金屬膜的一部份上,及形 成與該1c晶粒之該第二表面分開的平頂面。 如請求項1之方法,進一步包括: 在該形成操作前’將該1C晶粒之該活性表面置於一支 撐基板上;及 在該放置操作後,釋放該支撐基板處的該IC晶粒。 如4求項ίο之方法,進一步包括將一模具框附接於該支 撑基板之一暴露側,及將該IC晶粒之該活性表面置於該 模具框内之該支撐基板上。 如清求項1之方法,其中該1C晶粒為多個1C晶粒中之一 者’且該方法進一步包括: 同時在該等多個1C晶粒之每一者上形成覆蓋於該層壓 材料上的該密封層以形成一平板; 移除該等多個1C晶粒之該每一者之該第二表面處的該 模製化合物及該層麼材料’以形成暴露該等多個晶粒 之每一者之該第二表面之該開口; 140610.doc -2- 201007858 ^ 將該傳導性材料置於該等多個IC晶粒中之每一者之該 開口處;及 分離該·平板中之該等多個IC晶粒以形成若干個別的IC 封裝。 13. —種封裝多個積體電路(IC)晶粒之方法,該等多個⑴晶 粒之每一者具有一第一表面及一第二表面,該第一表面 為該等多個1C晶粒中之該每一者之一活性表面,且該方 法包含: 將一層壓材料應用於該等多個IC晶粒中該每一者之該 第二表面; 將》亥等多個1C晶粒中該每一者之該活性表面置於一支 撐基板上; 同時形成覆蓋該層壓材料與該等多個Ic晶粒之一密封 層,該密封層係由一模製化合物形成; 將該等多個1C晶粒之每一者之該第二表面處之該模製 • 化合物及該層壓材料移除,以形成一暴露該等多個IC晶 粒之每一者之該第二表面的開口; 冑-傳導性材料置於該等多個IC晶粒中該每一者之該 開口處及形成-藉由該傳導性材料而與該等多個IC晶粒 •中該每一者之該第二表面分開之平頂面; 在該放置操作後,將該等多個IC晶粒從該支撲基板處 釋放以成為該平板;及 分離該平板之該等多個1C黑Φίτ丨V Jjy# 少 u日0粒以形成若干個別的IC封 裝。 140610.doc 201007858 14. 如請求項π之方法,其中多個1C晶粒在一晶圓基板中形 成’該晶圓基板具有一背面,及: 該應用操作包括將該層壓材料應用於該晶圓基板之該 背面,以使該層壓材料被應用於該等多個1C晶粒中該每 一者之該第二表面;及 該方法進一步包括在該定位操作前,將該晶圓基板分 為該等多個1C晶粒中若干分離晶粒。 15. 如請求項13之方法’其中該放置操作包括由該傳導性材 料填充該開口以形成該平頂面。 16·如請求項13之方法,其中該放置操作包括: 將一金屬膜沈積於該開口中;及 由一非傳導性材料覆蓋該金屬膜的一部份上以形成該 平頂面。 17. 如請求項13之方法,進一步包括: 在該釋放操作後’於該等多個1C晶粒之該每一者之該 活性表面上形成至少一第一器件層;及 形成至少一覆蓋於該平頂面上之第二器件層,該第二 器件層藉由該傳導性材料與該等多個IC晶粒之該每一者 之該第二表面連接,且該形成於該活性表面上及覆蓋於 該平頂面上係在該分離操作前發生。 18. —種封裝積體電路(IC)晶粒之方法,該IC晶粒具有一第 表面及一第二表面,該第一表面為該晶粒之一活性 面’且該方法包括: 將一乾膜應用於該1C晶粒之該第二表面; 140610.doc -4- 201007858 形成覆蓋於該層壓材料與該1(::晶粒上之一密封層,該 密封層係由一模製化合物形成; 使用一雷射器件將該模製化合物與該層壓材料從該ic B曰粒之該第二表面處移除,以形成暴露該第二表面的至 少一開口;及 將一傳導性材料置於該至少一開口内。 19·如請求項18之方法’其中該放置操作包括由該傳導性材 〇 料填充該至少-開口,且藉由該傳導性材料形成一與該 IC B日粒之該第二表面分開的平頂面。 20.如請求項18之方法,其中該放置操作包括: 將—金屬膜沈積於該至少一開口處;及 以—非傳導性材料覆蓋於該金屬膜之—部分上,及形 成一與該1C晶粒之該第二表面分開的平頂面。 y140610.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US12/184,377 US8236609B2 (en) | 2008-08-01 | 2008-08-01 | Packaging an integrated circuit die with backside metallization |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| TW201007858A true TW201007858A (en) | 2010-02-16 |
Family
ID=41608774
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW098119263A TW201007858A (en) | 2008-08-01 | 2009-06-09 | Packaging an integrated circuit die with backside metallization |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US8236609B2 (zh) |
| TW (1) | TW201007858A (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN104600031A (zh) * | 2013-10-30 | 2015-05-06 | 英飞凌科技股份有限公司 | 用于加工晶片的方法 |
Families Citing this family (63)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8368519B2 (en) * | 2007-10-10 | 2013-02-05 | International Business Machines Corporation | Packaging a semiconductor wafer |
| TWI420640B (zh) * | 2008-05-28 | 2013-12-21 | 矽品精密工業股份有限公司 | 半導體封裝裝置、半導體封裝結構及其製法 |
| WO2010111986A1 (de) * | 2009-04-03 | 2010-10-07 | Osram Opto Semiconductors Gmbh | Verfahren zur herstellung eines optoelektronischen bauelements, optoelektronisches bauelement und bauelementanordnung mit mehreren optoelektronischen bauelementen |
| US9627281B2 (en) * | 2010-08-20 | 2017-04-18 | Advanced Micro Device, Inc. | Semiconductor chip with thermal interface tape |
| US8685790B2 (en) | 2012-02-15 | 2014-04-01 | Freescale Semiconductor, Inc. | Semiconductor device package having backside contact and method for manufacturing |
| KR101933015B1 (ko) * | 2012-04-19 | 2018-12-27 | 삼성전자주식회사 | 반도체 장치의 패드 구조물, 그의 제조 방법 및 패드 구조물을 포함하는 반도체 패키지 |
| US9812350B2 (en) | 2013-03-06 | 2017-11-07 | Qorvo Us, Inc. | Method of manufacture for a silicon-on-plastic semiconductor device with interfacial adhesion layer |
| US9583414B2 (en) | 2013-10-31 | 2017-02-28 | Qorvo Us, Inc. | Silicon-on-plastic semiconductor device and method of making the same |
| US9488779B2 (en) * | 2013-11-11 | 2016-11-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Apparatus and method of forming laser chip package with waveguide for light coupling |
| US9474162B2 (en) * | 2014-01-10 | 2016-10-18 | Freescale Semiocnductor, Inc. | Circuit substrate and method of manufacturing same |
| US9312206B2 (en) | 2014-03-04 | 2016-04-12 | Freescale Semiconductor, Inc. | Semiconductor package with thermal via and method for fabrication thereof |
| DE102014010071A1 (de) * | 2014-07-08 | 2016-01-14 | Evohaus Gmbh | Energiemanagementsystem zur anreizbasierten Verbrauchsoptimierung |
| US10085352B2 (en) | 2014-10-01 | 2018-09-25 | Qorvo Us, Inc. | Method for manufacturing an integrated circuit package |
| US9530709B2 (en) | 2014-11-03 | 2016-12-27 | Qorvo Us, Inc. | Methods of manufacturing a printed circuit module having a semiconductor device with a protective layer in place of a low-resistivity handle layer |
| TWI603447B (zh) * | 2014-12-30 | 2017-10-21 | 精材科技股份有限公司 | 晶片封裝體及其製造方法 |
| US9613831B2 (en) | 2015-03-25 | 2017-04-04 | Qorvo Us, Inc. | Encapsulated dies with enhanced thermal performance |
| US9960145B2 (en) | 2015-03-25 | 2018-05-01 | Qorvo Us, Inc. | Flip chip module with enhanced properties |
| US20160343604A1 (en) | 2015-05-22 | 2016-11-24 | Rf Micro Devices, Inc. | Substrate structure with embedded layer for post-processing silicon handle elimination |
| US10276495B2 (en) | 2015-09-11 | 2019-04-30 | Qorvo Us, Inc. | Backside semiconductor die trimming |
| US9793239B2 (en) | 2015-09-25 | 2017-10-17 | Advanced Micro Devices, Inc. | Semiconductor workpiece with selective backside metallization |
| US10373868B2 (en) * | 2016-01-18 | 2019-08-06 | Infineon Technologies Austria Ag | Method of processing a porous conductive structure in connection to an electronic component on a substrate |
| US10020405B2 (en) | 2016-01-19 | 2018-07-10 | Qorvo Us, Inc. | Microelectronics package with integrated sensors |
| US10062583B2 (en) | 2016-05-09 | 2018-08-28 | Qorvo Us, Inc. | Microelectronics package with inductive element and magnetically enhanced mold compound component |
| US10468329B2 (en) | 2016-07-18 | 2019-11-05 | Qorvo Us, Inc. | Thermally enhanced semiconductor package having field effect transistors with back-gate feature |
| US10773952B2 (en) | 2016-05-20 | 2020-09-15 | Qorvo Us, Inc. | Wafer-level package with enhanced performance |
| US10784149B2 (en) | 2016-05-20 | 2020-09-22 | Qorvo Us, Inc. | Air-cavity module with enhanced device isolation |
| US10103080B2 (en) | 2016-06-10 | 2018-10-16 | Qorvo Us, Inc. | Thermally enhanced semiconductor package with thermal additive and process for making the same |
| SG11201901193UA (en) | 2016-08-12 | 2019-03-28 | Qorvo Us Inc | Wafer-level package with enhanced performance |
| WO2018031995A1 (en) * | 2016-08-12 | 2018-02-15 | Qorvo Us, Inc. | Wafer-level package with enhanced performance |
| CN109716511A (zh) * | 2016-08-12 | 2019-05-03 | Qorvo美国公司 | 具有增强性能的晶片级封装 |
| US10109502B2 (en) | 2016-09-12 | 2018-10-23 | Qorvo Us, Inc. | Semiconductor package with reduced parasitic coupling effects and process for making the same |
| US10090339B2 (en) | 2016-10-21 | 2018-10-02 | Qorvo Us, Inc. | Radio frequency (RF) switch |
| US10749518B2 (en) | 2016-11-18 | 2020-08-18 | Qorvo Us, Inc. | Stacked field-effect transistor switch |
| US10068831B2 (en) | 2016-12-09 | 2018-09-04 | Qorvo Us, Inc. | Thermally enhanced semiconductor package and process for making the same |
| WO2018145413A1 (zh) * | 2017-02-13 | 2018-08-16 | 深圳市汇顶科技股份有限公司 | 硅通孔芯片的二次封装方法及其二次封装体 |
| US10490471B2 (en) | 2017-07-06 | 2019-11-26 | Qorvo Us, Inc. | Wafer-level packaging for enhanced performance |
| US10366972B2 (en) | 2017-09-05 | 2019-07-30 | Qorvo Us, Inc. | Microelectronics package with self-aligned stacked-die assembly |
| US10784233B2 (en) | 2017-09-05 | 2020-09-22 | Qorvo Us, Inc. | Microelectronics package with self-aligned stacked-die assembly |
| US10380308B2 (en) * | 2018-01-10 | 2019-08-13 | Qualcomm Incorporated | Power distribution networks (PDNs) using hybrid grid and pillar arrangements |
| US11152363B2 (en) | 2018-03-28 | 2021-10-19 | Qorvo Us, Inc. | Bulk CMOS devices with enhanced performance and methods of forming the same utilizing bulk CMOS process |
| US12062700B2 (en) | 2018-04-04 | 2024-08-13 | Qorvo Us, Inc. | Gallium-nitride-based module with enhanced electrical performance and process for making the same |
| US12046505B2 (en) | 2018-04-20 | 2024-07-23 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same utilizing localized SOI formation |
| US10804246B2 (en) | 2018-06-11 | 2020-10-13 | Qorvo Us, Inc. | Microelectronics package with vertically stacked dies |
| US12165951B2 (en) | 2018-07-02 | 2024-12-10 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same |
| US11069590B2 (en) | 2018-10-10 | 2021-07-20 | Qorvo Us, Inc. | Wafer-level fan-out package with enhanced performance |
| US10964554B2 (en) * | 2018-10-10 | 2021-03-30 | Qorvo Us, Inc. | Wafer-level fan-out package with enhanced performance |
| US10734304B2 (en) * | 2018-11-16 | 2020-08-04 | Texas Instruments Incorporated | Plating for thermal management |
| US11646242B2 (en) | 2018-11-29 | 2023-05-09 | Qorvo Us, Inc. | Thermally enhanced semiconductor package with at least one heat extractor and process for making the same |
| US12046483B2 (en) | 2019-01-23 | 2024-07-23 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same |
| US12057374B2 (en) | 2019-01-23 | 2024-08-06 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same |
| US11387157B2 (en) | 2019-01-23 | 2022-07-12 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same |
| US12046570B2 (en) | 2019-01-23 | 2024-07-23 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same |
| US12125825B2 (en) | 2019-01-23 | 2024-10-22 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same |
| EP3915134A1 (en) | 2019-01-23 | 2021-12-01 | Qorvo US, Inc. | Rf semiconductor device and manufacturing method thereof |
| CN113491007A (zh) * | 2019-03-11 | 2021-10-08 | Hrl实验室有限责任公司 | 在金属嵌入式芯片组件(meca)处理期间保护晶粒的方法 |
| US12074086B2 (en) | 2019-11-01 | 2024-08-27 | Qorvo Us, Inc. | RF devices with nanotube particles for enhanced performance and methods of forming the same |
| US11646289B2 (en) | 2019-12-02 | 2023-05-09 | Qorvo Us, Inc. | RF devices with enhanced performance and methods of forming the same |
| US11923238B2 (en) | 2019-12-12 | 2024-03-05 | Qorvo Us, Inc. | Method of forming RF devices with enhanced performance including attaching a wafer to a support carrier by a bonding technique without any polymer adhesive |
| US12129168B2 (en) | 2019-12-23 | 2024-10-29 | Qorvo Us, Inc. | Microelectronics package with vertically stacked MEMS device and controller device |
| US11990384B2 (en) | 2020-04-17 | 2024-05-21 | Nxp Usa, Inc. | Amplifier modules with power transistor die and peripheral ground connections |
| US11990872B2 (en) * | 2020-04-17 | 2024-05-21 | Nxp Usa, Inc. | Power amplifier modules including topside cooling interfaces and methods for the fabrication thereof |
| US12482731B2 (en) | 2020-12-11 | 2025-11-25 | Qorvo Us, Inc. | Multi-level 3D stacked package and methods of forming the same |
| WO2022186857A1 (en) | 2021-03-05 | 2022-09-09 | Qorvo Us, Inc. | Selective etching process for si-ge and doped epitaxial silicon |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6671948B2 (en) * | 2000-12-18 | 2004-01-06 | General Electric Company | Interconnection method using an etch stop |
| US6921975B2 (en) * | 2003-04-18 | 2005-07-26 | Freescale Semiconductor, Inc. | Circuit device with at least partial packaging, exposed active surface and a voltage reference plane |
| US6838776B2 (en) * | 2003-04-18 | 2005-01-04 | Freescale Semiconductor, Inc. | Circuit device with at least partial packaging and method for forming |
| US8335084B2 (en) * | 2005-08-01 | 2012-12-18 | Georgia Tech Research Corporation | Embedded actives and discrete passives in a cavity within build-up layers |
| US7262444B2 (en) * | 2005-08-17 | 2007-08-28 | General Electric Company | Power semiconductor packaging method and structure |
| US8049338B2 (en) * | 2006-04-07 | 2011-11-01 | General Electric Company | Power semiconductor module and fabrication method |
| US7741194B2 (en) * | 2008-01-04 | 2010-06-22 | Freescale Semiconductor, Inc. | Removable layer manufacturing method |
-
2008
- 2008-08-01 US US12/184,377 patent/US8236609B2/en active Active
-
2009
- 2009-06-09 TW TW098119263A patent/TW201007858A/zh unknown
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN104600031A (zh) * | 2013-10-30 | 2015-05-06 | 英飞凌科技股份有限公司 | 用于加工晶片的方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US8236609B2 (en) | 2012-08-07 |
| US20100029045A1 (en) | 2010-02-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TW201007858A (en) | Packaging an integrated circuit die with backside metallization | |
| CN110660725B (zh) | 具有可控间隙的扇出封装件 | |
| US10867835B2 (en) | Semiconductor packaging structure and process | |
| US6841413B2 (en) | Thinned die integrated circuit package | |
| TWI626727B (zh) | 半導體裝置及其製造方法 | |
| US6709898B1 (en) | Die-in-heat spreader microelectronic package | |
| KR101715761B1 (ko) | 반도체 패키지 및 그 제조방법 | |
| US20200058571A1 (en) | Semiconductor package and method for forming the same | |
| CN107665852B (zh) | 形成半导体器件的方法 | |
| CN103811437B (zh) | 有直接接触散热片的微电子封装及其制造方法 | |
| TW201919190A (zh) | 封裝結構及其製造方法 | |
| TW201739032A (zh) | 封裝結構 | |
| CN110085525A (zh) | 半导体封装和封装半导体装置的方法 | |
| CN107768311A (zh) | 封装结构的形成方法 | |
| US20210193544A1 (en) | Three-dimensional integrated circuit structures and methods of forming the same | |
| US11842902B2 (en) | Semiconductor package with alignment mark and manufacturing method thereof | |
| US10872855B2 (en) | Chip package and method of fabricating the same | |
| KR20180035113A (ko) | 전자 장치, 전자 장치의 제조 방법 및 전자 기기 | |
| TW201924015A (zh) | 半導體元件及其製造方法 | |
| CN106663672A (zh) | 批量封装低引脚计数嵌入式半导体芯片的结构及方法 | |
| US20200273811A1 (en) | Ic die package thermal spreader and emi shield comprising graphite | |
| WO2001067513A1 (en) | Semiconductor device, method of manufacturing semiconductor device, lead frame, method of manufacturing lead frame, and method of manufacturing semiconductor device with lead frame | |
| TWI721898B (zh) | 半導體封裝結構 | |
| US11495506B2 (en) | Semiconductor package with separate electric and thermal paths | |
| TW201839923A (zh) | 半導體封裝 |